--- /srv/rebuilderd/tmp/rebuilderd12VNFo/inputs/qemu-system-ppc_10.0.2+ds-2+deb13u1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderd12VNFo/out/qemu-system-ppc_10.0.2+ds-2+deb13u1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-08-15 09:54:40.000000 debian-binary │ --rw-r--r-- 0 0 0 1452 2025-08-15 09:54:40.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3413368 2025-08-15 09:54:40.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1448 2025-08-15 09:54:40.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 3415436 2025-08-15 09:54:40.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-ppc │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x253144 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xbae5ac 0x00bae5ac 0x00bae5ac 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xbae58c 0x00bae58c 0x00bae58c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xbae5d8 0xbae5d8 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xbae5b8 0xbae5b8 R E 0x10000 │ │ │ │ LOAD 0xbbc530 0x00bbc530 0x00bbc530 0x1bf944 0x1f6408 RW 0x10000 │ │ │ │ DYNAMIC 0xcaa944 0x00caa944 0x00caa944 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xbae5b8 0x00bae5b8 0x00bae5b8 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xbae598 0x00bae598 0x00bae598 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xbbc530 0x00bbc530 0x00bbc530 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xbbc530 0x00bbc530 0x00bbc530 0xf3ad0 0xf3ad0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 00088a8c 088a8c 0a65ed 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0012f07a 12f07a 00bc14 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0013ac90 13ac90 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 0013b090 13b090 10b428 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 002464b8 2464b8 001f48 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00248400 248400 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0024840c 24840c 002f00 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0024b310 24b310 78c254 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 009d7564 9d7564 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 009d7570 9d7570 1d703c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00bae5ac bae5ac 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00bae5b4 bae5b4 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00bae5b8 bae5b8 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0024b310 24b310 78c234 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 009d7544 9d7544 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 009d7550 9d7550 1d703c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00bae58c bae58c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00bae594 bae594 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00bae598 bae598 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00bbc530 bbc530 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00bbc530 bbc530 000cf4 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00bbd224 bbd224 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00bbd228 bbd228 0ed71c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00caa944 caa944 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00caab24 caab24 0054d8 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00cb0000 cb0000 0cbe74 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1057,269 +1057,269 @@ │ │ │ │ 1053: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1055: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1056: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1057: 00db14fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1058: 00564240 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1059: 00d6dd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1060: 0081463c 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1060: 00814614 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1061: 00627ca8 96 FUNC GLOBAL DEFAULT 12 helper_fcfid │ │ │ │ 1062: 00cbead4 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1063: 007e6d44 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1063: 007e6d1c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1064: 00db18a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1065: 005d5760 2128 FUNC GLOBAL DEFAULT 12 ppc_hash32_xlate │ │ │ │ 1066: 00d76c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1067: 00d7c068 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1068: 00cb6184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1069: 00dafee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1070: 008e2c14 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1071: 007dd2b4 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1072: 0096679c 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 008e2bec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1071: 007dd28c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1072: 00966774 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1073: 005dfab8 172 FUNC GLOBAL DEFAULT 12 ppce500_set_mpic_proxy │ │ │ │ 1074: 00db0b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1075: 00db1dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1076: 00d6b5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1077: 00c7e0d0 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 00db13a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1079: 008e6628 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1079: 008e6600 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1080: 00284e30 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1081: 00db1fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1082: 00db0dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1083: 00d76c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1084: 0094d6d4 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1084: 0094d6ac 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1085: 00648fd0 224 FUNC GLOBAL DEFAULT 12 helper_brinc │ │ │ │ 1086: 00d67d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1087: 00943258 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1087: 00943230 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1088: 00db06ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1089: 00440484 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1090: 008f34f8 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1090: 008f34d0 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1091: 00d6e2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1092: 009971b8 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1092: 00997190 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1093: 00db05ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1094: 00db1ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1095: 00d77fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1096: 00db0040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1097: 0073db8c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1098: 009794d4 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1097: 0073db64 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1098: 009794ac 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1099: 00d7448c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1100: 00d7ac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1101: 008dce28 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1101: 008dce00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1102: 00c7b3c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1103: 00d7980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1104: 00db0b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1105: 00db12b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1106: 00d67344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1107: 004a8988 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1108: 00db01d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1109: 0081e14c 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1109: 0081e124 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1110: 00d72954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1111: 00db0d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1112: 00d68014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1113: 00db05b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1114: 00d7333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1115: 00cd1a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbre │ │ │ │ 1116: 0054b98c 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1117: 00d6de08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1118: 00db14a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1119: 008cd434 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1120: 0073d64c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1121: 00940948 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1119: 008cd40c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1120: 0073d624 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1121: 00940920 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1122: 00db17d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1123: 00d6ad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1124: 005774e8 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1125: 00db0612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1126: 00d6e028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1127: 005376b0 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1128: 008e1080 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1128: 008e1058 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1129: 00db0364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1130: 00db1d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1131: 002f1b14 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1132: 0095e398 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1132: 0095e370 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1133: 00db1d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1134: 00db0d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1135: 005dba4c 20 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbflush │ │ │ │ 1136: 00d66cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1137: 0072f2ec 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1137: 0072f2c4 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1138: 0044cb20 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1139: 005cf11c 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1140: 00921280 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1141: 006e7c54 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1140: 00921258 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1141: 006e7c2c 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1142: 00cc9448 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxdsp │ │ │ │ - 1143: 008bbcbc 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1143: 008bbc94 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1144: 00d6f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1145: 00837818 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1145: 008377f0 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1146: 00d69270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1147: 00773a7c 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1147: 00773a54 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1148: 002a90b0 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1149: 00db1ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1150: 0064a408 44 FUNC GLOBAL DEFAULT 12 helper_store_40x_dbcr0 │ │ │ │ 1151: 00d8dc7c 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1152: 0070da88 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1153: 00953ea8 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1152: 0070da60 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1153: 00953e80 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1154: 00d63cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1155: 00db0974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1156: 0094841c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1156: 009483f4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1157: 00d72884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1158: 007412f4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1158: 007412cc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1159: 00db1730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1160: 00db22e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1161: 00db1d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1162: 00914bac 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1163: 0095f9e8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1162: 00914b84 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1163: 0095f9c0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1164: 00cc51c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dlmzb │ │ │ │ 1165: 00db0f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1166: 008ba33c 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1166: 008ba314 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1167: 00db1c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1168: 00588a6c 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1169: 003ac898 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1170: 00db0016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1171: 00d786b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1172: 005373cc 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1173: 003cb390 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1174: 00d6a474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1175: 00d67e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1176: 0032b5b8 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1177: 008179e8 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1177: 008179c0 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1178: 0057ad50 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1179: 0099454c 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1179: 00994524 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1180: 00d65b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1181: 00db1286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1182: 00db17ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1183: 00d74c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1184: 00717178 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1184: 00717150 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1185: 00db07fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1186: 00bc6234 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1187: 00d6a574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1188: 002d26f4 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1189: 00db21f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1190: 00d6bef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1191: 00d7680c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1192: 002556a0 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1193: 00cd1efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbsx │ │ │ │ 1194: 00648c98 76 FUNC GLOBAL DEFAULT 12 helper_vsbox │ │ │ │ - 1195: 0093995c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1195: 00939934 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1196: 00ccad08 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsredp │ │ │ │ 1197: 00db134a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1198: 00d69c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1199: 00d6e528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1200: 00db1306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1201: 00db1a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1202: 00d7a8b4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1203: 00cb7624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1204: 00db0712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1205: 00524c28 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1206: 00dafde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1207: 0093f398 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1207: 0093f370 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1208: 00d695ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1209: 005cd8b0 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1210: 009801b0 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1211: 00929bb8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1210: 00980188 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1211: 00929b90 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1212: 00d68044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1213: 00635554 212 FUNC GLOBAL DEFAULT 12 helper_XSCVUQQP │ │ │ │ 1214: 003a2d9c 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1215: 009870b0 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1216: 00b86928 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1215: 00987088 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1216: 00b86908 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1217: 00d78ecc 136 OBJECT GLOBAL DEFAULT 24 target_ppc_trace_events │ │ │ │ 1218: 00db0d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1219: 00db17dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1220: 006447a4 84 FUNC GLOBAL DEFAULT 12 helper_vexptefp │ │ │ │ - 1221: 007f0544 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1221: 007f051c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1222: 00db1c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1223: 00d7afc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1224: 008df0f0 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1224: 008df0c8 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1225: 0032439c 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1226: 0094195c 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1227: 008d2f54 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1226: 00941934 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1227: 008d2f2c 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1228: 00d79dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1229: 00719b10 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1229: 00719ae8 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1230: 00db0426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1231: 00db1e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1232: 00631d54 508 FUNC GLOBAL DEFAULT 12 helper_XVCMPNEDP │ │ │ │ - 1233: 0079469c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1233: 00794674 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1234: 00d706dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_EVENT │ │ │ │ 1235: 00dafd67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1236: 00db200e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_SET_DSTATE │ │ │ │ - 1237: 00950cec 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1237: 00950cc4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1238: 005cdf28 4 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1239: 005238a4 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1240: 0028a220 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1241: 0028911c 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1242: 006431d0 236 FUNC GLOBAL DEFAULT 12 helper_VPMSUMD │ │ │ │ - 1243: 0073b6e0 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1244: 00928b58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1243: 0073b6b8 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1244: 00928b30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1245: 00cb5290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1246: 007b5634 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1246: 007b560c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1247: 00dafedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1248: 00867d94 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1248: 00867d6c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1249: 00db1d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1250: 00321cbc 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1251: 004d10cc 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1252: 00db0aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1253: 00d78710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1254: 0036fd28 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1255: 00d68b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1256: 00d69d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1257: 00dafe36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1258: 008c9210 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1259: 00745bbc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1260: 00957bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1258: 008c91e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1259: 00745b94 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1260: 00957ba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1261: 00337a14 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1262: 008c70a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1262: 008c707c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1263: 005c3d0c 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1264: 00d6dcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1265: 00d7b7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1266: 007af2fc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1266: 007af2d4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1267: 00552968 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1268: 00db030c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1269: 009ab8c4 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1269: 009ab89c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1270: 00db1ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1271: 00d6b8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1272: 004380d0 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1273: 00971df4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1273: 00971dcc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1274: 00d6c43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_EVENT │ │ │ │ 1275: 00d75214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1276: 0077bf28 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1276: 0077bf00 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1277: 00d641b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1278: 00928760 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1278: 00928738 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1279: 00d76f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1280: 00cc26f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_comp │ │ │ │ 1281: 00db00ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1282: 00d72824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1283: 0081e6e4 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1283: 0081e6bc 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1284: 00d6dec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1285: 002e7698 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1286: 00db032e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1287: 00d7b374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1288: 008876ec 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1288: 008876c4 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1289: 00d695dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1290: 00d71a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1291: 00db0bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_SEND_DSTATE │ │ │ │ 1292: 00db1b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1293: 0090bcd8 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1293: 0090bcb0 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1294: 005e176c 264 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_init │ │ │ │ 1295: 00440398 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1296: 00d66768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1297: 00db072a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1298: 002b5c84 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1299: 00db063c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1300: 00d791e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1301: 00db1486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1302: 007f3910 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1302: 007f38e8 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1303: 00d774ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1304: 00d6a1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1305: 0092f51c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1305: 0092f4f4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1306: 00db068c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1307: 00cd3ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTN │ │ │ │ 1308: 00465cfc 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1309: 00c7d1d0 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1310: 00db064c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1311: 0094694c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1311: 00946924 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1312: 00d66778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1313: 00d69c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1314: 006e5e44 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1314: 006e5e1c 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1315: 0039e7bc 64 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1316: 0029c988 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1317: 00d64aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1318: 00db1764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1319: 00d6b3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1320: 00cd3bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTX │ │ │ │ 1321: 00c7d858 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ @@ -1334,249 +1334,249 @@ │ │ │ │ 1330: 00db2912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1331: 00cd339c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTDP │ │ │ │ 1332: 002a0fc0 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1333: 00db1432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1334: 00db07b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1335: 004fd684 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1336: 003cb328 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1337: 007ec124 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1337: 007ec0fc 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1338: 002ee0a0 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1339: 009ca264 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1340: 00810a34 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1341: 009024c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1339: 009ca23c 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1340: 00810a0c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1341: 00902498 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1342: 00c7d9dc 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1343: 00dafd27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1344: 00db1f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1345: 007949f4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1345: 007949cc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1346: 0064172c 268 FUNC GLOBAL DEFAULT 12 helper_VDIVESD │ │ │ │ - 1347: 0071c6dc 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1348: 0096a360 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1347: 0071c6b4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1348: 0096a338 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1349: 00db020c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1350: 00d6bf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1351: 0029a768 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1352: 00997c08 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1352: 00997be0 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1353: 00db1c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1354: 0078f788 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1355: 00814a98 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1354: 0078f760 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1355: 00814a70 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1356: 0038efc0 728 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1357: 0029c680 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1358: 00db1bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1359: 004355d0 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1360: 00db28ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ 1361: 00641918 316 FUNC GLOBAL DEFAULT 12 helper_VDIVESQ │ │ │ │ - 1362: 008f9fd0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1362: 008f9fa8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1363: 00db028e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1364: 009214a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1364: 00921480 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1365: 00db0af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1366: 006d35b0 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1367: 00904158 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1366: 006d3588 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1367: 00904130 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1368: 005cafec 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1369: 0090fe7c 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1369: 0090fe54 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1370: 0056ea18 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1371: 00d72440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1372: 00d7405c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1373: 004a8918 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ - 1374: 0069e434 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ - 1375: 0070ea74 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1374: 0069e40c 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ + 1375: 0070ea4c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1376: 00391b30 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1377: 00646de0 108 FUNC GLOBAL DEFAULT 12 helper_VSUBUQM │ │ │ │ 1378: 00d66f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1379: 00d7bdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1380: 00db155c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1381: 0056ae3c 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1382: 008ed920 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1382: 008ed8f8 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1383: 00d6bad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1384: 00d7baec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1385: 00d65304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1386: 00db0cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1387: 00db17aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1388: 007e9af4 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1389: 0093ccbc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1388: 007e9acc 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1389: 0093cc94 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1390: 00d68254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1391: 00b86988 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1391: 00b86968 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1392: 00d6c240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1393: 00cb331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1394: 00780d84 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1394: 00780d5c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1395: 00591340 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1396: 00db2568 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1397: 004fc150 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1398: 0093c9ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1399: 007a1140 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1398: 0093c984 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1399: 007a1118 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1400: 00d66030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ 1401: 0064a3e8 16 FUNC GLOBAL DEFAULT 12 helper_store_pidr │ │ │ │ - 1402: 009beca0 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1403: 009b8a18 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1402: 009bec78 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1403: 009b89f0 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1404: 00db17a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1405: 00d721c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ - 1406: 006ad994 2276 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ + 1406: 006ad96c 2276 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ 1407: 00db16fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1408: 00db21b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1409: 008dd678 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1409: 008dd650 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1410: 002a2fc4 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1411: 0074fe08 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1411: 0074fde0 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1412: 00db070c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1413: 00d76138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1414: 0036f1a4 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1415: 009633c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1415: 00963398 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1416: 00d6f684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1417: 00db06f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1418: 00db189a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1419: 00db0be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1420: 00db0b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1421: 009471e0 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1421: 009471b8 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1422: 00db182a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1423: 00641838 224 FUNC GLOBAL DEFAULT 12 helper_VDIVEUD │ │ │ │ 1424: 00d6b4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1425: 00db1ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1426: 0077b8e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1427: 009ae0d0 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1426: 0077b8c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1427: 009ae0a8 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1428: 00db2232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1429: 007ad1e8 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1430: 009872f4 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1429: 007ad1c0 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1430: 009872cc 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1431: 00d63c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1432: 00cb17c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1433: 00db1ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1434: 007f5acc 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1434: 007f5aa4 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1435: 00d67e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1436: 005d2ce4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1437: 007a6200 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1437: 007a61d8 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1438: 0062a414 76 FUNC GLOBAL DEFAULT 12 helper_efscmpeq │ │ │ │ 1439: 00db1e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1440: 00db2212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1441: 00641a54 236 FUNC GLOBAL DEFAULT 12 helper_VDIVEUQ │ │ │ │ 1442: 00d687e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1443: 00db0f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1444: 00d65e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1445: 00cb5188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1446: 00db0bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1447: 007b5988 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1447: 007b5960 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1448: 00d6d448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1449: 00db0138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1450: 00816d88 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1451: 009cefb8 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1452: 008ff414 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1450: 00816d60 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1451: 009cef90 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1452: 008ff3ec 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1453: 00d76cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1454: 00db01e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1455: 00db0688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1456: 009bb984 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1457: 006afea8 280 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ - 1458: 00987e10 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1459: 0081e008 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1456: 009bb95c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1457: 006afe80 280 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ + 1458: 00987de8 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1459: 0081dfe0 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1460: 00381c8c 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1461: 00cb9be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1462: 00d74b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1463: 00d6653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ - 1464: 0090a720 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1464: 0090a6f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1465: 00d693a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1466: 0054b7f4 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1467: 00537d68 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1468: 00d6f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1469: 00db1c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1470: 00d685e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1471: 004b78ac 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1472: 009304bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1473: 0095119c 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1472: 00930494 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1473: 00951174 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1474: 00d73fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1475: 00d653a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1476: 0094e024 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1476: 0094dffc 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1477: 00d8d7a8 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1478: 00daff0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1479: 00db0e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1480: 0069fb7c 20 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ - 1481: 007411d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1480: 0069fb54 20 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ + 1481: 007411a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1482: 005a0518 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1483: 00db1e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1484: 00520b68 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1485: 00db0d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1486: 00450540 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1487: 00cd651c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_hdecr │ │ │ │ 1488: 00299d0c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1489: 00865904 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1490: 008fee60 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1489: 008658dc 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1490: 008fee38 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1491: 00d70a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1492: 00db0948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1493: 0029a320 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1494: 005d0e58 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1495: 00c7d6bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1496: 00d76d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1497: 00d74a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1498: 00d6e418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1499: 0093457c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1499: 00934554 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1500: 00d7b174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1501: 0081d9d4 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1501: 0081d9ac 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1502: 0053948c 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1503: 0098ca84 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1503: 0098ca5c 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1504: 00d73a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1505: 00802f44 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1506: 0073dc78 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1507: 008eee40 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1505: 00802f1c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1506: 0073dc50 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1507: 008eee18 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1508: 00db22dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1509: 0073f198 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1509: 0073f170 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1510: 00db1fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1511: 0053a880 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1512: 00284f2c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ 1513: 00cd1c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_hi │ │ │ │ - 1514: 008dfbb0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1514: 008dfb88 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1515: 00d63bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1516: 005cc04c 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1517: 00db147e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1518: 00db1856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1519: 00550eb4 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1520: 00db21ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1521: 00cb3298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1522: 003cb2c8 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1523: 008d67b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1523: 008d678c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1524: 0032d38c 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1525: 00302968 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1526: 0056988c 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1527: 00d714a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1528: 0062a3c4 80 FUNC GLOBAL DEFAULT 12 helper_efscmpgt │ │ │ │ 1529: 00db2314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1530: 00dafd53 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1531: 008e4780 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1532: 00961794 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1531: 008e4758 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1532: 0096176c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1533: 002a113c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1534: 00db12e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1535: 00db00d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1536: 00d6b960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1537: 00db214c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1538: 00562a74 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1539: 00db2178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1540: 00db1d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1541: 008c3f80 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1541: 008c3f58 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1542: 00dafe40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1543: 0056e5ec 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1544: 00d7077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_STUFF_EVENT │ │ │ │ 1545: 00db0dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1546: 00d69c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1547: 00d652b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1548: 00db0484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1549: 00c6a688 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1550: 008f317c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1550: 008f3154 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1551: 00d6b800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1552: 00796604 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1553: 00922e08 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1552: 007965dc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1553: 00922de0 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1554: 00db1d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1555: 007dc494 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1556: 008a3ba0 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1555: 007dc46c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1556: 008a3b78 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1557: 00377b68 100 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1558: 0037a4e4 180 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ - 1559: 007804d8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1560: 0097635c 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1559: 007804b0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1560: 00976334 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1561: 00d721e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1562: 00d69c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1563: 0095f0d4 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1563: 0095f0ac 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1564: 00db1424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1565: 009804b8 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1565: 00980490 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1566: 00d6a0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1567: 00d67bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1568: 00284d28 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1569: 00628b7c 240 FUNC GLOBAL DEFAULT 12 helper_FRSQRTES │ │ │ │ 1570: 00431410 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1571: 006cb684 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1571: 006cb65c 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1572: 00d64e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1573: 0029a620 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1574: 0028b6e0 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1575: 00d7596c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1576: 00db1344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1577: 00d6e6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ 1578: 0051cba8 840 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_element │ │ │ │ @@ -1585,333 +1585,333 @@ │ │ │ │ 1581: 00db1de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1582: 00db1dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1583: 0044b490 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1584: 00323930 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1585: 0028af8c 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1586: 00db195e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1587: 00cd1be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_msr │ │ │ │ - 1588: 00981cbc 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1588: 00981c94 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1589: 0042c270 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1590: 00cc6fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINDP │ │ │ │ 1591: 00db179a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1592: 00db21c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1593: 00d67f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1594: 003c98d4 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1595: 00d7470c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1596: 00d6e5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1597: 00d69e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1598: 00294314 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1599: 00db0a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1600: 00db2018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1601: 0072afb0 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1601: 0072af88 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1602: 00538884 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1603: 00db0e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1604: 00db0840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1605: 00d79adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1606: 00db0b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1607: 0075ad38 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1608: 0090a890 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1607: 0075ad10 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1608: 0090a868 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1609: 00d7a694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1610: 00294e7c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1611: 00974904 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1612: 009c60c4 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1611: 009748dc 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1612: 009c609c 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1613: 00d7718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1614: 00d70978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1615: 009527c4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1615: 0095279c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1616: 003cca50 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1617: 00d69c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1618: 008f9564 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1618: 008f953c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1619: 00644d5c 64 FUNC GLOBAL DEFAULT 12 helper_vslo │ │ │ │ 1620: 00db1f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1621: 00db196c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1622: 00db108c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1623: 0081f144 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1623: 0081f11c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1624: 00d724b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1625: 007b06a0 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1625: 007b0678 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1626: 00644ba8 108 FUNC GLOBAL DEFAULT 12 helper_vslv │ │ │ │ - 1627: 00996c5c 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1627: 00996c34 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1628: 00db0abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1629: 00539304 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1630: 00db180e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1631: 00db20fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1632: 00db1196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_WRITE_DSTATE │ │ │ │ 1633: 00d7075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_NEW_TABLE_EVENT │ │ │ │ 1634: 00d7367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1635: 00db1680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1636: 0073c7e0 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1636: 0073c7b8 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1637: 00cb23a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1638: 00ccaf9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvudqp │ │ │ │ 1639: 00577404 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1640: 0063ebec 100 FUNC GLOBAL DEFAULT 12 helper_VSUBUWS │ │ │ │ 1641: 002826f4 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1642: 00cc3670 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUWVLX │ │ │ │ 1643: 00d67b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1644: 0071bd34 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1644: 0071bd0c 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1645: 00d6d5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1646: 00db16a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1647: 005db538 728 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbivax │ │ │ │ 1648: 00d71a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1649: 00db1d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1650: 00d685b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1651: 00db0dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1652: 009523e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1652: 009523c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1653: 00db1b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1654: 00cb1b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1655: 00d7781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1656: 00d73a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1657: 003a558c 196 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1658: 00754f04 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1658: 00754edc 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1659: 00d76f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1660: 00db0808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1661: 00532ac4 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1662: 0094fb84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1662: 0094fb5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1663: 00db033e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1664: 00db0172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1665: 00db04a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1666: 0093aafc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1666: 0093aad4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1667: 0062be48 348 FUNC GLOBAL DEFAULT 12 helper_xsmulqp │ │ │ │ 1668: 00d72ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1669: 009bd9e8 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1669: 009bd9c0 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1670: 002866bc 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1671: 00d68534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1672: 0025563c 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1673: 0096998c 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1673: 00969964 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1674: 00db0fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1675: 00c66338 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1676: 008150a0 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1676: 00815078 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1677: 00d64420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1678: 0090d63c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1678: 0090d614 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1679: 00db0686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1680: 00db074c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1681: 00db11b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_DSTATE │ │ │ │ 1682: 00d664fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1683: 00d7afe4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1684: 006efb9c 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1684: 006efb74 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1685: 00d7036c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_ADJUST_EVENT │ │ │ │ 1686: 00db1096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1687: 008ad604 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1688: 007779d0 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1687: 008ad5dc 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1688: 007779a8 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1689: 00cd60fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tsr │ │ │ │ 1690: 00db1326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1691: 00db06b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1692: 008c64c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1692: 008c64a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1693: 00db00e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1694: 00db05fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1695: 00927a28 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1695: 00927a00 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1696: 00cd1cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_lo │ │ │ │ 1697: 00545d50 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1698: 00db1268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_CONTINUE_DSTATE │ │ │ │ 1699: 00d6a4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1700: 00db007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1701: 009307ec 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1701: 009307c4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1702: 00db1826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1703: 00d7a0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1704: 00d6bd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1705: 00326930 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1706: 009a07e8 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1707: 00950b88 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1706: 009a07c0 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1707: 00950b60 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1708: 00db097e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1709: 0098ea74 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1710: 008d8bec 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1711: 00923568 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1712: 007e5e6c 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1709: 0098ea4c 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1710: 008d8bc4 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1711: 00923540 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1712: 007e5e44 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1713: 00d784b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1714: 0032b780 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1715: 00db041c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1716: 00db045c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1717: 0043dfc8 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1718: 00289a60 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1719: 003cc7c4 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1720: 003221bc 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1721: 007a0824 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1721: 007a07fc 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1722: 00db09b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1723: 00d6e468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1724: 00db1e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1725: 00282810 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1726: 00939ca4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1727: 00930bb4 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1726: 00939c7c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1727: 00930b8c 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1728: 00db1248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_STUFF_DSTATE │ │ │ │ 1729: 00d65f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1730: 00db1fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_INVAL_DSTATE │ │ │ │ 1731: 002e9678 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1732: 00d63938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1733: 00d6abd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1734: 008c646c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1735: 007ad92c 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1734: 008c6444 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1735: 007ad904 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1736: 00db1d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ 1737: 005d8f68 556 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1738: 004b37ac 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1739: 00db0604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1740: 00db08f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1741: 00d71750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1742: 0088c9d8 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1742: 0088c9b0 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1743: 002a8c10 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1744: 00bc61e4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1745: 0062a37c 72 FUNC GLOBAL DEFAULT 12 helper_efscmplt │ │ │ │ 1746: 00db1b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1747: 00db0854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1748: 00d69230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1749: 009bb69c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1750: 0084f4f4 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1751: 0094c294 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1749: 009bb674 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1750: 0084f4cc 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1751: 0094c26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1752: 00526fbc 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1753: 00db1eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1754: 00db19b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1755: 00c78f78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1756: 00807eb0 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1756: 00807e88 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1757: 005c84f0 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1758: 00755d3c 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1759: 00965820 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1760: 009037b4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1758: 00755d14 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1759: 009657f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1760: 0090378c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1761: 00d7a9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1762: 00d6b4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1763: 00d6e6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1764: 00d7730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1765: 009d4688 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1766: 0070fcf0 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1765: 009d4660 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1766: 0070fcc8 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1767: 00d68a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1768: 009bbe4c 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1769: 008c92c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1768: 009bbe24 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1769: 008c92a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1770: 002556f0 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1771: 00db199a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1772: 00cd4bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQ │ │ │ │ 1773: 00645c74 464 FUNC GLOBAL DEFAULT 12 helper_XXEVAL │ │ │ │ 1774: 00520c48 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1775: 00911048 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1775: 00911020 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1776: 0027f1d4 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1777: 00db0356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1778: 008f3348 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1779: 007f4490 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1778: 008f3320 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1779: 007f4468 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1780: 00403970 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1781: 00db22cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1782: 00d6b9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1783: 0093f968 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1783: 0093f940 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1784: 00298a7c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1785: 00d7767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1786: 00790c90 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1786: 00790c68 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1787: 00d703ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_EVENT │ │ │ │ 1788: 00d667b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1789: 00db1068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1790: 005ad920 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1791: 003343d0 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1792: 00d74ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1793: 002f2590 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1794: 00d6dfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1795: 0091599c 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1795: 00915974 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1796: 00d7c5b4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1797: 004b779c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1798: 0046666c 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1799: 003a52a0 160 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1800: 00dafe44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1801: 002a142c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1802: 006cb6a4 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1802: 006cb67c 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1803: 00d70a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1804: 00db18ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1805: 00d6acac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1806: 00d73d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1807: 002f2a40 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1808: 008e599c 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1808: 008e5974 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1809: 00d6b970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1810: 00d72bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1811: 00db14d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1812: 00c849e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1813: 00451124 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1814: 00646c4c 152 FUNC GLOBAL DEFAULT 12 helper_VADDCUQ │ │ │ │ 1815: 0027ea64 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1816: 00db1458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1817: 00d637c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1818: 00967244 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1818: 0096721c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1819: 006432bc 272 FUNC GLOBAL DEFAULT 12 helper_vpkpx │ │ │ │ 1820: 00d68f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1821: 003773e8 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1822: 008fb314 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1823: 0074dfb0 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1822: 008fb2ec 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1823: 0074df88 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1824: 005ae324 140 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1825: 00d64100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1826: 00737ed0 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1826: 00737ea8 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1827: 006284e0 176 FUNC GLOBAL DEFAULT 12 helper_FMSUBS │ │ │ │ 1828: 00cca3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsresp │ │ │ │ 1829: 00d66908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1830: 004b30d0 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1831: 0081f514 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1831: 0081f4ec 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1832: 00d646f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1833: 003a5050 384 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1834: 00db1d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1835: 00299d14 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1836: 0094a214 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1837: 00943054 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1838: 007f4e58 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1839: 007ef618 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1836: 0094a1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1837: 0094302c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1838: 007f4e30 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1839: 007ef5f0 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1840: 00db1e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1841: 002b20c4 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1842: 00d7590c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1843: 00cb4c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1844: 00d6abc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1845: 009cf22c 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1845: 009cf204 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1846: 00cc0f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIVS │ │ │ │ 1847: 00db0a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1848: 00255708 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1849: 00db1d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1850: 008b87b8 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1850: 008b8790 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1851: 00db222c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1852: 005449e0 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1853: 00db0ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_DSTATE │ │ │ │ 1854: 00d6dc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1855: 00db1f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1856: 00d6ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1857: 00cd36b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIV │ │ │ │ - 1858: 00b868b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1859: 00815110 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1858: 00b86890 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1859: 008150e8 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1860: 00d6a1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1861: 00db2390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1862: 00d7948c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1863: 0098065c 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1863: 00980634 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1864: 00cc15f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMUL │ │ │ │ 1865: 00d72624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1866: 00db03b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1867: 00d798ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1868: 00299608 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1869: 00788f7c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1870: 0072a46c 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1869: 00788f54 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1870: 0072a444 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1871: 00db1c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1872: 00db0d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1873: 00298b28 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1874: 0028291c 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1875: 006324f4 436 FUNC GLOBAL DEFAULT 12 helper_XVCMPNESP │ │ │ │ 1876: 00db0112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1877: 00db0c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1878: 009306d4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1879: 009971b0 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1878: 009306ac 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1879: 00997188 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1880: 00db08b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1881: 00d7a704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1882: 008d66b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1882: 008d6688 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1883: 00d65464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1884: 007e1078 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1884: 007e1050 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1885: 00db1844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1886: 00db14b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1887: 008c8240 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1888: 008e1b1c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1887: 008c8218 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1888: 008e1af4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1889: 00d691c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1890: 0077ae9c 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1891: 00921ca8 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1890: 0077ae74 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1891: 00921c80 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1892: 00db1f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1893: 00d727f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1894: 00db0c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1895: 008cdff0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1895: 008cdfc8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1896: 00645f98 68 FUNC GLOBAL DEFAULT 12 helper_vsro │ │ │ │ 1897: 00db0724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1898: 009d3194 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1898: 009d316c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1899: 00d71400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1900: 00dafd76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1901: 00db1aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1902: 00db1cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1903: 00c7e430 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1904: 00d6a164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ 1905: 00644c14 100 FUNC GLOBAL DEFAULT 12 helper_vsrv │ │ │ │ - 1906: 009bb370 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1906: 009bb348 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1907: 00db2038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1908: 005ba7c0 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1909: 0057c6c8 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1910: 00d68f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1911: 00db1576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ 1912: 00db1030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_DSTATE │ │ │ │ 1913: 00ccc0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp │ │ │ │ @@ -1922,879 +1922,879 @@ │ │ │ │ 1918: 00db2244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1919: 00db19ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1920: 00db1d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1921: 00d6ad8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1922: 00db09e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1923: 00d74f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1924: 00d75344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1925: 007923f4 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1926: 008c31b8 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1925: 007923cc 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1926: 008c3190 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1927: 00d6a864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1928: 00cb4bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1929: 00d7b61c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1930: 0074458c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1930: 00744564 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1931: 00d6c47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_EVENT │ │ │ │ 1932: 00d7692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1933: 00db0744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1934: 00db1ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1935: 00745c1c 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1936: 007e5540 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1935: 00745bf4 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1936: 007e5518 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1937: 00dafd4e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1938: 0062c630 428 FUNC GLOBAL DEFAULT 12 helper_xsdivqp │ │ │ │ 1939: 00dafdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1940: 005f2a58 128 FUNC GLOBAL DEFAULT 12 booke206_set_tlb │ │ │ │ 1941: 00db037a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1942: 00d6f754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ - 1943: 00751fd4 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1944: 00792868 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1943: 00751fac 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1944: 00792840 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1945: 00dafddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1946: 00d71620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1947: 0073fafc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1947: 0073fad4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1948: 00481df8 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1949: 0075826c 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1950: 0069d24c 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ - 1951: 008e33b8 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1949: 00758244 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1950: 0069d224 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ + 1951: 008e3390 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1952: 00d7a714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1953: 00db0702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1954: 009d18fc 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1954: 009d18d4 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1955: 00db10da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1956: 00d65968 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1957: 00937f4c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1958: 00963530 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1957: 00937f24 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1958: 00963508 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1959: 00d79044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_PUT_VPA_EVENT │ │ │ │ 1960: 00db15ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1961: 003aa4ec 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1962: 00cd5c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sdr1 │ │ │ │ 1963: 0027ebd0 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1964: 00db1fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1965: 00cc3568 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUBVLX │ │ │ │ - 1966: 00865cb8 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 1967: 00792f3c 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 1966: 00865c90 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1967: 00792f14 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1968: 00d74d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1969: 00d7069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_CONFIGURED_EVENT │ │ │ │ 1970: 0063f704 324 FUNC GLOBAL DEFAULT 12 helper_vctsxs │ │ │ │ 1971: 00dafd5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1972: 00db19fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1973: 00d7bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1974: 0081dbf8 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1975: 009b202c 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1974: 0081dbd0 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1975: 009b2004 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1976: 00db1720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1977: 00d7a544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1978: 00c7e504 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1979: 00d747ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1980: 004fcb44 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1981: 00d7380c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1982: 00d7042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_WRITE_EVENT │ │ │ │ - 1983: 0085a4e0 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1984: 0086d708 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1983: 0085a4b8 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1984: 0086d6e0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1985: 00db1690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 1986: 00731850 2500 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 1986: 00731828 2500 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1987: 005d2cf8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1988: 008d6720 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1989: 00811c90 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1988: 008d66f8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1989: 00811c68 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1990: 005c7348 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1991: 009a75b8 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1992: 008cad30 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1991: 009a7590 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1992: 008cad08 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1993: 00377e4c 240 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1994: 009a7420 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1994: 009a73f8 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1995: 00d6a8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1996: 00db2028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1997: 00391d20 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1998: 00810874 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1998: 0081084c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1999: 00cd4d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEXQ │ │ │ │ 2000: 00db2210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2001: 00db069c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2002: 00db07b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2003: 00298bd8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2004: 00744384 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2005: 0070ce38 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2004: 0074435c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2005: 0070ce10 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2006: 00588360 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ 2007: 00cc02e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSB │ │ │ │ - 2008: 007592d0 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2008: 007592a8 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2009: 00db1628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2010: 007937b8 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2010: 00793790 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2011: 002f2fd4 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2012: 00db0e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2013: 00d64280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2014: 0044d5e4 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2015: 00d77f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2016: 00d64710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2017: 00db1278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 2018: 00cc2e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_tosingle │ │ │ │ 2019: 002a1830 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2020: 003c8c04 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2021: 00d6da48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2022: 00db238e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2023: 00cc0364 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSH │ │ │ │ 2024: 00d688c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2025: 0073d46c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2026: 0071c190 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2025: 0073d444 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2026: 0071c168 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2027: 003841dc 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2028: 00ccc1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp │ │ │ │ 2029: 00c71d5c 176 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 2030: 00757c54 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2030: 00757c2c 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2031: 00d7947c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2032: 00db1a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2033: 00db1a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2034: 00d69310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2035: 002a2f78 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2036: 0077f120 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2037: 0095e630 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2038: 00813c68 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2036: 0077f0f8 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2037: 0095e608 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2038: 00813c40 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2039: 00db121e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_DSTATE │ │ │ │ - 2040: 009c1e1c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2041: 00812f14 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2040: 009c1df4 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2041: 00812eec 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2042: 00d74b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2043: 0095c264 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2044: 009975a8 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2043: 0095c23c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2044: 00997580 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2045: 0062f3a0 356 FUNC GLOBAL DEFAULT 12 helper_XSMADDQPO │ │ │ │ 2046: 00d7775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2047: 00db1fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ 2048: 00cc03e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSW │ │ │ │ - 2049: 0092598c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2049: 00925964 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2050: 00d66be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2051: 0044b718 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2052: 009af51c 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2053: 00824398 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2052: 009af4f4 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2053: 00824370 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2054: 00db1f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2055: 00957d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2055: 00957d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2056: 002a09e8 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2057: 00db2136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2058: 00d7791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2059: 007ace24 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2059: 007acdfc 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2060: 002be298 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2061: 00d7c560 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2062: 00d663dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2063: 00d677a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2064: 00db10d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2065: 00db065c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2066: 00db0ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2067: 00821418 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2067: 008213f0 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2068: 00d6e138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2069: 00db28d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2070: 00db05c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2071: 009b3cb0 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2071: 009b3c88 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2072: 00d5dcc0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2073: 00d6a804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2074: 00d71300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2075: 00cb4b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2076: 002a1224 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2077: 0090faac 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2078: 009b5fc0 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 2079: 00773fa8 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2080: 007f396c 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2077: 0090fa84 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2078: 009b5f98 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2079: 00773f80 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2080: 007f3944 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2081: 00292e48 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2082: 00745188 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2082: 00745160 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2083: 00db2242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2084: 00c84a88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2085: 00db0eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2086: 00d734ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2087: 00cd2f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgclr │ │ │ │ 2088: 00338b88 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2089: 00db16dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2090: 00642a10 276 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_be_exp │ │ │ │ 2091: 00dafd58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2092: 00445ae0 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2093: 002ed92c 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2094: 00909588 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2095: 008db204 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2094: 00909560 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2095: 008db1dc 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2096: 00db1af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2097: 00d6e158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2098: 008fb8b4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2098: 008fb88c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2099: 002e5298 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2100: 00db0630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2101: 00db0e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2102: 00cc0154 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUB │ │ │ │ 2103: 00563434 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2104: 002eb77c 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2105: 00db0438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2106: 0056ee48 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2107: 00c7dd54 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2108: 00db0242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2109: 00cc01d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUH │ │ │ │ - 2110: 009231d8 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2110: 009231b0 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2111: 00d73efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2112: 00d8e62c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2113: 002e5930 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2114: 00db0594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2115: 00daffce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2116: 0032b2a0 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2117: 00d64d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2118: 00db2922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2119: 00db208c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2120: 008d6abc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2120: 008d6a94 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2121: 00db0ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2122: 00c7d684 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2123: 00db28ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2124: 00753f0c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2124: 00753ee4 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2125: 00dafe80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2126: 00db22da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2127: 008c81e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2127: 008c81bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2128: 00db0c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2129: 00993cc4 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2130: 00b0c230 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2129: 00993c9c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2130: 00b0c210 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2131: 00db28c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2132: 00377b08 16 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2133: 0062a974 84 FUNC GLOBAL DEFAULT 12 helper_efdctuidz │ │ │ │ 2134: 00db0642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2135: 00d797ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2136: 00cc025c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUW │ │ │ │ - 2137: 008c08c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2138: 0096bd90 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2139: 0098d5e4 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2140: 009c7618 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2137: 008c08a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2138: 0096bd68 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2139: 0098d5bc 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2140: 009c75f0 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2141: 00d6e328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2142: 007e5558 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2143: 009bab50 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ - 2144: 006ac20c 480 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ + 2142: 007e5530 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2143: 009bab28 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2144: 006ac1e4 480 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ 2145: 0028b710 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2146: 00d777bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2147: 00cc2eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_todouble │ │ │ │ 2148: 00d694dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2149: 0057d3f4 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2150: 00cb5314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2151: 00d7441c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2152: 00d75bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2153: 00db0024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2154: 009978d8 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2154: 009978b0 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2155: 00db0e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2156: 00d6a8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2157: 00d6eed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2158: 005d2b68 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2159: 008131b0 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2159: 00813188 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2160: 00d6cdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2161: 00275248 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2162: 00db0c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2163: 00db0bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2164: 00d667e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2165: 00d7785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2166: 0097b9c0 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2166: 0097b998 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2167: 00d71020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2168: 0081e478 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2168: 0081e450 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2169: 00db16e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2170: 00292eec 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2171: 002f2f54 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2172: 007d9828 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2172: 007d9800 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2173: 002e87c0 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2174: 00814bb4 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2174: 00814b8c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2175: 0055fe0c 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2176: 00d7723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2177: 00db220e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2178: 009999ec 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2178: 009999c4 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2179: 00544ab0 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2180: 002d4c08 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2181: 002ec0c4 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2182: 00d6fb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2183: 00d78990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2184: 00ccc3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxfp │ │ │ │ 2185: 00db023c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2186: 005cee1c 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2187: 005a51c0 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2188: 007421d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2188: 007421b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2189: 00d7594c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2190: 00d719e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2191: 009d319c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2192: 00741c8c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2191: 009d3174 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2192: 00741c64 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2193: 00d7b3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2194: 00285630 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2195: 00935290 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2195: 00935268 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2196: 0029c114 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2197: 00db12b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2198: 00db00ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2199: 0096c464 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2199: 0096c43c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2200: 00db1bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2201: 00d73a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2202: 0099b760 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2202: 0099b738 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ 2203: 00cd021c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuiz │ │ │ │ - 2204: 00926074 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2205: 009171f4 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2204: 0092604c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2205: 009171cc 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2206: 00d6f644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2207: 00daff6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2208: 00db018c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2209: 00d774ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2210: 00980724 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2210: 009806fc 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2211: 00d72300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2212: 007e4344 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2213: 008141bc 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2214: 007e3960 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2212: 007e431c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2213: 00814194 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2214: 007e3938 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2215: 00db0b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2216: 00d76a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2217: 0092fc00 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2217: 0092fbd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2218: 00db1ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_PUT_VPA_DSTATE │ │ │ │ 2219: 00d66f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2220: 00723198 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2220: 00723170 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2221: 00d6bb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2222: 00db1e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2223: 00d787c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2224: 00db0a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2225: 005cc1a4 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2226: 00db0b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2227: 004684b0 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2228: 00db14ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2229: 0081290c 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2229: 008128e4 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2230: 004e25c4 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2231: 00967550 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2231: 00967528 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2232: 00db1ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2233: 00903a78 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2233: 00903a50 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2234: 00d72914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2235: 0098de88 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2236: 0094d384 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2237: 008c9044 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2238: 009c9e0c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2235: 0098de60 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2236: 0094d35c 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2237: 008c901c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2238: 009c9de4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2239: 002fa708 2404 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2240: 00d6e5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2241: 005e1b4c 180 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_init │ │ │ │ - 2242: 009464e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2242: 009464c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2243: 00388da8 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2244: 00db1e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2245: 00333734 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2246: 00db122a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_ATTACH_DSTATE │ │ │ │ 2247: 00db08c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2248: 005dadb8 20 FUNC GLOBAL DEFAULT 12 helper_booke_setpid │ │ │ │ - 2249: 00794dc0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2249: 00794d98 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2250: 00db2076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2251: 0091862c 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2251: 00918604 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2252: 00dafaf0 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2253: 00db1f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2254: 0073fc08 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2254: 0073fbe0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2255: 00d7b6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2256: 006ecaf8 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2256: 006ecad0 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2257: 0028744c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2258: 00db0fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2259: 00db15de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2260: 00d6c220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2261: 00550608 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2262: 00db1470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2263: 0077c3e8 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2263: 0077c3c0 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2264: 00db0926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2265: 00d6d348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2266: 006eccdc 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2267: 007ad154 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2266: 006eccb4 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2267: 007ad12c 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2268: 00d7c828 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2269: 00d6a244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2270: 00d67654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2271: 00cba12c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2272: 00db136c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2273: 0095f1c8 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2274: 00787cb8 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2275: 00936690 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2276: 00b9d904 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2277: 0073e400 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2273: 0095f1a0 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2274: 00787c90 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2275: 00936668 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2276: 00b9d8e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2277: 0073e3d8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2278: 002ecf70 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2279: 00cd3420 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUB │ │ │ │ 2280: 00d7a7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2281: 0029a044 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2282: 00db0f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2283: 0053748c 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2284: 004fbaa8 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2285: 00db18b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2286: 00db0192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ 2287: 00d7023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_RESET_EVENT │ │ │ │ - 2288: 00804740 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2289: 006ecba4 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2288: 00804718 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2289: 006ecb7c 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2290: 00db0136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2291: 00db13d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2292: 0075a334 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2292: 0075a30c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2293: 00db0b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2294: 009bbb00 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2295: 008fa43c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2294: 009bbad8 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2295: 008fa414 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2296: 00d6ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2297: 00d76c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2298: 0094c180 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2298: 0094c158 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2299: 00d6e058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2300: 00db1c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2301: 0044bc8c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2302: 00d7033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_LOAD_EVENT │ │ │ │ 2303: 00db1fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_PAPR_HCALL_DSTATE │ │ │ │ 2304: 00d67624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2305: 006ab5a4 2436 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ + 2305: 006ab57c 2436 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ 2306: 00533e04 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2307: 00d67644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2308: 00447d4c 532 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_register_bar │ │ │ │ 2309: 00d7963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2310: 00d6c61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DELAY_SET_SR_INT_EVENT │ │ │ │ 2311: 00db0196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2312: 007b51f4 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2312: 007b51cc 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2313: 00d7afd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2314: 00db1636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2315: 00292f90 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2316: 00d769dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2317: 008281ac 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2318: 009968ec 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2317: 00828184 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2318: 009968c4 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2319: 00d7358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2320: 00db08d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2321: 0064bc14 452 FUNC GLOBAL DEFAULT 12 helper_store_tbu40 │ │ │ │ 2322: 00db1862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2323: 00db12d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2324: 00926090 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2324: 00926068 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2325: 00db018e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2326: 00995844 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2327: 00915600 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2328: 00925138 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2326: 0099581c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2327: 009155d8 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2328: 00925110 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2329: 00db21de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2330: 00d770dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2331: 00d7716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2332: 00db009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2333: 00d79d84 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2334: 00db0b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2335: 00db107c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2336: 00db1f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2337: 00d7b100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2338: 00db0db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2339: 0094facc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2340: 009401dc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2341: 008d239c 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2342: 0098ae48 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2343: 00902128 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2339: 0094faa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2340: 009401b4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2341: 008d2374 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2342: 0098ae20 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2343: 00902100 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2344: 00db1300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2345: 00499460 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2346: 00db0f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2347: 00db21c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2348: 002eefe8 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2349: 00773e28 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2349: 00773e00 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2350: 00510d58 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2351: 0057d518 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2352: 00760d64 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2353: 0080fd34 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2352: 00760d3c 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2353: 0080fd0c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2354: 00bc58b4 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2355: 00d6c200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2356: 00d78700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2357: 0063e6d4 124 FUNC GLOBAL DEFAULT 12 helper_VADDSBS │ │ │ │ 2358: 005d61ec 912 FUNC GLOBAL DEFAULT 12 mmu40x_get_physical_address │ │ │ │ - 2359: 009897b4 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2359: 0098978c 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2360: 00db2868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2361: 004b8a48 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2362: 00d69de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2363: 003310cc 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2364: 00db0ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2365: 00627b80 148 FUNC GLOBAL DEFAULT 12 helper_fctidu │ │ │ │ 2366: 00db0208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2367: 00db1368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2368: 0080535c 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2368: 00805334 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2369: 00d68484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2370: 00db2230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2371: 00d67834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2372: 00627aec 148 FUNC GLOBAL DEFAULT 12 helper_fctidz │ │ │ │ - 2373: 0072cfb8 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2374: 008c11b8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2373: 0072cf90 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2374: 008c1190 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2375: 0029575c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2376: 0096e930 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2376: 0096e908 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2377: 00db28ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2378: 00db22d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2379: 0053a924 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2380: 00db056e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2381: 00808850 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2381: 00808828 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2382: 004411e8 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2383: 00db28a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2384: 007910d0 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2384: 007910a8 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2385: 00d734ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2386: 0056dfd4 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2387: 00db2382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2388: 00d7bcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2389: 00db1d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2390: 00d73b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2391: 007430f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2391: 007430c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2392: 00db1ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2393: 0075fb28 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2394: 0074b664 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2395: 00810dec 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2393: 0075fb00 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2394: 0074b63c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2395: 00810dc4 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2396: 00db05e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2397: 00d7aa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2398: 00586fb8 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2399: 005913ac 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2400: 009c91ec 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2401: 00781694 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2400: 009c91c4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2401: 0078166c 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2402: 00db10f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2403: 00cd0534 132 OBJECT GLOBAL DEFAULT 24 helper_info_sraw │ │ │ │ 2404: 00d6ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2405: 00d68504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2406: 00914ba8 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2406: 00914b80 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2407: 0053ce60 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2408: 0038be34 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2409: 005e11a8 472 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_purr │ │ │ │ 2410: 00d7ad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2411: 00db164a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2412: 00d72714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2413: 0070f084 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2413: 0070f05c 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2414: 0050f62c 184 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2415: 00d718f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2416: 00d76bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2417: 0099c4d4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2417: 0099c4ac 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2418: 00d6c0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2419: 00d6f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2420: 00db0ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2421: 00db10d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2422: 00db0332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2423: 008a9984 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2424: 008f9aac 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2425: 007b96e0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2423: 008a995c 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2424: 008f9a84 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2425: 007b96b8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2426: 00db11b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_STOP_DSTATE │ │ │ │ 2427: 00d6955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2428: 00db1076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2429: 00d644e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2430: 00917210 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2430: 009171e8 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2431: 00d78d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2432: 007462f0 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2433: 0092dc34 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2432: 007462c8 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2433: 0092dc0c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2434: 00db16bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2435: 007d99e8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2435: 007d99c0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2436: 0032b788 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2437: 00d7058c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_PARAM_EVENT │ │ │ │ 2438: 00db0a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2439: 008de254 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2440: 0079739c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2439: 008de22c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2440: 00797374 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2441: 004927b8 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2442: 0028ff28 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2443: 0040b728 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2444: 00cbfa10 904 OBJECT GLOBAL DEFAULT 24 ppc_cpu_aliases │ │ │ │ 2445: 00dafe20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2446: 00dafde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2447: 00737bec 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2447: 00737bc4 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2448: 00cba07c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2449: 009a919c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2449: 009a9174 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2450: 00db1dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2451: 00cba09c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2452: 0075ec78 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2453: 00968da0 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2452: 0075ec50 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2453: 00968d78 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2454: 00cba0dc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2455: 00577438 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2456: 00d73fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2457: 009b61cc 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2457: 009b61a4 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2458: 00d6acdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2459: 00d711d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2460: 005373f0 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2461: 00d6ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2462: 008d6ff0 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2462: 008d6fc8 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2463: 00d776ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2464: 0029b248 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2465: 009c44c4 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2466: 00742e2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2465: 009c449c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2466: 00742e04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2467: 005462d4 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2468: 00d6d668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2469: 0094c518 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2469: 0094c4f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2470: 00db0176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2471: 00db1b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2472: 0038caa0 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2473: 007f56d4 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2474: 009b65fc 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2473: 007f56ac 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2474: 009b65d4 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2475: 005dfb64 116 FUNC GLOBAL DEFAULT 12 cpu_ppc_get_tb │ │ │ │ 2476: 00d6c5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_RECEIVE_PACKET_CMD_EVENT │ │ │ │ 2477: 00d6dbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2478: 0084c09c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2478: 0084c074 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2479: 003a2690 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2480: 0077cff8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2481: 0071c12c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2480: 0077cfd0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2481: 0071c104 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2482: 00cd549c 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_write_CTRL │ │ │ │ - 2483: 006ed98c 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2484: 008dbe9c 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2483: 006ed964 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2484: 008dbe74 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2485: 00376a28 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2486: 0091735c 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2486: 00917334 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2487: 00dafd72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2488: 00b85868 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2488: 00b85848 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2489: 00db0174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2490: 00d6cde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2491: 00db1dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2492: 008d0728 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2493: 00757840 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2492: 008d0700 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2493: 00757818 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2494: 00d73b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2495: 0073bf78 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2495: 0073bf50 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2496: 00db15ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2497: 00db1a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2498: 0070a57c 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2498: 0070a554 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2499: 00d7469c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2500: 00db0834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2501: 00d6644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2502: 00628590 176 FUNC GLOBAL DEFAULT 12 helper_FNMSUB │ │ │ │ 2503: 00db1eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2504: 00d78aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2505: 0093c6cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2505: 0093c6a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2506: 0054416c 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2507: 0064484c 164 FUNC GLOBAL DEFAULT 12 helper_vextublx │ │ │ │ 2508: 00d7ad74 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2509: 004b87a4 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2510: 00587294 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2511: 00db06e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2512: 0096a798 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2513: 00959e20 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2512: 0096a770 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2513: 00959df8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2514: 00290f70 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2515: 005226f0 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2516: 00998728 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2516: 00998700 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2517: 00d65e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2518: 00d6f5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2519: 0095aabc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2519: 0095aa94 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2520: 00d72410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2521: 00db1e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2522: 00d6f1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2523: 00d66928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2524: 00db0f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2525: 00d784e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2526: 00db086a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2527: 00d787d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2528: 00791198 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2528: 00791170 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2529: 00db1598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2530: 00db07f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2531: 009435f4 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2532: 006cb464 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2531: 009435cc 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2532: 006cb43c 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2533: 00db181c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2534: 00536408 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2535: 00961fa4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2536: 0094ad98 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2535: 00961f7c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2536: 0094ad70 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2537: 00cb89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2538: 00db034c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2539: 00969e30 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2539: 00969e08 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2540: 00db11ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INTERPRET_DSTATE │ │ │ │ 2541: 00db0d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2542: 008e1e00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2542: 008e1dd8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2543: 00db190c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2544: 008083ac 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2545: 007c2fd0 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2544: 00808384 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2545: 007c2fa8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2546: 00db1258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_TPM_EXECUTE_DSTATE │ │ │ │ 2547: 00db1ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2548: 00db1e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2549: 00804ec4 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2550: 0074bb5c 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2549: 00804e9c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2550: 0074bb34 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2551: 00c7d644 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2552: 002a5e30 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2553: 00d7bdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2554: 00786db8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2555: 007e612c 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2554: 00786d90 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2555: 007e6104 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2556: 002be798 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2557: 00db1252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_INDIRECT_DSTATE │ │ │ │ 2558: 00c7de84 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2559: 0093bba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2560: 007acb30 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2559: 0093bb80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2560: 007acb08 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2561: 006366b8 364 FUNC GLOBAL DEFAULT 12 helper_xvrspi │ │ │ │ 2562: 00d71e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2563: 00d78670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2564: 008243b0 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2564: 00824388 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2565: 0044d834 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2566: 00db1f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2567: 00c84970 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2568: 00d72240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2569: 00d67794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2570: 009604b8 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2571: 00998f94 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2570: 00960490 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2571: 00998f6c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2572: 00d69110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2573: 00db087a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2574: 00d8d564 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2575: 00c7e230 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2576: 0044ce54 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2577: 00d74ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2578: 00cb6208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2579: 00db1cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2580: 00db1f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2581: 009524b4 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2582: 00805cb4 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2581: 0095248c 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2582: 00805c8c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2583: 00db0eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2584: 002525ac 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ - 2585: 0069e8d4 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ + 2585: 0069e8ac 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ 2586: 006440cc 208 FUNC GLOBAL DEFAULT 12 helper_vrfim │ │ │ │ 2587: 00db0c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2588: 00927110 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2588: 009270e8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2589: 00643ffc 208 FUNC GLOBAL DEFAULT 12 helper_vrfin │ │ │ │ 2590: 00d77afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2591: 00d67f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2592: 0064419c 208 FUNC GLOBAL DEFAULT 12 helper_vrfip │ │ │ │ 2593: 00db086e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2594: 00db1a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2595: 00d6d828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2596: 00c84b50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2597: 005462bc 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2598: 00c7e64c 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2599: 00d63aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2600: 0073d3d4 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2600: 0073d3ac 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2601: 00db2320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2602: 00813874 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2602: 0081384c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2603: 00db1acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2604: 00db1ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2605: 002a017c 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2606: 002ee1ac 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2607: 0064426c 208 FUNC GLOBAL DEFAULT 12 helper_vrfiz │ │ │ │ 2608: 00db0ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2609: 00286b98 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2610: 002ee4f4 376 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2611: 002ec290 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2612: 00d7b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2613: 00d7a534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2614: 00db0f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2615: 0028b788 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2616: 00b86880 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2617: 00741abc 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2616: 00b86860 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2617: 00741a94 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2618: 00d760c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2619: 006d9c9c 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2620: 0093c168 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2619: 006d9c74 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2620: 0093c140 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2621: 00db0f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2622: 007820f4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2622: 007820cc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2623: 00d72130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2624: 00d641c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2625: 00db1476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2626: 00db1666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2627: 00db1eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2628: 00510f0c 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2629: 007942c8 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2629: 007942a0 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2630: 00d6a4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2631: 00868674 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2631: 0086864c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2632: 00d68770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2633: 00d797cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2634: 00db0cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2635: 0063e7cc 136 FUNC GLOBAL DEFAULT 12 helper_VADDSHS │ │ │ │ 2636: 0063e268 200 FUNC GLOBAL DEFAULT 12 helper_PDEPD │ │ │ │ 2637: 00399744 452 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2638: 00db1a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2639: 00db18b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2640: 004a3e4c 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2641: 00db11b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_WDT_DSTATE │ │ │ │ 2642: 00db021c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2643: 00d6cef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2644: 008fbfbc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2644: 008fbf94 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2645: 00379700 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2646: 00daffc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2647: 003377c0 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2648: 00db18da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2649: 00740a9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2650: 0085c1ac 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2651: 0097b870 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2649: 00740a74 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2650: 0085c184 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2651: 0097b848 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2652: 00db230c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2653: 00db1adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2654: 00d67454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2655: 009c9288 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2656: 008a658c 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2655: 009c9260 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2656: 008a6564 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2657: 00d78eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2658: 00db027a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2659: 00724630 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2659: 00724608 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2660: 00db022e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2661: 00db145c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2662: 002f31d8 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2663: 00b9d8c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2663: 00b9d8a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2664: 00db0920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2665: 00635f68 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpi │ │ │ │ 2666: 00d67714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2667: 0070d96c 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2667: 0070d944 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2668: 004fc3c4 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2669: 0091e90c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ - 2670: 0069f044 224 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ + 2669: 0091e8e4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2670: 0069f01c 224 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ 2671: 0028b690 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2672: 00756204 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2672: 007561dc 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2673: 00d770ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2674: 00d6b7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2675: 008d1ff4 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2675: 008d1fcc 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2676: 00db1a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2677: 00522ce4 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2678: 0044b9f0 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2679: 00d7be4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2680: 00997340 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2680: 00997318 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ 2681: 00cd5cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_40x_pit │ │ │ │ - 2682: 00965e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2682: 00965e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2683: 00d65708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2684: 008a4f28 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2685: 00835e30 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2684: 008a4f00 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2685: 00835e08 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2686: 004b7248 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2687: 00d65424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2688: 00d6ef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2689: 008f7594 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2689: 008f756c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2690: 00c7d69c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2691: 00d768fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2692: 009c5334 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ - 2693: 0075ca4c 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2692: 009c530c 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2693: 0075ca24 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2694: 00db1cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2695: 00db1cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2696: 00db0bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_WRITE_DSTATE │ │ │ │ - 2697: 0073bb68 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2697: 0073bb40 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2698: 00d73c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2699: 00d6d7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2700: 00d6d948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2701: 006c7cec 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2701: 006c7cc4 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2702: 00532270 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2703: 0071f450 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2704: 007f26d8 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2703: 0071f428 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2704: 007f26b0 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2705: 00db11ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TCR_DSTATE │ │ │ │ 2706: 003fe864 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2707: 00cb76a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2708: 0094ddc0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2708: 0094dd98 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2709: 00c7da8c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2710: 00d6f4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2711: 00db1aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2712: 008a8688 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2713: 0075ed54 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2712: 008a8660 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2713: 0075ed2c 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2714: 00c7e490 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2715: 00db0bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DATA_DSTATE │ │ │ │ 2716: 00d6a584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2717: 00db02f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2718: 00db0482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2719: 00d76e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2720: 00930e8c 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2720: 00930e64 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2721: 00db0e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2722: 00d79f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2723: 00d9f5d0 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2724: 0036b720 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2725: 00936cb0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2725: 00936c88 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2726: 00d785e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2727: 00db1358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2728: 00db14da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2729: 00d76afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2730: 006a4f84 208 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ - 2731: 0096d68c 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2732: 00940b2c 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2730: 006a4f5c 208 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ + 2731: 0096d664 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2732: 00940b04 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2733: 00db15f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2734: 00d71fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2735: 00644d9c 140 FUNC GLOBAL DEFAULT 12 helper_VINSBLX │ │ │ │ 2736: 00db1262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_DSTATE │ │ │ │ - 2737: 009c87f4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2738: 009006e0 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2737: 009c87cc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2738: 009006b8 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2739: 0054b90c 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2740: 0081e490 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2741: 0081eb30 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2742: 00957b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2740: 0081e468 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2741: 0081eb08 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2742: 00957b4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2743: 00db1c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2744: 004c3790 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2745: 00db1d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2746: 00d74f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2747: 00957f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2747: 00957ee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2748: 004b4e74 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2749: 006287e8 116 FUNC GLOBAL DEFAULT 12 helper_FSQRTS │ │ │ │ 2750: 00512624 856 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2751: 00d655f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2752: 00d6a8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2753: 00d67f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2754: 00db0d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2755: 00998c98 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2756: 009d1bc8 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2757: 0095bcfc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2758: 009bd898 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2759: 00722fa0 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2755: 00998c70 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2756: 009d1ba0 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2757: 0095bcd4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2758: 009bd870 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2759: 00722f78 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2760: 00db17da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2761: 00d6d108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2762: 008c058c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2763: 0078ac64 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2764: 0073bd00 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2762: 008c0564 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2763: 0078ac3c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2764: 0073bcd8 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2765: 00db02b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2766: 00d64bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2767: 00c7d9c4 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2768: 00289e78 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2769: 00d63998 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2770: 00db0d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2771: 00d72614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2772: 00db1580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2773: 00d7be3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2774: 00d709d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2775: 009118e4 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2775: 009118bc 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2776: 00d7b068 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2777: 005535f4 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2778: 0073d36c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2779: 00971580 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2778: 0073d344 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2779: 00971558 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2780: 00db1ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2781: 00921618 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2781: 009215f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2782: 00544478 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2783: 008bcdd8 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2783: 008bcdb0 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2784: 00644a0c 136 FUNC GLOBAL DEFAULT 12 helper_vextubrx │ │ │ │ 2785: 00d779fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2786: 00330800 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2787: 00db11be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_EXCP_DSTATE │ │ │ │ - 2788: 0081e888 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2789: 0099f6b4 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2788: 0081e860 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2789: 0099f68c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2790: 00d76a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2791: 00c7ea50 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2792: 0040b7a4 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2793: 005b388c 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2794: 00cd0be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfci │ │ │ │ 2795: 00d6a444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2796: 005388b8 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ @@ -2804,1931 +2804,1931 @@ │ │ │ │ 2800: 00d76bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2801: 00291afc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2802: 00db0a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2803: 002e9a44 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2804: 00d63818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2805: 00d705cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_EVENT │ │ │ │ 2806: 00d63c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2807: 00980a38 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2807: 00980a10 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2808: 0062d780 308 FUNC GLOBAL DEFAULT 12 helper_xstdivdp │ │ │ │ 2809: 00db183a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2810: 00d7ad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2811: 00db1532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2812: 00d6965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2813: 00d6d898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2814: 00db0d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2815: 00d65644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2816: 008c0c00 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2816: 008c0bd8 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2817: 00dafe24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2818: 00db16ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2819: 00537b78 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2820: 00d7975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2821: 00d6d408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2822: 009767a0 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2822: 00976778 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2823: 00d75514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2824: 00d65a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2825: 00d74c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2826: 00db07f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2827: 0081da68 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2828: 008c6c54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2827: 0081da40 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2828: 008c6c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2829: 00db06dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2830: 00db0252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2831: 00588f5c 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2832: 00db12dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2833: 002fb06c 144 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2834: 0093fdf0 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2835: 0094a3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2834: 0093fdc8 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2835: 0094a3b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2836: 00cd0b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfdi │ │ │ │ 2837: 00db0a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2838: 0028b8c8 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2839: 0082189c 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2840: 0090d258 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2839: 00821874 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2840: 0090d230 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2841: 00628430 176 FUNC GLOBAL DEFAULT 12 helper_FMSUB │ │ │ │ 2842: 00d7424c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2843: 00987db0 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2843: 00987d88 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2844: 00d6a884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2845: 002a11e0 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2846: 0033834c 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2847: 00d7337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2848: 0073c17c 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2848: 0073c154 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2849: 00d68444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2850: 0093f25c 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2850: 0093f234 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2851: 00d76bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2852: 007e5290 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2852: 007e5268 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2853: 00d6a024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2854: 00db0396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2855: 00947af8 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2856: 009b0de8 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2855: 00947ad0 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2856: 009b0dc0 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2857: 005cdf18 8 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2858: 00db2204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2859: 00d7401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2860: 00707528 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2860: 00707500 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2861: 00d65a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2862: 00b9d918 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2862: 00b9d8f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2863: 00cb2194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2864: 00db06b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2865: 008a87a0 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2865: 008a8778 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2866: 002b7b54 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2867: 002eba9c 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2868: 00628774 116 FUNC GLOBAL DEFAULT 12 helper_FSQRT │ │ │ │ - 2869: 006ac870 272 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ - 2870: 006ba724 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2869: 006ac848 272 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ + 2870: 006ba6fc 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2871: 002a71fc 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2872: 00b2d8f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2873: 00810724 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2874: 00793cdc 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2875: 0073e8b0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2872: 00b2d8d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2873: 008106fc 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2874: 00793cb4 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2875: 0073e888 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2876: 005a132c 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2877: 00722d34 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2877: 00722d0c 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2878: 00ccd858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaddfp │ │ │ │ - 2879: 007f0d04 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2879: 007f0cdc 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2880: 00db1eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2881: 00d78e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2882: 00cb1954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2883: 00d6db08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2884: 00798a54 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2885: 00990cf4 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2884: 00798a2c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2885: 00990ccc 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2886: 004b79bc 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2887: 00db1880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2888: 00924974 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2888: 0092494c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2889: 0026cb08 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2890: 00440758 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2891: 00daff66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2892: 00ccfae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vexptefp │ │ │ │ 2893: 00280a8c 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2894: 00db0d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2895: 00db10aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2896: 007e0d54 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2896: 007e0d2c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2897: 00d78ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2898: 00db1eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2899: 00db0554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2900: 007e5748 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2900: 007e5720 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2901: 00d68ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2902: 00d6c53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_READ_EVENT │ │ │ │ 2903: 00d7a814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2904: 00913784 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2905: 006a29f4 192 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ + 2904: 0091375c 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2905: 006a29cc 192 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ 2906: 004b52d0 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2907: 0073db18 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 2907: 0073daf0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 2908: 00407af0 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 2909: 00960a34 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ - 2910: 006ad8e0 180 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ + 2909: 00960a0c 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2910: 006ad8b8 180 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ 2911: 004aa574 60 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2912: 00db138c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2913: 00d6b5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2914: 00db2308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2915: 00db1842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2916: 00d719c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ 2917: 006229c4 388 FUNC GLOBAL DEFAULT 12 helper_DTSTEXQ │ │ │ │ - 2918: 0099c768 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2918: 0099c740 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2919: 00db228e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2920: 00db0a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2921: 00d79c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2922: 005bdf88 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2923: 00db1946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2924: 00db1cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2925: 00d6a594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2926: 00808020 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2926: 00807ff8 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2927: 00db03fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2928: 00cd25b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfids │ │ │ │ 2929: 00db18bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2930: 00d7a358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2931: 002c5670 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2932: 0095300c 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2932: 00952fe4 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2933: 00db0610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2934: 00cd252c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidu │ │ │ │ 2935: 00d710f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2936: 00d7be74 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2937: 00db1610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2938: 007adcb0 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2938: 007adc88 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2939: 0064ba50 452 FUNC GLOBAL DEFAULT 12 helper_store_vtb │ │ │ │ 2940: 00d6d228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2941: 00c84920 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2942: 002a8efc 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2943: 00db039a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2944: 00db03d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2945: 00d7340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ - 2946: 006aca60 220 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ + 2946: 006aca38 220 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ 2947: 00db0d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2948: 00cbf4e4 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2949: 00d76d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2950: 00db0b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2951: 0099bc68 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 2952: 007829d4 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2953: 009278a8 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2951: 0099bc40 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2952: 007829ac 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 2953: 00927880 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2954: 00db1b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2955: 00d7479c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2956: 0043d178 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2957: 00d64610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2958: 00953f44 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2958: 00953f1c 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2959: 00d65294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2960: 00cb9bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2961: 00d7388c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 2962: 009cb91c 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2962: 009cb8f4 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 2963: 005e3120 96 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2964: 006dad78 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2964: 006dad50 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2965: 00d75394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2966: 00d6f324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2967: 00d6c1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2968: 0091e064 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2968: 0091e03c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2969: 00db1354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2970: 00c78368 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ - 2971: 007268a0 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2971: 00726878 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2972: 00d6e1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2973: 008d0e28 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2974: 008a2d70 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2973: 008d0e00 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2974: 008a2d48 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2975: 00d6506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2976: 005347c8 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2977: 00962448 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2977: 00962420 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 2978: 0043dd2c 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2979: 00959198 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2979: 00959170 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2980: 00d6f4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 2981: 008c2ab4 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2982: 0074bda8 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2983: 008bfb10 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2981: 008c2a8c 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2982: 0074bd80 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2983: 008bfae8 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2984: 00cc91b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspic │ │ │ │ 2985: 00d6ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 2986: 00d7ad04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 2987: 00d64720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2988: 00d71e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2989: 00db10c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 2990: 00d70a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2991: 008f764c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2991: 008f7624 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2992: 00db0528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2993: 00db1f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2994: 00cc9130 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspim │ │ │ │ 2995: 00d7a7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2996: 00d73dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ 2997: 0060c480 124 FUNC GLOBAL DEFAULT 12 ppc_store_lpcr │ │ │ │ - 2998: 0094bb68 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2999: 007a0b20 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2998: 0094bb40 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2999: 007a0af8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3000: 00d65314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3001: 00987658 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3001: 00987630 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3002: 00d726e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3003: 00db0de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3004: 00db1984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3005: 00d7ba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3006: 00cc90ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspip │ │ │ │ 3007: 00583700 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3008: 0098c73c 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3009: 009ab87c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3008: 0098c714 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3009: 009ab854 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3010: 00d71590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3011: 00d667f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3012: 00dafd73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3013: 00d65d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3014: 00db0be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3015: 0095807c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3016: 00759c64 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3015: 00958054 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3016: 00759c3c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3017: 00cc9028 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspiz │ │ │ │ 3018: 00db1b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3019: 00d790d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_GET_EVENT │ │ │ │ 3020: 00d7a864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3021: 00323c7c 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3022: 00db074e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 3023: 0073e988 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3024: 0096c0f4 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3025: 00998ee4 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3023: 0073e960 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3024: 0096c0cc 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3025: 00998ebc 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3026: 00db083a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3027: 00d7756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3028: 0043eb6c 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3029: 007f3a68 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3029: 007f3a40 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3030: 00cb628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3031: 006e7b2c 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3031: 006e7b04 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3032: 00d6d698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3033: 00db1004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3034: 00d63b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3035: 00d75024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3036: 00256c50 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3037: 00db1f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3038: 008d0bf0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3039: 0098e9b4 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3040: 007effc4 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3038: 008d0bc8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3039: 0098e98c 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3040: 007eff9c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3041: 00db07f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3042: 00db0658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3043: 0099b1b8 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 3044: 00732c80 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3043: 0099b190 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3044: 00732c58 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3045: 00d76efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3046: 008be7fc 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3047: 007b9940 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3046: 008be7d4 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3047: 007b9918 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3048: 00db28e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3049: 00db1482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3050: 007ac6a8 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3050: 007ac680 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3051: 00cc676c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBDP │ │ │ │ 3052: 00d6e298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3053: 009bb0b4 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3053: 009bb08c 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3054: 005ccd1c 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3055: 00da763c 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3056: 00db05f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3057: 007e6cf4 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3057: 007e6ccc 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3058: 00db15e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3059: 002956b0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3060: 00d71360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3061: 002cf040 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ - 3062: 0077bb48 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3062: 0077bb20 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3063: 00d7790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3064: 002a3e68 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3065: 00daffe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3066: 0093c8f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3066: 0093c8cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3067: 00d6a754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3068: 00ccebf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdmul │ │ │ │ 3069: 0062e04c 320 FUNC GLOBAL DEFAULT 12 helper_XSNMADDDP │ │ │ │ 3070: 00db14ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3071: 00cd5184 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFIQ │ │ │ │ - 3072: 00973fdc 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3073: 008dfa6c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 3074: 00787e5c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3072: 00973fb4 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3073: 008dfa44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3074: 00787e34 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3075: 00d6e428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3076: 00db0204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3077: 00930ac0 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3078: 00813334 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3079: 0096cc78 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3077: 00930a98 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3078: 0081330c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3079: 0096cc50 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3080: 005fb514 1060 FUNC GLOBAL DEFAULT 12 vof_claim │ │ │ │ - 3081: 0090c434 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3081: 0090c40c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3082: 002a0d84 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3083: 0058e464 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3084: 00d6f594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3085: 00d68810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3086: 0029bc18 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3087: 00db110e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3088: 00db049a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3089: 008dc348 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3090: 00961574 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3091: 006a24d0 140 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ - 3092: 00910580 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3089: 008dc320 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3090: 0096154c 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3091: 006a24a8 140 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ + 3092: 00910558 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3093: 00bcbc40 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3094: 00cccc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudum │ │ │ │ 3095: 00db19b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3096: 00387b0c 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3097: 00d6ac44 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3098: 00d66cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3099: 008a34ac 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3099: 008a3484 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3100: 00db04b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3101: 00955038 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3102: 008c74f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3103: 0075afbc 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3104: 0069d5f4 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ - 3105: 00814858 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3101: 00955010 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3102: 008c74cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3103: 0075af94 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3104: 0069d5cc 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ + 3105: 00814830 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3106: 00cccaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudus │ │ │ │ 3107: 00c7b34c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3108: 00d71c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3109: 00db2080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3110: 005a0f08 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3111: 00d684c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3112: 00d734bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3113: 005384f8 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ - 3114: 0069dcc8 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ + 3114: 0069dca0 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ 3115: 00552854 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3116: 002bfeec 52 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3117: 00d68ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3118: 00d67cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3119: 00db28dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3120: 00db00ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3121: 00dafede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3122: 008c68bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3123: 006f7804 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3122: 008c6894 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3123: 006f77dc 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3124: 00d73e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3125: 00db2042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3126: 00d64d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3127: 00db1abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3128: 00d65958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3129: 00db20f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3130: 0081e8e8 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3131: 00717ce4 2012 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3132: 008d2138 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3133: 00837104 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3130: 0081e8c0 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3131: 00717cbc 2012 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3132: 008d2110 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3133: 008370dc 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3134: 00d655b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3135: 00db12f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3136: 00d6d438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3137: 00d7b5a0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3138: 009522d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3138: 009522ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3139: 00557b18 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3140: 00db1820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3141: 00db0b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3142: 00db0e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3143: 00db2354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3144: 00cdf784 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3145: 00944bc8 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3145: 00944ba0 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3146: 00d794bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3147: 007aca98 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3148: 00931a1c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3149: 0093545c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3147: 007aca70 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3148: 009319f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3149: 00935434 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3150: 00d76108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3151: 00d6cf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3152: 0081064c 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3152: 00810624 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3153: 00db1e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3154: 00c7d758 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3155: 00d6a004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3156: 00db1420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3157: 0027b300 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3158: 009359f0 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3158: 009359c8 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3159: 00d6950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3160: 009909b8 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3160: 00990990 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3161: 002a2508 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3162: 0096341c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3163: 00957a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3162: 009633f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3163: 009579dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3164: 00cb772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3165: 005702d0 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3166: 00db1338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3167: 00db1ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3168: 008c2d54 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3169: 007b9e30 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3168: 008c2d2c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3169: 007b9e08 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3170: 00db1b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3171: 00d7a198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3172: 00db1f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3173: 00d710c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3174: 00502dc0 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3175: 00bc9568 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3176: 00d6fcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ 3177: 00d7028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_SET_TB_CLK_EVENT │ │ │ │ - 3178: 00996224 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3178: 009961fc 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3179: 00db0752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3180: 00d6dc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3181: 00955e34 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3182: 00732fd4 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3181: 00955e0c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3182: 00732fac 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3183: 00d8d574 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3184: 00569874 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3185: 00442054 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3186: 007330dc 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3186: 007330b4 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3187: 00db0a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3188: 008afc18 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3188: 008afbf0 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3189: 0057d3d0 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3190: 00d69ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3191: 00db20fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3192: 0070c0d0 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3192: 0070c0a8 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3193: 00c67df0 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3194: 006316d8 508 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQDP │ │ │ │ 3195: 00524760 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3196: 0093dbb8 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3197: 0094a2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3196: 0093db90 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3197: 0094a2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3198: 002e514c 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3199: 009a17c8 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3199: 009a17a0 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3200: 00439104 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3201: 00434434 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3202: 00db231c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3203: 00780914 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3203: 007808ec 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3204: 00d6960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3205: 0091708c 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3205: 00917064 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3206: 00d700ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_INIT_EVENT │ │ │ │ - 3207: 008d05a8 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3208: 008aade4 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3207: 008d0580 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3208: 008aadbc 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3209: 003936bc 24 FUNC GLOBAL DEFAULT 12 adb_register_autopoll_callback │ │ │ │ - 3210: 00743bdc 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3211: 0071db88 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 3212: 0077b9c8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3210: 00743bb4 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3211: 0071db60 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3212: 0077b9a0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3213: 00db06f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3214: 008b7878 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3214: 008b7850 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3215: 00642c24 272 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_exp │ │ │ │ 3216: 00d7bd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3217: 008e0da0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3218: 00910130 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3219: 009ace90 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3220: 007ae980 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3221: 00782558 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3217: 008e0d78 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3218: 00910108 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3219: 009ace68 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3220: 007ae958 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3221: 00782530 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3222: 005c96c4 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3223: 009824c0 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3223: 00982498 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3224: 002890d0 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3225: 00d75254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3226: 00db28c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3227: 00db053c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3228: 00c7d328 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3229: 00db202c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3230: 00627940 140 FUNC GLOBAL DEFAULT 12 helper_fctiwu │ │ │ │ - 3231: 006a289c 152 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ + 3231: 006a2874 152 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ 3232: 00db28fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3233: 0032568c 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3234: 00d703ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_START_EVENT │ │ │ │ 3235: 00627894 172 FUNC GLOBAL DEFAULT 12 helper_fctiwz │ │ │ │ 3236: 00db0064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3237: 00629ea8 144 FUNC GLOBAL DEFAULT 12 helper_evfsctuiz │ │ │ │ - 3238: 0077a304 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3238: 0077a2dc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3239: 00db2268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3240: 00dafdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3241: 00d6b7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3242: 00d77e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3243: 007da9d4 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3243: 007da9ac 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3244: 00cb96b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3245: 00587ba0 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3246: 00987960 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3246: 00987938 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3247: 004b82b4 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3248: 0028176c 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3249: 009b30e4 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3249: 009b30bc 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3250: 00db0480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3251: 009c8f5c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3251: 009c8f34 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3252: 00d7a2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3253: 00db0a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3254: 002f315c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3255: 00db1d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3256: 0044bee8 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3257: 00db0014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3258: 00820b84 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3258: 00820b5c 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3259: 00db207e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3260: 005d253c 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3261: 00db0e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3262: 00db087e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3263: 00db1296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3264: 00d7aa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3265: 00d708bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_EVENT │ │ │ │ 3266: 00cc1048 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADDS │ │ │ │ 3267: 00d63c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3268: 00db14f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3269: 009681e4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3270: 008b886c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3271: 00855164 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3269: 009681bc 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3270: 008b8844 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3271: 0085513c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3272: 004fc98c 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3273: 00550800 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3274: 00dafd34 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3275: 008101c8 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3276: 009355cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3277: 009966b0 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3278: 0093a2d8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3275: 008101a0 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3276: 009355a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3277: 00996688 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3278: 0093a2b0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3279: 00db145a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3280: 00921a40 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3280: 00921a18 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3281: 00db1228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_DSTATE │ │ │ │ 3282: 00d67874 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3283: 0031de08 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3284: 00cd5730 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbl │ │ │ │ 3285: 00db00ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3286: 009961a8 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3286: 00996180 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3287: 00db11c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_STORE_DSTATE │ │ │ │ - 3288: 007fd660 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3289: 00952444 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3288: 007fd638 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3289: 0095241c 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3290: 00db1b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3291: 00d7338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3292: 004fa9e0 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3293: 00633718 276 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxds │ │ │ │ 3294: 00d6e368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3295: 0072aad0 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3295: 0072aaa8 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3296: 00db10bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3297: 00db2100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ 3298: 00cd57b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbu │ │ │ │ - 3299: 00954b24 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3300: 007315d0 324 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3301: 0094fdac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3302: 00915b04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3299: 00954afc 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3300: 007315a8 324 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3301: 0094fd84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3302: 00915adc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3303: 005c3f48 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3304: 00db095c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3305: 00d68364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3306: 008c6a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3306: 008c6a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3307: 003349c8 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3308: 0063e8dc 132 FUNC GLOBAL DEFAULT 12 helper_VADDSWS │ │ │ │ 3309: 00d65b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3310: 00997b74 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3310: 00997b4c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3311: 00d6f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3312: 00db1062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3313: 00db10d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3314: 0099c060 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3315: 00719f14 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3314: 0099c038 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3315: 00719eec 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3316: 00449964 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3317: 00d67584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3318: 006c8814 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3318: 006c87ec 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3319: 00db1484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3320: 00d7a348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3321: 00719048 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3322: 0073c600 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3321: 00719020 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3322: 0073c5d8 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3323: 00d7b9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3324: 008be26c 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3324: 008be244 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3325: 00d6f9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3326: 00db0622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3327: 00c71500 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3328: 00d6e5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3329: 00cb99c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3330: 00797c1c 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3330: 00797bf4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3331: 00db0c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3332: 008b8eac 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3332: 008b8e84 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3333: 004b31c0 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3334: 00d66758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3335: 00d673c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3336: 00db28d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3337: 00db0c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3338: 00980324 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3339: 007159dc 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3338: 009802fc 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3339: 007159b4 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3340: 00db0a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3341: 00db07ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3342: 0090b030 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3343: 00780660 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3342: 0090b008 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3343: 00780638 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3344: 00d78d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3345: 00d78580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3346: 00db12d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3347: 00443f14 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ - 3348: 007a1148 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3348: 007a1120 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3349: 00db0c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3350: 007d8d18 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3350: 007d8cf0 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3351: 00db0b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3352: 003771d4 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3353: 0056f52c 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3354: 00db001a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3355: 009a9b2c 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3355: 009a9b04 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3356: 00d6d0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3357: 009b197c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3358: 00958940 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3357: 009b1954 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3358: 00958918 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3359: 00db1712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3360: 005afc4c 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3361: 008c086c 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3361: 008c0844 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3362: 00db073a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3363: 008a3974 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3363: 008a394c 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3364: 00d67534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3365: 00d6d538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3366: 00d7b58c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3367: 00db1e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3368: 00db083c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3369: 009160ac 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3370: 006e648c 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3371: 0096897c 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3369: 00916084 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3370: 006e6464 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3371: 00968954 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3372: 00257ab0 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3373: 00d7363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3374: 0077e8b8 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3374: 0077e890 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3375: 00d647b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3376: 00db01ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3377: 00db292a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3378: 00db1674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3379: 00958d28 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3379: 00958d00 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3380: 00d64590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3381: 00db0602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3382: 00403f24 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3383: 00bcb0b0 52 OBJECT GLOBAL DEFAULT 21 vmstate_mos6522 │ │ │ │ 3384: 00d738ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3385: 006a4cc0 220 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ - 3386: 00938088 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3385: 006a4c98 220 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ + 3386: 00938060 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3387: 00257bc0 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3388: 0052b974 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3389: 0033802c 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3390: 00d663bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3391: 00564224 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3392: 006a385c 780 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ - 3393: 008fd868 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3394: 007af198 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3395: 008d76a4 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3392: 006a3834 780 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ + 3393: 008fd840 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3394: 007af170 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3395: 008d767c 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3396: 00db198e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3397: 00cb4084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3398: 00d72310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3399: 00d67304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3400: 00db04c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3401: 00c7ecfc 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3402: 00989558 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3402: 00989530 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3403: 005bfa88 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3404: 0025593c 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3405: 004f0864 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ 3406: 00db119e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_CPU_DSTATE │ │ │ │ - 3407: 0098879c 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3408: 008eea48 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3407: 00988774 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3408: 008eea20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3409: 00cb3c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3410: 0042fa54 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3411: 008c6358 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3411: 008c6330 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3412: 00583c74 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3413: 00db1d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3414: 009b5f7c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3414: 009b5f54 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3415: 00db1dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3416: 0057c668 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3417: 00d74c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3418: 0025661c 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ 3419: 0062b7c8 348 FUNC GLOBAL DEFAULT 12 helper_xsaddqp │ │ │ │ - 3420: 007bc690 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3420: 007bc668 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3421: 00441068 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3422: 008c7830 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3422: 008c7808 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3423: 00d653c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3424: 00741400 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3425: 006db2a4 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3424: 007413d8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3425: 006db27c 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3426: 00cc1804 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsadd │ │ │ │ 3427: 0063a9dc 1408 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NN │ │ │ │ - 3428: 007b0568 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3429: 00b2d92c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3428: 007b0540 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3429: 00b2d90c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3430: 00db15f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3431: 0063a46c 1392 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NP │ │ │ │ - 3432: 008c390c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3432: 008c38e4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3433: 00db28f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3434: 00db04c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3435: 00758bb4 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3436: 007516c8 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3435: 00758b8c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3436: 007516a0 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3437: 004f2d40 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3438: 00b2d924 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3438: 00b2d904 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3439: 00db1bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3440: 00d6c41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_EVENT │ │ │ │ 3441: 00d7595c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3442: 00d67674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3443: 007aee94 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3443: 007aee6c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3444: 00d6d3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3445: 00288f44 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3446: 0091af64 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3446: 0091af3c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3447: 00544ecc 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3448: 00297644 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3449: 004f9f30 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3450: 00d71b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3451: 00db0924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3452: 00983dd4 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3452: 00983dac 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3453: 005129c8 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3454: 002d90d4 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3455: 00db1c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3456: 00d773fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3457: 008d9284 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3457: 008d925c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3458: 004b2908 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3459: 00554508 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3460: 0093fcb0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3460: 0093fc88 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3461: 0057e3e0 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3462: 00757dc8 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3462: 00757da0 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3463: 00dafdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3464: 00da8828 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3465: 00db049e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3466: 00960364 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3467: 007cec4c 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3466: 0096033c 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3467: 007cec24 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3468: 00d718e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ - 3469: 0073be2c 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3469: 0073be04 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3470: 00cc3fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NN │ │ │ │ - 3471: 0094bf98 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3471: 0094bf70 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3472: 00cc3b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NP │ │ │ │ 3473: 00d6329c 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3474: 009a0ef0 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3474: 009a0ec8 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3475: 00db0002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3476: 00db1846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3477: 009985e8 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3477: 009985c0 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3478: 00db1eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3479: 00d78440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3480: 002eec14 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3481: 00db1288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3482: 0072cf28 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3483: 009a2c00 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3482: 0072cf00 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3483: 009a2bd8 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3484: 00db0890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3485: 00d66c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3486: 00dafea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3487: 00db144e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3488: 0076c4c0 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3488: 0076c498 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3489: 00db1644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3490: 00db1c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3491: 00d6e718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3492: 00db0234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3493: 00db14cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3494: 00cd1110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipher │ │ │ │ 3495: 00db1fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3496: 00d78540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3497: 0070f490 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3498: 0073e5c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3499: 0084c0e0 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3500: 00981648 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3497: 0070f468 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3498: 0073e5a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3499: 0084c0b8 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3500: 00981620 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3501: 00d5e398 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3502: 00db18d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3503: 00c7e278 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3504: 00d75dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3505: 00db010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3506: 00d79094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_GET_EVENT │ │ │ │ 3507: 00d77da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3508: 00d78a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3509: 00db0104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3510: 0098739c 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3511: 0078fe14 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3510: 00987374 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3511: 0078fdec 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3512: 00db160a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3513: 00db0c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3514: 00d785f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3515: 00d7393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3516: 00db19c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3517: 003394b8 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3518: 00639efc 1392 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PN │ │ │ │ 3519: 00d64950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3520: 004041f8 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ 3521: 00639998 1380 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PP │ │ │ │ - 3522: 009abc44 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3522: 009abc1c 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3523: 00d72060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3524: 007e2534 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3524: 007e250c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3525: 00daffb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3526: 00888d74 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3526: 00888d4c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3527: 002536d8 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3528: 00d661ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3529: 00d67ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3530: 00d6f5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3531: 0029770c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ 3532: 0063f3c8 156 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp_dot │ │ │ │ - 3533: 0098aad0 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3534: 00917378 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3533: 0098aaa8 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3534: 00917350 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3535: 00db0120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3536: 0056af0c 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3537: 007b9d74 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3537: 007b9d4c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3538: 00d672e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3539: 00db2260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3540: 00750688 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3541: 0073c010 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3540: 00750660 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3541: 0073bfe8 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3542: 0064143c 224 FUNC GLOBAL DEFAULT 12 helper_XXPERMX │ │ │ │ 3543: 00db1890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3544: 0079856c 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3545: 009bc6b4 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3544: 00798544 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3545: 009bc68c 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3546: 002a0ad0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3547: 00d760b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3548: 00db1868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3549: 008eddc0 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3549: 008edd98 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3550: 00db0102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3551: 00331ef4 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3552: 0051d410 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3553: 00db0c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3554: 008ea2a8 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3554: 008ea280 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3555: 00462704 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3556: 009a5284 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3556: 009a525c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3557: 00d6a0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3558: 00921674 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3558: 0092164c 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3559: 0056b0d0 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3560: 00d7a654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ 3561: 00cd2e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgsnd │ │ │ │ - 3562: 009caf00 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3562: 009caed8 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3563: 00db091e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3564: 0057903c 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3565: 00257cb4 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3566: 00db1e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3567: 009816ac 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3567: 00981684 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3568: 0029c034 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ 3569: 00db11f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_OPEN_DSTATE │ │ │ │ - 3570: 00967984 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3570: 0096795c 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3571: 0058a5b8 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3572: 002fb118 72 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3573: 00db285b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3574: 00db2928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3575: 0095c788 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3575: 0095c760 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3576: 00c7b370 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3577: 00cd44a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUBQ │ │ │ │ 3578: 00cc3da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PN │ │ │ │ 3579: 00d79cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3580: 00c7d360 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3581: 00c7d210 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3582: 00db1602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3583: 0026da74 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3584: 00cc3880 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PP │ │ │ │ - 3585: 0090b32c 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3585: 0090b304 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3586: 00d67464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3587: 00d689b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3588: 00db0884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3589: 008a6110 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3590: 008eb848 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3589: 008a60e8 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3590: 008eb820 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3591: 00d7b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3592: 00d7467c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3593: 00bc9300 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3594: 00db1770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3595: 0093bcbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3595: 0093bc94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3596: 00db0180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3597: 00376200 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ 3598: 0062a920 84 FUNC GLOBAL DEFAULT 12 helper_efdctuiz │ │ │ │ - 3599: 009b0604 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3600: 00795308 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3599: 009b05dc 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3600: 007952e0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3601: 00db16d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3602: 00d7a968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3603: 00d76028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3604: 008c99a4 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3604: 008c997c 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3605: 00d6c56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_ASSERT_EVENT │ │ │ │ 3606: 00534038 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3607: 00d64abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3608: 0094c2f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3608: 0094c2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3609: 005cf18c 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3610: 00db0daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3611: 00795284 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3611: 0079525c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3612: 00c7d38c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3613: 00db0bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3614: 00d6ee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3615: 00d7a5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3616: 00931808 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3616: 009317e0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3617: 002edf64 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3618: 00d677d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3619: 00d7384c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3620: 00db02b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3621: 006aefc4 312 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ + 3621: 006aef9c 312 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ 3622: 00d72c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3623: 00db21a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3624: 007dd8cc 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3625: 00733930 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3624: 007dd8a4 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3625: 00733908 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3626: 00d6e2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3627: 0055f2d8 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3628: 00c7d3f4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3629: 00d702dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_EVENT │ │ │ │ 3630: 00db2902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3631: 00db1f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3632: 00d751b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3633: 009bb07c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3633: 009bb054 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3634: 00d648a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3635: 005e0b00 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_vtb │ │ │ │ 3636: 00db0bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ADB_POLL_DSTATE │ │ │ │ 3637: 0059fde4 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3638: 0062ca9c 324 FUNC GLOBAL DEFAULT 12 helper_xvredp │ │ │ │ 3639: 00db1350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3640: 006dac48 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3640: 006dac20 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3641: 00db1cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3642: 00db199c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3643: 005e0678 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbl │ │ │ │ - 3644: 0073eb3c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3644: 0073eb14 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3645: 00db227e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3646: 008a22c4 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3646: 008a229c 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3647: 00d72c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3648: 00d68034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3649: 0051ff80 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3650: 00db171c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3651: 00db1786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3652: 00db1c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3653: 00d7795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3654: 00db22f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3655: 005e0848 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbu │ │ │ │ 3656: 00db02f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3657: 00db0626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3658: 008db4d8 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3658: 008db4b0 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3659: 005d36fc 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3660: 00436710 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3661: 00db1b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3662: 00db0372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3663: 00d79f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3664: 00d777cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3665: 00cb5944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3666: 00d79e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3667: 0062f7cc 352 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQP │ │ │ │ - 3668: 00966c5c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3669: 00701268 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3670: 0091018c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3668: 00966c34 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3669: 00701240 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3670: 00910164 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3671: 00db08e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3672: 00d6a7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3673: 008ce844 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3673: 008ce81c 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3674: 00d69d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3675: 008c18e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3675: 008c18c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3676: 00db0c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3677: 00db077e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3678: 002977c0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ - 3679: 0070dfd4 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3679: 0070dfac 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3680: 00d6cf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3681: 003c7a3c 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3682: 00d7aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3683: 00d6a0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3684: 00cb4840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3685: 00db1bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3686: 00db2172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3687: 00d6bbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3688: 00d7979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3689: 00920ee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3689: 00920ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3690: 0029c56c 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3691: 00db0c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3692: 00d68284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3693: 0040aa64 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3694: 0072f340 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3694: 0072f318 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3695: 00db04ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3696: 00d63c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3697: 00d6b680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3698: 00d64d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3699: 00db092c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3700: 002a8818 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3701: 00db209a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3702: 00445110 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3703: 00814704 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3703: 008146dc 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3704: 00db182c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3705: 00d7464c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3706: 00745ba8 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3706: 00745b80 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3707: 00d665cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3708: 00d6d968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3709: 00d6ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3710: 00db020a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3711: 00cdf77c 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3712: 008ac600 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3712: 008ac5d8 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3713: 005e6904 40 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_register │ │ │ │ 3714: 003932e0 136 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_mask │ │ │ │ 3715: 00d710b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3716: 00d6b770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3717: 00788c0c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3717: 00788be4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3718: 00d7bf8c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3719: 00db172e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3720: 00d71770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3721: 0075690c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3722: 0081f21c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3723: 009b0dc0 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3721: 007568e4 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3722: 0081f1f4 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3723: 009b0d98 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3724: 00db1192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PRESENCE_READ_DSTATE │ │ │ │ 3725: 005c9dc0 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3726: 00cc655c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBSP │ │ │ │ - 3727: 0073bd98 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3728: 008c06fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3727: 0073bd70 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3728: 008c06d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3729: 00d68584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3730: 00d7703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3731: 00740410 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3732: 00762320 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3731: 007403e8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3732: 007622f8 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3733: 00389364 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3734: 00939a04 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3734: 009399dc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3735: 003cc828 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3736: 00d77e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3737: 00d6aa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3738: 00d776dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3739: 002890ec 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3740: 00d71190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3741: 00d6dbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3742: 00c7e38c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3743: 0062e548 320 FUNC GLOBAL DEFAULT 12 helper_XSNMADDSP │ │ │ │ 3744: 00db1ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3745: 005bdd30 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3746: 00927cd4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3746: 00927cac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3747: 0029f098 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3748: 00db16c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3749: 00db19f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3750: 005cdf10 8 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3751: 00db0c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3752: 00d716f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3753: 00d754e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3754: 00d6a6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3755: 00d66e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3756: 00db14b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3757: 0091ecf8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3757: 0091ecd0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3758: 00db1b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3759: 009b2058 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3759: 009b2030 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3760: 00db1e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3761: 00d71290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3762: 00d75e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3763: 00cb47bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3764: 00d666d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3765: 00d7332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3766: 00d75094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3767: 00cba1fc 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3768: 00db0a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3769: 00cba27c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3770: 00d69fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3771: 00cba28c 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3772: 00d68b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3773: 00849978 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3773: 00849950 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3774: 004e166c 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3775: 0073d4e0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3776: 008dad54 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3777: 0090887c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3778: 007b9f94 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3779: 00909e28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3775: 0073d4b8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3776: 008dad2c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3777: 00908854 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3778: 007b9f6c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3779: 00909e00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3780: 004f50d8 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3781: 00db0f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3782: 00722ebc 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3782: 00722e94 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3783: 00db108e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3784: 00db021a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3785: 00d68684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3786: 0056afd0 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3787: 00cb3634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3788: 008087cc 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3788: 008087a4 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3789: 005cb0a4 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3790: 00db1976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3791: 004b3ddc 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3792: 004f2848 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3793: 00d6b630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ - 3794: 006a255c 332 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ + 3794: 006a2534 332 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ 3795: 002a1acc 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3796: 00d7362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3797: 008aa2b4 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3797: 008aa28c 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3798: 00db0044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3799: 00d6cd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3800: 008053e0 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3800: 008053b8 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3801: 00d787b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3802: 00d63b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3803: 00d6cd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3804: 009d1804 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3804: 009d17dc 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3805: 00d65728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3806: 008df318 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3806: 008df2f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3807: 0057a16c 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3808: 00438a4c 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3809: 009813dc 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3809: 009813b4 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3810: 005dfbd8 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbl │ │ │ │ 3811: 0057c500 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3812: 00d72090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3813: 00db038e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3814: 00d689c0 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3815: 00cb80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3816: 005c9a78 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3817: 00954638 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3818: 0079773c 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3819: 0098bf00 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3820: 006cb710 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3817: 00954610 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3818: 00797714 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3819: 0098bed8 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3820: 006cb6e8 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3821: 00d7755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3822: 0056c04c 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3823: 00daff70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3824: 005dfd98 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbu │ │ │ │ 3825: 00dafd66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3826: 00db2398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3827: 00404334 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3828: 00c7e3f4 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3829: 00db15d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3830: 0072c3f0 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3830: 0072c3c8 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3831: 00d6fcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3832: 00d6aa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3833: 00db1cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3834: 00db0922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3835: 00db118a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_READB_DSTATE │ │ │ │ - 3836: 0069dd6c 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ + 3836: 0069dd44 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ 3837: 0044a160 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3838: 00280de0 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3839: 00db01d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3840: 00db1310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3841: 00d77ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ - 3842: 006ef800 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3842: 006ef7d8 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3843: 0062498c 596 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQQ │ │ │ │ 3844: 00502e68 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3845: 00db18a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3846: 00db1c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3847: 00cca5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpic │ │ │ │ 3848: 00c7d2b0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3849: 0099719c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3849: 00997174 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3850: 00d75d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3851: 00d8dca0 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3852: 00255418 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3853: 00db0530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3854: 009b1540 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3854: 009b1518 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3855: 00cb68bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 3856: 00737a10 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 3856: 007379e8 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3857: 00cca54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpim │ │ │ │ 3858: 003cae14 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3859: 00d74dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 3860: 00db191a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 3861: 00295abc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3862: 00d72260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3863: 00cca4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpip │ │ │ │ 3864: 00d66798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3865: 00db186c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3866: 0029c440 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3867: 005d0080 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3868: 00dafe30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3869: 00db2118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 3870: 00d69c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 3871: 0096364c 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3872: 009bbd24 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3871: 00963624 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3872: 009bbcfc 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3873: 00273ccc 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3874: 00631f50 436 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQSP │ │ │ │ 3875: 00db13e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 3876: 00cca444 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpiz │ │ │ │ - 3877: 008e66e4 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3877: 008e66bc 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3878: 00d754a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3879: 00d71980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3880: 0030d6d8 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3881: 00db0e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3882: 008d71f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3882: 008d71cc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3883: 0028b6c0 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3884: 004f860c 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3885: 009acb90 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3885: 009acb68 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3886: 00d6e498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3887: 00dafeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3888: 00db1436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3889: 00d6b260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3890: 002540f8 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3891: 00db2202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3892: 00d6ab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3893: 008fc850 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3893: 008fc828 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3894: 0052ce34 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3895: 003fd98c 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 3896: 00717530 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 3896: 00717508 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3897: 003cd444 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3898: 00cb4738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3899: 00d75bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3900: 00583bf4 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3901: 009c87c8 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3902: 007d4c8c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3901: 009c87a0 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3902: 007d4c64 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3903: 00db1488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3904: 00283f38 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3905: 008f7d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3905: 008f7d54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3906: 00db0218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3907: 00d71580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3908: 00d7377c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3909: 00db00e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3910: 00d6d308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3911: 00db19da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3912: 00db019c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3913: 0080f53c 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3914: 009b8614 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3915: 0081cdf8 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3913: 0080f514 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3914: 009b85ec 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3915: 0081cdd0 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3916: 00db225c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3917: 00557b68 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3918: 00d65bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3919: 00d6eff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3920: 00ccc4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaddfp │ │ │ │ 3921: 003c9864 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 3922: 007414f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 3922: 007414cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3923: 00d77f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3924: 00db0a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3925: 00cb07cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3926: 00db0d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3927: 0095ffe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3927: 0095ffc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3928: 00db03e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3929: 00256578 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3930: 00d71c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3931: 00916f28 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3931: 00916f00 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3932: 00d79ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3933: 00951e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3933: 00951e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3934: 00d74e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 3935: 00d79ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3936: 002a9dfc 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3937: 00d6d9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3938: 00d7b9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3939: 00295ee0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3940: 008f2f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3940: 008f2f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3941: 00d78e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3942: 0093ca08 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3942: 0093c9e0 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3943: 00d73e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3944: 005db0d4 320 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbre │ │ │ │ 3945: 00d668e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3946: 00db0a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3947: 00d6d708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 3948: 00377cbc 108 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ 3949: 00cc6454 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADDS │ │ │ │ - 3950: 008d6908 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3950: 008d68e0 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3951: 00db1586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3952: 0099ed98 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3952: 0099ed70 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3953: 00db0732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3954: 00d77cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3955: 00926e10 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3955: 00926de8 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3956: 00d75cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3957: 00295b6c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3958: 005ade68 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 3959: 006e7840 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3959: 006e7818 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3960: 00d721d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 3961: 00730ab0 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3962: 008f3e14 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3961: 00730a88 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 3962: 008f3dec 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3963: 00d79230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 3964: 002f2490 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 3965: 0097ea80 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3966: 0090cb04 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3967: 007c42b8 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3965: 0097ea58 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3966: 0090cadc 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3967: 007c4290 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3968: 00db0f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3969: 00d7374c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3970: 00537c48 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 3971: 00da7681 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 3972: 00750730 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3972: 00750708 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3973: 00283c54 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3974: 00d7b7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3975: 00db0cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 3976: 0071c1f4 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 3976: 0071c1cc 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3977: 00dafd7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3978: 00db067e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 3979: 00562c58 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3980: 00dafdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3981: 00d69130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 3982: 00db21ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3983: 00d782d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3984: 0057a4ac 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 3985: 00d6c5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_DATA_EVENT │ │ │ │ - 3986: 0071c0c8 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 3986: 0071c0a0 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3987: 00bc5234 52 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 3988: 00db1a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ 3989: 00630e84 308 FUNC GLOBAL DEFAULT 12 helper_XSMAXCDP │ │ │ │ - 3990: 0099b84c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3990: 0099b824 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ 3991: 0062e930 356 FUNC GLOBAL DEFAULT 12 helper_xvmsubdp │ │ │ │ - 3992: 00930980 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3992: 00930958 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ 3993: 00629f38 200 FUNC GLOBAL DEFAULT 12 helper_evfsctsf │ │ │ │ - 3994: 009a7bb8 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3994: 009a7b90 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 3995: 00629cf4 148 FUNC GLOBAL DEFAULT 12 helper_evfsctsi │ │ │ │ - 3996: 0071c678 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 3996: 0071c650 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 3997: 005ba414 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3998: 00d64f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 3999: 008ff714 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 3999: 008ff6ec 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4000: 00db02ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4001: 00db1860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4002: 00db054a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4003: 00c7d800 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4004: 00dafdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4005: 00db1664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4006: 00db05e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4007: 00db1798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4008: 007412dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 4009: 0071c54c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4008: 007412b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4009: 0071c524 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4010: 00db143c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4011: 0070905c 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4011: 00709034 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4012: 00d67c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4013: 00cb0748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4014: 00823e44 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4015: 009cb078 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4014: 00823e1c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4015: 009cb050 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4016: 003a4ec8 112 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4017: 00d7a2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4018: 00db0228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4019: 00d7949c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4020: 00d7345c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4021: 00935514 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4021: 009354ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4022: 00cb7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4023: 0071c614 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4023: 0071c5ec 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4024: 005db214 804 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbsx │ │ │ │ 4025: 00daff32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4026: 00388dec 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4027: 00c7d4c0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4028: 00db11d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_DSTATE │ │ │ │ 4029: 00d713c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4030: 008da4d0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4030: 008da4a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4031: 00564054 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4032: 00d78390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4033: 002a3b2c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4034: 00909374 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4034: 0090934c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4035: 00db1ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_GET_DSTATE │ │ │ │ - 4036: 0092830c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4036: 009282e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4037: 00d65aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4038: 00db0504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4039: 008c85d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4039: 008c85b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4040: 00d7974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4041: 00d7986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4042: 007f1084 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4042: 007f105c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4043: 00db18c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4044: 00db22ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4045: 00db046a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4046: 00d728e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4047: 00d7802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4048: 00db1900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4049: 00295f94 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4050: 0096587c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4050: 00965854 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4051: 00d78850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4052: 00db1070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4053: 008ca9a4 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4054: 008e09fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4053: 008ca97c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4054: 008e09d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4055: 00d73c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4056: 008c19a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4056: 008c1978 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4057: 00d79e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4058: 00db0e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4059: 00d76dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4060: 00db0e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4061: 00d6bfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4062: 008ca21c 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4062: 008ca1f4 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4063: 00c7daf4 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4064: 004b812c 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4065: 00db1ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 4066: 008b8f6c 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4066: 008b8f44 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4067: 00db17d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4068: 00cd3000 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHST │ │ │ │ - 4069: 0091f0e4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4069: 0091f0bc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4070: 00d758cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4071: 0090251c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4072: 009293b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4073: 00b0bfa0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4071: 009024f4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4072: 0092938c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4073: 00b0bf80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4074: 0043afac 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4075: 004fd238 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4076: 00d77a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4077: 008f73c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4077: 008f73a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4078: 00d7b134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4079: 0099c88c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4079: 0099c864 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4080: 00537634 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4081: 00920cc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4081: 00920c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4082: 00d6c160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4083: 00cb1090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4084: 00d6abe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4085: 00567730 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4086: 00968ba0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4086: 00968b78 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4087: 00d6630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4088: 0029633c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4089: 0056e0d4 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4090: 006e7074 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4091: 009984d4 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4090: 006e704c 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4091: 009984ac 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4092: 006210d8 400 FUNC GLOBAL DEFAULT 12 helper_DADD │ │ │ │ 4093: 0062a000 200 FUNC GLOBAL DEFAULT 12 helper_evfsctuf │ │ │ │ 4094: 00d722c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4095: 008f6358 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4095: 008f6330 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4096: 00db0f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4097: 00d6be10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4098: 00702b74 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4098: 00702b4c 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4099: 00629d88 144 FUNC GLOBAL DEFAULT 12 helper_evfsctui │ │ │ │ 4100: 00db1526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4101: 0094c404 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4101: 0094c3dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4102: 00db147c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4103: 00d8d83c 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4104: 00db2058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4105: 00db04c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4106: 005335c4 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4107: 009be534 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ - 4108: 006a5054 344 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ + 4107: 009be50c 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4108: 006a502c 344 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ 4109: 00d71340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4110: 00db0582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4111: 00d6e258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4112: 00dafeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4113: 002edc1c 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4114: 00310850 1000 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4115: 005da1fc 4 FUNC GLOBAL DEFAULT 12 helper_tlbia │ │ │ │ 4116: 00d79d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4117: 0032d2f8 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4118: 00d7bb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4119: 00cb59c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4120: 0093bc04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4121: 0099013c 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4120: 0093bbdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4121: 00990114 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4122: 00db0ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4123: 00d71180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4124: 00db1202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_PATH_DSTATE │ │ │ │ 4125: 005da200 488 FUNC GLOBAL DEFAULT 12 helper_tlbie │ │ │ │ 4126: 00db2888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4127: 008c0de8 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4127: 008c0dc0 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4128: 005400e4 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4129: 005454c4 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4130: 00d6d0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4131: 00d6b730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4132: 00db1910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4133: 00949cc8 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4133: 00949ca0 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4134: 00d67604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4135: 00d691d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4136: 0096e008 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4137: 00b2d904 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4136: 0096dfe0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4137: 00b2d8e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4138: 00d64b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4139: 00d721b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4140: 00d79014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_READ_EVENT │ │ │ │ 4141: 002a14b0 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4142: 009adc38 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4143: 00761a54 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4142: 009adc10 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4143: 00761a2c 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4144: 00d66848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4145: 009ab35c 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4146: 008a723c 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4147: 0075879c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4145: 009ab334 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4146: 008a7214 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4147: 00758774 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4148: 004411ec 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4149: 008e5448 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4150: 00825488 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4151: 007f1e6c 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4149: 008e5420 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4150: 00825460 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4151: 007f1e44 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4152: 00db1c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4153: 009b5f2c 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4154: 0080ff3c 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4153: 009b5f04 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4154: 0080ff14 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4155: 0064b888 4 FUNC GLOBAL DEFAULT 12 helper_load_decr │ │ │ │ - 4156: 00943a30 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4157: 0096b0cc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4156: 00943a08 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4157: 0096b0a4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4158: 002ea11c 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4159: 00997208 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4159: 009971e0 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4160: 00d7aac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4161: 005a7ec0 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4162: 00946cbc 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4162: 00946c94 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4163: 00d75d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4164: 0093a4ec 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4164: 0093a4c4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4165: 00dafd89 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4166: 00da8718 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4167: 00449bdc 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4168: 00d6d5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4169: 0076c4b8 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4169: 0076c490 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4170: 00da7640 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4171: 00701418 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4172: 0097f740 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4171: 007013f0 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4172: 0097f718 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4173: 00cb06c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4174: 00db0f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4175: 00daffc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4176: 00db051c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4177: 00d7b748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4178: 0028ca30 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4179: 00918e98 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4180: 009c45ac 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4179: 00918e70 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4180: 009c4584 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4181: 0064a06c 388 FUNC GLOBAL DEFAULT 12 helper_spr_core_write_generic │ │ │ │ 4182: 00d7a308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4183: 009d1b94 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4183: 009d1b6c 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4184: 00d6f574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4185: 00634418 268 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxws │ │ │ │ - 4186: 008f31d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4186: 008f31b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4187: 00d6dc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4188: 00d6a6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4189: 008102c8 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4189: 008102a0 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4190: 0051f7c8 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4191: 0053219c 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4192: 009c1240 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4193: 007976d0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4192: 009c1218 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4193: 007976a8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4194: 00db141c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4195: 005451f8 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4196: 00db0ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4197: 00daff46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4198: 00db1522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4199: 0029a0c4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4200: 005dae0c 712 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbwe │ │ │ │ 4201: 00c7dbf8 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4202: 00d79200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4203: 00db1efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4204: 00db2360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4205: 0081d1c0 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4205: 0081d198 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4206: 00d6ce48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4207: 00957ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4207: 00957cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4208: 00d75244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4209: 00d63b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4210: 00296400 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4211: 00753f30 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4211: 00753f08 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4212: 00d74e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4213: 00d68870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4214: 00813080 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4214: 00813058 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4215: 00db0e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4216: 00db174c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4217: 008287fc 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4218: 0094c4bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4217: 008287d4 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4218: 0094c494 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4219: 00d7a5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4220: 00cc71bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINDP │ │ │ │ 4221: 00d794ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ 4222: 0064ab28 180 FUNC GLOBAL DEFAULT 12 helper_TW │ │ │ │ - 4223: 008f3068 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4224: 009031d4 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4225: 009982c4 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4223: 008f3040 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4224: 009031ac 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4225: 0099829c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4226: 005d2764 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4227: 00cd507c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAIQ │ │ │ │ 4228: 00d74e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4229: 00d692c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4230: 00633b34 388 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxds │ │ │ │ 4231: 00db0a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4232: 00911ee8 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4233: 0081d314 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4232: 00911ec0 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4233: 0081d2ec 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4234: 0057d20c 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4235: 00798140 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4235: 00798118 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4236: 0044b374 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4237: 00ccf118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextublx │ │ │ │ 4238: 00502e48 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4239: 00b9d8a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4239: 00b9d880 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4240: 00db0456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4241: 002e6e50 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4242: 00db1c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4243: 0070d3b8 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4244: 0070e404 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4243: 0070d390 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4244: 0070e3dc 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4245: 00d6d038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4246: 00d64540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4247: 008a6dd4 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4247: 008a6dac 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4248: 00d69f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4249: 008a6fe8 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4249: 008a6fc0 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4250: 00d6d158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4251: 00311470 1080 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4252: 00db0cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4253: 00d68354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4254: 00db13b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4255: 00d64920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4256: 009ac5a0 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4256: 009ac578 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4257: 00db231a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4258: 00533f7c 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4259: 00db08bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4260: 00cc5770 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWMI │ │ │ │ 4261: 00daff2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4262: 009b0bdc 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4263: 0080f984 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4264: 0094a328 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4262: 009b0bb4 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4263: 0080f95c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4264: 0094a300 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4265: 00d64f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4266: 00700ff8 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4266: 00700fd0 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4267: 00db08a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4268: 00db16e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4269: 00d6bc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4270: 008b8c7c 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4270: 008b8c54 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4271: 00db1a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4272: 00db01ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4273: 00d7aa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4274: 00558950 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4275: 00d9f484 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4276: 009778c4 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4277: 00916470 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4278: 00798018 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4279: 0076c540 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4276: 0097789c 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4277: 00916448 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4278: 00797ff0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4279: 0076c518 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4280: 00d69290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4281: 0061dcd8 544 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register │ │ │ │ 4282: 00d6ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4283: 00db234c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4284: 00db0e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4285: 008a5850 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4285: 008a5828 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4286: 00d68024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4287: 00857538 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4287: 00857510 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4288: 00cb8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4289: 00da87a8 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4290: 00d7a6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4291: 00db0e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4292: 00d6a8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4293: 00ccb650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractd │ │ │ │ 4294: 00db1646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4295: 0064151c 300 FUNC GLOBAL DEFAULT 12 helper_VDIVSQ │ │ │ │ 4296: 00d7b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4297: 0063729c 504 FUNC GLOBAL DEFAULT 12 helper_xsrqpi │ │ │ │ 4298: 00db0ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4299: 008c7f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4299: 008c7edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4300: 00d64090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4301: 00d69220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4302: 009a5b18 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4302: 009a5af0 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4303: 00d714c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4304: 00d64d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4305: 008fb330 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4305: 008fb308 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4306: 00d6e3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4307: 00d6b3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4308: 00b9d8e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4308: 00b9d8c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ 4309: 00cc0ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODSQ │ │ │ │ - 4310: 008c8690 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4310: 008c8668 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4311: 00cc5878 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWNM │ │ │ │ 4312: 00d7992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4313: 007de170 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4313: 007de148 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4314: 00d79e58 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4315: 006e802c 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4315: 006e8004 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4316: 00db012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4317: 0095c3dc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4317: 0095c3b4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4318: 00448418 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4319: 00d7bd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4320: 0091882c 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ - 4321: 009833ac 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4322: 008db0b4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4323: 007a876c 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4324: 0096191c 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4325: 0073c384 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4320: 00918804 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4321: 00983384 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4322: 008db08c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4323: 007a8744 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4324: 009618f4 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4325: 0073c35c 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4326: 00db1792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ - 4327: 0073c908 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4327: 0073c8e0 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4328: 0062cbe0 304 FUNC GLOBAL DEFAULT 12 helper_xvresp │ │ │ │ 4329: 00cb6940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4330: 00d71570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4331: 00d68e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4332: 00db0200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4333: 00db2900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4334: 00286a9c 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4335: 00782a00 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4335: 007829d8 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4336: 00d6d3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4337: 00dafe56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4338: 00db0928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 4339: 00d64260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4340: 00c66478 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4341: 00db1c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4342: 00cc43d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2S │ │ │ │ 4343: 00d6f534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4344: 00db1056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4345: 00db0fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4346: 00d7693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4347: 009642cc 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4347: 009642a4 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4348: 00d75074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4349: 00cb88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4350: 0056e1dc 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4351: 00d6c45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_EVENT │ │ │ │ 4352: 00db132e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4353: 00d7593c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4354: 00d79e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4355: 003c8cec 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4356: 00cc403c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNN │ │ │ │ 4357: 00db1ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4358: 00d6ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4359: 00cc3c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNP │ │ │ │ 4360: 003a281c 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4361: 0098f610 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4361: 0098f5e8 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4362: 00db1cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4363: 00905eb4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4363: 00905e8c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4364: 00db06c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4365: 00dafed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4366: 00db1a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ 4367: 00db124c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_GET_DSTATE │ │ │ │ - 4368: 008e7870 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4369: 007aee54 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4370: 0070cb4c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4368: 008e7848 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4369: 007aee2c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4370: 0070cb24 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4371: 00db092a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4372: 002916cc 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4373: 00d75bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4374: 00788234 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4374: 0078820c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4375: 005401c4 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4376: 00641648 228 FUNC GLOBAL DEFAULT 12 helper_VDIVUQ │ │ │ │ 4377: 00d8d578 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4378: 00db1aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4379: 00db23a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4380: 00db129c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4381: 00d78a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4382: 0098dcfc 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4383: 008afa14 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4382: 0098dcd4 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4383: 008af9ec 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4384: 00d7b0e4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4385: 00db1cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4386: 00db1ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4387: 00cbf9a8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4388: 00db0718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4389: 00db0ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4390: 00d7343c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4391: 00d6b660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4392: 00d64790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4393: 0073fecc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4393: 0073fea4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4394: 00cc0b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODUQ │ │ │ │ 4395: 002e60a4 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4396: 00d6ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4397: 00d73f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4398: 0029de24 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4399: 002a0644 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4400: 0093ced8 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4401: 0096e2f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4400: 0093ceb0 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4401: 0096e2cc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4402: 00d67fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4403: 00d78430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4404: 00959358 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4405: 0091170c 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4406: 0077d398 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4404: 00959330 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4405: 009116e4 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4406: 0077d370 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4407: 00db0930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4408: 009ca9a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4408: 009ca978 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4409: 00d714b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4410: 00db1ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4411: 008175fc 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4411: 008175d4 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4412: 002e6fc0 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4413: 0073e6b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4414: 008055b4 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4413: 0073e690 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4414: 0080558c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4415: 0026d4b4 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4416: 00db2276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4417: 00db11fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIM_DSTATE │ │ │ │ 4418: 002e5c18 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4419: 00d71fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4420: 008c926c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4420: 008c9244 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4421: 00db1e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4422: 00daff5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4423: 00ccd750 132 OBJECT GLOBAL DEFAULT 24 helper_info_lmw │ │ │ │ 4424: 003a53d4 440 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ - 4425: 0070c368 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4425: 0070c340 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4426: 00d7b164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4427: 007f54a4 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4427: 007f547c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4428: 002a6fb0 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4429: 007446a8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4430: 00902298 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4429: 00744680 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4430: 00902270 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4431: 00cc3a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2SPP │ │ │ │ 4432: 005ba760 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4433: 00d7415c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4434: 0058ede8 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4435: 002a85c4 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4436: 0059efcc 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4437: 0094b96c 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4437: 0094b944 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ 4438: 005d4ec0 112 FUNC GLOBAL DEFAULT 12 ppc64_cpu_write_elf64_note │ │ │ │ - 4439: 009bb9cc 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4439: 009bb9a4 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4440: 00d7741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4441: 00293048 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4442: 003cb398 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4443: 00829480 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4443: 00829458 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ 4444: 00638ecc 1396 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NN │ │ │ │ 4445: 00db1fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_EPR_DSTATE │ │ │ │ - 4446: 007e1e80 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4447: 009759dc 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4446: 007e1e58 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4447: 009759b4 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4448: 00638968 1380 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NP │ │ │ │ - 4449: 0093f6e4 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4449: 0093f6bc 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4450: 002768f4 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4451: 00d6be00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4452: 00544ca0 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4453: 002b5734 444 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4454: 00db1f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4455: 00745ba0 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4455: 00745b78 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4456: 00c7b460 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4457: 00d7681c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4458: 005cb4e0 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4459: 00d6bb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4460: 0081e07c 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4460: 0081e054 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4461: 00cc3e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPN │ │ │ │ 4462: 00d788a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4463: 0094a498 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4464: 006a7300 216 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ + 4463: 0094a470 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4464: 006a72d8 216 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ 4465: 00cc3904 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPP │ │ │ │ - 4466: 009111b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4466: 00911190 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4467: 00d7369c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4468: 00392488 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4469: 005276c8 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4470: 00756ef4 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4470: 00756ecc 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4471: 00db22b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4472: 0095ccbc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4472: 0095cc94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4473: 00d64840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4474: 00754dc0 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4474: 00754d98 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4475: 005cb4a8 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4476: 00769ea8 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4476: 00769e80 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4477: 00d6bb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4478: 002f0f80 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4479: 008c8634 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4479: 008c860c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4480: 00db1a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4481: 00d7720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4482: 002a27f8 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4483: 006497e8 204 FUNC GLOBAL DEFAULT 12 helper_lswx │ │ │ │ 4484: 00d6dc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4485: 008c66f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4486: 009570b4 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4485: 008c66c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4486: 0095708c 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4487: 00db20ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4488: 00db0fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4489: 00d7a158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4490: 00cb562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4491: 0026d19c 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4492: 0073fbf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4492: 0073fbc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4493: 00d68514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4494: 008f3234 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4494: 008f320c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4495: 00cb87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4496: 00d71a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4497: 003221fc 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4498: 00d659f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4499: 00cd0324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractub │ │ │ │ 4500: 00cb78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4501: 0071c5b0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4501: 0071c588 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4502: 004b326c 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4503: 0091533c 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4503: 00915314 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4504: 00d6a3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4505: 00db0a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4506: 008a3ab4 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4507: 00999f48 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4506: 008a3a8c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4507: 00999f20 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4508: 00cd042c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuh │ │ │ │ 4509: 00db039e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4510: 00d757ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4511: 0027f5c0 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4512: 00d63848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4513: 0058d228 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4514: 00bc7428 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4515: 00db04d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4516: 00db0986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4517: 008f32ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4517: 008f32c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4518: 006482d8 472 FUNC GLOBAL DEFAULT 12 helper_bcds │ │ │ │ 4519: 00d6eeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4520: 009304f4 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4521: 00916d00 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4520: 009304cc 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4521: 00916cd8 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4522: 00ccf010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextubrx │ │ │ │ 4523: 00ccbe90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghb │ │ │ │ 4524: 00d69050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4525: 00d6accc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4526: 00527030 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4527: 0057d388 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4528: 00d63868 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4529: 002917e8 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4530: 00c7dc5c 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4531: 00ccbe0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghh │ │ │ │ 4532: 00cd03a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuw │ │ │ │ 4533: 00db1bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4534: 00d63a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4535: 00745cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4535: 00745ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4536: 00db1d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4537: 00d75e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4538: 004fc688 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4539: 00638404 1380 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PN │ │ │ │ 4540: 00d673d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4541: 0091588c 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4541: 00915864 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4542: 003c978c 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4543: 00d6d918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4544: 0062ebf4 352 FUNC GLOBAL DEFAULT 12 helper_xvnmsubdp │ │ │ │ 4545: 00637ea4 1376 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PP │ │ │ │ 4546: 00db0186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4547: 0077a7c4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4547: 0077a79c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4548: 00dafe1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4549: 00990fec 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4549: 00990fc4 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4550: 00d64fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4551: 008ca0dc 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4551: 008ca0b4 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4552: 00ccd09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstdivdp │ │ │ │ 4553: 00d6ac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4554: 00ccbd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghw │ │ │ │ - 4555: 006ad42c 36 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ - 4556: 008db884 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4555: 006ad404 36 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ + 4556: 008db85c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4557: 00d747bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4558: 007db55c 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4559: 007802c4 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4560: 0094c820 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4561: 007e67d4 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4562: 0081d8c4 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4563: 009baa7c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4564: 008ceda4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4558: 007db534 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4559: 0078029c 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4560: 0094c7f8 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4561: 007e67ac 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4562: 0081d89c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4563: 009baa54 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4564: 008ced7c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4565: 00633378 392 FUNC GLOBAL DEFAULT 12 helper_XSCVQPDP │ │ │ │ 4566: 00254340 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4567: 0096db50 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4567: 0096db28 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4568: 00d71740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4569: 0069f280 16 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ - 4570: 007995a0 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4571: 008e80d8 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4572: 006e6ffc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4569: 0069f258 16 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ + 4570: 00799578 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4571: 008e80b0 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4572: 006e6fd4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4573: 00440404 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4574: 00dafef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4575: 00338c80 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4576: 00d7baac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4577: 008254ec 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ - 4578: 0069c0a0 900 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ + 4577: 008254c4 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4578: 0069c078 900 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ 4579: 00daff00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4580: 00aead34 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4581: 0092ab3c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4582: 0094c08c 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4580: 00aead14 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4581: 0092ab14 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4582: 0094c064 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4583: 00d69eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4584: 00952904 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4584: 009528dc 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4585: 00d67354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4586: 00db085e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4587: 005390c8 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4588: 0097936c 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4588: 00979344 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4589: 0046431c 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4590: 0096dc10 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4591: 009a2b08 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4592: 0079ea94 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4590: 0096dbe8 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4591: 009a2ae0 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4592: 0079ea6c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4593: 002f6490 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4594: 00538490 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4595: 00dafe2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4596: 00db09ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4597: 005809a0 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4598: 00557b50 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4599: 0092531c 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4599: 009252f4 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4600: 00db2046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4601: 0031d910 116 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4602: 00db18fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4603: 004a40a8 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4604: 00d8d848 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4605: 006310ec 320 FUNC GLOBAL DEFAULT 12 helper_XSMAXCQP │ │ │ │ 4606: 00d7758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4607: 00d73aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4608: 0053bf74 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4609: 00d66ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4610: 0095e1cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4610: 0095e1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4611: 00562b38 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4612: 00d64e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4613: 00d702ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_START_EVENT │ │ │ │ 4614: 00db1918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4615: 00db03b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4616: 00db05b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4617: 00d6c030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4618: 00d78c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4619: 007f4818 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4620: 0093e708 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4619: 007f47f0 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4620: 0093e6e0 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4621: 00253f64 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4622: 00d683f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4623: 00db0640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4624: 008c13a0 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4624: 008c1378 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4625: 00d663ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4626: 00db0760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4627: 0083db5c 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4627: 0083db34 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4628: 004ba5b4 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4629: 00db0d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4630: 008e71e4 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4630: 008e71bc 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4631: 0062d8b4 416 FUNC GLOBAL DEFAULT 12 helper_xvtdivdp │ │ │ │ 4632: 00db0b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4633: 009be040 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4633: 009be018 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4634: 00d66c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4635: 00823458 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4635: 00823430 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4636: 002ebbe0 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4637: 00ccd3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsr │ │ │ │ 4638: 00db0f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4639: 00445004 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4640: 009871f8 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4641: 007dd8b0 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4642: 0073cc90 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4640: 009871d0 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4641: 007dd888 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4642: 0073cc68 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4643: 00d6d378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4644: 00d6b870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4645: 00550e34 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4646: 00db184a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4647: 00d75184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4648: 00d6df88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4649: 009a6c64 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4649: 009a6c3c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4650: 00db10a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4651: 00db16ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4652: 009818f8 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4652: 009818d0 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4653: 002f0c40 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4654: 00db100e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4655: 0026c918 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4656: 00db07e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4657: 00d9ef30 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4658: 005c06b0 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4659: 0029a338 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4660: 00db04aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4661: 0081e174 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4662: 008a3c8c 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4663: 008c0a18 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4664: 00702bcc 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4665: 0073bb08 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4661: 0081e14c 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4662: 008a3c64 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4663: 008c09f0 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4664: 00702ba4 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4665: 0073bae0 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4666: 00d726c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4667: 00db1bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4668: 00540a34 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4669: 00db0be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4670: 00db1b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4671: 004f9f5c 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4672: 0077ec04 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4673: 00902184 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4674: 0069c9dc 148 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ - 4675: 00981aec 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4672: 0077ebdc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4673: 0090215c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4674: 0069c9b4 148 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ + 4675: 00981ac4 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4676: 00d6f454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4677: 00d673b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 4678: 00811d34 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4678: 00811d0c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4679: 00d6b440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4680: 00db13f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4681: 00910804 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4681: 009107dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4682: 00d5e194 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4683: 0081d4f0 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4684: 007e543c 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4683: 0081d4c8 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4684: 007e5414 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4685: 00db035e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4686: 00ccb3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpsdz │ │ │ │ 4687: 00db03d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4688: 00ccbd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglb │ │ │ │ 4689: 00338950 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4690: 00ccd960 132 OBJECT GLOBAL DEFAULT 24 helper_info_lsw │ │ │ │ 4691: 002bfabc 344 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4692: 007b1640 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4692: 007b1618 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4693: 0062ee90 316 FUNC GLOBAL DEFAULT 12 helper_xvmsubsp │ │ │ │ 4694: 002a4418 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4695: 00905798 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4695: 00905770 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4696: 00db0d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4697: 00db0124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4698: 007e48d0 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4698: 007e48a8 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4699: 00466328 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4700: 00492c3c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4701: 00db002c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4702: 0057d0c0 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4703: 00ccbc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglh │ │ │ │ 4704: 00d6d6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4705: 00910cb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4705: 00910c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4706: 00d6a324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4707: 00db0e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4708: 00d641e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4709: 007c2f00 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4709: 007c2ed8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4710: 00636e78 232 FUNC GLOBAL DEFAULT 12 helper_XVXSIGSP │ │ │ │ 4711: 00d71780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4712: 00910a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4713: 00720798 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4712: 00910a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4713: 00720770 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4714: 00db13b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4715: 0085699c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4716: 00796a2c 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4715: 00856974 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4716: 00796a04 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4717: 0063d744 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNN │ │ │ │ 4718: 0063d290 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNP │ │ │ │ 4719: 00db1940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4720: 00948008 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4720: 00947fe0 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4721: 00d6f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4722: 00ccbbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglw │ │ │ │ - 4723: 0070cc30 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4723: 0070cc08 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4724: 00db0af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4725: 00d73f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4726: 00dafde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4727: 00db0bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4728: 00d64880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4729: 00cd0cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdus │ │ │ │ 4730: 00640a50 264 FUNC GLOBAL DEFAULT 12 helper_VMSUMMBM │ │ │ │ @@ -4737,893 +4737,893 @@ │ │ │ │ 4733: 00db0766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4734: 00618c70 200 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_family_class │ │ │ │ 4735: 005a0930 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4736: 0043b258 480 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4737: 00d71bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4738: 00db0c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4739: 005a0634 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4740: 0074ffe0 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4740: 0074ffb8 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4741: 00d76b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4742: 009aedc4 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4743: 00794ce4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4744: 0093c334 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4742: 009aed9c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4743: 00794cbc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4744: 0093c30c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4745: 00d71880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4746: 00db040a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4747: 00d696fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4748: 00d6636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4749: 004a3be8 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4750: 00db0e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4751: 0043b0fc 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4752: 00cb838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4753: 0094c574 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4754: 009b851c 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4755: 006ba5d0 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4753: 0094c54c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4754: 009b84f4 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4755: 006ba5a8 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4756: 00d651e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4757: 00db1d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4758: 00d6aae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4759: 008a21b4 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4760: 0075958c 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4761: 008c8b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4759: 008a218c 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4760: 00759564 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4761: 008c8b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4762: 0055afa0 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4763: 009b7108 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4763: 009b70e0 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4764: 00c7e1cc 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4765: 00db21c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4766: 00db0c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4767: 00db0392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4768: 0084bf24 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4768: 0084befc 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4769: 005cc740 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4770: 00db1e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4771: 00db1818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4772: 0028cbb8 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4773: 00bc625c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4774: 008da190 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4774: 008da168 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4775: 00d75e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4776: 00db22d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4777: 00d69180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4778: 00cb12a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4779: 00d71280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4780: 00db1d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4781: 00db1afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4782: 007e70f4 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4783: 0094220c 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4784: 0073e4f0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4785: 008cd348 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4782: 007e70cc 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4783: 009421e4 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4784: 0073e4c8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4785: 008cd320 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4786: 00db28aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4787: 003c7018 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4788: 003c7ef4 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4789: 00d799c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4790: 006efa64 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4790: 006efa3c 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4791: 00dafd0c 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4792: 007a5a40 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4793: 00b9d8b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4792: 007a5a18 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4793: 00b9d898 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4794: 00545d68 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4795: 00db1f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4796: 00d6c2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4797: 002c1168 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4798: 008f6b10 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4798: 008f6ae8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4799: 00db1fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_DSTATE │ │ │ │ 4800: 00db1f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4801: 007a0f9c 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4801: 007a0f74 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4802: 00d72cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4803: 00744e34 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4804: 0098d1a4 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4803: 00744e0c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4804: 0098d17c 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4805: 00db01a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4806: 00d78860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4807: 009655f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4808: 0094a270 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4807: 009655d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4808: 0094a248 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4809: 0063cddc 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPN │ │ │ │ 4810: 00cb7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4811: 007ac394 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4811: 007ac36c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4812: 00d6c1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4813: 0063c928 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPP │ │ │ │ 4814: 00d747cc 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4815: 00d75c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4816: 00b869e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4816: 00b869c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4817: 00d71050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4818: 00d7691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4819: 00d6ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4820: 00db1aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4821: 00941f68 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4821: 00941f40 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4822: 00377360 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4823: 0029fab4 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4824: 00db10ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4825: 009b15dc 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4825: 009b15b4 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4826: 00db18e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4827: 00d75304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4828: 00c7e47c 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4829: 00db0a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4830: 00d78910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4831: 00db0202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4832: 00d64ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4833: 00db098a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4834: 00db1d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4835: 00c7e21c 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4836: 008decd0 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4836: 008deca8 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4837: 00cc844c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_clrbit │ │ │ │ - 4838: 00755930 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4838: 00755908 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4839: 00daffa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4840: 00d710a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4841: 00db087c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4842: 00913060 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4842: 00913038 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4843: 00d720b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4844: 00d6a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4845: 002f2fe8 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ - 4846: 00aeb514 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4847: 006ea8a0 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4848: 0091cb60 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4849: 0070df80 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4850: 008c7c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4846: 00aeb4f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4847: 006ea878 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4848: 0091cb38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4849: 0070df58 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4850: 008c7bfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4851: 00db0086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4852: 006e6b28 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4852: 006e6b00 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4853: 005e0ecc 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_decr │ │ │ │ 4854: 00db0178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4855: 00254460 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4856: 00d683b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4857: 007c1094 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4857: 007c106c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4858: 00403718 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 4859: 0093d7d4 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4859: 0093d7ac 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4860: 00d72cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4861: 00d6d088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4862: 00db15f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4863: 00dafdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4864: 00701558 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4864: 00701530 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4865: 00db035a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4866: 006e7ad4 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4866: 006e7aac 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4867: 00536f58 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4868: 00db1074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4869: 00ccda68 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbi │ │ │ │ - 4870: 0081e4b8 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4870: 0081e490 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4871: 00d672a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4872: 00dafd85 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4873: 006e7c14 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4874: 008ff994 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4873: 006e7bec 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4874: 008ff96c 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4875: 00d6628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4876: 00957444 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4876: 0095741c 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4877: 004c519c 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4878: 00db0784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4879: 00d78fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_NMI_EXCEPTION_EVENT │ │ │ │ 4880: 00db10ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4881: 002ec4d8 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4882: 00d69d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4883: 00d674e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4884: 00d6646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4885: 008c7fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4886: 0082520c 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4885: 008c7f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4886: 008251e4 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4887: 00db0e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4888: 00cb4ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ - 4889: 0069ca70 4 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ + 4889: 0069ca48 4 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ 4890: 00db03b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4891: 008c6dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4892: 00b9d920 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4893: 00903f24 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4891: 008c6d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4892: 00b9d900 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4893: 00903efc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4894: 00db0ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4895: 00d676d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 4896: 0071f4b4 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 4897: 00786dbc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 4898: 00993d54 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4899: 008ceb34 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4896: 0071f48c 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 4897: 00786d94 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 4898: 00993d2c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4899: 008ceb0c 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4900: 00db06ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4901: 00db2074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4902: 00db2022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4903: 00db225e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4904: 00cc70b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINSP │ │ │ │ 4905: 00c78d94 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4906: 00cc67f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULDP │ │ │ │ 4907: 00daff92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 4908: 00cc6f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXDP │ │ │ │ - 4909: 008c6524 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4909: 008c64fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4910: 002a23bc 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4911: 0096570c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4911: 009656e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4912: 0029d7dc 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4913: 00276b1c 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4914: 003378e8 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4915: 008c2818 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4916: 009ca324 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4915: 008c27f0 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4916: 009ca2fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4917: 004b84f8 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4918: 00825464 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4918: 0082543c 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4919: 005e5370 136 FUNC GLOBAL DEFAULT 12 ppc4xx_cpr_init │ │ │ │ 4920: 002bd5f4 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4921: 00db2324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4922: 002ab218 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 4923: 00717510 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 4923: 007174e8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 4924: 00d6617c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 4925: 00d6fdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 4926: 0093f828 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4926: 0093f800 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4927: 002a20c4 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 4928: 00db193a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 4929: 008c9ba8 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4929: 008c9b80 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4930: 00d6db38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4931: 00d737bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4932: 00540824 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4933: 00d7335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4934: 00d6beb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4935: 00db029a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 4936: 00db18de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 4937: 00db0e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4938: 00db1ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4939: 00db1bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4940: 00d715e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4941: 00d667d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 4942: 00915b90 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4942: 00915b68 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4943: 00db165c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4944: 00db0af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4945: 00916330 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4945: 00916308 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4946: 00d68c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4947: 00baa12c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 4948: 00992194 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4947: 00baa10c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 4948: 0099216c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4949: 0028b7c8 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 4950: 00d7751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 4951: 008ce900 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 4951: 008ce8d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 4952: 00dafe38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 4953: 00322058 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 4954: 008d3038 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 4954: 008d3010 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 4955: 00d75a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ 4956: 00cc6ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINJDP │ │ │ │ - 4957: 009a645c 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 4958: 00941c24 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 4959: 0077acec 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 4957: 009a6434 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 4958: 00941bfc 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 4959: 0077acc4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 4960: 00d64d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 4961: 009a6d2c 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 4961: 009a6d04 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 4962: 00d72230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 4963: 00381e24 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 4964: 009a6de4 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 4964: 009a6dbc 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 4965: 00d672b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 4966: 00511818 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 4967: 0092578c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 4968: 006f7d30 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 4967: 00925764 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 4968: 006f7d08 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 4969: 00db19aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 4970: 00910e7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 4970: 00910e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 4971: 00d6d1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 4972: 00db2920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 4973: 00273c84 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 4974: 00d6f364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 4975: 00d7053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_WRITE_EVENT │ │ │ │ 4976: 002a7868 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 4977: 009824cc 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 4977: 009824a4 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 4978: 00d6e568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 4979: 0081128c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 4979: 00811264 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 4980: 00cc2b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_comp │ │ │ │ 4981: 00db2818 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ 4982: 00d78f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_PRINT_EVENT │ │ │ │ - 4983: 0092e45c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4983: 0092e434 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4984: 00d732dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4985: 0029cab8 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4986: 008dd5f8 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4987: 0099654c 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4988: 008bd02c 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4986: 008dd5d0 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4987: 00996524 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4988: 008bd004 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4989: 00d709a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4990: 007f1228 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4990: 007f1200 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4991: 00d8d1bc 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4992: 00d6f968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4993: 00db080c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4994: 00d656f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4995: 00d68314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 4996: 00d75124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 4997: 007081c4 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 4997: 0070819c 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 4998: 00db096c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 4999: 00967c78 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 4999: 00967c50 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5000: 00db05d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5001: 00c7b400 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5002: 0099b884 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5002: 0099b85c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5003: 00db14aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5004: 00d71140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5005: 00d72a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5006: 0077d4f8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5006: 0077d4d0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5007: 00d7579c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5008: 0063f5cc 312 FUNC GLOBAL DEFAULT 12 helper_vctuxs │ │ │ │ - 5009: 00968104 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5009: 009680dc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5010: 00d69fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5011: 00d778fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5012: 0043ae50 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5013: 00cb0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5014: 00d690d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ 5015: 00cc5668 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUB │ │ │ │ - 5016: 008fa57c 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5016: 008fa554 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5017: 00db22a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5018: 00dafeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ - 5019: 006a3138 1828 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ + 5019: 006a3110 1828 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ 5020: 00d78980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5021: 00440830 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5022: 00db0b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_DSTATE │ │ │ │ 5023: 00544dc4 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5024: 00db02e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5025: 00d6d288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ 5026: 00cc55e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUH │ │ │ │ - 5027: 00823608 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5028: 0098ddd0 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5027: 008235e0 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5028: 0098dda8 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5029: 00d72020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5030: 00db1130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5031: 00329d24 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5032: 00d779ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5033: 00db1090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5034: 0073cd2c 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5034: 0073cd04 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5035: 00d716b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5036: 00d722e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5037: 00db0942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5038: 00db205c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5039: 00730d6c 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5040: 00910dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ - 5041: 0069fbac 20 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ + 5039: 00730d44 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5040: 00910d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5041: 0069fb84 20 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ 5042: 00d742bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5043: 00db0eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5044: 00d6ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5045: 00794930 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5045: 00794908 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5046: 002b6158 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5047: 002e6c24 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5048: 00287b58 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5049: 00dafec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5050: 0040780c 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5051: 00d7b344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5052: 0077d410 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5053: 00924fb0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5052: 0077d3e8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5053: 00924f88 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ 5054: 00cc5560 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUW │ │ │ │ - 5055: 00912928 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5056: 008c8018 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5055: 00912900 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5056: 008c7ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5057: 002ed7cc 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5058: 008a89f4 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5058: 008a89cc 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5059: 00db001e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5060: 00db19c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5061: 00d647c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5062: 00db17b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5063: 00821d48 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5063: 00821d20 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5064: 00cc7c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADD │ │ │ │ 5065: 00d7953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5066: 00d6b850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5067: 00d6ad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5068: 00db066c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5069: 009ba108 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5070: 0074d684 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5069: 009ba0e0 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5070: 0074d65c 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5071: 00db1c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5072: 008cde1c 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5072: 008cddf4 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5073: 00db0d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5074: 00db115c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5075: 00d661bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5076: 00d6d4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5077: 00db0a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5078: 00cc634c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADDS │ │ │ │ 5079: 00db217a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5080: 009ac448 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5080: 009ac420 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5081: 00d6bb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5082: 00db0738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5083: 0028dad0 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5084: 00db1c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5085: 00d6d238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5086: 0090b560 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5086: 0090b538 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5087: 00d6bb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5088: 003db030 836 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5089: 0031d984 96 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ - 5090: 00706774 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5090: 0070674c 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5091: 00db2246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5092: 0094d248 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5092: 0094d220 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5093: 00d7035c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_LOAD_EVENT │ │ │ │ 5094: 00c7b3f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5095: 00cc8134 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_check_status │ │ │ │ 5096: 00cb6ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5097: 007e456c 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5098: 00810838 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5099: 0077eee8 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5100: 0070a5a4 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5097: 007e4544 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5098: 00810810 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5099: 0077eec0 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5100: 0070a57c 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5101: 002887e8 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5102: 00d6bac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5103: 00d773dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5104: 00633cb8 328 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxws │ │ │ │ 5105: 00d67ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5106: 00db1000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5107: 003cc9ec 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5108: 005d7bc0 4228 FUNC GLOBAL DEFAULT 12 ppc_xlate │ │ │ │ - 5109: 008d8b24 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5109: 008d8afc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5110: 00db2264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5111: 00d6f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5112: 00db03d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5113: 00640750 76 FUNC GLOBAL DEFAULT 12 helper_VMLADDUHM │ │ │ │ 5114: 00db13f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5115: 00db22ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5116: 008c6f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5116: 008c6f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5117: 00d722a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5118: 00cc87e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtdp │ │ │ │ 5119: 00db0646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5120: 00d76f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5121: 0097e7cc 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5122: 006e590c 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5123: 00901e48 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5121: 0097e7a4 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5122: 006e58e4 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5123: 00901e20 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5124: 002f2244 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5125: 0028fd78 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5126: 00db0c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5127: 00645ac0 204 FUNC GLOBAL DEFAULT 12 helper_XXEXTRACTUW │ │ │ │ 5128: 00db1038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5129: 008c8800 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5129: 008c87d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5130: 00d6e618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5131: 009b7c4c 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5131: 009b7c24 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5132: 0028821c 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5133: 00db0b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_DSTATE │ │ │ │ 5134: 00db0d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5135: 0091b6c4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5136: 00788aac 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5137: 0099e324 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5138: 008c4f94 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5139: 0098cd78 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5140: 008ca838 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5141: 008535a4 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5135: 0091b69c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5136: 00788a84 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5137: 0099e2fc 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5138: 008c4f6c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5139: 0098cd50 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5140: 008ca810 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5141: 0085357c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5142: 00db17f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5143: 00cc35ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUHVLX │ │ │ │ 5144: 0061ead0 232 FUNC GLOBAL DEFAULT 12 _spr_register │ │ │ │ 5145: 0051007c 596 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5146: 00528a94 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5147: 00db0424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5148: 00746978 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5149: 00782378 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5148: 00746950 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5149: 00782350 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5150: 00db2122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5151: 00d7739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5152: 00d68404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5153: 00c7b358 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5154: 00574318 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5155: 00d68c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5156: 008cabc8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5156: 008caba0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5157: 00db12fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5158: 00d6eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5159: 003fd5cc 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5160: 009b67dc 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5161: 00993c54 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5160: 009b67b4 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5161: 00993c2c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5162: 003346e8 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5163: 00c7e9b4 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5164: 00db1b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5165: 00d75b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5166: 00db03be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5167: 007f4268 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5167: 007f4240 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5168: 00d6a064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5169: 00db06e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5170: 0092e8b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5170: 0092e888 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5171: 00d75aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5172: 00d7a3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5173: 00d76b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5174: 00d72430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5175: 00cc6874 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVDP │ │ │ │ 5176: 002da9a8 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5177: 008106f4 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5177: 008106cc 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5178: 00d6e408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ - 5179: 006a8620 224 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ + 5179: 006a85f8 224 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ 5180: 00d784a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5181: 00d767cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ - 5182: 0069e968 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ - 5183: 0069e9a8 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ + 5182: 0069e940 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ + 5183: 0069e980 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ 5184: 0026d0f4 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5185: 00d68830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5186: 003c827c 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5187: 006ab434 368 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ - 5188: 008f5410 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5187: 006ab40c 368 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ + 5188: 008f53e8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5189: 00583c88 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5190: 00d68910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5191: 007822d0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5192: 009258cc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5191: 007822a8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5192: 009258a4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5193: 00db007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5194: 00294488 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5195: 0094b678 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5195: 0094b650 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5196: 005ca128 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5197: 004f0bec 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5198: 00d6d548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5199: 0077b4d0 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5199: 0077b4a8 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5200: 00d7711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5201: 002553f0 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5202: 00936dec 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5203: 00704018 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5202: 00936dc4 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5203: 00703ff0 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5204: 00d73b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5205: 00dafd45 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5206: 00621a3c 268 FUNC GLOBAL DEFAULT 12 helper_DDIVQ │ │ │ │ - 5207: 0090c418 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5207: 0090c3f0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5208: 00294ffc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5209: 007e9c58 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5209: 007e9c30 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5210: 0029a19c 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5211: 002a8dcc 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 5212: 00805f48 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5212: 00805f20 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5213: 00d75f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5214: 00255d68 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5215: 0062f108 316 FUNC GLOBAL DEFAULT 12 helper_xvnmsubsp │ │ │ │ 5216: 00db0c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5217: 006468b0 84 FUNC GLOBAL DEFAULT 12 helper_vctzb │ │ │ │ 5218: 00db1356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5219: 00d757ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5220: 00941364 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5220: 0094133c 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5221: 00db11ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_DSTATE │ │ │ │ 5222: 00db1afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5223: 006469a8 144 FUNC GLOBAL DEFAULT 12 helper_vctzd │ │ │ │ 5224: 00db0126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5225: 00db046c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5226: 00d67f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5227: 0060c35c 92 FUNC GLOBAL DEFAULT 12 ppc_store_vscr │ │ │ │ 5228: 00646904 88 FUNC GLOBAL DEFAULT 12 helper_vctzh │ │ │ │ 5229: 003cad80 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5230: 00717458 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5230: 00717430 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5231: 00d72490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ - 5232: 006a8540 224 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ + 5232: 006a8518 224 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ 5233: 00c7b3dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5234: 00db1b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 5235: 00979120 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5235: 009790f8 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5236: 00d7af20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5237: 00db1f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5238: 00db07dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5239: 00db0c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5240: 007d8c34 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5240: 007d8c0c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5241: 00d75acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5242: 008d43dc 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5242: 008d43b4 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5243: 00d6fd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5244: 005ad220 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5245: 00d64a50 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5246: 00d7aa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5247: 009599ac 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5247: 00959984 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5248: 0051bba0 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5249: 003269e0 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5250: 00d6ef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5251: 008d326c 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5251: 008d3244 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5252: 00d6acbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ 5253: 0064695c 76 FUNC GLOBAL DEFAULT 12 helper_vctzw │ │ │ │ - 5254: 00987518 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5254: 009874f0 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5255: 00db09aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5256: 00573360 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 5257: 0073f690 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5258: 00b2d958 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5257: 0073f668 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5258: 00b2d938 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ 5259: 00d7039c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_STOP_EVENT │ │ │ │ - 5260: 0095f308 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5261: 008d8d58 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5260: 0095f2e0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5261: 008d8d30 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5262: 00d6dbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5263: 009a9434 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5263: 009a940c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5264: 0030e008 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5265: 00b2d950 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5266: 00990010 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5265: 00b2d930 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5266: 0098ffe8 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5267: 00d7a5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5268: 00d6fab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5269: 00d7368c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5270: 008ce164 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5271: 00b2d948 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5270: 008ce13c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5271: 00b2d928 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5272: 00db1c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5273: 002f31e4 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5274: 007b9208 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5274: 007b91e0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5275: 00db0ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5276: 00288b08 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5277: 00db1e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5278: 0086d5f4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5278: 0086d5cc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5279: 0059f25c 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5280: 005ca0d0 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5281: 00d6bed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5282: 00d66748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5283: 005e2798 92 FUNC GLOBAL DEFAULT 12 ppc_dcr_init │ │ │ │ 5284: 00daff3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ 5285: 00d7055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_EVENT │ │ │ │ - 5286: 0090aa5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5287: 00967ac4 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5288: 00964698 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5286: 0090aa34 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5287: 00967a9c 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5288: 00964670 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5289: 00db1ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5290: 00d69bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 5291: 0075c6d4 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5292: 007acc84 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5291: 0075c6ac 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5292: 007acc5c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5293: 00d75284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5294: 00d64b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5295: 003310c4 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5296: 00d63b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5297: 00db1da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5298: 0028cc78 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5299: 00915ed8 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5299: 00915eb0 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5300: 00db1f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5301: 0085eadc 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5301: 0085eab4 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5302: 00636f60 104 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCDP │ │ │ │ - 5303: 007379c0 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5303: 00737998 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5304: 00cba34c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5305: 0093e520 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5305: 0093e4f8 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5306: 00cba3bc 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5307: 00cc2908 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_comp │ │ │ │ 5308: 00dafd2e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5309: 00cba44c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5310: 00d71b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5311: 00d6de78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5312: 007d63f4 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5312: 007d63cc 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5313: 00db1346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5314: 0064aef0 12 FUNC GLOBAL DEFAULT 12 helper_rfmci │ │ │ │ 5315: 00db1ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5316: 00d68ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5317: 00db1d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5318: 008c75ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5319: 00746524 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5318: 008c7584 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5319: 007464fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5320: 00d6622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5321: 00d79074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_SET_EVENT │ │ │ │ 5322: 00d779cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 5323: 00717520 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5323: 007174f8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5324: 00db1708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5325: 002f24f8 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5326: 00dafd26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5327: 00d7707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5328: 00533d20 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5329: 007e0d68 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5329: 007e0d40 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5330: 00db0c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ 5331: 0062da54 244 FUNC GLOBAL DEFAULT 12 helper_xvtdivsp │ │ │ │ - 5332: 006a3db0 780 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ - 5333: 0070ebd0 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5332: 006a3d88 780 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ + 5333: 0070eba8 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5334: 00d714f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5335: 00d7b6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5336: 006341ec 288 FUNC GLOBAL DEFAULT 12 helper_XSCVQPSQZ │ │ │ │ 5337: 00d6961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5338: 0073ee70 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 5339: 00864714 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5338: 0073ee48 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5339: 008646ec 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5340: 00d6f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5341: 00d79978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5342: 0077f9f8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5343: 009be574 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5342: 0077f9d0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5343: 009be54c 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5344: 00d69000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5345: 009b8b20 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5345: 009b8af8 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5346: 00db1cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5347: 00298218 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5348: 00d6d0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5349: 00d5e1a0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5350: 009400d8 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5351: 0073cad0 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5352: 006ae278 276 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ - 5353: 008ac200 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5350: 009400b0 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5351: 0073caa8 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5352: 006ae250 276 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ + 5353: 008ac1d8 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5354: 00d74e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5355: 0075b0a8 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5355: 0075b080 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5356: 00d7bafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5357: 003fd4e4 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5358: 008c8a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5358: 008c8a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ 5359: 005e0a48 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_decrease_tb_by_offset │ │ │ │ - 5360: 008681dc 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5360: 008681b4 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5361: 00d79dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5362: 00d6d838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5363: 00918938 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5364: 00823bf0 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5363: 00918910 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5364: 00823bc8 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5365: 00db1d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5366: 00db1c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5367: 00d63288 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5368: 00d8d594 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5369: 00db1b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5370: 00db029c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5371: 0073ce6c 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5371: 0073ce44 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5372: 00d67324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5373: 00d67e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5374: 00d64040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5375: 00d6e808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5376: 008e1c10 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5376: 008e1be8 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5377: 00d6e788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 5378: 00718c4c 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5378: 00718c24 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5379: 00daff5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5380: 00db0078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5381: 00db09f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5382: 00997044 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5383: 006aa558 2480 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ + 5382: 0099701c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5383: 006aa530 2480 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ 5384: 00db12fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5385: 0074bd50 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5386: 0095cbc8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5387: 006a4d9c 488 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ + 5385: 0074bd28 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5386: 0095cba0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5387: 006a4d74 488 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ 5388: 00d7019c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PARITY_READ_EVENT │ │ │ │ 5389: 00d6fa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5390: 0063e9e4 100 FUNC GLOBAL DEFAULT 12 helper_VADDUBS │ │ │ │ - 5391: 009691e8 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5391: 009691c0 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5392: 00db212a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5393: 009ae768 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5393: 009ae740 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5394: 00cb3be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5395: 00d7067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_EVENT │ │ │ │ 5396: 005cf1d4 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5397: 00d71e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5398: 008d9738 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5398: 008d9710 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5399: 00d6f564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5400: 00d7966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5401: 007f3d80 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5402: 009b0e9c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5401: 007f3d58 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5402: 009b0e74 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5403: 00d6e1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5404: 00295608 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5405: 00db0b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5406: 00d6e098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5407: 00db0790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5408: 00db12b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5409: 00d71b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5410: 0055b89c 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5411: 002a08fc 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5412: 00769510 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5412: 007694e8 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5413: 00d7b048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5414: 0057d0e4 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5415: 0094a384 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5416: 00910524 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5415: 0094a35c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5416: 009104fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5417: 00db0a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5418: 00db0ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5419: 009bdd90 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5419: 009bdd68 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5420: 00d66fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5421: 00db127e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5422: 002e5d04 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5423: 0098d620 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5423: 0098d5f8 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5424: 00db094e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5425: 0093da1c 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5425: 0093d9f4 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5426: 00d7052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_FINDDEVICE_EVENT │ │ │ │ 5427: 00c7e1a0 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5428: 00db0b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5429: 007bab34 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5430: 007e752c 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5429: 007bab0c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5430: 007e7504 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5431: 00db0734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5432: 00db1698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5433: 00d646d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5434: 00d79b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5435: 0056dfec 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5436: 00db1e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5437: 005cffe4 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 5438: 008c8e1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5438: 008c8df4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5439: 002982c4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5440: 0056d950 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5441: 00db23e4 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5442: 00db01d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5443: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5444: 007b1658 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5444: 007b1630 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5445: 00db21e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5446: 00d66e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5447: 0090c1bc 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5447: 0090c194 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5448: 00db1ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_SET_DSTATE │ │ │ │ 5449: 00d63c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5450: 00cb5080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5451: 009c87e4 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5451: 009c87bc 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5452: 00db1a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5453: 00817930 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5453: 00817908 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5454: 00db16b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5455: 009cf324 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5455: 009cf2fc 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5456: 00daffbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5457: 008ad4dc 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5458: 00980b58 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5457: 008ad4b4 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5458: 00980b30 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5459: 00d68c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5460: 0081e6a4 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5460: 0081e67c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5461: 005ace38 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5462: 00d7b778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5463: 00cbc5dc 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5464: 00d758fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5465: 00d66f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5466: 009b3c0c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5467: 009c1198 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5466: 009b3be4 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5467: 009c1170 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5468: 00db1320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5469: 00db230e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5470: 008e6bb8 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5470: 008e6b90 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5471: 00d6c48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_EVENT │ │ │ │ 5472: 00d64d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5473: 00d64730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5474: 007cf838 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5474: 007cf810 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5475: 00c664a8 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5476: 002a853c 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5477: 008bc3d4 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5477: 008bc3ac 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5478: 00db04ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5479: 00db0c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5480: 00db1132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5481: 00cb3b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5482: 00db05e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5483: 00db28a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5484: 00370224 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5485: 0095c31c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5485: 0095c2f4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5486: 0027e904 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5487: 00d640d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5488: 009c5da8 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5488: 009c5d80 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5489: 00db159e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 5490: 0073184c 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5490: 00731824 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5491: 00db055a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5492: 00628f8c 160 FUNC GLOBAL DEFAULT 12 helper_FMULS │ │ │ │ 5493: 00d71810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5494: 00d6f314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5495: 00d7686c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5496: 00d736cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5497: 008f4550 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5497: 008f4528 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5498: 005ca4d0 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5499: 00db20c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5500: 00d75c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5501: 0042fc84 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5502: 00930334 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5502: 0093030c 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5503: 005b5340 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5504: 00968ce0 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5504: 00968cb8 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5505: 00cb2adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5506: 00cd4de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEXQ │ │ │ │ 5507: 00d754d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5508: 00db1630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5509: 00d6da88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5510: 00321e68 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5511: 008da6d0 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5511: 008da6a8 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5512: 00d6da38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5513: 00db28c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5514: 0062452c 560 FUNC GLOBAL DEFAULT 12 helper_DCTFIX │ │ │ │ 5515: 003994f0 80 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5516: 00d6d3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5517: 00db0ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5518: 002d25b4 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5519: 00db05a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5520: 009bc354 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5520: 009bc32c 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5521: 00db1dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5522: 00db1ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5523: 00db20d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5524: 00915b20 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5525: 00941ae0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5524: 00915af8 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5525: 00941ab8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5526: 0064bdf0 344 FUNC GLOBAL DEFAULT 12 helper_load_dcr │ │ │ │ 5527: 00523654 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5528: 00d65dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5529: 008f98c4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5529: 008f989c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5530: 003cc6e0 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5531: 00964080 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5531: 00964058 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5532: 00d6d6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5533: 00db1a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5534: 00d6bba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5535: 00db13ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5536: 0093d560 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5536: 0093d538 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5537: 00d71380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5538: 00db17ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5539: 00cb4ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5540: 0098eb50 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5540: 0098eb28 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5541: 00db14ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5542: 00b9d8dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5542: 00b9d8bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5543: 00db0e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5544: 00d682e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 5545: 007ef268 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5545: 007ef240 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5546: 00d75f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5547: 0079f7fc 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5547: 0079f7d4 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5548: 00db1d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5549: 0028074c 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5550: 008f7fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5550: 008f7f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5551: 00441a94 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5552: 00d6a2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5553: 00db1af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5554: 00db0030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5555: 006443a0 372 FUNC GLOBAL DEFAULT 12 helper_VRLDMI │ │ │ │ 5556: 00d73a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 5557: 009505f4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5557: 009505cc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5558: 00d785d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5559: 00db15a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5560: 00db1d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5561: 00d66d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5562: 003aa360 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5563: 009301f8 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5564: 0075751c 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5563: 009301d0 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5564: 007574f4 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5565: 00d7010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_WRITE_EVENT │ │ │ │ 5566: 00ccb338 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpswz │ │ │ │ 5567: 005cdefc 8 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5568: 00db096a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5569: 004c3e50 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5570: 00d7a3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5571: 00298374 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5572: 004fcf1c 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5573: 0095443c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5574: 00797adc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5573: 00954414 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5574: 00797ab4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5575: 00d77f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 5576: 00634de0 212 FUNC GLOBAL DEFAULT 12 helper_xscvuxddp │ │ │ │ - 5577: 00759e64 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5577: 00759e3c 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 5578: 00cd4ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQQ │ │ │ │ - 5579: 00917b2c 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5579: 00917b04 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5580: 00db0a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5581: 00946a40 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5582: 0094a66c 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5583: 009c869c 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5581: 00946a18 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5582: 0094a644 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5583: 009c8674 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5584: 00d6a634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5585: 005629f8 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5586: 00d680f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5587: 009c784c 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 5588: 008136bc 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5587: 009c7824 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 5588: 00813694 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5589: 005cbfb0 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ 5590: 00cc65e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULSP │ │ │ │ - 5591: 00921f88 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5591: 00921f60 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5592: 0029a4a0 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5593: 007c1010 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5593: 007c0fe8 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5594: 00db18f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5595: 00db1ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_DSTATE │ │ │ │ 5596: 00db093c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5597: 00db1496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5598: 00db0230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5599: 00523544 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 5600: 006ad2f0 100 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ + 5600: 006ad2c8 100 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ 5601: 006445bc 332 FUNC GLOBAL DEFAULT 12 helper_VRLDNM │ │ │ │ 5602: 00db1242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PRE_SAVE_DSTATE │ │ │ │ - 5603: 00983e50 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5604: 008e3aa0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5603: 00983e28 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5604: 008e3a78 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5605: 005ceac0 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5606: 00cce5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtvscr │ │ │ │ 5607: 00cb3ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5608: 00990cf0 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5608: 00990cc8 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5609: 00db1864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5610: 007e1f70 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5611: 0093f144 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5610: 007e1f48 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5611: 0093f11c 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5612: 005b034c 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 5613: 0069e540 176 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ + 5613: 0069e518 176 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ 5614: 00d6f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5615: 00db1934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5616: 0090d4f4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5617: 006e6ef8 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5618: 00795870 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5616: 0090d4cc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5617: 006e6ed0 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5618: 00795848 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5619: 00db1a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5620: 00d74eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5621: 00d67e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5622: 00db2142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5623: 00daff78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 5624: 00629c5c 152 FUNC GLOBAL DEFAULT 12 helper_evfscfsf │ │ │ │ 5625: 00db02b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ @@ -5632,454 +5632,454 @@ │ │ │ │ 5628: 00438f2c 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5629: 00db19e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5630: 0051f5d8 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5631: 00629b24 80 FUNC GLOBAL DEFAULT 12 helper_evfscfsi │ │ │ │ 5632: 00d786d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5633: 0057a330 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5634: 00d68554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5635: 00773ec0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5635: 00773e98 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5636: 00db213c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5637: 00cbf9b8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5638: 00db2128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5639: 0072c98c 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5640: 007231c8 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5639: 0072c964 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5640: 007231a0 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5641: 0058753c 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5642: 00795b08 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5642: 00795ae0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5643: 00d6b2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5644: 00db2082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5645: 00db13e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5646: 00754ab8 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5646: 00754a90 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5647: 00cd3108 132 OBJECT GLOBAL DEFAULT 24 helper_info_POPCNTB │ │ │ │ - 5648: 00795cbc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5648: 00795c94 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5649: 0028ccb4 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5650: 00d6ad9c 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5651: 0044146c 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5652: 005b0438 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5653: 00821d4c 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5653: 00821d24 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5654: 00db1542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ - 5655: 00717864 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ - 5656: 00961cdc 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5655: 0071783c 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5656: 00961cb4 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5657: 002a7940 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5658: 0063eaa8 112 FUNC GLOBAL DEFAULT 12 helper_VADDUHS │ │ │ │ 5659: 003393fc 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5660: 002ae9e0 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 5661: 008684d0 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5661: 008684a8 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5662: 0058fc30 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5663: 00db108a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5664: 00db0ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5665: 0094764c 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5665: 00947624 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5666: 00cb5a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5667: 00951818 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5667: 009517f0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5668: 00d6dfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5669: 00cb4f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5670: 008f9f74 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5671: 007dad0c 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5670: 008f9f4c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5671: 007dace4 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5672: 00cc6b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBDP │ │ │ │ 5673: 00db17c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5674: 00db1052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5675: 00d78a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5676: 00d79d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5677: 00821bd0 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5678: 0098788c 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5677: 00821ba8 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5678: 00987864 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5679: 00db1774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5680: 002aafb0 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5681: 00d7062c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_EVENT │ │ │ │ 5682: 00d9ef88 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5683: 00d743dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5684: 00d75f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5685: 00d64d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5686: 00755adc 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5686: 00755ab4 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5687: 00dafd81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5688: 0099836c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5688: 00998344 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5689: 002eb65c 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ - 5690: 007d548c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5690: 007d5464 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5691: 0029f508 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5692: 009304d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5692: 009304b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5693: 00d7a1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5694: 00db0a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5695: 0061e20c 16 FUNC GLOBAL DEFAULT 12 ppc_gdb_arch_name │ │ │ │ 5696: 00db0ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5697: 00db1e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5698: 00dafd43 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5699: 0052b02c 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5700: 006d4940 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5700: 006d4918 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5701: 00293a60 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5702: 0032434c 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5703: 00d78730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5704: 00dafff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5705: 00d78740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5706: 00d67564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5707: 00db1404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5708: 009bef08 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5709: 0098f55c 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5710: 00997e00 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5708: 009beee0 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5709: 0098f534 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5710: 00997dd8 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5711: 00dafdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5712: 00d68064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5713: 008e55fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5713: 008e55d4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5714: 00db1c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5715: 00d743cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5716: 00629bc4 152 FUNC GLOBAL DEFAULT 12 helper_evfscfuf │ │ │ │ - 5717: 0080f974 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5717: 0080f94c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5718: 00629b74 80 FUNC GLOBAL DEFAULT 12 helper_evfscfui │ │ │ │ 5719: 00cc1570 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADD │ │ │ │ - 5720: 00965768 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5720: 00965740 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5721: 00db0cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5722: 00d7764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5723: 00d6bfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5724: 00311c58 476 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5725: 00db1966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5726: 00291610 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ 5727: 00ccff88 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubdp │ │ │ │ - 5728: 0098142c 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5728: 00981404 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5729: 00cce098 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsf │ │ │ │ 5730: 00dafc80 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5731: 00cc2dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5732: 00cce1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsi │ │ │ │ 5733: 00db0f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5734: 00c7b69c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5735: 0086d484 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5736: 006e7024 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5737: 00872328 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5735: 0086d45c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5736: 006e6ffc 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5737: 00872300 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5738: 005cc668 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5739: 0064251c 232 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_comp │ │ │ │ 5740: 00db0f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5741: 005c410c 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5742: 00daff60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5743: 00511cd0 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5744: 00db0eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5745: 002a8830 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5746: 0090c1d8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 5747: 00744950 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5746: 0090c1b0 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5747: 00744928 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5748: 004ba2d0 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5749: 00db1a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5750: 003fe9fc 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5751: 00d6f3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5752: 008bbd68 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5752: 008bbd40 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5753: 00c7d504 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5754: 00db287e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5755: 00db1584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5756: 003741c8 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5757: 003c93d4 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5758: 00d6b4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5759: 00dafe74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5760: 00291ae0 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5761: 00da7638 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5762: 0057c28c 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5763: 00d66c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5764: 0097e9ec 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5764: 0097e9c4 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5765: 00d6f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5766: 006ea04c 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5766: 006ea024 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5767: 00270cfc 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5768: 00db1c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5769: 005c32a4 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ - 5770: 00b9189c 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ + 5770: 00b9187c 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ 5771: 00db22e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5772: 00db2140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5773: 00db0152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5774: 0029a770 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5775: 009055bc 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5775: 00905594 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5776: 002d8ea4 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5777: 00db1fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5778: 00807d70 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5778: 00807d48 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5779: 00db20b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5780: 00645078 292 FUNC GLOBAL DEFAULT 12 helper_VINSDLX │ │ │ │ 5781: 002ee66c 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5782: 00d78c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5783: 004b6fd0 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5784: 0073b1e8 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5785: 0081d6c0 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5786: 008acd2c 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5784: 0073b1c0 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5785: 0081d698 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5786: 008acd04 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5787: 002f6694 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5788: 008c72cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5789: 00813948 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5790: 008054b4 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5788: 008c72a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5789: 00813920 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5790: 0080548c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5791: 00db11e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_READ_DSTATE │ │ │ │ 5792: 00d707bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_STUFF_EVENT │ │ │ │ 5793: 00db139a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5794: 00d7c5b0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5795: 00d6a6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5796: 009806fc 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5796: 009806d4 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5797: 00d769bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5798: 00db2126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5799: 00cc8764 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtsp │ │ │ │ 5800: 0039a474 2512 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5801: 00d727c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5802: 00d71cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5803: 00db1baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5804: 00cd6180 132 OBJECT GLOBAL DEFAULT 24 helper_info_fixup_thrm │ │ │ │ 5805: 00546134 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5806: 00db1460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5807: 00b86898 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5807: 00b86878 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5808: 00db003a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5809: 003c6c34 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5810: 00d75a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5811: 00db0406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5812: 0079789c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 5813: 0075b2dc 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5812: 00797874 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5813: 0075b2b4 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5814: 00db033c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5815: 00d7445c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 5816: 0073bb80 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 5816: 0073bb58 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5817: 00db1d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5818: 00cce11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctuf │ │ │ │ 5819: 00d684b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5820: 00d6c51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ONE_SEC_TIMER_EVENT │ │ │ │ 5821: 00253f90 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5822: 00d7a068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5823: 00823b8c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5823: 00823b64 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5824: 00cce224 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctui │ │ │ │ 5825: 00dafd5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5826: 0051e808 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5827: 00d7804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5828: 00cb8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5829: 0057c56c 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5830: 008f96a4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5830: 008f967c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5831: 00d75bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5832: 00520038 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5833: 009a89d8 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5833: 009a89b0 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5834: 00db1886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5835: 00d6bf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5836: 00cca75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxddp │ │ │ │ 5837: 002879f0 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5838: 00db1b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5839: 00d687b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5840: 0094f050 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 5841: 00796da8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 5840: 0094f028 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5841: 00796d80 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5842: 00db20ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5843: 00db0c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5844: 00d69300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5845: 00d75174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5846: 00d75d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5847: 005c076c 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5848: 00d71a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5849: 00967778 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5849: 00967750 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5850: 00d8dc88 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5851: 00db2014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_SET_DSTATE │ │ │ │ 5852: 00d7ad54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5853: 0074bb34 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5853: 0074bb0c 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5854: 00572edc 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5855: 00908990 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5855: 00908968 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5856: 00492c20 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5857: 00db134e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5858: 00935964 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5858: 0093593c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5859: 00db1dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5860: 0044814c 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5861: 00db0352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5862: 008c6fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5862: 008c6fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5863: 005a5cfc 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ 5864: 00cc6664 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVSP │ │ │ │ - 5865: 009ace74 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 5866: 00776408 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 5865: 009ace4c 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5866: 007763e0 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5867: 00db239a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 5868: 00db2302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 5869: 007445a4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 5869: 0074457c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5870: 00589898 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5871: 008fb498 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5871: 008fb470 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5872: 00d6b600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 5873: 0076c750 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 5873: 0076c728 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5874: 00c77400 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5875: 009b5b58 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5875: 009b5b30 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5876: 00db04c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5877: 00d79c40 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5878: 0029a0b8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5879: 00d75d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5880: 00cb69c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5881: 00d6d748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5882: 009adc5c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5882: 009adc34 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5883: 00d72864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5884: 0075a2b0 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5884: 0075a288 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 5885: 00db1fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_DSI_DSTATE │ │ │ │ - 5886: 008caa80 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5886: 008caa58 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5887: 00d686a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5888: 00c77fbc 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5889: 00db0a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5890: 0074a3dc 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5890: 0074a3b4 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5891: 00cc74d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTDP │ │ │ │ 5892: 00d6aad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5893: 00db02f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5894: 0074ff60 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5895: 0079db58 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5894: 0074ff38 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5895: 0079db30 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5896: 00db1b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5897: 00daffe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5898: 0094ca60 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5898: 0094ca38 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5899: 00db0c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5900: 0028c7a4 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5901: 009b0b48 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5902: 008c1d40 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5901: 009b0b20 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5902: 008c1d18 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5903: 002894a8 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5904: 0064363c 332 FUNC GLOBAL DEFAULT 12 helper_vpkswss │ │ │ │ 5905: 00256e48 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5906: 00db226a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5907: 00db1d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 5908: 0079591c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 5908: 007958f4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5909: 00d76098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5910: 00d66e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5911: 00537020 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5912: 00d75504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5913: 00db1a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5914: 00d79154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_SET_EVENT │ │ │ │ 5915: 00db1a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5916: 009d33ac 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5916: 009d3384 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5917: 00d64470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5918: 00d8d490 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5919: 0051e458 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5920: 00daff9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5921: 00d6e698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5922: 0084e524 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5922: 0084e4fc 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5923: 00daff20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 5924: 008f1a2c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 5924: 008f1a04 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 5925: 00d7b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 5926: 00795b68 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 5926: 00795b40 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 5927: 00db0fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 5928: 0083e984 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 5928: 0083e95c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 5929: 00388c08 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 5930: 00795cfc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 5930: 00795cd4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 5931: 00db0898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 5932: 0077c0a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 5932: 0077c078 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 5933: 00d64680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 5934: 00db17f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 5935: 00d683a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ - 5936: 007438c8 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 5936: 007438a0 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 5937: 00d72250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 5938: 00920d1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 5939: 008c7d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 5938: 00920cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 5939: 008c7d10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 5940: 00d79d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 5941: 00db1af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 5942: 008bde08 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 5943: 00918cac 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 5944: 008f3120 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 5942: 008bdde0 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 5943: 00918c84 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 5944: 008f30f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 5945: 00db0916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 5946: 00db1fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 5947: 00963c54 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 5947: 00963c2c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 5948: 00db28c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 5949: 00293768 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 5950: 00293240 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 5951: 00db2934 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 5952: 00d72674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 5953: 00d78d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 5954: 00d6fa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 5955: 00633500 244 FUNC GLOBAL DEFAULT 12 helper_xscvdpspn │ │ │ │ 5956: 00db0d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 5957: 00963250 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 5958: 009028dc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 5959: 0085c7c8 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 5957: 00963228 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 5958: 009028b4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 5959: 0085c7a0 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 5960: 00d6ee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 5961: 00db2266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 5962: 00d6e4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 5963: 00d7b1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 5964: 008dc488 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 5964: 008dc460 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 5965: 00dafd3c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 5966: 00db2098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 5967: 00cb7288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 5968: 00921908 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 5968: 009218e0 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 5969: 005b03fc 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 5970: 00db0524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 5971: 008c9d54 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 5971: 008c9d2c 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 5972: 00d72380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 5973: 00dafda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 5974: 00db101e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 5975: 00329cc4 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 5976: 0075fc84 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 5976: 0075fc5c 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 5977: 00daff7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 5978: 005caf1c 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 5979: 00d67c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 5980: 00636fc8 172 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCSP │ │ │ │ 5981: 004a3d80 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 5982: 00d6ba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 5983: 00b9d8f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 5984: 009c87f0 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 5983: 00b9d8d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 5984: 009c87c8 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 5985: 00d798ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 5986: 00d757fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 5987: 00ccd6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_stmw │ │ │ │ 5988: 005c7380 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 5989: 00643788 296 FUNC GLOBAL DEFAULT 12 helper_vpkswus │ │ │ │ 5990: 00c7d514 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 5991: 005cdf04 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 5992: 0043da7c 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 5993: 0071d8d0 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 5994: 008f9e0c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 5993: 0071d8a8 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 5994: 008f9de4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 5995: 00cc7660 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGEDP │ │ │ │ 5996: 00db0cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 5997: 009601b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 5997: 0096018c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 5998: 00db1606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 5999: 00d65524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6000: 00d7978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6001: 00339244 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6002: 00814150 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6002: 00814128 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6003: 006433cc 340 FUNC GLOBAL DEFAULT 12 helper_vpkshss │ │ │ │ 6004: 00642604 264 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_exp │ │ │ │ 6005: 00d728f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6006: 00523758 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6007: 005a0468 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6008: 00d661dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6009: 00db0b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6010: 005d2d10 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6011: 007b0384 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6011: 007b035c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6012: 00db15c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6013: 0057c72c 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6014: 00d775bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6015: 00db210e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6016: 009bb1ac 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6017: 007f3f18 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6016: 009bb184 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6017: 007f3ef0 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6018: 00537320 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6019: 008e1b00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6020: 007e6b04 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6019: 008e1ad8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6020: 007e6adc 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6021: 00d6f374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6022: 00db08ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6023: 0092a710 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6023: 0092a6e8 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6024: 00d66da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6025: 0044a1fc 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ - 6026: 007ade3c 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6027: 007cedb8 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6028: 007421f0 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6026: 007ade14 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6027: 007ced90 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6028: 007421c8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6029: 005cac9c 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6030: 009d7570 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6030: 009d7550 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6031: 00dafce0 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6032: 008c041c 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6032: 008c03f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6033: 00db07ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6034: 00db03aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6035: 00995a00 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6035: 009959d8 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6036: 00db06de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6037: 00db1692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6038: 00cb793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6039: 00db2578 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6040: 005b011c 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6041: 00db026e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6042: 004fc7e0 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6043: 00d6ce88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6044: 00ccdbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dcbz │ │ │ │ 6045: 00d76048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6046: 002864e0 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6047: 00d71600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6048: 006cb8f4 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6048: 006cb8cc 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6049: 00bc86f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6050: 00d7772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6051: 00ccd018 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpdp │ │ │ │ 6052: 00db0950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6053: 007d78f4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6053: 007d78cc 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6054: 00db0344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6055: 00d682f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6056: 00257828 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6057: 00d701bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_READ_EVENT │ │ │ │ 6058: 00cb1744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6059: 00d6a154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6060: 00db1a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6061: 00db07fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6062: 00db0d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6063: 007909b0 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6063: 00790988 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6064: 00d71be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6065: 00d647e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6066: 00388708 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6067: 00d67e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6068: 00d726b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6069: 00780f78 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6069: 00780f50 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6070: 004b72f4 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6071: 005cdb1c 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6072: 00334d80 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ 6073: 00646b58 104 FUNC GLOBAL DEFAULT 12 helper_VADDUQM │ │ │ │ - 6074: 008e6308 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6074: 008e62e0 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6075: 00d719a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6076: 002ea6b8 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6077: 00d752b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6078: 00d65e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6079: 002ea738 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6080: 00d64980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6081: 002ea7c8 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6088,68 +6088,68 @@ │ │ │ │ 6084: 0053dd20 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6085: 00dafe0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6086: 00db0998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6087: 002ea9cc 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6088: 002eaa90 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6089: 00db05d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6090: 00db109c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6091: 0098a4ec 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6092: 007f234c 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6091: 0098a4c4 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6092: 007f2324 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6093: 003a4c58 304 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6094: 0044ff00 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6095: 00565400 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6096: 00d7ab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6097: 00d785a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6098: 008cc7e8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6098: 008cc7c0 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6099: 00db1554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6100: 00db0116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6101: 00d6c370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6102: 00d69210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6103: 00d5de54 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6104: 005a1294 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 6105: 00643520 284 FUNC GLOBAL DEFAULT 12 helper_vpkshus │ │ │ │ - 6106: 00769290 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6106: 00769268 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6107: 00d79f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6108: 00d6c4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_EVENT │ │ │ │ 6109: 00d66968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6110: 00302a94 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6111: 00d67c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6112: 0028b2c0 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6113: 009ca9fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6113: 009ca9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6114: 00d6ce18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6115: 00d79b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6116: 00998ac4 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6117: 0093f004 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6116: 00998a9c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6117: 0093efdc 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6118: 00d69120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6119: 0090fc2c 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6119: 0090fc04 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6120: 00635260 116 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwdp │ │ │ │ 6121: 00d76d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6122: 00d744dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6123: 0096d55c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6124: 007c3d7c 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6125: 008cce44 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6123: 0096d534 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6124: 007c3d54 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6125: 008cce1c 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6126: 00d711c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6127: 00db2936 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6128: 0076c624 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6128: 0076c5fc 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6129: 00d71200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6130: 008ba278 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6130: 008ba250 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6131: 00db1c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6132: 008dfd28 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6132: 008dfd00 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6133: 00d6a2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6134: 00db1304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6135: 00381cf0 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6136: 008db36c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6136: 008db344 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6137: 00d701ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_WRITE_EVENT │ │ │ │ 6138: 0063e524 96 FUNC GLOBAL DEFAULT 12 helper_vminfp │ │ │ │ 6139: 0039e7fc 324 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6140: 00d6e578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6141: 00d705bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_H_REG_CRQ_EVENT │ │ │ │ 6142: 00d6d5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6143: 00d7426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6144: 0090ff8c 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6144: 0090ff64 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6145: 00db0cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6146: 00d6ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6147: 00cb5ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6148: 00d76cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6149: 00db109e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6150: 00648cf0 4 FUNC GLOBAL DEFAULT 12 helper_vncipherlast │ │ │ │ 6151: 0061f14c 360 FUNC GLOBAL DEFAULT 12 register_non_embedded_sprs │ │ │ │ @@ -6163,1066 +6163,1066 @@ │ │ │ │ 6159: 00db0710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6160: 00d6d908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6161: 002edc30 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6162: 00db2294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6163: 00dafee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6164: 00db0770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6165: 00d68e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6166: 008fd000 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6166: 008fcfd8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6167: 00db0c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6168: 00cb5398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6169: 00d66f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6170: 00db0558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6171: 00db0780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6172: 00cb3214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6173: 00d76eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6174: 00d6964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6175: 00d65514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6176: 00d7026c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EVENT │ │ │ │ 6177: 00db22b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6178: 00d792a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6179: 0072b0a4 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6180: 0070d898 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6179: 0072b07c 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6180: 0070d870 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6181: 00d7798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6182: 005cda54 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6183: 008acac0 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6184: 00910d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6185: 0090d9ac 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6186: 009aec1c 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6183: 008aca98 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6184: 00910ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6185: 0090d984 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6186: 009aebf4 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6187: 00d72604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6188: 00d6f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6189: 0053378c 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6190: 0097e990 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6190: 0097e968 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6191: 005647bc 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6192: 0029bfdc 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6193: 00db024e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6194: 0093c728 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6194: 0093c700 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6195: 00db0c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6196: 00db1b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6197: 00d711f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6198: 00d789d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6199: 00813110 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6200: 0071f324 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6199: 008130e8 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6200: 0071f2fc 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6201: 00d7990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6202: 007f08e0 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6202: 007f08b8 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6203: 00d65be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6204: 0043eb78 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6205: 0059edc4 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6206: 0073d30c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6207: 008d43c0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6208: 007a0be8 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6206: 0073d2e4 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6207: 008d4398 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6208: 007a0bc0 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6209: 00d7803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6210: 007ee590 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6210: 007ee568 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6211: 00db2874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6212: 00d6b780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6213: 006e35b4 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6213: 006e358c 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6214: 0043cfa4 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6215: 002b7a34 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6216: 00db146a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6217: 00d72984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6218: 00db1716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6219: 00d6f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6220: 007a106c 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6220: 007a1044 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6221: 00d73cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6222: 0057b654 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6223: 005cc250 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6224: 00795728 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6224: 00795700 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6225: 00d78930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6226: 00db1dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6227: 007976e4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6227: 007976bc 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6228: 00d6aaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6229: 00db0556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6230: 009ba180 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6230: 009ba158 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6231: 00db027e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6232: 0093bee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6232: 0093bebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6233: 00d71d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6234: 007dceb8 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6234: 007dce90 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6235: 00d773ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6236: 00db0398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6237: 00d67ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6238: 00d75aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6239: 006c4030 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6239: 006c4008 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6240: 002db0fc 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6241: 00db0c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6242: 00d5de9c 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6243: 005ae03c 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6244: 002f283c 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6245: 00d64080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6246: 00d64edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 6247: 00d7746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6248: 00db0fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6249: 00db1a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6250: 002aad00 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6251: 00d63a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6252: 00d68aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6253: 00db14c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6254: 008fbd08 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6254: 008fbce0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6255: 00db146c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6256: 0028c8b0 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6257: 00db1986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6258: 0095e4ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6259: 009c7758 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6258: 0095e484 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6259: 009c7730 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6260: 00cc5b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSHLX │ │ │ │ 6261: 004b3844 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6262: 00db0eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6263: 00923368 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6263: 00923340 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6264: 002ea390 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6265: 00d6e178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6266: 00d7b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6267: 0057d48c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6268: 00954be4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6269: 009908e4 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6268: 00954bbc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6269: 009908bc 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6270: 00d6c0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6271: 00db05ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6272: 002a8ae4 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6273: 00ccd8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_stsw │ │ │ │ - 6274: 0098e238 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6274: 0098e210 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6275: 00634fe8 308 FUNC GLOBAL DEFAULT 12 helper_xscvuxdsp │ │ │ │ 6276: 00d708dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_SETUP_EVENT │ │ │ │ 6277: 00dafdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6278: 005323bc 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6279: 00db0df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6280: 007c1084 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6280: 007c105c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6281: 00d75a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6282: 00d744ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6283: 00d64700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6284: 00d7361c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6285: 00db0414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6286: 00d68324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6287: 00db051a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6288: 00db169c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6289: 0093af04 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6289: 0093aedc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6290: 00c7bb18 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6291: 00db12fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6292: 002e7244 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6293: 00db0b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6294: 007a0d6c 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6294: 007a0d44 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6295: 0029b264 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6296: 0097c520 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6296: 0097c4f8 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6297: 00d7351c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6298: 00806a74 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6298: 00806a4c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6299: 00d7350c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6300: 002b5ad4 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6301: 00777914 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6302: 007b5a60 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6301: 007778ec 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6302: 007b5a38 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6303: 00623234 244 FUNC GLOBAL DEFAULT 12 helper_DQUA │ │ │ │ 6304: 00cb817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6305: 00db1fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6306: 00c7da78 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6307: 00520180 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6308: 009b75fc 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6308: 009b75d4 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6309: 00cd6204 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbflush │ │ │ │ 6310: 0057c398 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6311: 00db151c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6312: 00db0d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6313: 00835d44 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6313: 00835d1c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6314: 00caa84c 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6315: 00d712c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6316: 00963dd4 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 6317: 00756dac 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6318: 008cb1bc 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6319: 007f3f98 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6320: 008d0b50 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6316: 00963dac 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6317: 00756d84 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6318: 008cb194 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6319: 007f3f70 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6320: 008d0b28 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6321: 004f53c0 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6322: 0072bcb8 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6322: 0072bc90 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6323: 005cbcdc 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6324: 00b9d908 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6324: 00b9d8e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6325: 00daff68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 6326: 00715c5c 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6326: 00715c34 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6327: 005bde88 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6328: 006f7980 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6329: 008ee644 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6330: 00811054 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6328: 006f7958 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6329: 008ee61c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6330: 0081102c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6331: 0038f5d8 140 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6332: 00db113e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6333: 00d6b6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6334: 00cb6a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6335: 00d6e188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6336: 00d7b59c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6337: 00db0d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6338: 00d739dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6339: 0091ba74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6339: 0091ba4c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6340: 0029efa4 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ - 6341: 0078fbfc 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6342: 008a9364 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6341: 0078fbd4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6342: 008a933c 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6343: 00da7648 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6344: 00d72cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6345: 00297894 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6346: 00d6fe94 536 OBJECT GLOBAL DEFAULT 24 hw_ppc_trace_events │ │ │ │ - 6347: 008e01bc 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6347: 008e0194 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6348: 0063eb7c 112 FUNC GLOBAL DEFAULT 12 helper_VADDUWS │ │ │ │ 6349: 00d790c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_GET_EVENT │ │ │ │ - 6350: 0079f758 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6350: 0079f730 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6351: 00d69c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 6352: 00905c44 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6352: 00905c1c 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ 6353: 00ccce8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivdp │ │ │ │ - 6354: 00717110 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6354: 007170e8 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6355: 00db0fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6356: 00935798 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6356: 00935770 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6357: 00d64a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6358: 00d705ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_FREE_CRQ_EVENT │ │ │ │ 6359: 00538268 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6360: 00c7e074 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6361: 00db03f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6362: 00d71d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6363: 00db1e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6364: 00cc9c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwdp │ │ │ │ 6365: 00d6a294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6366: 00cc697c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBSP │ │ │ │ 6367: 00d6d618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6368: 00cd55a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_decr │ │ │ │ - 6369: 007d7a6c 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6369: 007d7a44 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6370: 002a1608 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6371: 004fc8c0 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6372: 00db000e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6373: 005cd65c 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6374: 00543e94 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6375: 0070cb64 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6376: 008b73e0 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6375: 0070cb3c 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6376: 008b73b8 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6377: 00d7744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6378: 007957c4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6378: 0079579c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6379: 00d7bd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6380: 00db12b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6381: 00d68920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6382: 00546714 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6383: 00d6a7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6384: 00db22a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6385: 00281ba0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6386: 00db056a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6387: 00909210 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6387: 009091e8 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6388: 00db02ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6389: 00290584 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6390: 00d76e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6391: 00c7d3a8 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6392: 00d6f614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6393: 00d754c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6394: 0084862c 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6394: 00848604 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6395: 0057f5c4 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6396: 00d64810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6397: 003382b8 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6398: 00d65c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6399: 00795aa8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6399: 00795a80 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6400: 00db14fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6401: 00cb4294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6402: 00795c7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6402: 00795c54 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6403: 00d7598c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6404: 008e6464 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6404: 008e643c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6405: 00db1fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6406: 00d67254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6407: 008fa640 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6407: 008fa618 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6408: 00440910 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6409: 00db1b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6410: 008250c0 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6410: 00825098 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6411: 00d6618c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6412: 007e551c 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 6413: 00768f28 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6412: 007e54f4 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6413: 00768f00 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6414: 00d706cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_EVENT │ │ │ │ 6415: 00339b00 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6416: 00965b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6416: 00965ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6417: 00dafeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6418: 00d657a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6419: 004aa1fc 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6420: 00db0026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6421: 00db09e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6422: 007a0e24 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6422: 007a0dfc 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6423: 00db182e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6424: 005e27f4 12 FUNC GLOBAL DEFAULT 12 ppc_cpu_pir │ │ │ │ 6425: 00ccfd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubsp │ │ │ │ - 6426: 00718db0 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6426: 00718d88 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6427: 00db084a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6428: 0073d6c4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6428: 0073d69c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6429: 00d75f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6430: 00d77d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6431: 002ea2d0 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6432: 008de4e4 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6433: 008d3ab0 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6432: 008de4bc 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6433: 008d3a88 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6434: 00cc0db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEBX │ │ │ │ 6435: 00db13ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6436: 00d74bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6437: 00db1a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6438: 00db126c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_LSI_SET_DSTATE │ │ │ │ 6439: 00d687c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6440: 0099181c 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6440: 009917f4 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6441: 00d63d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6442: 00db2896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6443: 00d65838 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6444: 009310f4 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6444: 009310cc 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6445: 00d65928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6446: 00db0cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6447: 008faee0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6448: 0098982c 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6447: 008faeb8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6448: 00989804 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6449: 00db1254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_GET_DSTATE │ │ │ │ 6450: 00d64960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6451: 00568a50 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6452: 00c7e374 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6453: 00db1cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6454: 0095a53c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6454: 0095a514 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6455: 00d6f998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6456: 002a69bc 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6457: 00d63b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6458: 004b5f8c 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6459: 003394f8 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6460: 00d72420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6461: 00db1d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ 6462: 00cc5d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMMBM │ │ │ │ - 6463: 00939eb4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6463: 00939e8c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6464: 00d7a2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6465: 005b9cc8 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6466: 005cb910 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6467: 0032aed0 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6468: 00db20ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 6469: 006cb41c 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 6469: 006cb3f4 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 6470: 00d76acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6471: 0094a100 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6471: 0094a0d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6472: 00db1c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6473: 003e985c 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6474: 00db14ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6475: 00d6a334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6476: 00d726f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6477: 008ac71c 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6477: 008ac6f4 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6478: 00db0f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6479: 002f1708 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6480: 0056a404 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 6481: 0077aa4c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6482: 008f3290 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6481: 0077aa24 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 6482: 008f3268 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6483: 00d72944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6484: 008a1254 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6484: 008a122c 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6485: 00536208 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6486: 007f4014 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6486: 007f3fec 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6487: 002903b4 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6488: 008c6860 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6488: 008c6838 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6489: 00cc9a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpic │ │ │ │ - 6490: 009aaad8 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6490: 009aaab0 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6491: 00d657f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6492: 0026cf94 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6493: 002d8b24 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6494: 008ab890 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6494: 008ab868 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6495: 00db0868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 6496: 0077d7ec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 6496: 0077d7c4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6497: 00d6bb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6498: 00d76cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6499: 00db21c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6500: 00db03a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6501: 00db1cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6502: 00db120c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_STR_TRUNCATED_DSTATE │ │ │ │ 6503: 00cc99f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpim │ │ │ │ - 6504: 007aca1c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6504: 007ac9f4 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6505: 0053a41c 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6506: 00cc9970 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpip │ │ │ │ 6507: 00db228c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6508: 009b30a0 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6508: 009b3078 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6509: 00377c24 152 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6510: 00cb79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6511: 00d79c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6512: 00d78310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6513: 00db0ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6514: 00523430 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6515: 00d7aae8 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6516: 009a8264 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6516: 009a823c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6517: 00d71490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6518: 002aaef8 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6519: 003dbfac 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6520: 00cc98ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpiz │ │ │ │ 6521: 005adf40 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6522: 00b2d90c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6522: 00b2d8ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6523: 00d73ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6524: 00d680d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6525: 00db07e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6526: 00963f1c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6526: 00963ef4 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6527: 00d7a5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6528: 00db0bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_READ_DSTATE │ │ │ │ 6529: 00db0ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6530: 00cca234 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxdsp │ │ │ │ 6531: 00d6deb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6532: 00932050 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6532: 00932028 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6533: 00db0708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6534: 00db11a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_EXIT_DSTATE │ │ │ │ 6535: 00552a18 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6536: 00333d08 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6537: 00528e7c 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 6538: 0071f388 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 6538: 0071f360 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6539: 00403ed8 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6540: 00d79d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6541: 00db1948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6542: 009a035c 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6542: 009a0334 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6543: 005a1000 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6544: 00334690 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6545: 00d6e6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6546: 00d77a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6547: 00908d18 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6547: 00908cf0 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6548: 00db0666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6549: 00db12ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6550: 0096a90c 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6551: 0081cb24 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6552: 008bcd14 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6553: 00994784 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6554: 00989740 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6550: 0096a8e4 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6551: 0081cafc 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6552: 008bccec 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6553: 0099475c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6554: 00989718 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6555: 002f6400 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6556: 00d6b6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6557: 00d63d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6558: 0063efa0 104 FUNC GLOBAL DEFAULT 12 helper_vcfsx │ │ │ │ 6559: 00db08c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6560: 00db1bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6561: 00d646b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6562: 00db005c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6563: 009153d0 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6563: 009153a8 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6564: 00db048a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6565: 006481f0 232 FUNC GLOBAL DEFAULT 12 helper_bcdsetsgn │ │ │ │ - 6566: 009bdff8 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6567: 00810d14 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6566: 009bdfd0 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6567: 00810cec 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6568: 0029bf98 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6569: 00daffe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6570: 00cd2be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHADDSHS │ │ │ │ 6571: 00d6e358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6572: 00d7ab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6573: 0026ce24 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6574: 00ccdaec 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfd │ │ │ │ 6575: 00db0674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6576: 00db12c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6577: 00965c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6577: 00965c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6578: 00c7e4c4 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6579: 002aa48c 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6580: 00d64970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6581: 0096952c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6581: 00969504 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6582: 0052cc68 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6583: 00d76128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6584: 00d7993c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6585: 00d79be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6586: 00db23c8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6587: 00db0ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6588: 0062df0c 320 FUNC GLOBAL DEFAULT 12 helper_XSMSUBDP │ │ │ │ 6589: 0061e6c8 88 FUNC GLOBAL DEFAULT 12 hreg_swap_gpr_tgpr │ │ │ │ 6590: 00cc7450 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTSP │ │ │ │ 6591: 005a46e0 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6592: 00d67fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6593: 00db00de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6594: 00d7b094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6595: 007baa18 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6595: 007ba9f0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6596: 00312a4c 48 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6597: 0099cfdc 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6597: 0099cfb4 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6598: 00d74cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 6599: 0077b36c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6600: 009b8508 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6599: 0077b344 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 6600: 009b84e0 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6601: 003213dc 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6602: 00d7678c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6603: 00db0838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6604: 00d777ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6605: 00cb8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6606: 00d8d580 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6607: 007a3604 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6608: 007c0b14 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6607: 007a35dc 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6608: 007c0aec 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6609: 00db1f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6610: 00d6f444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6611: 00db12e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6612: 00d792b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6613: 00db1788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6614: 00d7013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_MAP_EVENT │ │ │ │ - 6615: 00954900 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6615: 009548d8 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6616: 00db0f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6617: 00db0244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 6618: 0077e5e0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 6618: 0077e5b8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6619: 0064025c 356 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2PP │ │ │ │ 6620: 00d6e378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6621: 009c0cf8 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6621: 009c0cd0 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6622: 00db0a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6623: 00d6ba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6624: 0029f010 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6625: 00276e38 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6626: 00db13dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6627: 00db2904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6628: 00293220 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6629: 002a030c 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6630: 009c7b34 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6630: 009c7b0c 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6631: 00db1cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6632: 00db06aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 6633: 0077de48 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 6633: 0077de20 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6634: 00db1c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6635: 009b0ca0 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6635: 009b0c78 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6636: 00db0ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6637: 00980dd8 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6637: 00980db0 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ 6638: 00d7071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_CREATE_EVENT │ │ │ │ - 6639: 00900844 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6639: 0090081c 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6640: 0058ff7c 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6641: 0063ef38 104 FUNC GLOBAL DEFAULT 12 helper_vcfux │ │ │ │ 6642: 00621268 412 FUNC GLOBAL DEFAULT 12 helper_DADDQ │ │ │ │ 6643: 00d64fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6644: 00d6b2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6645: 005740a8 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6646: 00db08c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6647: 0027fc04 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 6648: 007735ac 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 6648: 00773584 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6649: 00db0fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6650: 00db225a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6651: 008cabe4 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6651: 008cabbc 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6652: 00c78ed8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6653: 00db07b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6654: 00da7685 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 6655: 00ccb1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpqp │ │ │ │ 6656: 00db0a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6657: 0052cc90 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ 6658: 00621e10 232 FUNC GLOBAL DEFAULT 12 helper_DCMPO │ │ │ │ 6659: 00cc66e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDDP │ │ │ │ - 6660: 00990cd0 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6660: 00990ca8 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6661: 00db00f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6662: 00922c18 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6663: 008ec084 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ - 6664: 00743ef0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 6662: 00922bf0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6663: 008ec05c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6664: 00743ec8 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6665: 002edcb8 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6666: 00db1c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6667: 00621b48 356 FUNC GLOBAL DEFAULT 12 helper_DCMPU │ │ │ │ - 6668: 008b99d8 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6668: 008b99b0 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6669: 00dafe82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6670: 0090842c 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6670: 00908404 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6671: 00db2234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6672: 005c97a8 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6673: 00d64240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6674: 00bc78a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6675: 00d71440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6676: 00cc75dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGESP │ │ │ │ 6677: 00dafd8a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6678: 00db203c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6679: 00db1a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6680: 008e0380 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6680: 008e0358 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6681: 00d78a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6682: 00d7370c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6683: 005698a4 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6684: 00d6cda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6685: 00db1c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ - 6686: 006a6814 224 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ + 6686: 006a67ec 224 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ 6687: 00255ff0 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6688: 008c6f34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6689: 0080fb50 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6688: 008c6f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6689: 0080fb28 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6690: 002c5720 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6691: 009af6ac 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6691: 009af684 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6692: 0029bb78 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6693: 008c84c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6693: 008c849c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6694: 00d64770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6695: 00d662dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6696: 00935d34 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6696: 00935d0c 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6697: 00292bbc 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6698: 00cc0e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEHX │ │ │ │ 6699: 00293180 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6700: 0093c670 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6700: 0093c648 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6701: 00d6fc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6702: 00d7a6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6703: 00d6625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6704: 00cb2950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6705: 009117a8 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6705: 00911780 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6706: 0056f4b4 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6707: 009047ec 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6707: 009047c4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6708: 0055e56c 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6709: 00930880 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6710: 009c2020 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6711: 007e5ac4 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6712: 00822660 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6709: 00930858 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6710: 009c1ff8 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6711: 007e5a9c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6712: 00822638 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6713: 00db16c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6714: 00d6652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6715: 00db09da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6716: 0077e76c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6716: 0077e744 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6717: 00cb46b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6718: 00db13aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6719: 00d71f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6720: 00d6e7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6721: 005457ac 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6722: 00cb2110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6723: 007dd8ec 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6724: 0070cfa0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6723: 007dd8c4 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6724: 0070cf78 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6725: 0045e934 1672 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 6726: 00d63918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6727: 00545b04 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6728: 007e84b4 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6728: 007e848c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6729: 00d6ef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6730: 007db480 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6730: 007db458 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6731: 004b7d68 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6732: 00409804 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6733: 00c7893c 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6734: 00db135c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6735: 005ab8e0 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6736: 008e0654 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6736: 008e062c 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6737: 00db1434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6738: 00db2248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6739: 00db1c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6740: 00d652f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6741: 003ae058 1760 FUNC GLOBAL DEFAULT 12 mos6522_write │ │ │ │ 6742: 00d6da58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6743: 00cb8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6744: 00db1804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6745: 007f421c 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6745: 007f41f4 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6746: 00d77b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6747: 00db1e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6748: 00db0b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6749: 002c5920 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6750: 00d74ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6751: 003fdd50 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6752: 00d65a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6753: 00db105a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6754: 00535820 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6755: 00d73fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6756: 00d9f308 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6757: 00db1a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6758: 007b5b94 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 6759: 009168ec 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6758: 007b5b6c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6759: 009168c4 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6760: 00db1908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6761: 00562e44 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6762: 004b64b0 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6763: 00997980 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6764: 008d6b2c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6763: 00997958 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6764: 008d6b04 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6765: 00db07a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6766: 00dafd7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6767: 00535a68 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6768: 009c88b4 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 6769: 007736e0 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6770: 00811c80 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6768: 009c888c 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6769: 007736b8 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 6770: 00811c58 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6771: 00db2892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6772: 00db1e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6773: 0094b0dc 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6774: 00753f9c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6773: 0094b0b4 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6774: 00753f74 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6775: 00db0494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6776: 00d6e0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6777: 00d9f588 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6778: 00db0164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6779: 0044db28 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6780: 00292c5c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6781: 00db06c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6782: 00db12a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 6783: 006353ac 216 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwsp │ │ │ │ 6784: 00db12aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6785: 0052ccb8 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 6786: 0077be18 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 6786: 0077bdf0 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6787: 00d70998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6788: 00d7add0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6789: 008ce258 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6789: 008ce230 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6790: 00c7d378 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6791: 004b8c18 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6792: 00db0222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6793: 00db1f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6794: 00d743bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6795: 002a1998 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 6796: 00cba49c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 6797: 00db0650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6798: 00cba4fc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6799: 00d79db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6800: 0056bbb4 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6801: 00cba51c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6802: 00db0bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6803: 007ac370 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6803: 007ac348 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6804: 004f8a38 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6805: 00db153c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6806: 00d772fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6807: 00867d84 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6807: 00867d5c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6808: 00d66d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 6809: 00717508 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6810: 008e4530 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6809: 007174e0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 6810: 008e4508 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6811: 00d6a6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6812: 00863d60 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6812: 00863d38 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6813: 00cd2424 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctid │ │ │ │ 6814: 00db214e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6815: 00556068 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6816: 00d6dab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6817: 00db1970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6818: 00d79acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6819: 00d7453c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6820: 00632e6c 320 FUNC GLOBAL DEFAULT 12 helper_xscvhpdp │ │ │ │ 6821: 0062a0f8 24 FUNC GLOBAL DEFAULT 12 helper_efsmul │ │ │ │ 6822: 00d6d218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6823: 0053b2fc 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6824: 0074deb4 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6824: 0074de8c 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6825: 00d73bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6826: 00d649a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6827: 00d7b708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6828: 00db18ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6829: 00dafde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6830: 006243c0 364 FUNC GLOBAL DEFAULT 12 helper_DCFFIXQQ │ │ │ │ 6831: 00db19a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 6832: 00cc24e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_comp │ │ │ │ - 6833: 008c57c4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6833: 008c579c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6834: 00d65778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6835: 002f228c 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 6836: 003bbdd4 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6837: 00d70a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6838: 003fd980 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6839: 002930d8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6840: 0099ee80 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6840: 0099ee58 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6841: 00daa288 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6842: 00db19e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6843: 009c7b08 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6843: 009c7ae0 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6844: 00db1a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6845: 00cd27c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiw │ │ │ │ 6846: 00db1c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6847: 00465248 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6848: 009c87ec 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6848: 009c87c4 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6849: 00d75164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6850: 00db006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6851: 0064ad0c 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_breakpoint │ │ │ │ 6852: 00d72000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6853: 00d6fe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 6854: 00d6b560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 6855: 00989fa0 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6855: 00989f78 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6856: 00dafe66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6857: 0064b494 36 FUNC GLOBAL DEFAULT 12 helper_load_tbl │ │ │ │ 6858: 00d76068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6859: 0061e720 48 FUNC GLOBAL DEFAULT 12 hreg_compute_hflags │ │ │ │ 6860: 00db0984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 6861: 007887f8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6862: 008c3448 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 6863: 0074345c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 6861: 007887d0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 6862: 008c3420 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6863: 00743434 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6864: 0052bc3c 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6865: 00daffae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6866: 00db1b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6867: 00db1882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6868: 0080fed0 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6868: 0080fea8 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 6869: 005d14a0 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 6870: 00cb7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 6871: 00db2070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 6872: 002f629c 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 6873: 0097f738 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 6874: 008e5b3c 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 6873: 0097f710 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 6874: 008e5b14 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 6875: 0064b4b8 4 FUNC GLOBAL DEFAULT 12 helper_load_tbu │ │ │ │ 6876: 0036f770 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 6877: 0057c644 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 6878: 00db08a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 6879: 00d739fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 6880: 00db220a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 6881: 00cd4104 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSPDPN │ │ │ │ 6882: 00d71f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 6883: 00438214 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 6884: 008f7704 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 6884: 008f76dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 6885: 00db04a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 6886: 00806388 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 6886: 00806360 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 6887: 00d6a8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 6888: 00db0f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 6889: 00cb8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 6890: 002a03a8 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 6891: 00db142e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 6892: 00d6e5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 6893: 00db1588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 6894: 00296708 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 6895: 00db08ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 6896: 00440d2c 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 6897: 009108bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 6897: 00910894 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 6898: 00d68a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 6899: 00813540 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 6899: 00813518 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 6900: 00d65fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 6901: 00d6bca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 6902: 0073bb50 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 6903: 009038f4 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 6902: 0073bb28 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 6903: 009038cc 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 6904: 0029d848 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 6905: 008f4eec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 6905: 008f4ec4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 6906: 00daff8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 6907: 00d68820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 6908: 00dafe28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 6909: 00d6efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 6910: 00d73c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 6911: 00db00b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 6912: 007572b4 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 6912: 0075728c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 6913: 00daffdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 6914: 00c7d1f8 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 6915: 00dafe86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 6916: 00d74ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ 6917: 00ccecf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdadd │ │ │ │ - 6918: 008d7564 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 6918: 008d753c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 6919: 002e3ed8 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 6920: 00cc4354 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8 │ │ │ │ 6921: 00292cfc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 6922: 007db4c0 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 6922: 007db498 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 6923: 00d795dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 6924: 00555de4 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 6925: 00d705dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_EVENT │ │ │ │ - 6926: 00780c38 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 6926: 00780c10 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 6927: 00d692b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ - 6928: 00758134 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 6928: 0075810c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 6929: 00db0122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 6930: 00db1564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 6931: 009b80ec 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 6931: 009b80c4 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 6932: 0032d2f0 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 6933: 00769094 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 6934: 00931748 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 6935: 0075c338 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 6933: 0076906c 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 6934: 00931720 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 6935: 0075c310 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 6936: 00cb8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 6937: 0081cbdc 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 6938: 0099cea0 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 6937: 0081cbb4 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 6938: 0099ce78 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 6939: 005cde4c 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 6940: 00db1b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 6941: 00d78f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_INVAL_EVENT │ │ │ │ 6942: 00d6a854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 6943: 009110a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 6943: 0091107c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 6944: 00db1c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 6945: 005c33f0 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 6946: 00d7769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 6947: 008d1294 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 6947: 008d126c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 6948: 00d73f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 6949: 00db1094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 6950: 0028dff4 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 6951: 00996f88 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 6951: 00996f60 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 6952: 00db0852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 6953: 0032cc90 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 6954: 008fc1ec 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 6954: 008fc1c4 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 6955: 00d67e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 6956: 00cb0dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 6957: 003da4cc 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 6958: 00989e20 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 6958: 00989df8 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 6959: 00d69440 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 6960: 009cb8cc 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 6960: 009cb8a4 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 6961: 00d67da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 6962: 00d64020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 6963: 00cc5ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERM │ │ │ │ 6964: 00db0740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 6965: 007159b8 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 6966: 008abae4 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 6967: 0077bfec 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 6968: 009871e0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 6965: 00715990 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 6966: 008ababc 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 6967: 0077bfc4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 6968: 009871b8 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 6969: 00d702ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TCR_EVENT │ │ │ │ 6970: 00d8e570 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 6971: 00d666c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 6972: 00450554 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 6973: 0028b730 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 6974: 00d77a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 6975: 008feda8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 6975: 008fed80 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 6976: 002913e4 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 6977: 008acccc 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 6977: 008acca4 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 6978: 00db03de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 6979: 002c56cc 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 6980: 00d7ae98 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 6981: 007d9438 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 6981: 007d9410 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ 6982: 00cd6834 132 OBJECT GLOBAL DEFAULT 24 helper_info_fscr_facility_check │ │ │ │ - 6983: 0098f5b4 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 6983: 0098f58c 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 6984: 00295808 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 6985: 00749e20 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 6986: 00743108 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 6985: 00749df8 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 6986: 007430e0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 6987: 00cb6394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 6988: 008fb1c8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 6989: 007b9780 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 6988: 008fb1a0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 6989: 007b9758 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 6990: 00d66ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 6991: 00c7de20 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 6992: 007696a8 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 6993: 008d2a94 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 6992: 00769680 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 6993: 008d2a6c 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 6994: 003e95d0 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 6995: 00db1cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 6996: 002967c8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 6997: 008ae8e4 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 6997: 008ae8bc 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 6998: 00db1f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 6999: 004f6a48 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7000: 00db209c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7001: 002e9fc4 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7002: 004507cc 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7003: 008c7b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7003: 008c7b44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7004: 00d67f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ - 7005: 0069e9e8 64 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ + 7005: 0069e9c0 64 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ 7006: 00d71930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7007: 004f0968 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7008: 00d7396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7009: 008c1a58 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7010: 008cae98 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7009: 008c1a30 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7010: 008cae70 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7011: 00d79084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_SET_EVENT │ │ │ │ 7012: 00db0c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7013: 00db0996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7014: 005a4050 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7015: 00935908 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7015: 009358e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7016: 00d7088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_RETRY_EVENT │ │ │ │ 7017: 00d72804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7018: 00d69bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7019: 00290508 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7020: 009aa640 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7021: 00b85500 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7022: 008c93dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7020: 009aa618 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7021: 00b854e0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7022: 008c93b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7023: 00db0fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7024: 00db03ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7025: 00db20ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7026: 00d65918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7027: 00d7a368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7028: 00ccce08 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivsp │ │ │ │ - 7029: 007583ac 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7029: 00758384 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7030: 00db052e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7031: 00d677f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7032: 002f0164 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7033: 00db0c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7034: 00754eec 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7034: 00754ec4 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7035: 0028b1c8 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ 7036: 00cc9340 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwsp │ │ │ │ - 7037: 00948a8c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7037: 00948a64 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7038: 00376a30 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7039: 00d65414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7040: 00db212c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7041: 00cb0d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7042: 0071fac0 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7042: 0071fa98 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7043: 00db137a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7044: 00d7477c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7045: 009984b0 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7046: 00947360 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7045: 00998488 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7046: 00947338 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7047: 003a51d0 104 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7048: 00db0162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7049: 00d673e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7050: 00db12c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7051: 00db1cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7052: 00280c38 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7053: 002ff654 276 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7054: 00db016a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7055: 002f65d0 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7056: 00da7680 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7057: 00db1a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7058: 00d7b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7059: 00db18d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7060: 00754810 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7060: 007547e8 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7061: 004c3c80 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7062: 006bab24 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7063: 008dede8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7062: 006baafc 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7063: 008dedc0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7064: 00d676b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7065: 0094f21c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7066: 00967f54 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7065: 0094f1f4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7066: 00967f2c 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7067: 00db07a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7068: 0090d658 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7068: 0090d630 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7069: 00d73a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ 7070: 00db1182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UPDATE_MAPPINGS_DSTATE │ │ │ │ - 7071: 007c31a4 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7072: 0094fbe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7071: 007c317c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7072: 0094fbb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7073: 002b84b8 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7074: 0081f6e4 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7074: 0081f6bc 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7075: 00d67d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7076: 00db1d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7077: 00970924 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7077: 009708fc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7078: 00db1e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7079: 00d767ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7080: 002958b4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7081: 00db117a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_WRITE_DSTATE │ │ │ │ 7082: 00db1d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7083: 00505bf8 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7084: 0073f008 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7085: 00810a14 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7084: 0073efe0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7085: 008109ec 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7086: 00d7670c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7087: 00d65ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7088: 008d41e4 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7089: 008e2524 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7088: 008d41bc 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7089: 008e24fc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7090: 003b3a68 192 FUNC GLOBAL DEFAULT 12 DBDMA_register_channel │ │ │ │ 7091: 00dafd61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7092: 00872478 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7092: 00872450 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7093: 00db1544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7094: 00d7ac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7095: 00db11a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_STATE_DSTATE │ │ │ │ - 7096: 00780f68 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7096: 00780f40 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7097: 00d74f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7098: 00d6b3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7099: 00d78b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7100: 00d67414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7101: 00d67d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7102: 00d77d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7103: 0029efb4 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7104: 00618bc4 172 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr_mask │ │ │ │ 7105: 0028b948 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7106: 00d65584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7107: 00cb14b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7108: 008092d0 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7108: 008092a8 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7109: 00d68e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7110: 00bc62fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7111: 0064acb8 76 FUNC GLOBAL DEFAULT 12 helper_HASHCHKP │ │ │ │ - 7112: 008a88dc 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7112: 008a88b4 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7113: 00db0bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_SET_GPIO_DSTATE │ │ │ │ - 7114: 00811194 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7114: 0081116c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7115: 00d7336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7116: 00db2310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7117: 00db0070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7118: 00642804 280 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_exp │ │ │ │ - 7119: 0098734c 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7119: 00987324 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7120: 00db2396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7121: 008c7778 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7121: 008c7750 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7122: 00573270 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7123: 00d65284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7124: 00d7982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7125: 008f9868 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7126: 0073d938 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7127: 0086d650 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7128: 0094e258 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7125: 008f9840 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7126: 0073d910 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7127: 0086d628 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7128: 0094e230 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7129: 00d6a744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7130: 0058a988 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7131: 00cc80b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_setbit │ │ │ │ 7132: 00db0262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7133: 00db03ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7134: 007c0bf0 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7134: 007c0bc8 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7135: 00db1964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7136: 008179d8 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7137: 00835d4c 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ - 7138: 006af7c4 848 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ + 7136: 008179b0 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7137: 00835d24 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7138: 006af79c 848 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ 7139: 002ecc20 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7140: 0058f760 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7141: 0070ee38 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7141: 0070ee10 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7142: 00db06a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7143: 00d70a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7144: 00590288 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7145: 00daffa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7146: 003239a0 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ 7147: 005d657c 48 FUNC GLOBAL DEFAULT 12 booke206_tlb_to_page_size │ │ │ │ 7148: 0064951c 328 FUNC GLOBAL DEFAULT 12 helper_lmw │ │ │ │ - 7149: 007ac3d4 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7150: 00708210 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7151: 00740ab4 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7149: 007ac3ac 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7150: 007081e8 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7151: 00740a8c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7152: 005239c4 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7153: 0090ec94 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7153: 0090ec6c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7154: 005c9fdc 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7155: 00989ab0 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7155: 00989a88 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7156: 0052bee4 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7157: 00db1324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7158: 0036d040 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7159: 00977c6c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7159: 00977c44 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7160: 00db1a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7161: 00d6b500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7162: 00d640a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7163: 003c942c 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7164: 00db03a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7165: 00939a74 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7165: 00939a4c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7166: 0062f504 352 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQP │ │ │ │ - 7167: 007e807c 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7167: 007e8054 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7168: 00db0e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7169: 005cafa0 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7170: 00db1018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7171: 004fce34 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7172: 00d64150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7173: 00965934 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7174: 006ad1b4 212 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ - 7175: 007565d4 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7173: 0096590c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7174: 006ad18c 212 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ + 7175: 007565ac 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7176: 00d6f584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7177: 00630aa8 316 FUNC GLOBAL DEFAULT 12 helper_XSMINDP │ │ │ │ 7178: 00db0168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7179: 00db0ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7180: 00d65bb0 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7181: 004a3cb4 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7182: 0044e228 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7183: 0028cea8 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7184: 00db1f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7185: 003245d4 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7186: 00910860 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7186: 00910838 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7187: 00d7bbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7188: 00db1dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7189: 008b7634 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7190: 007cecb4 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7191: 0093c4a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7189: 008b760c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7190: 007cec8c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7191: 0093c47c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7192: 00d78a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7193: 008bfd18 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7193: 008bfcf0 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7194: 00d7945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7195: 008df170 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7196: 008a1160 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7195: 008df148 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7196: 008a1138 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7197: 0053a8a0 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7198: 00cb0cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7199: 00813650 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7200: 00947850 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7199: 00813628 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7200: 00947828 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7201: 00db0214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7202: 0096f800 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7202: 0096f7d8 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7203: 00d7466c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7204: 00db0bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7205: 00d6bf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7206: 00db03b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7207: 00da7641 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7208: 00d6ce08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7209: 0054628c 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7210: 002d9008 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7211: 00807f78 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7212: 009d4238 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7211: 00807f50 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7212: 009d4210 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7213: 00db21ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7214: 00db075c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7215: 00cd04b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststeq │ │ │ │ 7216: 002a3230 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ - 7217: 0069ef6c 216 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ + 7217: 0069ef44 216 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ 7218: 004505e8 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7219: 00462520 20 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7220: 00253420 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7221: 00d774cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7222: 0057d1c0 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7223: 005a729c 96 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7224: 00323ba4 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ @@ -7230,149 +7230,149 @@ │ │ │ │ 7226: 0061d864 448 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register │ │ │ │ 7227: 005d13b0 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7228: 00641e30 204 FUNC GLOBAL DEFAULT 12 helper_VPERMR │ │ │ │ 7229: 00538668 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7230: 00db0308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7231: 00d6dcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7232: 00d75b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7233: 0091876c 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7234: 00820fdc 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7233: 00918744 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7234: 00820fb4 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7235: 00d6b3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7236: 002a8b64 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7237: 00db1c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7238: 00db0db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7239: 00db1c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7240: 00904af8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7240: 00904ad0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7241: 00321f0c 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7242: 002a3430 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7243: 00924ef0 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7244: 009bcca0 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7243: 00924ec8 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7244: 009bcc78 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7245: 00d7409c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7246: 00bc6284 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7247: 00db0fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7248: 002920fc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7249: 008fb064 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7249: 008fb03c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7250: 00403a78 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7251: 007efb90 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7251: 007efb68 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7252: 00c78da8 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7253: 00db2364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7254: 0074e030 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7254: 0074e008 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7255: 0053428c 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7256: 00812878 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7256: 00812850 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7257: 00d6b570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7258: 00d6b8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7259: 00d643f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7260: 0062e408 320 FUNC GLOBAL DEFAULT 12 helper_XSMSUBSP │ │ │ │ 7261: 00db1110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7262: 00d7349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7263: 0094d1b0 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7263: 0094d188 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7264: 002f5598 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7265: 00901fb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ - 7266: 006ae864 400 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ + 7265: 00901f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7266: 006ae83c 400 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ 7267: 004f0488 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7268: 004b7690 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7269: 00db1a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7270: 00d6bd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7271: 00756408 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7271: 007563e0 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7272: 00db2862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7273: 0093c784 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7273: 0093c75c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7274: 00d75dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7275: 00db0888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7276: 0045d0c0 168 FUNC GLOBAL DEFAULT 12 mv64361_get_pci_bus │ │ │ │ 7277: 00d695fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7278: 007326c4 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7279: 008a7464 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7278: 0073269c 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7279: 008a743c 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7280: 0032ca6c 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7281: 0070e9b4 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7281: 0070e98c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7282: 00d6d358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7283: 00db0346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7284: 0052407c 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7285: 0099c4cc 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7285: 0099c4a4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7286: 00d6a114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7287: 00d6f304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7288: 00db0312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7289: 00d6b330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7290: 00d6b720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7291: 00cc11d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXINSERTW │ │ │ │ 7292: 00256090 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7293: 00cc2b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_exp │ │ │ │ - 7294: 00759bd0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7295: 0073d9c8 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7294: 00759ba8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7295: 0073d9a0 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7296: 00d73adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7297: 007886b0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7298: 007432e0 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7299: 008b8654 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7300: 009889f8 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7297: 00788688 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7298: 007432b8 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7299: 008b862c 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7300: 009889d0 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7301: 003e8cf4 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7302: 00950a3c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 7303: 008f7af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7302: 00950a14 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7303: 008f7ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7304: 00db0bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7305: 00569850 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ 7306: 00cc190c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststgt │ │ │ │ - 7307: 007e4074 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7308: 008f30c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7309: 006e7a58 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7307: 007e404c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7308: 008f309c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7309: 006e7a30 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7310: 0052aec4 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7311: 00d6634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7312: 00d705fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_POPULATE_DT_EVENT │ │ │ │ 7313: 00441940 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7314: 00db18cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7315: 00d78c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7316: 00db1734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7317: 00db15d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7318: 00d67cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7319: 00db1b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7320: 0053a008 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7321: 0081e5f0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7322: 0098fd60 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7323: 008c7c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7321: 0081e5c8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7322: 0098fd38 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7323: 008c7c58 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7324: 005379e0 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7325: 00d66d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7326: 005e0cd0 472 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu40 │ │ │ │ 7327: 00d6e008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7328: 00d6d8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7329: 00db0394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7330: 00db186e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7331: 00d737fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7332: 00d7a6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7333: 00d71910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7334: 008d8a64 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7334: 008d8a3c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7335: 003199f4 328 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7336: 007597cc 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7336: 007597a4 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7337: 00db232c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7338: 002921a4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7339: 005ae1e4 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 7340: 0077c1bc 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 7340: 0077c194 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7341: 00502f2c 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7342: 00d75224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7343: 008c9324 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7343: 008c92fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7344: 00d71270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7345: 006e58d8 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7345: 006e58b0 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7346: 005ca780 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7347: 00db05dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7348: 004649fc 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7349: 003320dc 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ 7350: 00cc64d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDSP │ │ │ │ - 7351: 00850294 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7351: 0085026c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7352: 00db135a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7353: 00db0e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7354: 00db057e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7355: 00324068 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 7356: 00794fa8 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7357: 00722e88 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7356: 00794f80 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 7357: 00722e60 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7358: 00d6b350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7359: 0044ba98 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7360: 00cce2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsf │ │ │ │ 7361: 0053fe38 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7362: 0052b9e4 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7363: 005c6c48 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 7364: 00521130 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7365: 00d7a428 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7366: 00db1594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7367: 00980d50 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7367: 00980d28 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7368: 00539bdc 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7369: 00cce3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsi │ │ │ │ 7370: 00d74b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7371: 00db072c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 7372: 00d734dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7373: 00d6d468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 7374: 00545d88 24 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ @@ -7389,15 +7389,15 @@ │ │ │ │ 7385: 00db195c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 7386: 00db14c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7387: 0032d478 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7388: 002563ec 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7389: 00d6c260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7390: 00d7442c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7391: 0028b6d0 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7392: 009134b8 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7392: 00913490 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 7393: 00d65938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7394: 005da450 8 FUNC GLOBAL DEFAULT 12 helper_6xx_tlbd │ │ │ │ 7395: 00d75c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7396: 005c3364 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7397: 0063df08 168 FUNC GLOBAL DEFAULT 12 helper_DIVWEU │ │ │ │ 7398: 00db112e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7399: 00dafd38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ @@ -7410,518 +7410,518 @@ │ │ │ │ 7406: 00d78e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7407: 00d68fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7408: 00d72200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7409: 00d69bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 7410: 00562bdc 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7411: 00d6f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7412: 002d8b9c 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7413: 007209fc 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7414: 0094ee24 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7413: 007209d4 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7414: 0094edfc 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7415: 00d759cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7416: 0094c238 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7417: 00916a2c 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7416: 0094c210 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7417: 00916a04 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7418: 00db01aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7419: 00325c34 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7420: 00db06d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7421: 00db221e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7422: 00db0432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7423: 00857298 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7423: 00857270 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7424: 005e2344 468 FUNC GLOBAL DEFAULT 12 ppc_dcr_read │ │ │ │ 7425: 00d71840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7426: 00550dd8 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7427: 008dbb5c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7428: 0074d538 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7427: 008dbb34 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7428: 0074d510 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7429: 002f261c 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7430: 00635894 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpi │ │ │ │ 7431: 00cb05bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7432: 008da344 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7433: 009c9348 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7434: 009533bc 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7432: 008da31c 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7433: 009c9320 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7434: 00953394 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7435: 006497ac 60 FUNC GLOBAL DEFAULT 12 helper_lsw │ │ │ │ 7436: 00d68c94 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7437: 005cc850 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7438: 00d6dc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7439: 00528670 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7440: 00db0960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7441: 00db0d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 7442: 00db093e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7443: 002e9eb4 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7444: 002a6b48 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7445: 0094ff78 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7445: 0094ff50 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7446: 00db03a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7447: 00902350 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7447: 00902328 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7448: 00cce32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfuf │ │ │ │ 7449: 00daffc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7450: 0081a600 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7450: 0081a5d8 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7451: 00db1b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7452: 005a5048 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7453: 00cce434 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfui │ │ │ │ 7454: 00d71470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7455: 0096b2f4 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7455: 0096b2cc 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7456: 00dafd4a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7457: 0052ce58 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7458: 00db161e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7459: 00d6ee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7460: 00759df0 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7460: 00759dc8 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7461: 003a5340 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7462: 00589bac 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7463: 009b09cc 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7463: 009b09a4 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7464: 00d75274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7465: 00cb6418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7466: 0053d380 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7467: 00d71160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7468: 0028b888 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7469: 00d67734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 7470: 0070ed68 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7471: 00745bf0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7472: 00749de8 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7470: 0070ed40 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 7471: 00745bc8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7472: 00749dc0 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7473: 004b339c 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7474: 00d66718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7475: 00db08f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7476: 00db0e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7477: 00db1d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7478: 009129e8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7478: 009129c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7479: 00d65768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7480: 007e9d44 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7481: 008c26a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7480: 007e9d1c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7481: 008c2678 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7482: 00527554 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7483: 00db0336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7484: 00d66818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7485: 00cd3210 132 OBJECT GLOBAL DEFAULT 24 helper_info_CBCDTD │ │ │ │ 7486: 00d76e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ 7487: 00ccc124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp_dot │ │ │ │ - 7488: 00983d88 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7488: 00983d60 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7489: 00d71100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7490: 00d66938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7491: 00d6b2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 7492: 00787cb4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 7492: 00787c8c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7493: 0028bfe8 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7494: 00db230a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7495: 00db1b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7496: 0043d988 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7497: 00db110c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7498: 00db22d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7499: 00292250 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7500: 0050f5cc 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 7501: 007813d4 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 7501: 007813ac 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7502: 003247f0 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7503: 0095bc08 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7503: 0095bbe0 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7504: 00cc9550 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxds │ │ │ │ 7505: 00d6f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7506: 0064aec8 16 FUNC GLOBAL DEFAULT 12 helper_40x_rfci │ │ │ │ - 7507: 0095e450 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7507: 0095e428 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7508: 00d7a078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7509: 00d649f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7510: 00d64690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7511: 00db0c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7512: 00db1cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7513: 009abbe0 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7513: 009abbb8 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7514: 00db09e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7515: 00db185a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7516: 00db1534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7517: 00db1968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7518: 005368dc 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 7519: 0072ca90 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7520: 009895e4 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7521: 0098c5b8 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7519: 0072ca68 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7520: 009895bc 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7521: 0098c590 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7522: 00d75b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7523: 002a34a0 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7524: 007540b4 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7524: 0075408c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7525: 00db0a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7526: 00440ca8 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7527: 00d75404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 7528: 0074531c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 7528: 007452f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7529: 00d73afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7530: 00d72964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7531: 0028b6b0 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7532: 005272f0 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7533: 00d6c050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7534: 0079fc94 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7534: 0079fc6c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7535: 00cb0538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7536: 006b3788 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7536: 006b3760 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7537: 00c78f28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7538: 007ad988 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 7539: 0070d758 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 7538: 007ad960 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7539: 0070d730 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7540: 00db0966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7541: 00cd2c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHRADDSHS │ │ │ │ 7542: 00334b18 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7543: 007f5170 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7543: 007f5148 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7544: 00cc6c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULDP │ │ │ │ 7545: 0056d980 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7546: 00cc7138 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXDP │ │ │ │ 7547: 00db1222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_DSTATE │ │ │ │ 7548: 00d69360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 7549: 00762a50 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 7549: 00762a28 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7550: 00d7bbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7551: 00db2932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7552: 007db464 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7552: 007db43c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7553: 00db2937 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7554: 008132d8 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7554: 008132b0 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7555: 00d74c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7556: 00db1ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7557: 00cc1888 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststlt │ │ │ │ - 7558: 008241cc 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7559: 009985c8 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7558: 008241a4 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7559: 009985a0 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7560: 00d7981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7561: 008faefc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7562: 009c992c 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7561: 008faed4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7562: 009c9904 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7563: 002e85d0 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7564: 00976938 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7564: 00976910 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7565: 00db00ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7566: 00751060 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7567: 008288b8 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ - 7568: 006ace60 188 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ + 7566: 00751038 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7567: 00828890 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7568: 006ace38 188 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ 7569: 0059f128 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7570: 00db1e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7571: 00d6fbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7572: 00db11e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIMED_DSTATE │ │ │ │ 7573: 00d657e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7574: 00db289a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7575: 00d6d6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7576: 00286324 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7577: 00503238 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7578: 00d76e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7579: 00957b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7580: 00935684 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7579: 00957af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7580: 0093565c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7581: 0029ed78 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 7582: 0077d21c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 7582: 0077d1f4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7583: 00dafdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7584: 00dafd8d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7585: 00db1212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_DSTATE │ │ │ │ 7586: 00d63a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7587: 00c7e538 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7588: 0081da3c 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7588: 0081da14 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7589: 002935e0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 7590: 00d7bb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7591: 00646fc8 220 FUNC GLOBAL DEFAULT 12 helper_VSUBECUQ │ │ │ │ 7592: 00db1b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7593: 00d666f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7594: 007acfe4 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7594: 007acfbc 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7595: 00d68960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7596: 009c0e9c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7596: 009c0e74 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7597: 004aa804 160 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7598: 008b7468 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7598: 008b7440 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7599: 002863e4 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7600: 00d637a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7601: 00d79b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7602: 00db04da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7603: 00d782e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7604: 00d7a754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7605: 00db17e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7606: 0063e4c4 96 FUNC GLOBAL DEFAULT 12 helper_vsubfp │ │ │ │ 7607: 00399908 2196 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7608: 002902a8 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7609: 00db17d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7610: 0084ff6c 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7610: 0084ff44 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7611: 00d67614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7612: 00db0ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7613: 00555c10 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 7614: 00716444 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 7614: 0071641c 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7615: 00293b14 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7616: 005119fc 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7617: 005d6714 2904 FUNC GLOBAL DEFAULT 12 ppc_booke_xlate │ │ │ │ 7618: 00d74e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7619: 00db1512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7620: 005250a4 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7621: 00d65878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7622: 00987358 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7622: 00987330 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7623: 00d71950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7624: 0086d4e0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7624: 0086d4b8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7625: 00641118 76 FUNC GLOBAL DEFAULT 12 helper_VMULOSB │ │ │ │ 7626: 002ede8c 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7627: 009d31d8 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7627: 009d31b0 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7628: 00d63808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7629: 00db0908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7630: 0062e7c8 360 FUNC GLOBAL DEFAULT 12 helper_xvmadddp │ │ │ │ 7631: 00d65d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7632: 00d6e1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7633: 00d71de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7634: 00c7bc64 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ 7635: 006411b0 76 FUNC GLOBAL DEFAULT 12 helper_VMULOSH │ │ │ │ - 7636: 00987304 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7636: 009872dc 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7637: 005cb578 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7638: 00db129a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 7639: 008f7424 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7639: 008f73fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7640: 00d72320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7641: 00d6a6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7642: 008e67a4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7642: 008e677c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7643: 0056480c 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7644: 004abd50 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7645: 00db1108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7646: 00db1d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 7647: 0094ff80 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7648: 00941e24 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7647: 0094ff58 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7648: 00941dfc 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7649: 00db0aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7650: 008bc19c 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7650: 008bc174 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7651: 00db1e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7652: 00db2020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7653: 007b0304 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7653: 007b02dc 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7654: 00db1d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7655: 00641240 68 FUNC GLOBAL DEFAULT 12 helper_VMULOSW │ │ │ │ 7656: 00db21ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7657: 006c879c 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7657: 006c8774 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7658: 00db1596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7659: 00db14f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7660: 00d67754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7661: 008dc608 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7661: 008dc5e0 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7662: 0029d074 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7663: 00910974 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7663: 0091094c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7664: 005aaab0 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7665: 0028d064 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7666: 00cb04b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7667: 00d7709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7668: 00db0632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7669: 00d78660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7670: 004496fc 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7671: 00db187c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7672: 00db13ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7673: 008ffebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7673: 008ffe94 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7674: 005e0a78 136 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_vtb │ │ │ │ - 7675: 008cbfe0 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7676: 007f5070 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7675: 008cbfb8 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7676: 007f5048 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7677: 00cb2c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7678: 00dafd75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7679: 00dafd4d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7680: 004b3a24 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7681: 0096978c 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7681: 00969764 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7682: 00cb3004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7683: 00890f68 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7683: 00890f40 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7684: 00d69d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7685: 00d6963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7686: 00987f88 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7687: 009828a4 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7686: 00987f60 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7687: 0098287c 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7688: 0059f798 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7689: 00db22f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7690: 00d6e648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7691: 00db1be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7692: 00db0232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7693: 00db184c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7694: 00d6f3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7695: 009009f8 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7696: 007d9fb8 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7695: 009009d0 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7696: 007d9f90 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7697: 00d752f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 7698: 00d72080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7699: 00908000 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7699: 00907fd8 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7700: 00db071e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ - 7701: 006ad288 104 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ + 7701: 006ad260 104 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ 7702: 0058de1c 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7703: 00954358 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7703: 00954330 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7704: 0026cd78 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7705: 00d7b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7706: 00716adc 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 7707: 007c30a0 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7706: 00716ab4 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 7707: 007c3078 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7708: 006412d0 76 FUNC GLOBAL DEFAULT 12 helper_VMULOUB │ │ │ │ 7709: 00db07ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7710: 00983ddc 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7710: 00983db4 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7711: 00d7698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7712: 00d639a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7713: 00ccf2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhpx │ │ │ │ 7714: 00d72c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7715: 00c7d5e4 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 7716: 00641368 76 FUNC GLOBAL DEFAULT 12 helper_VMULOUH │ │ │ │ - 7717: 007ba060 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7718: 00999f18 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7717: 007ba038 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7718: 00999ef0 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7719: 0028af9c 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 7720: 0077fdf4 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 7720: 0077fdcc 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7721: 00d6f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7722: 0028ccf0 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7723: 008d1704 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7723: 008d16dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7724: 00464a08 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7725: 00d7588c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7726: 00db121a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_PARSE_VECTOR_DSTATE │ │ │ │ 7727: 00d792d0 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7728: 0074d9d8 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7728: 0074d9b0 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7729: 0044fe14 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7730: 00db0388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7731: 00db044c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7732: 00ccb2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpudz │ │ │ │ - 7733: 00b86a90 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7733: 00b86a70 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7734: 00db1236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_DSTATE │ │ │ │ 7735: 00280354 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7736: 0093d910 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7737: 0097fd30 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7738: 009c9698 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7736: 0093d8e8 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7737: 0097fd08 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7738: 009c9670 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7739: 00db1980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 7740: 0073f500 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 7740: 0073f4d8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7741: 006413f8 68 FUNC GLOBAL DEFAULT 12 helper_VMULOUW │ │ │ │ 7742: 00d73b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 7743: 00623dd0 416 FUNC GLOBAL DEFAULT 12 helper_DRSP │ │ │ │ - 7744: 0090026c 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7744: 00900244 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7745: 00ccee00 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsmul │ │ │ │ - 7746: 009ab6e4 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7746: 009ab6bc 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7747: 0053ce28 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7748: 00dafecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7749: 00db01a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ - 7750: 0069e848 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ + 7750: 0069e820 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ 7751: 00d713a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7752: 0027fd60 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7753: 0062352c 272 FUNC GLOBAL DEFAULT 12 helper_DRRNDQ │ │ │ │ 7754: 00d7a088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7755: 00db166c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7756: 005cfbe4 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7757: 0069ccc4 128 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ - 7758: 00922cd8 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7757: 0069cc9c 128 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ + 7758: 00922cb0 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7759: 00d79c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7760: 008eaf4c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7761: 00999ff4 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7760: 008eaf24 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7761: 00999fcc 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 7762: 00db03e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7763: 00550d40 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7764: 00944fd8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7764: 00944fb0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7765: 00c7dbdc 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7766: 003b3a5c 12 FUNC GLOBAL DEFAULT 12 DBDMA_kick │ │ │ │ 7767: 00db1ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7768: 00d7ab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7769: 004b71d4 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7770: 00db0c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 7771: 007dd664 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7771: 007dd63c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7772: 00db17a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 7773: 009b0504 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7773: 009b04dc 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 7774: 00d6c42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_EVENT │ │ │ │ - 7775: 007e65d4 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7775: 007e65ac 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7776: 00d752e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7777: 0096984c 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7777: 00969824 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7778: 00d6a434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7779: 005d4f30 112 FUNC GLOBAL DEFAULT 12 ppc32_cpu_write_elf32_note │ │ │ │ - 7780: 00746aa0 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 7780: 00746a78 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 7781: 00db20b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7782: 002e5658 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7783: 008c86ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7783: 008c86c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7784: 00d704ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROP_EVENT │ │ │ │ - 7785: 00864b00 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7786: 008ec87c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7785: 00864ad8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7786: 008ec854 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7787: 00d64f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7788: 00958a7c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7789: 009b5d44 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7788: 00958a54 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7789: 009b5d1c 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7790: 00db1642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 7791: 00db11c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_MSG_RECV_DSTATE │ │ │ │ 7792: 00cc6c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVDP │ │ │ │ 7793: 00db09e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 7794: 00dafe0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 7795: 0085ffdc 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 7795: 0085ffb4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 7796: 0057c494 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 7797: 00db106a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 7798: 00d73dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 7799: 00db1da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 7800: 00cc8554 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_check_status │ │ │ │ 7801: 002a3a08 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 7802: 00db0ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 7803: 00d662ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 7804: 0059140c 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 7805: 00439cf0 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 7806: 00db0376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 7807: 0094c34c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 7807: 0094c324 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 7808: 002914fc 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 7809: 0028bc98 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 7810: 00987c44 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 7810: 00987c1c 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 7811: 00d66ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 7812: 00790c94 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 7812: 00790c6c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ 7813: 00ccf5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsb │ │ │ │ - 7814: 00b9d910 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 7814: 00b9d8f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 7815: 00d68184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 7816: 002e634c 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 7817: 00db0acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 7818: 00d73cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 7819: 00d7a9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 7820: 003e9614 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 7821: 00d768ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 7822: 0028b708 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 7823: 008ae904 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 7823: 008ae8dc 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 7824: 00ccf538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsh │ │ │ │ 7825: 0058db18 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 7826: 00db0bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 7827: 00769358 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 7828: 0069d820 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ - 7829: 0073c750 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 7827: 00769330 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 7828: 0069d7f8 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ + 7829: 0073c728 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 7830: 005a0200 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 7831: 00db1348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 7832: 00d6fa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ 7833: 0063f464 164 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp │ │ │ │ - 7834: 00951c14 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 7834: 00951bec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 7835: 00db1f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 7836: 00d8d570 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 7837: 008cf84c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 7837: 008cf824 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 7838: 005738e8 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 7839: 00446380 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 7840: 00daffca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 7841: 00dafd6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 7842: 00db14a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 7843: 00787ac4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 7843: 00787a9c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 7844: 00d68274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 7845: 008a8aec 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 7846: 0069d6ac 184 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ - 7847: 008d0334 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 7845: 008a8ac4 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 7846: 0069d684 184 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ + 7847: 008d030c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 7848: 0029b250 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 7849: 00d7a978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 7850: 00ccdf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuidz │ │ │ │ 7851: 00537414 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 7852: 00ccf4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsw │ │ │ │ 7853: 005d2dd0 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 7854: 004f4ad8 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 7855: 00d66918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 7856: 005c8904 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 7857: 00d65738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 7858: 00db17cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 7859: 00db1960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 7860: 00db1bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 7861: 00997b1c 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 7861: 00997af4 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 7862: 00d65214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 7863: 00d6a8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 7864: 00db1878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 7865: 009871e8 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 7865: 009871c0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 7866: 00db287c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 7867: 00d668a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 7868: 00d7b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 7869: 007ba100 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 7869: 007ba0d8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 7870: 00d6df18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 7871: 0074a3b4 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 7871: 0074a38c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 7872: 00cb6838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 7873: 00376fe4 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 7874: 005885e8 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 7875: 00535b24 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 7876: 00d8d1c0 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 7877: 00d6f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 7878: 002c55a8 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 7879: 0027ff80 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 7880: 00935628 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 7881: 00958190 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 7882: 008fbfd8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 7880: 00935600 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 7881: 00958168 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 7882: 008fbfb0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 7883: 00d65544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 7884: 0097f904 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 7884: 0097f8dc 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 7885: 00db2010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_SET_DSTATE │ │ │ │ 7886: 00db0d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 7887: 0058d4f0 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 7888: 00946544 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 7888: 0094651c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 7889: 002904b4 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 7890: 00d7c820 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 7891: 00d6b5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 7892: 00db2152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 7893: 00db2258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 7894: 00c6ac9c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 7895: 00db22de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 7896: 00d72784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 7897: 009021e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 7897: 009021b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 7898: 00d6abf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 7899: 00d6e5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 7900: 00cc7d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ 7901: 005da460 48 FUNC GLOBAL DEFAULT 12 helper_store_40x_pid │ │ │ │ - 7902: 00826ec8 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 7902: 00826ea0 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 7903: 00db130e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 7904: 006eb37c 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 7904: 006eb354 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 7905: 00299d34 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 7906: 00588bd8 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 7907: 00804754 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 7907: 0080472c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 7908: 00d66c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 7909: 0095afe4 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 7909: 0095afbc 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 7910: 00d790b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_GET_EVENT │ │ │ │ 7911: 00db08ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 7912: 002a0bf0 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 7913: 00d73d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ 7914: 00d7048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PATH_EVENT │ │ │ │ - 7915: 00922d98 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ - 7916: 0069d764 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ + 7915: 00922d70 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 7916: 0069d73c 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ 7917: 00db2394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 7918: 005c8320 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 7919: 00db1172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_UNMAP_DSTATE │ │ │ │ 7920: 00db10f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 7921: 00d7ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 7922: 00d72050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 7923: 00d71d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ @@ -7930,650 +7930,650 @@ │ │ │ │ 7926: 004f4cec 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 7927: 00492c14 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 7928: 002923b0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 7929: 00db1f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 7930: 00db1600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 7931: 00db0562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 7932: 00db0910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 7933: 009b85cc 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 7933: 009b85a4 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 7934: 00db0964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 7935: 00d642f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 7936: 007f5a24 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 7936: 007f59fc 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 7937: 002a3768 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 7938: 00dafd25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 7939: 002a37c8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 7940: 00d6ad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 7941: 0081d148 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 7941: 0081d120 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 7942: 00d79e2c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 7943: 00db0134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 7944: 009b99a4 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 7944: 009b997c 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 7945: 00db0768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 7946: 00810f84 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 7946: 00810f5c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 7947: 005386a4 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 7948: 0058ee50 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 7949: 00d771ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 7950: 00d66dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 7951: 00957df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 7952: 0074be50 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 7953: 0096a0a8 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 7951: 00957dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 7952: 0074be28 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 7953: 0096a080 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 7954: 00537e24 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 7955: 00db0512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 7956: 0084a88c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 7957: 008f264c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 7958: 007fd718 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 7956: 0084a864 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 7957: 008f2624 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 7958: 007fd6f0 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 7959: 00506200 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 7960: 008c7498 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ - 7961: 00b2b088 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ - 7962: 00743d50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 7963: 009a0434 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 7960: 008c7470 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 7961: 00b2b068 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 7962: 00743d28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 7963: 009a040c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 7964: 00db1b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 7965: 00daff80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 7966: 00d6b750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 7967: 00db1ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 7968: 00d6a7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 7969: 00817344 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 7970: 0084921c 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 7969: 0081731c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 7970: 008491f4 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 7971: 002532ac 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 7972: 00dafe42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 7973: 005dba70 380 FUNC GLOBAL DEFAULT 12 ppc_cpu_tlb_fill │ │ │ │ 7974: 00db211e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 7975: 00d739ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 7976: 00968fb4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 7976: 00968f8c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 7977: 00cb4a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 7978: 005d7440 1920 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 7979: 00d72280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 7980: 0098c860 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 7981: 009ae12c 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 7982: 008b91d8 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 7980: 0098c838 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 7981: 009ae104 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 7982: 008b91b0 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 7983: 00db1474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 7984: 00512a7c 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 7985: 00d79b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 7986: 00c7e2ec 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 7987: 0028b6a0 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 7988: 002eafc0 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 7989: 00db00da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 7990: 00db28a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 7991: 00745c04 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 7991: 00745bdc 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 7992: 00d6be30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 7993: 00db218c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 7994: 00817334 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 7995: 0070f8c0 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 7994: 0081730c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 7995: 0070f898 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 7996: 00d71b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 7997: 00d6a694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 7998: 003129ec 96 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 7999: 00db0038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8000: 0095c650 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8000: 0095c628 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8001: 00db014c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8002: 0064c048 4 FUNC GLOBAL DEFAULT 12 spr_noaccess │ │ │ │ 8003: 00dafe78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8004: 002ed744 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8005: 00db13ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8006: 00d6f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8007: 00d6db68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8008: 00d7754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8009: 00db16ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8010: 00d73a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8011: 0074a08c 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8011: 0074a064 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8012: 00d7b758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8013: 00db1c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8014: 00db0698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8015: 0096b45c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8016: 007503a8 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8015: 0096b434 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8016: 00750380 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8017: 0029245c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8018: 00db06a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8019: 007e6cdc 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8020: 0077d330 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8019: 007e6cb4 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8020: 0077d308 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8021: 00624f48 524 FUNC GLOBAL DEFAULT 12 helper_DENBCD │ │ │ │ 8022: 00d70a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8023: 0026fa94 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8024: 00db083e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8025: 00db1810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8026: 006f7218 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8027: 00956f7c 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8026: 006f71f0 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8027: 00956f54 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8028: 00db1398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8029: 0092746c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8029: 00927444 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8030: 00db0f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8031: 00965d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8031: 00965d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8032: 00d6d868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8033: 00db2148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8034: 0073e220 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8034: 0073e1f8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8035: 003243ec 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8036: 00db1f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8037: 006d5128 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8038: 008bdec0 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8037: 006d5100 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8038: 008bde98 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8039: 0029a0a0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8040: 00d7a554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8041: 0029453c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8042: 00db0994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8043: 00db042c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8044: 00d7acc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 8045: 007d79a0 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8045: 007d7978 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8046: 00c7d900 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8047: 0064b894 444 FUNC GLOBAL DEFAULT 12 helper_store_hdecr │ │ │ │ 8048: 0044dbe8 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8049: 00db0dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8050: 00db0e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8051: 00d760a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8052: 00d6cf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8053: 00db08fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8054: 002950b4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8055: 00d7060c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_PARSE_VECTOR_EVENT │ │ │ │ 8056: 00db0934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8057: 00b0c4c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8058: 00940808 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8059: 00858258 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8060: 00901d90 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8057: 00b0c4a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8058: 009407e0 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8059: 00858230 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8060: 00901d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8061: 00d6a144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8062: 0029c294 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8063: 0074417c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8063: 00744154 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8064: 00cb49cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8065: 00988654 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8065: 0098862c 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8066: 00575c14 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8067: 008a8bec 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8067: 008a8bc4 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8068: 00d78ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8069: 00db1fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_FP_IGNORE_DSTATE │ │ │ │ 8070: 00383248 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8071: 004f4c50 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8072: 00db1ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8073: 00db16cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8074: 009263a8 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8074: 00926380 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8075: 00d7976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8076: 0093bdd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8076: 0093bda8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8077: 00db1332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8078: 00856644 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8078: 0085661c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8079: 00d66e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8080: 00d7066c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_EVENT │ │ │ │ 8081: 00d68f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8082: 00db0e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8083: 00cb8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8084: 00db1762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8085: 00db22ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8086: 0073b3d8 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8086: 0073b3b0 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8087: 00db0d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8088: 008f3c14 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8088: 008f3bec 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8089: 00db098e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8090: 00987944 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8090: 0098791c 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8091: 00d6c070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8092: 00d78c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8093: 008fa77c 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8093: 008fa754 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8094: 00d7bd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8095: 00d6fe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8096: 00d76f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8097: 00db0c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8098: 009bf03c 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8098: 009bf014 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8099: 00d7417c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8100: 00db022a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8101: 003db024 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8102: 0090909c 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8103: 0071d628 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8102: 00909074 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8103: 0071d600 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8104: 00db036a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8105: 009ab990 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8105: 009ab968 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8106: 00db1694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8107: 00bc62ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8108: 0069e964 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ + 8108: 0069e93c 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ 8109: 00d76e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8110: 0096cbb8 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8111: 009a9d7c 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8110: 0096cb90 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8111: 009a9d54 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8112: 00d7347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8113: 00db114e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8114: 00d6ab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8115: 00d6b420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8116: 0090b1d8 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8116: 0090b1b0 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8117: 005cfacc 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8118: 00d7687c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8119: 007f4e48 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8120: 0070ccd8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8119: 007f4e20 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8120: 0070ccb0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8121: 0062ea94 352 FUNC GLOBAL DEFAULT 12 helper_xvnmadddp │ │ │ │ 8122: 00d78820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 8123: 0069d534 192 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ + 8123: 0069d50c 192 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ 8124: 002e8aec 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8125: 00404280 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8126: 0073e104 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8126: 0073e0dc 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8127: 0058087c 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8128: 00d673a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8129: 008e2d94 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8129: 008e2d6c 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8130: 0043b250 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8131: 0029ded8 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8132: 00db1d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8133: 002a8ff8 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8134: 0090bf3c 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8134: 0090bf14 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8135: 00db00d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8136: 00d65434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 8137: 0073d420 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8137: 0073d3f8 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8138: 00db1902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8139: 00d6cfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8140: 00d64e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8141: 00db0cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8142: 00b0c0e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8142: 00b0c0c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8143: 005a5b24 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8144: 00d6ba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8145: 00d7a584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8146: 00db218a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8147: 00d77dc8 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8148: 00959bbc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8148: 00959b94 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8149: 00292500 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8150: 0084bf38 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8150: 0084bf10 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8151: 00d6b710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8152: 007800d0 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8152: 007800a8 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8153: 00582d88 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8154: 0064b44c 72 FUNC GLOBAL DEFAULT 12 helper_book3s_trace │ │ │ │ 8155: 00d79250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8156: 00331e8c 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8157: 00db034a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8158: 0028b728 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8159: 00db1684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8160: 00c78870 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ - 8161: 007010dc 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8161: 007010b4 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8162: 00d71b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8163: 0055e670 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8164: 00daffd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8165: 0028b718 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8166: 00769190 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8167: 0075797c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8166: 00769168 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8167: 00757954 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8168: 00d6fd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8169: 00d6b490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8170: 00db1490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8171: 00cc41c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4 │ │ │ │ 8172: 00db0d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8173: 00d6d9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8174: 0081791c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8174: 008178f4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8175: 00db152c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8176: 005a0124 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8177: 002a38e8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8178: 00db1a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8179: 00db0ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8180: 00d7376c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8181: 00d63ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8182: 00d6aa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8183: 00799b54 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8183: 00799b2c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8184: 00db148c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8185: 00953768 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8186: 008fac10 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8185: 00953740 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8186: 008fabe8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8187: 00d76aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8188: 00628e4c 160 FUNC GLOBAL DEFAULT 12 helper_FSUBS │ │ │ │ 8189: 00db1db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8190: 00788420 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8190: 007883f8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8191: 00dafe94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8192: 00568b4c 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8193: 00d64b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8194: 00cb4948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8195: 004680a8 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8196: 00d71a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8197: 00db1024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8198: 00dafd82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8199: 0052afd4 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8200: 00cc6a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULSP │ │ │ │ 8201: 00cc7030 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXSP │ │ │ │ 8202: 00db086c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8203: 00b2d914 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8204: 007b0040 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8203: 00b2d8f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8204: 007b0018 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8205: 00db211a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8206: 00d775ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8207: 0026ca90 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8208: 007b9bf8 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8208: 007b9bd0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8209: 00db0354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8210: 00d69dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8211: 00db1560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8212: 00db0778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8213: 0053a238 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8214: 00db036e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8215: 00568724 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8216: 00db158c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8217: 00797f84 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8217: 00797f5c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8218: 00db04a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8219: 008bce18 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8219: 008bcdf0 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8220: 00db1a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8221: 009632ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8221: 00963284 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8222: 00db1e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8223: 00cb6310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8224: 00745880 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8225: 008a6340 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8224: 00745858 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8225: 008a6318 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8226: 00dafd39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8227: 0044a168 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8228: 009784e8 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8228: 009784c0 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8229: 00528f28 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8230: 002d84ac 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8231: 0071eec4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8231: 0071ee9c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8232: 00d6fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8233: 00cc1678 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsdiv │ │ │ │ 8234: 00db00b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8235: 00958e98 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8235: 00958e70 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8236: 00db0946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8237: 00858988 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8238: 00808780 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8237: 00858960 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8238: 00808758 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8239: 0051b954 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8240: 00d6642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8241: 00db02fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8242: 00331ef0 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8243: 003c7e54 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8244: 00db0844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8245: 00539b6c 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8246: 0070f3f8 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8246: 0070f3d0 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8247: 00d66000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8248: 00378b9c 180 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ - 8249: 008b8848 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8250: 007e3c20 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8251: 0097e688 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8249: 008b8820 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8250: 007e3bf8 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8251: 0097e660 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8252: 00db2092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8253: 00d735ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8254: 0062a568 132 FUNC GLOBAL DEFAULT 12 helper_evfststeq │ │ │ │ 8255: 00daffa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8256: 00db180a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8257: 00c7bb78 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8258: 00966574 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8258: 0096654c 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8259: 00257aa0 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8260: 00d7018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_READB_EVENT │ │ │ │ 8261: 00db0f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8262: 00db1de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 8263: 007980ac 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8263: 00798084 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8264: 00d65828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8265: 008c1e78 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8265: 008c1e50 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8266: 002e7380 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8267: 0028a998 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8268: 00d66868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8269: 00db1158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8270: 005da148 180 FUNC GLOBAL DEFAULT 12 helper_store_sr │ │ │ │ 8271: 00550f94 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8272: 00db05cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8273: 007c2554 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8273: 007c252c 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8274: 00d7807c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8275: 00d6a204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8276: 008f7eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8276: 008f7ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8277: 00d69d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8278: 0072bfc8 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8279: 008f4924 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8278: 0072bfa0 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8279: 008f48fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8280: 00d75afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8281: 00d771ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8282: 00d712f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8283: 0090ab70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8284: 007fc1c8 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8283: 0090ab48 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8284: 007fc1a0 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8285: 005b2148 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8286: 00d9f5e0 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8287: 00db15e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8288: 008e69d0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8289: 0081e480 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8288: 008e69a8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8289: 0081e458 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8290: 00db21b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8291: 00d653e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8292: 00db082c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8293: 00db09c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 8294: 0075fc44 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 8294: 0075fc1c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8295: 00db1c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8296: 00d654f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8297: 00285de8 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8298: 00947f48 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8299: 0069d10c 160 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ - 8300: 008280a8 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8298: 00947f20 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8299: 0069d0e4 160 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ + 8300: 00828080 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8301: 00db1cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8302: 0062ed54 316 FUNC GLOBAL DEFAULT 12 helper_xvmaddsp │ │ │ │ 8303: 00cb2530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8304: 00d7be2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8305: 00db1a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8306: 00321324 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8307: 006ba3d0 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8307: 006ba3a8 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8308: 00db1d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8309: 008d3544 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8309: 008d351c 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8310: 00db15ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8311: 0055dec4 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8312: 008d1e70 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8312: 008d1e48 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8313: 00db0940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8314: 00db04ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8315: 00d7334c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8316: 007af018 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8316: 007aeff0 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8317: 00db0830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ - 8318: 0069d1ac 160 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ + 8318: 0069d184 160 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ 8319: 00db1f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8320: 002a88a0 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8321: 00d6f524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8322: 00338eec 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8323: 00d71240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8324: 009c7c44 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8324: 009c7c1c 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8325: 003234e8 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8326: 00db0f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8327: 00728a24 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8327: 007289fc 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8328: 00d6bea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8329: 00db0048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8330: 00d6a4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8331: 00db223e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8332: 00db01fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8333: 00d685c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8334: 00cb1cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8335: 00db09c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8336: 00d75e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8337: 00db18b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8338: 00d67c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8339: 00c7b424 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8340: 009786b0 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8340: 00978688 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8341: 00cba52c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8342: 0090922c 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8342: 00909204 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8343: 00db008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8344: 00cba54c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8345: 0036f750 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8346: 00cba58c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8347: 0044b614 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8348: 006ac980 224 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ - 8349: 008a9158 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8348: 006ac958 224 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ + 8349: 008a9130 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8350: 00d7aad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8351: 00992330 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8352: 0069f304 892 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ - 8353: 008fc5a4 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8351: 00992308 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8352: 0069f2dc 892 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ + 8353: 008fc57c 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8354: 00d638c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8355: 00dafe58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8356: 00388084 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ - 8357: 009801a8 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 8358: 00782910 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 8357: 00980180 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8358: 007828e8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8359: 00d7733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8360: 00d74db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8361: 00321d3c 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8362: 00283950 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8363: 008ff0a0 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8363: 008ff078 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8364: 0064ad1c 100 FUNC GLOBAL DEFAULT 12 powerpc_checkstop │ │ │ │ 8365: 00db017c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8366: 00d7acd0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8367: 007f1abc 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 8368: 0077b6dc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 8367: 007f1a94 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8368: 0077b6b4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8369: 00db28f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8370: 0062a78c 24 FUNC GLOBAL DEFAULT 12 helper_efdcfsid │ │ │ │ 8371: 0044e420 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8372: 007f3f28 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8372: 007f3f00 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8373: 0062a4dc 140 FUNC GLOBAL DEFAULT 12 helper_evfststgt │ │ │ │ 8374: 00ccfbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrefp │ │ │ │ - 8375: 009c7b58 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8375: 009c7b30 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8376: 00cc94cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxws │ │ │ │ 8377: 006340cc 288 FUNC GLOBAL DEFAULT 12 helper_XSCVQPUQZ │ │ │ │ 8378: 00d6f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8379: 008c6078 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8379: 008c6050 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8380: 00db0452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8381: 0057c3e0 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8382: 00cd16bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWE │ │ │ │ - 8383: 007b02fc 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8383: 007b02d4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8384: 00d71860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8385: 0044c36c 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8386: 008c73e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8386: 008c73b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8387: 00391cd4 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8388: 00d742ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8389: 00db1dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8390: 00db22c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8391: 009c7a3c 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8391: 009c7a14 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 8392: 00db122c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_CONFIGURED_DSTATE │ │ │ │ - 8393: 009bbff4 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8393: 009bbfcc 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8394: 00d6a664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8395: 0096d1fc 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8395: 0096d1d4 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8396: 00db104a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8397: 00db1f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8398: 00d6b6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8399: 00d79e00 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8400: 00d71dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8401: 00db0368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8402: 00295308 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8403: 00285ef4 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8404: 009109d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8405: 008f805c 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8404: 009109a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8405: 008f8034 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8406: 005cd580 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8407: 0097eae4 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8407: 0097eabc 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8408: 002a229c 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8409: 00980078 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8410: 007f1b20 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8409: 00980050 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8410: 007f1af8 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8411: 00db2376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8412: 00daff72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8413: 00db0a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8414: 00db0772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8415: 00d69ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8416: 002895cc 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8417: 00339f40 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8418: 00db17b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8419: 002a7aa0 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8420: 00db1a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8421: 0093d380 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8421: 0093d358 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8422: 002e9c94 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8423: 00d644a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8424: 00d9f4dc 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8425: 00d7390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8426: 0095a6bc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8426: 0095a694 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8427: 00383744 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8428: 00db0a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8429: 0062c7dc 316 FUNC GLOBAL DEFAULT 12 helper_xsredp │ │ │ │ 8430: 00d7958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8431: 0090269c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8432: 008aa984 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8431: 00902674 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8432: 008aa95c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8433: 0053d248 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8434: 00db1352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 8435: 00793b7c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8436: 006ccbf4 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8435: 00793b54 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 8436: 006ccbcc 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8437: 00382828 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8438: 009ade28 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8438: 009ade00 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8439: 005374b8 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 8440: 0075dc90 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 8440: 0075dc68 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8441: 003bbe54 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8442: 0099b804 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8443: 009357f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8444: 008c1b18 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 8445: 008db740 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8442: 0099b7dc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8443: 009357cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8444: 008c1af0 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8445: 008db718 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8446: 00d7a744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8447: 00c7e660 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8448: 00cc2a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_exp │ │ │ │ - 8449: 00788048 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 8449: 00788020 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8450: 00d69090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8451: 00d796ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 8452: 006ad72c 436 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ + 8452: 006ad704 436 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ 8453: 00d7782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 8454: 0077a1b8 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 8454: 0077a190 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8455: 00511a84 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8456: 00d6e5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8457: 00888634 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8457: 0088860c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8458: 00db1260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_DSTATE │ │ │ │ 8459: 00d69190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8460: 008bdc00 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8460: 008bdbd8 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8461: 00dafe3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8462: 00ccc544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsumsws │ │ │ │ 8463: 00d6b9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8464: 004041f4 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8465: 00cb65a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8466: 00957d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8466: 00957d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8467: 00cd2a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfid │ │ │ │ 8468: 00376e14 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8469: 00db1f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 8470: 00769c94 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 8470: 00769c6c 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8471: 00db0c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8472: 00d64bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8473: 0032c148 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8474: 00db03c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8475: 002feca4 84 FUNC GLOBAL DEFAULT 12 GUS_irqrequest │ │ │ │ 8476: 00db178e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8477: 006e6150 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8477: 006e6128 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8478: 00db1cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8479: 00d6e278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8480: 00537ee4 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8481: 00978870 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8482: 0092685c 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8481: 00978848 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8482: 00926834 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8483: 002a7d74 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8484: 004625b8 332 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8485: 0096deb4 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8485: 0096de8c 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8486: 00d6d4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8487: 007e2a50 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8487: 007e2a28 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8488: 00db0fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8489: 0040aac8 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8490: 00d7adf0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 8491: 00cc7f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_brinc │ │ │ │ - 8492: 008cb4a0 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8492: 008cb478 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8493: 0063e5e4 120 FUNC GLOBAL DEFAULT 12 helper_vmaddfp │ │ │ │ 8494: 00db0ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8495: 00d7b1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8496: 00d74c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8497: 00cc6a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVSP │ │ │ │ 8498: 00cb4ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8499: 002f28bc 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 8500: 00824b4c 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8500: 00824b24 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8501: 00db11e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_WRITE_DSTATE │ │ │ │ 8502: 00cb607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ - 8503: 006afb14 916 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ + 8503: 006afaec 916 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ 8504: 00db1b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8505: 00935d50 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8505: 00935d28 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8506: 005d0638 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8507: 00dafea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8508: 0094b25c 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8508: 0094b234 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8509: 00db133c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8510: 00d6b220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8511: 00330678 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 8512: 00d703dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_READ_EVENT │ │ │ │ - 8513: 00b2eaf0 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 8514: 0077fb00 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 8513: 00b2ead0 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8514: 0077fad8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8515: 00d68f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8516: 002ebf7c 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8517: 00db1c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8518: 0094478c 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8518: 00944764 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8519: 00571804 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8520: 00db03c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8521: 00d6f6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8522: 00cb5104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8523: 00b9d8e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8523: 00b9d8c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8524: 00d6f034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8525: 00db28e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8526: 00d6d078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8527: 00db0ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REQUEST_DSTATE │ │ │ │ 8528: 00dafd2f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8529: 00db057c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8530: 00d7af00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8531: 0092ed04 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8532: 006e6eac 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8531: 0092ecdc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8532: 006e6e84 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8533: 00d65654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8534: 00d69e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8535: 005060b4 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8536: 008ff354 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8536: 008ff32c 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8537: 00d770cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8538: 007f39dc 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8538: 007f39b4 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8539: 00d7684c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8540: 00db0520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8541: 009983f0 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8541: 009983c8 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8542: 00d687d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8543: 00927204 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8544: 008eb3f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8545: 00919168 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8543: 009271dc 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8544: 008eb3cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8545: 00919140 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8546: 00d6df68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8547: 00d67404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8548: 00d7717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8549: 00db0748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8550: 00d71230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 8551: 00285ff4 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ - 8552: 00742b68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8553: 009d1648 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8552: 00742b40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 8553: 009d1620 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8554: 00db0a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8555: 003128a8 96 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8556: 00d720c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 8557: 00db11f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROPLEN_DSTATE │ │ │ │ - 8558: 0080240c 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 8559: 00782ca0 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 8558: 008023e4 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8559: 00782c78 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8560: 00648ce8 4 FUNC GLOBAL DEFAULT 12 helper_vcipherlast │ │ │ │ 8561: 00db1b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8562: 00db148e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8563: 00728e34 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8564: 007e2a1c 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8563: 00728e0c 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8564: 007e29f4 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8565: 00db0096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8566: 00db0046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 8567: 00797240 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8568: 009112cc 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8567: 00797218 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 8568: 009112a4 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8569: 00d7403c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8570: 00db08da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8571: 00d64440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8572: 00cc9f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxds │ │ │ │ 8573: 00db1f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8574: 00db10b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8575: 00db0d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8585,815 +8585,815 @@ │ │ │ │ 8581: 0057d2f0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8582: 00d7372c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8583: 00db20b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8584: 002abbbc 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8585: 00db11ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PATH_DSTATE │ │ │ │ 8586: 00d783e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ 8587: 00ccaa74 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvhpdp │ │ │ │ - 8588: 007f2a50 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8588: 007f2a28 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8589: 00db0140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8590: 00cd4e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQQ │ │ │ │ - 8591: 007ceb70 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8591: 007ceb48 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8592: 00d6bcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 8593: 0079791c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 8593: 007978f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8594: 00d645a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8595: 00db042e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8596: 00db1dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8597: 00d76148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8598: 00ccf19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbox │ │ │ │ - 8599: 0084ae50 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8600: 007e6320 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8601: 0090ba34 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 8602: 0077d9f4 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 8599: 0084ae28 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8600: 007e62f8 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8601: 0090ba0c 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8602: 0077d9cc 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8603: 00db2570 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8604: 008ffa54 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8604: 008ffa2c 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8605: 00db00e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ 8606: 00cd129c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipherlast │ │ │ │ - 8607: 00960158 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8608: 009be8dc 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8607: 00960130 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8608: 009be8b4 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8609: 005adfac 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 8610: 00636824 324 FUNC GLOBAL DEFAULT 12 helper_xvrspic │ │ │ │ - 8611: 00914438 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8612: 00958434 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8611: 00914410 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8612: 0095840c 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8613: 00d6ad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8614: 00cd4398 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTSQRT │ │ │ │ 8615: 00d767fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8616: 009a9b20 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8616: 009a9af8 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8617: 0062a460 124 FUNC GLOBAL DEFAULT 12 helper_evfststlt │ │ │ │ 8618: 00d7adc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8619: 00db2924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8620: 00db0b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8621: 00db0d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8622: 009566e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8622: 009566c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8623: 00db0628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8624: 006eb1b4 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8624: 006eb18c 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8625: 00ccb230 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpuwz │ │ │ │ 8626: 00db1ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 8627: 007976a8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 8627: 00797680 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8628: 00636968 364 FUNC GLOBAL DEFAULT 12 helper_xvrspim │ │ │ │ 8629: 00d753b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8630: 00db0e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8631: 00385d6c 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8632: 00d7b01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8633: 00636ad4 364 FUNC GLOBAL DEFAULT 12 helper_xvrspip │ │ │ │ 8634: 005adaf4 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8635: 002a358c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8636: 005ad16c 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8637: 00d68970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8638: 00d64310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8639: 00b9d8e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8639: 00b9d8c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8640: 00d6b480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8641: 00d78c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8642: 00db2188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8643: 0062ad1c 88 FUNC GLOBAL DEFAULT 12 helper_efdtsteq │ │ │ │ 8644: 00db0e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8645: 0063058c 80 FUNC GLOBAL DEFAULT 12 helper_xscmpodp │ │ │ │ 8646: 00636c40 364 FUNC GLOBAL DEFAULT 12 helper_xvrspiz │ │ │ │ 8647: 00db08fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8648: 00d6a614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8649: 0057a078 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8650: 00d72b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 8651: 00718b70 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8652: 007c0af4 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8651: 00718b48 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 8652: 007c0acc 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8653: 00d66e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8654: 00db050c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8655: 0062fd54 216 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQDP │ │ │ │ 8656: 00d6650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8657: 0028e388 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8658: 002d8ddc 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8659: 00db1962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 8660: 00796e54 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 8660: 00796e2c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8661: 00c7d708 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8662: 00db221a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8663: 007f1018 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8663: 007f0ff0 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8664: 00d6bc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8665: 00db0508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8666: 00920ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8667: 00950fbc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8666: 00920fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8667: 00950f94 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8668: 002aa1fc 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ 8669: 00cd4a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTQPQ │ │ │ │ - 8670: 008db56c 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8670: 008db544 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8671: 002a2180 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8672: 0090ac28 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8673: 00945c24 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8674: 00965aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8672: 0090ac00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8673: 00945bfc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8674: 00965a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8675: 00d79a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8676: 00d68fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8677: 003221c4 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8678: 00d7701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8679: 009c9708 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8679: 009c96e0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8680: 002cdcf4 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8681: 0062b2a4 292 FUNC GLOBAL DEFAULT 12 helper_XSSUBDP │ │ │ │ 8682: 00d72d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8683: 0043d950 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8684: 002c0ff0 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8685: 0095e228 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8685: 0095e200 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8686: 002a4220 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 8687: 0077d294 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 8687: 0077d26c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8688: 00d6fd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ - 8689: 009c7468 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 8689: 009c7440 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 8690: 00cc1780 132 OBJECT GLOBAL DEFAULT 24 helper_info_efssub │ │ │ │ - 8691: 0098a394 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 8692: 009a6900 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8691: 0098a36c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 8692: 009a68d8 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8693: 002984e4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8694: 009c827c 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 8695: 00707e50 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8696: 008081a8 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8694: 009c8254 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8695: 00707e28 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 8696: 00808180 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8697: 00db208e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8698: 00d72874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8699: 0027e648 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8700: 003a2990 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8701: 00289c90 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 8702: 0079480c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 8702: 007947e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8703: 00db2096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8704: 005cd940 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8705: 00db1536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8706: 00cb3df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8707: 00d76e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8708: 0080f618 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8708: 0080f5f0 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8709: 00d67b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8710: 0080884c 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8710: 00808824 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8711: 00db201e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8712: 00db2078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8713: 00d644c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8714: 00db09ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8715: 003adc94 964 FUNC GLOBAL DEFAULT 12 mos6522_read │ │ │ │ 8716: 00d65204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8717: 00d7022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_CPU_EVENT │ │ │ │ 8718: 00643f70 52 FUNC GLOBAL DEFAULT 12 helper_vpkudum │ │ │ │ - 8719: 0095eb28 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8720: 00917944 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8721: 008f2fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8719: 0095eb00 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8720: 0091791c 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8721: 008f2f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8722: 00d77c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8723: 00dafdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8724: 0044853c 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8725: 0080814c 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8725: 00808124 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8726: 00643cf4 236 FUNC GLOBAL DEFAULT 12 helper_vpkudus │ │ │ │ 8727: 00d74af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8728: 00d692f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8729: 00cb39d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8730: 008f4e38 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8730: 008f4e10 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8731: 00d6ab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8732: 0062acc0 92 FUNC GLOBAL DEFAULT 12 helper_efdtstgt │ │ │ │ 8733: 00d6a034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8734: 00d696ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8735: 00db037e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8736: 00321a08 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ - 8737: 007ba580 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 8738: 0077ff40 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8739: 00978a0c 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8740: 00980ef8 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8737: 007ba558 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8738: 0077ff18 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 8739: 009789e4 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8740: 00980ed0 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8741: 00db12ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8742: 00440858 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 8743: 00782c38 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8744: 0093e020 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8743: 00782c10 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 8744: 0093dff8 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8745: 0044f278 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8746: 00b9d8ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8747: 009b0824 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8746: 00b9d88c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8747: 009b07fc 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8748: 00d657b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8749: 0026ea70 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8750: 00cc22d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRES │ │ │ │ 8751: 00db0798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8752: 00db089e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8753: 00d649c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8754: 00283744 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8755: 00284450 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8756: 00c7dcf0 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8757: 006ba494 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8757: 006ba46c 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 8758: 00db156c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 8759: 0091c70c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 8760: 00950490 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 8759: 0091c6e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 8760: 00950468 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 8761: 00db1c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 8762: 00d7a5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 8763: 00d716d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 8764: 00db1266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_PVR_DSTATE │ │ │ │ 8765: 00cbe318 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 8766: 00d688f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 8767: 00d706ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_EVENT │ │ │ │ 8768: 00528c58 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 8769: 00536f68 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 8770: 00914de8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 8770: 00914dc0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 8771: 00db07b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 8772: 007cf640 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 8772: 007cf618 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 8773: 0060c478 8 FUNC GLOBAL DEFAULT 12 ppc_store_msr │ │ │ │ 8774: 00db078c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 8775: 00740fac 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 8776: 0096bb60 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 8775: 00740f84 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 8776: 0096bb38 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 8777: 00298590 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 8778: 0095856c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 8778: 00958544 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 8779: 00bc5f44 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 8780: 002e89a4 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 8781: 00741e54 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 8782: 00980274 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 8781: 00741e2c 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 8782: 0098024c 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 8783: 005873a0 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 8784: 00d71940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 8785: 0099a008 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 8785: 00999fe0 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 8786: 00db0c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 8787: 00d74b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 8788: 00433c9c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 8789: 00db0f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 8790: 00db0c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 8791: 00db18a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 8792: 0056c034 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 8793: 002ea084 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 8794: 00db19cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 8795: 004f05ec 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 8796: 00797b9c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 8796: 00797b74 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 8797: 00d66bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 8798: 0095c9f0 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 8798: 0095c9c8 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 8799: 0028a4ac 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 8800: 0031d78c 388 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 8801: 005b9eac 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 8802: 00745be8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 8802: 00745bc0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 8803: 00db0a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 8804: 00db0428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 8805: 00db1dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 8806: 00811128 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 8806: 00811100 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 8807: 00cb3d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 8808: 00d668b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 8809: 00d7b7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 8810: 00720a04 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 8810: 007209dc 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 8811: 00db1fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_DSTATE │ │ │ │ 8812: 00d6d0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 8813: 007b99d8 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 8813: 007b99b0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 8814: 0052b4f8 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 8815: 002eea38 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 8816: 00d71f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 8817: 00db0042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 8818: 00d69060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 8819: 00dafd88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 8820: 00d7421c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 8821: 005282c4 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 8822: 00ce0210 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 8823: 00db061e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 8824: 0094947c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 8824: 00949454 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 8825: 00334800 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 8826: 00d71150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 8827: 00d78b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 8828: 00d7b598 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 8829: 0074a148 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 8830: 00938a50 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 8829: 0074a120 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 8830: 00938a28 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 8831: 005e1c54 356 FUNC GLOBAL DEFAULT 12 store_40x_pit │ │ │ │ 8832: 002e5f80 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 8833: 00cb394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 8834: 00d68454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 8835: 00db1990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 8836: 0077feb0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 8837: 0071f7c0 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 8836: 0077fe88 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 8837: 0071f798 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 8838: 00cd1d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_hi │ │ │ │ 8839: 00444cbc 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 8840: 00d707ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PUT_EVENT │ │ │ │ - 8841: 0096b7f4 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 8841: 0096b7cc 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 8842: 00d74bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 8843: 00c7b3d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 8844: 005df7d8 136 FUNC GLOBAL DEFAULT 12 ppc40x_chip_reset │ │ │ │ 8845: 00d700dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_ENABLE_EVENT │ │ │ │ - 8846: 0070d128 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 8846: 0070d100 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 8847: 00d75324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 8848: 00db10a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 8849: 00d7713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 8850: 00db107e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 8851: 002e7664 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 8852: 00929f68 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 8853: 00701070 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 8854: 007591a8 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 8852: 00929f40 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 8853: 00701048 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 8854: 00759180 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 8855: 00c7d7e8 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 8856: 0096c5a4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 8856: 0096c57c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 8857: 00377bcc 88 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 8858: 0092fba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 8859: 0098756c 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 8858: 0092fb7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 8859: 00987544 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 8860: 00db1f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 8861: 005cf20c 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 8862: 00db1eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 8863: 00db194c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 8864: 00941420 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 8864: 009413f8 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 8865: 002a352c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 8866: 008654cc 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 8866: 008654a4 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 8867: 00618900 172 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr │ │ │ │ - 8868: 008108e4 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 8868: 008108bc 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 8869: 0026cc2c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 8870: 002a7850 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 8871: 0044da2c 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 8872: 00db1e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 8873: 0043e0ac 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 8874: 0062efcc 316 FUNC GLOBAL DEFAULT 12 helper_xvnmaddsp │ │ │ │ - 8875: 009385cc 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 8875: 009385a4 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 8876: 00db0350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 8877: 007974f4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 8878: 008d9cac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 8879: 008ad3dc 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 8877: 007974cc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 8878: 008d9c84 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 8879: 008ad3b4 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 8880: 00d7af40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 8881: 00921110 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 8882: 00719d60 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 8881: 009210e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 8882: 00719d38 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 8883: 00326010 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 8884: 00db107a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ - 8885: 009cf134 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 8885: 009cf10c 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 8886: 00298170 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 8887: 00db1cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 8888: 00d68694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 8889: 00d72340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 8890: 00d65f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 8891: 00db0978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 8892: 00db1fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_WRITE_DSTATE │ │ │ │ 8893: 00d766dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 8894: 00db10ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 8895: 00d6e068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 8896: 0075114c 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 8896: 00751124 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 8897: 00d6ad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 8898: 0051f64c 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 8899: 00370438 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 8900: 002a0c7c 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 8901: 00db0be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 8902: 006326a8 316 FUNC GLOBAL DEFAULT 12 helper_xscvspdp │ │ │ │ 8903: 00db0f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 8904: 00ccbf98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp │ │ │ │ 8905: 00433f1c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 8906: 00d6d328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 8907: 00db0286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 8908: 00db0606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 8909: 009ae240 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 8909: 009ae218 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 8910: 00da7658 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 8911: 00391fe0 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 8912: 00d6b9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 8913: 006e7010 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 8913: 006e6fe8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 8914: 00630fb8 308 FUNC GLOBAL DEFAULT 12 helper_XSMINCDP │ │ │ │ 8915: 0036f3d8 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 8916: 004f3254 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 8917: 00db162e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 8918: 00db176e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 8919: 005250e8 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 8920: 009251a8 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 8921: 0095026c 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 8920: 00925180 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 8921: 00950244 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 8922: 00c6ae6c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 8923: 0091115c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 8924: 00902464 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 8925: 00797da0 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 8923: 00911134 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 8924: 0090243c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 8925: 00797d78 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 8926: 00db024a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 8927: 006e35d4 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 8928: 008a69a8 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 8927: 006e35ac 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 8928: 008a6980 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 8929: 00db03c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 8930: 00db03fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 8931: 00db00d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 8932: 00d78690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 8933: 00587a20 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 8934: 00d7407c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 8935: 007b564c 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 8936: 00998510 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 8935: 007b5624 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 8936: 009984e8 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 8937: 00d75d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 8938: 009aa28c 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 8939: 0093c55c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 8938: 009aa264 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 8939: 0093c534 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 8940: 00d69cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 8941: 009b516c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 8941: 009b5144 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 8942: 00d6ddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 8943: 00d7b194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 8944: 00298640 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 8945: 00db14c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8946: 0075403c 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 8946: 00754014 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 8947: 0058e414 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 8948: 00cd3084 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHK │ │ │ │ - 8949: 008fe9b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 8950: 0084b16c 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 8949: 008fe988 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 8950: 0084b144 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 8951: 00db0da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 8952: 002a14c4 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 8953: 00db2190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 8954: 00cd05b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsiz │ │ │ │ 8955: 00db0f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 8956: 00db1d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 8957: 00d8d834 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 8958: 00d770ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 8959: 00d64780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 8960: 00904d64 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 8960: 00904d3c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 8961: 00d6bde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 8962: 00d6f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 8963: 00291a68 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 8964: 008efe20 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 8964: 008efdf8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 8965: 00db1550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 8966: 00888104 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 8966: 008880dc 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 8967: 00d682b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 8968: 00db118e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_WRITE_DSTATE │ │ │ │ 8969: 00d683e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 8970: 008e56c4 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 8970: 008e569c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 8971: 002a7864 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 8972: 00b2d8f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 8972: 00b2d8d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 8973: 0028ac24 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 8974: 009c946c 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 8974: 009c9444 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 8975: 0042d5a0 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ 8976: 0062193c 256 FUNC GLOBAL DEFAULT 12 helper_DDIV │ │ │ │ - 8977: 00966008 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 8978: 009c9aa0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 8977: 00965fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 8978: 009c9a78 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 8979: 003aa4f8 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 8980: 00755fac 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 8980: 00755f84 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 8981: 00449be4 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 8982: 008d6840 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 8982: 008d6818 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 8983: 00db0128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 8984: 002cd070 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 8985: 0081e8c8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 8985: 0081e8a0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 8986: 00628eec 160 FUNC GLOBAL DEFAULT 12 helper_FMUL │ │ │ │ - 8987: 00910b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 8987: 00910b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 8988: 00cb3ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 8989: 0038150c 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 8990: 003aa368 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 8991: 008c0644 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 8991: 008c061c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 8992: 00db123c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_CREATE_DSTATE │ │ │ │ - 8993: 007074e8 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 8993: 007074c0 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 8994: 00daff1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 8995: 00d67804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 8996: 00c7e4ec 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 8997: 007994f0 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 8997: 007994c8 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 8998: 00db1704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 8999: 002f5588 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9000: 00d71ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9001: 00961268 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9001: 00961240 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9002: 00402688 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9003: 00d65a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9004: 00db1a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9005: 00cb38c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9006: 004b65a0 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9007: 0062ac6c 84 FUNC GLOBAL DEFAULT 12 helper_efdtstlt │ │ │ │ 9008: 00d64efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9009: 0081f830 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9010: 007f4174 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9009: 0081f808 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9010: 007f414c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9011: 00d64670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9012: 00db0052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9013: 00737bf8 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9014: 006ef4bc 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9013: 00737bd0 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9014: 006ef494 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9015: 00d6d858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9016: 00d7787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9017: 007a3370 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9017: 007a3348 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9018: 005afb0c 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9019: 00db10b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9020: 005cc688 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9021: 00d7b3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9022: 00db2256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9023: 00940d10 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9024: 008d9140 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9025: 009764ec 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9026: 0090ace0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9023: 00940ce8 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9024: 008d9118 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9025: 009764c4 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9026: 0090acb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9027: 00d6c210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9028: 00d69c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9029: 00811a60 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9030: 008a53b0 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9031: 008b84dc 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9029: 00811a38 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9030: 008a5388 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9031: 008b84b4 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9032: 00db1372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9033: 00d7578c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9034: 00d7a844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9035: 00937198 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9035: 00937170 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9036: 00db2886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 9037: 009bded4 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9037: 009bdeac 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9038: 00db0f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9039: 00db04dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9040: 005cbe80 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9041: 00db04de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9042: 0099842c 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9043: 009d31cc 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9044: 0098356c 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9042: 00998404 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9043: 009d31a4 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9044: 00983544 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9045: 005c381c 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9046: 009b5d74 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9046: 009b5d4c 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9047: 002f31e8 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9048: 00966634 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9048: 0096660c 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9049: 0039a2f4 384 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9050: 00d65b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9051: 00db1996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9052: 00d688b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9053: 00334234 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9054: 00db15e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9055: 00db010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9056: 009ba370 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9056: 009ba348 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9057: 00257e00 8 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9058: 00db0bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9059: 00db0d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9060: 00db1cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9061: 00d7a418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 9062: 0090517c 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9063: 007e46a8 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9062: 00905154 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9063: 007e4680 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9064: 0043419c 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9065: 00cd1df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_lo │ │ │ │ 9066: 005ab6e4 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9067: 0090fb6c 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9068: 009654e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9067: 0090fb44 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9068: 009654bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9069: 00d7ab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9070: 00c7e58c 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9071: 00d65f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9072: 00d7bc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9073: 00d6bd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9074: 00ccd7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsubfp │ │ │ │ 9075: 00db2372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9076: 00db1f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9077: 00d6bf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9078: 00921224 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9078: 009211fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9079: 00db1a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9080: 0075b25c 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9081: 0077d570 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9080: 0075b234 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9081: 0077d548 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9082: 00d6fe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9083: 00db2890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9084: 00db1ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9085: 008ceee4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9085: 008ceebc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9086: 00db1e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9087: 0077d924 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9087: 0077d8fc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9088: 00cb649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 9089: 009ace8c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9089: 009ace64 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9090: 00db1494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9091: 0054028c 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9092: 002932f0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9093: 00d708cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_EVENT │ │ │ │ - 9094: 0090abcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9095: 0090bb74 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9094: 0090aba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9095: 0090bb4c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9096: 00db09a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9097: 00ccb7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumb │ │ │ │ - 9098: 00b9d8a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9098: 00b9d884 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9099: 00db0d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9100: 00db177a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9101: 002a33c4 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9102: 00c84948 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9103: 00522610 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9104: 00d724e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9105: 00ccb758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumh │ │ │ │ 9106: 00db16ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9107: 0040b3e0 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9108: 009cb434 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9108: 009cb40c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9109: 00d6e0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9110: 00db071a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9111: 005b0530 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9112: 00c7e264 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9113: 00d6d2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9114: 00d7056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_METHOD_EVENT │ │ │ │ 9115: 00291a78 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9116: 00db22b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9117: 0073dd70 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9117: 0073dd48 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9118: 00db2380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9119: 005cebec 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9120: 008d02c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9121: 0077d484 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9120: 008d029c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9121: 0077d45c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9122: 00db2312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9123: 00b0be50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9123: 00b0be30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9124: 00d6f938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9125: 00cb8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9126: 009b7c74 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9126: 009b7c4c 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9127: 00d643c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9128: 00552458 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9129: 00ccb6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumw │ │ │ │ 9130: 00d695ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9131: 0075a224 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9132: 007f4e50 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9131: 0075a1fc 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9132: 007f4e28 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9133: 00d7784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9134: 00cccd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwum │ │ │ │ 9135: 00d68ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9136: 00db16a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9137: 00757b3c 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9137: 00757b14 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9138: 00db2938 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9139: 00cccb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwus │ │ │ │ 9140: 005b9fdc 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9141: 008e4ff0 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9141: 008e4fc8 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9142: 00283b94 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9143: 00db1db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9144: 006a5b94 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ - 9145: 008d7dd8 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9146: 008e8e18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9144: 006a5b6c 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ + 9145: 008d7db0 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9146: 008e8df0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9147: 00db065e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9148: 00ccd2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdadd │ │ │ │ 9149: 00d6a794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9150: 008df820 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9151: 00807e70 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9150: 008df7f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9151: 00807e48 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9152: 00299f9c 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9153: 00d78460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9154: 00d658f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9155: 00392d8c 824 FUNC GLOBAL DEFAULT 12 adb_request │ │ │ │ 9156: 00db1fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_HALT_DSTATE │ │ │ │ 9157: 00db15e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9158: 009c79a0 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9158: 009c7978 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9159: 00d7796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9160: 00db0eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9161: 00db233c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9162: 008bf3ec 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ - 9163: 0069c64c 384 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ + 9162: 008bf3c4 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9163: 0069c624 384 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ 9164: 00db0298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9165: 008e3e98 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9165: 008e3e70 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9166: 00db2916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9167: 0062c918 388 FUNC GLOBAL DEFAULT 12 helper_xsresp │ │ │ │ 9168: 00db0e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9169: 00917d88 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9169: 00917d60 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9170: 00db0534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9171: 0074dfd0 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9171: 0074dfa8 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9172: 00292658 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9173: 00d6d988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9174: 00db1768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9175: 007975a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9175: 00797578 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9176: 002a3ac8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9177: 00d6a504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9178: 00cd5bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatl │ │ │ │ 9179: 00db0b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_DSTATE │ │ │ │ 9180: 00441da4 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9181: 00db1292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9182: 00d6970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9183: 00d65e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9184: 009906e8 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9184: 009906c0 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9185: 00db28b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9186: 006e7830 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9186: 006e7808 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ 9187: 00cd5b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatu │ │ │ │ - 9188: 008c4b9c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 9189: 007458ec 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 9188: 008c4b74 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9189: 007458c4 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 9190: 00db0e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9191: 005c73dc 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9192: 00db1742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9193: 00d72480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9194: 00d74fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9195: 005c8b9c 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9196: 00d7408c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9197: 00db1bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9198: 00d64a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9199: 009ca120 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9199: 009ca0f8 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9200: 00db0430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9201: 00dafd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9202: 00db09ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9203: 00db0d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9204: 007a8840 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9204: 007a8818 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9205: 00d65af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9206: 00dafe14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9207: 00db09d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9208: 00db0d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9209: 0096a668 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9209: 0096a640 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9210: 00cd4ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCDQ │ │ │ │ - 9211: 007823c8 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 9211: 007823a0 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9212: 00444ad8 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9213: 00d6acec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9214: 00545d08 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9215: 00dafd3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9216: 00db09f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 9217: 0077e14c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 9217: 0077e124 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9218: 00cd3ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEX │ │ │ │ 9219: 00d7038c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_EVENT │ │ │ │ 9220: 00d6a1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9221: 008bcc78 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9221: 008bcc50 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9222: 00d794dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 9223: 00725c74 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9223: 00725c4c 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9224: 002ea37c 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9225: 0074b830 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9226: 007995d4 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9225: 0074b808 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9226: 007995ac 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9227: 003cc984 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9228: 00d66998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9229: 00db1170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_MAP_DSTATE │ │ │ │ 9230: 00db1214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_DSTATE │ │ │ │ 9231: 00312908 116 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9232: 00db06ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9233: 00d68ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9234: 00cccd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhum │ │ │ │ 9235: 005a72fc 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 9236: 0073da24 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 9236: 0073d9fc 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 9237: 00db0464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9238: 008e48c0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9239: 00b2eae8 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9238: 008e4898 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9239: 00b2eac8 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9240: 00cccbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhus │ │ │ │ 9241: 0029dac8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9242: 00d67bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9243: 00db03ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 9244: 007209e4 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9245: 008cf98c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9244: 007209bc 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 9245: 008cf964 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9246: 00d7683c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9247: 00db14dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 9248: 00782324 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 9248: 007822fc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9249: 00d71410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9250: 00cb859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9251: 00292700 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9252: 0099e3b4 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9252: 0099e38c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9253: 00db1218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_POPULATE_DT_DSTATE │ │ │ │ 9254: 00d68800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9255: 00d6d028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9256: 00d72ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9257: 00d7b5a4 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9258: 00d6a894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9259: 002ff01c 1592 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9260: 00db0dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9261: 00db292c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9262: 00d665ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9263: 00d74dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9264: 00d788f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9265: 008c9ae0 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9265: 008c9ab8 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9266: 00445ce0 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9267: 00d6fbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9268: 00d65948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9269: 00db063a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9270: 00d68c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9271: 00d72654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9272: 005c72f8 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9273: 00d68424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9274: 00db0816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9275: 00745bb8 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 9276: 0096cff8 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9275: 00745b90 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9276: 0096cfd0 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9277: 002989d4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9278: 002823e8 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9279: 0063062c 80 FUNC GLOBAL DEFAULT 12 helper_xscmpoqp │ │ │ │ 9280: 00cd0c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_40x_rfci │ │ │ │ - 9281: 00981724 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9281: 009816fc 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9282: 00d6b980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9283: 0027b100 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9284: 00d67030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9285: 00d78b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9286: 008dc86c 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9286: 008dc844 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9287: 00d67204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9288: 009bc7f4 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9288: 009bc7cc 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9289: 00db2198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9290: 003aa4ac 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9291: 00d777dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9292: 0063005c 228 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQQP │ │ │ │ 9293: 003cadc0 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ - 9294: 0069c4a8 64 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ + 9294: 0069c480 64 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ 9295: 00db193c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9296: 00d7414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9297: 00db05ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9298: 0028cbb0 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9299: 00814d7c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9299: 00814d54 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9300: 00d734cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9301: 009c8224 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9301: 009c81fc 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9302: 00db1392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9303: 00db1926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9304: 00db2186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9305: 0055e8a4 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9306: 002bf8a4 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9307: 00db0bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9308: 0040276c 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9309: 00db202e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9310: 00d6ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9311: 00db1244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_NEW_TABLE_DSTATE │ │ │ │ 9312: 00332a04 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9313: 005b0598 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9314: 006a5590 1196 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ - 9315: 00924d18 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 9316: 006a2414 188 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ + 9314: 006a5568 1196 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ + 9315: 00924cf0 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9316: 006a23ec 188 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ 9317: 00ccb968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkpx │ │ │ │ 9318: 00cd3b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEX │ │ │ │ 9319: 00d69f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9320: 00db08b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9321: 00db1572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9322: 00d6f654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9323: 00db1f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9324: 00db0dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9325: 00587ce4 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 9326: 00d74f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 9327: 003dad18 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 9328: 00774824 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 9328: 007747fc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 9329: 002a8cbc 96 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 9330: 00702d28 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 9330: 00702d00 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 9331: 00d77b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 9332: 00d6f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 9333: 005df750 136 FUNC GLOBAL DEFAULT 12 ppc40x_core_reset │ │ │ │ 9334: 00d6957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9335: 00db0cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9336: 00db290a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9337: 00dafec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9338: 00d738bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9339: 004b85e8 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9340: 00d7736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9341: 0085485c 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9342: 007e9f84 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9341: 00854834 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9342: 007e9f5c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ 9343: 0061ea8c 68 FUNC GLOBAL DEFAULT 12 check_tlb_flush │ │ │ │ - 9344: 009b5bfc 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 9345: 00773420 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9346: 008e21c8 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9344: 009b5bd4 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9345: 007733f8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 9346: 008e21a0 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9347: 00db0e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9348: 0027ae20 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9349: 00d7435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 9350: 0075c578 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 9350: 0075c550 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9351: 005375e8 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 9352: 00745b10 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 9353: 00744298 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 9352: 00745ae8 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 9353: 00744270 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 9354: 00cc6b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDDP │ │ │ │ 9355: 00573550 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 9356: 00db197e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9357: 00cd2298 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiduz │ │ │ │ 9358: 00d794ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9359: 00c7e3bc 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9360: 00d6b320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9361: 00cd68b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dump_spr │ │ │ │ 9362: 00db01ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ - 9363: 00717584 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9364: 007afb00 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9365: 00745bfc 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9363: 0071755c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 9364: 007afad8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9365: 00745bd4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9366: 00d78400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9367: 00539640 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9368: 002824f8 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9369: 00940708 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9370: 007b9820 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9369: 009406e0 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9370: 007b97f8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9371: 00db1e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9372: 00cb2d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9373: 00957a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9373: 00957a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9374: 00db0a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9375: 00db22fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9376: 0085e088 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9377: 008d49a8 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 9378: 0077a8c4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 9376: 0085e060 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9377: 008d4980 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9378: 0077a89c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9379: 003163dc 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9380: 00d7ad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9381: 00db0832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9382: 00957fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9382: 00957f9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9383: 00db1174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_ENABLE_DSTATE │ │ │ │ 9384: 00db2278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 9385: 00d6f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9386: 0097fc98 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9386: 0097fc70 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9387: 00db01de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9388: 00968094 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9388: 0096806c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9389: 00d6cfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9390: 002bd590 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9391: 00db002e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9392: 00db0250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9393: 00db01c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9394: 00621404 400 FUNC GLOBAL DEFAULT 12 helper_DSUB │ │ │ │ 9395: 00cb29d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -9402,458 +9402,458 @@ │ │ │ │ 9398: 00c7ebf4 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 9399: 005377ac 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9400: 00db0692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9401: 00d76e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9402: 002927ac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9403: 00db1b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9404: 00db18c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9405: 007209f4 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9405: 007209cc 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ 9406: 00d7031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_STORE_EVENT │ │ │ │ - 9407: 009c8b7c 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9407: 009c8b54 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9408: 00db1bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 9409: 0073801c 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 9409: 00737ff4 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9410: 00d6da68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9411: 00968e60 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9411: 00968e38 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 9412: 00cd000c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmadddp │ │ │ │ 9413: 00db00a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9414: 00db19f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9415: 005ca1a8 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ 9416: 0062b3c8 408 FUNC GLOBAL DEFAULT 12 helper_XSSUBSP │ │ │ │ - 9417: 008131e4 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9417: 008131bc 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9418: 00d76c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 9419: 008295cc 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9419: 008295a4 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9420: 00db197a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9421: 0064aefc 56 FUNC GLOBAL DEFAULT 12 helper_msgclr │ │ │ │ 9422: 0053d194 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9423: 006330fc 336 FUNC GLOBAL DEFAULT 12 helper_xvcvhpsp │ │ │ │ 9424: 002eb6e4 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9425: 00db1a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9426: 003aa110 584 FUNC GLOBAL DEFAULT 12 via_isa_set_irq │ │ │ │ 9427: 00d662bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9428: 006d33c4 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9428: 006d339c 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9429: 00d64530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9430: 00d6b920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9431: 00296ac4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9432: 00c7b394 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9433: 004fd100 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 9434: 00940de8 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9435: 00919eb8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9434: 00940dc0 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9435: 00919e90 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9436: 00db117c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_READ_DSTATE │ │ │ │ 9437: 00d675b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9438: 00755044 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9438: 0075501c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9439: 00d65b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9440: 00d6c1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9441: 00393368 408 FUNC GLOBAL DEFAULT 12 adb_autopoll_block │ │ │ │ 9442: 00d77abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9443: 00756874 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9444: 006eb2fc 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9443: 0075684c 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9444: 006eb2d4 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9445: 00d67314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 9446: 0077aab4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9447: 00756784 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9446: 0077aa8c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 9447: 0075675c 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9448: 00db0a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9449: 00daff82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9450: 00db0876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9451: 00567fa8 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9452: 002c59a4 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9453: 00d6bb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 9454: 0095e33c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9455: 00938fac 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 9456: 009c7e20 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 9457: 00744194 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9458: 007dcad8 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9454: 0095e314 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9455: 00938f84 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9456: 009c7df8 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9457: 0074416c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 9458: 007dcab0 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9459: 00d76edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9460: 009a9308 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9460: 009a92e0 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9461: 00d73d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9462: 00964558 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9463: 006a27e4 184 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ - 9464: 008c8074 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9465: 0096eff8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9462: 00964530 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9463: 006a27bc 184 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ + 9464: 008c804c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9465: 0096efd0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9466: 00d77ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9467: 00d7a804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9468: 0053feb0 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9469: 00d6fbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9470: 009b67c8 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9470: 009b67a0 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9471: 00db0a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9472: 00db05d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9473: 00953918 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9473: 009538f0 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9474: 004ba8b8 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9475: 00db1ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9476: 0028c4e0 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9477: 00467730 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9478: 008cc3f0 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9478: 008cc3c8 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ 9479: 00cc9e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxws │ │ │ │ - 9480: 00937e4c 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9481: 009bc5f0 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9480: 00937e24 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9481: 009bc5c8 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9482: 00db0dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9483: 005e2ed8 244 FUNC GLOBAL DEFAULT 12 store_booke_tcr │ │ │ │ 9484: 00db0100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9485: 00989480 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9485: 00989458 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9486: 00d63a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9487: 00db1f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ - 9488: 006ac4f8 888 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ + 9488: 006ac4d0 888 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ 9489: 002ff768 1200 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9490: 0053d8b8 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9491: 00818890 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9491: 00818868 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9492: 00db0468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9493: 00d73eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9494: 00d6b9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9495: 00d65484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9496: 00db0c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 9497: 00794734 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 9497: 0079470c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9498: 00db04c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 9499: 00db047c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 9500: 00db1ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 9501: 00296e8c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9502: 002825f8 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9503: 00db014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9504: 00d6bcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9505: 0063e584 96 FUNC GLOBAL DEFAULT 12 helper_vmaxfp │ │ │ │ 9506: 00c79108 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9507: 00d69b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9508: 00db286e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9509: 00933cbc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9510: 00728528 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9511: 00aeb154 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9509: 00933c94 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9510: 00728500 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9511: 00aeb134 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9512: 00d67544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9513: 009195bc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 9514: 0077e534 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 9513: 00919594 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9514: 0077e50c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9515: 00581034 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9516: 0063e0a4 100 FUNC GLOBAL DEFAULT 12 helper_sraw │ │ │ │ 9517: 00db0516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9518: 002a2734 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 9519: 00794b90 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 9519: 00794b68 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9520: 00db0d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9521: 006359f8 324 FUNC GLOBAL DEFAULT 12 helper_xsrdpic │ │ │ │ 9522: 00448168 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9523: 009bd940 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9523: 009bd918 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9524: 00d64e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9525: 0063122c 320 FUNC GLOBAL DEFAULT 12 helper_XSMINCQP │ │ │ │ 9526: 002936a4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9527: 00db01b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9528: 0092290c 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9529: 0090a948 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9528: 009228e4 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9529: 0090a920 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9530: 00db0476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9531: 00b2d930 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9531: 00b2d910 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9532: 00db099e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9533: 00635b3c 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpim │ │ │ │ 9534: 004091ec 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9535: 00d745fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9536: 00cb6520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9537: 00319b3c 112 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9538: 00635ca0 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpip │ │ │ │ 9539: 00db068e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9540: 00642d34 252 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_comp │ │ │ │ 9541: 00d7400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9542: 00551848 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9543: 00db088e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9544: 00daff4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 9545: 006ef8c0 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9546: 009be4c0 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9545: 006ef898 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 9546: 009be498 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9547: 00635e04 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpiz │ │ │ │ - 9548: 008c65dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9548: 008c65b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9549: 00db1e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9550: 00db19ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9551: 00db08cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9552: 0029c1d0 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9553: 00524bc4 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9554: 005cbec8 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9555: 00db20a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9556: 006e58c4 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9556: 006e589c 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9557: 00db223c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9558: 00d6d0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9559: 00965e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9559: 00965e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9560: 0064aaa0 44 FUNC GLOBAL DEFAULT 12 raise_exception_err_ra │ │ │ │ - 9561: 00957e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9561: 00957e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9562: 00d7029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TSR_EVENT │ │ │ │ 9563: 00466ba8 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9564: 00cc12dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVUQQP │ │ │ │ 9565: 0061e7e4 612 FUNC GLOBAL DEFAULT 12 hreg_store_msr │ │ │ │ 9566: 00334a50 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9567: 00db020e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9568: 0029a6f0 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9569: 007ceed4 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9569: 007ceeac 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9570: 00524d28 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9571: 00db0d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9572: 00db2054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9573: 0029ba6c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9574: 006e4ef0 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9574: 006e4ec8 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9575: 00d75084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9576: 00d64580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9577: 00951f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9577: 00951f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9578: 00d738ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 9579: 0077ec6c 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 9579: 0077ec44 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9580: 00642e30 304 FUNC GLOBAL DEFAULT 12 helper_vbpermd │ │ │ │ - 9581: 0095d538 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9581: 0095d510 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9582: 00db14e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9583: 009af034 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9583: 009af00c 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9584: 00d7be5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 9585: 008ff730 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9585: 008ff708 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9586: 00db0f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9587: 00db154a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9588: 0086539c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9589: 009d1740 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9590: 0096af8c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9588: 00865374 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9589: 009d1718 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9590: 0096af64 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9591: 00287358 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9592: 002d8a64 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9593: 00db03a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9594: 00d5e2a0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9595: 00db1c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 9596: 007423ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 9596: 00742384 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9597: 00dafd51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9598: 00db140c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9599: 00d778ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9600: 00db04fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9601: 00642f60 172 FUNC GLOBAL DEFAULT 12 helper_vbpermq │ │ │ │ - 9602: 00718d4c 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 9602: 00718d24 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9603: 00db10b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9604: 006e604c 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9604: 006e6024 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9605: 00db0fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9606: 00db0442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9607: 00d723d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9608: 00db1446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 9609: 0072f748 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 9609: 0072f720 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9610: 002e3d88 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9611: 00db10f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 9612: 006ec290 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9613: 008bddf8 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9612: 006ec268 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 9613: 008bddd0 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9614: 005a0b5c 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9615: 00999f84 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9615: 00999f5c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9616: 002a0488 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9617: 00d7ac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9618: 0084ac44 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9618: 0084ac1c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9619: 00dafd33 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9620: 00d7443c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9621: 00d685f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9622: 009ad32c 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9622: 009ad304 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9623: 00d7024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_STATE_EVENT │ │ │ │ 9624: 00db0638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9625: 00bcba78 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9626: 00db194a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9627: 00888fd4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 9628: 006ec430 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9629: 0094cb20 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9627: 00888fac 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9628: 006ec408 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 9629: 0094caf8 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9630: 00552370 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9631: 00db089c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9632: 00d6616c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9633: 004fa7fc 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9634: 00d742ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9635: 00934998 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9636: 007d9f34 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9635: 00934970 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9636: 007d9f0c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9637: 00628380 176 FUNC GLOBAL DEFAULT 12 helper_FNMADDS │ │ │ │ 9638: 00441820 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9639: 00d6f6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9640: 0095a7fc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 9641: 006ec328 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 9640: 0095a7d4 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9641: 006ec300 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9642: 00d6623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9643: 00cb121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9644: 005c9370 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9645: 0029723c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 9646: 007317b0 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 9646: 00731788 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9647: 00db0e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 9648: 00d75294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9649: 0057c44c 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9650: 00492c0c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 9651: 0070e628 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 9651: 0070e600 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9652: 00563c8c 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 9653: 0077b950 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 9653: 0077b928 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9654: 00db1eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9655: 00817604 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9655: 008175dc 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9656: 00db02d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9657: 00648acc 460 FUNC GLOBAL DEFAULT 12 helper_bcdutrunc │ │ │ │ 9658: 00db1800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9659: 00d7391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9660: 00db1a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9661: 0098942c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9661: 00989404 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9662: 002ee00c 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9663: 00db13ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9664: 00dafea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9665: 00dafe72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9666: 009c7a34 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9666: 009c7a0c 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9667: 00256700 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9668: 0038df64 88 FUNC GLOBAL DEFAULT 12 macio_ide_init_drives │ │ │ │ - 9669: 0070e634 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 9669: 0070e60c 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9670: 002bd5c8 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9671: 006e8004 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9672: 00963db8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9671: 006e7fdc 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9672: 00963d90 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9673: 00404578 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9674: 00db00c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9675: 00cc823c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tbegin │ │ │ │ 9676: 00d76cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9677: 005cd7f4 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9678: 00d7ae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 9679: 00d64830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9680: 00d70a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9681: 00db2196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9682: 005241dc 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9683: 00992880 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9684: 0080ffb4 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9683: 00992858 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9684: 0080ff8c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9685: 00d7ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9686: 0026dd6c 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9687: 0097fbe4 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9687: 0097fbbc 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9688: 00d7b558 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9689: 00d6f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9690: 00db28e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9691: 00435c9c 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9692: 00960638 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9692: 00960610 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9693: 0026d6f0 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9694: 00c84998 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9695: 00d7472c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9696: 00db2318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9697: 0098d624 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9697: 0098d5fc 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9698: 0029cc60 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 9699: 0077d5e8 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 9699: 0077d5c0 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9700: 00438140 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 9701: 00794ac0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9702: 009967ec 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9703: 008d55d8 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9701: 00794a98 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 9702: 009967c4 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9703: 008d55b0 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9704: 00db2894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9705: 0080f634 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9705: 0080f60c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9706: 0051bf78 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9707: 00d9ef38 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9708: 00d7809c 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9709: 009abc34 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9709: 009abc0c 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9710: 00d6e308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9711: 00db2120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9712: 00d5dc10 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9713: 00cc4c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQPO │ │ │ │ 9714: 00db223a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9715: 00d6d278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9716: 0062cd10 284 FUNC GLOBAL DEFAULT 12 helper_xssqrtdp │ │ │ │ 9717: 00d7449c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9718: 00451444 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9719: 005e0efc 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_hdecr │ │ │ │ - 9720: 006f7d7c 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 9720: 006f7d54 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9721: 00cb1198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9722: 008d6e70 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9722: 008d6e48 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9723: 00545a98 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9724: 00d7bd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9725: 00d6fc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 9726: 00523a8c 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9727: 00dafd42 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9728: 007d8c6c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9729: 008e2594 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9728: 007d8c44 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9729: 008e256c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9730: 00db0cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9731: 00db2026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9732: 00db1c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 9733: 0079082c 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9734: 007e4198 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9733: 00790804 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 9734: 007e4170 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9735: 003028fc 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9736: 00db0576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9737: 00986760 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9738: 00965ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9737: 00986738 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9738: 00965ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9739: 00db2790 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9740: 00c7d8e8 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 9741: 009a2e2c 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 9741: 009a2e04 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 9742: 00276fe0 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 9743: 00d64b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 9744: 0095a210 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 9744: 0095a1e8 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 9745: 00cb100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 9746: 00968608 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 9746: 009685e0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 9747: 00dafd7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 9748: 00cd46b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRIQ │ │ │ │ - 9749: 00738174 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 9750: 0099f6d8 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 9749: 0073814c 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 9750: 0099f6b0 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 9751: 00d6c5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_RECV_EVENT │ │ │ │ - 9752: 007b1fa0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 9752: 007b1f78 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 9753: 00cb0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 9754: 00db0418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 9755: 00d72b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 9756: 00db2036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 9757: 006d486c 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 9758: 008ca50c 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 9757: 006d4844 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 9758: 008ca4e4 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 9759: 0026d1a4 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 9760: 0092fcb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 9760: 0092fc90 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 9761: 00d64bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 9762: 007418f4 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 9763: 009aa9cc 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 9762: 007418cc 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 9763: 009aa9a4 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 9764: 00cc05f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESB │ │ │ │ 9765: 002a8d1c 176 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 9766: 00d71710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 9767: 009269dc 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 9767: 009269b4 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 9768: 00db1028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 9769: 0074d11c 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 9769: 0074d0f4 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 9770: 00d7b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9771: 00d71010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 9772: 00d75fbc 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 9773: 00db22fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 9774: 00d69170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 9775: 002a75f8 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 9776: 00cc067c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESH │ │ │ │ 9777: 0044a188 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 9778: 00c7e354 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 9779: 0074de80 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 9779: 0074de58 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 9780: 00db08ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 9781: 00db09be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 9782: 00db0588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 9783: 007230c8 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 9784: 0094ed64 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 9783: 007230a0 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 9784: 0094ed3c 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 9785: 00440418 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 9786: 00db10fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 9787: 0081d130 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 9787: 0081d108 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 9788: 0039e940 108 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 9789: 0096b1a8 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 9789: 0096b180 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 9790: 0045f89c 212 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 9791: 00cc0700 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESW │ │ │ │ 9792: 00d65eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 9793: 00db20c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 9794: 00d71f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 9795: 008ff4d4 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 9795: 008ff4ac 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 9796: 00d68434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 9797: 00780584 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 9798: 008d6824 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 9799: 007dabc8 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 9797: 0078055c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 9798: 008d67fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 9799: 007daba0 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 9800: 00db1a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 9801: 008cc2b0 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 9801: 008cc288 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 9802: 00555c68 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 9803: 00db0d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 9804: 00d6da28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 9805: 009a6598 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 9805: 009a6570 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 9806: 004079f4 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 9807: 00946efc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 9807: 00946ed4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 9808: 00db1a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 9809: 006400cc 400 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2S │ │ │ │ 9810: 006460f4 356 FUNC GLOBAL DEFAULT 12 helper_vsum2sws │ │ │ │ 9811: 00d7acb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 9812: 00db19ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 9813: 004e23ac 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 9814: 008bff8c 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 9815: 0073122c 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 9814: 008bff64 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 9815: 00731204 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 9816: 0029159c 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 9817: 00db0968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 9818: 00ccdb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpeq │ │ │ │ 9819: 00403ab8 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 9820: 005dfa54 100 FUNC GLOBAL DEFAULT 12 ppce500_irq_init │ │ │ │ - 9821: 0091dc10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 9821: 0091dbe8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 9822: 00d75264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 9823: 00dafdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 9824: 00467c48 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 9825: 008ab45c 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 9825: 008ab434 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 9826: 0043450c 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 9827: 009376b8 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 9827: 00937690 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 9828: 00cb0f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 9829: 00db061a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 9830: 00db0072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ 9831: 0064a1f0 436 FUNC GLOBAL DEFAULT 12 helper_spr_write_CTRL │ │ │ │ - 9832: 0081de08 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 9833: 0098fd5c 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 9832: 0081dde0 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 9833: 0098fd34 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 9834: 00db0a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 9835: 0073eb24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 9835: 0073eafc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 9836: 00295254 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 9837: 00782418 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 9838: 0098aeec 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 9839: 0090d2b4 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 9837: 007823f0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 9838: 0098aec4 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 9839: 0090d28c 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 9840: 00db1654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 9841: 0081e310 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 9841: 0081e2e8 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 9842: 005d2e54 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 9843: 00bab62c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 9844: 00746c10 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 9843: 00bab60c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 9844: 00746be8 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 9845: 00db1640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 9846: 0030dbec 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ 9847: 00cc046c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUB │ │ │ │ - 9848: 009853ec 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 9848: 009853c4 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 9849: 00d797dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 9850: 00db09cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 9851: 0064291c 244 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_comp │ │ │ │ 9852: 004cbf4c 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 9853: 00db1360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 9854: 00d72724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 9855: 00d6bc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ @@ -9862,1472 +9862,1472 @@ │ │ │ │ 9858: 002ea368 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 9859: 00cc04f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUH │ │ │ │ 9860: 00db1808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 9861: 00cb1114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 9862: 00d68f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 9863: 0059c4f4 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 9864: 002a2d98 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 9865: 008fd454 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 9865: 008fd42c 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ 9866: 00630be4 344 FUNC GLOBAL DEFAULT 12 helper_XVMINDP │ │ │ │ - 9867: 00911e2c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 9868: 007b99c8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 9869: 008caeb4 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 9867: 00911e04 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 9868: 007b99a0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 9869: 008cae8c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 9870: 00d71890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 9871: 0072c824 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 9871: 0072c7fc 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 9872: 00d7ba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 9873: 009144d4 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 9873: 009144ac 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 9874: 00d6b6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 9875: 00db28be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 9876: 007ee89c 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 9876: 007ee874 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 9877: 003fd4e0 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 9878: 00db1eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 9879: 00969a80 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 9879: 00969a58 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 9880: 00db0b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 9881: 00435f40 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 9882: 00db0ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 9883: 00d65354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 9884: 00db1b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 9885: 005a5bb4 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 9886: 008bce00 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 9887: 0074150c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 9888: 00717814 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 9886: 008bcdd8 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 9887: 007414e4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 9888: 007177ec 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 9889: 00db13a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 9890: 00d6b230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 9891: 00d64740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 9892: 00cb18d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 9893: 00db02e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 9894: 0063f13c 108 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp │ │ │ │ 9895: 0053750c 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 9896: 00d6d3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 9897: 00cc0574 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUW │ │ │ │ 9898: 00d6f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 9899: 00d65ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 9900: 002a3c58 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 9901: 00913aa0 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 9901: 00913a78 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 9902: 004b4ffc 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 9903: 00d6be70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 9904: 00dafe6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 9905: 00d73f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 9906: 00d72400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 9907: 00d757bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 9908: 0096ebd0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 9908: 0096eba8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 9909: 00d713d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 9910: 00d64940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 9911: 00dafbdc 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 9912: 007e25d8 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 9912: 007e25b0 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 9913: 00d74e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 9914: 00d7a0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 9915: 00d6a684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 9916: 00d6e2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 9917: 0064aed8 12 FUNC GLOBAL DEFAULT 12 helper_rfci │ │ │ │ 9918: 00cba5cc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 9919: 00cba5ec 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 9920: 00db1276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_DSTATE │ │ │ │ 9921: 00cba65c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 9922: 00db06b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 9923: 00db01da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 9924: 005af844 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 9925: 008566bc 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 9926: 008c6804 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 9927: 00905a1c 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 9925: 00856694 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 9926: 008c67dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 9927: 009059f4 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 9928: 00db1cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 9929: 00969c1c 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 9929: 00969bf4 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 9930: 00db1112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 9931: 007e4c58 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 9931: 007e4c30 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 9932: 00db036c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 9933: 00cc1a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpgt │ │ │ │ 9934: 00555e90 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 9935: 00db13c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 9936: 00938b90 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 9936: 00938b68 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 9937: 00db0682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 9938: 00db03fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 9939: 00db1054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ - 9940: 0069cc80 68 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ + 9940: 0069cc58 68 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ 9941: 00d6ab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 9942: 009746e4 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 9943: 009272a0 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 9942: 009746bc 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 9943: 00927278 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 9944: 00db1078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 9945: 00d78680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 9946: 00254084 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 9947: 008f8da8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 9948: 0073f814 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 9949: 00870090 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 9950: 0077aa18 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 9947: 008f8d80 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 9948: 0073f7ec 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 9949: 00870068 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 9950: 0077a9f0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 9951: 002a3d74 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 9952: 004417c0 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 9953: 00db127c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 9954: 00810c2c 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 9954: 00810c04 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 9955: 002a0330 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 9956: 002f651c 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 9957: 00d64160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 9958: 00740754 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 9958: 0074072c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 9959: 00db17de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 9960: 0064aee4 12 FUNC GLOBAL DEFAULT 12 helper_rfdi │ │ │ │ 9961: 00dafd48 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 9962: 002a1b38 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 9963: 00816dcc 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 9963: 00816da4 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 9964: 00db15e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 9965: 00c7d6f0 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 9966: 00db1060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 9967: 00daffa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 9968: 00d6e0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 9969: 007ea0fc 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 9969: 007ea0d4 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 9970: 00db0dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 9971: 00cc235c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTES │ │ │ │ 9972: 00db003c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 9973: 00d6ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 9974: 00d657d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 9975: 0098a208 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 9976: 008c94f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 9975: 0098a1e0 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 9976: 008c94c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 9977: 00d69fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 9978: 00d7783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 9979: 00645764 104 FUNC GLOBAL DEFAULT 12 helper_vextractub │ │ │ │ - 9980: 009bffe8 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 9980: 009bffc0 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 9981: 00d71560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 9982: 0070dc14 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 9982: 0070dbec 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 9983: 00db1e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 9984: 00db0ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 9985: 00d8d84c 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 9986: 00dafdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 9987: 00d8d828 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 9988: 006457cc 112 FUNC GLOBAL DEFAULT 12 helper_vextractuh │ │ │ │ 9989: 00cb0f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 9990: 0094d3f4 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 9990: 0094d3cc 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 9991: 00db0810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 9992: 00782784 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 9992: 0078275c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 9993: 00db22a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 9994: 0096b310 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 9994: 0096b2e8 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 9995: 00db018a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 9996: 00d64430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 9997: 00db1198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_READ_DSTATE │ │ │ │ 9998: 00c84b00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 9999: 0090f484 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 9999: 0090f45c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10000: 0044d790 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10001: 00d7747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10002: 005b08d0 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10003: 00db0ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 10004: 00795018 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10004: 00794ff0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10005: 00db19d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10006: 00999f04 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10007: 007942a0 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10008: 0084ac28 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10009: 0077cf0c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10010: 009ccafc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10006: 00999edc 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10007: 00794278 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10008: 0084ac00 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10009: 0077cee4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10010: 009ccad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10011: 003c8144 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10012: 0064583c 104 FUNC GLOBAL DEFAULT 12 helper_vextractuw │ │ │ │ - 10013: 007405b0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10013: 00740588 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10014: 00db0f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10015: 008e41c4 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10015: 008e419c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10016: 00629240 332 FUNC GLOBAL DEFAULT 12 helper_FTDIV │ │ │ │ 10017: 002b7c28 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10018: 00978d7c 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10018: 00978d54 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10019: 00d67424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10020: 0075dbe0 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10021: 00702d90 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10020: 0075dbb8 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10021: 00702d68 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10022: 002919a0 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10023: 00db13fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10024: 0097f5d0 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10025: 00773084 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10024: 0097f5a8 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10025: 0077305c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10026: 00db1df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10027: 006a9b80 368 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ - 10028: 00702df8 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10027: 006a9b58 368 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ + 10028: 00702dd0 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10029: 00d7b354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10030: 009100d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10031: 00b88264 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10030: 009100ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10031: 00b88244 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10032: 00d7b184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10033: 007d7c30 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10033: 007d7c08 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10034: 00db1db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10035: 007d839c 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10035: 007d8374 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10036: 00d78c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10037: 00db18c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10038: 006e8150 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10038: 006e8128 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10039: 00db1872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10040: 00d78fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_EPR_EVENT │ │ │ │ 10041: 00dafd60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10042: 00dafebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10043: 00db1548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10044: 008c6244 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10044: 008c621c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10045: 00db0936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10046: 00db2870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10047: 00297b9c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10048: 00cc68f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDSP │ │ │ │ 10049: 00d727b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10050: 0090d1fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10051: 008e522c 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10052: 00b9d8d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10050: 0090d1d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10051: 008e5204 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10052: 00b9d8b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10053: 00db1bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10054: 00d65a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10055: 008c7608 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10055: 008c75e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10056: 00daffb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10057: 00952ed0 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10058: 0077ada0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10057: 00952ea8 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10058: 0077ad78 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10059: 00c6552c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10060: 00740c48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10060: 00740c20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10061: 00d6dfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10062: 00d708ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_EVENT │ │ │ │ 10063: 00db11b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_PIT_DSTATE │ │ │ │ - 10064: 009105dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10064: 009105b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10065: 0033331c 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10066: 007f56dc 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10066: 007f56b4 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10067: 003db374 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10068: 006e4098 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10069: 00991140 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10068: 006e4070 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10069: 00991118 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10070: 00d7737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10071: 00d6d568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10072: 00794a38 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10072: 00794a10 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10073: 00d6ef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10074: 00db093a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10075: 00d6a264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10076: 00948fc8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10077: 00940b9c 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10076: 00948fa0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10077: 00940b74 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ 10078: 0064b05c 40 FUNC GLOBAL DEFAULT 12 helper_book3s_msgclr │ │ │ │ - 10079: 00965ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10080: 0098bfa0 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10079: 00965ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10080: 0098bf78 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10081: 00d72774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10082: 00d69ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ 10083: 00cca024 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtedp │ │ │ │ - 10084: 008fbe70 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10085: 00913294 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10086: 0081d434 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10084: 008fbe48 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10085: 0091326c 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10086: 0081d40c 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10087: 00db0b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10088: 00976cc0 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10089: 008cfef0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10088: 00976c98 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10089: 008cfec8 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10090: 00d71d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10091: 00cb0430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10092: 00d65bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10093: 00db1dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ - 10094: 00b91984 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ + 10094: 00b91964 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ 10095: 00db111a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ 10096: 00db21f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10097: 00ccf9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfim │ │ │ │ 10098: 00ccf958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfin │ │ │ │ 10099: 00d642e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10100: 004b046c 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10101: 00ccf8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfip │ │ │ │ - 10102: 006a3b68 584 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ + 10102: 006a3b40 584 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ 10103: 00d6c270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10104: 00780464 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10104: 0078043c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10105: 00c7d628 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10106: 00d795bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10107: 008ef630 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10108: 008e6090 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10107: 008ef608 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10108: 008e6068 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10109: 00d760d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10110: 00db1080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10111: 00db2326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10112: 00ccfdfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmaddsp │ │ │ │ 10113: 004aaa0c 564 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10114: 004b70c0 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10115: 00ccf850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfiz │ │ │ │ 10116: 00db222e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10117: 002916f0 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10118: 00d6de68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10119: 00d64b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10120: 009876fc 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10121: 008a5ea4 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10120: 009876d4 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10121: 008a5e7c 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10122: 002ecc8c 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10123: 00db0032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10124: 007ee4d8 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10124: 007ee4b0 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10125: 00db0f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10126: 009817b8 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10127: 00774464 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10128: 00b2d934 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10126: 00981790 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10127: 0077443c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10128: 00b2d914 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10129: 00d73c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10130: 00d6d048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10131: 002a4500 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10132: 00db1bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10133: 008d2194 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10133: 008d216c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10134: 00d7438c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 10135: 006ef8b8 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 10135: 006ef890 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10136: 0043f68c 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10137: 005728f4 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10138: 00d6ab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10139: 00cd15b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dcr │ │ │ │ 10140: 00d75b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ - 10141: 0081334c 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10141: 00813324 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10142: 005232c4 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10143: 0046466c 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10144: 004045a8 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10145: 002a6cc0 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10146: 00cc21d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_PDEPD │ │ │ │ 10147: 00d76f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10148: 00db1d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10149: 00db193e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 10150: 007ada0c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10150: 007ad9e4 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10151: 00db18ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10152: 0091403c 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10152: 00914014 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10153: 00467ef4 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10154: 00d6b530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10155: 0095e284 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 10156: 00781f40 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10157: 008e6e1c 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10155: 0095e25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10156: 00781f18 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 10157: 008e6df4 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10158: 00cce4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfs │ │ │ │ 10159: 00d6d7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10160: 00db1bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 10161: 007410c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10162: 008213c8 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 10163: 00788d6c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 10161: 0074109c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 10162: 008213a0 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10163: 00788d44 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10164: 0043dcd8 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 10165: 0073b2b8 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 10165: 0073b290 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10166: 006490b0 16 FUNC GLOBAL DEFAULT 12 helper_cntlsw32 │ │ │ │ 10167: 00db05ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10168: 00291a18 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ 10169: 00d704bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_OPEN_EVENT │ │ │ │ - 10170: 006e0658 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10171: 00982798 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10170: 006e0630 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10171: 00982770 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10172: 00cc1990 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmplt │ │ │ │ - 10173: 0086e6dc 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10173: 0086e6b4 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10174: 00d68f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10175: 008c8520 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10175: 008c84f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10176: 0027f71c 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10177: 00c7d99c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10178: 00db026c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10179: 00283234 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10180: 00d7706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10181: 00db1b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10182: 008cbbd8 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10182: 008cbbb0 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10183: 00db0f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10184: 007f5330 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10184: 007f5308 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10185: 00db1af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10186: 00db1814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10187: 0090dcb4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10188: 008c2948 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10187: 0090dc8c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10188: 008c2920 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10189: 00db00fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10190: 00db0f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10191: 00db0bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10192: 00d71450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10193: 00db041a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10194: 00db1cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10195: 00d6f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10196: 00637960 1348 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2 │ │ │ │ 10197: 00d6be40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10198: 0096768c 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10199: 008179c8 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10198: 00967664 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10199: 008179a0 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10200: 003cb078 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10201: 00d7675c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10202: 00db10e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10203: 00d64490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 10204: 0077f00c 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 10205: 00741724 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10206: 007ddbac 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10204: 0077efe4 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 10205: 007416fc 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 10206: 007ddb84 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10207: 00db09f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10208: 009a6878 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10208: 009a6850 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10209: 00dafd4c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10210: 002a9548 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10211: 00db050e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10212: 00937d0c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10212: 00937ce4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10213: 00d692e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10214: 00db1cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10215: 00dafd20 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10216: 00db0972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 10217: 0073c20c 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 10217: 0073c1e4 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10218: 00d6ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10219: 008ffe60 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10219: 008ffe38 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10220: 00c7e560 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 10221: 0071f25c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 10221: 0071f234 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10222: 00db0ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10223: 00860044 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10223: 0086001c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10224: 00db0fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10225: 00d75cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10226: 00db164c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10227: 00c7e60c 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10228: 00971170 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10228: 00971148 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10229: 00db2034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10230: 0030e494 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10231: 00d67294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10232: 00d6f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10233: 008d6f30 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10234: 008fe178 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10233: 008d6f08 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10234: 008fe150 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10235: 00d71500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10236: 00db06d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10237: 00d64030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10238: 00db16c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10239: 00db19de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10240: 005e2dc8 272 FUNC GLOBAL DEFAULT 12 store_booke_tsr │ │ │ │ 10241: 00d6ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10242: 00db1754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10243: 00d7a318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10244: 008c34e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10244: 008c34bc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10245: 0051f0c0 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10246: 00290308 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10247: 00db1d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10248: 005a07a8 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 10249: 0073eff0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 10249: 0073efc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10250: 00d79a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10251: 0081783c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10251: 00817814 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10252: 00d744fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10253: 00d6ce98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10254: 00db0774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10255: 007206e8 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 10255: 007206c0 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10256: 0058d1b8 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10257: 00d71b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10258: 00db1396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10259: 00291810 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10260: 00d64bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10261: 008c47a0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10262: 008dbc24 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10261: 008c4778 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10262: 008dbbfc 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10263: 00db05b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10264: 009836d4 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10265: 008c9834 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10264: 009836ac 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10265: 008c980c 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10266: 005e88cc 16 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr_enable │ │ │ │ 10267: 00db11fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_RELEASE_DSTATE │ │ │ │ 10268: 002d7da0 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ 10269: 0062ddd0 316 FUNC GLOBAL DEFAULT 12 helper_XSMADDDP │ │ │ │ - 10270: 009903b4 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 10271: 00774554 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 10270: 0099038c 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10271: 0077452c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10272: 00d7085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_EVENT │ │ │ │ 10273: 00d6df98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10274: 0057a5f4 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 10275: 00774914 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 10275: 007748ec 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10276: 00399594 108 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10277: 00dafeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10278: 00399600 136 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10279: 0095c49c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10279: 0095c474 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10280: 00d69cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10281: 00399688 188 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10282: 00627d08 108 FUNC GLOBAL DEFAULT 12 helper_fcfids │ │ │ │ - 10283: 00796f10 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 10283: 00796ee8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10284: 00627d74 96 FUNC GLOBAL DEFAULT 12 helper_fcfidu │ │ │ │ 10285: 002aa0f4 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10286: 00db1a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10287: 009659ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10287: 009659c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10288: 005374e8 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10289: 00bab72c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10290: 008fb5e4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10289: 00bab70c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10290: 008fb5bc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10291: 0058a1ec 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10292: 00810a44 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10292: 00810a1c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10293: 00c7e444 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10294: 00d7b1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10295: 00db1b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10296: 00db255c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10297: 00d7452c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10298: 00324758 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10299: 00d708fc 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 10300: 00db0d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 10301: 00db22ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10302: 00552e0c 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10303: 00d65384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10304: 005adde0 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 10305: 00d79134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_SET_EVENT │ │ │ │ - 10306: 00773f54 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 10306: 00773f2c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10307: 002a6f6c 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10308: 0059fa8c 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10309: 00db04d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10310: 005398e8 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10311: 00db02a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10312: 0094fe08 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10313: 00810578 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10312: 0094fde0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10313: 00810550 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10314: 00d65c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10315: 00d75374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10316: 00b88754 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10316: 00b88734 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10317: 00d6b3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10318: 00d7406c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10319: 00286ebc 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10320: 00db25b0 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10321: 009817c8 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10321: 009817a0 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10322: 00cd1e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSEL │ │ │ │ 10323: 00403720 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 10324: 00db1cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10325: 008dff4c 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10325: 008dff24 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10326: 00d78fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_RFI_EVENT │ │ │ │ 10327: 0027f8e4 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10328: 00d751c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10329: 00db077a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10330: 00d69be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 10331: 00d65fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 10332: 00d78470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10333: 0097596c 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10334: 00925e80 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10333: 00975944 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10334: 00925e58 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10335: 00d6fe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ - 10336: 008ac2dc 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10337: 007adda0 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10338: 00baa22c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10336: 008ac2b4 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10337: 007add78 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10338: 00baa20c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10339: 005ba700 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10340: 00db02d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10341: 00d9f35c 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10342: 005323ac 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10343: 00db0058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10344: 002f2390 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10345: 00d6b7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ 10346: 00d79004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_HALT_EVENT │ │ │ │ - 10347: 008dd0ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10347: 008dd084 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10348: 00d8d0ac 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10349: 00d73cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10350: 00d6f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10351: 00523efc 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10352: 002ea05c 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ 10353: 006376b8 332 FUNC GLOBAL DEFAULT 12 helper_xssqrtqp │ │ │ │ 10354: 00623010 268 FUNC GLOBAL DEFAULT 12 helper_DQUAI │ │ │ │ - 10355: 00867fc8 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10355: 00867fa0 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10356: 005ca3f8 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10357: 00d7065c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_RESET_EVENT │ │ │ │ 10358: 00370478 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10359: 00cb9b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10360: 009b1bf4 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10360: 009b1bcc 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10361: 00d7342c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10362: 00db0824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10363: 00db012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10364: 008e6294 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10364: 008e626c 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10365: 00d7b02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10366: 00623328 256 FUNC GLOBAL DEFAULT 12 helper_DQUAQ │ │ │ │ 10367: 00daffde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10368: 00649d60 128 FUNC GLOBAL DEFAULT 12 helper_LVEBX │ │ │ │ 10369: 00293c68 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10370: 00cc7b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUB │ │ │ │ 10371: 00d76ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10372: 008c0fd0 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10372: 008c0fa8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10373: 00daff30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10374: 00c7ec98 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10375: 0093ea6c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10375: 0093ea44 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10376: 00daffc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10377: 005c8a48 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10378: 00db0010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10379: 00d7046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_WRITE_EVENT │ │ │ │ 10380: 00d704dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROPLEN_EVENT │ │ │ │ 10381: 00d74b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10382: 00c7b3a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10383: 00db06ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10384: 00db1978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10385: 0029230c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10386: 00294780 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10387: 00d76a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10388: 0058e310 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10389: 008b76ec 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10389: 008b76c4 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10390: 00d6fd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10391: 009003c8 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10391: 009003a0 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10392: 005db810 12 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx0 │ │ │ │ 10393: 00db2214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10394: 005db81c 148 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx1 │ │ │ │ 10395: 004f9df0 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 10396: 005db8b0 412 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx3 │ │ │ │ - 10397: 00935f8c 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10397: 00935f64 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10398: 00cbe34c 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10399: 00cc2c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRT │ │ │ │ 10400: 00cc4d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQPO │ │ │ │ 10401: 00d709f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10402: 0055e9c4 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10403: 002918e4 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10404: 00d7788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 10405: 006f7a7c 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 10405: 006f7a54 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 10406: 00d7044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIMED_EVENT │ │ │ │ 10407: 00db04cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10408: 00926678 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10408: 00926650 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10409: 0032996c 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10410: 007519a0 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10411: 0096d41c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10410: 00751978 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10411: 0096d3f4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10412: 00db14ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10413: 00cb28cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10414: 00d74c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10415: 00d64070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10416: 008d29d4 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10416: 008d29ac 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10417: 00d6f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10418: 00d642a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10419: 0062ac34 28 FUNC GLOBAL DEFAULT 12 helper_efdmul │ │ │ │ 10420: 00db206c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10421: 008a0f7c 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10422: 0098cb6c 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10421: 008a0f54 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10422: 0098cb44 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10423: 00299d28 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10424: 008f5148 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10425: 00915980 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10426: 009358ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10427: 007f55f0 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10424: 008f5120 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10425: 00915958 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10426: 00935884 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10427: 007f55c8 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10428: 003a41c0 148 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10429: 00649c74 236 FUNC GLOBAL DEFAULT 12 helper_lscbx │ │ │ │ 10430: 00d65664 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10431: 00525228 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10432: 00cb208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10433: 00cccf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpodp │ │ │ │ 10434: 0056a4b4 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10435: 00d65574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10436: 00db1426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10437: 00d76fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10438: 0062ce2c 396 FUNC GLOBAL DEFAULT 12 helper_xssqrtsp │ │ │ │ 10439: 00db1ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10440: 00d6c340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10441: 00835d98 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10441: 00835d70 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10442: 00d67824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10443: 003764d4 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10444: 00621fe0 440 FUNC GLOBAL DEFAULT 12 helper_DTSTDC │ │ │ │ 10445: 00d65dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10446: 0057993c 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10447: 00db1f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10448: 0094a43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10448: 0094a414 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10449: 00db167a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10450: 00622350 632 FUNC GLOBAL DEFAULT 12 helper_DTSTDG │ │ │ │ - 10451: 008acb94 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10452: 00758218 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10453: 007d578c 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10451: 008acb6c 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10452: 007581f0 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10453: 007d5764 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10454: 00d729c4 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10455: 00db1d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10456: 00d7087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_CONTINUE_EVENT │ │ │ │ 10457: 0053d134 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10458: 00b9d8ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 10459: 00744794 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 10458: 00b9d8cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10459: 0074476c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10460: 00d71f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10461: 00d75544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10462: 00d6a3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10463: 003310dc 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10464: 005cbb48 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10465: 00939978 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10466: 009682a4 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10465: 00939950 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10466: 0096827c 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10467: 002aada8 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10468: 008fff18 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10469: 008c9438 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10470: 007e6580 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10468: 008ffef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10469: 008c9410 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10470: 007e6558 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10471: 00d7b404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10472: 0043a0c4 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10473: 009aec6c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10473: 009aec44 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10474: 00db16ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10475: 008cad4c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10475: 008cad24 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10476: 006405e4 48 FUNC GLOBAL DEFAULT 12 helper_vctzlsbb │ │ │ │ 10477: 00c7bca4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10478: 00d640b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10479: 009804c8 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10479: 009804a0 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10480: 00d77a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ 10481: 00cc82c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_local │ │ │ │ - 10482: 00985aa8 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10482: 00985a80 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10483: 00d733cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10484: 00d718c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10485: 00db16d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10486: 008e3b60 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10486: 008e3b38 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10487: 00d712a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10488: 00db174a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10489: 00d63588 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10490: 00d6db78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 10491: 0079488c 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10492: 006e5238 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10491: 00794864 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 10492: 006e5210 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10493: 005b0e04 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 10494: 0070df68 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10495: 007e569c 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ - 10496: 0075efa8 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 10494: 0070df40 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 10495: 007e5674 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10496: 0075ef80 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10497: 00db0a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10498: 002e8660 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10499: 0054413c 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10500: 008fc754 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10501: 008c6ed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10500: 008fc72c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10501: 008c6eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10502: 00d6d938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 10503: 0079484c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 10503: 00794824 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10504: 00642258 236 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_exp │ │ │ │ - 10505: 0096e71c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10505: 0096e6f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10506: 00d6ba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10507: 008a0b34 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10507: 008a0b0c 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10508: 005a3ce4 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10509: 00db2012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_GET_DSTATE │ │ │ │ 10510: 00db12a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10511: 0057c590 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10512: 00d7a0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10513: 008bcfdc 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10513: 008bcfb4 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10514: 00512f08 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10515: 00db1afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10516: 00d7743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10517: 00cd13a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsldoi │ │ │ │ 10518: 00db013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10519: 002d7f40 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ 10520: 00622840 388 FUNC GLOBAL DEFAULT 12 helper_DTSTEX │ │ │ │ - 10521: 009c95a4 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10521: 009c957c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 10522: 004f5230 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10523: 0098bf24 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10523: 0098befc 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 10524: 00d6c4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_EVENT │ │ │ │ - 10525: 006e7848 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10525: 006e7820 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10526: 0029de68 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10527: 00dafd70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10528: 008e19f0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10528: 008e19c8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10529: 00386654 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 10530: 00775008 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 10530: 00774fe0 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10531: 00d7587c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10532: 002e9ae4 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10533: 00c7d250 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10534: 00db2004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VSCR_GET_DSTATE │ │ │ │ - 10535: 006f7930 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10536: 0096ac94 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10535: 006f7908 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 10536: 0096ac6c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10537: 00d5de78 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10538: 006e8cd8 1776 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10538: 006e8cb0 1776 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10539: 00db0962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 10540: 00745ad0 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 10540: 00745aa8 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10541: 00db21a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10542: 00902a5c 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10542: 00902a34 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10543: 00d6fac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 10544: 00807f8c 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10544: 00807f64 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10545: 00db0d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10546: 00d70a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10547: 00910ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10547: 00910abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10548: 00db1bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10549: 0092b35c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10550: 00758814 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10549: 0092b334 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10550: 007587ec 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10551: 00db1fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 10552: 0070cef0 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 10552: 0070cec8 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10553: 00d6b460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10554: 00db1d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10555: 003fd988 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10556: 00cb0bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10557: 0028b0d0 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10558: 005129ec 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10559: 00d6e0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10560: 00db0082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10561: 00825384 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10562: 006e5fa0 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10563: 0098aa6c 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10561: 0082535c 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10562: 006e5f78 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10563: 0098aa44 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10564: 0032cfa0 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10565: 00db125c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_DSTATE │ │ │ │ 10566: 00db024c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10567: 00556070 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10568: 00d77aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10569: 00db1f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10570: 00d788d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10571: 00d6c310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10572: 00998e24 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10572: 00998dfc 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10573: 00d78ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10574: 00912520 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10574: 009124f8 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10575: 00db0b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10576: 00d66b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10577: 007d93a0 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10577: 007d9378 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10578: 00319bac 96 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10579: 0098fc1c 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 10580: 0072f888 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 10579: 0098fbf4 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10580: 0072f860 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10581: 00d63978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10582: 00586ffc 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10583: 007b59e8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10583: 007b59c0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10584: 003cb388 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10585: 00daffe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10586: 00db0454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10587: 00d76a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 10588: 0062b924 292 FUNC GLOBAL DEFAULT 12 helper_XSMULDP │ │ │ │ 10589: 00630d3c 328 FUNC GLOBAL DEFAULT 12 helper_XVMINSP │ │ │ │ - 10590: 006e6ee4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10590: 006e6ebc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10591: 00db01cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10592: 00338f50 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10593: 006306cc 316 FUNC GLOBAL DEFAULT 12 helper_XSMAXDP │ │ │ │ 10594: 00d663ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10595: 00439e40 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10596: 00db12d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10597: 007b49a0 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10597: 007b4978 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10598: 00d693e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10599: 00981aa4 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10600: 008fba38 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 10601: 00744488 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 10599: 00981a7c 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10600: 008fba10 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10601: 00744460 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ 10602: 00db11a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_RESET_DSTATE │ │ │ │ - 10603: 009ccbb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10603: 009ccb8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10604: 00db0d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10605: 0057c350 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 10606: 006f7950 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 10606: 006f7928 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10607: 00d7acf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10608: 00db0cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10609: 0057c524 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10610: 00d745ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10611: 00db0e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10612: 00db16f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10613: 00dafd69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10614: 00524420 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 10615: 00953d68 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10615: 00953d40 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10616: 0032b790 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10617: 008ebc50 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 10618: 00742c6c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 10617: 008ebc28 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10618: 00742c44 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10619: 00db0210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10620: 006ecfc4 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10620: 006ecf9c 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10621: 00477144 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10622: 00ccb8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermd │ │ │ │ 10623: 00db0fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10624: 00d64110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10625: 00536984 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10626: 00db0f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10627: 00745c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10628: 006e598c 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10627: 00745c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10628: 006e5964 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10629: 00d7702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10630: 00cc1468 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIV │ │ │ │ 10631: 00d75484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10632: 002e4ed8 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10633: 007b9690 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10634: 0096add4 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10633: 007b9668 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10634: 0096adac 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10635: 00d6e488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 10636: 0073f914 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 10636: 0073f8ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10637: 00db120e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_FREE_CRQ_DSTATE │ │ │ │ 10638: 00db1748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10639: 00d7694c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10640: 00db19b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10641: 00db0092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ 10642: 00cc886c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstsqrtdp │ │ │ │ - 10643: 009cb1b4 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10643: 009cb18c 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10644: 00db003e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10645: 008efa28 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10645: 008efa00 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10646: 00db20a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10647: 00ccb860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermq │ │ │ │ 10648: 00d77aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10649: 009a777c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10649: 009a7754 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10650: 002e5aec 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10651: 009a74f0 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10652: 008cb7fc 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10651: 009a74c8 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10652: 008cb7d4 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10653: 00649de0 152 FUNC GLOBAL DEFAULT 12 helper_LVEHX │ │ │ │ - 10654: 00910e20 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10654: 00910df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10655: 00cb0b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10656: 00d64b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10657: 00329c7c 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10658: 00db0db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10659: 00db08dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 10660: 00cca9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvspdp │ │ │ │ 10661: 00db030e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 10662: 0077d6b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10663: 008e63c8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10662: 0077d68c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 10663: 008e63a0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10664: 00db1bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10665: 00d741bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10666: 00d72814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10667: 00b9d8b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10668: 009ac43c 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10667: 00b9d890 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10668: 009ac414 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10669: 00dafe60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10670: 00d74e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 10671: 002b5ea8 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10672: 00db08a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10673: 00d68990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10674: 007e28b0 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10674: 007e2888 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10675: 00d7732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10676: 00d63a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10677: 00913b60 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10677: 00913b38 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10678: 003c3964 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10679: 00d6b830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10680: 00903bb4 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 10681: 0070d7c8 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 10680: 00903b8c 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10681: 0070d7a0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10682: 00db1bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10683: 009aaed4 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10683: 009aaeac 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10684: 00db1440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10685: 0093ec2c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10685: 0093ec04 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10686: 00db12f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10687: 007b54a8 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10687: 007b5480 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10688: 00db0434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10689: 007aca2c 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10690: 0095d110 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10689: 007aca04 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10690: 0095d0e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10691: 00db113a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 10692: 00db095a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10693: 004365f0 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10694: 00d6a954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10695: 00c7b454 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 10696: 0070e618 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 10696: 0070e5f0 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10697: 00db19b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10698: 00c79090 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10699: 0043e2b0 1152 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10700: 00d78330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10701: 00969d68 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10701: 00969d40 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10702: 00db07be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10703: 007a5260 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10703: 007a5238 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10704: 00db1a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10705: 00d6e628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10706: 00d6f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10707: 0063ee3c 84 FUNC GLOBAL DEFAULT 12 helper_VABSDUB │ │ │ │ 10708: 00d7ae34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10709: 002f3160 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10710: 007e9960 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10710: 007e9938 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10711: 00321fac 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 10712: 0025586c 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10713: 008ff294 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10713: 008ff26c 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10714: 00dafc84 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10715: 00d6cd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10716: 008e5858 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10716: 008e5830 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10717: 0063ee90 92 FUNC GLOBAL DEFAULT 12 helper_VABSDUH │ │ │ │ 10718: 00552558 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 10719: 00d757cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10720: 003ea268 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 10721: 00952cf0 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10722: 008bfb48 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 10723: 009d1584 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10721: 00952cc8 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10722: 008bfb20 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10723: 009d155c 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10724: 00d64760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10725: 00db05b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10726: 00537438 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 10727: 00903514 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10727: 009034ec 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10728: 00dafd10 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10729: 009ba3d0 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10729: 009ba3a8 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 10730: 00db062e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10731: 00dafffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10732: 0033ab28 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 10733: 00623428 260 FUNC GLOBAL DEFAULT 12 helper_DRRND │ │ │ │ - 10734: 008126e8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10734: 008126c0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10735: 004a2c00 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10736: 00d7735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10737: 0063eeec 76 FUNC GLOBAL DEFAULT 12 helper_VABSDUW │ │ │ │ 10738: 005d1464 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10739: 00db0cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10740: 00db2208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10741: 00d65788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10742: 00925078 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10742: 00925050 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10743: 00d71250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10744: 00d6b7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10745: 00db07e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10746: 00db07c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10747: 009b8e74 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10747: 009b8e4c 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10748: 00591374 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10749: 002e6604 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10750: 005af3d0 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10751: 00d75b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10752: 00431408 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 10753: 00db1626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 10754: 00bc6194 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 10755: 00d6dad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 10756: 00d5dbd8 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 10757: 00d6b8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 10758: 0094c9a0 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 10758: 0094c978 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 10759: 002aaa60 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 10760: 0075f6ac 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 10760: 0075f684 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ 10761: 006327e4 356 FUNC GLOBAL DEFAULT 12 helper_xvcvspdp │ │ │ │ - 10762: 007b037c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 10763: 00759418 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 10762: 007b0354 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 10763: 007593f0 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 10764: 00d68674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 10765: 0096aa30 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 10765: 0096aa08 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 10766: 005abb20 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 10767: 008e5370 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 10767: 008e5348 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 10768: 002d91ac 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 10769: 00d75a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 10770: 00db0dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 10771: 00db1390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 10772: 00d79d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 10773: 00868090 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 10774: 006e5dc4 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 10773: 00868068 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 10774: 006e5d9c 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 10775: 00d7b718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 10776: 0077b3d4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 10777: 007e42a8 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 10776: 0077b3ac 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 10777: 007e4280 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 10778: 0054180c 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 10779: 00810e1c 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 10780: 00745c24 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 10779: 00810df4 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 10780: 00745bfc 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 10781: 00d76adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 10782: 00254138 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 10783: 009963f4 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 10784: 009b076c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 10783: 009963cc 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 10784: 009b0744 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 10785: 00cc9760 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtesp │ │ │ │ 10786: 00cb0ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 10787: 00d6dd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 10788: 00db28f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 10789: 00db02de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 10790: 00d73fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 10791: 0045f200 1068 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ - 10792: 0075eedc 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 10792: 0075eeb4 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 10793: 0062a0c8 24 FUNC GLOBAL DEFAULT 12 helper_efsadd │ │ │ │ 10794: 00386c34 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 10795: 006ed7c4 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 10795: 006ed79c 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 10796: 00d680b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 10797: 00853294 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 10797: 0085326c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 10798: 00d69e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 10799: 00db1dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 10800: 00db0aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 10801: 00d74da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 10802: 007cf82c 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 10803: 0077dc48 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 10802: 007cf804 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 10803: 0077dc20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 10804: 00dafffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 10805: 008c1f6c 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 10805: 008c1f44 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 10806: 00d71e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 10807: 0032cd4c 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 10808: 00d740ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 10809: 00751098 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 10809: 00751070 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 10810: 00637074 108 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCDP │ │ │ │ 10811: 00db044e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 10812: 008b9bac 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 10813: 0078918c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 10812: 008b9b84 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 10813: 00789164 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 10814: 00d6e7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 10815: 0064b4e4 36 FUNC GLOBAL DEFAULT 12 helper_load_vtb │ │ │ │ 10816: 00db1d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 10817: 00db0fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 10818: 00d68780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 10819: 0053b0cc 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 10820: 00c65208 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 10821: 00d68860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 10822: 00d68594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 10823: 00dafd7b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 10824: 007829a4 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 10824: 0078297c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 10825: 00db0da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 10826: 00dafd6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 10827: 00db1aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 10828: 00db1240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_POST_LOAD_DSTATE │ │ │ │ 10829: 00db12ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 10830: 0028d598 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 10831: 00cb2f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 10832: 00c79040 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 10833: 00db06c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 10834: 00863e80 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 10834: 00863e58 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 10835: 00d7c59c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 10836: 00c79018 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 10837: 00db2084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 10838: 00d710d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 10839: 00d6b200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 10840: 00821d14 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 10840: 00821cec 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 10841: 00db0cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 10842: 00d776fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 10843: 0060c3f8 60 FUNC GLOBAL DEFAULT 12 ppc_set_cr │ │ │ │ 10844: 00438474 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 10845: 00d727d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 10846: 009663fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 10846: 009663d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 10847: 00d64890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 10848: 00dafeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 10849: 00ccc22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp_dot │ │ │ │ 10850: 00db1b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 10851: 00864630 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 10851: 00864608 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 10852: 00d65404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 10853: 0054b83c 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 10854: 00db22d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 10855: 0058efe0 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 10856: 0062bfa4 380 FUNC GLOBAL DEFAULT 12 helper_XSDIVDP │ │ │ │ - 10857: 006ccbec 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 10857: 006ccbc4 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 10858: 005c6cb4 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 10859: 00db132c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 10860: 00db2116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 10861: 00db0e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 10862: 00d738cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 10863: 00905f74 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 10864: 008e17b0 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 10863: 00905f4c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 10864: 008e1788 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 10865: 00db20f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ 10866: 0062f244 348 FUNC GLOBAL DEFAULT 12 helper_XSMADDQP │ │ │ │ - 10867: 008c76c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 10867: 008c7698 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 10868: 00db1992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 10869: 00d6c360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 10870: 002da874 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 10871: 0097f6a8 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 10871: 0097f680 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 10872: 00d7b738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 10873: 00d6e658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 10874: 00dafd7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 10875: 0091144c 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 10875: 00911424 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 10876: 00db1850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 10877: 00d7742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 10878: 00510fa4 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 10879: 00db08be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 10880: 00d73bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 10881: 0093ce3c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 10882: 008d50c4 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 10881: 0093ce14 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 10882: 008d509c 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 10883: 002bfc14 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 10884: 00d64f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 10885: 004386f4 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 10886: 0096cd6c 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 10886: 0096cd44 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 10887: 002a7d84 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 10888: 002f31e0 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 10889: 00db0216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 10890: 003cb074 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 10891: 007f3f5c 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 10891: 007f3f34 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 10892: 0062a6f4 132 FUNC GLOBAL DEFAULT 12 helper_evfscmpeq │ │ │ │ 10893: 00d66c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 10894: 00db1568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 10895: 00d6503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 10896: 00d6e3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 10897: 00d7674c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 10898: 00db1002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 10899: 00d6fc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_MEM_VALID_EVENT │ │ │ │ 10900: 00d65b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 10901: 00db0e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 10902: 00db13cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 10903: 00d75d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 10904: 00762580 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 10904: 00762558 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 10905: 005ada98 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 10906: 0077f7e4 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 10906: 0077f7bc 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 10907: 0064af34 296 FUNC GLOBAL DEFAULT 12 helper_msgsnd │ │ │ │ 10908: 00d665ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 10909: 00db10d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 10910: 00755e94 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 10910: 00755e6c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 10911: 00db1920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 10912: 003888f0 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 10913: 007f6318 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 10914: 0074026c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 10913: 007f62f0 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 10914: 00740244 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 10915: 00d6ac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 10916: 007432c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 10916: 007432a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 10917: 005d4d48 304 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 10918: 00d63b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 10919: 00d6f9c8 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 10920: 005adcfc 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 10921: 008f7e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 10922: 0069d650 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ - 10923: 008c8ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 10921: 008f7e0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 10922: 0069d628 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ + 10923: 008c8ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 10924: 00db1b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 10925: 009133f8 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 10925: 009133d0 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 10926: 00db13d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 10927: 0094863c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 10927: 00948614 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 10928: 005cb264 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 10929: 004b8228 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 10930: 00d7444c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 10931: 00969620 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 10931: 009695f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 10932: 00632fac 336 FUNC GLOBAL DEFAULT 12 helper_xvcvsphp │ │ │ │ 10933: 00db0c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 10934: 00d71390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 10935: 00545978 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 10936: 00db2146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 10937: 008f49e4 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 10937: 008f49bc 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 10938: 00db0272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 10939: 00cd630c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_eplc │ │ │ │ 10940: 00db1f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 10941: 00c7da38 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 10942: 00db1eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 10943: 00d6dfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 10944: 00cc61c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHSTP │ │ │ │ 10945: 00402614 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 10946: 00989abc 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 10946: 00989a94 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 10947: 00291ba0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 10948: 00d66c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 10949: 0094b740 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 10949: 0094b718 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 10950: 0025418c 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 10951: 009b5314 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 10951: 009b52ec 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 10952: 00dafe48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 10953: 0062e2cc 316 FUNC GLOBAL DEFAULT 12 helper_XSMADDSP │ │ │ │ 10954: 00db06cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 10955: 00d6e818 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 10956: 00d63cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 10957: 008107b8 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 10958: 009827d0 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 10957: 00810790 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 10958: 009827a8 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 10959: 00db22e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 10960: 008ff654 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 10960: 008ff62c 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 10961: 00d6e728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 10962: 0090223c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 10962: 00902214 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 10963: 002a2ef8 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 10964: 0094ae08 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 10964: 0094ade0 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 10965: 00d6d1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 10966: 00db0cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 10967: 00db1592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 10968: 00754aa4 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 10969: 00806c7c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 10968: 00754a7c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 10969: 00806c54 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 10970: 00d6fbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 10971: 00437cbc 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 10972: 00d6c010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 10973: 00d770fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 10974: 00db1146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 10975: 00d74f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 10976: 00bc63f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 10977: 00d6bdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 10978: 00d6dea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 10979: 00db21aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 10980: 00d69390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 10981: 00d5dc88 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 10982: 00957f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 10982: 00957f40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 10983: 00d6f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 10984: 00d7468c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 10985: 005cc3cc 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 10986: 00582dac 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 10987: 00db1386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 10988: 008b9b10 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 10988: 008b9ae8 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 10989: 0044ef58 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 10990: 0062a668 140 FUNC GLOBAL DEFAULT 12 helper_evfscmpgt │ │ │ │ 10991: 00db00e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 10992: 00d6651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 10993: 0045f848 84 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 10994: 00d6a544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 10995: 00db1be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 10996: 00d67f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 10997: 008dbaf0 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 10997: 008dbac8 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 10998: 00d6a4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 10999: 002e54c4 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11000: 00d6df08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11001: 00dafdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11002: 0057d12c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11003: 002939a4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11004: 00d7a9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11005: 00c7e010 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11006: 0072ce5c 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11006: 0072ce34 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11007: 00db1dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11008: 00557ae4 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11009: 0028b6b8 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11010: 005c9028 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 11011: 009bc92c 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11011: 009bc904 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11012: 00db18be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11013: 00d65ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ 11014: 005dcb64 528 FUNC GLOBAL DEFAULT 12 ppc_set_irq │ │ │ │ - 11015: 0098157c 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11016: 0071b3c0 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11015: 00981554 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11016: 0071b398 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11017: 00db11da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_DSTATE │ │ │ │ 11018: 00525068 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11019: 00db075a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11020: 00db1752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11021: 00db16be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11022: 00ccb128 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpoqp │ │ │ │ 11023: 002eb1a0 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11024: 0029f16c 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11025: 0081e8e0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11025: 0081e8b8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11026: 00d7a388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11027: 0063511c 108 FUNC GLOBAL DEFAULT 12 helper_xvcvsxddp │ │ │ │ 11028: 00db0842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11029: 005ade74 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11030: 009025dc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11030: 009025b4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11031: 00dafd2c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11032: 00d66898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11033: 00990500 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11033: 009904d8 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11034: 00d68890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11035: 00db00a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11036: 008d1d2c 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11036: 008d1d04 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11037: 00db20e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11038: 00519f8c 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11039: 00291c48 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11040: 00db288c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11041: 00d752d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11042: 00cc14ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUB │ │ │ │ 11043: 00d67b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11044: 009aee90 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11044: 009aee68 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11045: 0055b14c 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11046: 0073fee4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11047: 00719528 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11046: 0073febc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11047: 00719500 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11048: 00db129e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11049: 0057d078 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11050: 003702ec 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11051: 0074d634 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11051: 0074d60c 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11052: 004ba67c 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11053: 007cb904 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11053: 007cb8dc 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11054: 00d68b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11055: 00db0fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11056: 00d6a354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11057: 00d78770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11058: 00c7d34c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11059: 00d7944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11060: 004b58b8 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11061: 007ba398 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11061: 007ba370 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11062: 00daff02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11063: 008cefd8 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11063: 008cefb0 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11064: 00d68394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11065: 00d6f104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11066: 0074d83c 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11066: 0074d814 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11067: 00db0358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11068: 00d76b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 11069: 00742f18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 11069: 00742ef0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11070: 00dafeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11071: 0085d8c8 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11072: 009c0ccc 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11071: 0085d8a0 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11072: 009c0ca4 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11073: 00db224c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11074: 008dcf6c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11074: 008dcf44 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11075: 00d64000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11076: 0033462c 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11077: 002e4b40 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11078: 00d663fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11079: 00820f6c 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11079: 00820f44 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11080: 00db048e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11081: 007b5ad8 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11081: 007b5ab0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11082: 00db005a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11083: 00db2200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11084: 00d71960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11085: 00d6dd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11086: 00d71f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11087: 0072c784 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11087: 0072c75c 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11088: 00db048c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11089: 00db1f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11090: 00d6bc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11091: 0058a6e4 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 11092: 00730ae0 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 11092: 00730ab8 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11093: 00cb0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 11094: 00730b5c 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 11094: 00730b34 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11095: 00dafdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11096: 0032d224 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11097: 00551960 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11098: 00db076a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11099: 004091b0 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11100: 009088d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11100: 009088b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ 11101: 00db11ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_FIT_DSTATE │ │ │ │ - 11102: 00911fdc 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11102: 00911fb4 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11103: 00db18d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11104: 00573054 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11105: 00db0510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11106: 00d68144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 11107: 008e2cd4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11107: 008e2cac 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11108: 00d6d268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11109: 00db0bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11110: 002cfba4 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11111: 00db1ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_GET_VPA_DSTATE │ │ │ │ 11112: 00db031a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 11113: 008c23d8 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11114: 00b869d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11113: 008c23b0 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11114: 00b869b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11115: 00cc424c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2 │ │ │ │ 11116: 00db1a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11117: 00db236c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11118: 007ac8c0 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 11119: 0071de1c 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11120: 007f68b0 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11118: 007ac898 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11119: 0071ddf4 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 11120: 007f6888 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11121: 00db026a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11122: 0085c970 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11122: 0085c948 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11123: 00d66d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 11124: 00921560 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11124: 00921538 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11125: 00db1958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 11126: 007f1bd4 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11126: 007f1bac 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11127: 00db0c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11128: 008c885c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11129: 00907c04 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11128: 008c8834 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11129: 00907bdc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11130: 002906c8 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11131: 009b0a30 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11132: 009498d0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11131: 009b0a08 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11132: 009498a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11133: 0057c620 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11134: 008ce324 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11134: 008ce2fc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11135: 00289d84 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11136: 00376550 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11137: 00b85870 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11137: 00b85850 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11138: 004aa8a4 360 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ - 11139: 007575cc 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11139: 007575a4 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11140: 00d658a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11141: 00462550 104 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11142: 0058f948 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11143: 00d72664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11144: 007a5240 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11145: 009382a0 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11144: 007a5218 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11145: 00938278 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11146: 00d7ae04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11147: 00dafd24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11148: 008c88b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11149: 0090d620 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11148: 008c8890 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11149: 0090d5f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11150: 00d6a984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11151: 00d7af80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11152: 007e54a8 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11152: 007e5480 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11153: 00d7b858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11154: 00dafd49 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11155: 00d664ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11156: 005a0a4c 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11157: 00578ec0 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11158: 008c229c 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11159: 0099cd58 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11160: 008d3360 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11158: 008c2274 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11159: 0099cd30 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11160: 008d3338 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11161: 00d732bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11162: 00d6d6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11163: 00622b48 308 FUNC GLOBAL DEFAULT 12 helper_DTSTSF │ │ │ │ 11164: 00d794fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11165: 0032d2fc 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11166: 00db1416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11167: 00d6fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11168: 009bbeec 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11168: 009bbec4 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11169: 00c84a10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11170: 002c55e4 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11171: 002cd024 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11172: 00db0574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11173: 00cc8fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvhpsp │ │ │ │ - 11174: 007ef7c0 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11174: 007ef798 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11175: 003db800 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11176: 0099b5dc 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11176: 0099b5b4 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11177: 00db13d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11178: 00299500 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11179: 0090d434 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11179: 0090d40c 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11180: 00d7a7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11181: 00d68644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11182: 005644e4 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11183: 00db1710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11184: 009ac450 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11184: 009ac428 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11185: 00d735ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11186: 00992864 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 11187: 0073cf0c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 11186: 0099283c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11187: 0073cee4 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 11188: 005a6b00 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11189: 00cb6de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11190: 00db1914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11191: 00d78560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 11192: 0073d980 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 11193: 0071611c 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 11192: 0073d958 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 11193: 007160f4 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 11194: 00291cf4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 11195: 00d65244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 11196: 00db097c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 11197: 00d774fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 11198: 00dafd4f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 11199: 002f3164 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 11200: 00db1ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11201: 002808ec 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11202: 00d68544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11203: 00db28b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11204: 00ccd9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbiep │ │ │ │ 11205: 00db0b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11206: 00db0f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11207: 009356e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 11208: 007e4810 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11209: 008f7760 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11207: 009356b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11208: 007e47e8 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11209: 008f7738 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11210: 00db20e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11211: 00db121c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNREALIZE_DSTATE │ │ │ │ 11212: 0037a67c 824 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11213: 00c7dcb0 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11214: 009815e4 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11215: 0081e75c 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11214: 009815bc 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11215: 0081e734 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11216: 004f7b9c 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11217: 00db043a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11218: 00d9f5d1 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 11219: 00cb730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11220: 0028a5c8 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11221: 00db256c 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11222: 00db239c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11223: 00857fd0 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11223: 00857fa8 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11224: 003fd408 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11225: 004f85b4 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 11226: 0073c05c 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11227: 006c40c8 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11228: 009696ac 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ - 11229: 00716c1c 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11230: 007f67f8 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11226: 0073c034 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 11227: 006c40a0 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11228: 00969684 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11229: 00716bf4 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 11230: 007f67d0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11231: 0062a5ec 124 FUNC GLOBAL DEFAULT 12 helper_evfscmplt │ │ │ │ 11232: 00db025e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11233: 00d69e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11234: 00d6d2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11235: 00db19b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11236: 00754ef8 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 11237: 006ec538 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 11238: 0071f3ec 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 11236: 00754ed0 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11237: 006ec510 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 11238: 0071f3c4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11239: 00447b28 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11240: 00c7d9b0 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11241: 00db0980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 11242: 0077bde4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11243: 00759b54 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11242: 0077bdbc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 11243: 00759b2c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11244: 00d64290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11245: 003aa500 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11246: 00db19c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11247: 00db1406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11248: 0062ad7c 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpeq │ │ │ │ 11249: 00d6cf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 11250: 006ec728 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 11251: 0071eb44 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 11250: 006ec700 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 11251: 0071eb1c 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11252: 00d681f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11253: 00db1138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11254: 00d7ae88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11255: 00d7964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11256: 00db1c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11257: 00db1efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11258: 00db045e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11259: 00db1ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11260: 0057d198 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11261: 00db1144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ - 11262: 006ec5e4 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 11262: 006ec5bc 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11263: 005457c4 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11264: 002a9b1c 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 11265: 00737ad4 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 11265: 00737aac 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11266: 00d7ae44 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11267: 00cd6390 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_epsc │ │ │ │ - 11268: 0073fdf0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11269: 009b0900 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11268: 0073fdc8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 11269: 009b08d8 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11270: 00d684d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11271: 00db1852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11272: 00db290c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11273: 009c68f8 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11273: 009c68d0 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11274: 00d6f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 11275: 0070bff4 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11276: 0099b8bc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11277: 008ac984 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11275: 0070bfcc 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 11276: 0099b894 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11277: 008ac95c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11278: 0062ba48 408 FUNC GLOBAL DEFAULT 12 helper_XSMULSP │ │ │ │ 11279: 00db1912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11280: 005d16ac 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11281: 00d7a098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11282: 00931328 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11282: 00931300 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11283: 00d71320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 11284: 009bfba8 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11284: 009bfb80 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11285: 00db0644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ - 11286: 0069e008 100 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ + 11286: 0069dfe0 100 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ 11287: 00db00c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11288: 00d67244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11289: 0063e464 96 FUNC GLOBAL DEFAULT 12 helper_vaddfp │ │ │ │ 11290: 00c7d7d4 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11291: 0054672c 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11292: 00d7399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11293: 00da764c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 11294: 00db17fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11295: 009151a8 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11295: 00915180 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11296: 00d73e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11297: 00db1d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11298: 00d7ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11299: 008fb1ac 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11299: 008fb184 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11300: 00db10a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11301: 00d6f434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11302: 00d796dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11303: 009b57b8 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11303: 009b5790 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11304: 00d69ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 11305: 00908934 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11305: 0090890c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ 11306: 0064a438 136 FUNC GLOBAL DEFAULT 12 helper_fixup_thrm │ │ │ │ - 11307: 008f502c 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11307: 008f5004 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11308: 00cba800 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11309: 00dafd7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11310: 00965bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11310: 00965b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11311: 00d67364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11312: 0029f814 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11313: 002953c0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11314: 005aec2c 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11315: 00d69f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11316: 00d66b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11317: 00620090 380 FUNC GLOBAL DEFAULT 12 register_usprgh_sprs │ │ │ │ 11318: 00db1ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11319: 00d67020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11320: 00538740 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 11321: 007312ac 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11322: 00756364 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11321: 00731284 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 11322: 0075633c 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11323: 0064b890 4 FUNC GLOBAL DEFAULT 12 helper_load_hdecr │ │ │ │ 11324: 00649e78 148 FUNC GLOBAL DEFAULT 12 helper_LVEWX │ │ │ │ 11325: 00db1fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11326: 0063e108 76 FUNC GLOBAL DEFAULT 12 helper_POPCNTB │ │ │ │ 11327: 00d6d5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11328: 00d65ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11329: 00377dd4 120 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ @@ -11335,1484 +11335,1484 @@ │ │ │ │ 11331: 00476a20 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11332: 00db0c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11333: 00d6647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11334: 0062ad78 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpgt │ │ │ │ 11335: 00d65ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11336: 002860f0 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11337: 00d7b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 11338: 007400cc 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 11338: 007400a4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11339: 00d66f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11340: 009c98bc 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11340: 009c9894 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11341: 00d732fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11342: 00db0098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11343: 00b0bc58 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11343: 00b0bc38 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11344: 00d69d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11345: 0028ad40 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 11346: 00795208 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 11346: 007951e0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11347: 00db11c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_LOAD_DSTATE │ │ │ │ 11348: 00d637d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11349: 00d65d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11350: 00d70ab8 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11351: 00751cac 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11351: 00751c84 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11352: 00db0e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11353: 009a7ed4 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11354: 006a462c 200 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ + 11353: 009a7eac 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11354: 006a4604 200 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ 11355: 00d6f6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11356: 0062b560 320 FUNC GLOBAL DEFAULT 12 helper_XVSUBDP │ │ │ │ 11357: 00db16a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11358: 0028ffb4 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11359: 00c7e5d8 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11360: 00d6e3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11361: 00db1e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11362: 00d746ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11363: 00b2d95c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11363: 00b2d93c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11364: 00db204a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11365: 0044dcb4 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 11366: 00782b38 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11367: 0094c1dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11366: 00782b10 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 11367: 0094c1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11368: 00db19bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11369: 00b2d954 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11370: 00941008 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 11371: 00780ac0 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 11369: 00b2d934 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11370: 00940fe0 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11371: 00780a98 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11372: 00d6e458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11373: 005a6b7c 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11374: 0055204c 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 11375: 0051c8e8 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11376: 00db0050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11377: 00810a24 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11377: 008109fc 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11378: 00db1aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11379: 00d7355c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11380: 00db1450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ - 11381: 006aeeb4 272 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ + 11381: 006aee8c 272 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ 11382: 00d6ced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11383: 005adac8 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11384: 00da7644 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11385: 008d9df0 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11385: 008d9dc8 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11386: 005d9194 320 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11387: 00327284 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11388: 00d7bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11389: 00db188c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11390: 00db1714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11391: 007b98c0 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 11392: 0070e0dc 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11393: 0097770c 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11394: 009c6648 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11391: 007b9898 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11392: 0070e0b4 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 11393: 009776e4 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11394: 009c6620 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11395: 00d75fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11396: 00d6a3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11397: 007f0158 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11398: 009132b0 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11397: 007f0130 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11398: 00913288 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11399: 00db10e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11400: 00db0aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11401: 00d680a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11402: 0081a494 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11402: 0081a46c 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11403: 00db0fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11404: 00db0284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11405: 00d74d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11406: 00db0694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ 11407: 006370e0 248 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCQP │ │ │ │ - 11408: 008d40cc 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11408: 008d40a4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11409: 00cc73cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTDP │ │ │ │ 11410: 002a07a4 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11411: 0081dc70 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11411: 0081dc48 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11412: 00db0190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11413: 00db1176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_SETUP_DSTATE │ │ │ │ - 11414: 00730e38 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 11414: 00730e10 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11415: 00daff0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11416: 00d73d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 11417: 00701548 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11418: 00836b10 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11417: 00701520 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 11418: 00836ae8 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11419: 00db1fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_RFI_DSTATE │ │ │ │ 11420: 005da490 184 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_hi │ │ │ │ 11421: 00d67db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11422: 00d7af70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11423: 008d2de0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11423: 008d2db8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11424: 00d76abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11425: 00d6e398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11426: 00d66e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11427: 00910410 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11428: 008ddc78 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11427: 009103e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11428: 008ddc50 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11429: 0064218c 204 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_comp │ │ │ │ 11430: 00d9f031 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11431: 0064abdc 72 FUNC GLOBAL DEFAULT 12 helper_HASHST │ │ │ │ 11432: 00db15b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11433: 00d77fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11434: 006edca0 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11434: 006edc78 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11435: 005fb350 452 FUNC GLOBAL DEFAULT 12 vof_client_open_store │ │ │ │ 11436: 00d768cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11437: 00db0ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11438: 00408a70 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11439: 008ee238 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 11440: 008d15b8 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11439: 008ee210 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11440: 008d1590 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11441: 00db12ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11442: 00db111c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11443: 00cba69c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11444: 00cba6fc 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11445: 00cba70c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11446: 005d161c 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11447: 007af600 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11447: 007af5d8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11448: 00d6c090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11449: 00db0856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11450: 00d76fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11451: 00d772bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11452: 00d6d4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11453: 00db05ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11454: 00d6f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11455: 00cb7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11456: 009c87c4 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11457: 008c6e7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11458: 006e58f4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11459: 009719a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11460: 008d571c 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11456: 009c879c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11457: 008c6e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11458: 006e58cc 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11459: 00971978 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11460: 008d56f4 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11461: 00d6656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11462: 00ccac84 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtdp │ │ │ │ 11463: 00db12d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11464: 00810c5c 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11464: 00810c34 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11465: 0062a7b8 24 FUNC GLOBAL DEFAULT 12 helper_efdcfuid │ │ │ │ 11466: 00db0270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11467: 008d7960 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11468: 0088847c 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11469: 0090be48 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11467: 008d7938 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11468: 00888454 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11469: 0090be20 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11470: 00d6632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11471: 00d69e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11472: 009ae230 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11472: 009ae208 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11473: 0028620c 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11474: 00d65de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11475: 00db05e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11476: 002a10a8 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11477: 0043937c 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11478: 00db1ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11479: 00c7116c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11480: 003310d4 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11481: 00daff3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11482: 00db1b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11483: 00dafdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11484: 006371d8 196 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCSP │ │ │ │ 11485: 00d66f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 11486: 00cd5838 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbl │ │ │ │ - 11487: 00985a20 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11487: 009859f8 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11488: 00db1930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11489: 00db22ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11490: 00d652e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11491: 00db0440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 11492: 009c757c 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 11492: 009c7554 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 11493: 00db157c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11494: 009d31a4 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11494: 009d317c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11495: 00d7585c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11496: 00cb2a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11497: 00d68074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11498: 00d743fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11499: 00cd58bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu │ │ │ │ 11500: 00c7d530 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11501: 00cc7558 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEDP │ │ │ │ - 11502: 00931398 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11503: 008ac3a4 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11502: 00931370 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11503: 008ac37c 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11504: 00d68840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11505: 00db0634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11506: 00aea7d4 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11507: 007b9ad8 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ - 11508: 0069dec0 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ + 11506: 00aea7b4 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11507: 007b9ab0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11508: 0069de98 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ 11509: 00db1b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11510: 00b9d90c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11511: 0090275c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11510: 00b9d8ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11511: 00902734 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11512: 00db0656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11513: 00d7bccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11514: 0079f83c 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11514: 0079f814 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11515: 00daff84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11516: 00339ef8 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11517: 00930d98 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11517: 00930d70 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11518: 0043e270 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 11519: 00732700 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 11519: 007326d8 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11520: 00d7ac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11521: 0090a7d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11521: 0090a7b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11522: 00580898 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 11523: 0074e8bc 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11523: 0074e894 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11524: 00db0edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11525: 00db1812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ 11526: 005df9f0 100 FUNC GLOBAL DEFAULT 12 ppc40x_irq_init │ │ │ │ - 11527: 0093c83c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11527: 0093c814 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11528: 00572c48 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11529: 00d9f5d8 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11530: 0062c120 488 FUNC GLOBAL DEFAULT 12 helper_XSDIVSP │ │ │ │ 11531: 00daff88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 11532: 007976f8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 11532: 007976d0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11533: 00db1b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11534: 0051bc74 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11535: 00cd3294 132 OBJECT GLOBAL DEFAULT 24 helper_info_CMPB │ │ │ │ 11536: 00db19fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11537: 00db1f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11538: 00630388 196 FUNC GLOBAL DEFAULT 12 helper_xscmpexpdp │ │ │ │ 11539: 00d78d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11540: 007f1c70 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11540: 007f1c48 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11541: 00db0cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11542: 00d694ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11543: 00db15b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11544: 008f792c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11544: 008f7904 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11545: 00d7344c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11546: 00db0b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_DSTATE │ │ │ │ 11547: 00d7b384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 11548: 00813768 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11548: 00813740 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11549: 00d79ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11550: 00ccc5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum2sws │ │ │ │ 11551: 00403548 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ 11552: 0062ad74 4 FUNC GLOBAL DEFAULT 12 helper_efdcmplt │ │ │ │ - 11553: 008f40ec 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 11554: 00782a38 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 11553: 008f40c4 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11554: 00782a10 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11555: 00dafd09 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 11556: 0064b084 968 FUNC GLOBAL DEFAULT 12 helper_book3s_msgsnd │ │ │ │ 11557: 0062cfb8 308 FUNC GLOBAL DEFAULT 12 helper_xvsqrtdp │ │ │ │ - 11558: 009cb450 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11558: 009cb428 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11559: 00d66b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11560: 00d7aec4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11561: 00d6edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11562: 00db0e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11563: 0096e508 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11563: 0096e4e0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11564: 00db0cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11565: 00c7b40c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11566: 00d6dc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11567: 00d6f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11568: 005add88 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11569: 00bc796c 52 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ - 11570: 00996bf4 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11570: 00996bcc 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11571: 00388d84 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ 11572: 00644988 132 FUNC GLOBAL DEFAULT 12 helper_vextuwlx │ │ │ │ - 11573: 00901d34 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11573: 00901d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11574: 00db038a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11575: 00d737ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11576: 0092fe70 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 11577: 00773cf8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 11576: 0092fe48 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11577: 00773cd0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11578: 00db0dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 11579: 007777e0 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 11579: 007777b8 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11580: 00db058c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11581: 00db08b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11582: 0056bc58 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11583: 003c6a98 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11584: 008c788c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11584: 008c7864 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11585: 00644514 168 FUNC GLOBAL DEFAULT 12 helper_VRLWMI │ │ │ │ 11586: 005da548 52 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_lo │ │ │ │ 11587: 0055e5d8 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11588: 00d72010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11589: 008a7cd0 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11589: 008a7ca8 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11590: 00dafe7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11591: 00d6a714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11592: 00553010 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11593: 00db1972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11594: 0055acdc 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11595: 00db1ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11596: 00d6c52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ADB_POLL_EVENT │ │ │ │ 11597: 00d6b700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11598: 0053ff00 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11599: 00dafd84 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11600: 008a5158 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11600: 008a5130 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11601: 00db172c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11602: 00db0d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11603: 00403968 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11604: 00db176c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11605: 00d74fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11606: 00d78d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11607: 0099751c 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11607: 009974f4 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11608: 00db16c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11609: 00cb6e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11610: 0099c484 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11610: 0099c45c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11611: 002f0f18 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11612: 00285b04 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11613: 00d7af30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11614: 00db188a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11615: 00db1ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11616: 00dafd6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11617: 00daffea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11618: 0043db98 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11619: 00d6f424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11620: 00db183c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ 11621: 00ccc2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp │ │ │ │ - 11622: 00938c50 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11623: 00996cf4 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11622: 00938c28 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11623: 00996ccc 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11624: 00642434 232 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_exp │ │ │ │ 11625: 00cd0114 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbia │ │ │ │ - 11626: 009073ec 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11626: 009073c4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11627: 00db05a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11628: 00505d00 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11629: 00daff96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11630: 00cc7ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbie │ │ │ │ 11631: 00db09d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 11632: 0078250c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11633: 00963880 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11632: 007824e4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 11633: 00963858 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11634: 00d72a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 11635: 00794f04 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 11635: 00794edc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11636: 00522bd8 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11637: 0029c358 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11638: 00d67224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11639: 00745bec 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11640: 00904ea4 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11639: 00745bc4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11640: 00904e7c 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11641: 00db023e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11642: 006e6bd0 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11642: 006e6ba8 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11643: 005cb714 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11644: 00d75ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11645: 00644708 156 FUNC GLOBAL DEFAULT 12 helper_VRLWNM │ │ │ │ 11646: 00d71c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11647: 00641b40 308 FUNC GLOBAL DEFAULT 12 helper_VMODSQ │ │ │ │ 11648: 00d72120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11649: 007953e4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 11649: 007953bc 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11650: 0057a11c 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11651: 008085e0 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11652: 008fff74 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11651: 008085b8 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11652: 008fff4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11653: 00d68eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11654: 0029d128 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11655: 00813bc8 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11655: 00813ba0 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11656: 00db209e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11657: 00d7786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11658: 0094a4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11658: 0094a4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11659: 00db18aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11660: 00cb7390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11661: 002b6354 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11662: 0095ec64 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11662: 0095ec3c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11663: 00d72b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11664: 00cd19d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbivax │ │ │ │ 11665: 00d6c290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11666: 00d79d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 11667: 00795364 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 11667: 0079533c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11668: 0057325c 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11669: 008e4470 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11669: 008e4448 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11670: 00d6d318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11671: 00323be0 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11672: 00572ec8 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11673: 00db0e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11674: 00d6da98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11675: 00d6dc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11676: 00d68af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11677: 00db1380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11678: 00d65808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11679: 00db0da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11680: 00db17e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11681: 0057d364 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11682: 0093cb84 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11683: 0099bdb8 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11682: 0093cb5c 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11683: 0099bd90 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11684: 00db11d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_DSTATE │ │ │ │ 11685: 00ccef08 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsadd │ │ │ │ 11686: 00db2908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11687: 008f7a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11687: 008f7a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11688: 00d788e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11689: 002c55c4 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 11690: 0078281c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 11690: 007827f4 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11691: 00d6b250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11692: 00db1e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11693: 003924ec 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11694: 00d76b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11695: 006448f0 152 FUNC GLOBAL DEFAULT 12 helper_vextuhlx │ │ │ │ 11696: 002d6dc8 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11697: 00d664dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11698: 005cab24 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11699: 00db1676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11700: 00db28ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11701: 0043d0c8 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11702: 00db079a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11703: 00799f8c 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11703: 00799f64 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11704: 00d78ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11705: 00d7385c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 11706: 009c9ecc 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 11707: 006f7a04 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11708: 007e1178 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11706: 009c9ea4 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11707: 006f79dc 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 11708: 007e1150 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 11709: 00285c04 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 11710: 005796dc 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 11711: 0079994c 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 11711: 00799924 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 11712: 00635484 104 FUNC GLOBAL DEFAULT 12 helper_xvcvsxdsp │ │ │ │ 11713: 00dafdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 11714: 00717540 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 11714: 00717518 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 11715: 002e53bc 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 11716: 009adf48 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 11717: 008c6b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 11716: 009adf20 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 11717: 008c6b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 11718: 00d6967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 11719: 00d655e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 11720: 00d6b650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 11721: 002903fc 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 11722: 00d74c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 11723: 00938730 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 11723: 00938708 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 11724: 00d6aa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 11725: 00d6e1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 11726: 00d6f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 11727: 00773d90 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 11727: 00773d68 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 11728: 00d74d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 11729: 0098fa50 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 11729: 0098fa28 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 11730: 00db167e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 11731: 0026c878 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 11732: 00dafdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 11733: 00d66ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 11734: 00db16d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 11735: 00d6a5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 11736: 007751dc 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 11736: 007751b4 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 11737: 00641c74 236 FUNC GLOBAL DEFAULT 12 helper_VMODUQ │ │ │ │ 11738: 003cb0dc 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 11739: 00c7d670 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 11740: 00db1c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 11741: 009abc3c 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 11741: 009abc14 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 11742: 00d799f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 11743: 00d6be60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 11744: 003dc8b4 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 11745: 00dafd65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 11746: 002ab02c 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 11747: 0090e0ac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 11747: 0090e084 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 11748: 00db0e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 11749: 00db0730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 11750: 00db138a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 11751: 0072b048 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 11752: 0090a27c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 11753: 00983874 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 11751: 0072b020 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 11752: 0090a254 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 11753: 0098384c 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 11754: 004a35f8 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 11755: 00db1828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 11756: 0069c828 436 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ + 11756: 0069c800 436 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ 11757: 00d6620c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 11758: 0090a9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 11759: 006cb648 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 11758: 0090a97c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 11759: 006cb620 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 11760: 00db01ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 11761: 008ca3d0 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 11762: 00757af0 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 11761: 008ca3a8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 11762: 00757ac8 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 11763: 00d68604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 11764: 005251fc 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 11765: 00d6a3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 11766: 00999638 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 11767: 00810630 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 11768: 0077c968 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 11766: 00999610 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 11767: 00810608 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 11768: 0077c940 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 11769: 00db0dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 11770: 00db0384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 11771: 00db1688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 11772: 009b2140 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 11772: 009b2118 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 11773: 00bc6430 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 11774: 00d72460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 11775: 0077bbb0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 11775: 0077bb88 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 11776: 00492c30 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 11777: 00d772dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 11778: 0069dc28 160 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ + 11778: 0069dc00 160 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ 11779: 00db0056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 11780: 00d71650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 11781: 006d39e0 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 11781: 006d39b8 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 11782: 00db0f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 11783: 00d65234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 11784: 00d6dd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 11785: 008fb048 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 11785: 008fb020 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 11786: 0028b6c8 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 11787: 00772804 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 11788: 00945fd4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 11789: 008dbd58 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 11790: 00901f00 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 11787: 007727dc 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 11788: 00945fac 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 11789: 008dbd30 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 11790: 00901ed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 11791: 00db0e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 11792: 0094ff1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 11793: 00723a4c 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 11792: 0094fef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 11793: 00723a24 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 11794: 00d73f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 11795: 00db0af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 11796: 00daffee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 11797: 00cceb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efddiv │ │ │ │ 11798: 00d78f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_FP_IGNORE_EVENT │ │ │ │ 11799: 002f317c 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 11800: 00644f50 296 FUNC GLOBAL DEFAULT 12 helper_VINSWLX │ │ │ │ - 11801: 008daec0 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 11801: 008dae98 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 11802: 0039a19c 344 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 11803: 00d6cf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 11804: 00d7382c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 11805: 00db1206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_METHOD_DSTATE │ │ │ │ 11806: 00db2250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 11807: 00d6a9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 11808: 0044cd8c 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 11809: 0075412c 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 11809: 00754104 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 11810: 00db1ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 11811: 0070e030 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 11811: 0070e008 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 11812: 002e7110 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 11813: 00d6639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 11814: 0071b710 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 11814: 0071b6e8 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 11815: 00302a20 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 11816: 00db0c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 11817: 00d67df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 11818: 00daff6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 11819: 00db170c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 11820: 00728e38 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 11820: 00728e10 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 11821: 00cb8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 11822: 00323de0 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 11823: 00d759ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 11824: 00db0542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 11825: 00285cf8 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 11826: 0028d734 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 11827: 008c0478 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 11828: 0093dd20 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 11827: 008c0450 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 11828: 0093dcf8 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 11829: 00d7a684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 11830: 00640868 208 FUNC GLOBAL DEFAULT 12 helper_vmrghb │ │ │ │ 11831: 00d6d678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 11832: 00db0a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 11833: 009c7d44 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 11834: 008aca00 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 11833: 009c7d1c 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 11834: 008ac9d8 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 11835: 00db1fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 11836: 008e1f44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 11836: 008e1f1c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 11837: 0057ade0 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 11838: 00849754 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 11838: 0084972c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 11839: 0028198c 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 11840: 00644b24 132 FUNC GLOBAL DEFAULT 12 helper_vextuwrx │ │ │ │ 11841: 00640990 88 FUNC GLOBAL DEFAULT 12 helper_vmrghh │ │ │ │ 11842: 00d6e768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 11843: 00d768dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ 11844: 00cc4a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBDP │ │ │ │ 11845: 0064b88c 4 FUNC GLOBAL DEFAULT 12 helper_store_decr │ │ │ │ - 11846: 00998338 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 11846: 00998310 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 11847: 00db10e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 11848: 0097f8b0 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 11849: 0094031c 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 11848: 0097f888 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 11849: 009402f4 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 11850: 00db1a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 11851: 00db1f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 11852: 00db0adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 11853: 00511dd8 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 11854: 007ac34c 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 11855: 00977144 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 11856: 008c840c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 11857: 00745b94 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 11858: 007e5478 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 11859: 00745334 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 11854: 007ac324 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 11855: 0097711c 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 11856: 008c83e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 11857: 00745b6c 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 11858: 007e5450 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 11859: 0074530c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 11860: 00640a1c 52 FUNC GLOBAL DEFAULT 12 helper_vmrghw │ │ │ │ 11861: 00d66db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 11862: 0070df30 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 11863: 00782c74 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 11864: 00943198 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 11862: 0070df08 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 11863: 00782c4c 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 11864: 00943170 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 11865: 00db0f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 11866: 00d7040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_EVENT │ │ │ │ 11867: 00da763e 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 11868: 00d66ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 11869: 00cc7fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlsw32 │ │ │ │ 11870: 00db18e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 11871: 00d77c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 11872: 00db1718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 11873: 00d7b1b4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 11874: 00db17f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 11875: 0093e7b0 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 11875: 0093e788 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 11876: 00db0b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 11877: 0059fefc 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 11878: 007b15f8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 11879: 00811bbc 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 11878: 007b15d0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 11879: 00811b94 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 11880: 00283138 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 11881: 00388c6c 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 11882: 009b0a9c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 11882: 009b0a74 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 11883: 00db20d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 11884: 00db0cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 11885: 0044b724 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 11886: 00912748 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 11886: 00912720 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 11887: 00db1116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 11888: 007e0d10 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 11889: 008d993c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 11888: 007e0ce8 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 11889: 008d9914 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 11890: 00d75384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 11891: 00d7991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 11892: 00646e4c 160 FUNC GLOBAL DEFAULT 12 helper_VSUBEUQM │ │ │ │ - 11893: 00756454 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 11893: 0075642c 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 11894: 00d6ba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 11895: 002ea5a8 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 11896: 00794388 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 11896: 00794360 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 11897: 00dafd6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 11898: 0053d36c 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 11899: 00db10e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 11900: 00db1ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 11901: 00cb7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 11902: 00644e28 296 FUNC GLOBAL DEFAULT 12 helper_VINSHLX │ │ │ │ - 11903: 00781118 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 11903: 007810f0 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 11904: 00dafe4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 11905: 008a8f4c 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 11905: 008a8f24 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 11906: 00db1aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 11907: 00d740fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 11908: 00db28ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 11909: 00817850 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 11909: 00817828 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 11910: 00d77bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 11911: 0073cbfc 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 11912: 00780998 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 11911: 0073cbd4 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 11912: 00780970 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 11913: 00dafe64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 11914: 0077cf90 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 11914: 0077cf68 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 11915: 00255400 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 11916: 003aa39c 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 11917: 00721598 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 11918: 00798678 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 11917: 00721570 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 11918: 00798650 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 11919: 004f1418 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 11920: 00d6b950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 11921: 00957eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 11922: 007f52a8 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 11921: 00957e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 11922: 007f5280 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 11923: 00dafe88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 11924: 005351bc 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 11925: 004643d0 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 11926: 00daffd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 11927: 009bf8a8 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 11928: 008179d0 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 11927: 009bf880 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 11928: 008179a8 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 11929: 003a4be8 112 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 11930: 00d73a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 11931: 0069cc38 24 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ + 11931: 0069cc10 24 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ 11932: 00d77a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 11933: 00db1d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 11934: 00d72160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 11935: 00d6d878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 11936: 002e976c 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 11937: 00464158 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 11938: 00794970 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 11938: 00794948 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 11939: 00db1044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 11940: 003773ec 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 11941: 00997a24 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 11941: 009979fc 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 11942: 00db226c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 11943: 00db1ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 11944: 00644a94 144 FUNC GLOBAL DEFAULT 12 helper_vextuhrx │ │ │ │ - 11945: 009c57f0 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 11945: 009c57c8 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 11946: 00283534 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 11947: 00db23a4 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 11948: 00db0f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 11949: 00d7ac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 11950: 00c7d914 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 11951: 0026dbcc 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 11952: 0081e3bc 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 11952: 0081e394 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 11953: 00d77f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 11954: 00db2158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 11955: 00d7476c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 11956: 00dafd36 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 11957: 007b986c 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 11958: 008c6cb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 11957: 007b9844 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 11958: 008c6c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 11959: 00db2114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 11960: 00d71090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 11961: 00c7ed24 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 11962: 00cb8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 11963: 00788b5c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 11964: 008f3eec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 11963: 00788b34 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 11964: 008f3ec4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 11965: 00d6fd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 11966: 00808710 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 11966: 008086e8 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 11967: 00db1fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 11968: 0064ad08 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_excp_handler │ │ │ │ 11969: 0028b6f8 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 11970: 00316170 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 11971: 00649c30 32 FUNC GLOBAL DEFAULT 12 helper_icbi │ │ │ │ 11972: 0057d3ac 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 11973: 00cc79fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTQP │ │ │ │ 11974: 006260d8 312 FUNC GLOBAL DEFAULT 12 helper_CDTBCD │ │ │ │ 11975: 00d6ce58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 11976: 007b89fc 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 11976: 007b89d4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 11977: 00d78870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 11978: 0073d274 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 11978: 0073d24c 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 11979: 00d769cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 11980: 00cd5de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_dbcr0 │ │ │ │ 11981: 00db14ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 11982: 00901530 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 11982: 00901508 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 11983: 0028820c 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 11984: 004990bc 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 11985: 0044079c 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 11986: 008e2708 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 11986: 008e26e0 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 11987: 00590120 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 11988: 009359d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 11988: 009359ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 11989: 00d69070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ 11990: 00cd063c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuiz │ │ │ │ - 11991: 0091e4b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 11992: 0090ad3c 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 11991: 0091e490 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 11992: 0090ad14 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 11993: 0055b128 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 11994: 00d7a674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 11995: 003c3494 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 11996: 009b14e0 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 11996: 009b14b8 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 11997: 00d700fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_COMPUTE_EVENT │ │ │ │ 11998: 00db0864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 11999: 00db0cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12000: 00db00a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12001: 009bcd48 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12001: 009bcd20 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12002: 00d786c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12003: 00d6db88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12004: 00d66b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12005: 00dafd18 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12006: 00d79b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12007: 00257638 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 12008: 00d6e238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 12009: 00d76ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12010: 00d753e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12011: 00db0b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12012: 00d6d588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12013: 00db032a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12014: 00d78380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12015: 00db1492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12016: 008c36ec 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12016: 008c36c4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12017: 00da7650 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 12018: 0098ec90 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12018: 0098ec68 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12019: 00d76c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12020: 00745bf4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12020: 00745bcc 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12021: 00db0a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12022: 00dafd50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12023: 0064079c 204 FUNC GLOBAL DEFAULT 12 helper_vmrglb │ │ │ │ 12024: 00d7043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_READ_EVENT │ │ │ │ 12025: 00d6a3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12026: 00d6b540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12027: 00cd2214 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_global │ │ │ │ 12028: 00d65a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12029: 00640938 88 FUNC GLOBAL DEFAULT 12 helper_vmrglh │ │ │ │ 12030: 00db0cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12031: 0062b6a0 296 FUNC GLOBAL DEFAULT 12 helper_XVSUBSP │ │ │ │ 12032: 00db15f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12033: 0029dc7c 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12034: 004fa110 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12035: 009b3b3c 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12036: 00901dec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12035: 009b3b14 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12036: 00901dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12037: 00d6daf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12038: 00d6f908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12039: 00db20d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12040: 00db05a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12041: 00d6dff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12042: 003dc8a8 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12043: 00629620 524 FUNC GLOBAL DEFAULT 12 helper_fcmpo │ │ │ │ 12044: 00db1756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 12045: 0073d738 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 12045: 0073d710 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 12046: 00db2560 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ - 12047: 0078acb0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12048: 00810040 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 12049: 006a6420 788 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ + 12047: 0078ac88 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 12048: 00810018 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12049: 006a63f8 788 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ 12050: 00629450 464 FUNC GLOBAL DEFAULT 12 helper_fcmpu │ │ │ │ 12051: 00db0f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12052: 008c9158 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12053: 008d62ac 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12052: 008c9130 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12053: 008d6284 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12054: 00db19a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12055: 006409e8 52 FUNC GLOBAL DEFAULT 12 helper_vmrglw │ │ │ │ 12056: 00db0f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12057: 007e5310 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12057: 007e52e8 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12058: 00d6a874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12059: 0084c058 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12059: 0084c030 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12060: 00d7b010 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12061: 00ccb4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtqp │ │ │ │ - 12062: 007b5998 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12062: 007b5970 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12063: 00d7030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_FIT_EVENT │ │ │ │ 12064: 00d758ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 12065: 0078205c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 12065: 00782034 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12066: 00db12e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12067: 00daff9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 12068: 0077def0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 12068: 0077dec8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12069: 004b057c 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12070: 00db1a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ - 12071: 006acf1c 228 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ + 12071: 006acef4 228 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ 12072: 00db04be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12073: 004321bc 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12074: 00db2262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12075: 00d7a148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12076: 00404260 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12077: 00db1322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12078: 00db14f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12079: 008cf670 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12079: 008cf648 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12080: 00db1c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12081: 007dd74c 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12082: 009a1034 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12081: 007dd724 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12082: 009a100c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12083: 00db2132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 12084: 006ef9f0 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 12084: 006ef9c8 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12085: 00db0380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 12086: 0075da6c 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 12086: 0075da44 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12087: 00ccfb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsqrtefp │ │ │ │ 12088: 00d690f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12089: 00db144a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12090: 009adc98 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 12091: 0073e5e0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 12090: 009adc70 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12091: 0073e5b8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12092: 00db196e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12093: 0095f490 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12093: 0095f468 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ 12094: 00cc7978 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEQP │ │ │ │ - 12095: 0074ebb0 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12095: 0074eb88 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12096: 00d6c000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12097: 00d702fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_STOP_EVENT │ │ │ │ 12098: 00db0012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12099: 009bf184 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12099: 009bf15c 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12100: 00db1084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12101: 00db0a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12102: 005442d8 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12103: 008ac7ac 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 12104: 009b1b60 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12103: 008ac784 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12104: 009b1b38 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12105: 00d72af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12106: 008ecc78 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12106: 008ecc50 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12107: 002726e8 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12108: 00d7437c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12109: 00d64410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12110: 00db21fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12111: 00d6d998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12112: 00746108 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12113: 009b4040 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12112: 007460e0 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12113: 009b4018 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12114: 00d645b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12115: 007cee74 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12115: 007cee4c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12116: 00d75d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12117: 00db0b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_DSTATE │ │ │ │ 12118: 002a604c 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12119: 008e7ca8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12120: 009a52b4 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 12121: 0077a174 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 12122: 00719480 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12123: 00978f80 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12119: 008e7c80 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12120: 009a528c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12121: 0077a14c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 12122: 00719458 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 12123: 00978f58 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12124: 00db205e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12125: 008c78e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 12126: 006a2c10 1216 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ - 12127: 008c8f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ - 12128: 0069f290 12 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ + 12125: 008c78c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12126: 006a2be8 1216 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ + 12127: 008c8f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12128: 0069f268 12 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ 12129: 0029dd48 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12130: 00d65ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12131: 005dba68 8 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_global │ │ │ │ 12132: 00dafdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12133: 0095b588 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12133: 0095b560 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12134: 00d68094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12135: 0029af4c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12136: 00926a9c 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12136: 00926a74 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12137: 00db01f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12138: 00d69fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12139: 00d750e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12140: 009933b8 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12140: 00993390 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12141: 0063044c 320 FUNC GLOBAL DEFAULT 12 helper_xscmpexpqp │ │ │ │ - 12142: 006c8260 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12142: 006c8238 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12143: 00da764d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 12144: 00db28e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12145: 0079f4c4 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12145: 0079f49c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12146: 00db1f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12147: 00db0dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 12148: 0071c7a4 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12149: 00956b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12148: 0071c77c 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 12149: 00956b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12150: 004b4658 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12151: 00cca96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxds │ │ │ │ - 12152: 009acb50 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12152: 009acb28 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12153: 00d6d9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12154: 008f9450 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12154: 008f9428 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12155: 00db1e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12156: 00d5dc58 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12157: 00d79df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12158: 0090ac84 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12158: 0090ac5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12159: 0028b6e8 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12160: 0097fb58 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12160: 0097fb30 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12161: 00cca33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtsp │ │ │ │ 12162: 006360e8 336 FUNC GLOBAL DEFAULT 12 helper_xvrdpic │ │ │ │ 12163: 00db1658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12164: 00db00cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12165: 00db07e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12166: 00403934 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12167: 00db0c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 12168: 00cc3988 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8PP │ │ │ │ - 12169: 006e7908 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12169: 006e78e0 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12170: 00c7e5f0 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12171: 00d789e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 12172: 00790a80 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 12172: 00790a58 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12173: 00d6c57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_SET_GPIO_EVENT │ │ │ │ - 12174: 00725958 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12175: 00953c5c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12174: 00725930 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12175: 00953c34 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12176: 00636238 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpim │ │ │ │ 12177: 00db1a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12178: 004b3b3c 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12179: 006363b8 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpip │ │ │ │ - 12180: 009b0e08 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12181: 00954a64 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12180: 009b0de0 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12181: 00954a3c 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12182: 005addb4 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12183: 00d68ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12184: 008ae1b4 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12184: 008ae18c 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12185: 00d6b670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12186: 004736f0 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12187: 00d64380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 12188: 0073d20c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 12188: 0073d1e4 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 12189: 00db0e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12190: 00dafd2d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 12191: 00730e24 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 12191: 00730dfc 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12192: 00d675a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 12193: 00443c1c 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 12194: 00636538 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpiz │ │ │ │ 12195: 00db0ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 12196: 005cca0c 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 12197: 0064ad04 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_transaction_failed │ │ │ │ 12198: 003c9a94 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 12199: 00db0aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 12200: 00db084c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 12201: 00d692a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12202: 00db21b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12203: 0064ae48 112 FUNC GLOBAL DEFAULT 12 helper_store_msr │ │ │ │ 12204: 00db1006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12205: 00d71bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 12206: 0071689c 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 12206: 00716874 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12207: 00db0970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12208: 00db1c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12209: 00b0be58 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12209: 00b0be38 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12210: 00d8d598 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12211: 00c7d9f8 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12212: 00db15d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12213: 00db22f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12214: 00293bc8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12215: 00d6d788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12216: 00db031e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12217: 00978bdc 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12217: 00978bb4 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12218: 00d69e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12219: 005cab70 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ 12220: 00cd2b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_TW │ │ │ │ - 12221: 00953ccc 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12221: 00953ca4 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12222: 00511af8 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12223: 00292870 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12224: 008dcbb0 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12225: 00997efc 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12224: 008dcb88 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12225: 00997ed4 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12226: 00d6b510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12227: 00db0bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12228: 003c9be0 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12229: 002946d8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12230: 00ccec74 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdsub │ │ │ │ 12231: 00db039c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12232: 0095ff30 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12232: 0095ff08 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12233: 00cd02a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_compute_fprf_float64 │ │ │ │ 12234: 00db0bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DSTATE │ │ │ │ 12235: 00dafffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12236: 008f37f0 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12236: 008f37c8 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12237: 00d7a6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12238: 00db192e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12239: 00d799b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12240: 009b1584 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12240: 009b155c 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12241: 00c7e3a0 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12242: 00db0f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12243: 00d6d958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 12244: 007208c4 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 12245: 007431f4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ - 12246: 0069e7b4 148 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ - 12247: 0069df64 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ + 12244: 0072089c 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 12245: 007431cc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 12246: 0069e78c 148 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ + 12247: 0069df3c 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ 12248: 0037a598 228 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12249: 00d7a644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12250: 00d6eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 12251: 009bb93c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12251: 009bb914 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12252: 00db291c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12253: 0062d0ec 296 FUNC GLOBAL DEFAULT 12 helper_xvsqrtsp │ │ │ │ 12254: 00d6ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12255: 00db09f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12256: 0096628c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12256: 00966264 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12257: 00cb999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12258: 00823734 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12258: 0082370c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12259: 003790ac 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12260: 00d69d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12261: 0099e5ec 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12261: 0099e5c4 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12262: 00291744 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12263: 004bb88c 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12264: 00db11d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_READ_DSTATE │ │ │ │ 12265: 00db28ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12266: 00916784 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12267: 00b0ba5c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12266: 0091675c 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12267: 00b0ba3c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ 12268: 00db1ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_SET_DSTATE │ │ │ │ - 12269: 0099befc 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12269: 0099bed4 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12270: 00d78550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12271: 00c7d300 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12272: 00db1aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12273: 00cc4e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQPO │ │ │ │ 12274: 00db0a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12275: 00cc8e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfn │ │ │ │ 12276: 00d64650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12277: 00c7ece0 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12278: 0097582c 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12278: 00975804 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12279: 00d6efe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12280: 007584d8 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12280: 007584b0 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12281: 00d6e538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12282: 008f3630 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12282: 008f3608 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12283: 00db14fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12284: 00db1b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12285: 009174c4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12286: 007b9e48 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12287: 008068e4 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12285: 0091749c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12286: 007b9e20 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12287: 008068bc 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12288: 00cc8d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfz │ │ │ │ - 12289: 0077c108 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ - 12290: 00b91a84 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ + 12289: 0077c0e0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 12290: 00b91a64 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ 12291: 005a4df8 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12292: 0099c4ec 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12292: 0099c4c4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12293: 005c0648 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 12294: 0028b6f0 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 12295: 0079547c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 12295: 00795454 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12296: 00cb58c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12297: 00d7ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12298: 00d79de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12299: 00db0a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12300: 00db2670 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12301: 00946d7c 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12301: 00946d54 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12302: 00d696dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12303: 002cf480 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12304: 00db173e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12305: 00dafe2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12306: 00d6e3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12307: 008c6e20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12307: 008c6df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12308: 00db173c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12309: 00db0266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12310: 009656b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12310: 00965688 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12311: 00536f20 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12312: 00d6a924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12313: 00d65798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12314: 009658d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12314: 009658b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 12315: 00db214a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12316: 0094ed08 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12316: 0094ece0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12317: 0062ad80 292 FUNC GLOBAL DEFAULT 12 helper_XSADDDP │ │ │ │ 12318: 00db165a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12319: 00db0e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12320: 007f2d48 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12321: 009104c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12322: 0098c918 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12320: 007f2d20 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12321: 009104a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12322: 0098c8f0 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12323: 00db1ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12324: 00d7b798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12325: 00db1c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12326: 00cc8e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsetsgn │ │ │ │ - 12327: 008142c0 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12327: 00814298 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12328: 00d779ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12329: 00db12a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 12330: 006b022c 188 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ + 12330: 006b0204 188 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ 12331: 00d71110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 12332: 0073e4d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ - 12333: 007826f0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 12332: 0073e4b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 12333: 007826c8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12334: 00d775ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12335: 00d5dc28 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12336: 00524ec0 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12337: 00d78370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12338: 00952050 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12338: 00952028 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12339: 00d78890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12340: 00cb541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 12341: 0091f4d0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 12341: 0091f4a8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 12342: 00db10ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12343: 00db1330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12344: 0098dffc 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12344: 0098dfd4 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12345: 005a0584 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12346: 00719c38 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 12346: 00719c10 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12347: 00d79220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12348: 009637c0 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12348: 00963798 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12349: 00d7abf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12350: 008c601c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12351: 00863fb8 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12350: 008c5ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12351: 00863f90 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12352: 00d70968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 12353: 00722f50 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12353: 00722f28 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12354: 00d72100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12355: 00811d44 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12355: 00811d1c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12356: 00d6969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12357: 00cb4000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12358: 00289f6c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12359: 00d6648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12360: 00995b1c 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12360: 00995af4 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12361: 00d64820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12362: 00624be0 368 FUNC GLOBAL DEFAULT 12 helper_DDEDPD │ │ │ │ - 12363: 00732740 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ - 12364: 00730c84 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 12363: 00732718 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 12364: 00730c5c 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12365: 00281870 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 12366: 009683e0 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12366: 009683b8 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12367: 00db0ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12368: 00db21dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12369: 007bcd50 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12369: 007bcd28 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12370: 00d6f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12371: 00d6be50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12372: 00db0dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12373: 008f8000 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12373: 008f7fd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12374: 0059d854 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12375: 00d6c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12376: 00d6f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12377: 0028c338 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12378: 00d73eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12379: 00db0e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12380: 0074b68c 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12380: 0074b664 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12381: 0057c5b4 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12382: 00957c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12382: 00957c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12383: 00db0764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12384: 00628220 176 FUNC GLOBAL DEFAULT 12 helper_FMADDS │ │ │ │ 12385: 00d705ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_EVENT │ │ │ │ 12386: 00d7af50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 12387: 00804a58 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12387: 00804a30 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12388: 005654c4 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12389: 0056b1f0 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12390: 00255ae4 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12391: 00db1f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12392: 0096c2a4 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12392: 0096c27c 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12393: 00d7ac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12394: 00d78ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12395: 009324a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12396: 006eb704 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12395: 0093247c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12396: 006eb6dc 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12397: 00db1998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12398: 00cc6d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCDP │ │ │ │ 12399: 00db1746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12400: 005b04b4 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12401: 00db1520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12402: 00386a84 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12403: 009ce548 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12403: 009ce520 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12404: 00573264 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12405: 009ca764 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12405: 009ca73c 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12406: 00db18b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12407: 00d7086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_PVR_EVENT │ │ │ │ 12408: 00db0eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12409: 008f402c 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12410: 007e4610 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12409: 008f4004 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12410: 007e45e8 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12411: 00db0544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12412: 0091fca8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12412: 0091fc80 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12413: 002916a4 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12414: 005cfce0 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12415: 0069ea28 1052 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ + 12415: 0069ea00 1052 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ 12416: 00db01ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12417: 00d743ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12418: 008177d0 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12418: 008177a8 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12419: 00db0260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12420: 00946430 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12420: 00946408 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12421: 00d68bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 12422: 00db1ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12423: 00db0e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 12424: 00781100 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12425: 007dc48c 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12424: 007810d8 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 12425: 007dc464 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12426: 005d367c 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 12427: 00623f70 508 FUNC GLOBAL DEFAULT 12 helper_DRDPQ │ │ │ │ - 12428: 009bf0d8 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 12429: 0078fda0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12430: 00910638 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12431: 0093e8ec 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12432: 00946720 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12428: 009bf0b0 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12429: 0078fd78 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 12430: 00910610 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12431: 0093e8c4 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12432: 009466f8 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12433: 00cb3f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12434: 00db2340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 12435: 00db2006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_GET_DSTATE │ │ │ │ 12436: 00cc4eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQP │ │ │ │ - 12437: 0098dc68 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12437: 0098dc40 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12438: 00d71060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12439: 00d681b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 12440: 00d7a108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 12441: 0093c5b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 12442: 0074170c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 12441: 0093c590 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12442: 007416e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12443: 002f3168 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12444: 00db1618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12445: 00295c1c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12446: 009b86d0 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12446: 009b86a8 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12447: 0043b084 120 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12448: 00db1a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12449: 00d79d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12450: 00d63cd8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12451: 00db22a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12452: 00cc96dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspdp │ │ │ │ 12453: 00db1126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12454: 008d8920 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12454: 008d88f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12455: 00db233a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12456: 008f7c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12456: 008f7be4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12457: 00334294 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12458: 002eda60 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12459: 008dc72c 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ - 12460: 006ad450 732 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ + 12459: 008dc704 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12460: 006ad428 732 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ 12461: 00db2906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12462: 00288978 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 12463: 00730cd8 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12464: 00949268 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12463: 00730cb0 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 12464: 00949240 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12465: 00d7a514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12466: 00db1e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12467: 00d7aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12468: 00d64c0c 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12469: 008c6638 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12469: 008c6610 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12470: 00db0282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12471: 00d638f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12472: 00db21ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12473: 00db207c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12474: 00d67c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12475: 009107a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12475: 00910780 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12476: 00d71a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12477: 00db0872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12478: 00db0d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12479: 009bac24 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12480: 00997e4c 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12479: 009babfc 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12480: 00997e24 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12481: 005df6ec 100 FUNC GLOBAL DEFAULT 12 ppc6xx_irq_init │ │ │ │ 12482: 00d6b400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12483: 00d71f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12484: 00db09a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12485: 0028d224 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12486: 00db2348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12487: 0057d4b0 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12488: 00db1c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12489: 005c83e4 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12490: 00db0290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12491: 006e7b24 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12491: 006e7afc 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12492: 00db0952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12493: 008ff594 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12493: 008ff56c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12494: 0032d290 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12495: 00d79b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12496: 002925b4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12497: 00db20c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12498: 002f0eb4 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12499: 0096bc54 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12499: 0096bc2c 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12500: 002ea1b4 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12501: 00d6b7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12502: 00db054c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12503: 00db10be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12504: 00db114c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12505: 00964be0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12506: 009657c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12505: 00964bb8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12506: 0096579c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 12507: 00db1b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12508: 00db1d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12509: 00701008 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12509: 00700fe0 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12510: 00d76ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12511: 002b7b70 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12512: 00cc9c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxddp │ │ │ │ 12513: 00d66788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12514: 00d7bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12515: 00db1a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 12516: 00794bcc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12517: 0098add8 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12516: 00794ba4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 12517: 0098adb0 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12518: 00cc4984 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBSP │ │ │ │ 12519: 00437a38 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12520: 00296048 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12521: 00286994 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12522: 008b8468 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12523: 00926500 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12524: 009634d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12522: 008b8440 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12523: 009264d8 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12524: 009634ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12525: 00d68be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12526: 007cf498 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12526: 007cf470 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12527: 00db1c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 12528: 007ad27c 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12528: 007ad254 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12529: 00d71800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12530: 00c7d230 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12531: 00d6de88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12532: 00338a40 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12533: 00db1738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12534: 00db114a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12535: 003c8b64 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12536: 008c6918 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 12537: 0070ee84 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 12536: 008c68f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12537: 0070ee5c 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12538: 00d667c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12539: 00db09b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12540: 0064bdd8 4 FUNC GLOBAL DEFAULT 12 helper_load_40x_pit │ │ │ │ 12541: 005e2800 12 FUNC GLOBAL DEFAULT 12 ppc_cpu_tir │ │ │ │ 12542: 00da882c 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ 12543: 00db1234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_DSTATE │ │ │ │ - 12544: 0086d53c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12544: 0086d514 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12545: 00d6645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12546: 00db15ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12547: 00db17b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12548: 009af7d4 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12548: 009af7ac 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12549: 00534ab4 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12550: 00db1d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12551: 0090f934 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12551: 0090f90c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12552: 005641fc 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12553: 00db06fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12554: 00960ebc 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12555: 008f1e38 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12554: 00960e94 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12555: 008f1e10 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12556: 00db050a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12557: 00cb7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12558: 008f8488 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12558: 008f8460 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12559: 002ecdc0 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12560: 002917b8 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12561: 005ad108 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12562: 00db04ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12563: 00db06fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12564: 00905d74 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12564: 00905d4c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12565: 004b7b3c 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12566: 0054ba20 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12567: 00db105e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12568: 00db1048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12569: 0028910c 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12570: 0094770c 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12570: 009476e4 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12571: 00cb7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12572: 00d7699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12573: 0090b46c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 12574: 007413e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 12573: 0090b444 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12574: 007413c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12575: 00d664ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12576: 00632d28 324 FUNC GLOBAL DEFAULT 12 helper_xscvdphp │ │ │ │ 12577: 00cb3ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12578: 00d64510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12579: 00db2156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12580: 00d76b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12581: 00d64660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12582: 00db137c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12583: 0074d830 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12583: 0074d808 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12584: 005a7a34 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12585: 00745be4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12585: 00745bbc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12586: 00cd06c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsiz │ │ │ │ 12587: 00db1098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12588: 00d67844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12589: 0046822c 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12590: 009725f0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12591: 009ca824 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12590: 009725c8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12591: 009ca7fc 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12592: 00408504 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12593: 005cb038 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 12594: 0073dcf8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 12594: 0073dcd0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 12595: 00402674 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12596: 00db1a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 12597: 007944b8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 12598: 009c77ec 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 12597: 00794490 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 12598: 009c77c4 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 12599: 005cb4f8 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12600: 00d6d1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12601: 009bbc60 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12602: 0079f344 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12603: 00997598 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12604: 007ba600 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12601: 009bbc38 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12602: 0079f31c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12603: 00997570 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12604: 007ba5d8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12605: 00d65888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12606: 002a0b30 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12607: 00b2d910 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12607: 00b2d8f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12608: 00611678 1700 FUNC GLOBAL DEFAULT 12 ppc_cpu_dump_state │ │ │ │ - 12609: 009ba67c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12609: 009ba654 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12610: 004f3a44 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12611: 008f3cd8 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12611: 008f3cb0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12612: 00d68464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12613: 0053a370 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12614: 00c7d8a4 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12615: 0099cfe0 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12615: 0099cfb8 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12616: 0061f2b4 268 FUNC GLOBAL DEFAULT 12 register_sdr1_sprs │ │ │ │ 12617: 0057d864 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12618: 00d6cfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12619: 00db1342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12620: 00db0d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 12621: 00920d78 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12621: 00920d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12622: 002a3b90 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12623: 00980e04 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12623: 00980ddc 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12624: 0055adc0 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12625: 003aa474 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12626: 00cc5350 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSB │ │ │ │ 12627: 00524d8c 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12628: 00823410 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12628: 008233e8 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12629: 00c7b448 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12630: 005791f8 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12631: 00db1950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12632: 00db2378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12633: 00db0990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12634: 00cc8f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsphp │ │ │ │ 12635: 00d75b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12636: 0029be3c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12637: 00c7e524 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12638: 00cc52cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSH │ │ │ │ 12639: 00db291a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12640: 0081db80 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 12641: 0073cdd4 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 12640: 0081db58 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12641: 0073cdac 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 12642: 00578144 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12643: 00324520 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12644: 00d6fe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 12645: 00db0db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12646: 009c5650 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 12647: 0096b18c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12646: 009c5628 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 12647: 0096b164 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12648: 004f4438 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 12649: 0073af58 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12650: 0090ff70 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12649: 0073af30 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 12650: 0090ff48 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12651: 00cb8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12652: 0026d1ac 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 12653: 009b8c10 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12653: 009b8be8 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12654: 00db0cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12655: 00d69dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12656: 00d6ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12657: 00d78940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 12658: 00d6b8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 12659: 00db2270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 12660: 00db1a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 12661: 00745d50 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 12661: 00745d28 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 12662: 00db0f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 12663: 00db28a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 12664: 00cc5248 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSW │ │ │ │ 12665: 00d73d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 12666: 008bbb10 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 12666: 008bbae8 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 12667: 00572ddc 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 12668: 008a5a50 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 12668: 008a5a28 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 12669: 00d791d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 12670: 00918218 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 12670: 009181f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 12671: 00c7d33c 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 12672: 0093e3b8 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 12672: 0093e390 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 12673: 00d7b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 12674: 00960578 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 12675: 00756bf0 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 12674: 00960550 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 12675: 00756bc8 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 12676: 00db07f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 12677: 00d64aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 12678: 0044b074 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 12679: 0094a1b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 12680: 009bcc34 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 12679: 0094a190 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 12680: 009bcc0c 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 12681: 002964c4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 12682: 00cb0850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 12683: 0027e7b0 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 12684: 00db100c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 12685: 007d5548 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 12686: 00762b18 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 12685: 007d5520 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 12686: 00762af0 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 12687: 00db08aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 12688: 0026ef48 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 12689: 00cd2ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgclr │ │ │ │ - 12690: 009315e4 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 12691: 00811058 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 12692: 008ac780 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 12690: 009315bc 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 12691: 00811030 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 12692: 008ac758 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 12693: 00d7749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 12694: 002ecd00 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 12695: 003daf8c 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 12696: 00db20cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12697: 0093d270 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 12697: 0093d248 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 12698: 00d77bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 12699: 0063fd8c 488 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4SPP │ │ │ │ 12700: 00cc8344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfvscr │ │ │ │ 12701: 00d6df58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 12702: 0094fec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 12702: 0094fe98 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 12703: 00d6f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 12704: 00810158 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 12705: 00715cc0 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 12704: 00810130 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 12705: 00715c98 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 12706: 00cd45a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIVQ │ │ │ │ 12707: 00db0eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 12708: 00438b58 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 12709: 00291e54 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 12710: 00db1da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 12711: 00d6f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ - 12712: 0069f124 28 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ + 12712: 0069f0fc 28 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ 12713: 00d6d9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 12714: 00db1c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 12715: 00ccf7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzb │ │ │ │ 12716: 0053eb9c 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 12717: 00960044 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 12717: 0096001c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 12718: 00d6da18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 12719: 00ccf640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzd │ │ │ │ 12720: 00295a10 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 12721: 00db1b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 12722: 0056bf84 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 12723: 00c7b43c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 12724: 00ccf748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzh │ │ │ │ 12725: 00db0b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 12726: 002b7ca8 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 12727: 00cc54dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUB │ │ │ │ - 12728: 00761a78 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 12729: 0098014c 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 12730: 00917c3c 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 12728: 00761a50 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 12729: 00980124 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 12730: 00917c14 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 12731: 00d6a5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 12732: 008f0220 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 12733: 007ba4e4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 12732: 008f01f8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 12733: 007ba4bc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 12734: 00d6a184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 12735: 00cc5458 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUH │ │ │ │ 12736: 00492c1c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 12737: 006e799c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 12737: 006e7974 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 12738: 00db011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 12739: 00db0e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 12740: 009934fc 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 12740: 009934d4 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 12741: 00d66fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 12742: 0093ebac 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 12743: 007ae324 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 12742: 0093eb84 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 12743: 007ae2fc 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 12744: 00c7e93c 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 12745: 00995a74 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 12745: 00995a4c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 12746: 00db1a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 12747: 00cc45e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4SPP │ │ │ │ 12748: 00ccf6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzw │ │ │ │ - 12749: 007f39a8 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 12749: 007f3980 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 12750: 00544ef0 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 12751: 007a8240 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 12752: 007ae18c 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 12751: 007a8218 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 12752: 007ae164 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 12753: 002f3184 60 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 12754: 005c9410 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 12755: 008ca7c8 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 12755: 008ca7a0 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 12756: 002945ec 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 12757: 0029f0fc 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ 12758: 00cc53d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUW │ │ │ │ - 12759: 00924ab4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 12759: 00924a8c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 12760: 00d6f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 12761: 00d7373c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 12762: 0028b738 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 12763: 003806d0 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 12764: 00cb4e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 12765: 00958020 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 12765: 00957ff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 12766: 00d6fc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 12767: 00957538 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 12767: 00957510 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 12768: 00db064e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 12769: 00db0b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 12770: 009a00a0 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 12770: 009a0078 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 12771: 002a1ee4 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 12772: 00295168 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 12773: 00338ba0 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 12774: 00325610 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 12775: 008c1770 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 12775: 008c1748 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 12776: 0032ce2c 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 12777: 0052ccf4 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 12778: 006c3210 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 12778: 006c31e8 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 12779: 00cb0e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 12780: 00d7a138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 12781: 00cb8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 12782: 00dafd54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 12783: 00db229c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 12784: 00d71170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 12785: 0032a890 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 12786: 008bd410 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 12786: 008bd3e8 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 12787: 00db1dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 12788: 00745814 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 12789: 0070c884 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 12790: 007992e0 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 12788: 007457ec 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 12789: 0070c85c 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 12790: 007992b8 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 12791: 00d64050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 12792: 0053bf70 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 12793: 003265f0 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 12794: 0029023c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 12795: 0074bc8c 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 12795: 0074bc64 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 12796: 00d67264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 12797: 00cb0640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 12798: 00cb8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 12799: 0057d418 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 12800: 00dafff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 12801: 00dafef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 12802: 004f0ab4 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 12803: 00d71260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 12804: 008fcbac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 12804: 008fcb84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 12805: 00db1136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 12806: 009661d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 12807: 00811384 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 12806: 009661ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 12807: 0081135c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 12808: 00291f00 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 12809: 00cb54a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 12810: 00cc25f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_comp │ │ │ │ 12811: 00db0586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 12812: 00db203e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 12813: 00d6a084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 12814: 00295e30 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ @@ -12821,2859 +12821,2859 @@ │ │ │ │ 12817: 00d6a9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 12818: 00d64a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 12819: 004aad48 176 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 12820: 00d64afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 12821: 00404210 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 12822: 00d6cdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 12823: 00db103a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 12824: 009c1dd0 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 12824: 009c1da8 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 12825: 00d6dd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 12826: 00db2392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 12827: 00daff42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 12828: 00daff12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 12829: 0070e19c 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 12830: 00926b90 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 12829: 0070e174 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 12830: 00926b68 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 12831: 00d6e4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 12832: 00d6df28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 12833: 0059f340 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 12834: 00db1a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 12835: 00409994 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 12836: 005cc58c 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 12837: 00b868f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 12837: 00b868d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 12838: 0028a6e4 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 12839: 00c7d940 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 12840: 00524ce0 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 12841: 00290108 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 12842: 00db01b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 12843: 00d716a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 12844: 005c8214 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 12845: 00d67664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 12846: 00db13e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 12847: 008ffd28 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 12847: 008ffd00 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 12848: 00d646a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 12849: 00db0baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ONE_SEC_TIMER_DSTATE │ │ │ │ 12850: 00db1d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 12851: 00d74b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 12852: 00d6a314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 12853: 00db28de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 12854: 00d6f024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 12855: 008fc124 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 12855: 008fc0fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 12856: 00db0404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 12857: 00628c6c 160 FUNC GLOBAL DEFAULT 12 helper_FADD │ │ │ │ 12858: 00d786a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 12859: 00d64140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 12860: 00cb4dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 12861: 0097614c 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 12861: 00976124 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 12862: 00db10b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 12863: 00db1994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 12864: 00db2356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 12865: 00d684a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 12866: 00546114 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 12867: 00d6d9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 12868: 009d1180 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 12868: 009d1158 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 12869: 00d6e248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 12870: 00db1388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 12871: 00965f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 12871: 00965f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 12872: 00d6d9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 12873: 00d72b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 12874: 00d74ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 12875: 00db0370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 12876: 00d6f978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 12877: 00d6a1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 12878: 00db224e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12879: 00c7b418 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 12880: 00db1f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 12881: 00d7a634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 12882: 00765cb0 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 12882: 00765c88 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 12883: 005d8c44 344 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_phys_page_debug │ │ │ │ 12884: 00281118 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 12885: 0042eae4 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 12886: 009b7c6c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 12887: 00701144 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 12886: 009b7c44 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 12887: 0070111c 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 12888: 00cc00d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPRTYBQ │ │ │ │ 12889: 00d77bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 12890: 00db07d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 12891: 00db0e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 12892: 00d790a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_GET_EVENT │ │ │ │ 12893: 00cb0c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 12894: 00d7adb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 12895: 0091046c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 12895: 00910444 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 12896: 00d6e7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 12897: 008b73d0 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 12897: 008b73a8 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 12898: 00d73b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 12899: 00db235a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 12900: 00289814 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 12901: 008c167c 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 12901: 008c1654 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 12902: 00db1124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 12903: 0071e0d4 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 12903: 0071e0ac 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 12904: 00d6c40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_EVENT │ │ │ │ 12905: 00db13bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 12906: 00db0256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 12907: 00980474 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 12907: 0098044c 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 12908: 00d6971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 12909: 00d6d4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 12910: 00db08d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 12911: 00d6f4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 12912: 00db1686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 12913: 00d7bddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 12914: 00436f80 60 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 12915: 00db1400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12916: 007ee47c 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 12916: 007ee454 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 12917: 00d7b0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 12918: 003272d8 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 12919: 002a2ee8 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ 12920: 00cc4564 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2 │ │ │ │ - 12921: 009b571c 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 12921: 009b56f4 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 12922: 00d6c4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REPLY_EVENT │ │ │ │ 12923: 0044546c 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 12924: 00d66c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 12925: 005327e8 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 12926: 0051be6c 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 12927: 007400b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 12927: 0074008c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 12928: 00323ea8 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 12929: 00d64330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 12930: 00296b88 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 12931: 009b1508 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 12931: 009b14e0 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 12932: 00db0894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 12933: 00900ba0 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 12933: 00900b78 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 12934: 00cb8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 12935: 009227e8 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 12935: 009227c0 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 12936: 00cd2190 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctn │ │ │ │ - 12937: 0093d01c 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 12938: 00746430 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 12937: 0093cff4 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 12938: 00746408 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 12939: 00d6bcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 12940: 008f468c 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 12940: 008f4664 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 12941: 0044c364 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 12942: 0032a3cc 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 12943: 008f89dc 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 12944: 008c79a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 12945: 00998bc0 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 12943: 008f89b4 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 12944: 008c7978 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 12945: 00998b98 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 12946: 00d6c1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 12947: 00db2218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 12948: 00441144 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 12949: 00db00b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 12950: 0095c208 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 12951: 00774bdc 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 12952: 00980960 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 12950: 0095c1e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 12951: 00774bb4 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 12952: 00980938 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 12953: 00cc8d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctz │ │ │ │ 12954: 0053d984 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 12955: 00291fa4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 12956: 00d65b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 12957: 00cc7d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADD │ │ │ │ 12958: 00d73d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 12959: 00cd4c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPDQ │ │ │ │ 12960: 00d63d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 12961: 0096d61c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 12961: 0096d5f4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 12962: 0063e3f8 4 FUNC GLOBAL DEFAULT 12 helper_mtvscr │ │ │ │ 12963: 00dafee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 12964: 00db17ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 12965: 00296274 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 12966: 008dd1f0 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 12966: 008dd1c8 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 12967: 00337f48 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 12968: 00cb4210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 12969: 00d71120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 12970: 00d735dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 12971: 00cd5310 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPDP │ │ │ │ 12972: 00d74e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 12973: 00db0d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 12974: 00911214 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 12975: 00941818 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 12974: 009111ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 12975: 009417f0 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 12976: 004f2df8 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 12977: 007f1a30 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 12977: 007f1a08 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 12978: 00db1d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 12979: 00465cc4 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 12980: 00cbf508 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 12981: 00d656e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 12982: 008c8914 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 12982: 008c88ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 12983: 0058fe20 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 12984: 00d77a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 12985: 00633e00 388 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxds │ │ │ │ 12986: 00db0850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 12987: 00d7738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 12988: 008d72b4 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 12988: 008d728c 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 12989: 005ae3b0 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 12990: 00d6c46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_EVENT │ │ │ │ - 12991: 009ae028 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 12991: 009ae000 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 12992: 00d6a304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 12993: 00cb4d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 12994: 0053a46c 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 12995: 00d76e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 12996: 009046ac 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 12996: 00904684 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 12997: 00d7bb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 12998: 00cc10cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMULS │ │ │ │ 12999: 00d7015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_WRITE_EVENT │ │ │ │ 13000: 00d734fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13001: 00476d80 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13002: 00d63be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13003: 00db153e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13004: 00db006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13005: 007e51e8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13005: 007e51c0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13006: 0029f394 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13007: 008d934c 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13007: 008d9324 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13008: 00db0676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13009: 00db0402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13010: 00db0108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 13011: 00743d68 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 13011: 00743d40 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13012: 00632be4 324 FUNC GLOBAL DEFAULT 12 helper_xscvdpqp │ │ │ │ 13013: 00296f44 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13014: 00452c08 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13015: 0097b90c 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13015: 0097b8e4 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13016: 006406b0 160 FUNC GLOBAL DEFAULT 12 helper_VMHRADDSHS │ │ │ │ 13017: 002a44a8 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ 13018: 00cc7a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCQP │ │ │ │ - 13019: 0094c3a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13019: 0094c380 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13020: 00db2558 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13021: 007e83d4 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13021: 007e83ac 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13022: 00d79afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ 13023: 00cca8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxws │ │ │ │ 13024: 0062aea4 408 FUNC GLOBAL DEFAULT 12 helper_XSADDSP │ │ │ │ - 13025: 00920e8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13025: 00920e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13026: 002f31d0 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13027: 00299d78 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13028: 00d787a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13029: 00d6e4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13030: 00db2112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13031: 0093c054 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 13032: 0073b8e4 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 13031: 0093c02c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13032: 0073b8bc 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13033: 004b3680 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13034: 0044640c 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13035: 00db15c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13036: 00d707ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_PUT_EVENT │ │ │ │ - 13037: 008cca8c 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13038: 0094c460 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13037: 008cca64 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13038: 0094c438 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13039: 004365e8 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13040: 002aaec0 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13041: 00d7745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13042: 0043b438 244 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13043: 004042fc 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13044: 002ef41c 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13045: 00db05ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13046: 005816c8 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13047: 008aabb4 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13047: 008aab8c 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13048: 00daff10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13049: 0093c0b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13049: 0093c088 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13050: 005c3e78 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 13051: 00d6bf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13052: 00cb7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 13053: 0075f050 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 13053: 0075f028 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13054: 00cb418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 13055: 0073fce4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 13055: 0073fcbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13056: 005ba010 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13057: 008d901c 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13058: 008a6790 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13057: 008d8ff4 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13058: 008a6768 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 13059: 0044b808 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13060: 00d76a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13061: 00db0a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13062: 00d75494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13063: 00d72684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13064: 0056e734 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13065: 008f8324 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13066: 00967098 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13067: 0073dde4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 13065: 008f82fc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13066: 00967070 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13067: 0073ddbc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ 13068: 00d706fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_RESET_EVENT │ │ │ │ - 13069: 009465a0 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13069: 00946578 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13070: 00d6a6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13071: 00b9323c 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ - 13072: 008d2300 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13071: 00b9321c 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ + 13072: 008d22d8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13073: 00db0da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13074: 00d689a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13075: 00828e04 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13075: 00828ddc 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13076: 00254f7c 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13077: 0028c698 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13078: 00323878 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13079: 008ce704 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13079: 008ce6dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13080: 00d72ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13081: 00db1118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13082: 00377b18 80 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13083: 00db187a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13084: 00db0c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 13085: 00794c08 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13086: 0075ab5c 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13085: 00794be0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 13086: 0075ab34 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13087: 00db116c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13088: 00db1284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13089: 00db1ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13090: 00976e5c 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13090: 00976e34 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13091: 00d69ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13092: 00db082e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13093: 00db290e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13094: 00db0d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13095: 009a00cc 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13095: 009a00a4 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13096: 00d7b538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13097: 00db1e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13098: 00cc83c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_reset_fpstatus │ │ │ │ - 13099: 00906538 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13100: 00926640 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13101: 007f1cdc 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13099: 00906510 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13100: 00926618 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13101: 007f1cb4 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13102: 00db154c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13103: 0052ba28 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13104: 008c715c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13104: 008c7134 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13105: 00c78a68 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13106: 00d76bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13107: 0095d9dc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13108: 00751b10 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13107: 0095d9b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13108: 00751ae8 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13109: 00d7a6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13110: 00632ab0 308 FUNC GLOBAL DEFAULT 12 helper_xscvdpsp │ │ │ │ 13111: 0028b698 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13112: 00d6b590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ 13113: 0063324c 300 FUNC GLOBAL DEFAULT 12 helper_XVCVSPBF16 │ │ │ │ - 13114: 007e1dc0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13114: 007e1d98 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13115: 00c7d3d0 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13116: 00db0f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13117: 00c7d1e4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 13118: 0075512c 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13118: 00755104 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13119: 00d68850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13120: 00d7b768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13121: 00db1b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13122: 00649664 328 FUNC GLOBAL DEFAULT 12 helper_stmw │ │ │ │ 13123: 00d64990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13124: 007b9250 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13125: 007bf858 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13124: 007b9228 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13125: 007bf830 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13126: 00d75e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13127: 008254b8 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13128: 009817a0 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13127: 00825490 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13128: 00981778 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13129: 00d7b828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13130: 00cd420c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVXSIGSP │ │ │ │ - 13131: 0095fadc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13131: 0095fab4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13132: 00db0706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13133: 0064aeb8 4 FUNC GLOBAL DEFAULT 12 helper_ppc_maybe_interrupt │ │ │ │ 13134: 00d66948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13135: 00d7972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13136: 00db237c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13137: 00338aa8 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13138: 00991178 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 13139: 007190ec 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 13140: 0069cc50 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ + 13138: 00991150 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13139: 007190c4 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 13140: 0069cc28 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ 13141: 00db2048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13142: 00d792c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13143: 00db1016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13144: 00c7b3b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 13145: 00786db4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 13145: 00786d8c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13146: 0039bd6c 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13147: 00d7b728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13148: 007f40ac 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13148: 007f4084 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13149: 00db20be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13150: 005e10b4 244 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_hdecr │ │ │ │ 13151: 00db02c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 13152: 0071ff08 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 13152: 0071fee0 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13153: 00d7806c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13154: 00db1f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13155: 00297314 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13156: 0099c84c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13157: 00980ac8 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13156: 0099c824 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13157: 00980aa0 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13158: 00db1832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13159: 00db15c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13160: 0085d988 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13160: 0085d960 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13161: 00d73b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13162: 00db0ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13163: 00db19ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13164: 009ac490 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13165: 009c8528 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13166: 008d7ad4 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13167: 00977e20 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13168: 0081e8d0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13164: 009ac468 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13165: 009c8500 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13166: 008d7aac 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13167: 00977df8 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13168: 0081e8a8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13169: 00d74ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13170: 00cb6eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13171: 00d64570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13172: 00d6edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13173: 002a1154 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13174: 00dafda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13175: 00daff40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13176: 008d0428 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13176: 008d0400 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13177: 00649b70 192 FUNC GLOBAL DEFAULT 12 helper_dcbz │ │ │ │ - 13178: 009ca748 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13178: 009ca720 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13179: 005a0e14 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13180: 002a0f44 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13181: 0090ab14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13181: 0090aaec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13182: 00d6d068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13183: 00db0a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13184: 008c23f4 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13184: 008c23cc 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13185: 00cc2d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTE │ │ │ │ 13186: 00d7a128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13187: 00925fe0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13187: 00925fb8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13188: 00d712e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ 13189: 0063e330 200 FUNC GLOBAL DEFAULT 12 helper_PEXTD │ │ │ │ - 13190: 00808730 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13190: 00808708 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13191: 00c7d1a8 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13192: 00db0f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13193: 00cb4108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13194: 0094d4a0 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13195: 0090aab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13194: 0094d478 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13195: 0090aa90 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13196: 00db12f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13197: 0057a68c 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13198: 0096b5e0 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13198: 0096b5b8 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13199: 00d67514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13200: 00b0bf9c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13200: 00b0bf7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13201: 00d668f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13202: 00d65d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13203: 00d65df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ 13204: 0062bbe0 320 FUNC GLOBAL DEFAULT 12 helper_XVMULDP │ │ │ │ - 13205: 007b57a0 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13205: 007b5778 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13206: 00d6e4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13207: 00630808 344 FUNC GLOBAL DEFAULT 12 helper_XVMAXDP │ │ │ │ 13208: 002a1334 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13209: 00d740dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13210: 00293d0c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13211: 00d73c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13212: 00cb7414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13213: 0063e154 276 FUNC GLOBAL DEFAULT 12 helper_CFUGED │ │ │ │ 13214: 00db0ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_NOBUS_DSTATE │ │ │ │ 13215: 00db20b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13216: 009225e8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13216: 009225c0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13217: 00d6b860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13218: 00d700bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_MAP_EVENT │ │ │ │ 13219: 00d6a484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 13220: 0079459c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13221: 007e529c 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13222: 008f9700 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13220: 00794574 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 13221: 007e5274 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13222: 008f96d8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13223: 002f31dc 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13224: 00551da0 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 13225: 00dafefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13226: 0039ba0c 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13227: 00db0fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13228: 00db0502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13229: 00db01c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13230: 0029482c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13231: 0097f624 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13231: 0097f5fc 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13232: 00db185e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13233: 00cc93c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxdsp │ │ │ │ 13234: 00cc50bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVB │ │ │ │ - 13235: 008cdf80 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13235: 008cdf58 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13236: 00cc4f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVD │ │ │ │ 13237: 00d68900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13238: 0085b920 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13238: 0085b8f8 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13239: 005454b4 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13240: 00db0776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ 13241: 00cc5038 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVH │ │ │ │ - 13242: 0086ed50 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13242: 0086ed28 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13243: 00db0592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13244: 00d6d418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13245: 00d6a254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13246: 00d69080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13247: 00db0abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13248: 00db1bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 13249: 00db2938 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13250: 009481ec 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13251: 00977fd8 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13250: 009481c4 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13251: 00977fb0 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13252: 00d71e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13253: 00d73f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13254: 00d73b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13255: 00cb2848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13256: 0095b1a4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13256: 0095b17c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13257: 00d6e118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13258: 008bd270 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13258: 008bd248 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13259: 00d7b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13260: 00d73d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13261: 00cd18cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfi │ │ │ │ 13262: 00d68134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13263: 00d676a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13264: 005ae964 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13265: 00db0a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13266: 00d68624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13267: 00cc4fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVW │ │ │ │ 13268: 00d7a884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 13269: 0077a0d0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 13269: 0077a0a8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13270: 0044bd4c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13271: 00db1836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13272: 00cb2008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13273: 00d6504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13274: 007da878 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13274: 007da850 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13275: 00d64e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13276: 009a68ac 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13276: 009a6884 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13277: 00db1114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13278: 00d76dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13279: 00d6f6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13280: 008136d4 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13280: 008136ac 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13281: 00d6a384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13282: 004503a8 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13283: 00db06d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13284: 00d6e6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13285: 00d7433c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13286: 00d659e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13287: 009812bc 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13288: 008c0810 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13287: 00981294 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13288: 008c07e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13289: 00d641f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13290: 00db0f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13291: 00db0c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ 13292: 00cca0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtdp │ │ │ │ - 13293: 009ab524 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13293: 009ab4fc 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13294: 003244ac 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13295: 0099b8f4 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13296: 008e6f68 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13295: 0099b8cc 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13296: 008e6f40 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13297: 00325dbc 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13298: 00d640c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 13299: 008c253c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13299: 008c2514 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13300: 00db1f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13301: 00db1c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13302: 00dafee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13303: 00d6a7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13304: 00db2240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13305: 00810b48 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13305: 00810b20 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13306: 00db19e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13307: 007a0624 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13308: 009af680 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13307: 007a05fc 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13308: 009af658 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 13309: 00cd1320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwlx │ │ │ │ 13310: 0029af50 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13311: 00d71cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13312: 00407c18 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13313: 004d0f54 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13314: 00db1578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13315: 0058cadc 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13316: 00c7e9c8 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13317: 0081deac 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13317: 0081de84 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13318: 00db0ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13319: 00db28b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13320: 00d6f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13321: 00d77efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13322: 008c8a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13322: 008c8a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13323: 00db1058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13324: 007e3fec 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13324: 007e3fc4 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13325: 00db0f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13326: 00d736bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13327: 00d65b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13328: 009d3ef8 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13329: 009ca3ec 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13330: 00b86a00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 13331: 009a01fc 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13328: 009d3ed0 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13329: 009ca3c4 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13330: 00b869e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13331: 009a01d4 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13332: 00d72150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13333: 00d74cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13334: 00db06f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13335: 00d7748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13336: 00d7a278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13337: 00db159c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13338: 00951ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13338: 00951eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13339: 005346e4 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13340: 00db0800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13341: 0079fc60 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13341: 0079fc38 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13342: 0044e2f4 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13343: 005a4cfc 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13344: 00376a38 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13345: 00750380 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13345: 00750358 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13346: 0052495c 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13347: 00db22c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13348: 00db1384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13349: 006a6260 224 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ - 13350: 009115d4 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13349: 006a6238 224 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ + 13350: 009115ac 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13351: 00d65e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13352: 00d9f318 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 13353: 00dafd31 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13354: 00c7e338 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13355: 00d66b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13356: 00db0d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13357: 00d6d848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13358: 00db1f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 13359: 00797328 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 13359: 00797300 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13360: 00db0ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13361: 0043e294 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13362: 00db18d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13363: 00d7b6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ 13364: 005e0f2c 140 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_purr │ │ │ │ - 13365: 00925ab0 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13365: 00925a88 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13366: 00db02e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13367: 009a9528 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13368: 0091d7bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13367: 009a9500 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13368: 0091d794 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13369: 00d78af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13370: 00d66bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13371: 00d64620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13372: 00db0fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13373: 00db12a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13374: 00d6fda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13375: 006464f8 232 FUNC GLOBAL DEFAULT 12 helper_vupkhpx │ │ │ │ 13376: 00db08ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13377: 00db090a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13378: 00d7989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13379: 00db0e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 13380: 007889fc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 13380: 007889d4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13381: 00db103c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13382: 00d6962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13383: 0097818c 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13383: 00978164 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13384: 00db2575 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ 13385: 006498b4 700 FUNC GLOBAL DEFAULT 12 helper_stsw │ │ │ │ - 13386: 00805dc8 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13386: 00805da0 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13387: 0029a100 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13388: 00db0ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13389: 00d63c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13390: 00d71350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 13391: 0098a2c8 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 13391: 0098a2a0 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 13392: 0039f764 492 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13393: 005a01d8 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13394: 00d73edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13395: 00db1b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13396: 00db179c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13397: 009d0c6c 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13397: 009d0c44 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13398: 0029f00c 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13399: 0086d314 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13399: 0086d2ec 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13400: 00d66b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ - 13401: 006f70a8 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 13401: 006f7080 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13402: 00dafff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 13403: 0062a1e0 92 FUNC GLOBAL DEFAULT 12 helper_evfsmul │ │ │ │ - 13404: 0079a304 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13404: 0079a2dc 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13405: 00ccf094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhlx │ │ │ │ 13406: 00d6cd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13407: 00d7582c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13408: 009a5dd8 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13408: 009a5db0 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13409: 0058e754 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13410: 00db1120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13411: 00d6657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13412: 009ca4ac 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13413: 00980694 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 13414: 007410dc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 13412: 009ca484 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13413: 0098066c 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13414: 007410b4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13415: 0062416c 292 FUNC GLOBAL DEFAULT 12 helper_DCFFIX │ │ │ │ 13416: 00d6d188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13417: 0040ae0c 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13418: 00db0720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13419: 0056e54c 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13420: 00db0306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13421: 00db116a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13422: 00db09d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13423: 00db1c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13424: 0095e2e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13424: 0095e2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13425: 00db1854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13426: 00d77a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13427: 00db0560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13428: 00d6e208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ - 13429: 0069e12c 144 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ + 13429: 0069e104 144 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ 13430: 00db187e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 13431: 007f10f0 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13431: 007f10c8 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13432: 00db1104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13433: 00db058e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13434: 00750488 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13434: 00750460 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13435: 00db0bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13436: 00d6c180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13437: 00db16a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13438: 005ae5ac 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13439: 0095491c 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 13440: 0071aa68 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13441: 0075a8f0 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13439: 009548f4 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13440: 0071aa40 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 13441: 0075a8c8 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13442: 00cb8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13443: 00ca99e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13444: 0081d938 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13444: 0081d910 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 13445: 00dafd68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13446: 00d6bda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13447: 00d7799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13448: 00db0bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_ASSERT_DSTATE │ │ │ │ 13449: 00db1c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13450: 00d79290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13451: 005b0ae0 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13452: 007e5140 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13453: 00935400 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13452: 007e5118 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13453: 009353d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 13454: 00db1b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13455: 00d7047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PACKAGE_EVENT │ │ │ │ 13456: 00d6eee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13457: 009595c0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13458: 008d1848 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13457: 00959598 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13458: 008d1820 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13459: 0061c174 812 FUNC GLOBAL DEFAULT 12 ppc_cpu_exec_interrupt │ │ │ │ 13460: 00cb7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13461: 007ad348 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13461: 007ad320 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13462: 00d6c120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13463: 00d717a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13464: 0062c308 416 FUNC GLOBAL DEFAULT 12 helper_XVDIVDP │ │ │ │ 13465: 00d65b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13466: 00d71a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13467: 008f7dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13468: 007ad088 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13469: 0092c3a8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13467: 008f7db0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13468: 007ad060 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13469: 0092c380 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13470: 00d65594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13471: 00db1e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13472: 00813030 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13472: 00813008 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13473: 00db1952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 13474: 00bc7458 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13475: 008f4b00 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13475: 008f4ad8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13476: 00daff04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13477: 00757a54 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ - 13478: 00786f94 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 13477: 00757a2c 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13478: 00786f6c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ 13479: 00d79144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_GET_EVENT │ │ │ │ - 13480: 00745bb0 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13480: 00745b88 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13481: 00db19ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13482: 006ac030 476 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ - 13483: 007a67fc 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13482: 006ac008 476 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ + 13483: 007a67d4 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13484: 00db152a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13485: 00811478 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13486: 00975c40 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13485: 00811450 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13486: 00975c18 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13487: 006465e0 192 FUNC GLOBAL DEFAULT 12 helper_vupkhsb │ │ │ │ - 13488: 009b88e4 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13489: 0072afe0 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13488: 009b88bc 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13489: 0072afb8 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13490: 00d691f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13491: 00997054 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13491: 0099702c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13492: 006466a0 48 FUNC GLOBAL DEFAULT 12 helper_vupkhsh │ │ │ │ 13493: 005ae538 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13494: 00db0a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13495: 002566a0 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13496: 00334e74 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13497: 0039b9b8 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13498: 00db1ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13499: 00578fec 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13500: 00b9d8c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13500: 00b9d8a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13501: 00db0334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13502: 0056dd9c 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13503: 00621ef8 232 FUNC GLOBAL DEFAULT 12 helper_DCMPOQ │ │ │ │ 13504: 0043f9fc 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13505: 008d1444 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13506: 007f20fc 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13505: 008d141c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13506: 007f20d4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13507: 0057c068 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13508: 00d71fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13509: 00980cc4 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13509: 00980c9c 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13510: 00db061c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13511: 00db0088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13512: 00db0220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13513: 007d5018 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 13514: 0071ceec 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 13513: 007d4ff0 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13514: 0071cec4 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13515: 00db04b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13516: 009540f0 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13516: 009540c8 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13517: 00d6bb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13518: 00db1374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13519: 00d6ceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13520: 006466d0 52 FUNC GLOBAL DEFAULT 12 helper_vupkhsw │ │ │ │ - 13521: 00788ecc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 13521: 00788ea4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13522: 00d7777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13523: 00d7973c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13524: 0093ff98 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13524: 0093ff70 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13525: 00d6a234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13526: 007f5b44 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13526: 007f5b1c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13527: 00d6a344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13528: 00d71460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13529: 00d5e3e8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13530: 00db2170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13531: 00dafed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13532: 0094ef18 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13532: 0094eef0 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13533: 00d7b6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13534: 00d6a7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13535: 00293f18 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13536: 00959498 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13536: 00959470 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13537: 00d65818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13538: 0096026c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13539: 00951624 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13540: 006e5428 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13541: 0084b21c 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13538: 00960244 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13539: 009515fc 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13540: 006e5400 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13541: 0084b1f4 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13542: 003ea464 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13543: 00db08e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13544: 0098daac 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13544: 0098da84 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13545: 00d639b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13546: 008abfd8 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13546: 008abfb0 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13547: 002a012c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13548: 007ae144 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13549: 0092cbac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13548: 007ae11c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13549: 0092cb84 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13550: 00d74cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13551: 006e593c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13551: 006e5914 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13552: 00db28c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13553: 007e27c8 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13553: 007e27a0 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13554: 00294a50 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13555: 008d8e9c 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13556: 00813474 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13555: 008d8e74 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13556: 0081344c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13557: 00d6f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13558: 005cdc58 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13559: 0080f240 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13559: 0080f218 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13560: 00d71040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13561: 00d6f4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13562: 00db1e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13563: 00db1656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13564: 00d717f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13565: 00d6a5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13566: 00537a68 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13567: 0032adf4 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13568: 00d7afb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 13569: 006d3a88 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13570: 008d3c64 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13569: 006d3a60 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13570: 008d3c3c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13571: 00cb26bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13572: 00d75c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13573: 0028be40 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13574: 00d75ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13575: 00564210 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13576: 008df1f0 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13577: 008a221c 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13576: 008df1c8 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13577: 008a21f4 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13578: 00cb0220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13579: 00db18dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13580: 00550854 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 13581: 00cd14ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwrx │ │ │ │ - 13582: 0090d874 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13582: 0090d84c 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13583: 00d77db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13584: 00cc7768 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNEDP │ │ │ │ 13585: 00377f3c 184 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 13586: 00db1916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13587: 00d7b788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13588: 007ac524 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13588: 007ac4fc 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13589: 00d66888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13590: 00db1d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13591: 00d6a0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13592: 00db080e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13593: 00d795ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13594: 00cb1e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13595: 006d3b68 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13595: 006d3b40 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13596: 00c849c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13597: 00db2094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13598: 00db141e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13599: 0064ad80 68 FUNC GLOBAL DEFAULT 12 ppc_ldl_code │ │ │ │ 13600: 00544f98 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13601: 009c8274 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13601: 009c824c 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13602: 00d772cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13603: 00db2292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13604: 00d67f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13605: 00d6d058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13606: 003808d0 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13607: 00d73a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13608: 00d7b9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13609: 00db2102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13610: 009b550c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13610: 009b54e4 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 13611: 005c0718 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 13612: 009d3bb4 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13612: 009d3b8c 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13613: 00ccac00 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtedp │ │ │ │ 13614: 00d65ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13615: 0029e13c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13616: 00db1668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13617: 00d72ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 13618: 00963478 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13618: 00963450 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13619: 00db095e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 13620: 00d7061c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNREALIZE_EVENT │ │ │ │ - 13621: 007971cc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 13621: 007971a4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13622: 002a74c4 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13623: 00d74ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13624: 00d7011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_READ_EVENT │ │ │ │ 13625: 00587e78 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13626: 00d75104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 13627: 0060c2a0 92 FUNC GLOBAL DEFAULT 12 cpu_read_xer │ │ │ │ 13628: 0053edec 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 13629: 00716420 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 13629: 007163f8 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 13630: 00cb6f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 13631: 002ed634 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ 13632: 00557ab8 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 13633: 00db17be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 13634: 00da87a4 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 13635: 00db1b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13636: 00d65d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13637: 00db2860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13638: 00d7081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_EVENT │ │ │ │ 13639: 00d7a594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13640: 00d724a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ - 13641: 0098af88 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13641: 0098af60 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 13642: 00d72360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 13643: 00d713e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 13644: 00db17c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 13645: 00524b38 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 13646: 00dafe5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 13647: 00db12e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 13648: 0099e514 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 13648: 0099e4ec 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 13649: 002db08c 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 13650: 00db2272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 13651: 00db0624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 13652: 00d7984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 13653: 00db28b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 13654: 00d71070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 13655: 00db1bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 13656: 00db0c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 13657: 00db17e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 13658: 00db019e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 13659: 0079543c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 13659: 00795414 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 13660: 005ca9ac 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 13661: 003aa408 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 13662: 00d7761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 13663: 0057ce14 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 13664: 00d661fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 13665: 00cb7498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 13666: 00d69040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 13667: 00d6a2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 13668: 00db2918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 13669: 009a1784 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 13669: 009a175c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 13670: 00db0f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 13671: 00db0060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 13672: 0071cc24 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 13673: 0072ce34 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 13672: 0071cbfc 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 13673: 0072ce0c 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 13674: 00daff08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 13675: 005ab824 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 13676: 0057a434 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 13677: 0069e730 132 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ - 13678: 00888d30 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 13677: 0069e708 132 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ + 13678: 00888d08 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 13679: 00dafff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 13680: 00d7589c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 13681: 00d64010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13682: 00d739ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 13683: 00901ea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 13683: 00901e7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 13684: 00d7a178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 13685: 00280f7c 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 13686: 008e6840 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 13686: 008e6818 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 13687: 00ccef8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhrx │ │ │ │ 13688: 005286d0 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 13689: 00db1a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 13690: 00283438 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 13691: 00dafd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 13692: 00db06e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 13693: 00db142c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 13694: 009b8498 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 13694: 009b8470 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 13695: 00464b34 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 13696: 00d76078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 13697: 00c7d2e0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 13698: 002eab60 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 13699: 00db00aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 13700: 00db14bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 13701: 00db0b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 13702: 00d6bd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 13703: 00956b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 13704: 008ab668 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 13705: 007d8c24 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 13703: 00956b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 13704: 008ab640 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 13705: 007d8bfc 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 13706: 00db0664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 13707: 00db17b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 13708: 00d6b5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 13709: 0099e8a4 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 13709: 0099e87c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 13710: 00285728 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 13711: 007fdc84 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 13711: 007fdc5c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 13712: 00db2298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 13713: 00d72220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 13714: 005c3a5c 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 13715: 00d67be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 13716: 00d751d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 13717: 00751bdc 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 13717: 00751bb4 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 13718: 00d7ad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 13719: 00d7451c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 13720: 009a6e7c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 13720: 009a6e54 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 13721: 00db19dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 13722: 00db17d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 13723: 00db1e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 13724: 00db1ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 13725: 00db160e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 13726: 00774af4 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 13726: 00774acc 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 13727: 00d6fe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 13728: 0042c86c 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 13729: 0094ab84 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 13729: 0094ab5c 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 13730: 00db06be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 13731: 006c8994 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 13731: 006c896c 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 13732: 00435e70 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 13733: 00d71080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 13734: 00db19e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 13735: 0053a2e0 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 13736: 00db1590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 13737: 009af394 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 13737: 009af36c 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 13738: 00d6fcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 13739: 00c7ddf4 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 13740: 009674b4 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 13740: 0096748c 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 13741: 00546728 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 13742: 0058fd84 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 13743: 009b87c4 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 13743: 009b879c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 13744: 00d7b7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 13745: 00c7a02c 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 13746: 0099ccd4 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 13746: 0099ccac 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 13747: 00d675c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 13748: 005cdf20 8 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 13749: 00867c40 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 13749: 00867c18 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 13750: 00db191e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 13751: 00d7a268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 13752: 0077a164 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 13752: 0077a13c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 13753: 00618ebc 104 FUNC GLOBAL DEFAULT 12 ppc_cpu_list │ │ │ │ 13754: 0064547c 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDUWVLX │ │ │ │ 13755: 0029f834 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 13756: 00db2134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13757: 00d74b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 13758: 0029a124 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 13759: 007457fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 13759: 007457d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 13760: 00d7bbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 13761: 00db20ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13762: 0093c950 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ - 13763: 006ae38c 256 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ + 13762: 0093c928 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 13763: 006ae364 256 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ 13764: 00629994 84 FUNC GLOBAL DEFAULT 12 helper_efsctsiz │ │ │ │ 13765: 00291768 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 13766: 00db22b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 13767: 00961eb0 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ - 13768: 0069e0cc 96 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ + 13767: 00961e88 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 13768: 0069e0a4 96 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ 13769: 00d6a5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 13770: 00d71ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 13771: 00649f0c 44 FUNC GLOBAL DEFAULT 12 helper_STVEBX │ │ │ │ 13772: 00c7b364 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 13773: 006ef3ac 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 13774: 00812368 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 13775: 00773ddc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 13773: 006ef384 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 13774: 00812340 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 13775: 00773db4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 13776: 00d66fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 13777: 00dafdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 13778: 008f8f6c 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 13778: 008f8f44 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 13779: 00db1d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 13780: 00db1f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 13781: 00db0bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_DEASSERT_DSTATE │ │ │ │ 13782: 00db228a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ 13783: 00621cac 356 FUNC GLOBAL DEFAULT 12 helper_DCMPUQ │ │ │ │ - 13784: 0090634c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 13784: 00906324 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 13785: 00db239e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 13786: 00db2808 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 13787: 008d0668 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 13787: 008d0640 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 13788: 00db1ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 13789: 00900570 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 13789: 00900548 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 13790: 00d69010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 13791: 00983a50 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 13791: 00983a28 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 13792: 00db0d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 13793: 005631f8 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 13794: 00294128 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 13795: 00d77a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 13796: 00d75b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 13797: 00578a90 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 13798: 0064bde0 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tcr │ │ │ │ 13799: 00db1780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 13800: 00db1e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 13801: 00d7a938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 13802: 00d6e448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 13803: 00d79abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 13804: 0078fd1c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 13805: 008c62a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 13804: 0078fcf4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 13805: 008c6278 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 13806: 00db0566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 13807: 00db0836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 13808: 00db1442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 13809: 0043a92c 1036 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 13810: 00d66728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 13811: 002be3e8 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 13812: 00db0faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 13813: 00db0236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 13814: 005c3c3c 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 13815: 00db055e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 13816: 009678b4 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 13817: 0096a454 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 13816: 0096788c 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 13817: 0096a42c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 13818: 00d76aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 13819: 00db13f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 13820: 00db1402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 13821: 004385b0 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 13822: 0055073c 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 13823: 00294c78 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 13824: 006455f0 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDDVLX │ │ │ │ 13825: 002a364c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 13826: 007a89c4 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 13826: 007a899c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 13827: 00d7584c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 13828: 008fe5b8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 13829: 007502f4 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 13828: 008fe590 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 13829: 007502cc 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 13830: 00dafec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 13831: 00db0148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 13832: 0099999c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 13833: 00912c8c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 13832: 00999974 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 13833: 00912c64 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 13834: 00db0ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 13835: 003fd97c 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 13836: 00db000c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 13837: 0028ae5c 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 13838: 002f1b0c 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 13839: 00db1834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 13840: 00391b48 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 13841: 00d73b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 13842: 00788190 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 13843: 0080f480 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 13844: 0095f804 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 13842: 00788168 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 13843: 0080f458 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 13844: 0095f7dc 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 13845: 00d714e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 13846: 00567d94 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 13847: 00dafc04 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 13848: 009ccb58 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 13849: 00989638 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 13848: 009ccb30 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 13849: 00989610 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 13850: 00db1c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 13851: 00d8d560 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 13852: 00591990 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 13853: 00db1a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ - 13854: 0069e960 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ + 13854: 0069e938 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ 13855: 00daff22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 13856: 00d6e388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 13857: 00db0004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 13858: 00907808 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 13858: 009077e0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 13859: 00d78a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 13860: 00816e48 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 13860: 00816e20 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 13861: 00db00ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 13862: 00912ab0 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 13862: 00912a88 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 13863: 00db1f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 13864: 00d76d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 13865: 00d7428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 13866: 008d6c6c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 13866: 008d6c44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ 13867: 00ccf220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklpx │ │ │ │ - 13868: 00992784 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 13869: 008d0f74 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 13868: 0099275c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 13869: 008d0f4c 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 13870: 00db1c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 13871: 00633f84 328 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxws │ │ │ │ 13872: 005cfb78 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 13873: 0097fefc 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 13873: 0097fed4 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 13874: 00377d28 172 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 13875: 00db176a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 13876: 002ed6bc 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 13877: 005d3c68 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 13878: 0090d674 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 13879: 00774b40 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 13880: 0070d674 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 13878: 0090d64c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 13879: 00774b18 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 13880: 0070d64c 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 13881: 00db1dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 13882: 00d67d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 13883: 0043a040 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 13884: 0029af9c 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 13885: 0078fee0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 13885: 0078feb8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 13886: 00db1736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 13887: 00d6b3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 13888: 009277b4 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 13889: 008c8d64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 13888: 0092778c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 13889: 008c8d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 13890: 002914e0 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 13891: 00d75ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 13892: 00d68f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 13893: 0073c69c 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 13893: 0073c674 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 13894: 00db0a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 13895: 0090c324 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 13895: 0090c2fc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 13896: 00d72974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 13897: 00d72110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 13898: 00d7714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 13899: 00db1608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 13900: 00db22be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 13901: 00d77b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 13902: 0062bd20 296 FUNC GLOBAL DEFAULT 12 helper_XVMULSP │ │ │ │ 13903: 00630960 328 FUNC GLOBAL DEFAULT 12 helper_XVMAXSP │ │ │ │ - 13904: 008a5608 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 13905: 007bab58 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 13904: 008a55e0 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 13905: 007bab30 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 13906: 00551ac8 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 13907: 00737aa8 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 13907: 00737a80 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 13908: 00d687a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 13909: 00db1922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 13910: 00572d78 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 13911: 0062abd0 24 FUNC GLOBAL DEFAULT 12 helper_efscfd │ │ │ │ 13912: 00d78570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 13913: 00c84a60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ - 13914: 0069e2cc 144 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ + 13914: 0069e2a4 144 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ 13915: 00c66414 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 13916: 00bca6f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 13917: 009b0988 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 13918: 009b9804 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 13917: 009b0960 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 13918: 009b97dc 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 13919: 00d69b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 13920: 007892ec 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 13920: 007892c4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 13921: 0064b4bc 36 FUNC GLOBAL DEFAULT 12 helper_load_atbl │ │ │ │ 13922: 00db17fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 13923: 00958fd8 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 13924: 007d7848 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 13923: 00958fb0 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 13924: 007d7820 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 13925: 00d769fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 13926: 00d7416c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 13927: 00769d78 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 13927: 00769d50 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 13928: 00db1582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 13929: 00d7473c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 13930: 008dac94 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 13931: 00790d68 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 13930: 008dac6c 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 13931: 00790d40 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ 13932: 0064b4e0 4 FUNC GLOBAL DEFAULT 12 helper_load_atbu │ │ │ │ - 13933: 00865ee0 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 13934: 0093c3ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 13933: 00865eb8 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 13934: 0093c3c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 13935: 00db0034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 13936: 007976bc 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 13936: 00797694 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 13937: 00cb7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 13938: 00921394 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 13939: 00828054 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 13938: 0092136c 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 13939: 0082802c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 13940: 00db0570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 13941: 00db0400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 13942: 0073bfa8 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 13942: 0073bf80 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 13943: 002b855c 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 13944: 00d6bae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 13945: 0074a4a4 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 13946: 008dabd4 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 13945: 0074a47c 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 13946: 008dabac 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 13947: 00588eac 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 13948: 004042f4 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 13949: 00cd1530 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dcr │ │ │ │ 13950: 00db085c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 13951: 00db1caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 13952: 00cc37fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4PP │ │ │ │ 13953: 00db1da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 13954: 00960924 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 13954: 009608fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 13955: 00c7da64 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 13956: 008a39bc 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 13957: 00970d1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 13956: 008a3994 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 13957: 00970cf4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 13958: 00d6b840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 13959: 00d642c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 13960: 00492c10 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 13961: 00d7765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 13962: 00cbe548 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 13963: 007c1c84 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 13963: 007c1c5c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 13964: 00db0b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 13965: 00d77fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 13966: 0044139c 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 13967: 00db0572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 13968: 00d68114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 13969: 00492c24 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 13970: 00c7e574 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 13971: 00588e38 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 13972: 00715d00 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 13972: 00715cd8 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 13973: 00d65fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 13974: 00d6f014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 13975: 00d71cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 13976: 00d644f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 13977: 00ccf430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsb │ │ │ │ 13978: 00db1cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 13979: 008cbdac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 13979: 008cbd84 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 13980: 002e8c04 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 13981: 00ccf3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsh │ │ │ │ 13982: 0057c6ec 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 13983: 0070e894 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 13983: 0070e86c 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 13984: 00cb56b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 13985: 00db11e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_AVAIL_DSTATE │ │ │ │ 13986: 00d67694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 13987: 0098ff08 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 13988: 008b8704 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 13989: 0074da24 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 13987: 0098fee0 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 13988: 008b86dc 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 13989: 0074d9fc 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 13990: 00d7a3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 13991: 009adeb8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 13992: 0081e8ac 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 13991: 009ade90 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 13992: 0081e884 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 13993: 00291db0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 13994: 0095b064 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 13994: 0095b03c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 13995: 00cc97e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtsp │ │ │ │ 13996: 0061f3c0 1184 FUNC GLOBAL DEFAULT 12 register_low_BATs │ │ │ │ - 13997: 00b9d900 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 13998: 00948db4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 13997: 00b9d8e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 13998: 00948d8c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 13999: 00db0c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14000: 00db1c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14001: 00db1f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14002: 00d6f988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14003: 002533b8 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14004: 00ccf328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsw │ │ │ │ 14005: 00db150c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14006: 00d7352c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14007: 00db02be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14008: 002edb60 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14009: 007571e8 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14010: 00b868e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14009: 007571c0 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14010: 00b868c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14011: 00db12ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14012: 0058fbd4 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14013: 0074b9e0 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14013: 0074b9b8 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14014: 00d71000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14015: 00db157e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14016: 009367d0 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14016: 009367a8 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14017: 005654dc 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14018: 00d646c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14019: 00c7e28c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14020: 00921fa4 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14020: 00921f7c 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14021: 00d7a408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14022: 00d700ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_SETUP_EVENT │ │ │ │ 14023: 005cfc90 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14024: 00d72b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ - 14025: 007a03b8 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14025: 007a0390 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14026: 0052ba64 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14027: 00965488 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14027: 00965460 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14028: 00db06a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14029: 00cbe344 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14030: 00db13da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14031: 0080241c 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14031: 008023f4 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14032: 00db0ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14033: 00d742dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14034: 00db28b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14035: 00dafd41 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14036: 00d72cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14037: 008b88a0 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14037: 008b8878 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14038: 00db0b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14039: 00d6d7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14040: 009a1754 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14040: 009a172c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14041: 002f4fc4 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14042: 00db2238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14043: 00db2344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14044: 0053a258 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14045: 009bdf50 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14045: 009bdf28 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14046: 00db0f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14047: 00db0a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14048: 00db19c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14049: 00d78c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14050: 009bd924 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14050: 009bd8fc 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14051: 0036af88 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14052: 0063382c 388 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxds │ │ │ │ 14053: 00435ad8 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14054: 009bdb00 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14055: 007a0e54 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14054: 009bdad8 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14055: 007a0e2c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14056: 00d66b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14057: 00805a2c 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14057: 00805a04 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14058: 00d6dca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14059: 00db0c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14060: 00d7354c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14061: 00537de4 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14062: 00649f38 92 FUNC GLOBAL DEFAULT 12 helper_STVEHX │ │ │ │ 14063: 00d7b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14064: 00d645e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14065: 00932ca8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14065: 00932c80 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14066: 002a3cec 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14067: 00d71030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14068: 00d67494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14069: 005cc444 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14070: 00db0c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14071: 009ab6b4 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14072: 0090f9ec 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14073: 008da09c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14071: 009ab68c 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14072: 0090f9c4 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14073: 008da074 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14074: 00d7983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14075: 00ccae94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfsx │ │ │ │ 14076: 00545384 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14077: 009825a8 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14078: 008cbb18 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14077: 00982580 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14078: 008cbaf0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14079: 00d74aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14080: 003845dc 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 14081: 00d76a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14082: 00db19f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14083: 00db0e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14084: 00537f58 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14085: 00d6fe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14086: 00d79a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14087: 00545218 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14088: 00537b7c 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14089: 0064519c 364 FUNC GLOBAL DEFAULT 12 helper_VEXTDUBVLX │ │ │ │ 14090: 00d6bee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14091: 00db0e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14092: 00d67f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14093: 00987d20 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14094: 00aeb628 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14093: 00987cf8 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14094: 00aeb608 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14095: 00d75cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 14096: 007979dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 14096: 007979b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14097: 00c7ec54 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14098: 00db0276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14099: 00db2032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14100: 005ae25c 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14101: 00db14a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14102: 00db1936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 14103: 00476898 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14104: 00db0538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14105: 00d7bb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14106: 00dafed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14107: 0074ba38 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14107: 0074ba10 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14108: 002b58f0 484 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14109: 0028b6d8 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14110: 005d4328 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14111: 00db0704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14112: 0029a800 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14113: 00db101c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14114: 00d7027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_TIMERS_INIT_EVENT │ │ │ │ 14115: 00db04e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 14116: 00d63a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 14117: 0077b7a8 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 14117: 0077b780 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14118: 00db1db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14119: 00440950 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14120: 00dafdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14121: 00db0f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14122: 00d7740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 14123: 0071e350 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14124: 009ca72c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14123: 0071e328 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 14124: 009ca704 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14125: 00d7a564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14126: 004b87a8 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14127: 00c7d954 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14128: 005654a4 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14129: 00d6a1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14130: 00db20fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14131: 00d745cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14132: 002d20e4 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14133: 00952620 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14133: 009525f8 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14134: 0028b740 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14135: 009c87d0 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14135: 009c87a8 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14136: 00db1a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14137: 00db2160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14138: 00db110a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14139: 005468a0 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14140: 00910c54 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14140: 00910c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14141: 00dafd78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14142: 00dafe9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14143: 009996ec 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14143: 009996c4 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14144: 00db28d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14145: 00d78490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14146: 00cc2ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRE │ │ │ │ 14147: 00db0e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14148: 00d8d54c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14149: 0028c690 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14150: 00d7411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ 14151: 00645fdc 280 FUNC GLOBAL DEFAULT 12 helper_vsumsws │ │ │ │ - 14152: 008f8780 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14153: 00959870 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14152: 008f8758 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14153: 00959848 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14154: 00d71130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14155: 00db1d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14156: 007a0f0c 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14157: 008a3800 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 14158: 007e4458 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14156: 007a0ee4 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14157: 008a37d8 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14158: 007e4430 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14159: 00db2884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14160: 00d7a118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 14161: 00d745bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14162: 00db1480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14163: 00db189c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14164: 0027faac 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14165: 008f0e18 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14165: 008f0df0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14166: 00d78420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14167: 00db043c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14168: 00988b20 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14168: 00988af8 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14169: 00da7608 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14170: 009669d8 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14170: 009669b0 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14171: 0036b9c4 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14172: 00aeb624 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 14173: 0077bab8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 14172: 00aeb604 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14173: 0077ba90 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14174: 00d69240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14175: 00d7a524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14176: 00323b74 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14177: 00db1462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14178: 0036f94c 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14179: 00cd441c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADDQ │ │ │ │ 14180: 00ccaf18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfux │ │ │ │ 14181: 00db21d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14182: 00db1272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_DSTATE │ │ │ │ 14183: 002a5ebc 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14184: 005cedb4 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14185: 005691e4 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14186: 00d73c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14187: 0062c4a8 392 FUNC GLOBAL DEFAULT 12 helper_XVDIVSP │ │ │ │ - 14188: 0094a550 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14188: 0094a528 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14189: 00d67ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14190: 009c87dc 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14191: 0084df34 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14192: 00927968 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14190: 009c87b4 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14191: 0084df0c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14192: 00927940 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14193: 00cd3c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPO │ │ │ │ 14194: 00d6d338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14195: 00403f2c 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14196: 00952278 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14197: 00976ff4 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14196: 00952250 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14197: 00976fcc 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14198: 00db0e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14199: 006356fc 204 FUNC GLOBAL DEFAULT 12 helper_xscvsdqp │ │ │ │ 14200: 00d767dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14201: 00db0dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 14202: 007989ec 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14203: 009161ec 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14202: 007989c4 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 14203: 009161c4 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14204: 0029bb30 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14205: 00cd3ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPU │ │ │ │ 14206: 00d74fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14207: 00d733ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14208: 009c7914 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14208: 009c78ec 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14209: 00db128e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14210: 0037379c 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14211: 00cd2df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgsnd │ │ │ │ 14212: 00640b58 248 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHM │ │ │ │ 14213: 00d6fde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14214: 005ca448 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14215: 00d6b390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14216: 00db0f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14217: 00db1af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14218: 0052a968 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14219: 00640c50 328 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHS │ │ │ │ - 14220: 00754ae0 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14220: 00754ab8 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14221: 005d740c 52 FUNC GLOBAL DEFAULT 12 ppc6xx_tlb_getnum │ │ │ │ 14222: 00db1624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14223: 00d63968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14224: 00d77eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14225: 00d6f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14226: 00db1f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14227: 00d799a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14228: 008d77b0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14228: 008d7788 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14229: 00db0a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14230: 00d6a044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14231: 009aadd8 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14232: 006ecf28 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14231: 009aadb0 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14232: 006ecf00 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14233: 002890b0 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14234: 00590270 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 14235: 00743004 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 14235: 00742fdc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14236: 00db1f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14237: 00d645d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14238: 0094fc98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14238: 0094fc70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14239: 00db0cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14240: 00db0bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14241: 005aff40 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14242: 002a6f20 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14243: 0074bae4 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14243: 0074babc 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14244: 00db0dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14245: 00754bd4 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14246: 008e35f0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14245: 00754bac 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14246: 008e35c8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14247: 002be618 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14248: 002b5eb4 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14249: 00d6d688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 14250: 0077fb84 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 14250: 0077fb5c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14251: 00db1cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14252: 00961e1c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14252: 00961df4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14253: 00db1d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14254: 00db1100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14255: 00daff9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14256: 00745b90 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14256: 00745b68 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14257: 00d6a934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14258: 00d7076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_XLATE_EVENT │ │ │ │ - 14259: 008c4390 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14260: 007b1610 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14259: 008c4368 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14260: 007b15e8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14261: 00d65624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 14262: 00708030 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 14262: 00708008 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14263: 00322488 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14264: 00daff5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14265: 00701000 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14266: 009a0388 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14265: 00700fd8 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14266: 009a0360 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14267: 00db1fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14268: 00d75f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14269: 007e23a0 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14269: 007e2378 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14270: 00d6952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14271: 00d7425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14272: 00d77ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14273: 00d73f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14274: 007af33c 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14274: 007af314 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14275: 00db15cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14276: 00d74d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14277: 007a072c 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14277: 007a0704 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14278: 00d771fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14279: 002b76ac 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14280: 00dafc3c 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 14281: 007a0f68 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14282: 0098dc0c 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14281: 007a0f40 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14282: 0098dbe4 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14283: 005c3b6c 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14284: 0062abfc 28 FUNC GLOBAL DEFAULT 12 helper_efdadd │ │ │ │ 14285: 00d71ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14286: 00db1e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14287: 009962c8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14287: 009962a0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14288: 00cc76e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNESP │ │ │ │ - 14289: 008c6580 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14289: 008c6558 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14290: 0053b8bc 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14291: 00db05d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14292: 00323d08 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14293: 00db09b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 14294: 008495f4 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14295: 007e472c 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14294: 008495cc 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14295: 007e4704 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14296: 00db1b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 14297: 00780818 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 14297: 007807f0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14298: 00448410 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14299: 00404200 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14300: 0057d464 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14301: 008f77bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14301: 008f7794 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14302: 00db042a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14303: 00d6df78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14304: 00d64b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14305: 00d66708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14306: 00db18ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 14307: 007100e0 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 14307: 007100b8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14308: 00cca2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtesp │ │ │ │ - 14309: 007dc6f4 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 14310: 007b9220 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14309: 007dc6cc 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14310: 007b91f8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14311: 00d7a7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14312: 00d6c100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14313: 0090d604 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14314: 007b9cc8 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14313: 0090d5dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14314: 007b9ca0 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14315: 005c3a98 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14316: 00db046e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 14317: 006efa6c 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 14318: 0081d138 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14319: 009a0930 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14317: 006efa44 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 14318: 0081d110 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14319: 009a0908 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14320: 00c7d83c 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14321: 00c7ea94 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14322: 00d6bbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14323: 00d66f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14324: 00b2d91c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14324: 00b2d8fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14325: 00ccab7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdphp │ │ │ │ 14326: 006403c0 500 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2SPP │ │ │ │ 14327: 00d72270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14328: 00854ad0 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14328: 00854aa8 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14329: 00db14a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14330: 0092f97c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14330: 0092f954 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14331: 005dba60 8 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_local │ │ │ │ - 14332: 00b9d89c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14333: 00b2d918 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14332: 00b9d87c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14333: 00b2d8f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14334: 00d6fa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14335: 0074a088 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14336: 0099dae0 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14337: 008c67a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14335: 0074a060 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14336: 0099dab8 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14337: 008c6780 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14338: 00db0c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14339: 00814b0c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14339: 00814ae4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14340: 00db2304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14341: 00db00be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14342: 009871f0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14342: 009871c8 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14343: 00dafdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14344: 00cb2efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14345: 00d7b210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14346: 00da8820 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14347: 00db10fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14348: 00538354 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14349: 007da430 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14349: 007da408 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14350: 00db166e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14351: 00524df8 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14352: 00d6658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14353: 00db2064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14354: 00d638d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14355: 00d6b810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14356: 00d6dc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14357: 00d638a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14358: 0079f440 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14358: 0079f418 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14359: 005d26f4 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14360: 00db04d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14361: 00d6a284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14362: 00db04b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 14363: 00719654 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 14363: 0071962c 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14364: 00db0b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14365: 00d6ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14366: 00910f34 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14366: 00910f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14367: 00d6d808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14368: 00951364 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14368: 0095133c 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14369: 00cb5524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14370: 00d68950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14371: 00d75d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14372: 00d6f004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14373: 00997eec 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14373: 00997ec4 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14374: 00db14b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14375: 00db01e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14376: 00db0d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14377: 00db21b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14378: 00392344 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14379: 00db1e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 14380: 0073e208 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 14380: 0073e1e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14381: 00d783c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14382: 00b0be54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14382: 00b0be34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14383: 00339b04 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14384: 00ccd228 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsub │ │ │ │ 14385: 00dafef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14386: 005c394c 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14387: 0095d324 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14387: 0095d2fc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14388: 00d71680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14389: 0094d5e0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14389: 0094d5b8 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14390: 005ca22c 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14391: 005d8f18 64 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 14392: 00d60310 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14393: 00d796bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14394: 00db01ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14395: 00d76d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14396: 00d6f5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14397: 00db15da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14398: 002f31c8 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 14399: 0077a75c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14400: 008c19fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14399: 0077a734 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 14400: 008c19d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14401: 00255984 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14402: 0028b908 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14403: 0091550c 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14404: 0094aa48 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14405: 009aba60 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14406: 007a1134 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14403: 009154e4 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14404: 0094aa20 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14405: 009aba38 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14406: 007a110c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14407: 00d735fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14408: 0029a04c 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14409: 00db12e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14410: 00d78bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 14411: 00775634 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 14411: 0077560c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14412: 00d7bdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14413: 0044b8e8 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 14414: 002a3a68 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 14415: 00db0084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 14416: 00db1ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 14417: 0043ddf4 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 14418: 00d75a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14419: 00d71b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14420: 00d71670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14421: 00cb5734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14422: 00d7be78 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14423: 00db19ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14424: 00951458 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14424: 00951430 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14425: 00407984 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14426: 0086d598 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14427: 006f6a4c 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14428: 007a3568 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14426: 0086d570 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14427: 006f6a24 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14428: 007a3540 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ 14429: 00cc004c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBCUQ │ │ │ │ - 14430: 007ac7d8 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14430: 007ac7b0 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14431: 00d6c040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14432: 00cc4b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQPO │ │ │ │ - 14433: 006cb6c4 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 14433: 006cb69c 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 14434: 00370158 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14435: 00bc7d3c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14436: 004358b0 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14437: 00db1156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14438: 0029f824 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14439: 00c6f57c 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14440: 0044be0c 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14441: 00c7d314 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 14442: 0077c870 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 14442: 0077c848 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14443: 00db13be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14444: 00d79034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_GET_VPA_EVENT │ │ │ │ - 14445: 0099b684 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14445: 0099b65c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14446: 00c7d880 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14447: 00912688 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14447: 00912660 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14448: 00db18f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14449: 00db13b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14450: 00db0274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14451: 00db13a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14452: 00db1d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ 14453: 00d7016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_READ_EVENT │ │ │ │ - 14454: 007f6aa0 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14454: 007f6a78 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14455: 00db0b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14456: 00db0160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14457: 009179b4 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14458: 006e3580 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 14459: 00788568 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 14457: 0091798c 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14458: 006e3558 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14459: 00788540 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14460: 00db0304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14461: 00d70aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14462: 0099b9fc 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14462: 0099b9d4 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14463: 00db0114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14464: 00db28ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14465: 005c8c6c 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14466: 009a5918 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 14467: 0075f658 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 14466: 009a58f0 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14467: 0075f630 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14468: 00d681d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 14469: 00929808 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14469: 009297e0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14470: 00d7330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14471: 00868498 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14471: 00868470 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14472: 00d6aa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14473: 0074dab8 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14473: 0074da90 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14474: 00d78320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14475: 00d7a958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14476: 00440fd0 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14477: 00d65e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14478: 00db1faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 14479: 0074291c 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 14479: 007428f4 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14480: 00db067a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14481: 00d71aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14482: 00d7971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14483: 00d7079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_GET_EVENT │ │ │ │ - 14484: 009c7ae0 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14484: 009c7ab8 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14485: 00d64640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14486: 007b9b5c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14487: 00821410 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14486: 007b9b34 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14487: 008213e8 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14488: 00db0448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14489: 003dbe84 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14490: 00db07ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14491: 00985af8 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14491: 00985ad0 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14492: 00db1b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14493: 00d6cee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14494: 00d6f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 14495: 0070cd80 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 14496: 009472a0 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14497: 009bd908 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14498: 0096b5c4 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 14499: 0070c3fc 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14500: 0074a44c 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14495: 0070cd58 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 14496: 00947278 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14497: 009bd8e0 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14498: 0096b59c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14499: 0070c3d4 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 14500: 0074a424 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14501: 00d676c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14502: 00bc9534 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14503: 00db1f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14504: 00d6ddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14505: 00d68bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14506: 0027d954 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14507: 00d65f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14508: 008d616c 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14508: 008d6144 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14509: 00db1cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14510: 00908e64 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14510: 00908e3c 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14511: 00572c90 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14512: 00db10f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14513: 00db0c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14514: 00d67574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14515: 008db6ac 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14515: 008db684 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14516: 0043e278 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14517: 005ca02c 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14518: 00d64340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14519: 00282a24 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14520: 00c657b4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14521: 00d66988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14522: 00d64170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14523: 007dda8c 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14523: 007dda64 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14524: 00db1bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14525: 00d68224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 14526: 0077e488 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 14526: 0077e460 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14527: 002a28c4 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14528: 00d78590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14529: 0029fa28 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14530: 00db2358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14531: 0064bde4 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tsr │ │ │ │ 14532: 005d1bc0 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14533: 00d6b8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14534: 00d789c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14535: 00db0e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14536: 00db1f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ 14537: 00625b4c 480 FUNC GLOBAL DEFAULT 12 helper_DSCLIQ │ │ │ │ - 14538: 00923098 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14539: 00864dfc 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14538: 00923070 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14539: 00864dd4 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 14540: 00db0b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_DSTATE │ │ │ │ - 14541: 0073f4e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 14542: 00787ad0 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 14541: 0073f4c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 14542: 00787aa8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 14543: 00db0956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 14544: 008a0e74 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14544: 008a0e4c 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14545: 00573678 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14546: 008050b8 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14546: 00805090 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14547: 003389bc 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14548: 0043e044 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14549: 00db1088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14550: 00447f60 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 14551: 0073fa20 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 14551: 0073f9f8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14552: 00d653b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ 14553: 00d79124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_SET_EVENT │ │ │ │ - 14554: 00701004 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14554: 00700fdc 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14555: 00c7e54c 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14556: 00d75454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14557: 008cc214 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 14558: 0077ce88 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 14557: 008cc1ec 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14558: 0077ce60 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14559: 00db12f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14560: 00db0a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14561: 0064ac24 76 FUNC GLOBAL DEFAULT 12 helper_HASHCHK │ │ │ │ 14562: 00db235c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14563: 004c5540 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14564: 00821478 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14565: 00888158 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14566: 00746048 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14564: 00821450 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14565: 00888130 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14566: 00746020 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14567: 00d5e1b8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14568: 00db15a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14569: 00d6bab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14570: 00cd3630 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIX │ │ │ │ 14571: 00db0f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14572: 00db166a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14573: 00510bc0 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14574: 00d76d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14575: 007b9238 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14575: 007b9210 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14576: 00d637f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14577: 005468ec 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14578: 00db02b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14579: 00d64900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14580: 00330778 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14581: 008f76a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14581: 008f7680 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14582: 00d7752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14583: 00db0028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14584: 00d73ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14585: 0044a468 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 14586: 00781c54 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 14587: 0096b478 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14586: 00781c2c 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 14587: 0096b450 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14588: 00d68494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14589: 00d68294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 14590: 00744fe0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 14590: 00744fb8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14591: 00db2138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14592: 00cb7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14593: 0074ec18 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14593: 0074ebf0 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14594: 00d654a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14595: 005918d4 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14596: 00334774 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ 14597: 005e02f8 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbl │ │ │ │ - 14598: 008136c4 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14598: 0081369c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14599: 00db285d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14600: 003dbfb4 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 14601: 00db111e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 14602: 007f00a0 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14602: 007f0078 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14603: 00daff24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14604: 00d648d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14605: 00db0afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 14606: 00d7960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 14607: 005e04b8 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbu │ │ │ │ 14608: 0032bbd4 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 14609: 00db1bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14610: 00db1d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 14611: 0094b52c 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 14611: 0094b504 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 14612: 00d6a624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 14613: 00910358 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 14613: 00910330 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 14614: 00dafd87 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 14615: 0029b710 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 14616: 002ae964 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 14617: 0074f8cc 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 14617: 0074f8a4 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 14618: 00db2108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 14619: 00db206a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 14620: 00d768bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 14621: 00db0d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 14622: 00db03d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 14623: 0071a6b0 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 14624: 0098a148 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 14623: 0071a688 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 14624: 0098a120 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 14625: 00d63b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 14626: 00db14e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ 14627: 00d7059c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_STR_TRUNCATED_EVENT │ │ │ │ - 14628: 008ace68 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 14628: 008ace40 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 14629: 00db1894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 14630: 005e1380 1004 FUNC GLOBAL DEFAULT 12 cpu_ppc_clock_vm_state_change │ │ │ │ 14631: 00d7b414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 14632: 00d6d5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 14633: 00d7a328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 14634: 00db0ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 14635: 00db2342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 14636: 00d6ac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 14637: 00d740ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 14638: 00d6ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 14639: 003a5238 104 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 14640: 005e1f98 368 FUNC GLOBAL DEFAULT 12 store_40x_tcr │ │ │ │ 14641: 0044d6ec 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 14642: 00284750 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 14643: 00966344 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 14643: 0096631c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 14644: 00db1498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 14645: 00db21fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 14646: 002cff58 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 14647: 00282b4c 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 14648: 00db204c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 14649: 00db1a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 14650: 005459dc 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 14651: 00db04b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 14652: 00db101a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 14653: 00cb3a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 14654: 003c6dc4 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 14655: 0078949c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 14655: 00789474 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 14656: 00d71af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 14657: 00d750d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 14658: 00d71e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 14659: 00db1552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 14660: 00dafdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 14661: 002a3cbc 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 14662: 00cb8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 14663: 00daff76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14664: 00d6a944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 14665: 00534384 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 14666: 008df45c 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 14666: 008df434 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 14667: 00d6dce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 14668: 00db02a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 14669: 00d7bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 14670: 003c8ff8 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 14671: 00253398 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 14672: 00d6cd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 14673: 0032b6a4 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 14674: 008c3554 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 14675: 009af2f0 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 14676: 0077abd0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 14674: 008c352c 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 14675: 009af2c8 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 14676: 0077aba8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 14677: 00db1160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 14678: 0064300c 156 FUNC GLOBAL DEFAULT 12 helper_vpmsumb │ │ │ │ 14679: 003c8c40 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 14680: 00db0e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 14681: 0063136c 436 FUNC GLOBAL DEFAULT 12 helper_XSMAXJDP │ │ │ │ 14682: 00d6d258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 14683: 00781da4 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 14683: 00781d7c 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 14684: 00d675d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 14685: 00db02d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 14686: 00d75a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 14687: 00db0b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 14688: 002a7348 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 14689: 006430a8 156 FUNC GLOBAL DEFAULT 12 helper_vpmsumh │ │ │ │ 14690: 00db0df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 14691: 008df6a8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 14691: 008df680 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 14692: 00db1a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 14693: 0096b72c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 14694: 007a5c0c 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 14693: 0096b704 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 14694: 007a5be4 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 14695: 00d78a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 14696: 0029baa0 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 14697: 00d73ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 14698: 008c7df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 14698: 008c7dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 14699: 00d6e518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 14700: 00db0f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 14701: 00d6c250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 14702: 0074dd5c 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 14702: 0074dd34 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ 14703: 006270d4 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_clrbit │ │ │ │ - 14704: 0093f824 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 14704: 0093f7fc 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 14705: 00d68f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 14706: 00db18e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 14707: 00d8d79c 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 14708: 00d7583c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 14709: 009989cc 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 14710: 008be308 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 14711: 0081e810 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 14712: 00707748 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 14713: 00903e2c 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 14709: 009989a4 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 14710: 008be2e0 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 14711: 0081e7e8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 14712: 00707720 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 14713: 00903e04 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 14714: 002868a8 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 14715: 00d7c06c 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 14716: 00643144 140 FUNC GLOBAL DEFAULT 12 helper_vpmsumw │ │ │ │ - 14717: 009b79fc 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 14717: 009b79d4 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 14718: 00649f94 84 FUNC GLOBAL DEFAULT 12 helper_STVEWX │ │ │ │ 14719: 00ccb440 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpqp │ │ │ │ 14720: 00643ea8 200 FUNC GLOBAL DEFAULT 12 helper_vpkuwum │ │ │ │ 14721: 00d769ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 14722: 005118d0 300 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 14723: 00295960 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 14724: 00643be4 272 FUNC GLOBAL DEFAULT 12 helper_vpkuwus │ │ │ │ 14725: 00db217e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 14726: 00db0a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 14727: 002ef7d0 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 14728: 00db1194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_ID_READ_DSTATE │ │ │ │ 14729: 00bc8890 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 14730: 00db116e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_INIT_DSTATE │ │ │ │ - 14731: 00987928 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 14731: 00987900 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 14732: 00dafd8c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 14733: 005a5720 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 14734: 00437d0c 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 14735: 00d74be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 14736: 0093db5c 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 14736: 0093db34 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 14737: 00d643a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 14738: 0058349c 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 14739: 00523b74 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 14740: 00d7576c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 14741: 00db1c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 14742: 00d76118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 14743: 00d71ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 14744: 00987cc8 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 14744: 00987ca0 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 14745: 00dafd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 14746: 00db0c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 14747: 008c8748 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 14747: 008c8720 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 14748: 005a0d20 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 14749: 008c1bd8 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 14749: 008c1bb0 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 14750: 00433e5c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 14751: 007825a4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 14752: 007dccc8 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 14751: 0078257c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 14752: 007dcca0 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 14753: 00db21d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 14754: 002820dc 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 14755: 00dafdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 14756: 006ea004 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 14757: 0079fa70 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 14756: 006e9fdc 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 14757: 0079fa48 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 14758: 004b8940 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 14759: 004b8748 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 14760: 009212dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 14761: 007f2200 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 14762: 00995b90 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 14760: 009212b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 14761: 007f21d8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 14762: 00995b68 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 14763: 00d66828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 14764: 00d6d198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 14765: 00db1956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 14766: 007cf50c 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 14767: 00908f9c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 14768: 00813f6c 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 14766: 007cf4e4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 14767: 00908f74 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 14768: 00813f44 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 14769: 00d7b498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 14770: 00534ea8 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 14771: 0050f6e4 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 14772: 00d76c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 14773: 007bab40 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 14773: 007bab18 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 14774: 0059ac18 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 14775: 00cb8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 14776: 00db0d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 14777: 00d6b240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 14778: 00db16b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 14779: 00db0a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 14780: 009bb5ac 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 14780: 009bb584 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 14781: 00289384 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 14782: 00c7dad4 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 14783: 00db1ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 14784: 00d71d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 14785: 00db188e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 14786: 0077a61c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 14787: 0081e21c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 14786: 0077a5f4 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 14787: 0081e1f4 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 14788: 00d8d550 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 14789: 00d77b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 14790: 00db0d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 14791: 008f8230 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 14792: 00836f8c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 14793: 009b1a80 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 14791: 008f8208 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 14792: 00836f64 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 14793: 009b1a58 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 14794: 00d76fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 14795: 00d64220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 14796: 0092365c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 14797: 00965c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 14796: 00923634 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 14797: 00965bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 14798: 00cb55a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 14799: 00db1648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 14800: 00821d74 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 14800: 00821d4c 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 14801: 00625154 608 FUNC GLOBAL DEFAULT 12 helper_DENBCDQ │ │ │ │ - 14802: 00997170 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 14802: 00997148 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 14803: 00d71e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 14804: 00d7bc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 14805: 0055120c 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 14806: 00ccaaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsp │ │ │ │ 14807: 00db0fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 14808: 00cb86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 14809: 00db13fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 14810: 00295d7c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 14811: 0095ed58 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 14811: 0095ed30 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 14812: 00db120a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_PARAM_DSTATE │ │ │ │ - 14813: 009260ac 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 14813: 00926084 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 14814: 00436080 352 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 14815: 003263e0 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 14816: 00db12ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 14817: 00db0b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_DSTATE │ │ │ │ - 14818: 0094c8e0 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 14818: 0094c8b8 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 14819: 00cb37c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 14820: 00d6a784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 14821: 00537608 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 14822: 002ece14 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 14823: 00643de0 200 FUNC GLOBAL DEFAULT 12 helper_vpkuhum │ │ │ │ - 14824: 0077edc0 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 14825: 009338c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 14826: 007623ac 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 14824: 0077ed98 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 14825: 0093389c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 14826: 00762384 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 14827: 00db1c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 14828: 0096478c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 14828: 00964764 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 14829: 00db0d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 14830: 00643ae8 252 FUNC GLOBAL DEFAULT 12 helper_vpkuhus │ │ │ │ 14831: 00db190e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 14832: 003e92bc 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 14833: 00980bc4 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 14834: 0080fcc8 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 14835: 008bda54 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 14833: 00980b9c 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 14834: 0080fca0 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 14835: 008bda2c 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 14836: 00537ba4 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 14837: 00db0142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 14838: 002e97f4 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 14839: 00db09ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 14840: 00d6eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 14841: 00db1924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 14842: 00383144 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 14843: 00db004e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 14844: 00911ff8 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 14844: 00911fd0 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 14845: 004340dc 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 14846: 005e1874 632 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_reset │ │ │ │ 14847: 00dafd71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 14848: 00d6e7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 14849: 00d75e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 14850: 00d6956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 14851: 00810f10 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 14852: 006d49ac 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 14851: 00810ee8 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 14852: 006d4984 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 14853: 00dafe7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 14854: 00299f00 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 14855: 00636dac 204 FUNC GLOBAL DEFAULT 12 helper_xsrsp │ │ │ │ 14856: 002ebe98 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 14857: 0077a234 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 14857: 0077a20c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 14858: 00d6fc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 14859: 002821ec 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 14860: 0043d1c4 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 14861: 00d66e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 14862: 00d642d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 14863: 00db0906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 14864: 00db0b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 14865: 00d77b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 14866: 00d6aa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 14867: 00d7aa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 14868: 00c67c90 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 14869: 00db200a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_SET_DSTATE │ │ │ │ - 14870: 007621f0 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 14870: 007621c8 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 14871: 00cd1b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbiva │ │ │ │ - 14872: 00987ea8 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 14873: 0094a6dc 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 14874: 008dd370 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 14872: 00987e80 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 14873: 0094a6b4 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 14874: 008dd348 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 14875: 00db177e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 14876: 00d753f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 14877: 00d7a948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 14878: 002ec890 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ - 14879: 00717154 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 14879: 0071712c 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 14880: 00db07ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 14881: 00d71eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 14882: 00d65a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 14883: 0098d5ec 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 14883: 0098d5c4 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 14884: 00daff90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 14885: 00db216c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 14886: 00d7780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 14887: 00d73c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 14888: 006d3554 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 14888: 006d352c 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 14889: 00db167c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 14890: 0052527c 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 14891: 008d2be0 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 14891: 008d2bb8 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 14892: 00d67fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 14893: 00634524 384 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxws │ │ │ │ 14894: 00db1bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 14895: 00588090 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 14896: 0096f400 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 14896: 0096f3d8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 14897: 00436e5c 292 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 14898: 00c65d88 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 14899: 00d68a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 14900: 008ff938 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 14901: 009cca44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 14902: 0069cc68 24 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ - 14903: 00966fc0 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 14904: 008e0514 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 14900: 008ff910 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 14901: 009cca1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 14902: 0069cc40 24 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ + 14903: 00966f98 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 14904: 008e04ec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 14905: 00db2168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 14906: 00d78a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 14907: 00d75c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 14908: 008a10c8 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 14908: 008a10a0 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 14909: 00cb373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ 14910: 00632948 360 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsp │ │ │ │ - 14911: 008c7e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 14911: 008c7e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 14912: 00cb9070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 14913: 00db1128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 14914: 00d72764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 14915: 00db160c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 14916: 0026de34 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 14917: 00c7b430 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 14918: 00db1102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 14919: 00d79ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 14920: 00d7961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 14921: 0070eb9c 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 14921: 0070eb74 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 14922: 00cb8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 14923: 00db18c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 14924: 00d68880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 14925: 00710230 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 14926: 009602c8 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 14925: 00710208 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 14926: 009602a0 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 14927: 00db2346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 14928: 00707dd4 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 14928: 00707dac 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 14929: 005a11b4 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 14930: 00db12ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 14931: 005ba84c 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 14932: 00daff26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 14933: 007e66dc 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 14933: 007e66b4 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 14934: 00db0c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 14935: 00d7b1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 14936: 007f6a74 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 14936: 007f6a4c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 14937: 00d6d7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 14938: 00db0a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 14939: 00958694 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 14939: 0095866c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 14940: 00db0280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 14941: 0077ebd0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 14942: 00aeaf54 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 14941: 0077eba8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 14942: 00aeaf34 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 14943: 00c7b388 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 14944: 0027e4b8 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 14945: 006e6f24 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 14945: 006e6efc 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 14946: 00d71d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 14947: 0092d354 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 14947: 0092d32c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 14948: 0062b03c 320 FUNC GLOBAL DEFAULT 12 helper_XVADDDP │ │ │ │ 14949: 005404fc 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 14950: 00d77fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 14951: 007bcaac 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 14951: 007bca84 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 14952: 00627c14 148 FUNC GLOBAL DEFAULT 12 helper_fctiduz │ │ │ │ 14953: 00db04fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 14954: 0053b9bc 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 14955: 007191b4 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 14956: 008f9c48 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 14957: 00912fa8 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 14955: 0071918c 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 14956: 008f9c20 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 14957: 00912f80 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 14958: 00d7985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 14959: 00511158 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 14960: 007ef46c 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 14960: 007ef444 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 14961: 00db28a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 14962: 002961b0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 14963: 00db2062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 14964: 00db16de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 14965: 008cc4e4 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 14966: 0092d788 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 14965: 008cc4bc 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 14966: 0092d760 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 14967: 00d7ac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 14968: 00db22fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 14969: 009006fc 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 14970: 0090a834 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 14969: 009006d4 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 14970: 0090a80c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 14971: 005a60bc 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 14972: 00cc33dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSBS │ │ │ │ - 14973: 009a0378 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 14974: 0088905c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 14973: 009a0350 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 14974: 00889034 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 14975: 00d64e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 14976: 00867bc4 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 14977: 007f6ab4 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 14976: 00867b9c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 14977: 007f6a8c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 14978: 0048e9f0 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 14979: 00d6f344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 14980: 009600fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 14981: 0093f4a4 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 14980: 009600d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 14981: 0093f47c 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 14982: 00c7de68 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 14983: 00db1cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 14984: 005ab4d0 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ 14985: 00cc487c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBDP │ │ │ │ - 14986: 009924bc 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 14987: 009b3fd4 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 14988: 0090e89c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 14986: 00992494 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 14987: 009b3fac 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 14988: 0090e874 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 14989: 00db15c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 14990: 00db1e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 14991: 003fdf4c 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 14992: 004b34bc 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 14993: 00db1e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 14994: 007a8764 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 14995: 00998dd8 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 14994: 007a873c 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 14995: 00998db0 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 14996: 00d6db48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 14997: 0043436c 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 14998: 00d67050 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 14999: 00db047a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15000: 00db1566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15001: 00cd2844 132 OBJECT GLOBAL DEFAULT 24 helper_info_frim │ │ │ │ - 15002: 0077db9c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 15002: 0077db74 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15003: 00cd29d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_frin │ │ │ │ 15004: 00db0436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15005: 00db1d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15006: 002822ec 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15007: 007ad420 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15007: 007ad3f8 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15008: 00cd28c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_frip │ │ │ │ - 15009: 00744c7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 15009: 00744c54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15010: 00d7460c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15011: 005a086c 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15012: 00d6500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15013: 008fb8d0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15013: 008fb8a8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15014: 00d75c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15015: 00d71790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15016: 004b38dc 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15017: 008bfa80 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15018: 00b2d8fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15019: 007e1c1c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15020: 0079f67c 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15017: 008bfa58 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15018: 00b2d8dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15019: 007e1bf4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15020: 0079f654 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15021: 00d63a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15022: 00983358 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15023: 0098999c 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15024: 00925bec 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15022: 00983330 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15023: 00989974 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15024: 00925bc4 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15025: 00db0f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15026: 002eb50c 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15027: 008d9478 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15027: 008d9450 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ 15028: 00cd294c 132 OBJECT GLOBAL DEFAULT 24 helper_info_friz │ │ │ │ - 15029: 008c6bf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15029: 008c6bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15030: 00db0be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15031: 007a55bc 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15032: 0079fc78 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15031: 007a5594 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15032: 0079fc50 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15033: 005e2518 480 FUNC GLOBAL DEFAULT 12 ppc_dcr_write │ │ │ │ 15034: 00d72854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15035: 00db1008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15036: 007fde54 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15036: 007fde2c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15037: 00337e6c 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15038: 0075adcc 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15038: 0075ada4 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15039: 00d6e018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15040: 00db0ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15041: 00d773ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15042: 00db1620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15043: 00db1682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15044: 00d69d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15045: 00db135e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15046: 00db2106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15047: 005ba554 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15048: 00d6aa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15049: 007f4320 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15049: 007f42f8 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15050: 00db1e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15051: 00d682a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15052: 0098dc00 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15053: 009b21d8 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 15054: 00744938 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 15052: 0098dbd8 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15053: 009b21b0 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15054: 00744910 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15055: 00db1830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15056: 00cb6628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15057: 00db2088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15058: 00db1604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15059: 00d786f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 15060: 00856ba0 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15060: 00856b78 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15061: 00d7673c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15062: 00d7bd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15063: 0059ffe0 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15064: 00b86910 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15064: 00b868f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15065: 00cb7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15066: 0061bfcc 100 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_system_reset │ │ │ │ 15067: 0057c548 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15068: 00d75b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15069: 00cb36b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15070: 009b1a68 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15070: 009b1a40 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15071: 00db1c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 15072: 00741618 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 15072: 007415f0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15073: 00d6d008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15074: 00db066e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15075: 00da764e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 15076: 00db28f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15077: 00d655c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15078: 005cdf2c 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15079: 00d67774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15080: 00625980 460 FUNC GLOBAL DEFAULT 12 helper_DSCLI │ │ │ │ 15081: 00d7721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15082: 00d704cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_SETPROP_EVENT │ │ │ │ 15083: 00572df0 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15084: 00d77bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15085: 00997d04 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15085: 00997cdc 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15086: 00db081e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 15087: 009a9894 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15088: 0091138c 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15087: 009a986c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15088: 00911364 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15089: 00539ab8 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15090: 008ffb14 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15090: 008ffaec 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15091: 004fc6f4 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15092: 00d79c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15093: 00901984 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15093: 0090195c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15094: 0040415c 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15095: 00d79f74 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15096: 00ca4190 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15097: 00db0e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15098: 00cb99d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15099: 00d6a654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15100: 00db1724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15101: 00d67444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15102: 00d7734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15103: 00db292e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15104: 009a6688 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 15105: 007f0f20 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15104: 009a6660 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 15105: 007f0ef8 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15106: 00db12d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15107: 00d6c2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15108: 004f85d4 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 15109: 00810abc 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15109: 00810a94 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15110: 00db226e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 15111: 0072cce4 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 15111: 0072ccbc 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15112: 00d6f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15113: 00d78c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15114: 00db097a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15115: 002555f4 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15116: 009b1fdc 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15117: 0098ff04 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15116: 009b1fb4 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15117: 0098fedc 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15118: 00db067c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15119: 008d3bf4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15119: 008d3bcc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15120: 00d65254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15121: 00d6e738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15122: 00d643d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15123: 00db2252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15124: 008cd208 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15124: 008cd1e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15125: 002553c0 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15126: 0096963c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15126: 00969614 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15127: 00db017a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15128: 008fbcec 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15128: 008fbcc4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15129: 005ade3c 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15130: 00db0194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ - 15131: 00788754 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 15131: 0078872c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15132: 0042bdd0 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15133: 0093bf9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15133: 0093bf74 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15134: 00408b1c 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15135: 00492c2c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15136: 0053606c 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15137: 00db0762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15138: 00403f88 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ - 15139: 0071e898 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 15139: 0071e870 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15140: 00dafe8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15141: 00dafdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15142: 00d76b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15143: 00d68e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15144: 005a0c18 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15145: 005aeb74 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15146: 00945824 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15146: 009457fc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15147: 00d6bd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15148: 00d69cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15149: 002b6200 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ - 15150: 0069fb90 28 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ + 15150: 0069fb68 28 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ 15151: 00d7b4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15152: 00d6a394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15153: 0098cc64 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15153: 0098cc3c 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15154: 00d6be20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15155: 00d6ce38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 15156: 007e7eec 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 15156: 007e7ec4 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 15157: 00cb6b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15158: 00d8d568 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15159: 006f69f0 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15159: 006f69c8 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15160: 00d648f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15161: 00c78fc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15162: 008e1620 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15162: 008e15f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15163: 00d73e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 15164: 0070eba4 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 15164: 0070eb7c 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15165: 00d69340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15166: 008c62fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15167: 009232cc 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15168: 008c1830 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15169: 008c30f8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15166: 008c62d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15167: 009232a4 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15168: 008c1808 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15169: 008c30d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15170: 00db0e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15171: 008f78d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 15172: 0070c91c 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 15171: 008f78a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15172: 0070c8f4 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15173: 00db053a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15174: 005d36c4 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15175: 00dafef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15176: 0092665c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15176: 00926634 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15177: 00d79f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15178: 006e5868 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15178: 006e5840 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15179: 00287ca0 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15180: 005378c0 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 15181: 0076c82c 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 15181: 0076c804 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15182: 00cbe3ac 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15183: 00db0410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15184: 0092b754 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15184: 0092b72c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15185: 003fdfbc 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15186: 00db04e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15187: 009554dc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15188: 00961128 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15189: 007b9960 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15187: 009554b4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15188: 00961100 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15189: 007b9938 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15190: 00db10d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15191: 00db0828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15192: 00dafd63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15193: 00d66fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15194: 00d78bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15195: 0043a068 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15196: 002ee14c 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15197: 0081d420 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15198: 0069d478 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ - 15199: 00888df4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15200: 009721f0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15197: 0081d3f8 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15198: 0069d450 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ + 15199: 00888dcc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15200: 009721c8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15201: 003a2e84 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15202: 0053b3a0 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15203: 00cb7078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15204: 0090ca10 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15204: 0090c9e8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15205: 00d6f044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15206: 0081e668 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15206: 0081e640 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15207: 00d7a398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15208: 00db152e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15209: 00334ed4 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15210: 00db1838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15211: 00db0458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15212: 0032cefc 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15213: 00d79270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15214: 00db0cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15215: 00939a90 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15215: 00939a68 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15216: 00db19d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15217: 0093c448 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ - 15218: 0069d304 184 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ + 15217: 0093c420 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15218: 0069d2dc 184 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ 15219: 00db0118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15220: 00996ed8 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15221: 007adcf8 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15220: 00996eb0 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15221: 007adcd0 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15222: 00292b24 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15223: 003cc87c 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 15224: 0073f340 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 15224: 0073f318 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15225: 003297f8 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15226: 00d7af90 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15227: 006238e0 284 FUNC GLOBAL DEFAULT 12 helper_DRINTN │ │ │ │ - 15228: 00796d28 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 15228: 00796d00 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15229: 00db10cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15230: 00db18d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15231: 00db1ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15232: 009488e8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15232: 009488c0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15233: 00d704fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_METHOD_EVENT │ │ │ │ 15234: 00db0dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 15235: 00717518 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 15235: 007174f0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15236: 00578b10 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15237: 0069cdec 124 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ - 15238: 006e6edc 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15239: 00728298 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15237: 0069cdc4 124 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ + 15238: 006e6eb4 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15239: 00728270 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15240: 00db1be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15241: 005b0c88 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15242: 00d6ad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ - 15243: 0069f29c 104 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ + 15243: 0069f274 104 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ 15244: 0062363c 332 FUNC GLOBAL DEFAULT 12 helper_DRINTX │ │ │ │ 15245: 00292058 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15246: 00920c64 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15247: 007d4f68 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15248: 009521c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15246: 00920c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15247: 007d4f40 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15248: 00952198 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15249: 00d64a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ - 15250: 0069ce68 128 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ + 15250: 0069ce40 128 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ 15251: 0029555c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15252: 00db1d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15253: 0099166c 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15254: 009bbda4 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15253: 00991644 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15254: 009bbd7c 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15255: 00db06a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15256: 00cb2cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15257: 00d6f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15258: 00d693b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15259: 008e9ea4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15259: 008e9e7c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15260: 00d78350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15261: 0081e5d8 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15261: 0081e5b0 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15262: 00db0546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15263: 00813284 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15264: 006e4dc0 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15265: 0092e050 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15266: 008cdcdc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15263: 0081325c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15264: 006e4d98 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15265: 0092e028 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15266: 008cdcb4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15267: 00d64370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15268: 00cc3460 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSHS │ │ │ │ 15269: 00db115e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15270: 00288388 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15271: 00db0846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15272: 0054523c 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15273: 002ce170 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 15274: 007336d4 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15275: 007b56b8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15276: 00b86970 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15274: 007336ac 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 15275: 007b5690 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15276: 00b86950 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15277: 00d63948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15278: 0053be3c 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 15279: 0073b9f8 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 15279: 0073b9d0 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15280: 00d72ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15281: 00d5e188 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15282: 00db06b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15283: 00855084 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15284: 0086d370 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15283: 0085505c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15284: 0086d348 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15285: 005cbca0 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15286: 008c8354 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15286: 008c832c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15287: 00db213e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15288: 007c1cb8 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15288: 007c1c90 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15289: 00d71ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15290: 00dafd79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15291: 009aba00 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15291: 009ab9d8 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15292: 00d63958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15293: 00db2104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15294: 00db119a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_WRITE_DSTATE │ │ │ │ 15295: 0058ad20 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15296: 00966d80 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15297: 0080633c 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15296: 00966d58 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15297: 00806314 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15298: 00d65c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15299: 00cd6624 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_lpidr │ │ │ │ 15300: 00d7045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_AVAIL_EVENT │ │ │ │ 15301: 00574220 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15302: 00d6a464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15303: 00db1036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15304: 00db0912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15305: 00cd5628 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbl │ │ │ │ 15306: 00db1a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15307: 006a3104 52 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ - 15308: 00990eac 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15309: 008219bc 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15307: 006a30dc 52 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ + 15308: 00990e84 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15309: 00821994 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 15310: 00444000 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15311: 00750404 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15312: 007e0e40 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15311: 007503dc 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15312: 007e0e18 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15313: 00d77f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15314: 00d741cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15315: 0055ea8c 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15316: 00db1612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15317: 00cd56ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbu │ │ │ │ 15318: 00634824 304 FUNC GLOBAL DEFAULT 12 helper_xscvqpsdz │ │ │ │ 15319: 00dafe7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15320: 00db0390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15321: 00d732ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15322: 00d64e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15323: 00db04e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15324: 00287638 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15325: 0094337c 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15325: 00943354 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15326: 00d75444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15327: 002cf328 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15328: 00444140 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15329: 0074de4c 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15329: 0074de24 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15330: 0058f030 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15331: 00d72c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15332: 009580d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15333: 0093b7a0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15332: 009580b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15333: 0093b778 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15334: 00db2166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15335: 009834c8 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15335: 009834a0 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15336: 0029382c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15337: 00cd2634 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwuz │ │ │ │ 15338: 00d66858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ 15339: 00ccb548 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpxp │ │ │ │ - 15340: 0094cda0 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15340: 0094cd78 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15341: 00cbe33c 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15342: 00d64b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ - 15343: 006eb47c 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15344: 007a1278 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15343: 006eb454 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15344: 007a1250 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15345: 00d785c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15346: 00323c24 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15347: 0040412c 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15348: 00d76f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15349: 0096c01c 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15350: 007e4f8c 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15349: 0096bff4 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15350: 007e4f64 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15351: 00cd6498 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_vtb │ │ │ │ 15352: 005cfd44 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15353: 00d79eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15354: 009b7420 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15354: 009b73f8 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15355: 00d74bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15356: 00db136e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15357: 00d76f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15358: 00d6bce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15359: 00db17a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15360: 005aa9ec 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15361: 0081ca6c 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15361: 0081ca44 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15362: 00db2910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15363: 008e1764 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15364: 0091d3bc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15365: 008c60d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15366: 0090b624 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15367: 009060f4 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15363: 008e173c 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15364: 0091d394 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15365: 008c60ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15366: 0090b5fc 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15367: 009060cc 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15368: 004faa20 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 15369: 00625d2c 460 FUNC GLOBAL DEFAULT 12 helper_DSCRI │ │ │ │ 15370: 00cd6288 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_setpid │ │ │ │ 15371: 00d67814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15372: 00db037c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15373: 00db05a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15374: 00d690c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 15375: 0070e1d4 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 15375: 0070e1ac 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15376: 002f31d4 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15377: 00d72b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15378: 00d7727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15379: 004446fc 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15380: 0080f4dc 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15381: 008c2758 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15380: 0080f4b4 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15381: 008c2730 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15382: 00d6643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15383: 0092faec 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15383: 0092fac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15384: 00db0758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15385: 00987ef8 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15385: 00987ed0 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15386: 00d6e708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15387: 00d64270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15388: 00751a68 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15388: 00751a40 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15389: 00d6faa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15390: 00d68930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15391: 007efb28 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15391: 007efb00 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15392: 0061c030 324 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_fwnmi_machine_check │ │ │ │ 15393: 0030dde0 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15394: 00c7db20 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15395: 00db189e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15396: 00db12c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15397: 00dafd3f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15398: 008c0b0c 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15398: 008c0ae4 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15399: 006410cc 76 FUNC GLOBAL DEFAULT 12 helper_VMULESB │ │ │ │ 15400: 0030e854 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15401: 00522bcc 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15402: 00db0a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15403: 00983964 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15403: 0098393c 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15404: 00db14d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15405: 00d6eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15406: 00d7365c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15407: 002cd0bc 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15408: 00906414 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15408: 009063ec 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15409: 00db00e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15410: 008fef20 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15410: 008feef8 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15411: 00db1220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_CHILD_DSTATE │ │ │ │ 15412: 00ccd120 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdutrunc │ │ │ │ 15413: 00d63a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15414: 00d76b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15415: 00641164 76 FUNC GLOBAL DEFAULT 12 helper_VMULESH │ │ │ │ 15416: 003311a8 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15417: 0055e738 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15418: 0093c2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15418: 0093c2b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15419: 00db013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 15420: 005e1de8 432 FUNC GLOBAL DEFAULT 12 store_40x_tsr │ │ │ │ 15421: 00db2926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15422: 00db0892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15423: 00d6d758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15424: 00d75dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15425: 00288c74 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15426: 00d744bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15427: 00d6dde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15428: 002561fc 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15429: 008ca600 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15429: 008ca5d8 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15430: 00db089a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15431: 00d789b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15432: 00db0446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15433: 00db0f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15434: 00cb77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15435: 00813b18 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15435: 00813af0 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15436: 0029004c 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15437: 006411fc 68 FUNC GLOBAL DEFAULT 12 helper_VMULESW │ │ │ │ 15438: 00da7691 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15439: 00d5dccc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15440: 00db20ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15441: 00db1150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15442: 009bcdbc 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15442: 009bcd94 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15443: 00db0c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15444: 00745b8c 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15444: 00745b64 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15445: 00db1010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15446: 004b3984 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15447: 00d658d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15448: 00db1422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 15449: 0078f5e8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 15449: 0078f5c0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15450: 00d7381c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15451: 00db1d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15452: 00db005e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15453: 008d7e98 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15453: 008d7e70 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15454: 00d7021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_READ_EVENT │ │ │ │ 15455: 00376a18 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15456: 007f2be0 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15456: 007f2bb8 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15457: 00402884 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15458: 0095e79c 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15458: 0095e774 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15459: 00d68c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15460: 0097f9a8 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15460: 0097f980 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15461: 00dafebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15462: 00635628 212 FUNC GLOBAL DEFAULT 12 helper_XSCVSQQP │ │ │ │ 15463: 0055e798 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15464: 00cd5208 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTNQ │ │ │ │ - 15465: 008c6130 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15465: 008c6108 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15466: 00db0cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15467: 005b9ce4 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15468: 00dafd3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15469: 008f7b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15469: 008f7b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15470: 00d75b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15471: 004aac40 104 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15472: 00c7e08c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15473: 008bd4a8 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15474: 009cacd4 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15473: 008bd480 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15474: 009cacac 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15475: 00db10a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15476: 00d665dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15477: 00db02ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15478: 0091574c 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15478: 00915724 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15479: 00c7d744 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15480: 00d713b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15481: 0098d900 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15481: 0098d8d8 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15482: 00c7db74 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15483: 0096c73c 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15484: 007e3f74 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15483: 0096c714 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15484: 007e3f4c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15485: 00d68b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15486: 0096559c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15487: 009c9c54 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15486: 00965574 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15487: 009c9c2c 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15488: 00db1874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15489: 009aeefc 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15489: 009aeed4 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15490: 00d71c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15491: 00d754f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 15492: 006ccbfc 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 15492: 006ccbd4 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 15493: 00db1c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15494: 0093d3f0 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15494: 0093d3c8 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15495: 00dafece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 15496: 00720124 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 15496: 007200fc 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15497: 00db20de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15498: 00db0a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 15499: 00743738 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 15499: 00743710 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15500: 00380868 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 15501: 00790f88 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 15501: 00790f60 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ 15502: 00cc4a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDDP │ │ │ │ - 15503: 00903650 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15503: 00903628 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ 15504: 00cd2ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_frsp │ │ │ │ - 15505: 007bb4a4 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 15506: 007e59a8 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15505: 007bb47c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15506: 007e5980 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15507: 00db21cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15508: 00641284 76 FUNC GLOBAL DEFAULT 12 helper_VMULEUB │ │ │ │ 15509: 00d795ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15510: 00d7a604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15511: 00db008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15512: 00d79240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15513: 00d6d138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15514: 008c7ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 15515: 0072058c 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 15514: 008c7a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15515: 00720564 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 15516: 0064131c 76 FUNC GLOBAL DEFAULT 12 helper_VMULEUH │ │ │ │ 15517: 005adb64 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15518: 00c7e99c 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15519: 0044a388 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15520: 002eba14 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15521: 00db0328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15522: 009a9198 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15522: 009a9170 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15523: 00582e84 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15524: 00dafe34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15525: 00d6d508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15526: 0081e5e8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15526: 0081e5c0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15527: 00d65b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15528: 00403c30 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 15529: 00dafd56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15530: 00d7a724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15531: 00db014e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15532: 00c78f00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15533: 00d6dd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15534: 005d2d04 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 15535: 0062d4f4 340 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtedp │ │ │ │ - 15536: 00977a74 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15536: 00977a4c 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15537: 002ec3a0 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15538: 00d6f958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ 15539: 006413b4 68 FUNC GLOBAL DEFAULT 12 helper_VMULEUW │ │ │ │ - 15540: 0074b844 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15540: 0074b81c 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15541: 004408b4 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15542: 00d6b4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15543: 00296888 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15544: 00850df4 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15545: 009a2810 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15544: 00850dcc 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15545: 009a27e8 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15546: 00d64400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 15547: 0090002c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15548: 007ec0e4 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15549: 0081dfac 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 15550: 00743444 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 15547: 00900004 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15548: 007ec0bc 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15549: 0081df84 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15550: 0074341c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15551: 00cb66ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 15552: 0073cb64 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 15552: 0073cb3c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 15553: 00d66808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15554: 00d75554 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 15555: 00951f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15555: 00951f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15556: 005345cc 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15557: 00905454 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15557: 0090542c 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15558: 00d712b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15559: 00db1d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15560: 00db09e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15561: 0091a760 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15561: 0091a738 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15562: 00d78410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15563: 00d63d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15564: 00c7d614 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15565: 00d645f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15566: 00583914 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15567: 00db1bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 15568: 00d6ad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 15569: 00864f40 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 15569: 00864f18 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 15570: 00db16f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 15571: 0057b7c0 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 15572: 00db216a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 15573: 00473930 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 15574: 00c718c8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_cpu │ │ │ │ 15575: 00d6d018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 15576: 0094af94 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 15576: 0094af6c 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 15577: 00db1336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 15578: 006e780c 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 15578: 006e77e4 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 15579: 00d6d6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 15580: 004b6ed8 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 15581: 00db16fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 15582: 0077bf84 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 15582: 0077bf5c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 15583: 00d78b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 15584: 00d759bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 15585: 00910a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 15585: 00910a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 15586: 0039f978 460 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ - 15587: 009ad214 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 15587: 009ad1ec 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 15588: 00cc6244 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHKP │ │ │ │ 15589: 00daffb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 15590: 00db06e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 15591: 00d6c2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 15592: 00d7a8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 15593: 00cb3844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 15594: 00d68fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 15595: 00db01f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 15596: 0078860c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 15596: 007885e4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 15597: 00d69ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 15598: 00db22c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15599: 00b86a48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 15599: 00b86a28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 15600: 00db1c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 15601: 00545514 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 15602: 00db1c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 15603: 00db0c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 15604: 007d9668 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 15604: 007d9640 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 15605: 00db0596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 15606: 00c76c44 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 15607: 00568e40 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ - 15608: 0069f680 708 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ + 15608: 0069f658 708 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ 15609: 005341b0 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 15610: 00daff14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 15611: 008e8970 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 15611: 008e8948 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 15612: 00db1570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 15613: 007ae370 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ - 15614: 006a4134 780 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ + 15613: 007ae348 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 15614: 006a410c 780 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ 15615: 00d6ba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 15616: 00db0b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 15617: 00d78810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 15618: 00daffec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 15619: 005362c0 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 15620: 00d709e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 15621: 00db20f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 15622: 0062a110 24 FUNC GLOBAL DEFAULT 12 helper_efsdiv │ │ │ │ - 15623: 0070c7e8 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 15623: 0070c7c0 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 15624: 00d68ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 15625: 0039fb44 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ 15626: 00cc4c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQP │ │ │ │ - 15627: 0081337c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 15628: 0071b738 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 15629: 007f4128 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 15627: 00813354 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 15628: 0071b710 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 15629: 007f4100 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 15630: 00d7b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 15631: 0073d1ac 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 15631: 0073d184 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 15632: 0061bf70 92 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_interrupt │ │ │ │ 15633: 00d71990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 15634: 00592414 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 15635: 00db1ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 15636: 008cfc34 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 15636: 008cfc0c 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 15637: 00cc7348 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQDP │ │ │ │ - 15638: 0071b840 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 15639: 0092fd14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 15638: 0071b818 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 15639: 0092fcec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 15640: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 15641: 00d68980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 15642: 00962da0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 15642: 00962d78 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 15643: 00db238a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 15644: 002cdf30 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 15645: 00750574 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 15645: 0075054c 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 15646: 002a9604 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 15647: 00db17b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 15648: 0056ed20 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 15649: 005ab0b4 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 15650: 00db1ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 15651: 00d6d608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 15652: 0090af68 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 15653: 008e389c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 15654: 009d0e08 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 15652: 0090af40 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 15653: 008e3874 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 15654: 009d0de0 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 15655: 00cb6bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 15656: 009adf30 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 15656: 009adf08 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 15657: 00d6fba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 15658: 003273e4 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 15659: 00db0018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 15660: 00d6f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 15661: 00db15b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 15662: 00cc4144 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNN │ │ │ │ 15663: 00d66d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 15664: 00db0314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 15665: 00db0460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 15666: 00cc3d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNP │ │ │ │ - 15667: 0071ef8c 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 15668: 007254f0 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 15667: 0071ef64 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 15668: 007254c8 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 15669: 0029a270 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 15670: 00db02d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 15671: 00d7577c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 15672: 00db1cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 15673: 00db1df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 15674: 00db0000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 15675: 00db0c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -15690,710 +15690,710 @@ │ │ │ │ 15686: 00db02ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 15687: 00cb5e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 15688: 00d7a774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 15689: 0062b17c 296 FUNC GLOBAL DEFAULT 12 helper_XVADDSP │ │ │ │ 15690: 0027e1cc 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 15691: 00db0ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REPLY_DSTATE │ │ │ │ 15692: 00db07bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 15693: 0078894c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 15693: 00788924 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 15694: 00d66ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 15695: 002ec74c 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 15696: 00c78f50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 15697: 00cb70fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 15698: 00db030a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 15699: 005d149c 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 15700: 00d69d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 15701: 004b65a8 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 15702: 00d6eea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 15703: 00d6c54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_WRITE_EVENT │ │ │ │ 15704: 00d68c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 15705: 0063af5c 1084 FUNC GLOBAL DEFAULT 12 helper_XVF32GER │ │ │ │ 15706: 00db139e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 15707: 009058d8 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 15707: 009058b0 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 15708: 00db1a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 15709: 00947d48 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 15709: 00947d20 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 15710: 0058396c 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 15711: 0098c868 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 15711: 0098c840 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 15712: 00db1b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 15713: 00c7d2c4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 15714: 00db01c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 15715: 00436780 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ 15716: 0061fcf8 588 FUNC GLOBAL DEFAULT 12 register_6xx_7xx_soft_tlb │ │ │ │ - 15717: 008fb600 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 15718: 008c6b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 15719: 007b89e4 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 15717: 008fb5d8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 15718: 008c6b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 15719: 007b89bc 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 15720: 00db01b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 15721: 008ec480 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 15721: 008ec458 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 15722: 00db19a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 15723: 00777a98 7496 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 15723: 00777a70 7496 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 15724: 00db2086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 15725: 00cc4774 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBSP │ │ │ │ 15726: 00d6e348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 15727: 00780de0 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 15728: 007f24cc 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 15727: 00780db8 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 15728: 007f24a4 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 15729: 00d78880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 15730: 008056ec 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 15730: 008056c4 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 15731: 002b83c0 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 15732: 00db0cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 15733: 00db19f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 15734: 00d7bc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 15735: 008bff00 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 15735: 008bfed8 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 15736: 002a332c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 15737: 00db0e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 15738: 007c1dd0 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 15738: 007c1da8 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 15739: 00d7082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_EVENT │ │ │ │ 15740: 00db22aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 15741: 00b86868 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 15741: 00b86848 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 15742: 00d67c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 15743: 00dafd5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 15744: 008cb5e0 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 15745: 007b9b44 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 15744: 008cb5b8 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 15745: 007b9b1c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 15746: 00db18a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 15747: 00d6b6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 15748: 00545da0 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 15749: 005c24f8 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 15750: 00db169a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 15751: 00db143e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 15752: 0044c6e8 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 15753: 00d72140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 15754: 00db0326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 15755: 005af3dc 188 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 15756: 008f5714 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 15756: 008f56ec 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 15757: 00d7b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 15758: 00db0500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 15759: 00648ce4 4 FUNC GLOBAL DEFAULT 12 helper_vcipher │ │ │ │ 15760: 00db0d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 15761: 00d786e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 15762: 00db1b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 15763: 0090f990 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 15763: 0090f968 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 15764: 00db1f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 15765: 00d791f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 15766: 00cc0fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUBS │ │ │ │ 15767: 00db0670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 15768: 00d79c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 15769: 00d65e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 15770: 0053da60 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 15771: 008d7c98 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 15771: 008d7c70 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 15772: 00db070e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 15773: 00db235e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 15774: 00dafde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 15775: 008ad494 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 15775: 008ad46c 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 15776: 00cc3f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPN │ │ │ │ 15777: 00db1a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 15778: 00cc3b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPP │ │ │ │ 15779: 00db21be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 15780: 00d68664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 15781: 00d71660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 15782: 0062dc04 276 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtdp │ │ │ │ 15783: 00d7360c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 15784: 0084afc0 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 15785: 00743a54 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 15784: 0084af98 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 15785: 00743a2c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 15786: 00d6f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 15787: 00db21d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 15788: 00d69200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 15789: 00d65748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 15790: 00926268 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 15790: 00926240 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 15791: 00db01bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 15792: 0099a7a8 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 15793: 008e6a40 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 15792: 0099a780 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 15793: 008e6a18 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 15794: 00db04ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 15795: 0030da88 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 15796: 00db0aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 15797: 00db1148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 15798: 00745c34 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 15798: 00745c0c 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 15799: 00db04a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 15800: 00989470 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 15801: 0079ca60 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 15800: 00989448 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 15801: 0079ca38 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 15802: 00db1740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 15803: 00450510 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 15804: 0032990c 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 15805: 005d9d70 184 FUNC GLOBAL DEFAULT 12 helper_store_dbatl │ │ │ │ 15806: 00646ce4 252 FUNC GLOBAL DEFAULT 12 helper_VADDECUQ │ │ │ │ 15807: 00da7683 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 15808: 00db0af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 15809: 00d674b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 15810: 00814050 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 15810: 00814028 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 15811: 004b4720 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 15812: 00755ae4 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 15813: 007f5008 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 15812: 00755abc 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 15813: 007f4fe0 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 15814: 00db1aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ 15815: 005d9ab0 704 FUNC GLOBAL DEFAULT 12 helper_store_dbatu │ │ │ │ - 15816: 008f9db0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 15816: 008f9d88 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 15817: 00d73dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 15818: 00511c54 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 15819: 006a26a8 316 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ - 15820: 00742904 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 15819: 006a2680 316 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ + 15820: 007428dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 15821: 00537094 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 15822: 005d2cec 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 15823: 002b7dac 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 15824: 005cbf34 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 15825: 00334f14 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 15826: 002a159c 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 15827: 00d8e764 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 15828: 008c7100 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 15829: 00b0ba58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 15828: 008c70d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 15829: 00b0ba38 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 15830: 0052ff30 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 15831: 00db011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 15832: 00dafd5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 15833: 0055e510 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 15834: 00db033a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 15835: 00c7b340 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 15836: 00db1f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 15837: 00d723a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ 15838: 0061e750 4 FUNC GLOBAL DEFAULT 12 hreg_update_pmu_hflags │ │ │ │ 15839: 0061e754 144 FUNC GLOBAL DEFAULT 12 cpu_interrupt_exittb │ │ │ │ - 15840: 007d5634 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 15840: 007d560c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 15841: 00db1ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_SET_DSTATE │ │ │ │ 15842: 00d7ba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 15843: 003cb250 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 15844: 003fd5d4 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 15845: 00d7b110 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 15846: 00db1866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 15847: 00d77d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 15848: 0099c4dc 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 15848: 0099c4b4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 15849: 00db11de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_WRITE_DSTATE │ │ │ │ 15850: 00dafe22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 15851: 00d6a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 15852: 00cd108c 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbd │ │ │ │ 15853: 00d70a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 15854: 00db0de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 15855: 00d775dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 15856: 0028cc1c 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 15857: 00b9d8a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 15857: 00b9d888 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 15858: 00dafefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 15859: 0061e21c 836 FUNC GLOBAL DEFAULT 12 ppc_gdb_init │ │ │ │ 15860: 00db2072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 15861: 00cd1008 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbi │ │ │ │ - 15862: 009b3190 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 15862: 009b3168 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 15863: 00d753c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 15864: 00db1e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 15865: 008d0744 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 15865: 008d071c 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 15866: 00db13ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 15867: 00257d5c 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 15868: 0099ab58 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 15868: 0099ab30 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 15869: 00db0e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 15870: 00540338 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ - 15871: 006ae48c 236 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ + 15871: 006ae464 236 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ 15872: 00db0cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 15873: 00d7778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 15874: 0073d558 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 15874: 0073d530 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 15875: 005a111c 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 15876: 0032ccc4 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 15877: 007423c4 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 15877: 0074239c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 15878: 004fd138 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ - 15879: 006a6734 224 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ + 15879: 006a670c 224 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ 15880: 00db1622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 15881: 00d76b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 15882: 00d76d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 15883: 00cb3e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 15884: 00db102e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 15885: 00db10de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 15886: 00db14f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 15887: 007192dc 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 15888: 008a9bcc 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 15887: 007192b4 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 15888: 008a9ba4 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 15889: 005d7340 204 FUNC GLOBAL DEFAULT 12 ppc_store_sdr1 │ │ │ │ - 15890: 0071b698 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 15890: 0071b670 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 15891: 00cd5e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_sler │ │ │ │ 15892: 00628974 280 FUNC GLOBAL DEFAULT 12 helper_FRES │ │ │ │ 15893: 00db1784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 15894: 00957c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 15894: 00957c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 15895: 00daff06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 15896: 0070f014 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 15897: 00b9d8cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 15898: 0077311c 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 15896: 0070efec 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 15897: 00b9d8ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 15898: 007730f4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 15899: 00db2284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 15900: 00db1de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 15901: 008e001c 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 15901: 008dfff4 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 15902: 00d703fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_READ_EVENT │ │ │ │ 15903: 00d77f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 15904: 00d7aca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 15905: 00d63c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 15906: 009127b8 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 15907: 009273e0 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 15906: 00912790 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 15907: 009273b8 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 15908: 00d65d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 15909: 00581934 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ - 15910: 0069db5c 204 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ + 15910: 0069db34 204 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ 15911: 00db1cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 15912: 00db07c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 15913: 008a9574 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 15913: 008a954c 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 15914: 00d63bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 15915: 0071a130 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 15915: 0071a108 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 15916: 002aa874 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 15917: 0094fd50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 15917: 0094fd28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 15918: 00db0b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 15919: 00db01f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 15920: 0053db40 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 15921: 00db1d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 15922: 00d78640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 15923: 0075f3a0 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 15923: 0075f378 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 15924: 00d75414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 15925: 008ac924 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 15926: 00998688 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 15925: 008ac8fc 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 15926: 00998660 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 15927: 00d75434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 15928: 0080829c 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 15928: 00808274 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 15929: 00cd5100 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTXQ │ │ │ │ 15930: 00db1c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 15931: 009053f8 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 15931: 009053d0 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 15932: 003a49f4 484 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ - 15933: 0073bf3c 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 15933: 0073bf14 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 15934: 00532710 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 15935: 00811704 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 15935: 008116dc 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 15936: 00d68244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 15937: 00cb2740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 15938: 00ccb020 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsdqp │ │ │ │ 15939: 00524fd4 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 15940: 00381db8 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 15941: 00db091a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 15942: 00555ccc 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 15943: 00d6d528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ - 15944: 0073e6d0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 15945: 008e1ae4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 15944: 0073e6a8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 15945: 008e1abc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 15946: 00572d90 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 15947: 009839e4 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 15948: 0093ccd8 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 15947: 009839bc 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 15948: 0093ccb0 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 15949: 00cc5e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHM │ │ │ │ 15950: 00cb1f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 15951: 00299ebc 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 15952: 00d79024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_WRITE_EVENT │ │ │ │ 15953: 00d64300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 15954: 00db0862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 15955: 00cd2d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHS │ │ │ │ 15956: 00c7d65c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 15957: 005ab3d4 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 15958: 0058e5dc 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 15959: 00d64ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 15960: 0073e3e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 15960: 0073e3c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 15961: 005ab368 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 15962: 00d76f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 15963: 00550cd8 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 15964: 00d66f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 15965: 00d6b290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 15966: 00707610 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 15966: 007075e8 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 15967: 00d71720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 15968: 00db08fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 15969: 0062938c 196 FUNC GLOBAL DEFAULT 12 helper_FTSQRT │ │ │ │ 15970: 00d693c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 15971: 00d745ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 15972: 00d665bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 15973: 00d64dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 15974: 0092fd70 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 15974: 0092fd48 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 15975: 005d1bbc 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 15976: 00441bbc 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 15977: 00d69260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 15978: 009411ec 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 15978: 009411c4 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 15979: 00d6f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 15980: 00d73b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 15981: 009508d8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 15981: 009508b0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 15982: 00d6c130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 15983: 00db13c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 15984: 00db01e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 15985: 00cc34e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSWS │ │ │ │ - 15986: 007dc608 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 15986: 007dc5e0 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 15987: 00577fe0 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 15988: 002ed510 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 15989: 00d6626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 15990: 004483a4 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 15991: 002a7124 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 15992: 00d6621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 15993: 00295470 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 15994: 008ff878 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 15995: 0081e3cc 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 15994: 008ff850 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 15995: 0081e3a4 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 15996: 00295ccc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 15997: 00d789a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 15998: 00d6cd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 15999: 00d685d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16000: 0091f8bc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16000: 0091f894 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16001: 004fcc00 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16002: 00386b70 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16003: 00d6d928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16004: 0056899c 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16005: 00db05c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16006: 00d65604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16007: 005ab224 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16008: 00cb57b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16009: 00d7ab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16010: 007c0030 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16010: 007c0008 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16011: 00d79a58 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16012: 0053ccd4 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16013: 00db03b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16014: 009101e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16015: 007542c8 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16016: 007e1264 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16014: 009101c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16015: 007542a0 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16016: 007e123c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16017: 00d73bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16018: 002c58b8 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16019: 008c812c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16019: 008c8104 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16020: 00cc613c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBECUQ │ │ │ │ - 16021: 0077a1e8 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 16021: 0077a1c0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16022: 00d67fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16023: 00d7afa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16024: 0062a0e0 24 FUNC GLOBAL DEFAULT 12 helper_efssub │ │ │ │ - 16025: 00794e60 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 16025: 00794e38 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16026: 0064aebc 12 FUNC GLOBAL DEFAULT 12 helper_rfi │ │ │ │ 16027: 00492c38 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16028: 00d68154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 16029: 0043557c 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 16030: 0029a0ac 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 16031: 00769494 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 16031: 0076946c 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 16032: 00d77b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 16033: 007951ac 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 16033: 00795184 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16034: 00db0ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16035: 00d7597c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16036: 00d65e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 16037: 0077afa8 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 16037: 0077af80 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16038: 00db14e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16039: 009807fc 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16039: 009807d4 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16040: 0053d714 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16041: 003a4bd8 16 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16042: 00d67744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16043: 00d6bf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16044: 00646828 68 FUNC GLOBAL DEFAULT 12 helper_vclzb │ │ │ │ 16045: 00db2388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16046: 00db13a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16047: 00d6a734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 16048: 00795128 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 16048: 00795100 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16049: 00d74d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16050: 0064686c 68 FUNC GLOBAL DEFAULT 12 helper_vclzh │ │ │ │ 16051: 0045055c 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16052: 00db2914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16053: 007a13f8 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16053: 007a13d0 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16054: 00d681e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 16055: 007884c4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 16055: 0078849c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16056: 00d64dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16057: 003fe88c 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16058: 00db0d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16059: 007ac740 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16059: 007ac718 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 16060: 004f3210 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16061: 008caa64 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16061: 008caa3c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16062: 00d7a874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16063: 00327334 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16064: 0059f674 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16065: 0098362c 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16065: 00983604 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16066: 002960fc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 16067: 004f5194 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16068: 008daf54 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16068: 008daf2c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16069: 003c355c 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16070: 00d6db18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16071: 00db1f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16072: 00d6a454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16073: 00d668c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 16074: 007aded0 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16074: 007adea8 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16075: 00db08ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16076: 00d8d838 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16077: 00db14d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16078: 004410a0 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16079: 00d6b760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16080: 00cc4da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQP │ │ │ │ 16081: 00d726d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16082: 00db0684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16083: 00db1b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16084: 009546cc 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16084: 009546a4 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16085: 00440c24 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16086: 0061ebb8 1428 FUNC GLOBAL DEFAULT 12 register_generic_sprs │ │ │ │ 16087: 005cc5f4 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16088: 0075812c 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16088: 00758104 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16089: 00d707cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_INDIRECT_EVENT │ │ │ │ 16090: 00255b28 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16091: 00d63908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16092: 00d76168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16093: 002e682c 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 16094: 00795d3c 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 16094: 00795d14 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16095: 0054528c 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 16096: 00d7402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 16097: 00db0cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16098: 00db0506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16099: 00db0e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16100: 00d704ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INTERPRET_EVENT │ │ │ │ 16101: 00db14e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 16102: 00797a1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 16103: 007080fc 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16104: 0072bd24 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16102: 007979f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 16103: 007080d4 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 16104: 0072bcfc 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16105: 00cb8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16106: 00db10ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16107: 00d6a824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16108: 00db11e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PACKAGE_DSTATE │ │ │ │ 16109: 00db14d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16110: 00cb5ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 16111: 009b004c 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16111: 009b0024 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16112: 00db0b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16113: 00db001c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16114: 0082950c 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16114: 008294e4 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16115: 00d6d778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16116: 00d63858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16117: 005c3234 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 16118: 007981d4 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16119: 008c2558 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16118: 007981ac 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 16119: 008c2530 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16120: 00db1fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16121: 008be54c 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16121: 008be524 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16122: 0050f810 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16123: 0064a3ac 4 FUNC GLOBAL DEFAULT 12 helper_msr_facility_check │ │ │ │ 16124: 00cd35ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMUL │ │ │ │ 16125: 00d67bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16126: 005ae6a4 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16127: 00daff28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16128: 00d653f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 16129: 0070a5bc 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 16130: 00745b50 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 16129: 0070a594 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 16130: 00745b28 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16131: 00cd5940 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbl │ │ │ │ 16132: 005cddb4 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 16133: 00db0e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16134: 00cc8b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmad │ │ │ │ 16135: 00db1cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16136: 004423f0 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16137: 003e952c 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 16138: 0077da58 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 16138: 0077da30 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16139: 00db0c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16140: 00d6b640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16141: 008d9f58 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16141: 008d9f30 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16142: 00626f9c 312 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float128 │ │ │ │ - 16143: 008ac790 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16144: 009b8c88 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16143: 008ac768 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16144: 009b8c60 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16145: 00d66e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16146: 00d68e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ 16147: 00cd59c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbu │ │ │ │ - 16148: 00b2d940 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16148: 00b2d920 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16149: 00d6bc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16150: 003a4f38 280 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16151: 008ea73c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ - 16152: 0069e88c 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ + 16151: 008ea714 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16152: 0069e864 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ 16153: 00db00fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16154: 0052123c 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16155: 008a8d18 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16156: 00b2d938 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16155: 008a8cf0 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16156: 00b2d918 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16157: 004b0568 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16158: 00daff18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16159: 00db1760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16160: 00d5de84 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16161: 0093981c 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16161: 009397f4 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16162: 00d7722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16163: 00d67ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16164: 00d64850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16165: 00db1df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 16166: 0077f24c 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 16166: 0077f224 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16167: 00cc4900 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDSP │ │ │ │ - 16168: 008d28e0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16168: 008d28b8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16169: 00cc8b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmaw │ │ │ │ 16170: 00db1558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16171: 008d13d4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16172: 00977abc 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16171: 008d13ac 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16172: 00977a94 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16173: 00d7371c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16174: 00db1164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16175: 008cf7b0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16175: 008cf788 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16176: 00db1fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_PRINT_DSTATE │ │ │ │ 16177: 00db0f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16178: 00d751a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16179: 00db0746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16180: 00db0818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16181: 0052b0c0 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16182: 00db0580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 16183: 00db1ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16184: 00634954 336 FUNC GLOBAL DEFAULT 12 helper_xscvqpswz │ │ │ │ 16185: 00d7a894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16186: 00db208a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16187: 00d63d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16188: 00d5de90 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 16189: 00717574 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 16189: 0071754c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16190: 00db2898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16191: 00296588 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16192: 0062d648 312 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtesp │ │ │ │ 16193: 00dafd5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16194: 00946814 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16195: 009ca944 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16196: 0094750c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16194: 009467ec 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16195: 009ca91c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16196: 009474e4 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16197: 00db1aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16198: 00d7ac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16199: 00db1ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16200: 00db06c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16201: 00d66b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16202: 00339b08 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16203: 0073ffd8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 16203: 0073ffb0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16204: 00db1dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16205: 00d7581c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16206: 00d68bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16207: 00d69b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16208: 005ad290 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16209: 00db0080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16210: 004f37c8 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16211: 009579a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16212: 00821b60 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16211: 00957980 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16212: 00821b38 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16213: 00cb8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16214: 00d6659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16215: 00daffb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16216: 00286f7c 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16217: 00d78720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16218: 00db1660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16219: 00db0aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16220: 00d733bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16221: 00dafd40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16222: 00db00c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16223: 00dafd74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 16224: 0073fdd8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16225: 00758130 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16226: 0072bf04 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16224: 0073fdb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 16225: 00758108 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16226: 0072bedc 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16227: 00c7d284 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16228: 002d917c 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16229: 00db11bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_STORE_DSTATE │ │ │ │ 16230: 00d77cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16231: 0092f9d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16232: 00b9d91c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16233: 009aacf0 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16231: 0092f9b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16232: 00b9d8fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16233: 009aacc8 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16234: 00d6ac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16235: 0093a6fc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16235: 0093a6d4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16236: 00d6fad0 196 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16237: 007b99e0 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16237: 007b99b8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16238: 00db09fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16239: 00d75054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16240: 00db0518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16241: 00d6c140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16242: 00db0616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16243: 008f368c 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16243: 008f3664 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16244: 00d7432c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16245: 0083736c 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16245: 00837344 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16246: 00d71370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16247: 00db0514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16248: 00444010 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16249: 009cb2a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16249: 009cb280 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16250: 00db1a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16251: 00958134 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16251: 0095810c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16252: 00648124 204 FUNC GLOBAL DEFAULT 12 helper_bcdcpsgn │ │ │ │ 16253: 00dafd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16254: 0094fe64 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16254: 0094fe3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ 16255: 00db1210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_H_REG_CRQ_DSTATE │ │ │ │ - 16256: 00950e54 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16257: 008db388 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16256: 00950e2c 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16257: 008db360 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16258: 00d68ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16259: 00d649b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16260: 005a5df4 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16261: 00db1d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16262: 00d7770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16263: 00d79bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16264: 00403a80 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 16265: 00723628 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16265: 00723600 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16266: 00d637b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16267: 00db15b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16268: 00552128 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16269: 0096bedc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16269: 0096beb4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16270: 00db008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16271: 00db0ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16272: 00db02ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16273: 00db201c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 16274: 007970dc 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16275: 0099bfb8 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16274: 007970b4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 16275: 0099bf90 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ 16276: 006253b4 332 FUNC GLOBAL DEFAULT 12 helper_DXEX │ │ │ │ - 16277: 009ad5e8 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16278: 008a8544 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16277: 009ad5c0 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16278: 008a851c 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16279: 00d6acfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16280: 00db1d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16281: 00d71760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16282: 0096440c 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16282: 009643e4 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16283: 0057d340 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16284: 002f314c 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16285: 00b86a60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16285: 00b86a40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16286: 00cc72c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQSP │ │ │ │ 16287: 00c7e45c 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16288: 00925ce0 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16288: 00925cb8 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16289: 00d722f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16290: 00d69160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16291: 00d72744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 16292: 0071ab38 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 16292: 0071ab10 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16293: 00db16ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16294: 009745e8 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16294: 009745c0 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16295: 00d6b6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 16296: 0077d060 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 16296: 0077d038 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16297: 00db0d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16298: 00d6b890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16299: 00db0cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16300: 00aeb158 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16301: 00952108 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16300: 00aeb138 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16301: 009520e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16302: 002a39a8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16303: 00d639f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16304: 005cd598 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16305: 0058dc9c 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16306: 00db1f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16307: 002a36ac 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16308: 00db1510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16309: 00d6db98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16310: 00d716e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16311: 00cb6acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16312: 00d7965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16313: 008d04e8 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16314: 00937868 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16313: 008d04c0 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16314: 00937840 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16315: 00db1508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16316: 005d2dac 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16317: 00db1468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16318: 00db156e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16319: 004b3610 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16320: 0081f06c 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16320: 0081f044 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16321: 00d7339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16322: 00db041e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16323: 00daff4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16324: 00745b98 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16324: 00745b70 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16325: 00d751e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16326: 00d7aeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16327: 00d6b990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16328: 0098767c 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16328: 00987654 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16329: 00db0b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16330: 00db052a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16331: 00db2050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16332: 00828e64 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16332: 00828e3c 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16333: 0028db6c 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16334: 008be020 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16334: 008bdff8 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16335: 00dafd04 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16336: 00728694 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16337: 008c7bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16336: 0072866c 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16337: 008c7ba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16338: 00db0444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16339: 00823c74 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 16340: 00b89ab4 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 16339: 00823c4c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16340: 00b89a94 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 16341: 00db03f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16342: 00589828 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16343: 00db0f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 16344: 00922b58 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16345: 0099006c 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16344: 00922b30 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16345: 00990044 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16346: 00db00c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16347: 00d5dcb4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 16348: 00621830 268 FUNC GLOBAL DEFAULT 12 helper_DMULQ │ │ │ │ - 16349: 006e3dac 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16350: 009379a8 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16351: 0097f51c 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16349: 006e3d84 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16350: 00937980 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16351: 0097f4f4 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16352: 00d6f6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16353: 00d6ef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16354: 00d6ab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ 16355: 00cd24a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidus │ │ │ │ - 16356: 00921b6c 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16357: 006d4bac 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16356: 00921b44 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16357: 006d4b84 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16358: 00db1d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16359: 00dafd29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16360: 005ade0c 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16361: 007db64c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16361: 007db624 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16362: 00d769ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16363: 00293fbc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16364: 00d777fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16365: 00d7a6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16366: 00d64930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16367: 00db215c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16368: 00d6f3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16369: 00d6c2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16370: 006256ac 352 FUNC GLOBAL DEFAULT 12 helper_DIEX │ │ │ │ - 16371: 00960210 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16371: 009601e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16372: 00db1cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16373: 0062a8cc 84 FUNC GLOBAL DEFAULT 12 helper_efdctsidz │ │ │ │ 16374: 004b5930 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16375: 00db0f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16376: 00db1614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16377: 00294afc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16378: 00dafe3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16379: 00d6fe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16380: 00db0efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16381: 0081e8b8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16381: 0081e890 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16382: 0055f01c 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16383: 00dafdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16384: 00d7bb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16385: 00db14f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16386: 00918a98 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16386: 00918a70 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16387: 00d65454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ - 16388: 006af1e4 1504 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ + 16388: 006af1bc 1504 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ 16389: 00d724d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16390: 00d68524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16391: 00db1a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16392: 00cc63d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUBS │ │ │ │ 16393: 00db08e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16394: 00db07ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16395: 00db1200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_WRITE_DSTATE │ │ │ │ @@ -16402,488 +16402,488 @@ │ │ │ │ 16398: 00257b50 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16399: 00d6a774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16400: 00db1204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_DSTATE │ │ │ │ 16401: 00492c34 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16402: 0062dd18 184 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtsp │ │ │ │ 16403: 0044e158 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16404: 003c81d0 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16405: 009a7b24 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16405: 009a7afc 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16406: 00c7e248 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16407: 0051bc08 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16408: 00db09b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16409: 00db0680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16410: 007235b0 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16410: 00723588 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16411: 00db004a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16412: 007c0cd4 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16413: 008bdf20 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16414: 008f8e04 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16415: 00931c30 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16412: 007c0cac 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16413: 008bdef8 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16414: 008f8ddc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16415: 00931c08 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16416: 00cb2638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16417: 00db0932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16418: 009099d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16418: 009099ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16419: 00d66f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16420: 00db17c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16421: 00d64eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16422: 0041f4b4 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16423: 00db2154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16424: 00d6ef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 16425: 0078218c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 16425: 00782164 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16426: 00db2226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16427: 00dafdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16428: 007fdd6c 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16428: 007fdd44 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16429: 00d64750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16430: 00404354 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16431: 00daff50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16432: 00cb583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 16433: 008735c4 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16433: 0087359c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16434: 0051cef0 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16435: 00d66e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16436: 00d73e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16437: 004643bc 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16438: 00d6d498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16439: 00cb1df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16440: 00db1cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16441: 00d72d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16442: 00daffd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16443: 008d8604 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16443: 008d85dc 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16444: 00634d0c 212 FUNC GLOBAL DEFAULT 12 helper_xscvsxddp │ │ │ │ 16445: 00d770bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16446: 00cd1740 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWEU │ │ │ │ 16447: 00647f04 544 FUNC GLOBAL DEFAULT 12 helper_bcdctsq │ │ │ │ 16448: 002867b8 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 16449: 0078837c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 16449: 00788354 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16450: 00db1540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16451: 0074c15c 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16452: 006eb3fc 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16453: 008c8dc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16451: 0074c134 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16452: 006eb3d4 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16453: 008c8d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ 16454: 0063c058 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNN │ │ │ │ - 16455: 00910b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16456: 008734d8 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16455: 00910b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16456: 008734b0 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16457: 0063bc18 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNP │ │ │ │ 16458: 00db1796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16459: 00285820 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16460: 008c771c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16460: 008c76f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16461: 00db01e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16462: 005e0a18 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_increase_tb_by_offset │ │ │ │ 16463: 00db13ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16464: 00d77edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16465: 008b790c 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16466: 008c743c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16465: 008b78e4 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16466: 008c7414 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16467: 0060c3b8 64 FUNC GLOBAL DEFAULT 12 ppc_get_vscr │ │ │ │ 16468: 00db1c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16469: 00d64250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ - 16470: 00b869b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16471: 0099f5b0 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16470: 00b86998 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16471: 0099f588 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16472: 002da96c 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16473: 003893a8 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16474: 00cd5acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatl │ │ │ │ 16475: 00d7072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_QUERY_EVENT │ │ │ │ 16476: 0025743c 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16477: 00580868 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16478: 00db03f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16479: 0092c758 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16479: 0092c730 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16480: 00d78c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16481: 008c8e78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16481: 008c8e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16482: 00cced7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsdiv │ │ │ │ 16483: 00db07d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16484: 00648848 644 FUNC GLOBAL DEFAULT 12 helper_bcdtrunc │ │ │ │ 16485: 00db0b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16486: 00324340 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 16487: 00432070 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 16488: 003310e4 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 16489: 007194f8 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 16489: 007194d0 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16490: 00d713f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16491: 00d7b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16492: 00db163e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16493: 0028806c 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16494: 00cd5a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatu │ │ │ │ 16495: 00331170 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16496: 00c7e694 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16497: 0094dc84 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16497: 0094dc5c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16498: 00db1318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16499: 0043825c 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 16500: 002cef4c 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16501: 00d64120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16502: 002fb0fc 28 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 16503: 00db1bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16504: 00d65344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16505: 00631b14 576 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTDP │ │ │ │ 16506: 00db204e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16507: 00940460 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16508: 00b9d898 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16507: 00940438 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16508: 00b9d878 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16509: 004f4760 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16510: 007e57fc 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16510: 007e57d4 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16511: 00d715b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16512: 009102fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16512: 009102d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16513: 00db14ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16514: 00db1b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16515: 0095b408 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16515: 0095b3e0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16516: 005ae2c4 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16517: 00daff74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16518: 00db0b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16519: 00d67724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16520: 00d6d4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16521: 005cda40 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16522: 00d76fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 16523: 00d77bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 16524: 007fdab0 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 16524: 007fda88 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 16525: 00db148a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 16526: 00db0ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 16527: 00d69330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 16528: 008fa27c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 16529: 00997180 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 16530: 008c03c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 16528: 008fa254 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 16529: 00997158 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 16530: 008c0398 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 16531: 0058ff5c 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 16532: 00700ff4 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 16533: 00953b1c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 16532: 00700fcc 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 16533: 00953af4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 16534: 0064ac70 72 FUNC GLOBAL DEFAULT 12 helper_HASHSTP │ │ │ │ 16535: 00db0c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 16536: 00d745dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 16537: 00d6c62c 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 16538: 00c77280 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 16539: 00d7ac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 16540: 00cc2a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_comp │ │ │ │ 16541: 00db1782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 16542: 008cc924 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 16542: 008cc8fc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 16543: 00d6fa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 16544: 00db215a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 16545: 0081f688 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 16545: 0081f660 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 16546: 00d68b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 16547: 0090cda8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 16547: 0090cd80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 16548: 00d7b3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 16549: 00cd5520 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_decr │ │ │ │ 16550: 0053d1f4 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 16551: 00db0474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 16552: 00285920 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 16553: 00d795cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 16554: 0063b7d8 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPN │ │ │ │ 16555: 002be54c 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 16556: 008e9aa8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 16556: 008e9a80 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 16557: 00d702cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_WDT_EVENT │ │ │ │ 16558: 00cba7e0 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 16559: 0073d044 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 16559: 0073d01c 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 16560: 0063b398 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPP │ │ │ │ 16561: 00407a54 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 16562: 00db0bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 16563: 00999844 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 16563: 0099981c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 16564: 00db1ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 16565: 00d687f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 16566: 007545b4 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 16567: 0096a5a8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 16568: 0091b314 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 16566: 0075458c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 16567: 0096a580 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 16568: 0091b2ec 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 16569: 00d672d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 16570: 004b6b58 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 16571: 00b9d8c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 16571: 00b9d8a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 16572: 00d7b818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 16573: 005e1db8 48 FUNC GLOBAL DEFAULT 12 load_40x_pit │ │ │ │ 16574: 00d76088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 16575: 0026dbbc 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 16576: 00bc620c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 16577: 00db1fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 16578: 0057d108 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 16579: 0070e8f4 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 16579: 0070e8cc 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 16580: 00db1122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 16581: 00cb4420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 16582: 00daff1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 16583: 00d6bbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 16584: 00db0c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 16585: 00d6cfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 16586: 00d73cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 16587: 007dc578 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 16587: 007dc550 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 16588: 005375cc 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 16589: 00d7041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_READ_EVENT │ │ │ │ 16590: 00298ca0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 16591: 00846bc0 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 16591: 00846b98 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 16592: 00442100 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 16593: 00d7ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 16594: 00c7d770 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 16595: 0090e4a4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 16595: 0090e47c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 16596: 00d65d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 16597: 00d7341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 16598: 00db01d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 16599: 00d6a0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 16600: 00963f38 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ - 16601: 0069f944 28 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ + 16600: 00963f10 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 16601: 0069f91c 28 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ 16602: 00465dd0 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 16603: 008abd78 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 16604: 0094e800 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 16603: 008abd50 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 16604: 0094e7d8 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 16605: 00d6958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 16606: 005254dc 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 16607: 00d7c5a8 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 16608: 00db1d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 16609: 00954264 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 16609: 0095423c 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 16610: 00db0e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 16611: 0098f540 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 16611: 0098f518 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 16612: 00555b60 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 16613: 00db286c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 16614: 00745674 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 16614: 0074564c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 16615: 006318d4 576 FUNC GLOBAL DEFAULT 12 helper_XVCMPGEDP │ │ │ │ 16616: 00d7962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 16617: 0073df98 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 16617: 0073df70 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 16618: 00db002a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 16619: 007230f8 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 16619: 007230d0 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 16620: 00db07c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 16621: 009a17c0 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 16621: 009a1798 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 16622: 00db1b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 16623: 0085e550 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 16624: 0088dbc0 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 16623: 0085e528 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 16624: 0088db98 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 16625: 00d77f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 16626: 00c77128 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 16627: 008c90a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 16628: 007baf90 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 16627: 008c9078 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 16628: 007baf68 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 16629: 00d7b200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 16630: 00db04e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ 16631: 006490c8 256 FUNC GLOBAL DEFAULT 12 helper_dlmzb │ │ │ │ - 16632: 00759700 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 16632: 007596d8 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 16633: 00d65da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 16634: 007594e4 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 16634: 007594bc 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 16635: 00db0ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 16636: 00cb0010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 16637: 008d84c4 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 16638: 0078902c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 16639: 007b1670 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 16637: 008d849c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 16638: 00789004 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 16639: 007b1648 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 16640: 0029a46c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 16641: 00d7b434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 16642: 004a333c 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 16643: 0071d38c 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 16643: 0071d364 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 16644: 00d6bd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 16645: 003ea504 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 16646: 0032d430 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 16647: 008c2f00 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 16647: 008c2ed8 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 16648: 0032d560 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 16649: 00db237e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 16650: 00db0fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 16651: 00732214 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 16651: 007321ec 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 16652: 00db2300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 16653: 00d723b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 16654: 00d6e1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 16655: 00db2386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 16656: 00db00dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 16657: 00708144 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 16657: 0070811c 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 16658: 00cc9fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsp │ │ │ │ 16659: 00d7353c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 16660: 00d74e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 16661: 00db1504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 16662: 007a3c68 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 16662: 007a3c40 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 16663: 0043969c 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 16664: 0053d95c 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 16665: 00d6bcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 16666: 0096ca78 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 16666: 0096ca50 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 16667: 00db231e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 16668: 00d766fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 16669: 00cb439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 16670: 00db0c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 16671: 00ccc01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp_dot │ │ │ │ 16672: 00db0b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 16673: 0064a050 28 FUNC GLOBAL DEFAULT 12 helper_store_dump_spr │ │ │ │ 16674: 00db0db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 16675: 0094baa8 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 16676: 0099eef8 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 16675: 0094ba80 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 16676: 0099eed0 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 16677: 00c7e2b4 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 16678: 00db04e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 16679: 0025567c 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 16680: 00db0d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 16681: 008cfa28 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 16682: 00910244 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 16681: 008cfa00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 16682: 0091021c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 16683: 004f9838 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 16684: 00d65564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 16685: 002a73ec 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 16686: 005c74a4 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 16687: 0074a0c0 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 16687: 0074a098 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 16688: 00db1328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 16689: 00441f00 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 16690: 00d7793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 16691: 00d71830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 16692: 00d642b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 16693: 006cb5b4 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 16693: 006cb58c 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 16694: 00d6a5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 16695: 00d7064c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_EVENT │ │ │ │ 16696: 0031b61c 244 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 16697: 00d7431c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 16698: 007dd908 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 16698: 007dd8e0 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 16699: 00db0ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 16700: 007f1e84 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 16700: 007f1e5c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 16701: 00d78c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 16702: 00787fa4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 16703: 009bd98c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 16704: 00951e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 16702: 00787f7c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 16703: 009bd964 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 16704: 00951e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 16705: 00db15b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 16706: 00d78630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 16707: 00db1a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 16708: 0098ed38 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 16708: 0098ed10 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 16709: 00d6bdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 16710: 00d67764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 16711: 00950758 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 16711: 00950730 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 16712: 00285a14 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 16713: 00cd17c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sr │ │ │ │ 16714: 00d7ba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 16715: 0095e5c0 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 16715: 0095e598 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 16716: 00d7b230 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 16717: 002f1170 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 16718: 00db0cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 16719: 005cb7f0 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 16720: 00db0170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 16721: 00b2c9fc 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 16721: 00b2c9dc 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 16722: 00d7bc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 16723: 009ade38 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 16723: 009ade10 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 16724: 00d666e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 16725: 00db0b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 16726: 008178b8 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 16727: 0095e3f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 16726: 00817890 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 16727: 0095e3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 16728: 00db17ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 16729: 00996c0c 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 16730: 00961434 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 16729: 00996be4 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 16730: 0096140c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 16731: 00db1ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_GET_DSTATE │ │ │ │ 16732: 00db1a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ 16733: 0060c2fc 96 FUNC GLOBAL DEFAULT 12 cpu_write_xer │ │ │ │ - 16734: 0081e5e0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 16734: 0081e5b8 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 16735: 00cd1638 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_sr │ │ │ │ 16736: 00db1092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 16737: 00db10a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 16738: 00d78500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 16739: 00db1c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 16740: 00cd1218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipher │ │ │ │ - 16741: 008f7818 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 16741: 008f77f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 16742: 00db288a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 16743: 00933058 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 16743: 00933030 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 16744: 00db1bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 16745: 009704d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 16745: 009704a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 16746: 00db0caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 16747: 00d75b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 16748: 0093df60 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 16749: 0073c4d8 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 16748: 0093df38 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 16749: 0073c4b0 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 16750: 00db0d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 16751: 009bb514 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 16751: 009bb4ec 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 16752: 00db0b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 16753: 00db1d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 16754: 00d723c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 16755: 00db1e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 16756: 00d641a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 16757: 009102a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 16758: 007b0364 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 16757: 00910278 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 16758: 007b033c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 16759: 0052896c 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 16760: 00323868 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 16761: 00956c50 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 16761: 00956c28 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 16762: 004a3f18 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 16763: 00db0f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 16764: 00db1fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 16765: 00d7bcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 16766: 00db13fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 16767: 008f8340 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 16768: 008101d4 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 16767: 008f8318 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 16768: 008101ac 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 16769: 0056e248 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 16770: 00d6631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 16771: 0087361c 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 16772: 007978dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 16773: 007578a4 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 16771: 008735f4 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 16772: 007978b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 16773: 0075787c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 16774: 00db0b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_DSTATE │ │ │ │ 16775: 0036f760 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 16776: 00751e9c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 16776: 00751e74 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 16777: 00d78e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 16778: 002d90d0 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 16779: 00db0efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 16780: 005d2db4 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 16781: 00995c7c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 16782: 007b88b0 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 16781: 00995c54 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 16782: 007b8888 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 16783: 00310c38 336 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 16784: 00285024 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 16785: 00db01b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 16786: 004b8858 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 16787: 002b7a84 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 16788: 00db16e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 16789: 00d7b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 16790: 00db2938 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 16791: 00db0ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 16792: 00ccdf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsid │ │ │ │ 16793: 00d77bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 16794: 0027c1d4 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 16795: 006e58e0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 16796: 0097f7ac 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 16797: 008dad70 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 16795: 006e58b8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 16796: 0097f784 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 16797: 008dad48 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 16798: 00d6fdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 16799: 00d65c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 16800: 00d64acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 16801: 00329884 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 16802: 007e795c 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 16803: 008d78f0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 16802: 007e7934 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 16803: 008d78c8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 16804: 00d6dc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 16805: 00888e74 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 16805: 00888e4c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 16806: 00dafd47 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 16807: 00d6d1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 16808: 00db0812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 16809: 00d63838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 16810: 006299e8 84 FUNC GLOBAL DEFAULT 12 helper_efsctuiz │ │ │ │ - 16811: 007954b8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 16811: 00795490 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 16812: 00cb4318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 16813: 00290180 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 16814: 00d696cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 16815: 00db1e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 16816: 0081d1cc 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 16816: 0081d1a4 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 16817: 00db1366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 16818: 00db181e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 16819: 00cd4ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRNDQ │ │ │ │ 16820: 00623b24 292 FUNC GLOBAL DEFAULT 12 helper_DCTDP │ │ │ │ 16821: 00db1ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ - 16822: 00717bfc 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 16822: 00717bd4 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 16823: 00db0526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 16824: 00d65f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 16825: 00d6c0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 16826: 00db08c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 16827: 007959e8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 16827: 007959c0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 16828: 00db0f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 16829: 00db1f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 16830: 00795bfc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 16830: 00795bd4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 16831: 00d66d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 16832: 008aa754 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 16832: 008aa72c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 16833: 0029bae8 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 16834: 00d75014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 16835: 00d6de58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 16836: 00d652c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 16837: 0038062c 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 16838: 00db0b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 16839: 00db0c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 16840: 00db162a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 16841: 008118b0 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 16841: 00811888 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 16842: 00d7b2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 16843: 00db11ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TSR_DSTATE │ │ │ │ 16844: 0028a0d0 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 16845: 00d79e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 16846: 00d714d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 16847: 00d7012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UNMAP_EVENT │ │ │ │ 16848: 00db10ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 16849: 00cb751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 16850: 00751380 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 16850: 00751358 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 16851: 00d6660c 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 16852: 00c84ab0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 16853: 00db1840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 16854: 00d73bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 16855: 00db1906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 16856: 00db16aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 16857: 00c7de38 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 16858: 00db07aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 16859: 00db044a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 16860: 00d72754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 16861: 00d75f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 16862: 009aae80 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 16862: 009aae58 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 16863: 00d6e548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 16864: 00d71df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 16865: 00d65504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 16866: 00db0362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 16867: 00586f88 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 16868: 00cc2800 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_comp │ │ │ │ 16869: 00d640f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 16870: 0028fc5c 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 16871: 00722f3c 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 16871: 00722f14 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 16872: 0062885c 280 FUNC GLOBAL DEFAULT 12 helper_FRE │ │ │ │ - 16873: 008e6e00 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 16873: 008e6dd8 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 16874: 00db1e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 16875: 00db04ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 16876: 00db049c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 16877: 00db159a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 16878: 00980018 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 16878: 0097fff0 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 16879: 00dafd8e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 16880: 00d68b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 16881: 00d6ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 16882: 00556080 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 16883: 00db13ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 16884: 00dafd4b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 16885: 005e280c 212 FUNC GLOBAL DEFAULT 12 ppc_get_vcpu_by_pir │ │ │ │ @@ -16892,32 +16892,32 @@ │ │ │ │ 16888: 00cbe4f4 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 16889: 00d69250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 16890: 00d69ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 16891: 00d6b520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 16892: 00dafeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 16893: 00d6efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 16894: 00db229e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 16895: 007d9ba8 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 16895: 007d9b80 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 16896: 003310f4 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 16897: 007a02a4 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 16898: 00754564 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 16899: 008e0ee4 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 16897: 007a027c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 16898: 0075453c 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 16899: 008e0ebc 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ 16900: 005e0fb8 252 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_decr │ │ │ │ - 16901: 0080fa30 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 16901: 0080fa08 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 16902: 00d6aac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 16903: 00d7b590 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 16904: 00ccee84 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfssub │ │ │ │ 16905: 00db0954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 16906: 00db0022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16907: 006e7b44 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 16907: 006e7b1c 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 16908: 00db20a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 16909: 00d5dca0 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 16910: 002e5df0 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 16911: 008f74dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 16912: 0096611c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 16911: 008f74b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 16912: 009660f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 16913: 00db2316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 16914: 00ccfe80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubdp │ │ │ │ 16915: 002e6228 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 16916: 0029758c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 16917: 00db1892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 16918: 00db22ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 16919: 00db07d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ @@ -16932,275 +16932,275 @@ │ │ │ │ 16928: 00449e6c 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 16929: 00640d98 264 FUNC GLOBAL DEFAULT 12 helper_VMSUMUBM │ │ │ │ 16930: 005c98ac 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 16931: 00d76c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 16932: 00d7672c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 16933: 00db28fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 16934: 00db0110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ - 16935: 007162b4 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ + 16935: 0071628c 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ 16936: 00535b88 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 16937: 009b1614 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 16937: 009b15ec 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 16938: 0028362c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 16939: 00930f4c 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 16940: 00707bb4 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 16939: 00930f24 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 16940: 00707b8c 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 16941: 00d78e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 16942: 00d78dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 16943: 002ed0b4 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 16944: 00d6de98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 16945: 00db21e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 16946: 00288658 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 16947: 00c84b28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 16948: 008a8114 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 16949: 007e0cbc 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 16948: 008a80ec 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 16949: 007e0c94 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ 16950: 00649fe8 76 FUNC GLOBAL DEFAULT 12 helper_tbegin │ │ │ │ - 16951: 008e9678 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 16952: 00913894 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 16951: 008e9650 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 16952: 0091386c 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 16953: 00db0ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 16954: 00d77d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 16955: 005e5580 428 FUNC GLOBAL DEFAULT 12 ppc4xx_dma_init │ │ │ │ - 16956: 00740c60 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 16956: 00740c38 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 16957: 00dafe3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 16958: 00cb16c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 16959: 008c8b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 16959: 008c8b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 16960: 00d7366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 16961: 00999160 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 16961: 00999138 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 16962: 00db155a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 16963: 008f7e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 16964: 0071ade0 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 16963: 008f7e68 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 16964: 0071adb8 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 16965: 00cb9bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 16966: 00c7debc 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 16967: 008f3ad8 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 16967: 008f3ab0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 16968: 00cb44a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 16969: 00db0a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 16970: 00d64360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 16971: 0029a32c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 16972: 00db04d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 16973: 00db236e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 16974: 00db0fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 16975: 0097fa38 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 16975: 0097fa10 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 16976: 006351f4 108 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwdp │ │ │ │ 16977: 0053d064 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 16978: 002e7660 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 16979: 003703b8 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 16980: 005cef90 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 16981: 007621e4 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 16982: 008c87a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 16983: 009bcda8 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 16981: 007621bc 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 16982: 008c877c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 16983: 009bcd80 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 16984: 00d6d248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 16985: 009a613c 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 16985: 009a6114 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 16986: 00d798cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 16987: 00758068 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 16987: 00758040 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 16988: 00db16f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 16989: 004b5d5c 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 16990: 00337b0c 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 16991: 003bc0d8 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 16992: 00930428 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 16992: 00930400 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 16993: 00d6e748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 16994: 00d6d428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 16995: 00757ec4 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 16995: 00757e9c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 16996: 00d6d118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 16997: 006ac3ec 268 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ + 16997: 006ac3c4 268 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ 16998: 00d7bd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 16999: 00db1256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PUT_DSTATE │ │ │ │ - 17000: 0070e170 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 17000: 0070e148 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17001: 00db0536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17002: 007eb6f4 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17003: 00948078 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17002: 007eb6cc 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17003: 00948050 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17004: 003e9a58 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17005: 00d6d638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ - 17006: 0069cfc0 164 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ + 17006: 0069cf98 164 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ 17007: 002f3170 4 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17008: 00db1c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17009: 00287724 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17010: 007230dc 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 17011: 00741c74 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 17010: 007230b4 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17011: 00741c4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17012: 00d65474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17013: 007acec8 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17013: 007acea0 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17014: 00d75194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17015: 00d67ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17016: 0069d064 168 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ - 17017: 00987810 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 17018: 00732294 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 17016: 0069d03c 168 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ + 17017: 009877e8 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17018: 0073226c 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17019: 00cd0954 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtsteq │ │ │ │ - 17020: 00828a4c 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17020: 00828a24 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17021: 00db2866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17022: 00957308 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17022: 009572e0 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17023: 00db0d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17024: 00d654d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17025: 00db081c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17026: 00d7750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17027: 00db20a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17028: 0080fae0 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17028: 0080fab8 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17029: 00d772ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17030: 008c63b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17030: 008c638c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17031: 00db22f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17032: 002941c8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17033: 00d74de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17034: 005e1aec 96 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_free │ │ │ │ 17035: 00db12cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17036: 00db07fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17037: 00d7c55c 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17038: 00db1d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 17039: 0075ecd4 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 17039: 0075ecac 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 17040: 00d6fce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_SET_IRQ_EVENT │ │ │ │ 17041: 006270fc 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_setbit │ │ │ │ 17042: 00db1728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17043: 00d648c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17044: 00db0a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17045: 00d753d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17046: 00cb2be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17047: 00591788 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17048: 00db06f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17049: 0097f7b4 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17050: 009353a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17049: 0097f78c 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17050: 0093537c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17051: 00d6f5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17052: 00d7689c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17053: 00db062c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17054: 00daff54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17055: 00294d20 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 17056: 007418dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 17056: 007418b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17057: 00daff7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17058: 00cb6730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17059: 00d7a794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17060: 007db8bc 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 17061: 00719588 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 17060: 007db894 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17061: 00719560 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17062: 00d752a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17063: 00d71ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 17064: 00d6c380 140 OBJECT GLOBAL DEFAULT 24 hw_misc_macio_trace_events │ │ │ │ - 17065: 006e7f50 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17065: 006e7f28 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17066: 00db0578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17067: 00334a60 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17068: 00d69f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 17069: 007955dc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 17069: 007955b4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17070: 00db05b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17071: 007d66c4 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17071: 007d669c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17072: 00db1226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_DSTATE │ │ │ │ 17073: 00db0d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17074: 0095a3fc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 17075: 0072ef10 988 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 17074: 0095a3d4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17075: 0072eee8 988 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17076: 00d68054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17077: 00cb24ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17078: 00d67040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17079: 00d72470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17080: 00db15be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17081: 00cc81b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_fpscr │ │ │ │ - 17082: 00795a48 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 17082: 00795a20 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17083: 00dafe6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17084: 00cd3948 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCD │ │ │ │ 17085: 0029a308 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 17086: 00795c3c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 17086: 00795c14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17087: 00d6c0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17088: 009b1328 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17088: 009b1300 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17089: 00d68164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17090: 00db2274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17091: 00db1ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17092: 00db1884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17093: 008e6298 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17093: 008e6270 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17094: 00d6635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17095: 009592d8 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17095: 009592b0 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17096: 00d6cec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 17097: 0071ac44 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 17097: 0071ac1c 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17098: 00cb1c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17099: 00db051e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17100: 00d68474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17101: 00d7a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 17102: 00742d58 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 17102: 00742d30 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17103: 00d7a3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17104: 009220ec 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 17105: 009ba6f4 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17104: 009220c4 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17105: 009ba6cc 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17106: 00d75dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17107: 00941564 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17108: 008c829c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17107: 0094153c 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17108: 008c8274 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17109: 00c7cdfc 940 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17110: 00d721a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17111: 00db10c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17112: 00d6a834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17113: 0029df88 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17114: 0096d8c0 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17114: 0096d898 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17115: 00d78b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17116: 00d72c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17117: 008c8c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17117: 008c8c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17118: 00db0e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17119: 002ea640 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17120: 00299d1c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17121: 00d6b690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17122: 002f31c0 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17123: 00cce6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstgt │ │ │ │ 17124: 00db158e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17125: 00db2144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17126: 00db21a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17127: 00d69380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17128: 00813364 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17128: 0081333c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17129: 00d6fa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17130: 008c12ac 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17130: 008c1284 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17131: 00d6fc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17132: 00db2090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17133: 00934dec 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17133: 00934dc4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17134: 00538274 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17135: 007b9950 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17135: 007b9928 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17136: 00d72c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17137: 00db12da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17138: 00634eb4 308 FUNC GLOBAL DEFAULT 12 helper_xscvsxdsp │ │ │ │ 17139: 00d684f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17140: 00db21b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 17141: 0069d99c 160 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ + 17141: 0069d974 160 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ 17142: 00d7b6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17143: 00d76bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17144: 003c97fc 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17145: 00db0ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17146: 00dafea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17147: 003cc664 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 17148: 00ccd648 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssubqp │ │ │ │ - 17149: 00956bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17149: 00956bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17150: 00322128 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17151: 00d6c1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17152: 0029cefc 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17153: 00cb6c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17154: 005cf258 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 17155: 00718b1c 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 17155: 00718af4 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17156: 0053671c 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17157: 00d73a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17158: 00987198 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17158: 00987170 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17159: 00640614 156 FUNC GLOBAL DEFAULT 12 helper_VMHADDSHS │ │ │ │ 17160: 00db06ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17161: 00d74c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17162: 00527558 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17163: 00db1848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17164: 00924dd8 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 17165: 007949b0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17166: 008c7d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17167: 007f10c0 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17164: 00924db0 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17165: 00794988 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 17166: 008c7d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17167: 007f1098 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17168: 00db21f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 17169: 0073c874 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 17169: 0073c84c 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 17170: 003c78c0 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17171: 00db16a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17172: 0069e890 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ - 17173: 00920dd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17174: 008d2d20 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17172: 0069e868 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ + 17173: 00920dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17174: 008d2cf8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17175: 00d7710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17176: 00db1fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17177: 006322fc 504 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTSP │ │ │ │ 17178: 00d6505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17179: 0081214c 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17179: 00812124 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17180: 0026dc9c 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17181: 00642344 240 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_comp │ │ │ │ 17182: 00d719d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17183: 004f32fc 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17184: 008c10c4 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17184: 008c109c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17185: 00d63928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17186: 00d75bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17187: 008f52d4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17187: 008f52ac 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17188: 00d76a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17189: 00dafe76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17190: 007b1628 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17190: 007b1600 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17191: 00db0654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17192: 0057d7b0 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ - 17193: 0069d8dc 192 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ + 17193: 0069d8b4 192 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ 17194: 00cb7180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 17195: 00920f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17195: 00920f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17196: 00db01f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17197: 00db02a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17198: 00db12be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17199: 0057b500 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17200: 00ccfa60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlogefp │ │ │ │ 17201: 002a8f74 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17202: 00640ea0 248 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHM │ │ │ │ @@ -17208,18 +17208,18 @@ │ │ │ │ 17204: 00d71690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17205: 00338fd8 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17206: 00db15d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17207: 00cd5ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pid │ │ │ │ 17208: 00d6638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17209: 00cb6d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17210: 00bc940c 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ - 17211: 008032d8 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17211: 008032b0 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17212: 00640f98 308 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHS │ │ │ │ 17213: 00d78dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17214: 009d3da0 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17214: 009d3d78 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17215: 00d7440c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17216: 004409b4 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17217: 00db0c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17218: 00db0b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_STRING_DSTATE │ │ │ │ 17219: 00db1362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17220: 00dafe0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17221: 00db123e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_QUERY_DSTATE │ │ │ │ @@ -17228,2433 +17228,2433 @@ │ │ │ │ 17224: 0038dfbc 168 FUNC GLOBAL DEFAULT 12 macio_ide_register_dma │ │ │ │ 17225: 00d6d2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 17226: 00d68790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 17227: 0053ef84 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17228: 003dbb74 784 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 17229: 00645308 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDUHVLX │ │ │ │ 17230: 00cd5d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pit │ │ │ │ - 17231: 0073b090 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 17231: 0073b068 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17232: 00db01a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17233: 00d75a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17234: 00db1776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17235: 00965990 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17236: 008f736c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17237: 0098ecf0 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17238: 0092f920 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17235: 00965968 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17236: 008f7344 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17237: 0098ecc8 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17238: 0092f8f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17239: 00d778ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17240: 0043dce8 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17241: 00db1312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17242: 008ce2b4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17243: 008c89cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17242: 008ce28c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17243: 008c89a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17244: 00d6d3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17245: 00db0b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17246: 00915068 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17247: 0090032c 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17246: 00915040 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17247: 00900304 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17248: 00324888 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17249: 00db0e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17250: 00db11ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_START_DSTATE │ │ │ │ 17251: 00db238c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17252: 00cc6d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCDP │ │ │ │ - 17253: 006e70b0 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17253: 006e7088 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17254: 005ce07c 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17255: 00ccc7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdss │ │ │ │ 17256: 0062a128 92 FUNC GLOBAL DEFAULT 12 helper_evfsadd │ │ │ │ 17257: 003ae738 180 FUNC GLOBAL DEFAULT 12 hmp_info_via │ │ │ │ 17258: 00db0020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17259: 00db0a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17260: 00d760f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17261: 0044dfac 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17262: 008fbe54 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 17263: 007751fc 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 17262: 008fbe2c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17263: 007751d4 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17264: 00dafe00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 17265: 00775204 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 17265: 007751dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17266: 00db1282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17267: 00d71ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17268: 00464290 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 17269: 00775244 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 17269: 0077521c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17270: 00284040 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17271: 00db1678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 17272: 007752d8 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 17273: 00775374 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17274: 00911270 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17272: 007752b0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 17273: 0077534c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 17274: 00911248 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17275: 00db1142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17276: 00db1abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ - 17277: 00775418 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 17277: 007753f0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17278: 00db0df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 17279: 007754c4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 17280: 0077a0bc 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17281: 0090d5e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 17282: 00775578 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 17279: 0077549c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 17280: 0077a094 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 17281: 0090d5c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17282: 00775550 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17283: 0044fba0 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 17284: 00777a2c 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 17284: 00777a04 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17285: 00d6a014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17286: 00632104 504 FUNC GLOBAL DEFAULT 12 helper_XVCMPGESP │ │ │ │ 17287: 00581c4c 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17288: 0057b0b0 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17289: 00cc9e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxds │ │ │ │ 17290: 00d6f4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17291: 0028a848 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17292: 0058aac8 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 17293: 00740e14 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17294: 009393a8 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17293: 00740dec 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 17294: 00939380 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17295: 00db20f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 17296: 00795564 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 17296: 0079553c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17297: 00dafe50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ 17298: 00393500 444 FUNC GLOBAL DEFAULT 12 adb_autopoll_unblock │ │ │ │ - 17299: 007e5aa4 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17299: 007e5a7c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17300: 00db0342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 17301: 00786dc0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 17301: 00786d98 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17302: 00db0348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17303: 0056da1c 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17304: 00533a64 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17305: 00db088a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17306: 003762f8 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17307: 00d76dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17308: 00db05da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17309: 008c618c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17309: 008c6164 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17310: 0051b9b4 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17311: 00db0090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17312: 00d76ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17313: 00d658e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17314: 00d782f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17315: 00952730 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17316: 007a1220 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17317: 0096a220 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17318: 00988910 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17315: 00952708 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17316: 007a11f8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17317: 0096a1f8 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17318: 009888e8 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17319: 00daff86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17320: 00813a60 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17320: 00813a38 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17321: 00db1f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17322: 0093c10c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17322: 0093c0e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17323: 004419a4 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17324: 00d65758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17325: 008bbec0 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17326: 009926c8 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17327: 00988064 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17325: 008bbe98 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17326: 009926a0 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17327: 0098803c 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17328: 00d7679c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17329: 00d69280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17330: 009883c0 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17330: 00988398 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17331: 00cbea7c 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17332: 00d7379c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17333: 0090b8c8 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 17334: 0077e1b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 17333: 0090b8a0 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17334: 0077e18c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17335: 00296c4c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17336: 00d68bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17337: 00403e94 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17338: 00814e44 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17338: 00814e1c 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17339: 00d69f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17340: 008c7328 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 17341: 0075f504 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 17340: 008c7300 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17341: 0075f4dc 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17342: 00d7ab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17343: 00db098c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17344: 00db012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17345: 00629104 216 FUNC GLOBAL DEFAULT 12 helper_FDIVS │ │ │ │ 17346: 00d7712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17347: 00d676f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17348: 00cce644 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstlt │ │ │ │ 17349: 002be1e8 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17350: 00324920 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17351: 008f0a20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17351: 008f09f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17352: 00d6fd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17353: 00d6b380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17354: 003aa4e4 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17355: 00d774bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17356: 00db02fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17357: 008c1494 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17357: 008c146c 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17358: 006291dc 100 FUNC GLOBAL DEFAULT 12 helper_FSEL │ │ │ │ 17359: 00db11a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_DSTATE │ │ │ │ 17360: 00289940 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17361: 004b3304 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17362: 0079db30 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17362: 0079db08 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17363: 00db0a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17364: 009023ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17364: 00902384 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17365: 00ccc964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdus │ │ │ │ 17366: 00db075e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 17367: 00793c34 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 17367: 00793c0c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17368: 00cb09dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17369: 0063f2b8 164 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp_dot │ │ │ │ 17370: 00db1cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17371: 00404124 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17372: 00591a3c 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17373: 00d7063c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_CHILD_EVENT │ │ │ │ 17374: 00284150 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17375: 00d72370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17376: 006c8648 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17376: 006c8620 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ 17377: 00d7084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_EVENT │ │ │ │ - 17378: 00812d4c 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17378: 00812d24 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17379: 00db0c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17380: 00db11cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_STOP_DSTATE │ │ │ │ 17381: 00db0a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17382: 009806c8 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17382: 009806a0 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17383: 00db1d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17384: 00d7ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17385: 00db07c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17386: 00cb03ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17387: 005d2eec 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17388: 007af95c 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 17389: 00774644 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 17388: 007af934 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17389: 0077461c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 17390: 00d74f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 17391: 00b2d960 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17391: 00b2d940 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17392: 002d8f44 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17393: 00cc42d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GER │ │ │ │ 17394: 00dafdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17395: 00d65670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17396: 00745f88 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17396: 00745f60 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17397: 00d798bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17398: 009a92dc 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17399: 009abe24 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17398: 009a92b4 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17399: 009abdfc 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17400: 00db07a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17401: 00d7a1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17402: 00985b04 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17402: 00985adc 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17403: 00db1988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17404: 00966ab0 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17404: 00966a88 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17405: 00db00a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17406: 00db03ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17407: 008c7a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17407: 008c7a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17408: 00c7e59c 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17409: 00d723e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17410: 007acd00 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17411: 0081e078 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17410: 007accd8 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17411: 0081e050 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17412: 00d77fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17413: 00d6b370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17414: 00d6cd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17415: 0043d028 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 17416: 0071ccf4 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 17416: 0071cccc 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17417: 00db1efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17418: 00db0874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 17419: 0062abe8 20 FUNC GLOBAL DEFAULT 12 helper_efdcfs │ │ │ │ 17420: 00d681c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 17421: 00d71530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17422: 00d69420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17423: 0058872c 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17424: 00d71e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17425: 00dafe10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17426: 0026ee04 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17427: 00296ffc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17428: 009ca5f4 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 17429: 0092fc5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17428: 009ca5cc 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17429: 0092fc34 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17430: 00db0afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17431: 00977ad0 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17431: 00977aa8 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17432: 00d79988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17433: 00db0cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17434: 00db1516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17435: 00c7dc28 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 17436: 005d60cc 288 FUNC GLOBAL DEFAULT 12 ppcemb_tlb_search │ │ │ │ 17437: 00cc5140 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEVAL │ │ │ │ - 17438: 008dd7bc 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17439: 007fdb54 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17440: 0083699c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17438: 008dd794 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17439: 007fdb2c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17440: 00836974 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17441: 00d65f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17442: 00287074 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 17443: 0078f9b8 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17444: 0084bdc0 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 17445: 0093757c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17443: 0078f990 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 17444: 0084bd98 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17445: 00937554 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17446: 00d69df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17447: 00c7dc44 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17448: 0029b980 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17449: 00887d6c 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17450: 007992cc 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17449: 00887d44 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17450: 007992a4 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 17451: 00cd4314 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTDIV │ │ │ │ - 17452: 006e587c 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17452: 006e5854 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17453: 00d6f3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17454: 00cb0958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17455: 00db0d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17456: 00dafe16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17457: 00d75004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17458: 00db088c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17459: 00d64dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17460: 00d79cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17461: 004dcf18 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17462: 00d66b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 17463: 007173a4 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 17464: 0072c080 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17463: 0071737c 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 17464: 0072c058 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17465: 00db090c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17466: 00db1378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17467: 00db21f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17468: 0086d428 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17468: 0086d400 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17469: 00d73d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17470: 0053486c 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17471: 00d6f604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17472: 00d71d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17473: 00cc8c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctsq │ │ │ │ 17474: 00db063e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17475: 0027af90 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 17476: 00854c70 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17477: 009ad138 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17476: 00854c48 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17477: 009ad110 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17478: 00cb0328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17479: 00d6c080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17480: 0057b6a4 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17481: 00996dd8 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17481: 00996db0 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17482: 002e9960 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17483: 00805e90 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17483: 00805e68 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 17484: 00cc1eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBL │ │ │ │ - 17485: 00942350 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17485: 00942328 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17486: 00439c64 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 17487: 00740598 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 17487: 00740570 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17488: 00db1a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 17489: 00761a5c 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 17489: 00761a34 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17490: 00dafefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17491: 00cc6034 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDECUQ │ │ │ │ 17492: 00db1c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17493: 00db040e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17494: 00cc1f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBR │ │ │ │ 17495: 00db1ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17496: 00d6953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17497: 00d751f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17498: 00902ccc 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17498: 00902ca4 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17499: 003aa364 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17500: 00db078e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17501: 00d7a208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17502: 00db1370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17503: 00d6c350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 17504: 00db0660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 17505: 00db0b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 17506: 00db287a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 17507: 00d67524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17508: 00d77e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17509: 00d64dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17510: 00d691b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 17511: 00cc62c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUBS │ │ │ │ 17512: 00cc3778 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMLADDUHM │ │ │ │ - 17513: 00910d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17513: 00910d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 17514: 00ccba70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslo │ │ │ │ - 17515: 0069cee8 108 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ - 17516: 00793c88 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 17515: 0069cec0 108 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ + 17516: 00793c60 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17517: 005e2ffc 292 FUNC GLOBAL DEFAULT 12 ppc_booke_timers_init │ │ │ │ 17518: 00db0b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17519: 002a96d0 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17520: 00daffaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17521: 006335f4 8 FUNC GLOBAL DEFAULT 12 helper_XSCVSPDPN │ │ │ │ 17522: 00625500 428 FUNC GLOBAL DEFAULT 12 helper_DXEXQ │ │ │ │ 17523: 00db0afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 17524: 00d6c5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_EVENT │ │ │ │ 17525: 00d6a3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 17526: 006ccd78 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 17527: 009119d8 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 17526: 006ccd50 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 17527: 009119b0 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 17528: 00284250 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 17529: 0075fce4 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 17529: 0075fcbc 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 17530: 00ccbaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslv │ │ │ │ 17531: 00d78be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 17532: 00740254 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 17533: 008e4e10 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 17534: 00950a20 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ - 17535: 0069cf54 108 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ + 17532: 0074022c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 17533: 008e4de8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 17534: 009509f8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 17535: 0069cf2c 108 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ 17536: 0044c0e0 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 17537: 00d7977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 17538: 00cb67b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 17539: 00d75534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 17540: 00db05fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 17541: 009cb2c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 17541: 009cb29c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 17542: 00daff38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 17543: 008c05e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 17543: 008c05c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 17544: 00287de4 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 17545: 0093c614 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 17545: 0093c5ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 17546: 003b2268 1440 FUNC GLOBAL DEFAULT 12 macio_set_gpio │ │ │ │ 17547: 00d768ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 17548: 00287174 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 17549: 00db2374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 17550: 00902f50 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 17550: 00902f28 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 17551: 00db08d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 17552: 00d79f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 17553: 00db09c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 17554: 0029b630 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ 17555: 003ff008 112 FUNC GLOBAL DEFAULT 12 etsec_update_irq │ │ │ │ - 17556: 00910694 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17556: 0091066c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 17557: 00646258 156 FUNC GLOBAL DEFAULT 12 helper_vsum4sbs │ │ │ │ 17558: 00437b2c 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 17559: 004d0a7c 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 17560: 00db14c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 17561: 008e3fdc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 17561: 008e3fb4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 17562: 00db1bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 17563: 00db028a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 17564: 00d6e558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 17565: 00d66c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 17566: 0073d2c0 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 17566: 0073d298 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 17567: 00cc40c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NN │ │ │ │ 17568: 00db054e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 17569: 00db0a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 17570: 00915d98 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 17570: 00915d70 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 17571: 00db08f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 17572: 00cc3ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NP │ │ │ │ 17573: 00db016c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 17574: 00641efc 224 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_exp │ │ │ │ 17575: 004f25e0 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 17576: 00db0324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 17577: 00db10c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 17578: 0036f1cc 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 17579: 00db21d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 17580: 0090c080 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 17580: 0090c058 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 17581: 00d6da78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 17582: 00db069a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 17583: 006335fc 284 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxds │ │ │ │ - 17584: 00900938 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 17585: 00937ad0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 17584: 00900910 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 17585: 00937aa8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 17586: 00d6cf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 17587: 00d643e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 17588: 00433a84 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 17589: 009463d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 17590: 00985e1c 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 17589: 009463ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 17590: 00985df4 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 17591: 002973ec 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 17592: 0074d4d0 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 17592: 0074d4a8 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 17593: 00d6ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 17594: 0099da8c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 17594: 0099da64 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 17595: 0063f994 328 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8PP │ │ │ │ 17596: 0056ad44 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 17597: 002e74a4 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 17598: 00db1766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 17599: 00d73f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 17600: 00d77b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 17601: 00d7808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 17602: 00db177c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 17603: 00db221c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 17604: 00d6c44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_EVENT │ │ │ │ 17605: 00db090e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 17606: 00d6f3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 17607: 00d7794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 17608: 008c0530 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 17608: 008c0508 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 17609: 00d7034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_STORE_EVENT │ │ │ │ 17610: 005c4018 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 17611: 00403838 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 17612: 008a1ca0 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 17613: 008f5504 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 17612: 008a1c78 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 17613: 008f54dc 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 17614: 00cb08d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 17615: 00d79a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 17616: 00d799d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 17617: 00d6c170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 17618: 00d6ab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 17619: 00db0a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 17620: 00751718 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 17621: 007982ac 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 17620: 007516f0 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 17621: 00798284 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 17622: 00471ac0 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 17623: 00db0918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 17624: 002a7cf4 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 17625: 00cb02a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 17626: 004fbb4c 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 17627: 008c7550 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 17627: 008c7528 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 17628: 004079bc 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 17629: 007dc680 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 17629: 007dc658 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 17630: 002884f0 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 17631: 00db060e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 17632: 00db1954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ 17633: 00ccfc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubsp │ │ │ │ 17634: 00db117e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UNMAP_DSTATE │ │ │ │ - 17635: 009808ec 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 17636: 009aa824 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 17635: 009808c4 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 17636: 009aa7fc 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 17637: 00492c18 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 17638: 00d6e038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 17639: 00d7387c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 17640: 002ebcd4 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 17641: 00cb6cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 17642: 00aeb300 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 17643: 009a0134 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 17642: 00aeb2e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 17643: 009a010c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 17644: 0040393c 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 17645: 00d73c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 17646: 00d67d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 17647: 00d66d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 17648: 00d727e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 17649: 00d68574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 17650: 00d76038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 17651: 00d72844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ 17652: 00cc3eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PN │ │ │ │ 17653: 0063f508 196 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp_dot │ │ │ │ - 17654: 009d3c98 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 17654: 009d3c70 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 17655: 00d79aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 17656: 00cc3a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PP │ │ │ │ 17657: 00ccad8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctsxs │ │ │ │ - 17658: 009660c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 17658: 00966098 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 17659: 00d75354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 17660: 00d71bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 17661: 00db1aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 17662: 00dafe4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 17663: 00db0288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 17664: 00cb5f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 17665: 0093573c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 17666: 008cea40 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 17665: 00935714 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 17666: 008cea18 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 17667: 00d78b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 17668: 00c7d964 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 17669: 0062902c 216 FUNC GLOBAL DEFAULT 12 helper_FDIV │ │ │ │ 17670: 00d6a844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 17671: 00910ed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 17671: 00910eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 17672: 00cb7204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 17673: 003762bc 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 17674: 0095c55c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 17674: 0095c534 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 17675: 00db0c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 17676: 006352d4 216 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwsp │ │ │ │ 17677: 00622ee0 304 FUNC GLOBAL DEFAULT 12 helper_DTSTSFIQ │ │ │ │ - 17678: 0069f960 540 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ + 17678: 0069f938 540 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ 17679: 00d6ee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 17680: 006490c0 8 FUNC GLOBAL DEFAULT 12 helper_cntlzw32 │ │ │ │ 17681: 00287268 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 17682: 00cbf4c0 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 17683: 00db100a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 17684: 00db0054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 17685: 008fb768 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 17685: 008fb740 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 17686: 005c83e8 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 17687: 00d65f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 17688: 00db154e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 17689: 008c306c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 17689: 008c3044 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 17690: 00db12b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 17691: 007f4800 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 17692: 00960940 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 17691: 007f47d8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 17692: 00960918 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 17693: 0061da24 692 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register_apple │ │ │ │ 17694: 00cc77ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCDP │ │ │ │ 17695: 00d67cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 17696: 008fee04 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 17697: 0075f178 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 17696: 008feddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 17697: 0075f150 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 17698: 00cd4b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQ │ │ │ │ 17699: 00ccbf14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp_dot │ │ │ │ - 17700: 006a30d0 52 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ + 17700: 006a30a8 52 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ 17701: 00d68104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 17702: 00d76b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 17703: 0053dcac 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 17704: 00d67554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 17705: 00dafe32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 17706: 00db0860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 17707: 00cdf780 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 17708: 00dafe92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 17709: 003c7508 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 17710: 00db0f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 17711: 009bf124 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 17711: 009bf0fc 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 17712: 00d72070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 17713: 007955a0 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 17714: 0081f834 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 17713: 00795578 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 17714: 0081f80c 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 17715: 00db08e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 17716: 0062fbf4 352 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQPO │ │ │ │ 17717: 002f2aa0 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 17718: 006a51ac 584 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ - 17719: 00759924 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 17720: 006abf28 264 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ - 17721: 008c8bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 17718: 006a5184 584 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ + 17719: 007598fc 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 17720: 006abf00 264 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ + 17721: 008c8bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 17722: 00d71bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 17723: 00d6fcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ - 17724: 007e6d6c 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 17724: 007e6d44 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 17725: 00db15ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 17726: 00d69ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 17727: 009bb398 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 17727: 009bb370 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 17728: 00d72290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 17729: 0099a038 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 17730: 00774c38 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 17729: 0099a010 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 17730: 00774c10 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 17731: 00d7bcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 17732: 00db1b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 17733: 00d6e1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 17734: 0096cf38 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 17734: 0096cf10 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 17735: 0057a484 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 17736: 008fa868 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 17737: 0072cc54 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 17736: 008fa840 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 17737: 0072cc2c 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 17738: 00db191c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 17739: 00db0a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 17740: 00db18f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 17741: 008f424c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 17741: 008f4224 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 17742: 0052accc 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 17743: 00d63c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 17744: 00d773bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17745: 0071755c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 17745: 00717534 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 17746: 00cc1360 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPSQZ │ │ │ │ 17747: 00d652d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 17748: 00db21e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 17749: 0074db90 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 17749: 0074db68 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 17750: 0057ad78 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 17751: 00db105c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 17752: 00742f30 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 17752: 00742f08 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 17753: 00db0a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 17754: 00d7b0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 17755: 00db1e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 17756: 00d63cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 17757: 009d1b6c 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 17758: 008e82f4 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 17757: 009d1b44 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 17758: 008e82cc 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 17759: 00d68c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 17760: 00d73ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 17761: 00db0598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 17762: 00d68174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 17763: 009a0348 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 17763: 009a0320 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 17764: 00cc1fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHL │ │ │ │ - 17765: 00812ca4 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 17765: 00812c7c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 17766: 00db1c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 17767: 00288ddc 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 17768: 0055f9fc 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 17769: 00402bd0 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 17770: 00dafea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 17771: 00db163a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 17772: 0058d3e0 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 17773: 00b9d914 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 17773: 00b9d8f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 17774: 00d78450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 17775: 00d74ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 17776: 00cc2044 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHR │ │ │ │ - 17777: 0077bc28 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 17777: 0077bc00 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 17778: 00567be8 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 17779: 00db28bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 17780: 0080f1cc 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 17780: 0080f1a4 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 17781: 00db02e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 17782: 00d69cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 17783: 008c26fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 17784: 00917804 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ - 17785: 006a2ab4 348 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ + 17783: 008c26d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 17784: 009177dc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 17785: 006a2a8c 348 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ 17786: 00d6a4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 17787: 00758dd4 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 17787: 00758dac 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 17788: 00d6ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 17789: 00db0d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 17790: 00cd39cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAI │ │ │ │ 17791: 0058ab78 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 17792: 009bdd04 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 17792: 009bdcdc 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 17793: 00cd4944 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDCQ │ │ │ │ 17794: 00644c78 228 FUNC GLOBAL DEFAULT 12 helper_vsldoi │ │ │ │ 17795: 00d77eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 17796: 00d77d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 17797: 00d8d7a4 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 17798: 00d71220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 17799: 0029664c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 17800: 00759d74 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 17801: 00913f7c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 17800: 00759d4c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 17801: 00913f54 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 17802: 00db0958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 17803: 004b5bcc 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 17804: 00447100 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ 17805: 00ccb9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsro │ │ │ │ - 17806: 009538a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 17806: 00953880 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 17807: 00db09fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 17808: 007c16d0 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 17808: 007c16a8 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 17809: 00d779bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 17810: 00cd4f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAQ │ │ │ │ 17811: 00c7df64 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 17812: 009b1530 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 17812: 009b1508 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ 17813: 00cc0c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEBX │ │ │ │ - 17814: 008ca310 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 17814: 008ca2e8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 17815: 00c7e6a8 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 17816: 00ccbb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrv │ │ │ │ 17817: 00d6e218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 17818: 00daff6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 17819: 006305dc 80 FUNC GLOBAL DEFAULT 12 helper_xscmpudp │ │ │ │ - 17820: 0096e9bc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 17820: 0096e994 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 17821: 00d790f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_GET_EVENT │ │ │ │ 17822: 0051f594 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 17823: 00cd3e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFI │ │ │ │ 17824: 00d6f4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ 17825: 00db0bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DELAY_SET_SR_INT_DSTATE │ │ │ │ - 17826: 00813ef0 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 17827: 008c83b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 17826: 00813ec8 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 17827: 008c8388 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 17828: 002ea4a0 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 17829: 00d67594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 17830: 00db18e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 17831: 0093d158 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 17831: 0093d130 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 17832: 00db09d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 17833: 00db0dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 17834: 00d6d388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 17835: 00db14b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 17836: 00cd48c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFQ │ │ │ │ 17837: 00d6bf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 17838: 00db0dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 17839: 003ccd6c 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 17840: 009d1ce0 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 17841: 00814cc8 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 17842: 008a7ef4 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 17840: 009d1cb8 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 17841: 00814ca0 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 17842: 008a7ecc 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 17843: 00daff16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 17844: 00d7410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 17845: 00d68564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 17846: 00d647a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 17847: 0096fc28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 17848: 0079785c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 17847: 0096fc00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 17848: 00797834 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 17849: 00db0976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 17850: 00db2882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 17851: 0092691c 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 17852: 007454c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 17851: 009268f4 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 17852: 0074549c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 17853: 006462f4 144 FUNC GLOBAL DEFAULT 12 helper_vsum4shs │ │ │ │ 17854: 00d71820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 17855: 00d72d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 17856: 00db0182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 17857: 007a0050 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 17857: 007a0028 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 17858: 00d693f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 17859: 00d7348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 17860: 007e4d40 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 17860: 007e4d18 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 17861: 00255e1c 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 17862: 00d6f6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 17863: 00db02ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 17864: 007b8920 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 17865: 008c5bcc 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 17864: 007b88f8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 17865: 008c5ba4 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 17866: 00db078a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 17867: 00787f00 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 17868: 009b7894 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 17867: 00787ed8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 17868: 009b786c 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 17869: 00db0cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 17870: 00323f18 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 17871: 00db0a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 17872: 00db0296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 17873: 0078fa40 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 17873: 0078fa18 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 17874: 00db11a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_TIMERS_INIT_DSTATE │ │ │ │ - 17875: 007e2c38 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 17875: 007e2c10 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 17876: 00d72c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 17877: 00d68384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 17878: 007947cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 17878: 007947a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 17879: 00db0804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 17880: 00293db4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 17881: 00cd69c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lscbx │ │ │ │ 17882: 00db127a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 17883: 007dc334 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 17883: 007dc30c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 17884: 00db10ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 17885: 00d784c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 17886: 00d78900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 17887: 0070c5e8 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 17887: 0070c5c0 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 17888: 004b51dc 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 17889: 00db0cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 17890: 00d643b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 17891: 00db0614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 17892: 00d64bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 17893: 00db1168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 17894: 00db10c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 17895: 00db0e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 17896: 002948dc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 17897: 0028434c 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 17898: 00523b40 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 17899: 008d4f80 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 17900: 009cb978 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 17899: 008d4f58 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 17900: 009cb950 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 17901: 00cc7b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCQP │ │ │ │ 17902: 00db08e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 17903: 00940320 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 17903: 009402f8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 17904: 00c7ed0c 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 17905: 008dc548 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 17906: 008d6808 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 17905: 008dc520 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 17906: 008d67e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 17907: 00db0a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 17908: 00db18e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 17909: 00761ab4 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 17909: 00761a8c 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 17910: 00bc62d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 17911: 002f2a58 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 17912: 0077b188 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 17912: 0077b160 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 17913: 0044f280 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ - 17914: 007623f8 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 17915: 00983470 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 17916: 0098f8ac 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 17914: 007623d0 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 17915: 00983448 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 17916: 0098f884 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 17917: 0026d330 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 17918: 00d6cdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 17919: 00946fc4 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 17920: 0073f358 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 17919: 00946f9c 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 17920: 0073f330 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 17921: 00db0b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 17922: 00cb27c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 17923: 003930c4 316 FUNC GLOBAL DEFAULT 12 adb_poll │ │ │ │ 17924: 00db043e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 17925: 00db06ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 17926: 00d78b90 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 17927: 00db0c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 17928: 00780a3c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 17929: 0096358c 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 17928: 00780a14 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 17929: 00963564 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 17930: 00db0ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 17931: 00db079e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 17932: 00cc298c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_exp │ │ │ │ 17933: 00db141a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 17934: 002e4a6c 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 17935: 00d78340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 17936: 009b32e0 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 17937: 0098be6c 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 17938: 00997fd8 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 17936: 009b32b8 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 17937: 0098be44 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 17938: 00997fb0 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 17939: 002f2214 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 17940: 009bddec 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 17940: 009bddc4 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 17941: 00db1f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 17942: 003cc754 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 17943: 008c8f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 17943: 008c8f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 17944: 00d69f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 17945: 00645b8c 232 FUNC GLOBAL DEFAULT 12 helper_XXINSERTW │ │ │ │ 17946: 00cb1f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 17947: 008e39e0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 17948: 009cab90 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 17947: 008e39b8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 17948: 009cab68 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 17949: 00db1c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 17950: 0092bb4c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 17951: 00997614 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 17950: 0092bb24 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 17951: 009975ec 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 17952: 00d68a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 17953: 00db05f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 17954: 00db08a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 17955: 008e404c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 17956: 0085f184 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 17955: 008e4024 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 17956: 0085f15c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 17957: 00db12ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 17958: 00db1b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 17959: 005774fc 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 17960: 00d7375c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 17961: 004a39e0 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 17962: 0082e460 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 17962: 0082e438 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 17963: 00d6c5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_EVENT │ │ │ │ 17964: 00d69f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 17965: 00db22c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 17966: 00db11f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_SETPROP_DSTATE │ │ │ │ 17967: 00574278 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 17968: 00db1d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 17969: 009c46c4 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 17970: 00901f5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 17971: 00827670 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 17969: 009c469c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 17970: 00901f34 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 17971: 00827648 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 17972: 00d6ad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 17973: 00d7763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 17974: 00db2384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 17975: 004fa178 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 17976: 00da76d0 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 17977: 00db1c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 17978: 00db106c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 17979: 00959cf8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 17980: 0091491c 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 17979: 00959cd0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 17980: 009148f4 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 17981: 00db053e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 17982: 0032559c 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 17983: 008cb9d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 17983: 008cb9b0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 17984: 002ebd4c 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 17985: 00281fd4 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 17986: 00cd49c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDGQ │ │ │ │ 17987: 00db021e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17988: 00c848f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 17989: 00db12c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 17990: 0040434c 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 17991: 0057c5d8 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 17992: 00d64450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 17993: 008c61e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 17994: 007469d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 17993: 008c61c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 17994: 007469ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 17995: 00db2330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 17996: 00864cfc 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 17997: 00927640 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 17998: 0073b534 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 17996: 00864cd4 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 17997: 00927618 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 17998: 0073b50c 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 17999: 00cca6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxddp │ │ │ │ - 18000: 00768fe0 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18001: 0099f108 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18000: 00768fb8 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 18001: 0099f0e0 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18002: 00d6fe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18003: 00ccd330 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcpsgn │ │ │ │ 18004: 00db1d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18005: 00db0420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18006: 009c2fec 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18006: 009c2fc4 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18007: 00dafeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18008: 00d6bff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18009: 00759a44 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18009: 00759a1c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18010: 00db115a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18011: 00db1528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18012: 008081b0 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18012: 00808188 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18013: 00d6bbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18014: 00d6d5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18015: 00db20d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18016: 00d68654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18017: 008c90fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18017: 008c90d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18018: 004676ac 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18019: 00d69f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18020: 00d6a194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18021: 00db05aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18022: 002a2284 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18023: 00d65f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18024: 00d733ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18025: 005c8720 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 18026: 00796ff4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18027: 00991904 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18026: 00796fcc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 18027: 009918dc 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18028: 00d6e2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 18029: 00719510 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 18029: 007194e8 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18030: 00daffcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18031: 00d759fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18032: 00cc3250 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUBS │ │ │ │ - 18033: 00966064 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18033: 0096603c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18034: 00d72c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18035: 00339320 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18036: 005b4408 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18037: 00db16ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18038: 00d7b3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 18039: 00d6649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 18040: 0077f5d8 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 18040: 0077f5b0 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18041: 00d7a1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18042: 00db12de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18043: 00daffd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18044: 00d72510 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18045: 00db02aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18046: 00917e7c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18046: 00917e54 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18047: 005e54f8 136 FUNC GLOBAL DEFAULT 12 ppc4xx_ahb_init │ │ │ │ 18048: 00db1ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18049: 002a7d88 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18050: 00d7b7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18051: 008daa90 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18051: 008daa68 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18052: 004651a0 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18053: 00cd23a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidu │ │ │ │ 18054: 005b0bb0 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18055: 00db073c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18056: 00920878 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18056: 00920850 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18057: 00d9ef80 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18058: 005d2fa0 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18059: 00db1454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18060: 00db081a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18061: 00db0488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18062: 0051297c 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18063: 00cd231c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidz │ │ │ │ 18064: 00285534 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18065: 00d72b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18066: 0086d764 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18066: 0086d73c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18067: 0029edec 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18068: 00d73c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18069: 00990b7c 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18070: 00aeabf0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18071: 00995ea0 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18072: 007e5ad4 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18069: 00990b54 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18070: 00aeabd0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18071: 00995e78 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18072: 007e5aac 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18073: 00281340 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18074: 00db1040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18075: 005834dc 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18076: 009b1fbc 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18076: 009b1f94 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18077: 00d72704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18078: 00d709c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18079: 0028baf0 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18080: 0028492c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18081: 0040b798 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18082: 00d6d768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18083: 00d8d798 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 18084: 00d7715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18085: 00cc0cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEHX │ │ │ │ 18086: 00daff94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18087: 002a0e18 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18088: 00535f64 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18089: 00d6b9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18090: 00990b04 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18091: 006ec254 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18090: 00990adc 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18091: 006ec22c 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18092: 00d72924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18093: 00db17c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18094: 00d7719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18095: 004fca68 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18096: 00d6640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18097: 00d7357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18098: 0055334c 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18099: 0055b6b8 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ 18100: 00647bf4 784 FUNC GLOBAL DEFAULT 12 helper_bcdcfsq │ │ │ │ - 18101: 008252c8 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18101: 008252a0 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18102: 00dafd83 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18103: 00628dac 160 FUNC GLOBAL DEFAULT 12 helper_FSUB │ │ │ │ 18104: 00db047e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18105: 00d721f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18106: 00506110 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18107: 00533c3c 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ 18108: 00619d74 8700 FUNC GLOBAL DEFAULT 12 powerpc_excp │ │ │ │ - 18109: 007dc540 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18109: 007dc518 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18110: 00db1b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18111: 00d6bc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18112: 00d66958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 18113: 007175b4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18114: 008ae2d0 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18113: 0071758c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 18114: 008ae2a8 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18115: 0032ba74 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18116: 007d776c 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18116: 007d7744 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18117: 003834f4 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18118: 00db10f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18119: 0053137c 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18120: 00556058 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18121: 00d741dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18122: 009280fc 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18122: 009280d4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 18123: 004f32a8 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18124: 0095238c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18124: 00952364 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18125: 00d65ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 18126: 0094fc3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18127: 008e11c4 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18126: 0094fc14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18127: 008e119c 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18128: 003700e4 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18129: 00293524 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18130: 00d6a104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18131: 0094bc30 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18131: 0094bc08 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18132: 00648cec 4 FUNC GLOBAL DEFAULT 12 helper_vncipher │ │ │ │ 18133: 00db2228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18134: 004b7368 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18135: 003839bc 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18136: 00c7daa8 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18137: 006c80d0 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18137: 006c80a8 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18138: 00db08f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18139: 00db1e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18140: 00d7700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18141: 00db0886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18142: 00d720f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18143: 00d69020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18144: 00cb5ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18145: 0043ad38 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18146: 00db18f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18147: 004041e0 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18148: 002a3948 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18149: 008c9494 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18149: 008c946c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18150: 00db03ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18151: 00d746ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18152: 00d78520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18153: 0093bd18 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18153: 0093bcf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18154: 00db006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18155: 002938f0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18156: 0095b9b4 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18157: 008a3e94 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18156: 0095b98c 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18157: 008a3e6c 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18158: 00d68634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18159: 00d78b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18160: 00981478 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18160: 00981450 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18161: 00d71ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18162: 00d6bc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18163: 00965654 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18163: 0096562c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18164: 00528dd0 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18165: 0038f4b8 288 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18166: 00999ab4 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 18167: 0073bf64 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18168: 009cae38 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18169: 008d0d34 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18166: 00999a8c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18167: 0073bf3c 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 18168: 009cae10 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18169: 008d0d0c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18170: 002e8ba0 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18171: 00d706bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_EVENT │ │ │ │ 18172: 00db13f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18173: 004674f4 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18174: 00db16ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18175: 00d7413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18176: 007fc2a0 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18176: 007fc278 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18177: 00c7dd1c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 18178: 00868708 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18178: 008686e0 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18179: 005d3064 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18180: 00995db0 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18180: 00995d88 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18181: 00cb35b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18182: 00cd37bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRND │ │ │ │ 18183: 00db20d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18184: 003ea46c 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18185: 002e888c 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18186: 00d6ba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18187: 007ae86c 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18187: 007ae844 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18188: 00db1e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18189: 002fed44 116 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18190: 00db04ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18191: 002e4cb8 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18192: 007b9e18 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18193: 0081096c 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18194: 00757744 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18195: 008f9310 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18192: 007b9df0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18193: 00810944 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18194: 0075771c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18195: 008f92e8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 18196: 00cc9d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxws │ │ │ │ - 18197: 007acbbc 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18197: 007acb94 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18198: 00337974 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18199: 00db00d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18200: 002571f4 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18201: 00db032c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18202: 00db0f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18203: 00d65494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ 18204: 00cc7c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUB │ │ │ │ 18205: 0062311c 280 FUNC GLOBAL DEFAULT 12 helper_DQUAIQ │ │ │ │ - 18206: 008fa138 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18207: 00810d84 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18206: 008fa110 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18207: 00810d5c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18208: 00d64eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18209: 00903c7c 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18209: 00903c54 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18210: 00d6d8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18211: 00d7aab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18212: 00950610 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18212: 009505e8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18213: 0052ad7c 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18214: 00d77f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18215: 00db18fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 18216: 004f5484 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18217: 00d7b3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18218: 006e57d4 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18218: 006e57ac 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18219: 00db0496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18220: 00d6fd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18221: 006d35a8 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18222: 008fab50 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18221: 006d3580 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18222: 008fab28 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18223: 00d6f664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18224: 00d7728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18225: 0096ede4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18225: 0096edbc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18226: 00d78d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18227: 00d662cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18228: 00db01a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18229: 00d79a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 18230: 00790b74 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 18230: 00790b4c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18231: 00db1dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18232: 00d64ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18233: 0028b720 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18234: 002e5064 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18235: 0092fa34 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18235: 0092fa0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18236: 004b71ec 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18237: 00d7a9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18238: 006a60a0 224 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ - 18239: 009aaeec 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18238: 006a6078 224 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ + 18239: 009aaec4 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ 18240: 00ccd1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdtrunc │ │ │ │ - 18241: 008f39b0 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18242: 0091cfb4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18241: 008f3988 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18242: 0091cf8c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18243: 00db0490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18244: 00995ac8 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18244: 00995aa0 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18245: 00db02f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18246: 00d7ae24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18247: 008e0b40 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18248: 008c7ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18249: 00921d8c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18247: 008e0b18 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18248: 008c7e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18249: 00921d64 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18250: 003ff5d0 56 FUNC GLOBAL DEFAULT 12 etsec_miim_link_status │ │ │ │ 18251: 005dadcc 32 FUNC GLOBAL DEFAULT 12 helper_booke_set_eplc │ │ │ │ 18252: 00464d90 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18253: 00c7ec40 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18254: 0079f540 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18254: 0079f518 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18255: 00d71ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18256: 00572e20 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18257: 00cb48c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18258: 005fb938 9592 FUNC GLOBAL DEFAULT 12 vof_client_call │ │ │ │ 18259: 004aa234 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18260: 00db0736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 18261: 0073bc98 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 18261: 0073bc70 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18262: 00cc9238 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspi │ │ │ │ 18263: 00d6a974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18264: 00552268 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ - 18265: 006e71a0 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18265: 006e7178 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18266: 002ae654 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18267: 00db07b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18268: 005232a8 28 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18269: 002c5834 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18270: 00d66e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18271: 0075711c 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18272: 008da610 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18271: 007570f4 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18272: 008da5e8 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18273: 00d76158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18274: 00db1ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18275: 00cb352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18276: 00d7462c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18277: 002eb99c 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18278: 00c7de08 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18279: 003701cc 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 18280: 00dafd5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 18281: 0057c4b8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 18282: 005451e4 20 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 18283: 00d64cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 18284: 005810ec 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 18285: 00291988 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 18286: 00db0ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ - 18287: 0069e35c 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ + 18287: 0069e334 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ 18288: 00d66d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18289: 00db17d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ - 18290: 0069e3c8 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ + 18290: 0069e3a0 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ 18291: 00db038c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18292: 00db05bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18293: 008b96c8 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18294: 0081e3c4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18293: 008b96a0 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18294: 0081e39c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18295: 00db20c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18296: 00d6e6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18297: 00db1a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18298: 00db1d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18299: 00db07cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18300: 004d0d14 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18301: 0045013c 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18302: 00d77c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18303: 0094b240 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 18304: 00743ed8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 18303: 0094b218 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18304: 00743eb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18305: 00d66d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18306: 00471f24 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18307: 00543f0c 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18308: 00d674d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18309: 00d78f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_DSI_EVENT │ │ │ │ 18310: 00d690e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18311: 00d6f3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18312: 00cc32d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUHS │ │ │ │ - 18313: 0093d364 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18313: 0093d33c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18314: 00d5dcf8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18315: 005dac38 372 FUNC GLOBAL DEFAULT 12 helper_440_tlbre │ │ │ │ 18316: 00db1a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18317: 008051b8 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 18318: 0070fbb0 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 18317: 00805190 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18318: 0070fb88 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18319: 00d68e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18320: 00d785b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 18321: 0098c7e4 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18321: 0098c7bc 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18322: 005445c0 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18323: 003fd5c0 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18324: 00954080 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18324: 00954058 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18325: 00cb229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18326: 00d6f8d4 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 18327: 0080f734 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18328: 008880ec 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18329: 008f1218 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18327: 0080f70c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18328: 008880c4 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18329: 008f11f0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18330: 0032b8d8 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18331: 00d7a7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18332: 00b869a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18332: 00b86980 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18333: 00d6f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18334: 00d6f494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18335: 00523680 216 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18336: 00db0a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18337: 00d71c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18338: 007b1684 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18338: 007b165c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18339: 0055b264 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18340: 00db0802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18341: 00296d10 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18342: 00d64130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18343: 00cb1a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18344: 009c97c8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18345: 00810380 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 18346: 00788cbc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 18344: 009c97a0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18345: 00810358 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18346: 00788c94 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18347: 00d5de60 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18348: 00464028 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18349: 00d69e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18350: 0093c220 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18350: 0093c1f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ 18351: 003ff7bc 984 FUNC GLOBAL DEFAULT 12 etsec_walk_tx_ring │ │ │ │ - 18352: 008fbb84 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 18353: 006ef880 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 18354: 0070d048 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 18352: 008fbb5c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18353: 006ef858 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 18354: 0070d020 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18355: 00db0a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18356: 00cc9afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpi │ │ │ │ - 18357: 00b2b0d4 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18357: 00b2b0b4 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18358: 00462534 28 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18359: 00d6d2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18360: 00d75034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18361: 00d6e478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18362: 00634aa4 304 FUNC GLOBAL DEFAULT 12 helper_xscvqpudz │ │ │ │ 18363: 00db234a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18364: 008a3678 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18364: 008a3650 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18365: 00d6ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18366: 00d7bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18367: 009048ac 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18368: 00948ba4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18367: 00904884 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18368: 00948b7c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18369: 00d6fa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18370: 0099c4fc 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18370: 0099c4d4 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18371: 00cc86e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpspn │ │ │ │ 18372: 00512b00 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18373: 00da8824 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18374: 00d8d7a0 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18375: 002ecd74 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18376: 00db0a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18377: 00d65d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18378: 007db71c 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18378: 007db6f4 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18379: 00db1250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_STUFF_DSTATE │ │ │ │ 18380: 00d6cf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18381: 00db04ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18382: 00dafd44 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18383: 00754ac0 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18384: 008e64d4 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18383: 00754a98 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18384: 008e64ac 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18385: 00c7d4d8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18386: 005350d0 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18387: 00906034 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18388: 00977590 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18387: 0090600c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18388: 00977568 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18389: 00d77e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18390: 00d6c4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_NOBUS_EVENT │ │ │ │ - 18391: 00805b9c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18392: 00978328 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18393: 009a2248 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18391: 00805b74 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18392: 00978300 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18393: 009a2220 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18394: 00565240 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18395: 00db04bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18396: 003163ec 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18397: 00db14b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ 18398: 005dadac 12 FUNC GLOBAL DEFAULT 12 helper_440_tlbsx │ │ │ │ - 18399: 008e741c 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18399: 008e73f4 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18400: 00439dc8 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18401: 00d6d8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18402: 004b5b10 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18403: 00900088 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18403: 00900060 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18404: 00cb019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18405: 00d65d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18406: 0075118c 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18406: 00751164 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18407: 00db183e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18408: 009be724 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18409: 00935e98 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18408: 009be6fc 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18409: 00935e70 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18410: 00cc7870 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCSP │ │ │ │ 18411: 00db0c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18412: 00db15a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18413: 00cb34a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18414: 00db0a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18415: 00db1298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ 18416: 00d703cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_EVENT │ │ │ │ - 18417: 0082969c 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18417: 00829674 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18418: 00db1d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18419: 00d6d098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18420: 0081e8c0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18421: 008d405c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18420: 0081e898 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18421: 008d4034 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18422: 00d7591c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18423: 0036fe38 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18424: 0063067c 80 FUNC GLOBAL DEFAULT 12 helper_xscmpuqp │ │ │ │ - 18425: 007adfc0 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18426: 008aa4fc 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18425: 007adf98 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18426: 008aa4d4 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18427: 00db12a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18428: 00992604 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18428: 009925dc 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18429: 00d7b7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18430: 00d67eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18431: 005ca0b0 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18432: 002919c8 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18433: 00d6c320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18434: 00c7dfac 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18435: 00db1fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18436: 003fd8e0 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18437: 00525420 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18438: 00db0aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18439: 006db4f0 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18439: 006db4c8 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18440: 00db14a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18441: 00db0e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18442: 00902070 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18442: 00902048 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18443: 00db151a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 18444: 00cc23e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_comp │ │ │ │ - 18445: 007e15cc 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18445: 007e15a4 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18446: 00db1e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18447: 00721724 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18447: 007216fc 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18448: 00dafff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18449: 00db2854 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18450: 00db1334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18451: 0043e730 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18452: 002970b4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18453: 00d7ab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18454: 00da87b0 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18455: 00d71d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18456: 0098df18 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18456: 0098def0 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18457: 00d67d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18458: 006b5ef4 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ - 18459: 006ae578 748 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ - 18460: 006ad41c 16 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ + 18458: 006b5ecc 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18459: 006ae550 748 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ + 18460: 006ad3f4 16 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ 18461: 00d6f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18462: 00cc2254 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRTS │ │ │ │ 18463: 00db102c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18464: 005ced44 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18465: 00db133a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 18466: 008d6db0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18466: 008d6d88 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18467: 00db13d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18468: 00db1a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18469: 004f9f6c 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 18470: 0073f6a8 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 18470: 0073f680 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ 18471: 0063430c 268 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxws │ │ │ │ - 18472: 007a8a34 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18472: 007a8a0c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18473: 0044b70c 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18474: 00523570 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18475: 00649c50 36 FUNC GLOBAL DEFAULT 12 helper_icbiep │ │ │ │ 18476: 00cb142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ 18477: 0061ea48 68 FUNC GLOBAL DEFAULT 12 store_40x_sler │ │ │ │ - 18478: 009bb114 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18479: 00810e98 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 18480: 0071892c 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 18478: 009bb0ec 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18479: 00810e70 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18480: 00718904 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 18481: 00d8d590 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 18482: 00db1382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 18483: 00d77c5c 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 18484: 00db0aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 18485: 00b868c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 18486: 00912208 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 18487: 00946e3c 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 18485: 00b868a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 18486: 009121e0 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 18487: 00946e14 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 18488: 00d6bdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 18489: 00d6a764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 18490: 0077d1b4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 18491: 009973dc 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 18490: 0077d18c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 18491: 009973b4 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 18492: 00db2184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 18493: 00952330 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 18493: 00952308 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 18494: 00581074 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 18495: 00db1184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_WRITE_DSTATE │ │ │ │ 18496: 00d7463c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 18497: 00d79114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_SET_EVENT │ │ │ │ 18498: 00d7abb4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 18499: 00db1574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 18500: 00cb0118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 18501: 00d7439c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 18502: 007e26e8 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 18502: 007e26c0 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 18503: 003762cc 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 18504: 00d7412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 18505: 00d6ab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 18506: 004b5c48 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 18507: 0098eb54 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 18507: 0098eb2c 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 18508: 00d6c2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 18509: 007dc3b4 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 18509: 007dc38c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 18510: 00545f34 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 18511: 00db21bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 18512: 00d7969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 18513: 00db0eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 18514: 00db1982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 18515: 00db0600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 18516: 00337aa8 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 18517: 00d779dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 18518: 00b98e70 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 18518: 00b98e50 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 18519: 00431c60 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 18520: 00d6d148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ - 18521: 006a4440 240 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ + 18521: 006a4418 240 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ 18522: 00d6de48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 18523: 003c7718 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 18524: 00db11b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_START_DSTATE │ │ │ │ 18525: 00db155e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 18526: 0064adc4 132 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_unaligned_access │ │ │ │ 18527: 0063e400 100 FUNC GLOBAL DEFAULT 12 helper_VPRTYBQ │ │ │ │ - 18528: 0079795c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 18528: 00797934 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 18529: 00407b00 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 18530: 0028b808 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 18531: 00db0302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 18532: 00cbea80 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 18533: 00db0882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 18534: 007a0390 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 18534: 007a0368 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 18535: 00db1652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 18536: 00db0ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 18537: 00912140 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 18538: 00968174 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 18539: 007a7fd4 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 18540: 0094f160 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 18537: 00912118 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 18538: 0096814c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 18539: 007a7fac 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 18540: 0094f138 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 18541: 0043df50 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 18542: 00db220c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 18543: 00db19c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 18544: 0029b368 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 18545: 009b5d64 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 18546: 00759658 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 18545: 009b5d3c 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 18546: 00759630 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 18547: 002c571c 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 18548: 007c1af8 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 18549: 00900500 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 18548: 007c1ad0 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 18549: 009004d8 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 18550: 00d79b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 18551: 0073e7c0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 18552: 00aeb518 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 18553: 009a1630 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 18551: 0073e798 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 18552: 00aeb4f8 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 18553: 009a1608 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 18554: 00cc9b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwdp │ │ │ │ 18555: 00db0dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 18556: 00d722d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 18557: 008c0758 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 18557: 008c0730 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 18558: 00d67000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 18559: 00d78650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 18560: 0090daa0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 18560: 0090da78 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 18561: 00d7bcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 18562: 0056be98 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 18563: 008f0628 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 18563: 008f0600 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 18564: 00db025a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 18565: 00db0b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 18566: 00281448 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 18567: 00d71f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 18568: 00d75e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 18569: 005da9b8 640 FUNC GLOBAL DEFAULT 12 helper_440_tlbwe │ │ │ │ 18570: 00cb13a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 18571: 00db0870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 18572: 0051c68c 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 18573: 0028dc34 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 18574: 00db0f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 18575: 0055dd34 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 18576: 00d66b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ 18577: 00cc0784 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPMSUMD │ │ │ │ - 18578: 00922a48 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 18578: 00922a20 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 18579: 00d6f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 18580: 00d7a378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 18581: 00902014 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18581: 00901fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18582: 00db07a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 18583: 00db1b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 18584: 00db0c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 18585: 008e2ad4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 18585: 008e2aac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 18586: 00d6baf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 18587: 005dadec 32 FUNC GLOBAL DEFAULT 12 helper_booke_set_epsc │ │ │ │ - 18588: 0076200c 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 18588: 00761fe4 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 18589: 00d67fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 18590: 00742028 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 18590: 00742000 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ 18591: 00624d50 504 FUNC GLOBAL DEFAULT 12 helper_DDEDPDQ │ │ │ │ - 18592: 00837da8 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 18593: 008d8674 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 18592: 00837d80 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 18593: 008d864c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 18594: 00da7682 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 18595: 00d64d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 18596: 00439f3c 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 18597: 00d637e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 18598: 002974bc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 18599: 00db0f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 18600: 00d72d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 18601: 00d740cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 18602: 00924088 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 18603: 006ccdb0 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 18602: 00924060 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 18603: 006ccd88 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 18604: 00db1fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 18605: 00731714 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 18605: 007316ec 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 18606: 00d7423c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 18607: 00d7474c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 18608: 00d6627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 18609: 005ab110 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 18610: 00d73dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 18611: 00d72d74 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 18612: 00d6dd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 18613: 00db1e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 18614: 002f3180 4 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 18615: 00d7a298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 18616: 0028542c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 18617: 008c06a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 18617: 008c0678 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 18618: 005cf150 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 18619: 00daff58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 18620: 00537b80 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 18621: 007dd0b8 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 18621: 007dd090 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 18622: 00db285e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 18623: 00db0b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 18624: 003ea3d4 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 18625: 00281228 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 18626: 00db285c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 18627: 0099220c 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 18627: 009921e4 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 18628: 00d75cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 18629: 00d67234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 18630: 00537974 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 18631: 00d66ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 18632: 00db05e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 18633: 00297f3c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 18634: 0072cd54 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 18634: 0072cd2c 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 18635: 00d9e968 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 18636: 002915e4 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 18637: 00db03f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 18638: 0077a3b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 18638: 0077a390 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 18639: 00283dc8 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 18640: 00db1e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ - 18641: 0077fc08 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 18641: 0077fbe0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 18642: 0063e070 52 FUNC GLOBAL DEFAULT 12 helper_CMPB │ │ │ │ 18643: 00d724f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 18644: 009022f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 18644: 009022cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 18645: 00d76a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 18646: 00db28d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 18647: 00cc47f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDDP │ │ │ │ 18648: 00daff56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 18649: 009a1074 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 18649: 009a104c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 18650: 00cb0094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 18651: 00d7789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 18652: 00db0b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 18653: 005a0adc 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 18654: 00d68264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 18655: 0029a960 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 18656: 009874c0 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 18656: 00987498 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 18657: 00437bd8 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 18658: 00d64fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 18659: 0043b8cc 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 18660: 00db11aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_SET_TB_CLK_DSTATE │ │ │ │ - 18661: 009c74f0 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 18661: 009c74c8 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 18662: 0027f46c 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 18663: 0033abe4 100 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 18664: 00dafe5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 18665: 009a2114 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 18665: 009a20ec 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 18666: 00db0c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 18667: 00d6a904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 18668: 009ad194 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 18668: 009ad16c 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 18669: 00db236a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 18670: 008d452c 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 18670: 008d4504 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 18671: 00d75cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 18672: 0081f3b4 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 18672: 0081f38c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 18673: 0043ddb4 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 18674: 00846080 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 18674: 00846058 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 18675: 00d6e2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 18676: 0029a314 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 18677: 008c8468 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 18678: 0077d784 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ - 18679: 007326e0 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 18677: 008c8440 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 18678: 0077d75c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 18679: 007326b8 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 18680: 00c7d268 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 18681: 00db0238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 18682: 00c7de4c 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 18683: 00db03e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 18684: 00db00b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 18685: 008b8ee8 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 18686: 00904440 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 18685: 008b8ec0 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 18686: 00904418 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 18687: 00d68fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 18688: 002fecf8 76 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 18689: 00db1edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 18690: 008ab014 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 18690: 008aafec 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 18691: 00db1dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 18692: 005102d0 2288 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 18693: 00dafeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 18694: 00db149a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 18695: 00db2290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 18696: 00d72b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 18697: 00937c0c 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 18697: 00937be4 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 18698: 0032d4ec 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 18699: 00db1a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 18700: 00db068a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ 18701: 005d65ac 360 FUNC GLOBAL DEFAULT 12 ppcmas_tlb_check │ │ │ │ - 18702: 007f0c38 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 18702: 007f0c10 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 18703: 00db0f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 18704: 00707eac 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 18704: 00707e84 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 18705: 00cc0a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESD │ │ │ │ 18706: 00d63828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 18707: 00db1e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 18708: 00d6f2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 18709: 0056e974 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 18710: 00dafd64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 18711: 00928fac 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 18711: 00928f84 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 18712: 00cca1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxdsp │ │ │ │ - 18713: 008df564 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 18713: 008df53c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 18714: 00cb1324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 18715: 00db07ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 18716: 00297fe8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 18717: 00563014 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 18718: 007c0e1c 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 18718: 007c0df4 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 18719: 00cc5c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUBM │ │ │ │ 18720: 00db113c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 18721: 00d7429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 18722: 00cc0a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESQ │ │ │ │ 18723: 00db1b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 18724: 00d71610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 18725: 00db2040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 18726: 00530fec 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 18727: 003259e4 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 18728: 00db13b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 18729: 00539ee8 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 18730: 007b55b8 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 18730: 007b5590 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 18731: 002ea418 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 18732: 00db19ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 18733: 00db0e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 18734: 00d71900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 18735: 00cd6414 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu40 │ │ │ │ 18736: 00db1556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 18737: 0056b494 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 18738: 00526f4c 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 18739: 007459c0 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 18739: 00745998 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 18740: 006420a8 228 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_exp │ │ │ │ - 18741: 007f4294 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 18742: 009442dc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 18741: 007f426c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 18742: 009442b4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 18743: 004b957c 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ 18744: 005da57c 568 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_hi │ │ │ │ - 18745: 009123b8 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 18745: 00912390 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 18746: 00cbffc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUQM │ │ │ │ 18747: 00c7ec70 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 18748: 00d6ce68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 18749: 004076b8 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 18750: 005d1874 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 18751: 00d737cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 18752: 00725be4 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 18752: 00725bbc 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 18753: 00d79aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 18754: 0043d310 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 18755: 00d5dea8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 18756: 00d680c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 18757: 00950d08 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 18757: 00950ce0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 18758: 00c7d928 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 18759: 00d78760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 18760: 00b9d8fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 18760: 00b9d8dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 18761: 00db1e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 18762: 00db0c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 18763: 00d6d0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 18764: 0073da88 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 18764: 0073da60 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 18765: 00d74ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 18766: 00db192a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 18767: 00965a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 18767: 00965a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 18768: 006405b4 48 FUNC GLOBAL DEFAULT 12 helper_vclzlsbb │ │ │ │ - 18769: 00768ef8 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 18769: 00768ed0 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 18770: 00d794cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 18771: 00d7773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 18772: 00d72180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 18773: 009cb2e0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 18774: 0084e0c0 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 18773: 009cb2b8 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 18774: 0084e098 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 18775: 00db1e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 18776: 00762a20 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 18776: 007629f8 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 18777: 00d73e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 18778: 00db1b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 18779: 0077e34c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 18779: 0077e324 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 18780: 00d733fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 18781: 00d775cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 18782: 00db1502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 18783: 00966230 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 18783: 00966208 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 18784: 00db1702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 18785: 00d7968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 18786: 00d65fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 18787: 00d736ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 18788: 00d70a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 18789: 00d6cfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 18790: 00d65444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 18791: 006f77b8 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 18791: 006f7790 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 18792: 002f24c0 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 18793: 0058a7a0 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 18794: 005aade8 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 18795: 003883e0 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 18796: 00db0340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 18797: 005bda54 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 18798: 009c9b60 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 18798: 009c9b38 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 18799: 00d783a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 18800: 00db1d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 18801: 009213f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 18802: 0069da3c 124 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ - 18803: 009a7944 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 18801: 009213c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 18802: 0069da14 124 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ + 18803: 009a791c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 18804: 00d777ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ 18805: 00cc0994 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUD │ │ │ │ - 18806: 00805920 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 18807: 0073d878 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 18806: 008058f8 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 18807: 0073d850 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 18808: 00db0154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 18809: 00cc0d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEWX │ │ │ │ 18810: 00db1438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 18811: 00d66040 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 18812: 00d5dc70 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 18813: 00c7d4f0 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 18814: 00d74f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 18815: 00531aa8 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 18816: 003c9da8 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 18817: 00d718d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ - 18818: 0077dd9c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 18818: 0077dd74 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 18819: 00cc0910 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUQ │ │ │ │ - 18820: 00723ed8 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 18820: 00723eb0 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 18821: 00d72c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 18822: 00913878 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 18822: 00913850 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 18823: 00dafdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 18824: 007ef958 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 18825: 008ed478 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 18824: 007ef930 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 18825: 008ed450 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 18826: 002a3708 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 18827: 008d8f5c 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 18827: 008d8f34 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 18828: 005a7004 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 18829: 00628d0c 160 FUNC GLOBAL DEFAULT 12 helper_FADDS │ │ │ │ - 18830: 0077d854 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 18830: 0077d82c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 18831: 00db16d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 18832: 00969fe0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 18832: 00969fb8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 18833: 005a0a10 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 18834: 00d741ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 18835: 00db0756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 18836: 00628a8c 240 FUNC GLOBAL DEFAULT 12 helper_FRSQRTE │ │ │ │ 18837: 0026ccb8 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 18838: 00db1daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 18839: 00d7020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_WRITE_EVENT │ │ │ │ 18840: 00d7bbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 18841: 00db0aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 18842: 009c4998 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 18842: 009c4970 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 18843: 00d646e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 18844: 007454dc 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 18844: 007454b4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 18845: 00db0792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 18846: 00d68ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 18847: 00d78d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 18848: 003822a0 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 18849: 0058e290 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 18850: 00d783d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 18851: 00db125e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_DSTATE │ │ │ │ - 18852: 009c3cd0 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 18852: 009c3ca8 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 18853: 004b5668 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 18854: 00d675f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 18855: 00d78600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 18856: 00d7420c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 18857: 009ccc10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 18857: 009ccbe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 18858: 00d6f334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 18859: 00d6e688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 18860: 00d79cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 18861: 00732de8 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 18862: 009352ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 18861: 00732dc0 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 18862: 009352c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 18863: 00298098 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 18864: 00ccea64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzlsbb │ │ │ │ 18865: 00546148 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 18866: 00d71420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 18867: 00994610 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 18868: 00814fc0 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 18869: 009ab2f8 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 18867: 009945e8 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 18868: 00814f98 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 18869: 009ab2d0 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 18870: 00d6e128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 18871: 00dafe90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 18872: 00537298 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 18873: 0093c27c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 18873: 0093c254 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 18874: 00535af0 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 18875: 00403944 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 18876: 00d7774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 18877: 00999fe4 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 18877: 00999fbc 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 18878: 00db161a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 18879: 00b92284 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ + 18879: 00b92264 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ 18880: 0032aca0 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 18881: 002a93c4 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 18882: 0096ab70 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 18883: 00b9d8b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 18884: 00732ed0 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 18882: 0096ab48 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 18883: 00b9d894 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 18884: 00732ea8 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 18885: 00db0c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 18886: 00d66cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 18887: 00d672f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 18888: 00797b1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 18889: 009210b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 18890: 008c7384 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 18891: 0094b3c4 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 18888: 00797af4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 18889: 0092108c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 18890: 008c735c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 18891: 0094b39c 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 18892: 00d638e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 18893: 00d663cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 18894: 00d74d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 18895: 00db2182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 18896: 0056e520 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 18897: 00d6d4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 18898: 00d7800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 18899: 002f558c 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 18900: 0099e230 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 18900: 0099e208 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 18901: 00db1ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 18902: 00d6509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 18903: 00c7e96c 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 18904: 0053a4a8 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 18905: 00338e68 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 18906: 00d6e148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 18907: 0069e06c 96 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ - 18908: 00718fc8 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 18909: 007f0588 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 18907: 0069e044 96 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ + 18908: 00718fa0 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 18909: 007f0560 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 18910: 00db0068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 18911: 00db1408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 18912: 00d6968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 18913: 00d6b550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 18914: 00d716c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 18915: 00591310 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 18916: 0027ef0c 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 18917: 00d78510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 18918: 00db1302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 18919: 00990a28 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 18920: 00737ab4 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 18919: 00990a00 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 18920: 00737a8c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 18921: 005405e8 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 18922: 005da7b4 504 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_lo │ │ │ │ 18923: 00d6d298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 18924: 008c0edc 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 18924: 008c0eb4 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 18925: 00563e54 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 18926: 00db0382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 18927: 00db034e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 18928: 00d65680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 18929: 00d68304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 18930: 00bc61bc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 18931: 00d776ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 18932: 00d69030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 18933: 00d75abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 18934: 008651a0 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 18934: 00865178 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 18935: 00d6a994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 18936: 00db1414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 18937: 0071d0e4 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 18937: 0071d0bc 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 18938: 005a5cc0 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 18939: 008cfb6c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 18940: 00835d54 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 18939: 008cfb44 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 18940: 00835d2c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 18941: 0032c214 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 18942: 00c77630 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 18943: 00977aa8 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 18944: 009a2f68 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 18943: 00977a80 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 18944: 009a2f40 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 18945: 00492c00 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ 18946: 00cd273c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwu │ │ │ │ 18947: 00cd66a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_pidr │ │ │ │ - 18948: 0093c7e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 18948: 0093c7b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 18949: 00d5e0c4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 18950: 00d67d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 18951: 002544a4 44 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 18952: 00db1722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 18953: 00c7e62c 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 18954: 00db0b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 18955: 00d67b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 18956: 00702acc 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 18956: 00702aa4 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 18957: 00d6e6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 18958: 008c77d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 18958: 008c77ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 18959: 00d69100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 18960: 00762a0c 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 18960: 007629e4 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 18961: 00537468 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 18962: 00d6f634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ 18963: 00cd26b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwz │ │ │ │ - 18964: 00996364 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 18964: 0099633c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 18965: 00d7378c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 18966: 00c654f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 18967: 00db14ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 18968: 00d78300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 18969: 00d6aba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 18970: 0074a7d4 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 18971: 0077e044 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 18972: 0099e6a0 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 18973: 008fffd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 18970: 0074a7ac 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 18971: 0077e01c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 18972: 0099e678 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 18973: 008fffa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 18974: 00d73bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 18975: 0052bb28 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 18976: 00d6f484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 18977: 00db0ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 18978: 00d67cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 18979: 00910bf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 18979: 00910bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 18980: 00db01a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 18981: 00db052c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 18982: 00db142a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 18983: 00dafe68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 18984: 008c8d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 18984: 008c8ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 18985: 00d74df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 18986: 00d64350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 18987: 00db06f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 18988: 00281a98 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 18989: 00db0ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 18990: 00d6dc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 18991: 005ccc98 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 18992: 00db195a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 18993: 009c54a8 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 18993: 009c5480 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 18994: 00cc5da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHM │ │ │ │ 18995: 002e3bf0 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 18996: 00c7e3dc 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 18997: 0082137c 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 18997: 00821354 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 18998: 00d63988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 18999: 00d78b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19000: 00d79064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_SET_EVENT │ │ │ │ - 19001: 008c0cf4 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19001: 008c0ccc 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19002: 005388fc 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19003: 008a767c 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19003: 008a7654 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ 19004: 00cd2ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHS │ │ │ │ - 19005: 009d36d4 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19005: 009d36ac 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19006: 00d7331c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19007: 007cfa5c 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 19008: 0077cd98 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 19007: 007cfa34 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19008: 0077cd70 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19009: 0027f080 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 19010: 00811a7c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19010: 00811a54 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19011: 00d688d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19012: 0058925c 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19013: 00d5dd78 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19014: 00d6f5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19015: 0085fef0 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19015: 0085fec8 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19016: 00d6b410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19017: 0095f5cc 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19017: 0095f5a4 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19018: 00323b38 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19019: 00d72894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19020: 00dafd46 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19021: 00db0422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 19022: 007890dc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19023: 009b71bc 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 19024: 0073c56c 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 19025: 00787154 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 19022: 007890b4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 19023: 009b7194 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19024: 0073c544 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 19025: 0078712c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19026: 00cc3358 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUWS │ │ │ │ 19027: 00d7af10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19028: 00db1bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 19029: 00720844 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 19029: 0072081c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19030: 00d7671c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19031: 00db2322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19032: 009c3ae8 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19032: 009c3ac0 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19033: 00db0c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 19034: 0073e7a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 19034: 0073e780 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19035: 00d6b580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19036: 004b7c58 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19037: 00d7b6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19038: 00dafd52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19039: 00d65ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19040: 00d73b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 19041: 00db1f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19042: 00c7d98c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19043: 00d6f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19044: 00296944 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19045: 00d78800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19046: 00403f4c 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19047: 00957abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19047: 00957a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19048: 00d6bc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19049: 00ccd540 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsmulqp │ │ │ │ 19050: 005c7318 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19051: 00b86958 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 19052: 00744e1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19053: 00b0c4c8 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19051: 00b86938 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19052: 00744df4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 19053: 00b0c4a8 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19054: 00dafe46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19055: 007e15ec 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19056: 008c80d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19055: 007e15c4 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19056: 008c80a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19057: 00d696bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19058: 0032a620 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19059: 00b0c4c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19059: 00b0c4a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19060: 00db0d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19061: 00d76178 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19062: 0090aa00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19062: 0090a9d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19063: 00416560 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19064: 00db145e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19065: 00824118 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19065: 008240f0 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19066: 00db232e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19067: 0058e3ac 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19068: 008e6d0c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19069: 0099ed48 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19068: 008e6ce4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19069: 0099ed20 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19070: 0062d214 312 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtedp │ │ │ │ 19071: 00d6d658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19072: 00db190a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19073: 009d1e08 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19073: 009d1de0 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19074: 002e3bfc 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19075: 0093cdcc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19075: 0093cda4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19076: 005cf028 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 19077: 00da7643 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19078: 00d7b5c8 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19079: 00b0c378 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19079: 00b0c358 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19080: 0058a628 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19081: 00db18a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19082: 00cc2884 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_exp │ │ │ │ 19083: 00d672c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 19084: 0073c2a4 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 19084: 0073c27c 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19085: 0057d43c 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19086: 00db0dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19087: 006e67c0 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19087: 006e6798 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19088: 0039f950 40 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19089: 009a0ea8 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19090: 00920e30 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19089: 009a0e80 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19090: 00920e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19091: 002a2fd4 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19092: 00d7bbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 19093: 00744ad8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 19093: 00744ab0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19094: 00db1de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19095: 008a5c4c 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19095: 008a5c24 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19096: 00375810 764 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19097: 00d6c59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_WRITE_EVENT │ │ │ │ 19098: 003c3858 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19099: 00d760e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19100: 00d68c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19101: 009d1174 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19101: 009d114c 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19102: 00d7ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19103: 00db0eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19104: 008c6d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 19105: 00986590 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 19106: 0073e0e0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 19107: 00707a48 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19108: 008fc7c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19104: 008c6d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19105: 00986568 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19106: 0073e0b8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 19107: 00707a20 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 19108: 008fc79c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19109: 00db20bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19110: 00d7b454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19111: 003c3690 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19112: 006a87e0 224 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ - 19113: 008f7a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19114: 00723440 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19112: 006a87b8 224 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ + 19113: 008f7a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19114: 00723418 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19115: 00db094c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19116: 00d64230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19117: 0057c5fc 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19118: 00db045a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ 19119: 0062ac50 28 FUNC GLOBAL DEFAULT 12 helper_efddiv │ │ │ │ - 19120: 009ade40 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19121: 0095ea20 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19120: 009ade18 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19121: 0095e9f8 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19122: 00c79130 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 19123: 00621594 412 FUNC GLOBAL DEFAULT 12 helper_DSUBQ │ │ │ │ - 19124: 00923f48 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 19125: 0095ddd4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19126: 008acf7c 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19124: 00923f20 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19125: 0095ddac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19126: 008acf54 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19127: 00d680e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 19128: 008115d4 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19128: 008115ac 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19129: 00db17f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19130: 00905b08 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19130: 00905ae0 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19131: 00dafd80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19132: 0029a76c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19133: 00db2718 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19134: 00cc8c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfsq │ │ │ │ 19135: 003266c0 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 19136: 00762ab4 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 19136: 00762a8c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19137: 00d7a784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19138: 00db1280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19139: 008f79e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19139: 008f79bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19140: 00db0fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 19141: 00781d5c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 19141: 00781d34 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19142: 00d6d1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19143: 00755b9c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19143: 00755b74 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19144: 00db1a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ - 19145: 0083ddd8 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19145: 0083ddb0 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19146: 00db1650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19147: 00db1208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_DSTATE │ │ │ │ 19148: 00db2174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19149: 005fe080 388 FUNC GLOBAL DEFAULT 12 vof_build_dt │ │ │ │ - 19150: 007ba2d8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 19151: 0073e9a0 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19152: 0094172c 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19150: 007ba2b0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19151: 0073e978 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 19152: 00941704 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19153: 00d791c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19154: 008ef238 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19154: 008ef210 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19155: 00d6ef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19156: 00db1c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19157: 00281664 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19158: 002e452c 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19159: 00db08de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19160: 00d67d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19161: 0079f808 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19161: 0079f7e0 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19162: 00d6c150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19163: 00db0a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19164: 00d71a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19165: 004b9f6c 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 19166: 00787644 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 19166: 0078761c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19167: 00db15f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19168: 00d6fca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19169: 00d63a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19170: 008c7944 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19170: 008c791c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19171: 00db0268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19172: 00933408 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19172: 009333e0 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19173: 005ab5ac 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19174: 00dafd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19175: 0099b4f0 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19175: 0099b4c8 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19176: 00db1fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19177: 00d71510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19178: 00dafdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19179: 0092bf54 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19179: 0092bf2c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19180: 00d7967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19181: 00d7970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19182: 007b983c 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19182: 007b9814 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19183: 002a5d94 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19184: 008b7670 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19185: 00957174 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19184: 008b7648 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19185: 0095714c 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19186: 00cd672c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_vtb │ │ │ │ - 19187: 007882d8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 19187: 007882b0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19188: 00d75364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19189: 00d6d8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19190: 007da278 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19191: 00921504 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19190: 007da250 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19191: 009214dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19192: 00db02d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19193: 00c7e1e8 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19194: 00959700 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19194: 009596d8 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19195: 005c3ad4 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19196: 00d6ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19197: 00d712d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19198: 00940464 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19198: 0094043c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ 19199: 00cbff44 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDCUQ │ │ │ │ - 19200: 00994380 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19201: 00902da4 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19200: 00994358 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19201: 00902d7c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19202: 00db140e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ - 19203: 00706890 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 19203: 00706868 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19204: 00db0662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19205: 00db2008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_GET_DSTATE │ │ │ │ - 19206: 008c674c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19207: 0075b278 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19206: 008c6724 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19207: 0075b250 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19208: 00db1fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19209: 00d7bd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19210: 00d6be80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19211: 00daffba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19212: 002fb18c 336 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19213: 00c7d29c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19214: 009d35f8 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19214: 009d35d0 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19215: 00db05de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19216: 00db09a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19217: 00286da8 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19218: 00d79164 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19219: 00d6e608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19220: 007514c8 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19220: 007514a0 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19221: 00538f78 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 19222: 006ef59c 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19223: 0086865c 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19222: 006ef574 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 19223: 00868634 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19224: 00db22f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19225: 007236a0 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19225: 00723678 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19226: 00d739cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19227: 00d78e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19228: 007a6028 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19228: 007a6000 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19229: 00c67400 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 19230: 008574f8 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19230: 008574d0 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19231: 00384690 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19232: 00975ab4 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19232: 00975a8c 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19233: 00290450 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19234: 00935bfc 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19234: 00935bd4 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19235: 00d7455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ 19236: 00cc4b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQP │ │ │ │ - 19237: 008d4280 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19237: 008d4258 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19238: 00cc92bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwsp │ │ │ │ 19239: 00db1478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19240: 00828c28 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19240: 00828c00 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19241: 00db1b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19242: 00d67854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19243: 00952bb0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19244: 009639f4 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19245: 0084c1e0 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19243: 00952b88 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19244: 009639cc 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19245: 0084c1b8 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19246: 00db02c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19247: 00d710e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19248: 008b77bc 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 19249: 007337a0 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 19248: 008b7794 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19249: 00733778 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19250: 00d6f918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19251: 0096a728 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19251: 0096a700 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19252: 00d7676c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19253: 00634bd4 312 FUNC GLOBAL DEFAULT 12 helper_xscvqpuwz │ │ │ │ 19254: 00d7be1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19255: 005ad7b0 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19256: 00d76f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19257: 008c9e80 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19258: 0094a848 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19257: 008c9e58 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19258: 0094a820 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19259: 00db00d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19260: 007b587c 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19261: 009ac24c 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19260: 007b5854 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19261: 009ac224 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19262: 00d677c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19263: 00db158a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19264: 00db03f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19265: 00d71630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ 19266: 00393200 120 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_enabled │ │ │ │ - 19267: 0070eb34 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19268: 009058dc 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19267: 0070eb0c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 19268: 009058b4 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19269: 00d75154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19270: 00d78e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19271: 0094fcf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19271: 0094fccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19272: 00d68004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19273: 00daff44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19274: 005a5a40 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19275: 008da790 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19276: 009a533c 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19275: 008da768 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19276: 009a5314 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19277: 00db1e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19278: 006e6c4c 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19279: 009b1054 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19278: 006e6c24 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19279: 009b102c 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19280: 0057d1e4 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19281: 00db0212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19282: 00d6b620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 19283: 00d76c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 19284: 0094da4c 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19284: 0094da24 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19285: 00cd1194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipherlast │ │ │ │ 19286: 00404410 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19287: 00db060a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19288: 00975624 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19288: 009755fc 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19289: 00d72ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19290: 00580a74 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 19291: 00db146e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19292: 00904c38 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19292: 00904c10 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19293: 00cb5bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19294: 005528e4 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19295: 00d6f514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19296: 00d6508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19297: 002a4410 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19298: 00824280 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19298: 00824258 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19299: 00d799e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19300: 002aa6e4 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19301: 00d63bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19302: 00ccc6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4sbs │ │ │ │ 19303: 00d67f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19304: 00db085a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19305: 00d77b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19306: 00d74ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19307: 00ccd4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsdivqp │ │ │ │ 19308: 00db0672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19309: 002890e0 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19310: 00d6f384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19311: 0098b090 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19312: 0095c2c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 19313: 00708124 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19314: 009d31b0 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19311: 0098b068 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19312: 0095c298 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19313: 007080fc 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 19314: 009d3188 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19315: 00dafd2b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19316: 00db1152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19317: 006e7b34 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19317: 006e7b0c 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19318: 00d74a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19319: 00d7b0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19320: 00cc46f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDSP │ │ │ │ 19321: 00d7a998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19322: 00db0ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19323: 00810ff8 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19324: 008c7f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19323: 00810fd0 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19324: 008c7f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19325: 00d6e168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19326: 0057c428 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ 19327: 0060c4fc 212 FUNC GLOBAL DEFAULT 12 ppc_store_fpscr │ │ │ │ - 19328: 008fc304 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 19329: 00737a14 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 19328: 008fc2dc 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19329: 007379ec 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19330: 00d6d8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19331: 005a6d90 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19332: 005b0938 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19333: 00758ae8 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 19334: 0079781c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19335: 009a24dc 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19336: 00983794 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19337: 007fdb94 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 19338: 00795084 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19339: 00961658 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19333: 00758ac0 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19334: 007977f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 19335: 009a24b4 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19336: 0098376c 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19337: 007fdb6c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19338: 0079505c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 19339: 00961630 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19340: 00cca12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvredp │ │ │ │ 19341: 00d64f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19342: 00d661ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19343: 00d6d648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19344: 00299750 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19345: 008c7214 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19345: 008c71ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19346: 00d71870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ 19347: 0061def8 788 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register_apple │ │ │ │ - 19348: 008fc834 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19349: 006e6bd8 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19348: 008fc80c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19349: 006e6bb0 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19350: 00324190 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19351: 009690f4 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19351: 009690cc 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19352: 003c379c 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19353: 00d7695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19354: 00db1154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 19355: 005ca3a4 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19356: 00db094a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 19357: 00db128a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19358: 00d746dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19359: 0029aa08 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 19360: 009c76cc 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 19360: 009c76a4 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 19361: 00d6c0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19362: 007f6b48 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19362: 007f6b20 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19363: 004f3e10 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 19364: 003c35ec 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19365: 00db1fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_ISI_DSTATE │ │ │ │ 19366: 00511e60 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19367: 00d6ef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19368: 00d6a2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19369: 00d641d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19370: 00db09a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19371: 00db04fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19372: 00950e70 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19372: 00950e48 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 19373: 00d7070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_REMOVE_EVENT │ │ │ │ - 19374: 0090c63c 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19374: 0090c614 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ 19375: 0063fc34 344 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4PP │ │ │ │ - 19376: 0074a080 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19376: 0074a058 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 19377: 00c66b5c 48 OBJECT GLOBAL DEFAULT 21 ppc440_pcix_host_conf_ops │ │ │ │ - 19378: 00938160 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19378: 00938138 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19379: 004756bc 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19380: 008d70b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ - 19381: 00773e74 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 19380: 008d708c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19381: 00773e4c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19382: 002da8e4 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19383: 00db16f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19384: 0056afd8 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19385: 00805888 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19385: 00805860 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19386: 00db1ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19387: 003c26d0 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19388: 00db1524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19389: 00293230 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19390: 005c8594 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19391: 00db0668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19392: 00d8dc9c 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19393: 00d720d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19394: 0028afbc 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19395: 0099e7f8 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19395: 0099e7d0 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19396: 00db1f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19397: 00d6ded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 19398: 00779c78 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 19398: 00779c50 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19399: 00d6a644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 19400: 00779cb8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19401: 0095e8e4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19400: 00779c90 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 19401: 0095e8bc 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19402: 00db1b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 19403: 00779d00 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 19404: 00779e68 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 19405: 00779ec0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 19403: 00779cd8 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 19404: 00779e40 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 19405: 00779e98 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19406: 00d744cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19407: 00d778dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 19408: 00779f20 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 19408: 00779ef8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 19409: 00db1d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 19410: 00d771dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 19411: 00708104 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 19411: 007080dc 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 19412: 00db17ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 19413: 007bab50 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 19413: 007bab28 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 19414: 00d7454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 19415: 00db0fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 19416: 00d7776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 19417: 00d720e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 19418: 0095bacc 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 19418: 0095baa4 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 19419: 00db05be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 19420: 002e6fe4 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 19421: 00908a50 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 19421: 00908a28 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 19422: 00cc802c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlzw32 │ │ │ │ 19423: 00d6b470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 19424: 00db2224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 19425: 00737ac0 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 19425: 00737a98 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 19426: 00d72d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 19427: 008a7888 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 19428: 007286dc 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 19427: 008a7860 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 19428: 007286b4 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 19429: 00db11c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_LOAD_DSTATE │ │ │ │ 19430: 005e2d7c 76 FUNC GLOBAL DEFAULT 12 booke_set_tlb │ │ │ │ 19431: 00dafda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 19432: 0090d374 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 19433: 007e4b70 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 19432: 0090d34c 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 19433: 007e4b48 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 19434: 00d72030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 19435: 00d69f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 19436: 00d7419c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 19437: 00939574 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 19437: 0093954c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 19438: 00d6e588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 19439: 00d77d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 19440: 00572e50 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 19441: 00db2130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 19442: 00338d68 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 19443: 00cd3ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDC │ │ │ │ 19444: 00d669a8 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 19445: 0094b510 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 19446: 007a8600 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 19445: 0094b4e8 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 19446: 007a85d8 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 19447: 00d74ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 19448: 0057d25c 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 19449: 0094c5d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 19449: 0094c5a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ 19450: 00cd3f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDG │ │ │ │ - 19451: 00814efc 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 19451: 00814ed4 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 19452: 00d77d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 19453: 00d6e108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 19454: 00c7df94 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 19455: 00521160 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 19456: 00775070 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 19456: 00775048 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 19457: 00db08f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 19458: 00d6f554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 19459: 00d72170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 19460: 009c4bc0 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 19461: 006d7f90 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 19460: 009c4b98 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 19461: 006d7f68 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 19462: 00dafe1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 19463: 0071ee60 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 19463: 0071ee38 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 19464: 00db0b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 19465: 0078f5a4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 19465: 0078f57c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 19466: 00db09c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 19467: 005c2560 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 19468: 0057acec 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 19469: 004514e4 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 19470: 00646410 232 FUNC GLOBAL DEFAULT 12 helper_vupklpx │ │ │ │ 19471: 0057c68c 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 19472: 0093bd74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 19472: 0093bd4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 19473: 00db2002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_GET_DSTATE │ │ │ │ 19474: 00db0c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 19475: 00dafd57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 19476: 00db0590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 19477: 007b97d0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 19478: 007d4cf8 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 19479: 0095f874 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 19477: 007b97a8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 19478: 007d4cd0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 19479: 0095f84c 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 19480: 00db0bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_READ_DSTATE │ │ │ │ 19481: 006189ac 536 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_name │ │ │ │ - 19482: 007e48c0 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 19482: 007e4898 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 19483: 00d69e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 19484: 007438b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 19485: 0074a160 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 19486: 009839a4 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 19484: 00743888 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 19485: 0074a138 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 19486: 0098397c 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 19487: 00db2859 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 19488: 002be4b4 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 19489: 00d7b444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 19490: 00d658b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 19491: 00d77d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 19492: 00d6641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 19493: 0091074c 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 19493: 00910724 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 19494: 00db1bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 19495: 00824010 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 19496: 0073d7b8 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 19495: 00823fe8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 19496: 0073d790 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 19497: 00cc85d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpo │ │ │ │ 19498: 00db0c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 19499: 008f1614 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 19499: 008f15ec 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 19500: 002eee34 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 19501: 0099704c 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 19502: 00989c10 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 19501: 00997024 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 19502: 00989be8 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 19503: 00cc84d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpu │ │ │ │ 19504: 0062ac18 28 FUNC GLOBAL DEFAULT 12 helper_efdsub │ │ │ │ 19505: 00db1706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 19506: 00d6c110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ - 19507: 00744fc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 19507: 00744fa0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 19508: 00db0fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 19509: 00db0ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 19510: 005ad038 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 19511: 00cd3d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEX │ │ │ │ 19512: 00563c08 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 19513: 007bab48 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 19514: 007cb8d8 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 19513: 007bab20 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 19514: 007cb8b0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 19515: 00d7731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 19516: 007435bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 19516: 00743594 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 19517: 004997e0 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 19518: 00d74cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 19519: 00d72b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 19520: 00d7bbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 19521: 00d78dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 19522: 009ac44c 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 19523: 0074df90 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 19522: 009ac424 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 19523: 0074df68 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 19524: 00d75bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 19525: 002a2f0c 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 19526: 00d63a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 19527: 00cccf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpudp │ │ │ │ 19528: 00db1e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 19529: 00d707fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_TPM_EXECUTE_EVENT │ │ │ │ - 19530: 00823d68 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 19530: 00823d40 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 19531: 00db1546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 19532: 00cc36f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDDVLX │ │ │ │ 19533: 00db1744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 19534: 005b9ce0 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 19535: 00707574 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 19535: 0070754c 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 19536: 002f9958 3504 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 19537: 0094117c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 19537: 00941154 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 19538: 00db0b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 19539: 00db00b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 19540: 00db1d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 19541: 0077d1e8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 19541: 0077d1c0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 19542: 00d64dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 19543: 005839b4 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 19544: 00db0826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 19545: 00db066a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 19546: 008c7b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 19546: 008c7ae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 19547: 00282d30 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 19548: 0080fc08 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 19548: 0080fbe0 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 19549: 00db0ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 19550: 00db1870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 19551: 00d6d2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 19552: 00ccc64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4shs │ │ │ │ 19553: 00db04d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 19554: 00d7457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 19555: 00db0366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 19556: 00d776bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 19557: 00981520 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 19558: 00717528 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 19557: 009814f8 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 19558: 00717500 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 19559: 0053b11c 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 19560: 009300f0 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 19560: 009300c8 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 19561: 00d7054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_PATH_EVENT │ │ │ │ 19562: 00d7068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_ATTACH_EVENT │ │ │ │ 19563: 00db1ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 19564: 00db0dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 19565: 00db1726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 19566: 007db4f8 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 19566: 007db4d0 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 19567: 00d7c070 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 19568: 00db10dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 19569: 00647504 396 FUNC GLOBAL DEFAULT 12 helper_bcdcfn │ │ │ │ 19570: 00631520 440 FUNC GLOBAL DEFAULT 12 helper_XSMINJDP │ │ │ │ 19571: 00d72794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 19572: 00d67dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 19573: 002f3178 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 19574: 008882c8 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 19574: 008882a0 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 19575: 00646704 192 FUNC GLOBAL DEFAULT 12 helper_vupklsb │ │ │ │ - 19576: 0091c2f0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 19576: 0091c2c8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 19577: 005129a4 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 19578: 009415c0 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 19578: 00941598 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 19579: 00d789f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 19580: 00d774dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 19581: 00930564 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 19582: 0074c03c 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 19581: 0093053c 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 19582: 0074c014 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 19583: 00c7b3ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 19584: 00d6a4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 19585: 006467c4 48 FUNC GLOBAL DEFAULT 12 helper_vupklsh │ │ │ │ 19586: 005878dc 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 19587: 00647830 484 FUNC GLOBAL DEFAULT 12 helper_bcdcfz │ │ │ │ 19588: 00d6da08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 19589: 00d6954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 19590: 00db1f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 19591: 00cce53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpeq │ │ │ │ - 19592: 007797e0 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 19592: 007797b8 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 19593: 00d644d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 19594: 009d10f0 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 19594: 009d10c8 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 19595: 00d722b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 19596: 003970e8 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 19597: 0063c498 1168 FUNC GLOBAL DEFAULT 12 helper_XVF64GER │ │ │ │ 19598: 00d67ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 19599: 00d6f948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 19600: 00722eec 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 19600: 00722ec4 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 19601: 00db17ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 19602: 00db1042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 19603: 00d75334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 19604: 006467f4 52 FUNC GLOBAL DEFAULT 12 helper_vupklsw │ │ │ │ - 19605: 009662e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 19606: 0077fd48 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 19605: 009662c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 19606: 0077fd20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 19607: 00d63ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 19608: 00db1e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 19609: 0080f3c4 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 19609: 0080f39c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 19610: 00c63a24 4500 OBJECT GLOBAL DEFAULT 21 eTSEC_registers_def │ │ │ │ - 19611: 009af220 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 19611: 009af1f8 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 19612: 00db084e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 19613: 00db1270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_DSTATE │ │ │ │ 19614: 0028b4bc 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 19615: 00d71210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 19616: 00dafd86 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 19617: 007d4e28 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 19617: 007d4e00 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 19618: 00c66634 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 19619: 00407e20 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 19620: 00db0c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 19621: 00cb3190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 19622: 009a6b98 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 19623: 0073e310 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 19624: 00724354 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 19625: 0092554c 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 19622: 009a6b70 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 19623: 0073e2e8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 19624: 0072432c 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 19625: 00925524 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 19626: 00256038 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 19627: 00cd08d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbre │ │ │ │ - 19628: 0071cca0 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 19628: 0071cc78 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 19629: 00db000a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 19630: 00d6e798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 19631: 003c7c2c 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 19632: 00d701fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_READ_EVENT │ │ │ │ - 19633: 006ad0c8 236 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ + 19633: 006ad0a0 236 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ 19634: 00d6ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 19635: 00376c48 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 19636: 006f79c4 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 19636: 006f799c 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 19637: 00d6e508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 19638: 0091835c 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 19638: 00918334 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 19639: 00d7b4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 19640: 00837b9c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 19640: 00837b74 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 19641: 00d797ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 19642: 00d6bfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 19643: 00c84ad8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 19644: 003264b4 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 19645: 00db1f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 19646: 0029b574 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 19647: 00939668 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 19647: 00939640 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 19648: 00d7b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 19649: 008e23e0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 19649: 008e23b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 19650: 00db06da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 19651: 00253144 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 19652: 0036f6e4 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 19653: 00db0944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 19654: 00dafd3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 19655: 00db0188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 19656: 00daff98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -19663,444 +19663,444 @@ │ │ │ │ 19659: 00db0548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 19660: 00d64190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 19661: 0028154c 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 19662: 00db1a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 19663: 00db126a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_RETRY_DSTATE │ │ │ │ 19664: 00d706ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_EVENT │ │ │ │ 19665: 00d67b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 19666: 00717114 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 19666: 007170ec 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 19667: 00d71970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 19668: 00d7a2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 19669: 00299e14 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 19670: 00db22c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 19671: 0085d940 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 19671: 0085d918 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 19672: 002ab004 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 19673: 00db0c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 19674: 00986850 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 19674: 00986828 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 19675: 00db2180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 19676: 00db12bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 19677: 0099e86c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 19678: 0094d06c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 19677: 0099e844 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 19678: 0094d044 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 19679: 002f2228 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 19680: 003c9d64 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 19681: 00d6a724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 19682: 008f9a2c 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 19682: 008f9a04 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 19683: 00daff0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 19684: 008d95bc 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 19684: 008d9594 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 19685: 00d63d68 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 19686: 00db1c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 19687: 008c954c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 19687: 008c9524 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 19688: 00dafeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 19689: 00db08ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 19690: 00db1562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 19691: 00db0d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 19692: 002a5f8c 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 19693: 0084be18 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 19693: 0084bdf0 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 19694: 002aea40 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 19695: 00969b40 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 19695: 00969b18 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 19696: 00d68614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 19697: 00291a9c 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 19698: 0090a8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 19698: 0090a8c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 19699: 0030d378 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 19700: 00d6cd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 19701: 0056d9b4 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 19702: 00cce7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpgt │ │ │ │ 19703: 00db0820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 19704: 00916dc0 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ - 19705: 0077fca8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 19704: 00916d98 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 19705: 0077fc80 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 19706: 0056d66c 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 19707: 00dafe9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 19708: 00d71ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 19709: 0074e850 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 19709: 0074e828 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 19710: 00da763d 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 19711: 009562f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 19711: 009562c8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 19712: 00d7a574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 19713: 00282eb0 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 19714: 00cd1950 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbsx │ │ │ │ 19715: 00db0690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 19716: 00db222a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 19717: 009bc648 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 19717: 009bc620 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 19718: 00daffb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 19719: 00db1ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 19720: 0090cc60 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 19720: 0090cc38 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 19721: 002fb160 44 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 19722: 00d72904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 19723: 004b63f0 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 19724: 00740900 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 19724: 007408d8 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 19725: 00db0552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 19726: 006a4be0 224 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ + 19726: 006a4bb8 224 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ 19727: 0064bde8 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tcr │ │ │ │ 19728: 00d627fc 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 19729: 00db15fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 19730: 005d4e78 72 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 19731: 002f0fac 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 19732: 00cb310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 19733: 00905040 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 19733: 00905018 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 19734: 00d6bf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 19735: 00db1b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 19736: 005a3be8 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 19737: 00cc30c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSBS │ │ │ │ - 19738: 008bd334 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 19738: 008bd30c 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 19739: 00db20ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 19740: 00db0bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 19741: 00d73ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 19742: 0094cf78 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 19743: 009139e0 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 19742: 0094cf50 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 19743: 009139b8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 19744: 00db0608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 19745: 00db0cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 19746: 008f5f50 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 19746: 008f5f28 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 19747: 00db0106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 19748: 0084c30c 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 19749: 007078e0 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 19748: 0084c2e4 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 19749: 007078b8 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 19750: 00bc5fe8 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 19751: 00db2016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 19752: 00db0338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 19753: 00db0bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_RECEIVE_PACKET_CMD_DSTATE │ │ │ │ 19754: 00d78cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 19755: 00d66df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 19756: 00d6ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 19757: 00d6fdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 19758: 007f4388 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 19758: 007f4360 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 19759: 0062d34c 424 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtesp │ │ │ │ 19760: 00db1fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_READ_DSTATE │ │ │ │ 19761: 00db1c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 19762: 00d6f544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 19763: 00d69140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 19764: 008119e4 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 19764: 008119bc 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 19765: 00d77acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 19766: 0073d0e4 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 19766: 0073d0bc 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 19767: 00d77b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 19768: 00581268 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 19769: 00cb5c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 19770: 00965de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 19770: 00965db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 19771: 00db0da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 19772: 00db0320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 19773: 0083dcac 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 19774: 00707794 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 19773: 0083dc84 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 19774: 0070776c 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 19775: 00db10e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 19776: 007bbc00 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 19776: 007bbbd8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 19777: 00db1c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 19778: 00db00c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 19779: 00db1f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 19780: 00db1bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 19781: 0061f860 1176 FUNC GLOBAL DEFAULT 12 register_high_BATs │ │ │ │ 19782: 00db0e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 19783: 0072ed38 472 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 19783: 0072ed10 472 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 19784: 00d67284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 19785: 0081331c 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 19785: 008132f4 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 19786: 0026d028 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 19787: 00d6f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 19788: 0081e8d8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 19789: 00921058 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 19788: 0081e8b0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 19789: 00921030 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 19790: 00db0d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 19791: 00db0492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 19792: 00d71ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 19793: 00dafe54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 19794: 00d701ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_WRITE_EVENT │ │ │ │ 19795: 00db103e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 19796: 00db08b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 19797: 00d69150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 19798: 009963e4 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 19799: 00935348 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 19800: 007338e4 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 19798: 009963bc 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 19799: 00935320 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 19800: 007338bc 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 19801: 0038be14 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 19802: 00db17a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 19803: 0097d490 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 19803: 0097d468 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 19804: 00291840 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 19805: 00db0b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 19806: 008e3730 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 19807: 006f6928 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 19808: 009b3730 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 19806: 008e3708 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 19807: 006f6900 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 19808: 009b3708 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 19809: 00db17ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 19810: 00db0498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 19811: 00917c20 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 19812: 00744050 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 19811: 00917bf8 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 19812: 00744028 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 19813: 00d75144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 19814: 00db2350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19815: 002a18c8 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 19816: 00d7805c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 19817: 008f7538 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 19818: 00924b7c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 19817: 008f7510 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 19818: 00924b54 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 19819: 00db09ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 19820: 00d73e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 19821: 00db0294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 19822: 00dafdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 19823: 00db03d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 19824: 007b5348 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 19824: 007b5320 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 19825: 00db0b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 19826: 00b2d8f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 19826: 00b2d8d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 19827: 00db2288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 19828: 00d77ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 19829: 009ba654 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 19830: 009159b8 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 19831: 00952164 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 19829: 009ba62c 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 19830: 00915990 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 19831: 0095213c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 19832: 0063f008 100 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZB │ │ │ │ 19833: 00bc7908 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 19834: 00c7e5ac 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 19835: 0090f8d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 19835: 0090f8b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 19836: 00db0b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_CMD_DSTATE │ │ │ │ 19837: 00d649e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 19838: 00db09d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 19839: 0095ee94 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 19840: 00965034 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 19839: 0095ee6c 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 19840: 0096500c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 19841: 00db1e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 19842: 00db1500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 19843: 00d7b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 19844: 0063f06c 112 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZH │ │ │ │ 19845: 00d787f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 19846: 00d8d571 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 19847: 00d685a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 19848: 00db130a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 19849: 00d78920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 19850: 00d7c058 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 19851: 00291abc 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 19852: 007abed4 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 19852: 007abeac 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 19853: 00cce014 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuid │ │ │ │ - 19854: 009b0db0 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 19855: 008d87fc 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 19854: 009b0d88 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 19855: 008d87d4 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 19856: 00db1444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 19857: 00db0896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 19858: 00963364 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 19859: 006f6060 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 19858: 0096333c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 19859: 006f6038 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 19860: 0063f0dc 96 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZW │ │ │ │ 19861: 00db0130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 19862: 008f6f18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 19862: 008f6ef0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 19863: 00d7430c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 19864: 009103b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 19864: 0091038c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 19865: 00db0066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 19866: 008093d8 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 19866: 008093b0 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 19867: 00db04f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 19868: 00cb3088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 19869: 005adaa0 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 19870: 00742574 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 19870: 0074254c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 19871: 004466ec 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 19872: 0050fd8c 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 19873: 00d76bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 19874: 00d68f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 19875: 00990588 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 19875: 00990560 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 19876: 002a1930 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 19877: 00d74d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 19878: 00cd084c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbwe │ │ │ │ - 19879: 00950ba4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 19880: 0097f478 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 19879: 00950b7c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 19880: 0097f450 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 19881: 00db18ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 19882: 00db2216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 19883: 00d6a5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 19884: 00d73e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 19885: 0090d690 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 19885: 0090d668 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 19886: 00d6e598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 19887: 00d75f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 19888: 00dafe1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 19889: 00db1634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 19890: 00d6619c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 19891: 00da7652 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 19892: 00407ae8 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 19893: 005cdf08 8 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 19894: 00b0bfa4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 19895: 00799cb0 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 19894: 00b0bf84 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 19895: 00799c88 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 19896: 00d6f354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 19897: 005cea4c 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 19898: 00d76c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 19899: 00db02a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 19900: 00557b60 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 19901: 00db207a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 19902: 00399540 84 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 19903: 00d65274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 19904: 00db0bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_WRITE_DSTATE │ │ │ │ 19905: 00d658c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 19906: 00534c38 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 19907: 008ed074 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 19907: 008ed04c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 19908: 00d7580c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 19909: 00db1928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 19910: 008f300c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 19910: 008f2fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 19911: 00d64600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 19912: 00db1b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 19913: 00db1be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 19914: 0074d0b0 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 19914: 0074d088 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 19915: 00d701cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PRESENCE_READ_EVENT │ │ │ │ 19916: 00384230 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 19917: 0077ab68 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 19917: 0077ab40 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 19918: 00db22b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 19919: 00c7e058 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 19920: 00d76a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 19921: 0039b680 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 19922: 002e5a18 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 19923: 00db1020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 19924: 00d68b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 19925: 007bbae8 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 19925: 007bbac0 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 19926: 00db0330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 19927: 00db04f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 19928: 0099b600 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 19928: 0099b5d8 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 19929: 00d6c2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ - 19930: 008cd570 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 19930: 008cd548 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 19931: 00cd4ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRDPQ │ │ │ │ 19932: 00db0d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 19933: 0029426c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 19934: 00d6cdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 19935: 004f2c88 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 19936: 002a4440 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 19937: 00daff3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 19938: 00db106e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 19939: 00d6e268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 19940: 00d6655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 19941: 00cce74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmplt │ │ │ │ - 19942: 006e60c4 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 19942: 006e609c 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 19943: 00629a3c 116 FUNC GLOBAL DEFAULT 12 helper_efsctsf │ │ │ │ 19944: 00d6c60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_SEND_EVENT │ │ │ │ 19945: 006298ec 84 FUNC GLOBAL DEFAULT 12 helper_efsctsi │ │ │ │ 19946: 00db0318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 19947: 003241d8 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 19948: 00531aec 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 19949: 00762354 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 19949: 0076232c 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 19950: 00db197c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 19951: 00294dcc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 19952: 007f3a78 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 19952: 007f3a50 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 19953: 00d5e1ac 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 19954: 0063ec50 80 FUNC GLOBAL DEFAULT 12 helper_VAVGSB │ │ │ │ - 19955: 0071bcdc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 19955: 0071bcb4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 19956: 00d76018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 19957: 009bdfcc 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 19957: 009bdfa4 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 19958: 00d67e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 19959: 008e5d00 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 19959: 008e5cd8 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 19960: 00505f50 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 19961: 008f4bc0 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 19961: 008f4b98 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 19962: 005a44b8 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 19963: 0086d7c0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 19963: 0086d798 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 19964: 0063ecec 76 FUNC GLOBAL DEFAULT 12 helper_VAVGSH │ │ │ │ 19965: 00d79e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 19966: 00d6fc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 19967: 0051d100 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 19968: 009c41f0 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 19968: 009c41c8 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 19969: 00db2694 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 19970: 00bca8b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 19971: 00537188 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 19972: 00329ce8 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 19973: 00742b80 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 19973: 00742b58 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 19974: 00d67274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 19975: 007411e8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 19975: 007411c0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 19976: 00db0550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 19977: 0095c150 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 19977: 0095c128 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 19978: 00db234e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19979: 002e75e4 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 19980: 004a30c8 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 19981: 00d7458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 19982: 00d77c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 19983: 00d6d558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 19984: 00db1050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 19985: 00cb2428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 19986: 00d68760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 19987: 00d700cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_UNMAP_EVENT │ │ │ │ 19988: 0063ed84 92 FUNC GLOBAL DEFAULT 12 helper_VAVGSW │ │ │ │ 19989: 002933ac 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 19990: 00db1bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 19991: 0029f678 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 19992: 009b212c 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 19992: 009b2104 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 19993: 002a0854 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 19994: 00db0aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 19995: 00745e50 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 19995: 00745e28 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 19996: 00d6a9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 19997: 00db2286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 19998: 00d775fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 19999: 00811b28 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 19999: 00811b00 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20000: 00d6f624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20001: 00d7a734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 20002: 00790e60 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 20002: 00790e38 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20003: 0029b244 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20004: 00db0b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20005: 00cb1be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 20006: 00743a3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 20006: 00743a14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20007: 00db0fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20008: 008fbba0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20008: 008fbb78 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20009: 00d6b8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20010: 008dda74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20010: 008dda4c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20011: 00db0dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20012: 00cc088c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVSQ │ │ │ │ 20013: 00ccb5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpi │ │ │ │ - 20014: 0073f1b0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 20014: 0073f188 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20015: 00db21c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20016: 00c7d728 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20017: 00cc3148 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSHS │ │ │ │ 20018: 00db1c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20019: 00d676e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20020: 00d68b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20021: 003aa35c 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20022: 0063e3fc 4 FUNC GLOBAL DEFAULT 12 helper_mfvscr │ │ │ │ - 20023: 00756b44 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20024: 007ba19c 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20025: 0092cfa4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20023: 00756b1c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20024: 007ba174 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20025: 0092cf7c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20026: 00db1d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20027: 00969c00 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20027: 00969bd8 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20028: 00646a38 68 FUNC GLOBAL DEFAULT 12 helper_vpopcntb │ │ │ │ 20029: 00d77ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20030: 00d69db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20031: 00646b04 84 FUNC GLOBAL DEFAULT 12 helper_vpopcntd │ │ │ │ - 20032: 00797448 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 20032: 00797420 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20033: 00d65ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 20034: 00791fb0 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 20035: 00792b9c 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 20034: 00791f88 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 20035: 00792b74 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20036: 00dafd6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20037: 008f88c4 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20037: 008f889c 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ 20038: 00cd3318 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADD │ │ │ │ - 20039: 008641c0 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 20040: 00793390 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 20039: 00864198 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20040: 00793368 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20041: 00646a7c 68 FUNC GLOBAL DEFAULT 12 helper_vpopcnth │ │ │ │ 20042: 00db1134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20043: 00d77f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20044: 00629ab0 116 FUNC GLOBAL DEFAULT 12 helper_efsctuf │ │ │ │ 20045: 003dc040 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20046: 00629940 84 FUNC GLOBAL DEFAULT 12 helper_efsctui │ │ │ │ 20047: 00d7b878 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ 20048: 00db0b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_DSTATE │ │ │ │ 20049: 00cc9868 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvresp │ │ │ │ 20050: 0063eca0 76 FUNC GLOBAL DEFAULT 12 helper_VAVGUB │ │ │ │ - 20051: 009ca104 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20051: 009ca0dc 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20052: 00d6fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20053: 0085747c 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20053: 00857454 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20054: 004b5a58 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20055: 00db1a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20056: 00646ac0 68 FUNC GLOBAL DEFAULT 12 helper_vpopcntw │ │ │ │ 20057: 00c6aaf0 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20058: 00d7b364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20059: 00db0b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20060: 00d788c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20061: 0063ed38 76 FUNC GLOBAL DEFAULT 12 helper_VAVGUH │ │ │ │ 20062: 004a3fe0 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20063: 002f04c0 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 20064: 0077e664 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 20064: 0077e63c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20065: 0043a524 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20066: 00db170a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20067: 008da284 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20067: 008da25c 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20068: 00d64f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20069: 00646bc0 140 FUNC GLOBAL DEFAULT 12 helper_VADDEUQM │ │ │ │ - 20070: 007a65e4 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20070: 007a65bc 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20071: 0028f294 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20072: 00982808 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20072: 009827e0 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20073: 00d69320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20074: 00946b34 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20074: 00946b0c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20075: 00d6db28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20076: 00d72834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20077: 00d6c55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_DEASSERT_EVENT │ │ │ │ 20078: 00d7697c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20079: 0079feac 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20079: 0079fe84 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20080: 00d72bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20081: 005cb66c 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20082: 0064aaf8 48 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20083: 00d7394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20084: 00db1f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20085: 0063ede0 92 FUNC GLOBAL DEFAULT 12 helper_VAVGUW │ │ │ │ 20086: 00db1a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20087: 00338dd4 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20088: 0055b964 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20089: 00337680 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20090: 004b43c0 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20091: 00d6b940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20092: 007502fc 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20093: 009bb848 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20092: 007502d4 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20093: 009bb820 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20094: 00db1fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20095: 0095ef94 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20095: 0095ef6c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20096: 00db05f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20097: 0064aacc 44 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20098: 002b7a9c 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20099: 002a0b90 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20100: 00646eec 220 FUNC GLOBAL DEFAULT 12 helper_VSUBCUQ │ │ │ │ 20101: 00db0652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20102: 005ada80 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ @@ -20111,218 +20111,218 @@ │ │ │ │ 20107: 0051f130 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20108: 004457c0 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 20109: 00dafe84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20110: 0028302c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20111: 00d690a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20112: 00db21da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ 20113: 00cc0808 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVUQ │ │ │ │ - 20114: 009c87c0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20115: 007d0374 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20114: 009c8798 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20115: 007d034c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20116: 00db1376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20117: 008d002c 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 20118: 008c0924 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20117: 008d0004 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20118: 008c08fc 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20119: 00db1f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20120: 00d647d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20121: 007b1678 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20122: 00911cec 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20123: 009ad280 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20121: 007b1650 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20122: 00911cc4 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20123: 009ad258 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20124: 00db1294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ - 20125: 006a40bc 120 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ + 20125: 006a4094 120 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ 20126: 00d6e438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20127: 007e8be0 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20127: 007e8bb8 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20128: 002ec9e8 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20129: 00d64f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20130: 00db02c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20131: 00d75f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20132: 006d0354 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20132: 006d032c 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20133: 005a74c4 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20134: 00db0bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DATA_DSTATE │ │ │ │ 20135: 0038d04c 356 FUNC GLOBAL DEFAULT 12 isa_ide_init │ │ │ │ - 20136: 0077a29c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 20136: 0077a274 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20137: 00440820 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20138: 0094e164 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20139: 007e6290 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20138: 0094e13c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20139: 007e6268 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20140: 00da763f 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ 20141: 00cc5a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSBLX │ │ │ │ - 20142: 00888fd0 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20142: 00888fa8 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20143: 00c78d78 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20144: 0095a97c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20144: 0095a954 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20145: 00d66fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20146: 005f2ad8 4972 FUNC GLOBAL DEFAULT 12 ppce500_init │ │ │ │ 20147: 00db07da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20148: 00d7a1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20149: 007c11b4 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20149: 007c118c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20150: 0029843c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20151: 00db1a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20152: 00db1014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20153: 00d75234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20154: 00dafe96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ - 20155: 00b91850 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ + 20155: 00b91830 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ 20156: 00c7dee4 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20157: 005e88dc 464 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr2_enable │ │ │ │ - 20158: 0074439c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 20158: 00744374 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20159: 00db165e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20160: 00c6e9e0 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20161: 00913ebc 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20161: 00913e94 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20162: 00409a04 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20163: 00756fa4 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20163: 00756f7c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20164: 0053da3c 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20165: 0028cbc0 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20166: 00d6bbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20167: 0055e17c 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20168: 00db2206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 20169: 00794254 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 20169: 0079422c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20170: 00db213a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ - 20171: 0069e5f0 160 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ + 20171: 0069e5c8 160 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ 20172: 00db168c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20173: 005a3c68 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20174: 00ccb0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpuqp │ │ │ │ 20175: 00d7459c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20176: 00cd3dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSF │ │ │ │ 20177: 0029be84 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20178: 00819e14 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20179: 007d9218 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20180: 007e1064 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20178: 00819dec 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20179: 007d91f0 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20180: 007e103c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20181: 00d6dda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20182: 00807de8 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20182: 00807dc0 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20183: 00d6c49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_STRING_EVENT │ │ │ │ 20184: 00d66c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 20185: 006b03ec 240 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ + 20185: 006b03c4 240 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ 20186: 00cdf6d4 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20187: 00751f64 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20187: 00751f3c 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20188: 00db2334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20189: 004993c0 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ - 20190: 00773500 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20191: 006eb27c 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20192: 0099edbc 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ - 20193: 0069c424 68 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ + 20190: 007734d8 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 20191: 006eb254 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20192: 0099ed94 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20193: 0069c3fc 68 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ 20194: 00648614 564 FUNC GLOBAL DEFAULT 12 helper_bcdsr │ │ │ │ 20195: 00d6637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20196: 002a8fe8 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20197: 00db21a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20198: 00d65224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20199: 002a8e84 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20200: 00d796ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20201: 00db08d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20202: 00db237a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20203: 00d68fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20204: 007a1338 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20204: 007a1310 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20205: 00d75064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20206: 008c79fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 20207: 009274dc 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20206: 008c79d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20207: 009274b4 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20208: 00d7682c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 20209: 00937058 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20210: 009b42dc 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20209: 00937030 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20210: 009b42b4 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20211: 00db0914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20212: 00db0360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20213: 00db0462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20214: 00d77adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20215: 00d63c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20216: 00808920 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20217: 00946660 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20218: 00948a00 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20216: 008088f8 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20217: 00946638 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20218: 009489d8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20219: 00dafd59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20220: 00db1944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20221: 008d3178 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20221: 008d3150 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20222: 00db16c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20223: 00c7dbac 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20224: 00dafdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20225: 00d727a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20226: 00d6633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20227: 00d64d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20228: 00db1e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20229: 008dca6c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20229: 008dca44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20230: 00db2872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 20231: 00794420 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 20231: 007943f8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20232: 00db079c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20233: 00d7725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20234: 0058e214 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20235: 00d78ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_PAPR_HCALL_EVENT │ │ │ │ 20236: 00db0fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20237: 00d6f394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20238: 003a5650 196 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20239: 00d65534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 20240: 006c8a34 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 20240: 006c8a0c 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 20241: 00db2024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20242: 008f438c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20242: 008f4364 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20243: 00db0dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20244: 00906f90 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20244: 00906f68 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20245: 00db059a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20246: 008f8b18 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20247: 00999900 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20246: 008f8af0 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20247: 009998d8 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20248: 005838dc 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 20249: 0077b59c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20250: 009957a8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20251: 008fba1c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20252: 0092fb48 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20249: 0077b574 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 20250: 00995780 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20251: 008fb9f4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20252: 0092fb20 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20253: 00d66dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20254: 00d66020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20255: 00d5de6c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20256: 00db0b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ - 20257: 00b917b0 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ + 20257: 00b91790 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ 20258: 00d6e668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20259: 00d6c50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_INT_MASK_EVENT │ │ │ │ 20260: 00d7037c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_MSG_RECV_EVENT │ │ │ │ 20261: 00d718a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20262: 0090b77c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20262: 0090b754 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20263: 00db16e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20264: 00545344 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20265: 00db007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20266: 00323bfc 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20267: 00d78480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20268: 00db1d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20269: 00647690 416 FUNC GLOBAL DEFAULT 12 helper_bcdctn │ │ │ │ 20270: 005d9f50 488 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_one │ │ │ │ 20271: 00d71920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20272: 00525394 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20273: 0057d314 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20274: 008c3b2c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20274: 008c3b04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20275: 00c6523c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20276: 00daffa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20277: 00850d6c 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20277: 00850d44 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ 20278: 00647a14 480 FUNC GLOBAL DEFAULT 12 helper_bcdctz │ │ │ │ - 20279: 0099cb74 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20279: 0099cb4c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20280: 002901dc 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20281: 006282d0 176 FUNC GLOBAL DEFAULT 12 helper_FNMADD │ │ │ │ - 20282: 00762590 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 20283: 0077e2bc 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 20282: 00762568 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 20283: 0077e294 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ 20284: 00bc96ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_adb_device │ │ │ │ - 20285: 00924b98 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20285: 00924b70 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20286: 00db01c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20287: 00d6c060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20288: 003ff49c 308 FUNC GLOBAL DEFAULT 12 etsec_write_miim │ │ │ │ 20289: 004a87ac 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20290: 0099f634 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20291: 009c6eac 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20290: 0099f60c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20291: 009c6e84 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20292: 00dafd77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20293: 00d65db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20294: 00d67334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20295: 008fb74c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20296: 0093c1c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20297: 00966458 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20298: 00959f60 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20299: 007d53fc 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20295: 008fb724 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20296: 0093c19c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20297: 00966430 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20298: 00959f38 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20299: 007d53d4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20300: 00d7ad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 20301: 004000a8 292 FUNC GLOBAL DEFAULT 12 etsec_rx_ring_write │ │ │ │ - 20302: 00742a54 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 20302: 00742a2c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20303: 00d7988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20304: 009bb8f4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20304: 009bb8cc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20305: 002f285c 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20306: 006484b0 356 FUNC GLOBAL DEFAULT 12 helper_bcdus │ │ │ │ 20307: 003fd8dc 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20308: 0092144c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20308: 00921424 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20309: 00d750c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20310: 00939268 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20310: 00939240 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20311: 00331068 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ - 20312: 0069de10 176 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ + 20312: 0069dde8 176 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ 20313: 00d7956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20314: 00918a7c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20314: 00918a54 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20315: 00439318 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ 20316: 00310d88 1768 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ - 20317: 0071b8e8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 20317: 0071b8c0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20318: 00d73e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20319: 005aafb0 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20320: 00db1464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20321: 00d798fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 20322: 00cc60b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBEUQM │ │ │ │ 20323: 00468274 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 20324: 00db0f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ @@ -20332,296 +20332,296 @@ │ │ │ │ 20328: 00db0e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20329: 00d6bfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20330: 00db20e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20331: 00db0de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20332: 00db1246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_XLATE_DSTATE │ │ │ │ 20333: 00cd483c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEXQ │ │ │ │ 20334: 00dafe62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20335: 009501ac 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 20336: 0069dab8 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ + 20335: 00950184 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20336: 0069da90 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ 20337: 00db15fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20338: 0098a460 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 20339: 0099f4d8 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20338: 0098a438 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 20339: 0099f4b0 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20340: 00d71330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20341: 009663a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20341: 00966378 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20342: 00d68374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20343: 0074bfcc 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20343: 0074bfa4 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20344: 00dafda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 20345: 009a25c8 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20345: 009a25a0 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20346: 00db1c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20347: 00d6ee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20348: 002f13cc 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 20349: 0062f664 360 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQPO │ │ │ │ - 20350: 009c0bf0 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20350: 009c0bc8 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20351: 00d79260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20352: 00d72bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20353: 0064a034 28 FUNC GLOBAL DEFAULT 12 helper_load_dump_spr │ │ │ │ 20354: 00d709b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20355: 005cc884 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20356: 00537798 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20357: 00967304 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 20358: 006d538c 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20357: 009672dc 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20358: 006d5364 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20359: 00d7a288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20360: 00d64e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20361: 00cba820 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20362: 008e4ed8 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20362: 008e4eb0 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20363: 00d71a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20364: 0032af80 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20365: 00d65394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20366: 00db1428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20367: 00d71c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20368: 00d741fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20369: 00c7d6dc 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 20370: 00db2176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 20371: 002a2f90 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 20372: 00d71e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 20373: 00740dfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 20373: 00740dd4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20374: 00d6cf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20375: 00db0ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20376: 00d736fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20377: 00db1b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20378: 008f7988 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20378: 008f7960 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20379: 002a42bc 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20380: 008c91b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20380: 008c918c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20381: 00db1758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20382: 00db1be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20383: 00d6a814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20384: 00d72330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20385: 00d77cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20386: 00d797bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 20387: 00cd2004 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx0 │ │ │ │ 20388: 00cd2088 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx1 │ │ │ │ - 20389: 009b5d88 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20389: 009b5d60 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20390: 00db229a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ 20391: 00cd210c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx3 │ │ │ │ - 20392: 008de3a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20392: 008de378 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20393: 00d717b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20394: 005af498 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20395: 00dafe6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20396: 00728ca0 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20397: 009607e8 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20396: 00728c78 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20397: 009607c0 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20398: 00db1bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20399: 00db0fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 20400: 0077fa7c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 20400: 0077fa54 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20401: 00db1032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20402: 00925484 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20402: 0092545c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20403: 00d64550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20404: 009bad18 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20404: 009bacf0 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20405: 00db1eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20406: 00d6df38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20407: 009c509c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 20408: 0085eea0 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20409: 00920480 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20407: 009c5074 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 20408: 0085ee78 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20409: 00920458 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20410: 00dafeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 20411: 00cd1f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbsx │ │ │ │ 20412: 00c7dea4 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20413: 00281dc8 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20414: 00db2164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20415: 0028532c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20416: 00d6ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20417: 00db20a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20418: 005d1594 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20419: 00db179e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 20420: 00db0726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 20421: 00b2d928 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20422: 009b1190 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20423: 009a95fc 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20424: 009433c8 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20425: 008f7d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20426: 009146e8 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20421: 00b2d908 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20422: 009b1168 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20423: 009a95d4 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20424: 009433a0 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20425: 008f7cf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20426: 009146c0 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20427: 00d7bb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20428: 0093c500 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20428: 0093c4d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20429: 002890c0 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20430: 00d6dbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20431: 00b2d920 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20432: 008215e0 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20431: 00b2d900 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20432: 008215b8 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20433: 00403710 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 20434: 00d7436c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 20435: 00cd0090 132 OBJECT GLOBAL DEFAULT 24 helper_info_lswx │ │ │ │ 20436: 002785d0 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 20437: 00db1418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 20438: 00db1072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 20439: 00d71fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 20440: 00916f44 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 20440: 00916f1c 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 20441: 00d72934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 20442: 0093c390 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 20443: 008ce498 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 20442: 0093c368 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 20443: 008ce470 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 20444: 00db10ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 20445: 00d746bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 20446: 007cecac 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 20446: 007cec84 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 20447: 0029c01c 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 20448: 0032b9d0 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 20449: 00d7685c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 20450: 0071bc84 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 20450: 0071bc5c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 20451: 00dafe5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 20452: 00d77f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 20453: 00d728a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 20454: 00745bc0 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 20454: 00745b98 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 20455: 0043a0fc 344 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 20456: 008173c8 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 20456: 008173a0 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 20457: 00db04b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 20458: 0026cb90 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 20459: 00db0750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 20460: 00d787e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 20461: 00db0f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 20462: 00db2254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 20463: 0092a318 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 20464: 0071a304 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 20463: 0092a2f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 20464: 0071a2dc 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 20465: 00db01b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 20466: 005ad868 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 20467: 00dafd28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 20468: 00d6e318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 20469: 006ccfe0 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 20469: 006ccfb8 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 20470: 00db199e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 20471: 00d784f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 20472: 00d7b848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 20473: 00d6959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 20474: 007a8aa4 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 20474: 007a8a7c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 20475: 00568a90 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 20476: 006272e4 24 FUNC GLOBAL DEFAULT 12 helper_reset_fpstatus │ │ │ │ 20477: 00dafe06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 20478: 00db1f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 20479: 009a239c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 20479: 009a2374 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 20480: 00d66ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 20481: 00d6ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 20482: 00ccd438 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcds │ │ │ │ 20483: 00d7987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 20484: 00c6ef68 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 20485: 00d719b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 20486: 00291680 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 20487: 00db1022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 20488: 008b8f2c 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 20488: 008b8f04 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 20489: 003163e4 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 20490: 00cd5418 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_core_write_generic │ │ │ │ 20491: 00db076e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 20492: 00db0226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 20493: 002a9fa8 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 20494: 00c78fa0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ - 20495: 00796f7c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 20495: 00796f54 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 20496: 00d6aa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 20497: 00730fc4 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 20497: 00730f9c 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 20498: 00d75a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 20499: 0095b6c8 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 20500: 00996404 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 20499: 0095b6a0 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 20500: 009963dc 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 20501: 002a3bf4 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 20502: 0028b700 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 20503: 0053a4c8 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 20504: 00db015e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 20505: 00db20e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 20506: 00773948 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 20506: 00773920 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 20507: 005454d4 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 20508: 00d71f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 20509: 00d7a258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 20510: 0064bdec 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tsr │ │ │ │ - 20511: 0070fd88 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 20511: 0070fd60 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 20512: 00d743ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 20513: 0098c858 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 20514: 007b1210 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 20513: 0098c830 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 20514: 007b11e8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 20515: 00540440 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 20516: 00d771bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 20517: 00952714 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 20517: 009526ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 20518: 00db0292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 20519: 00db1dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 20520: 00d7a0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 20521: 00d6e678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 20522: 00d67434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 20523: 00797158 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 20524: 009ba22c 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 20525: 0074e8e0 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ - 20526: 0069e690 160 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ + 20523: 00797130 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 20524: 009ba204 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 20525: 0074e8b8 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 20526: 0069e668 160 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ 20527: 005ae410 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 20528: 00cceae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzlsbb │ │ │ │ - 20529: 00716be8 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 20529: 00716bc0 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 20530: 00db0716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 20531: 009cc90c 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 20532: 00b2e040 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 20531: 009cc8e4 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 20532: 00b2e020 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 20533: 00db0158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 20534: 00801ae0 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 20534: 00801ab8 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 20535: 00db112a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 20536: 00799a38 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 20536: 00799a10 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 20537: 00d5e36c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 20538: 00db1230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_DSTATE │ │ │ │ 20539: 002e4c04 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 20540: 008d2870 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 20541: 00701b20 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 20542: 007f5974 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 20540: 008d2848 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 20541: 00701af8 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 20542: 007f594c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 20543: 0057adb0 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 20544: 00db2222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20545: 0097f958 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 20545: 0097f930 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 20546: 00cb163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 20547: 00d66f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 20548: 00db288e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 20549: 0053cd18 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 20550: 007239a8 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 20551: 009664b4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 20550: 00723980 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 20551: 0096648c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 20552: 00db0c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 20553: 00701eb4 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 20553: 00701e8c 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 20554: 00db1b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ 20555: 005df8b8 312 FUNC GLOBAL DEFAULT 12 store_40x_dbcr0 │ │ │ │ - 20556: 00920fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 20556: 00920f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 20557: 00db0076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 20558: 007f1374 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 20558: 007f134c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 20559: 00d7943c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 20560: 00db2068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20561: 00db22ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 20562: 009b030c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 20563: 0073bce8 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 20564: 00746d04 10136 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 20565: 00701cdc 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 20562: 009b02e4 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 20563: 0073bcc0 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 20564: 00746cdc 10136 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 20565: 00701cb4 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 20566: 00d7a834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 20567: 00d74b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 20568: 00d6dac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 20569: 00db0cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 20570: 00db03a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 20571: 00d766ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 20572: 00dafd3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 20573: 00947428 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 20574: 009d1750 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 20573: 00947400 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 20574: 009d1728 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 20575: 00db1e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 20576: 0090b298 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 20577: 00968888 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 20576: 0090b270 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 20577: 00968860 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 20578: 0053cd78 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 20579: 0074b988 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 20580: 007e5f94 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 20581: 009520ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 20582: 007c0f84 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 20579: 0074b960 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 20580: 007e5f6c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 20581: 00952084 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 20582: 007c0f5c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 20583: 002e9b9c 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 20584: 00761a48 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 20585: 008f384c 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 20586: 0073dc04 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 20584: 00761a20 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 20585: 008f3824 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 20586: 0073dbdc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 20587: 00db1638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 20588: 0093be88 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 20588: 0093be60 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ 20589: 00d7014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UPDATE_MAPPINGS_EVENT │ │ │ │ - 20590: 0096da10 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 20590: 0096d9e8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 20591: 00d6ef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 20592: 00d7465c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 20593: 007f4e60 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 20593: 007f4e38 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 20594: 00d7768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 20595: 00cbe534 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 20596: 00407ad8 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 20597: 0056bb10 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 20598: 00938870 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 20598: 00938848 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 20599: 00daffe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 20600: 00db1166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 20601: 00db1858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 20602: 00990624 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 20602: 009905fc 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 20603: 00583a64 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 20604: 008f5b48 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 20605: 008abfa0 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 20606: 007e8ccc 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 20604: 008f5b20 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 20605: 008abf78 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 20606: 007e8ca4 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 20607: 0044bbcc 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 20608: 00755ed8 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 20608: 00755eb0 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 20609: 003c7dbc 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 20610: 00db174e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 20611: 00db151e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ 20612: 00ccff04 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmadddp │ │ │ │ - 20613: 007e2a28 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 20613: 007e2a00 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 20614: 00db286a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 20615: 00291790 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 20616: 008eab44 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 20616: 008eab1c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 20617: 00bc93dc 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 20618: 00db0d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 20619: 00cb15b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 20620: 004b7574 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 20621: 00db217c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 20622: 0055e930 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 20623: 00db06ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -20630,329 +20630,329 @@ │ │ │ │ 20626: 00db13a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 20627: 00db03cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 20628: 00d68e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 20629: 00db0d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 20630: 00dafd2a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 20631: 00db0b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 20632: 00db1bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 20633: 009508bc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 20633: 00950894 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 20634: 00d75efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 20635: 00628170 176 FUNC GLOBAL DEFAULT 12 helper_FMADD │ │ │ │ 20636: 00db1fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_NMI_EXCEPTION_DSTATE │ │ │ │ 20637: 00db1bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 20638: 00742750 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 20638: 00742728 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 20639: 00d79c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 20640: 00db20e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 20641: 005a4ca8 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 20642: 008d67ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 20643: 009acb64 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 20642: 008d67c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 20643: 009acb3c 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 20644: 00d654e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 20645: 0043e904 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 20646: 00db291e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 20647: 0044512c 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 20648: 005c2358 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 20649: 00980f98 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 20649: 00980f70 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 20650: 00c7e1fc 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 20651: 00254658 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 20652: 00d688a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 20653: 00864138 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 20653: 00864110 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 20654: 00646384 140 FUNC GLOBAL DEFAULT 12 helper_vsum4ubs │ │ │ │ 20655: 0063e750 124 FUNC GLOBAL DEFAULT 12 helper_VSUBSBS │ │ │ │ - 20656: 008f80f8 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 20656: 008f80d0 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 20657: 00db0278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 20658: 00d662ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 20659: 0090c8d4 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 20660: 00708ee0 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 20659: 0090c8ac 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 20660: 00708eb8 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 20661: 0029b888 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 20662: 00db17c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 20663: 00d64f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 20664: 00db131e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 20665: 00db1bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 20666: 00d758bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 20667: 00d76e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 20668: 00d74ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 20669: 009d1160 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 20669: 009d1138 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 20670: 00d650ac 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 20671: 00d65908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 20672: 00376a20 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 20673: 00d69d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 20674: 00d7779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 20675: 007209ec 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 20675: 007209c4 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 20676: 00d695cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 20677: 00755cb4 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 20677: 00755c8c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 20678: 00db028c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 20679: 00d7aaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 20680: 00db1750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 20681: 0073d8d4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ - 20682: 008c6ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 20681: 0073d8ac 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 20682: 008c6abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 20683: 00d75d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 20684: 00db156a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 20685: 00cc214c 132 OBJECT GLOBAL DEFAULT 24 helper_info_PEXTD │ │ │ │ 20686: 0044b140 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 20687: 00d655d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 20688: 009405c0 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 20688: 00940598 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 20689: 00db2066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20690: 00d6e3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 20691: 00db015a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 20692: 00db1a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 20693: 006e685c 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 20693: 006e6834 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 20694: 005888d4 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 20695: 003923b4 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 20696: 00253ec4 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 20697: 00d7359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 20698: 00db0224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 20699: 00d6d3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 20700: 007f2b38 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 20700: 007f2b10 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 20701: 00d7955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 20702: 00751da4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 20702: 00751d7c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 20703: 00d68124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 20704: 002e7580 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 20705: 00db0bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 20706: 00db1e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 20707: 00d68f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 20708: 002865d0 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 20709: 00db104e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 20710: 00db05ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 20711: 00d73e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 20712: 009b0868 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 20713: 009bb3e0 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 20714: 008f7c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 20712: 009b0840 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 20713: 009bb3b8 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 20714: 008f7c40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 20715: 00db02b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 20716: 00db0ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 20717: 00d7422c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 20718: 0063f1a8 156 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp_dot │ │ │ │ 20719: 00cc31cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSWS │ │ │ │ 20720: 00d644b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 20721: 00d75f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 20722: 00db1816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 20723: 007f5c98 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 20723: 007f5c70 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 20724: 00d744ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 20725: 00db1410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 20726: 0044d5b4 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 20727: 00cd09d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststeq │ │ │ │ 20728: 00db19be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 20729: 00d75ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 20730: 00d77e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 20731: 009409b8 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 20731: 00940990 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 20732: 005d1834 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 20733: 0064bf48 252 FUNC GLOBAL DEFAULT 12 helper_store_dcr │ │ │ │ 20734: 00d71b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 20735: 00d65634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 20736: 0032c85c 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 20737: 00db1340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 20738: 008ae008 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 20738: 008adfe0 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 20739: 00db0a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 20740: 00d6d718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 20741: 00386adc 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 20742: 008c20cc 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 20742: 008c20a4 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 20743: 00648efc 212 FUNC GLOBAL DEFAULT 12 helper_vpermxor │ │ │ │ 20744: 00db0eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 20745: 00ccae10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctuxs │ │ │ │ 20746: 00cb1534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 20747: 00d6d488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 20748: 00db091c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 20749: 0074d5b4 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 20749: 0074d58c 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 20750: 00d7bd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 20751: 007727a4 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 20752: 00762710 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 20751: 0077277c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 20752: 007626e8 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 20753: 00d6d818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 20754: 00db2282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 20755: 00d684e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 20756: 00d652a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 20757: 00db18ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 20758: 00280608 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 20759: 00db0f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 20760: 009486c8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 20760: 009486a0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 20761: 00d718b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 20762: 00d8d840 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 20763: 00b84674 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 20763: 00b84654 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 20764: 00d7b838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 20765: 007c1dbc 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 20766: 007e0c68 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 20767: 0071b894 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 20768: 00999860 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 20765: 007c1d94 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 20766: 007e0c40 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 20767: 0071b86c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 20768: 00999838 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 20769: 00db1d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 20770: 00d71ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 20771: 009587d0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 20772: 008db9c8 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 20771: 009587a8 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 20772: 008db9a0 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 20773: 0056e5dc 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 20774: 00db082a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 20775: 00d735bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 20776: 00d71550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 20777: 0074fb6c 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 20778: 00912e68 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 20779: 0093b2fc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 20777: 0074fb44 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 20778: 00912e40 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 20779: 0093b2d4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 20780: 00db0300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 20781: 00d63ab8 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 20782: 00d68194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 20783: 009684cc 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 20783: 009684a4 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 20784: 00db178a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 20785: 00db171e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 20786: 00db0d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 20787: 004043b4 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 20788: 008fac2c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 20788: 008fac04 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 20789: 002f2ae0 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 20790: 00da764f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 20791: 00d6a604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 20792: 0095e564 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 20792: 0095e53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 20793: 00daff8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 20794: 00db09a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 20795: 0055e730 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 20796: 00daffac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 20797: 009800e8 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 20798: 00965fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 20797: 009800c0 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 20798: 00965f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 20799: 00dafed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 20800: 00d733dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 20801: 00db1b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ - 20802: 006ad354 200 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ + 20802: 006ad32c 200 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ 20803: 00d64870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 20804: 00d65614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 20805: 00db02c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 20806: 0077ba40 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 20806: 0077ba18 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 20807: 00db1a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 20808: 00db0fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 20809: 00db0fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 20810: 00cce8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststgt │ │ │ │ 20811: 00ccd5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsaddqp │ │ │ │ - 20812: 009ba9a8 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 20812: 009ba980 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 20813: 00cc1258 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPUQZ │ │ │ │ 20814: 00db0d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 20815: 00d6e7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 20816: 00581764 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 20817: 009b10c8 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 20817: 009b10a0 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 20818: 00d6bd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 20819: 00d6d6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 20820: 00db212e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20821: 00db139c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 20822: 00db2338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 20823: 00db03dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 20824: 008ac544 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 20824: 008ac51c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 20825: 002915c8 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ 20826: 00db1180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_MAP_DSTATE │ │ │ │ - 20827: 009479bc 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 20827: 00947994 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 20828: 005a4d24 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 20829: 00d74d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 20830: 002c58ac 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 20831: 0074d838 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 20831: 0074d810 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 20832: 00524cac 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 20833: 00db0412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 20834: 00d72694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 20835: 0029efe0 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 20836: 00574270 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 20837: 007bf848 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 20837: 007bf820 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 20838: 00db1140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ - 20839: 006ec870 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 20839: 006ec848 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 20840: 00db02dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 20841: 00d648b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 20842: 00d71540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 20843: 007a0520 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 20844: 008fad94 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 20845: 0073ecd4 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 20843: 007a04f8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 20844: 008fad6c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 20845: 0073ecac 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 20846: 002cf588 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 20847: 00db19ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 20848: 00d69f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 20849: 00d76ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 20850: 009a25c0 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 20851: 006eca00 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 20850: 009a2598 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 20851: 006ec9d8 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 20852: 00d6ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 20853: 00d6b270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 20854: 00d6a2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 20855: 009c87d4 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 20855: 009c87ac 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 20856: 005e0ea8 36 FUNC GLOBAL DEFAULT 12 ppc_decr_clear_on_delivery │ │ │ │ - 20857: 00995434 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 20857: 0099540c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 20858: 00d7aa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 20859: 00281ed0 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 20860: 00444008 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 20861: 00db144c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 20862: 002a3828 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 20863: 00946bfc 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 20863: 00946bd4 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 20864: 00d7599c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 20865: 00b86a78 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 20865: 00b86a58 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 20866: 00db11d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_DSTATE │ │ │ │ 20867: 00d6baa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 20868: 00d72b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 20869: 008037b0 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 20869: 00803788 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 20870: 00d6bec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 20871: 006ec908 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 20871: 006ec8e0 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 20872: 004b5d68 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 20873: 0070dff8 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 20874: 00986974 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 20875: 0071759c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 20873: 0070dfd0 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 20874: 0098694c 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 20875: 00717574 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 20876: 00d6951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 20877: 002fedb8 612 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 20878: 00db19a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 20879: 00db186a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 20880: 00d7753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 20881: 005b9ed8 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 20882: 002ea2bc 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 20883: 00db1eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 20884: 005a01f8 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 20885: 00cca864 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxds │ │ │ │ 20886: 00d71520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 20887: 00701264 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 20887: 0070123c 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 20888: 00db1c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 20889: 00dafe52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 20890: 00db0b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 20891: 008d987c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 20891: 008d9854 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 20892: 00db0ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 20893: 00d69370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 20894: 00d6aa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 20895: 00d7a0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 20896: 002dad78 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 20897: 002d91dc 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 20898: 00d6d1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 20899: 0032bb18 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 20900: 00818054 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 20900: 0081802c 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 20901: 00d71f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 20902: 00d6a404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 20903: 0094ac5c 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 20903: 0094ac34 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 20904: 00daff1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 20905: 00754ad0 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 20906: 008c6974 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 20905: 00754aa8 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 20906: 008c694c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 20907: 00d71d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 20908: 00db13e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 20909: 00db1fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 20910: 002f3150 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 20911: 00d6d578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 20912: 00db1506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 20913: 00db0008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 20914: 00808360 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 20914: 00808338 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 20915: 00db1a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 20916: 00d6b7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 20917: 00376450 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 20918: 0063e854 136 FUNC GLOBAL DEFAULT 12 helper_VSUBSHS │ │ │ │ 20919: 00d67dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 20920: 0072063c 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 20920: 00720614 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 20921: 00db173a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 20922: 00db0754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 20923: 00d64320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 20924: 00d75edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 20925: 009a012c 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 20926: 007ddf90 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 20925: 009a0104 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 20926: 007ddf68 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 20927: 00d68940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 20928: 00619cd4 160 FUNC GLOBAL DEFAULT 12 ppc_maybe_interrupt │ │ │ │ 20929: 00281cb0 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 20930: 00d6b450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 20931: 00d654b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 20932: 00d63b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ - 20933: 00797b5c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 20933: 00797b34 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 20934: 00d65b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 20935: 00d7a3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 20936: 00d6b4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 20937: 00d78cd4 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 20938: 00d717e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 20939: 00d6edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ - 20940: 0069f140 264 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ + 20940: 0069f118 264 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ 20941: 00db1bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 20942: 005ba8c8 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 20943: 00d65264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 20944: 00963308 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 20945: 008a832c 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 20944: 009632e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 20945: 008a8304 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 20946: 00db0d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 20947: 0070a584 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 20947: 0070a55c 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 20948: 00d7b3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 20949: 00cb8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 20950: 00cd5394 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXPERMX │ │ │ │ 20951: 0062aaa8 148 FUNC GLOBAL DEFAULT 12 helper_efdctsf │ │ │ │ 20952: 00d7a238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 20953: 00d6d8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 20954: 0062a7d0 84 FUNC GLOBAL DEFAULT 12 helper_efdctsi │ │ │ │ @@ -20960,23 +20960,23 @@ │ │ │ │ 20956: 00d6a524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 20957: 004f7e94 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 20958: 004b3578 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 20959: 00db1d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 20960: 00c7dcd4 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 20961: 00d72210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 20962: 00d74c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 20963: 0078073c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 20963: 00780714 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 20964: 005287b4 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ - 20965: 006a4530 252 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ + 20965: 006a4508 252 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ 20966: 00286c90 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 20967: 008c7664 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 20967: 008c763c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 20968: 00db062a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 20969: 00da8821 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 20970: 00d67010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 20971: 0093e35c 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 20971: 0093e334 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 20972: 00d7a614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 20973: 00db1232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_DSTATE │ │ │ │ 20974: 00407ae0 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 20975: 00cc1a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsf │ │ │ │ 20976: 0042e3ec 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 20977: 00db28ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 20978: 00db1ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -20991,32 +20991,32 @@ │ │ │ │ 20987: 00db1d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 20988: 00637494 548 FUNC GLOBAL DEFAULT 12 helper_xsrqpxp │ │ │ │ 20989: 00cb3424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 20990: 00327230 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 20991: 00d72734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 20992: 00d683d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 20993: 00d78fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_EVENT │ │ │ │ - 20994: 00914f28 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 20994: 00914f00 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 20995: 00d6fd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 20996: 00dafeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 20997: 00db0074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 20998: 00db1e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 20999: 00d750b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21000: 00d7a1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21001: 00db18c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21002: 00d7a218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21003: 00d6d798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21004: 00cb4ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21005: 008f7874 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21006: 009985d8 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21005: 008f784c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21006: 009985b0 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21007: 00db0246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21008: 008110c0 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21008: 00811098 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21009: 00d6f694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21010: 002881fc 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21011: 006e79a4 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21011: 006e797c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21012: 00d77a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21013: 00da7642 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 21014: 00d79a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21015: 00d64200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21016: 00db2162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21017: 00db0e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21018: 00d7418c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -21025,837 +21025,837 @@ │ │ │ │ 21021: 00298708 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 21022: 00403e84 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 21023: 00db1082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21024: 00d64ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21025: 002e858c 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21026: 00439e04 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21027: 00323a58 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 21028: 00820ac0 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21029: 00920094 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21030: 007ddfbc 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21028: 00820a98 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21029: 0092006c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21030: 007ddf94 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21031: 00d776cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21032: 002ec804 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21033: 00db0a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21034: 00db2352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21035: 00cd318c 132 OBJECT GLOBAL DEFAULT 24 helper_info_CDTBCD │ │ │ │ 21036: 0062ab3c 148 FUNC GLOBAL DEFAULT 12 helper_efdctuf │ │ │ │ 21037: 0062a824 84 FUNC GLOBAL DEFAULT 12 helper_efdctui │ │ │ │ 21038: 00db1e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21039: 00d6d178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21040: 00db0900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21041: 00db02ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21042: 00d7356c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21043: 008c82f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 21044: 0071b93c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 21043: 008c82d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21044: 0071b914 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21045: 00d648e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21046: 00cce854 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststlt │ │ │ │ 21047: 00d65554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21048: 00cbeb04 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21049: 008e51bc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21049: 008e5194 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21050: 00db0d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21051: 00d7a188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21052: 00db1aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21053: 00db23d0 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21054: 008e764c 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21055: 009a12e4 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21056: 009cab74 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21054: 008e7624 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21055: 009a12bc 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21056: 009cab4c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21057: 00db2060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21058: 00d77a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21059: 00cc1b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuf │ │ │ │ 21060: 0062580c 372 FUNC GLOBAL DEFAULT 12 helper_DIEXQ │ │ │ │ 21061: 002533d8 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 21062: 007945dc 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 21062: 007945b4 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21063: 00d75d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21064: 00cc1c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctui │ │ │ │ 21065: 00d64210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 21066: 00d79ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 21067: 0071bc2c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 21067: 0071bc04 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 21068: 00db1e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 21069: 005adf10 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 21070: 00741e3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 21070: 00741e14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21071: 00d7b0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21072: 00402fd4 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 21073: 00db04f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21074: 00db0ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21075: 00294064 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21076: 003306cc 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ 21077: 00d7032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_EXCP_EVENT │ │ │ │ 21078: 006239fc 296 FUNC GLOBAL DEFAULT 12 helper_DRINTNQ │ │ │ │ 21079: 00cc445c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2 │ │ │ │ 21080: 00cc7240 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQDP │ │ │ │ - 21081: 008e5230 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21082: 0075068c 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21081: 008e5208 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21082: 00750664 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21083: 00db2306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21084: 00d69da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21085: 0044ffa8 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21086: 00d7bdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21087: 00c7d978 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21088: 00d7724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 21089: 0073ee58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 21089: 0073ee30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 21090: 00627170 352 FUNC GLOBAL DEFAULT 12 helper_fpscr_check_status │ │ │ │ 21091: 00db057a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 21092: 00d7446c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 21093: 00d67384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 21094: 00d71db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21095: 00db1824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21096: 00d7ae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21097: 00294bac 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21098: 002a91a4 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21099: 0029cde0 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21100: 00db1f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21101: 00b2d900 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21101: 00b2d8e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21102: 00574150 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21103: 00db092e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21104: 00db216e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 21105: 00702b60 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 21105: 00702b38 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21106: 00534950 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21107: 003a5344 144 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21108: 00466a5c 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 21109: 0071f9a4 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 21109: 0071f97c 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21110: 00d6d7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21111: 00db1ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 21112: 00741aa4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21113: 009af778 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21114: 00b91a04 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ - 21115: 0073fb14 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21116: 008a6bc0 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21112: 00741a7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 21113: 009af750 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21114: 00b919e4 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ + 21115: 0073faec 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 21116: 008a6b98 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21117: 005ca4ac 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21118: 00d7b084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21119: 00447a38 240 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ - 21120: 009c5ad0 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21120: 009c5aa8 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21121: 00db202a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21122: 00d72450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21123: 005b9e50 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21124: 00db1530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21125: 00db0144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21126: 00d639c4 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21127: 00759870 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21127: 00759848 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21128: 00cb25b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21129: 00d6bdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21130: 00db0006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21131: 00d655a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21132: 005338bc 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21133: 005453d8 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21134: 00db0a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ - 21135: 006af0fc 232 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ + 21135: 006af0d4 232 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ 21136: 00db1904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21137: 003fd4d8 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21138: 00cb1d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21139: 007eb668 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21139: 007eb640 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21140: 00d7083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_EVENT │ │ │ │ 21141: 00db1d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21142: 008abfbc 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21142: 008abf94 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21143: 00db009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21144: 00db0e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21145: 008fc86c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21145: 008fc844 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21146: 00d6ac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21147: 00db1fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21148: 00d6973c 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21149: 008c5390 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21149: 008c5368 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21150: 00334ec4 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 21151: 00797608 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21152: 00806574 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21151: 007975e0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 21152: 0080654c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21153: 00db0f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21154: 002a35ec 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 21155: 00db201a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21156: 005b09c8 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21157: 00db17ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21158: 00d6dfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21159: 009010dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21160: 006ed8b8 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21159: 009010b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21160: 006ed890 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ 21161: 00d77cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21162: 00995ff0 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21162: 00995fc8 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21163: 00d67bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21164: 00d65334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ - 21165: 006a6340 224 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ + 21165: 006a6318 224 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ 21166: 00db170e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 21167: 00744074 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 21168: 0070c15c 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21169: 00938d90 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21167: 0074404c 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 21168: 0070c134 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 21169: 00938d68 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21170: 00d67ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21171: 00d683c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21172: 009600a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21173: 00812fac 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21172: 00960078 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21173: 00812f84 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21174: 0053b618 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21175: 00db0094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21176: 00daffbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21177: 00db20f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21178: 0081e8a4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21178: 0081e87c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21179: 00d73acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 21180: 007c0ccc 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21180: 007c0ca4 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21181: 00db0fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21182: 0029a194 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21183: 0032aa7c 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 21184: 00820858 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21184: 00820830 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21185: 00d6507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21186: 0053fd90 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21187: 00510f04 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21188: 00d740bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 21189: 0071754c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 21189: 00717524 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21190: 00db064a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21191: 00d6f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21192: 00db1802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21193: 0075527c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21193: 00755254 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21194: 00dafe2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21195: 00991734 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21195: 0099170c 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21196: 00db0fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21197: 0058a94c 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21198: 00d701dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_ID_READ_EVENT │ │ │ │ 21199: 002ec17c 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21200: 005aea84 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21201: 009b9104 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21201: 009b90dc 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21202: 00daff8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21203: 00d65718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 21204: 0078f73c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 21204: 0078f714 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21205: 00d6f414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21206: 00d7b808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21207: 005a5664 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21208: 00d6fbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_READ_EVENT │ │ │ │ 21209: 0062db48 188 FUNC GLOBAL DEFAULT 12 helper_xstsqrtdp │ │ │ │ 21210: 00d758ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21211: 00d73fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21212: 00cb2218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21213: 00db1822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21214: 00db16d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21215: 00537aa8 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21216: 00d65324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21217: 007d56e8 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21218: 009b0404 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21219: 0099118c 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21217: 007d56c0 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21218: 009b03dc 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21219: 00991164 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21220: 00db1f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21221: 00db1514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21222: 00812b24 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21222: 00812afc 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21223: 002d9178 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 21224: 00744c94 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21225: 0098c560 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21224: 00744c6c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 21225: 0098c538 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21226: 00cb19d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21227: 00db1ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21228: 008f47e4 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21228: 008f47bc 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21229: 00db1c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21230: 0079ea50 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21230: 0079ea28 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21231: 0044dca8 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21232: 00d74bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21233: 00d6dee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21234: 005664c4 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21235: 00db2124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21236: 00293468 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21237: 00d67d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21238: 009809cc 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21239: 007e6388 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21240: 0095b848 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21238: 009809a4 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21239: 007e6360 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21240: 0095b820 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21241: 00d65ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 21242: 00745958 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 21242: 00745930 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 21243: 00d74d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21244: 00464ae8 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21245: 00d65a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21246: 00d6e4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21247: 00d750a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21248: 0038c384 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ 21249: 00db0bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DSTATE │ │ │ │ - 21250: 00913644 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 21251: 0077a5b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 21250: 0091361c 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21251: 0077a58c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21252: 00db03e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21253: 00d7a168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21254: 00db1e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 21255: 00865af8 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21256: 007cf5b0 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21255: 00865ad0 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21256: 007cf588 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21257: 00daff2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21258: 0044e5c0 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21259: 006e40b4 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21260: 0098545c 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21259: 006e408c 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21260: 00985434 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21261: 00ccfcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmaddsp │ │ │ │ 21262: 00db0ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21263: 002aa568 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 21264: 009c4d68 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 21265: 007a5250 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21266: 0093be2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21264: 009c4d40 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 21265: 007a5228 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21266: 0093be04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21267: 0053bc6c 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 21268: 00cc56ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDMI │ │ │ │ - 21269: 00742e44 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21270: 00982640 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21269: 00742e1c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 21270: 00982618 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21271: 00db2296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21272: 00db07ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21273: 00d75e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21274: 00d71d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21275: 00db1c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21276: 00db0c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21277: 005bc6fc 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21278: 005cef64 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21279: 00d647f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21280: 008c9fbc 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21280: 008c9f94 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21281: 0064270c 248 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_comp │ │ │ │ 21282: 004b342c 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21283: 00db0bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21284: 0043b1b8 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21285: 00d6e198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21286: 00338224 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21287: 009d3188 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21287: 009d3160 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21288: 00db0b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21289: 007b1668 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21289: 007b1640 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21290: 00db1732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21291: 0056425c 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21292: 005d3f98 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21293: 008d0894 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21293: 008d086c 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21294: 00d7017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_WRITEB_EVENT │ │ │ │ 21295: 00d5de08 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21296: 00d6972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21297: 00db1e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21298: 00745c2c 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21298: 00745c04 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21299: 00d6c020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21300: 00d73bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21301: 0029bd00 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21302: 00545de0 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21303: 00c7d8d0 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21304: 00cb5ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21305: 009975a0 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21306: 007abcd4 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21307: 009caa58 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21305: 00997578 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21306: 007abcac 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21307: 009caa30 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21308: 00db1064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21309: 00530f3c 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 21310: 0070c6d8 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 21310: 0070c6b0 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21311: 00db0472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 21312: 0074565c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 21312: 00745634 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21313: 002be6bc 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 21314: 0056e030 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 21315: 00db0e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21316: 00d76a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21317: 00db16b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21318: 00db01ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21319: 00db161c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21320: 00437e00 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 21321: 00cc57f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDNM │ │ │ │ 21322: 00d64e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 21323: 00cc7e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_trace │ │ │ │ - 21324: 006e45a0 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21324: 006e4578 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21325: 005373a8 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21326: 00db055c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21327: 0026d92c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21328: 00d6a914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21329: 00db0b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21330: 00d649d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21331: 005527d0 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 21332: 00d6b910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21333: 00d72500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21334: 00db17e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21335: 007af5e8 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21335: 007af5c0 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21336: 00cc44e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GER │ │ │ │ 21337: 00d78780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21338: 009b5438 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21338: 009b5410 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 21339: 0064a3a8 4 FUNC GLOBAL DEFAULT 12 helper_fscr_facility_check │ │ │ │ - 21340: 00744690 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 21340: 00744668 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21341: 00d64560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21342: 00293e78 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21343: 00db1b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21344: 0096c8ec 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21344: 0096c8c4 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21345: 00d65a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21346: 002a2340 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21347: 00915d04 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21347: 00915cdc 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21348: 00db1b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21349: 00db1df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21350: 00d74d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21351: 00db05d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 21352: 0071f2c0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 21352: 0071f298 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21353: 00db147a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21354: 008e6174 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21354: 008e614c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21355: 002993f8 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21356: 0092ff48 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21356: 0092ff20 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21357: 002949a8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21358: 00db2930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21359: 007f10b8 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 21360: 006e7d20 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21359: 007f1090 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21360: 006e7cf8 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21361: 00daff4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21362: 00db0316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21363: 00db0bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21364: 0093150c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21364: 009314e4 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21365: 00db0fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21366: 00950348 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21366: 00950320 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21367: 00d7450c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21368: 00951718 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21369: 00943528 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21368: 009516f0 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21369: 00943500 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21370: 00d75464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21371: 00d6f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 21372: 0077a420 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21373: 00983424 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21372: 0077a3f8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 21373: 009833fc 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21374: 00db2030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21375: 0092f110 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 21376: 0077e3dc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21377: 0096971c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ - 21378: 00797a5c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 21375: 0092f0e8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21376: 0077e3b4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 21377: 009696f4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21378: 00797a34 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21379: 00d708ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_WRITE_EVENT │ │ │ │ 21380: 00db196a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21381: 00db140a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21382: 00d7395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21383: 0050f724 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 21384: 00795688 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 21384: 00795660 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21385: 0056dc2c 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21386: 0095457c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21387: 008e851c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21386: 00954554 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21387: 008e84f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21388: 004319f0 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 21389: 00db14e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 21390: 0059e064 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 21391: 00987958 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 21391: 00987930 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 21392: 00db08b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 21393: 00db1942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 21394: 00cd38c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPD │ │ │ │ 21395: 00d6ba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 21396: 00867d7c 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 21397: 00811d2c 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 21396: 00867d54 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 21397: 00811d04 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 21398: 00d7942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 21399: 00948b18 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 21400: 0091bec8 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 21399: 00948af0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 21400: 0091bea0 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 21401: 00d6b900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 21402: 0097fac4 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 21402: 0097fa9c 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 21403: 00d79da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 21404: 00db0f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 21405: 0077ac84 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 21405: 0077ac5c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 21406: 00dafe12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 21407: 00c7e1b4 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 21408: 00d6dcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 21409: 00db206e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 21410: 009958e4 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 21411: 008cfdb0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 21410: 009958bc 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 21411: 008cfd88 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 21412: 00daff62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 21413: 00d6eef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 21414: 0027b444 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 21415: 00db04f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 21416: 00823f08 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 21417: 00b86a18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 21416: 00823ee0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 21417: 00b869f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 21418: 00d6ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 21419: 00981af4 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 21420: 0081d128 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 21419: 00981acc 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 21420: 0081d100 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 21421: 00db0ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 21422: 007d5260 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 21422: 007d5238 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 21423: 00db1e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 21424: 008fad78 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 21425: 00867fe0 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 21424: 008fad50 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 21425: 00867fb8 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 21426: 00c6f004 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 21427: 00d78b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 21428: 0094f06c 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 21429: 0073d5cc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 21428: 0094f044 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 21429: 0073d5a4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 21430: 00d7959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21431: 009266e8 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 21431: 009266c0 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 21432: 00d65f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 21433: 00db0540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 21434: 0096e148 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 21434: 0096e120 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 21435: 00db130c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 21436: 008e2088 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 21436: 008e2060 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 21437: 005aedd8 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 21438: 00db0f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 21439: 00db0858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 21440: 00d7babc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 21441: 00d78970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 21442: 00db2938 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 21443: 00db0848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 21444: 0032238c 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 21445: 0052b58c 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 21446: 00536188 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 21447: 00db1c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 21448: 006e74e0 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 21448: 006e74b8 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 21449: 002987b0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 21450: 00dafe8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 21451: 0081e0a4 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 21451: 0081e07c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 21452: 00d71fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 21453: 00db15dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 21454: 00db14be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 21455: 00848904 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 21456: 009cacf0 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 21455: 008488dc 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 21456: 009cacc8 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 21457: 00d64180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 21458: 0071b7e8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 21458: 0071b7c0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 21459: 00d63bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 21460: 00db15bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 21461: 004f4994 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 21462: 0091a30c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 21463: 00737a20 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 21464: 0075737c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 21462: 0091a2e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 21463: 007379f8 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 21464: 00757354 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 21465: 00d7051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIM_EVENT │ │ │ │ 21466: 00c71e0c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_timebase │ │ │ │ 21467: 00db13c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 21468: 00db19f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 21469: 00db19d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 21470: 005e28e0 24 FUNC GLOBAL DEFAULT 12 ppc_irq_reset │ │ │ │ - 21471: 00852940 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 21471: 00852918 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 21472: 00626210 364 FUNC GLOBAL DEFAULT 12 helper_CBCDTD │ │ │ │ - 21473: 009cba18 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 21473: 009cb9f0 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 21474: 005aebdc 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 21475: 00d6eec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 21476: 004b83cc 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 21477: 0051d0ec 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 21478: 00d76dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 21479: 00db171a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 21480: 00d6e758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 21481: 00d8d56c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 21482: 00d69bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 21483: 0058e37c 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 21484: 00555f44 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 21485: 00d6efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 21486: 00737e88 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 21486: 00737e60 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 21487: 00db1b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 21488: 002bfc24 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 21489: 008c8fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 21489: 008c8fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 21490: 00db13d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 21491: 00db15a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 21492: 00d7a5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 21493: 0026c974 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 21494: 00d69ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ - 21495: 0069ca74 272 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ + 21495: 0069ca4c 272 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ 21496: 00444690 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 21497: 0077d71c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 21497: 0077d6f4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 21498: 00db18fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 21499: 00d783f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 21500: 007e8514 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 21501: 007dc8e8 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 21500: 007e84ec 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 21501: 007dc8c0 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 21502: 00d75a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 21503: 00db0fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 21504: 007ba2f0 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 21504: 007ba2c8 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 21505: 00db157a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 21506: 00db0c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 21507: 00db010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 21508: 00564cc0 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 21509: 0098df28 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 21510: 0073e898 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 21511: 007a08cc 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 21509: 0098df00 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 21510: 0073e870 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 21511: 007a08a4 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 21512: 005366c4 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 21513: 006acb3c 804 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ + 21513: 006acb14 804 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ 21514: 00dafd8f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 21515: 00db11ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_PACKAGE_TO_PATH_DSTATE │ │ │ │ 21516: 003763f8 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 21517: 009804c0 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 21517: 00980498 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 21518: 00db06d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 21519: 006a6180 224 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ - 21520: 007f394c 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 21519: 006a6158 224 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ + 21520: 007f3924 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 21521: 00d69e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 21522: 00cb99b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 21523: 00db16fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 21524: 00db08c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 21525: 00c7d3bc 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 21526: 00d7a248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 21527: 0074073c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 21527: 00740714 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 21528: 005adf08 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 21529: 00287888 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 21530: 00db0cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 21531: 00db03ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 21532: 006e819c 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 21532: 006e8174 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 21533: 00db08ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 21534: 00623788 344 FUNC GLOBAL DEFAULT 12 helper_DRINTXQ │ │ │ │ 21535: 00db1e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 21536: 0077e970 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 21536: 0077e948 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 21537: 002da928 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 21538: 00d6cff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 21539: 00db1778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 21540: 0029885c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 21541: 00d6f5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 21542: 00db1e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 21543: 0078fab8 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 21544: 00806b9c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 21543: 0078fa90 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 21544: 00806b74 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 21545: 00cc1150 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEXTRACTUW │ │ │ │ 21546: 00d7766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 21547: 00db131c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 21548: 002dadd8 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 21549: 00817724 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 21549: 008176fc 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 21550: 00daff48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 21551: 00cb184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 21552: 008f863c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 21552: 008f8614 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 21553: 00db076c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 21554: 008a2600 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 21554: 008a25d8 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 21555: 00db023a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 21556: 0077e6e8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 21556: 0077e6c0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 21557: 00d68234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 21558: 009ac030 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 21559: 00742010 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 21560: 007e5d58 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 21561: 009131a0 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 21562: 006ad000 200 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ + 21558: 009ac008 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 21559: 00741fe8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 21560: 007e5d30 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 21561: 00913178 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 21562: 006acfd8 200 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ 21563: 00db126e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_WRITE_DSTATE │ │ │ │ - 21564: 0099b488 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 21565: 008d67d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 21564: 0099b460 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 21565: 008d67a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 21566: 00db022c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 21567: 006458a4 60 FUNC GLOBAL DEFAULT 12 helper_vextractd │ │ │ │ 21568: 00dafed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21569: 00db0374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 21570: 00cc5a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZB │ │ │ │ 21571: 00db18f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 21572: 00d76f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 21573: 00d7a228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 21574: 00d6b2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 21575: 004b3e58 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 21576: 00804f50 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 21577: 0075da88 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 21578: 007403f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 21579: 00737820 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 21576: 00804f28 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 21577: 0075da60 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 21578: 007403d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 21579: 007377f8 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 21580: 0028b3b8 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 21581: 0075a708 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 21581: 0075a6e0 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 21582: 006298a0 76 FUNC GLOBAL DEFAULT 12 helper_efscfsf │ │ │ │ - 21583: 0090b760 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 21583: 0090b738 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 21584: 00cc5980 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZH │ │ │ │ 21585: 0062982c 20 FUNC GLOBAL DEFAULT 12 helper_efscfsi │ │ │ │ - 21586: 0093c898 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 21586: 0093c870 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 21587: 00d7a9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 21588: 00d69e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 21589: 0063f848 332 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8 │ │ │ │ 21590: 00d75114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 21591: 00cb5b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 21592: 00db194e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 21593: 00d68b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 21594: 00db124e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_PUT_DSTATE │ │ │ │ 21595: 005cd6d0 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 21596: 00db0f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 21597: 00930c24 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 21597: 00930bfc 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 21598: 0064b880 4 FUNC GLOBAL DEFAULT 12 helper_store_atbl │ │ │ │ 21599: 00d64910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 21600: 00d76e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 21601: 00cc58fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZW │ │ │ │ 21602: 0063e960 132 FUNC GLOBAL DEFAULT 12 helper_VSUBSWS │ │ │ │ 21603: 00d5dd88 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 21604: 00648d84 376 FUNC GLOBAL DEFAULT 12 helper_vshasigmad │ │ │ │ 21605: 00d6a9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 21606: 00d6e0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 21607: 0081ce90 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 21608: 00757e64 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 21607: 0081ce68 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 21608: 00757e3c 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 21609: 00d7792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 21610: 00d75adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 21611: 00db232a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ - 21612: 0069cd44 168 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ + 21612: 0069cd1c 168 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ 21613: 0064b884 4 FUNC GLOBAL DEFAULT 12 helper_store_atbu │ │ │ │ 21614: 00d75524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 21615: 00797068 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 21615: 00797040 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 21616: 00cb9bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 21617: 00db21fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 21618: 004fc850 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 21619: 00d7b334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 21620: 006f7210 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 21620: 006f71e8 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 21621: 00d7a664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 21622: 00716878 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 21623: 0093f5e0 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 21622: 00716850 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 21623: 0093f5b8 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 21624: 0056ea58 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 21625: 00db184e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 21626: 00774b90 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 21626: 00774b68 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 21627: 00db07de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 21628: 00db074a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 21629: 00db0722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 21630: 00289b80 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 21631: 009c1b00 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 21631: 009c1ad8 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 21632: 005ae540 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 21633: 00b9d8f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 21633: 00b9d8d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 21634: 00443d48 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 21635: 009810d8 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 21635: 009810b0 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 21636: 00d7b424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 21637: 00648cf4 144 FUNC GLOBAL DEFAULT 12 helper_vshasigmaw │ │ │ │ - 21638: 00965540 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 21639: 00730a70 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 21638: 00965518 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 21639: 00730a48 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 21640: 00d6e0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 21641: 00daff36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 21642: 00d711b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 21643: 00d79ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 21644: 00d717c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 21645: 00db11f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_METHOD_DSTATE │ │ │ │ 21646: 00d79998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 21647: 00b86940 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 21648: 0073d144 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 21649: 0077dcf4 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 21647: 00b86920 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 21648: 0073d11c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 21649: 0077dccc 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 21650: 00db07e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 21651: 00db122e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_DSTATE │ │ │ │ - 21652: 007e1594 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 21652: 007e156c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 21653: 00d78cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 21654: 00db1b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 21655: 005a0a5c 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 21656: 00744af0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 21656: 00744ac8 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 21657: 00441b28 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 21658: 0094af78 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 21659: 0098fd00 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 21658: 0094af50 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 21659: 0098fcd8 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 21660: 00db15d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 21661: 0096d7f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 21661: 0096d7d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 21662: 00d7bc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 21663: 009b0fec 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 21663: 009b0fc4 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 21664: 00d6501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 21665: 0057d234 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 21666: 008cbeec 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 21666: 008cbec4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 21667: 00db0742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 21668: 008f7cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 21668: 008f7c9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 21669: 00d78950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 21670: 00d6d128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 21671: 009170a8 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 21671: 00917080 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 21672: 005242c0 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 21673: 00db0c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 21674: 00539fb4 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 21675: 005a0024 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 21676: 00629854 76 FUNC GLOBAL DEFAULT 12 helper_efscfuf │ │ │ │ 21677: 00d6f464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 21678: 00db0248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 21679: 00db1616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 21680: 00629840 20 FUNC GLOBAL DEFAULT 12 helper_efscfui │ │ │ │ 21681: 00d6c5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_DATA_EVENT │ │ │ │ 21682: 00db2194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ 21683: 00cc78f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQQP │ │ │ │ - 21684: 009c43a4 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 21684: 009c437c 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 21685: 00d682c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 21686: 00403e8c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 21687: 00d677b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 21688: 0077a4cc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 21688: 0077a4a4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 21689: 00639440 1368 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2 │ │ │ │ 21690: 00db0a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 21691: 004725d0 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 21692: 0029890c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 21693: 002e6a70 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 21694: 00b2b054 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 21694: 00b2b034 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 21695: 00db215e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 21696: 00db149c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 21697: 00647420 228 FUNC GLOBAL DEFAULT 12 helper_bcdsub │ │ │ │ 21698: 00d6a424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 21699: 00916ddc 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 21699: 00916db4 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 21700: 00dafee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 21701: 00db1da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 21702: 00db0240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 21703: 008ab238 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 21704: 00733214 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 21705: 0074ba90 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 21703: 008ab210 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 21704: 007331ec 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 21705: 0074ba68 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 21706: 004fcd94 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 21707: 009cb638 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 21707: 009cb610 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 21708: 00d686b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 21709: 0095c8fc 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 21709: 0095c8d4 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 21710: 00d7ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 21711: 009ae1c4 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 21711: 009ae19c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 21712: 0028a370 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 21713: 0069c468 64 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ - 21714: 009b5d94 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 21713: 0069c440 64 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ + 21714: 009b5d6c 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 21715: 005e50cc 676 FUNC GLOBAL DEFAULT 12 ppc4xx_l2sram_init │ │ │ │ 21716: 00d732cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 21717: 00d7760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 21718: 002f3158 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 21719: 006ba364 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 21719: 006ba33c 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 21720: 00db0794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 21721: 00db1224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_RESET_DSTATE │ │ │ │ 21722: 005462a4 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 21723: 00db0fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 21724: 009874b8 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 21724: 00987490 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 21725: 00d78dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 21726: 00d6a054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 21727: 00d784d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 21728: 00db02f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 21729: 00db1662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 21730: 007a5434 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 21731: 007b5918 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 21730: 007a540c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 21731: 007b58f0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 21732: 0029b80c 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 21733: 00745c14 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 21733: 00745bec 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 21734: 002ee7e4 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 21735: 008c04d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 21735: 008c04ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 21736: 00591804 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 21737: 00db15ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 21738: 00d79cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 21739: 00d78ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 21740: 00db2236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 21741: 009c5200 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 21742: 0099c9f4 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 21741: 009c51d8 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 21742: 0099c9cc 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 21743: 00db0992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 21744: 0095ff8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 21745: 0073fcfc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 21746: 00788e1c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 21744: 0095ff64 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 21745: 0073fcd4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 21746: 00788df4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 21747: 00db178c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ - 21748: 0069e1bc 272 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ + 21748: 0069e194 272 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ 21749: 00569b44 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 21750: 005a73e8 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 21751: 00821b04 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 21751: 00821adc 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 21752: 00cca7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxws │ │ │ │ 21753: 00db1e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 21754: 004b62bc 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 21755: 00cd0f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntb │ │ │ │ 21756: 00db203a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 21757: 00db1bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 21758: 00d66010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 21759: 0093a0c8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 21759: 0093a0a0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 21760: 00cd0f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntd │ │ │ │ 21761: 00d736dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 21762: 00db1f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 21763: 00db153a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 21764: 00d77c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 21765: 0081e4b0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 21765: 0081e488 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 21766: 00db19d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 21767: 005352e0 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 21768: 00cd0df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcnth │ │ │ │ 21769: 00d7bd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 21770: 00b9d8f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 21771: 007f1e7c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 21770: 00b9d8d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 21771: 007f1e54 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 21772: 00588b34 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 21773: 00db05c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 21774: 00d7b0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 21775: 00db13b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 21776: 008d33d0 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 21776: 008d33a8 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 21777: 00d6ef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 21778: 00d72634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 21779: 00323b08 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 21780: 00db02bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 21781: 00d7aa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 21782: 00db18ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 21783: 00db1db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 21784: 00db0fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ - 21785: 0069f248 8 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ + 21785: 0069f220 8 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ 21786: 00db1ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 21787: 00cb5d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 21788: 00cd07c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntw │ │ │ │ 21789: 00d667a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 21790: 0056e690 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 21791: 00d6f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 21792: 00db20dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 21793: 009c4a8c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 21794: 00742c54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 21795: 008a7aac 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 21793: 009c4a64 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 21794: 00742c2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 21795: 008a7a84 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 21796: 00d7475c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 21797: 002ec58c 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 21798: 00cc5fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDEUQM │ │ │ │ 21799: 00db029e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 21800: 005d9e28 296 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_all │ │ │ │ 21801: 0043d634 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 21802: 00291518 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 21803: 00701540 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 21803: 00701518 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 21804: 00d6bb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 21805: 0097e934 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 21805: 0097e90c 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 21806: 00577488 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 21807: 00284840 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 21808: 00db1ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 21809: 00572bc0 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 21810: 00913d7c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 21810: 00913d54 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 21811: 00d79bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 21812: 00cc9658 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxds │ │ │ │ 21813: 00d6b300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 21814: 0099e4e0 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 21814: 0099e4b8 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 21815: 00daffd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 21816: 00d661cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 21817: 00d71e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 21818: 00d711e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 21819: 00db0e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 21820: 00d64e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ - 21821: 0069e8d8 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ + 21821: 0069e8b0 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ 21822: 00385f90 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 21823: 00dafd37 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 21824: 0081df7c 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 21824: 0081df54 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 21825: 00c66508 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 21826: 00cd1848 132 OBJECT GLOBAL DEFAULT 24 helper_info_ppc_maybe_interrupt │ │ │ │ - 21827: 007431dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 21827: 007431b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 21828: 00d7801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 21829: 0055ea28 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 21830: 007e3adc 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 21831: 009985b8 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 21830: 007e3ab4 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 21831: 00998590 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 21832: 00c7b37c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 21833: 00d7ad64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 21834: 0077ea90 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 21835: 008cb0c8 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 21834: 0077ea68 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 21835: 008cb0a0 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 21836: 00d6a704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 21837: 0029cfb8 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 21838: 00960d80 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 21839: 0074a454 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 21838: 00960d58 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 21839: 0074a42c 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 21840: 00d7050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_RELEASE_EVENT │ │ │ │ 21841: 00d6d398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 21842: 003299cc 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 21843: 00951084 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 21844: 00740f88 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 21845: 00700ff0 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 21843: 0095105c 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 21844: 00740f60 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 21845: 00700fc8 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 21846: 00d6f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 21847: 008e432c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 21847: 008e4304 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 21848: 00dafe08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 21849: 009c0c64 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 21850: 0096c664 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 21849: 009c0c3c 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 21850: 0096c63c 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 21851: 00d6629c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 21852: 00d711a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 21853: 00db18b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 21854: 003cad40 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 21855: 00d681a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 21856: 00d79104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_SET_EVENT │ │ │ │ 21857: 005c94f4 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -21865,365 +21865,365 @@ │ │ │ │ 21861: 00284658 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_round_to_zero │ │ │ │ 21862: 00db056c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 21863: 00d7b57c 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 21864: 00dafe9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 21865: 0028aae8 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 21866: 00db22a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 21867: 00db0796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 21868: 0077b270 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 21868: 0077b248 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 21869: 00dafdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 21870: 00d6db58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 21871: 007b5640 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 21871: 007b5618 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 21872: 00ccc334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminfp │ │ │ │ 21873: 002f3154 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 21874: 00db185c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 21875: 00dafdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 21876: 00db0d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 21877: 007550ec 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 21877: 007550c4 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 21878: 00db2574 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 21879: 00966178 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 21879: 00966150 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 21880: 004099fc 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 21881: 00291718 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 21882: 0058f9bc 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 21883: 00d7aa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 21884: 00910fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 21884: 00910fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 21885: 00db112c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 21886: 00db09de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 21887: 00d64bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 21888: 0095b2cc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 21888: 0095b2a4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 21889: 00db0e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 21890: 00981a54 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 21891: 00b9d8d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 21890: 00981a2c 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 21891: 00b9d8b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 21892: 0062a330 76 FUNC GLOBAL DEFAULT 12 helper_efststeq │ │ │ │ 21893: 002a1840 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 21894: 00d735cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 21895: 00db1a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 21896: 00d6dae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 21897: 002a0ebc 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 21898: 0086d034 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 21898: 0086d00c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 21899: 005663e4 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 21900: 00626d0c 212 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float16 │ │ │ │ 21901: 00d8d57c 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 21902: 00d791b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 21903: 00db0f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 21904: 00d76d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 21905: 008f5164 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 21905: 008f513c 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 21906: 002cfef8 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 21907: 008e2938 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 21908: 009bc220 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 21907: 008e2910 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 21908: 009bc1f8 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 21909: 00db00f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 21910: 005526ac 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 21911: 00d64fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 21912: 00d7a3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 21913: 00b9d8bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 21913: 00b9d89c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 21914: 00d6b610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 21915: 00d6cd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 21916: 003329e8 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 21917: 00d72d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 21918: 008dd4b0 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 21919: 00b86a30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 21918: 008dd488 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 21919: 00b86a10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 21920: 00d74f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 21921: 00d64060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 21922: 0028332c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 21923: 00db1b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 21924: 00c78db8 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 21925: 00d7461c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 21926: 00755170 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 21927: 0096dc80 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 21928: 008b98c8 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 21926: 00755148 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 21927: 0096dc58 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 21928: 008b98a0 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 21929: 00db1e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 21930: 0097e80c 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 21930: 0097e7e4 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 21931: 0064a3f8 16 FUNC GLOBAL DEFAULT 12 helper_store_lpidr │ │ │ │ - 21932: 0094a5ac 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 21932: 0094a584 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 21933: 00d6bc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21934: 00db0696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 21935: 00d67f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 21936: 00cba830 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 21937: 00db0fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 21938: 00d78620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ - 21939: 0069d3bc 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ + 21939: 0069d394 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ 21940: 00d742fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 21941: 00d6a1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 21942: 008dc010 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 21943: 0071b790 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 21942: 008dbfe8 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 21943: 0071b768 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 21944: 00dafe18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 21945: 00d60afc 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 21946: 00d75474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 21947: 0077a580 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 21947: 0077a558 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 21948: 00db0b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 21949: 00db219e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 21950: 007e54b0 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 21950: 007e5488 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 21951: 005192d8 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 21952: 00db0f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 21953: 00c7e9e0 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 21954: 00db18ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 21955: 00d78a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 21956: 00d7a9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 21957: 00d67e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 21958: 0043a490 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 21959: 008db098 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 21959: 008db070 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 21960: 00db01dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 21961: 00db28d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 21962: 005a6c78 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 21963: 005775ac 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 21964: 00864544 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 21965: 009ba188 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 21966: 008656b0 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 21967: 007b9730 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 21968: 007797e4 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 21969: 00991114 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 21964: 0086451c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 21965: 009ba160 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 21966: 00865688 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 21967: 007b9708 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 21968: 007797bc 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 21969: 009910ec 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 21970: 00d694fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 21971: 0042cf00 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 21972: 003c96fc 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 21973: 008df964 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 21973: 008df93c 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 21974: 00db21ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 21975: 007e9b90 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 21975: 007e9b68 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 21976: 00db0902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 21977: 008cb93c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 21977: 008cb914 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 21978: 00ccdc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsf │ │ │ │ 21979: 00ccdd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsi │ │ │ │ 21980: 00626de0 208 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float32 │ │ │ │ 21981: 00db013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 21982: 00d746cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 21983: 00db03c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ 21984: 0062a2e0 80 FUNC GLOBAL DEFAULT 12 helper_efststgt │ │ │ │ - 21985: 0081cd9c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 21985: 0081cd74 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 21986: 00d7bb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 21987: 0073ecbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 21987: 0073ec94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 21988: 002cf260 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 21989: 006e41b4 1004 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 21989: 006e418c 1004 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 21990: 00db0e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 21991: 00db0988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 21992: 00db0568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 21993: 00d688e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 21994: 00db1974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 21995: 00d72644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 21996: 00553128 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 21997: 007230f4 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 21998: 009504ac 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 21997: 007230cc 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 21998: 00950484 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 21999: 00db0e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22000: 008d8734 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22000: 008d870c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22001: 0062ff48 276 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTDP │ │ │ │ - 22002: 0077f7a8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 22002: 0077f780 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22003: 00db1e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 22004: 0070c9a8 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 22004: 0070c980 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22005: 00db1c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22006: 002d2218 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22007: 00db2056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22008: 00db28e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ - 22009: 00aeba54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22009: 00aeba34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22010: 00c84a38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22011: 00db0146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22012: 00d6f474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22013: 003994e0 16 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22014: 00db0b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22015: 00d719f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22016: 005249dc 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 22017: 00d720a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 22018: 00d71730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22019: 00d74f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22020: 0055b294 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22021: 002bf9a8 276 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22022: 00d7bb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22023: 00db0c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22024: 009a698c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22024: 009a6964 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22025: 00d71850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22026: 00d7478c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 22027: 00db0b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_DSTATE │ │ │ │ 22028: 00db1f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22029: 00db175a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22030: 009900bc 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22030: 00990094 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22031: 00db06d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22032: 00d6aaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22033: 007e139c 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22033: 007e1374 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22034: 0036462c 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22035: 00db1012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 22036: 00715b8c 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22037: 009abe54 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22036: 00715b64 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 22037: 009abe2c 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22038: 00d6a374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22039: 00db109a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22040: 0090a77c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22040: 0090a754 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22041: 00d7586c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22042: 009c8340 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 22043: 007408e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 22042: 009c8318 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22043: 007408c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22044: 00d7726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22045: 0028fea0 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22046: 00dafdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22047: 008fb47c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22047: 008fb454 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22048: 00627dd4 108 FUNC GLOBAL DEFAULT 12 helper_fcfidus │ │ │ │ 22049: 00db1dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22050: 00d65c40 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22051: 00d73f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22052: 00d665fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22053: 004338a4 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22054: 00db0822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22055: 00965b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22056: 0097f730 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22055: 00965b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22056: 0097f708 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22057: 00db0eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22058: 00d6b880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22059: 00db00fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22060: 00565610 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22061: 0095aea4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 22062: 00910918 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22063: 008ae28c 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22064: 0093e5c8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22065: 009628ec 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22061: 0095ae7c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22062: 009108f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22063: 008ae264 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22064: 0093e5a0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22065: 009628c4 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22066: 00db205a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22067: 00db1c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22068: 008ac47c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22069: 009b0c14 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22068: 008ac454 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22069: 009b0bec 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22070: 00d6a0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22071: 00db0a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22072: 0097f750 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22072: 0097f728 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22073: 00d795fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22074: 009a9184 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22074: 009a915c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22075: 00db03ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22076: 00ccdcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuf │ │ │ │ 22077: 00db096e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22078: 00d674c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22079: 00c67630 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22080: 00d7392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22081: 00db06a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 22082: 00ccde04 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctui │ │ │ │ 22083: 00d6e228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 22084: 00db099c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 22085: 00579fd4 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22086: 00db1d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22087: 00d742cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22088: 00628640 176 FUNC GLOBAL DEFAULT 12 helper_FNMSUBS │ │ │ │ - 22089: 007880ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 22089: 007880c4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22090: 00579008 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22091: 00d69fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22092: 00d78750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 22093: 00d9ef28 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22094: 00d7a2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22095: 004412c4 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22096: 00db05a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 22097: 0077eb40 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 22097: 0077eb18 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22098: 00d75314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 22099: 0042cfb8 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22100: 00745c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22100: 00745c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22101: 00db09fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22102: 00813fe0 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22103: 0094ce10 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22102: 00813fb8 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22103: 0094cde8 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22104: 00db10fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22105: 00db0c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22106: 00287f28 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22107: 00d6654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22108: 00db1f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22109: 008060e4 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22109: 008060bc 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22110: 00d63774 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22111: 00d6a174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22112: 0064b508 444 FUNC GLOBAL DEFAULT 12 helper_store_tbl │ │ │ │ 22113: 00db0938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22114: 008e1980 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 22115: 00782644 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22116: 008c6a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22114: 008e1958 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22115: 0078261c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 22116: 008c6a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22117: 00d69350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22118: 009ab934 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 22119: 0071781c 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22120: 007e6538 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22118: 009ab90c 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22119: 007177f4 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 22120: 007e6510 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22121: 00db17bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22122: 00d77d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22123: 00dafe4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22124: 00db1b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22125: 00db0310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22126: 0090adfc 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22126: 0090add4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22127: 00521124 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22128: 00d728d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22129: 00d76fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ 22130: 0064b6c4 444 FUNC GLOBAL DEFAULT 12 helper_store_tbu │ │ │ │ - 22131: 00916bc0 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22131: 00916b98 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22132: 0062fe2c 284 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEDP │ │ │ │ 22133: 0026cf04 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22134: 00db20ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22135: 00db22bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22136: 00db0de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22137: 009106f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22137: 009106c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22138: 0029b204 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22139: 009a59f4 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22139: 009a59cc 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22140: 00db175c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22141: 00db2876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22142: 0074c3a0 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22142: 0074c378 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22143: 005cc8d8 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22144: 00626eb0 236 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float64 │ │ │ │ 22145: 00d6dbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22146: 0028afac 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22147: 0079934c 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22147: 00799324 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22148: 00d6f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22149: 009ab84c 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22149: 009ab824 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22150: 006280a4 204 FUNC GLOBAL DEFAULT 12 helper_frim │ │ │ │ 22151: 00db0dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 22152: 00627e40 204 FUNC GLOBAL DEFAULT 12 helper_frin │ │ │ │ 22153: 00627fd8 204 FUNC GLOBAL DEFAULT 12 helper_frip │ │ │ │ 22154: 00d790e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_GET_EVENT │ │ │ │ - 22155: 008272dc 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22155: 008272b4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22156: 00db2110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22157: 00d7b698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22158: 00d6b790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22159: 004e29c8 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22160: 00b0c37c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22160: 00b0c35c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22161: 0029ef9c 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22162: 00b0c234 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22162: 00b0c214 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22163: 002a94bc 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22164: 00759ce0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22164: 00759cb8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22165: 00db1b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22166: 00b0c0ec 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22166: 00b0c0cc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22167: 00d8d844 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22168: 00d6a224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22169: 00db15ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22170: 00955988 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22170: 00955960 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22171: 00492c08 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22172: 00d715c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22173: 00627f0c 204 FUNC GLOBAL DEFAULT 12 helper_friz │ │ │ │ 22174: 00d6f9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22175: 009c4f08 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22176: 0079f5b8 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22175: 009c4ee0 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22176: 0079f590 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22177: 00db072e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 22178: 00d76cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22179: 00d7592c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22180: 00d6ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22181: 0062a23c 92 FUNC GLOBAL DEFAULT 12 helper_evfsdiv │ │ │ │ 22182: 00564a44 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 22183: 0078923c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22184: 007f1d84 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22183: 00789214 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 22184: 007f1d5c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22185: 00db20b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22186: 00db2370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22187: 00db1a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ 22188: 00d78fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_EVENT │ │ │ │ - 22189: 00957554 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22189: 0095752c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22190: 002e7754 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22191: 00d771cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22192: 0043dc84 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22193: 00952ad8 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22193: 00952ab0 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22194: 00dafe70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22195: 008c7270 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22195: 008c7248 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22196: 002a437c 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22197: 00750644 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22197: 0075061c 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22198: 0057d150 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22199: 005bab30 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22200: 00d6fc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22201: 009123d4 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22201: 009123ac 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22202: 00d7b154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22203: 00db0d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22204: 007dd588 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22204: 007dd560 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22205: 00433c4c 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22206: 00d68084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22207: 00ccde88 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsidz │ │ │ │ 22208: 00cd0198 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsiz │ │ │ │ 22209: 00437e9c 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22210: 00d6b740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22211: 00552eec 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22212: 00d6b310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22213: 00d738dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22214: 00d79b9c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22215: 00d6a274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22216: 00d6f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22217: 009bf1c0 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22218: 009b946c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22217: 009bf198 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22218: 009b9444 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22219: 004376b8 360 FUNC GLOBAL DEFAULT 12 pmac_format_nvram_partition │ │ │ │ 22220: 00d6b820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22221: 00db28f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22222: 002f316c 4 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22223: 00d76dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22224: 00d71dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 22225: 00db0b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -22231,79 +22231,79 @@ │ │ │ │ 22227: 00db0584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 22228: 00db12c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22229: 00db15aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22230: 002a7304 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22231: 00db11f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROP_DSTATE │ │ │ │ 22232: 00d6a964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22233: 00d7bcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 22234: 0093bc60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22234: 0093bc38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22235: 00db2328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22236: 008e4980 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22236: 008e4958 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22237: 00d7074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PRE_SAVE_EVENT │ │ │ │ 22238: 00d664bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 22239: 00759ac0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22240: 009aa5f4 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22241: 007e4818 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22239: 00759a98 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22240: 009aa5cc 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22241: 007e47f0 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22242: 003e9eec 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 22243: 0058fccc 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22244: 007dd4d0 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22244: 007dd4a8 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22245: 00d67c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22246: 00551068 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22247: 008179b8 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 22248: 006ccce4 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 22247: 00817990 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22248: 006cccbc 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 22249: 00db0c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22250: 00db0e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22251: 00cb8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22252: 00d6f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22253: 0036c654 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22254: 00db20da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 22255: 00d703bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_EVENT │ │ │ │ 22256: 005da3e8 104 FUNC GLOBAL DEFAULT 12 helper_tlbiva │ │ │ │ 22257: 00db0728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 22258: 0079921c 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 22258: 007991f4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22259: 0057c3bc 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22260: 0062a298 72 FUNC GLOBAL DEFAULT 12 helper_efststlt │ │ │ │ 22261: 002ffc18 536 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 22262: 008f75f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22263: 008d1034 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22264: 0074d964 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22262: 008f75c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22263: 008d100c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22264: 0074d93c 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22265: 003c98d8 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22266: 00d6f504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22267: 00d72190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22268: 00cd65a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_hdecr │ │ │ │ 22269: 00d6dba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22270: 00da7684 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 22271: 00d674f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22272: 00810c80 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22273: 00914358 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22274: 007e56c8 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22272: 00810c58 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22273: 00914330 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22274: 007e56a0 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22275: 00db0ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22276: 00db0f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22277: 0070d900 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 22277: 0070d8d8 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22278: 00db0a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22279: 00d6b2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 22280: 0077b08c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 22281: 00773f0c 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 22280: 0077b064 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 22281: 00773ee4 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22282: 00dafd90 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22283: 00b2d94c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22284: 008f2a48 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22285: 008c188c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22283: 00b2d92c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22284: 008f2a20 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22285: 008c1864 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22286: 00db058a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22287: 00db1b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 22288: 00311b48 272 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 22289: 00b2d944 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22290: 0085f29c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22289: 00b2d924 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22290: 0085f274 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22291: 00cd3528 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUA │ │ │ │ 22292: 00d72ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22293: 00d5e0bc 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22294: 008c8970 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22295: 00b2d93c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22294: 008c8948 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22295: 00b2d91c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22296: 00db21d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22297: 00db0d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 22298: 0072bd5c 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22298: 0072bd34 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22299: 00db11d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_READ_DSTATE │ │ │ │ 22300: 00d6d478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22301: 00db17e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22302: 00297c4c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 22303: 00d767bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22304: 00cc20c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_CFUGED │ │ │ │ 22305: 00db0478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ @@ -22311,978 +22311,978 @@ │ │ │ │ 22307: 00db0620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22308: 0044f388 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22309: 002a06fc 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22310: 0043de58 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22311: 00d6a214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22312: 00db0d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22313: 00db015c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22314: 0086d3cc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22314: 0086d3a4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22315: 00cb5de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 22316: 00d7089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_LSI_SET_EVENT │ │ │ │ - 22317: 0099e4a0 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22317: 0099e478 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22318: 004fce1c 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 22319: 0093de20 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 22320: 00914218 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ - 22321: 0075c41c 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22322: 0084c298 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22319: 0093ddf8 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22320: 009141f0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22321: 0075c3f4 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 22322: 0084c270 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22323: 00db22d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22324: 00db2858 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22325: 00db1316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22326: 0090fd44 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22326: 0090fd1c 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22327: 005ca678 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22328: 005324c0 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22329: 009534f8 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 22330: 00710188 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 22329: 009534d0 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22330: 00710160 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22331: 00db02ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22332: 002d9004 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22333: 00d78f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_ISI_EVENT │ │ │ │ 22334: 00db0a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 22335: 00db123a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_REMOVE_DSTATE │ │ │ │ 22336: 00537210 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 22337: 0073f7f0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 22337: 0073f7c8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22338: 00db0ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22339: 00db14c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22340: 00db2150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22341: 0044d938 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22342: 007e17cc 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22342: 007e17a4 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22343: 00d6e4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22344: 00d78e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22345: 00d6ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22346: 00db0f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22347: 00db0ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22348: 00daff2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22349: 002edf9c 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22350: 00db07d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 22351: 00742a78 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 22351: 00742a50 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 22352: 00d7aba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 22353: 00db2192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 22354: 00963c70 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 22354: 00963c48 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 22355: 00db19a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 22356: 00cb9908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 22357: 0029ed5c 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 22358: 00dafd35 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 22359: 00d6ee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 22360: 00d6d978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 22361: 008e1910 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 22362: 007175cc 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 22361: 008e18e8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 22362: 007175a4 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 22363: 002a33d4 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 22364: 0090281c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 22364: 009027f4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 22365: 00d690b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 22366: 00d6f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 22367: 00db1f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 22368: 00db06fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 22369: 002a5f24 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 22370: 00db019a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 22371: 00db1e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 22372: 00d79d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 22373: 00db1448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 22374: 00297d0c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 22375: 00cb7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 22376: 009cede8 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 22377: 008c71b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 22376: 009cedc0 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 22377: 008c7190 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 22378: 005a5c58 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 22379: 005c86cc 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 22380: 007285a0 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 22380: 00728578 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 22381: 00dafe04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 22382: 00db15c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 22383: 00db1898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 22384: 00d6a9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 22385: 00db11dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_READ_DSTATE │ │ │ │ 22386: 00d653d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 22387: 00d773cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 22388: 0033abe0 4 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 22389: 00d75e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 22390: 00805a58 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 22390: 00805a30 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 22391: 00cc865c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsp │ │ │ │ 22392: 00d6f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 22393: 00537a70 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 22394: 00987794 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 22395: 008fdd38 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 22394: 0098776c 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 22395: 008fdd10 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 22396: 00db210c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 22397: 0090620c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 22397: 009061e4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 22398: 00db136a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 22399: 004b3cd4 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 22400: 002dad20 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 22401: 00ccc754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4ubs │ │ │ │ 22402: 00d696ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 22403: 004b8a90 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 22404: 0029ba38 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ - 22405: 00743750 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 22405: 00743728 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 22406: 00db03ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 22407: 0029ee50 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 22408: 0077f404 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 22409: 00935850 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 22410: 008d3f1c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 22408: 0077f3dc 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 22409: 00935828 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 22410: 008d3ef4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 22411: 0027ed40 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 22412: 00d73cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 22413: 005da138 16 FUNC GLOBAL DEFAULT 12 helper_load_sr │ │ │ │ 22414: 00d6ddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 22415: 0090cc44 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 22415: 0090cc1c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 22416: 00d6df48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 22417: 009ce514 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 22417: 009ce4ec 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 22418: 00d7690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 22419: 00cc277c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_exp │ │ │ │ 22420: 00d797fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 22421: 004f4bc4 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 22422: 008e4ccc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 22422: 008e4ca4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 22423: 00db0ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 22424: 005cbef0 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 22425: 0057d09c 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 22426: 0069ee44 296 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ + 22426: 0069ee1c 296 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ 22427: 00d6ddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 22428: 0077d98c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 22428: 0077d964 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 22429: 00d783b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 22430: 00d6ccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 22431: 00627a58 148 FUNC GLOBAL DEFAULT 12 helper_fctid │ │ │ │ 22432: 005c9624 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 22433: 003cc92c 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 22434: 00db1cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 22435: 00931234 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 22435: 0093120c 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 22436: 0053bdbc 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 22437: 00d6c280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 22438: 00db04f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 22439: 00db0532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 22440: 00806198 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 22440: 00806170 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 22441: 00d6f928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 22442: 008a9784 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 22442: 008a975c 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 22443: 00db132a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 22444: 00d6d518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 22445: 009a0ef8 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 22445: 009a0ed0 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 22446: 004f3eb8 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 22447: 00db0264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 22448: 0085fe04 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 22448: 0085fddc 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 22449: 00db172a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 22450: 00db0322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 22451: 007dc60c 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 22451: 007dc5e4 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 22452: 006277e8 172 FUNC GLOBAL DEFAULT 12 helper_fctiw │ │ │ │ 22453: 00d7708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 22454: 00492c04 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 22455: 00cb8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 22456: 00db059c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 22457: 003654f4 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 22458: 009ccaa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 22459: 0072bd90 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 22458: 009cca78 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 22459: 0072bd68 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 22460: 003de858 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 22461: 0093ed6c 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 22462: 007ba23c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 22461: 0093ed44 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 22462: 007ba214 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 22463: 00d7b868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 22464: 00db059e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 22465: 00bc58e4 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 22466: 00db0788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 22467: 00d64500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 22468: 00db0de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 22469: 00d753a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 22470: 009bbc80 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 22471: 006cb76c 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 22472: 009bb15c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 22470: 009bbc58 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 22471: 006cb744 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 22472: 009bb134 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 22473: 00d64a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 22474: 00d692d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 22475: 002f2768 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 22476: 007201e8 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 22476: 007201c0 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 22477: 005af5f8 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 22478: 003a4d88 116 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 22479: 00d6d728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 22480: 00db1a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 22481: 00db134c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 22482: 006ae9f4 180 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ - 22483: 009bb884 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 22484: 009399e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 22482: 006ae9cc 180 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ + 22483: 009bb85c 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 22484: 009399c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 22485: 00db13f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 22486: 00d66eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ 22487: 0062e18c 320 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBDP │ │ │ │ - 22488: 0095ca8c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 22488: 0095ca64 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 22489: 00d67474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 22490: 00836480 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 22491: 007a84ac 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 22490: 00836458 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 22491: 007a8484 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 22492: 00d739bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 22493: 007a0180 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 22493: 007a0158 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 22494: 00544118 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 22495: 004f3868 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 22496: 00cd1428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpermxor │ │ │ │ 22497: 00502d38 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 22498: 0094835c 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 22498: 00948334 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 22499: 005e26f8 160 FUNC GLOBAL DEFAULT 12 ppc_dcr_register │ │ │ │ 22500: 00cd3738 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIX │ │ │ │ - 22501: 00744280 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 22501: 00744258 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 22502: 00589410 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 22503: 0074df00 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 22504: 0090c580 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 22503: 0074ded8 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 22504: 0090c558 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 22505: 00297e94 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 22506: 0062f92c 360 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQPO │ │ │ │ 22507: 00d67de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 22508: 00d6a364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 22509: 00d6a674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 22510: 007a1a90 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 22510: 007a1a68 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 22511: 00297dbc 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 22512: 007444a0 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 22512: 00744478 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 22513: 00d75c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 22514: 00db02e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 22515: 005fe01c 100 FUNC GLOBAL DEFAULT 12 vof_cleanup │ │ │ │ 22516: 0033095c 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 22517: 004f52c4 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 22518: 008ccd04 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 22518: 008cccdc 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 22519: 00d67ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 22520: 00db0c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 22521: 00d6f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 22522: 005a0170 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 22523: 00943ed8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 22523: 00943eb0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 22524: 00d7398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 22525: 005332fc 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 22526: 00d796fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 22527: 00443d14 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 22528: 00d72994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 22529: 0057cee4 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 22530: 00d6be90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 22531: 00d65e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 22532: 00d70988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 22533: 0095b788 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 22533: 0095b760 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 22534: 00db162c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 22535: 00db02a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 22536: 0032573c 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 22537: 00d73d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 22538: 007175c4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 22538: 0071759c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 22539: 0053feb8 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 22540: 00db1238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_RESET_DSTATE │ │ │ │ 22541: 00537e04 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 22542: 00db11c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_ADJUST_DSTATE │ │ │ │ - 22543: 009826b4 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 22543: 0098268c 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 22544: 00d76c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 22545: 00db21e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 22546: 005caea8 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 22547: 00db0714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 22548: 008c8188 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 22548: 008c8160 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 22549: 00d6fdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 22550: 009808f4 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 22550: 009808cc 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 22551: 00db0618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 22552: 0077e21c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 22552: 0077e1f4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 22553: 00d7957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 22554: 00745c0c 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 22555: 0069c4e8 356 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ + 22554: 00745be4 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 22555: 0069c4c0 356 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ 22556: 003c800c 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 22557: 00db0184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 22558: 0095ad7c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 22558: 0095ad54 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 22559: 005ba8d4 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 22560: 00db1e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 22561: 00641d60 208 FUNC GLOBAL DEFAULT 12 helper_VPERM │ │ │ │ 22562: 00db13c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 22563: 00db0d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 22564: 00805bd8 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 22564: 00805bb0 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 22565: 00db0f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 22566: 00db0d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 22567: 00db224a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 22568: 005d24cc 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 22569: 0097ff94 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 22569: 0097ff6c 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 22570: 00db1f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 22571: 00d70958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ 22572: 00cd4734 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPOQ │ │ │ │ - 22573: 0094a15c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 22573: 0094a134 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 22574: 00daffda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 22575: 007447ac 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 22576: 008e27f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 22575: 00744784 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 22576: 008e27cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 22577: 00d6ac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 22578: 002e98e4 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 22579: 0055c264 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 22580: 008e3274 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 22580: 008e324c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 22581: 0062a184 92 FUNC GLOBAL DEFAULT 12 helper_evfssub │ │ │ │ 22582: 002896f0 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 22583: 00db2880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 22584: 00926168 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 22585: 00906ae0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 22586: 00926f50 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 22584: 00926140 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 22585: 00906ab8 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 22586: 00926f28 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 22587: 00cc16fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsmul │ │ │ │ 22588: 0062a9c8 112 FUNC GLOBAL DEFAULT 12 helper_efdcfsf │ │ │ │ 22589: 00db1314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 22590: 00d6d7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 22591: 009bac70 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 22592: 008f9bec 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 22593: 00976a88 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 22591: 009bac48 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 22592: 008f9bc4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 22593: 00976a60 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 22594: 0029a424 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 22595: 00d69c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 22596: 0062a778 20 FUNC GLOBAL DEFAULT 12 helper_efdcfsi │ │ │ │ 22597: 00cd3840 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLI │ │ │ │ - 22598: 009328f8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 22599: 00996e6c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 22598: 009328d0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 22599: 00996e44 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ 22600: 006286f0 132 FUNC GLOBAL DEFAULT 12 helper_frsp │ │ │ │ - 22601: 008c8ed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 22602: 009ac4f0 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 22601: 008c8eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 22602: 009ac4c8 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 22603: 00db02cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 22604: 00d63c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 22605: 008520fc 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 22606: 0094f6c0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 22605: 008520d4 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 22606: 0094f698 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 22607: 00d6a9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 22608: 00d7383c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 22609: 002aeb3c 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 22610: 0056935c 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ 22611: 00630268 288 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTQP │ │ │ │ - 22612: 00aeba58 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 22612: 00aeba38 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 22613: 003ffb94 1300 FUNC GLOBAL DEFAULT 12 etsec_walk_rx_ring │ │ │ │ 22614: 00d7456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 22615: 00910f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 22615: 00910f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 22616: 00cc1ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsf │ │ │ │ 22617: 00db13c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 22618: 0027eeb0 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 22619: 00d7941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 22620: 00cc1db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsi │ │ │ │ 22621: 00db198a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 22622: 00db0c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 22623: 00dafec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 22624: 007d8b78 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 22625: 0095e508 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 22626: 008b7600 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 22624: 007d8b50 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 22625: 0095e4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 22626: 008b75d8 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 22627: 00db1ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 22628: 00d7404c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 22629: 008cc940 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 22630: 009d40c4 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 22631: 0070b890 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 22629: 008cc918 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 22630: 009d409c 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 22631: 0070b868 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 22632: 00db0878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 22633: 00511d58 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 22634: 006e5b90 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 22634: 006e5b68 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 22635: 00db040c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 22636: 00db1274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_SETUP_DSTATE │ │ │ │ 22637: 002ae664 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 22638: 00d6ab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 22639: 00d78610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 22640: 007acc20 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 22640: 007acbf8 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 22641: 00db2332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 22642: 005ba8d8 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 22643: 00db1c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 22644: 00d6ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 22645: 00d75c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 22646: 00d6cf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 22647: 00d668d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 22648: 0056b350 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 22649: 00db2220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 22650: 00d68204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 22651: 00b9d8d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 22652: 00707cb4 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 22651: 00b9d8b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 22652: 00707c8c 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 22653: 00db065a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 22654: 00db2878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 22655: 005cf3a4 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 22656: 00db0eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 22657: 0075fc04 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 22657: 0075fbdc 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 22658: 00d682d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 22659: 00db0ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 22660: 00d64630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 22661: 00d7a624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 22662: 00996c54 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 22662: 00996c2c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 22663: 00d7ae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 22664: 00db00f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 22665: 00d728c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 22666: 0028b748 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 22667: 00db181a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 22668: 00d7080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_TPM_COMM_EVENT │ │ │ │ 22669: 00db119c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_READ_DSTATE │ │ │ │ 22670: 00daff64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 22671: 00623c48 392 FUNC GLOBAL DEFAULT 12 helper_DCTQPQ │ │ │ │ 22672: 00537d18 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 22673: 00d6daa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 22674: 00746a30 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 22674: 00746a08 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 22675: 00d6de28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 22676: 00db138e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 22677: 00535f44 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 22678: 00902b24 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 22678: 00902afc 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 22679: 00d64460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 22680: 00da7651 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 22681: 00787acc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 22681: 00787aa4 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 22682: 00db03bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 22683: 00963b1c 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 22683: 00963af4 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 22684: 00d68ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 22685: 0062aa38 112 FUNC GLOBAL DEFAULT 12 helper_efdcfuf │ │ │ │ 22686: 00d7677c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 22687: 00db102a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 22688: 00db1456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 22689: 00db069e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 22690: 0062a7a4 20 FUNC GLOBAL DEFAULT 12 helper_efdcfui │ │ │ │ 22691: 00db1aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 22692: 0070fbf4 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 22692: 0070fbcc 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 22693: 00db0466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ - 22694: 006a68f4 224 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ + 22694: 006a68cc 224 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ 22695: 00d75424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 22696: 00db0a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 22697: 00378b2c 112 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 22698: 00db17f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 22699: 00d79bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 22700: 00574378 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 22701: 0032d390 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 22702: 00db0156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 22703: 00939480 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 22703: 00939458 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 22704: 00d6e2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 22705: 00db07d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 22706: 00cc95d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxws │ │ │ │ 22707: 00db2366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 22708: 00db22ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 22709: 00d6a2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 22710: 00d65374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 22711: 00cc1d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfuf │ │ │ │ 22712: 0064433c 100 FUNC GLOBAL DEFAULT 12 helper_vrsqrtefp │ │ │ │ 22713: 00d6eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 22714: 00db09bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 22715: 009c4840 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 22715: 009c4818 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 22716: 00cc1e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfui │ │ │ │ 22717: 00d73c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 22718: 00db1412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 22719: 002a76f0 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ 22720: 00630140 296 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEQP │ │ │ │ - 22721: 0072bd2c 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 22721: 0072bd04 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 22722: 00d6d738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 22723: 0095c1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 22723: 0095c184 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 22724: 00d68414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 22725: 0028b688 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 22726: 008c6694 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 22726: 008c666c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 22727: 00511c44 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 22728: 0099caa8 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 22728: 0099ca80 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 22729: 00d66ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 22730: 00d7a854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 22731: 00db0cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 22732: 00906678 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 22732: 00906650 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 22733: 00db09dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 22734: 0073dad0 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 22734: 0073daa8 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 22735: 00d75134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 22736: 0038f480 56 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 22737: 00db0bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 22738: 003fd5f0 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 22739: 00db227c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 22740: 009cb544 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 22740: 009cb51c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 22741: 00d65e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 22742: 00db1772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 22743: 00db0ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 22744: 0051f020 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 22745: 00d6e7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 22746: 0075b10c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 22746: 0075b0e4 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 22747: 00db20aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 22748: 0081de00 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 22748: 0081ddd8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 22749: 003c9a44 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 22750: 00dafc3c 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 22751: 00db09c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 22752: 00b0bc54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 22753: 008f7f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 22754: 00813e1c 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 22755: 0096ddec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 22752: 00b0bc34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 22753: 008f7f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 22754: 00813df4 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 22755: 0096ddc4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 22756: 00d7a7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 22757: 00d7bb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 22758: 0029a18c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 22759: 00d695bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 22760: 00d6c58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_READ_EVENT │ │ │ │ 22761: 00db0d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 22762: 009340b4 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 22762: 0093408c 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 22763: 00d6d168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 22764: 007d5170 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 22765: 008a9e14 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 22764: 007d5148 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 22765: 008a9dec 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 22766: 004f3168 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 22767: 0074b960 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 22767: 0074b938 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 22768: 00d64fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 22769: 00d7049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_PACKAGE_TO_PATH_EVENT │ │ │ │ - 22770: 00810bc4 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 22771: 008defac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 22772: 00947c20 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 22773: 0095221c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 22770: 00810b9c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 22771: 008def84 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 22772: 00947bf8 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 22773: 009521f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 22774: 00d7b464 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 22775: 00854adc 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 22775: 00854ab4 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 22776: 002d2198 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 22777: 006339b0 388 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxds │ │ │ │ 22778: 00db11fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_FINDDEVICE_DSTATE │ │ │ │ 22779: 00db1888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 22780: 008d3ddc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 22780: 008d3db4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 22781: 00db1308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 22782: 0094ecac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 22782: 0094ec84 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 22783: 00db1b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 22784: 00787ac8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 22784: 00787aa0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 22785: 005dff58 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbl │ │ │ │ 22786: 00db1700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 22787: 00d7ade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 22788: 00dafef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 22789: 00db1188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_WRITEB_DSTATE │ │ │ │ 22790: 00d6a564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 22791: 00d638b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 22792: 00cc2f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUBS │ │ │ │ 22793: 00d737dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 22794: 0097007c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 22794: 00970054 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 22795: 00db0880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 22796: 007f4f98 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 22796: 007f4f70 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 22797: 00db2280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 22798: 0069e91c 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ - 22799: 007a26b8 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 22798: 0069e8f4 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ + 22799: 007a2690 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 22800: 00d6c1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 22801: 007435d4 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 22801: 007435ac 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 22802: 00db09ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 22803: 0057c470 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 22804: 0071ef28 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 22804: 0071ef00 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 22805: 00dafe26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 22806: 00338824 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ 22807: 005e0128 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu │ │ │ │ - 22808: 0069f250 8 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ - 22809: 008c6d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 22808: 0069f228 8 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ + 22809: 008c6ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 22810: 00cba8a4 1024 OBJECT GLOBAL DEFAULT 24 qcode_to_adb_keycode │ │ │ │ 22811: 00d72d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 22812: 00393278 104 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_rate_ms │ │ │ │ - 22813: 00990998 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 22814: 008fa3bc 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 22813: 00990970 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 22814: 008fa394 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 22815: 00dafd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 22816: 008f223c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 22816: 008f2214 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 22817: 00d76eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 22818: 006e703c 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 22818: 006e7014 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 22819: 00db17fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 22820: 00d66978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 22821: 008e5a7c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 22821: 008e5a54 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 22822: 0029de80 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 22823: 00db13e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 22824: 0074258c 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 22824: 00742564 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 22825: 00d654c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 22826: 00938eec 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 22827: 009c4060 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 22826: 00938ec4 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 22827: 009c4038 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 22828: 003238a0 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 22829: 0090f08c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 22829: 0090f064 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 22830: 005e2108 572 FUNC GLOBAL DEFAULT 12 ppc_40x_timers_init │ │ │ │ 22831: 00637804 348 FUNC GLOBAL DEFAULT 12 helper_xssubqp │ │ │ │ 22832: 00db131a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 22833: 007948f0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 22833: 007948c8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 22834: 005ae05c 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 22835: 00db06bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 22836: 00d726a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 22837: 00536b80 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 22838: 00cc256c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_exp │ │ │ │ - 22839: 0077a184 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 22839: 0077a15c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 22840: 00db1d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 22841: 00db0904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 22842: 00d702bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_PIT_EVENT │ │ │ │ 22843: 00c7b3e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 22844: 00cd47b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPUQ │ │ │ │ 22845: 00c7df7c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 22846: 00db1086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 22847: 005884a4 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 22848: 00db0e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 22849: 00db1f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 22850: 00d691a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 22851: 006c3288 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 22851: 006c3260 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 22852: 00db1672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 22853: 00d7757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 22854: 009693ec 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 22854: 009693c4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 22855: 00296a00 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 22856: 00db15ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 22857: 00d6966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 22858: 00db1538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 22859: 0029794c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 22860: 00323ce4 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 22861: 0063fadc 344 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4 │ │ │ │ - 22862: 007b8990 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 22862: 007b8968 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 22863: 00d73aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 22864: 00d67c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 22865: 00db0132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 22866: 00641fdc 204 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_comp │ │ │ │ 22867: 00cd3a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRI │ │ │ │ - 22868: 006a2934 192 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ + 22868: 006a290c 192 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ 22869: 00d7397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 22870: 00981ee4 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 22870: 00981ebc 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 22871: 00db168e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 22872: 0075ee04 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 22872: 0075eddc 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 22873: 00d75eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 22874: 00db0036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 22875: 004a3808 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 22876: 00db0ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 22877: 00d68344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 22878: 00c6b230 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 22879: 00c78ff0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 22880: 00d66738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 22881: 00d675e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 22882: 0091758c 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 22882: 00917564 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 22883: 00522fe0 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 22884: 00964148 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 22884: 00964120 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 22885: 00d72390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 22886: 008ddbb8 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 22887: 00965d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 22888: 0098b024 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 22886: 008ddb90 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 22887: 00965d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 22888: 0098affc 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 22889: 006447f8 84 FUNC GLOBAL DEFAULT 12 helper_vlogefp │ │ │ │ - 22890: 009001fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 22890: 009001d4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 22891: 0059238c 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 22892: 00db227a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 22893: 00db137e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 22894: 00db0a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 22895: 00d6d458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 22896: 00718c00 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 22896: 00718bd8 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 22897: 00db06b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 22898: 00db0ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 22899: 00db01c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 22900: 00dafeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 22901: 007e2078 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 22901: 007e2050 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 22902: 005b025c 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 22903: 0074d7c4 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 22903: 0074d79c 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 22904: 00d6e338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 22905: 0070208c 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 22905: 00702064 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 22906: 00db0e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 22907: 0073de64 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 22908: 00820a9c 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 22909: 007102e0 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 22907: 0073de3c 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 22908: 00820a74 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 22909: 007102b8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 22910: 00db10c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 22911: 0029a2d0 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 22912: 00db0ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_INT_MASK_DSTATE │ │ │ │ 22913: 00d64f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 22914: 00db0f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 22915: 00d7427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 22916: 00900cdc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 22917: 006e5bb4 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 22918: 0070275c 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 22919: 007177f0 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 22920: 0077d2c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 22921: 0078939c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 22916: 00900cb4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 22917: 006e5b8c 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 22918: 00702734 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 22919: 007177c8 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 22920: 0077d2a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 22921: 00789374 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 22922: 00285130 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 22923: 00db180c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 22924: 00d778bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 22925: 006357c8 204 FUNC GLOBAL DEFAULT 12 helper_xscvudqp │ │ │ │ 22926: 00d7b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 22927: 002a3888 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 22928: 00d78dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 22929: 007db974 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 22929: 007db94c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 22930: 00d729b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 22931: 00d78960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 22932: 0099b814 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 22932: 0099b7ec 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 22933: 00d64480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 22934: 007023ec 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 22934: 007023c4 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 22935: 00db16b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 22936: 002ec640 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 22937: 00742d40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 22937: 00742d18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 22938: 00db1066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 22939: 00737d0c 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 22939: 00737ce4 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 22940: 00db1046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 22941: 0038f298 488 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 22942: 00296dd4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 22943: 00297a14 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 22944: 005afe5c 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 22945: 0077df9c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 22946: 0096049c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 22947: 00802f98 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 22945: 0077df74 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 22946: 00960474 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 22947: 00802f70 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 22948: 006438b0 312 FUNC GLOBAL DEFAULT 12 helper_vpksdss │ │ │ │ 22949: 00db149e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 22950: 00db017e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 22951: 00d752c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 22952: 00da87ac 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 22953: 0071accc 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 22953: 0071aca4 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 22954: 0029d7f0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 22955: 00db1d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 22956: 00c7dd3c 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 22957: 009893e8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 22957: 009893c0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 22958: 00544b8c 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 22959: 00d67484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 22960: 007599b0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 22961: 0093848c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 22960: 00759988 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 22961: 00938464 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 22962: 00580938 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 22963: 00cd693c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dump_spr │ │ │ │ 22964: 00d74b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 22965: 0051bce0 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 22966: 006e541c 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 22967: 00790908 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 22966: 006e53f4 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 22967: 007908e0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 22968: 00db01be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 22969: 002a670c 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 22970: 0028c190 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 22971: 008c28d8 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 22971: 008c28b0 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 22972: 00db1ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 22973: 00cc5f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERMR │ │ │ │ 22974: 00d6ce28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 22975: 0073cd34 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 22975: 0073cd0c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 22976: 00db0e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 22977: 00d6b5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 22978: 008e926c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 22978: 008e9244 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 22979: 00d68ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 22980: 00db099a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 22981: 0069d2a8 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ + 22981: 0069d280 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ 22982: 00cb2e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 22983: 009453d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 22983: 009453a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 22984: 00db10b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 22985: 005668dc 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 22986: 00d645c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 22987: 00db0450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 22988: 00db210a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 22989: 007801c0 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 22989: 00780198 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 22990: 004f2eb0 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 22991: 004dcef4 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 22992: 0028b848 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 22993: 00d76b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 22994: 0077a92c 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 22995: 008de5d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 22994: 0077a904 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 22995: 008de5a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 22996: 00db0a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 22997: 00773cac 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 22997: 00773c84 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 22998: 00255394 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 22999: 00d7aa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23000: 00d6f2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23001: 00db1df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23002: 00d6e078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23003: 009aabe4 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23003: 009aabbc 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23004: 00db03e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23005: 00562b48 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23006: 00283a74 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23007: 0079f7bc 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23007: 0079f794 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23008: 00d64390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23009: 008d99fc 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23009: 008d99d4 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23010: 005d04b4 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23011: 00389730 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23012: 00db0d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23013: 00835de4 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23013: 00835dbc 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23014: 00db218e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 23015: 00dafd8b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23016: 0095a0d0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23016: 0095a0a8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23017: 00d64520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23018: 00538ab0 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23019: 00958bec 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23019: 00958bc4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23020: 0026c9f8 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ 23021: 006439e8 256 FUNC GLOBAL DEFAULT 12 helper_vpksdus │ │ │ │ - 23022: 00991240 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23023: 00991448 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23024: 0075744c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23022: 00991218 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23023: 00991420 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23024: 00757424 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23025: 00d6cea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 23026: 00790868 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23027: 006e4f60 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23026: 00790840 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 23027: 006e4f38 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23028: 00d7952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23029: 007ebe44 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23030: 0099289c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23031: 009bde48 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23029: 007ebe1c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23030: 00992874 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23031: 009bde20 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23032: 00db0ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23033: 00db02da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23034: 00912dcc 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23034: 00912da4 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23035: 00db1eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23036: 00c7d5fc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23037: 00dafdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23038: 008c1944 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23039: 0098c7c4 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23038: 008c191c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23039: 0098c79c 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23040: 00db1a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23041: 00db0636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23042: 00d6c330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23043: 00cc466c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2PP │ │ │ │ 23044: 005e1c00 84 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_exit │ │ │ │ 23045: 00d68214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23046: 00d662fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23047: 00db0f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23048: 00db09b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 23049: 0077ffe0 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23050: 0099e2d8 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23049: 0077ffb8 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 23050: 0099e2b0 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23051: 00db21ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23052: 00db14d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23053: 00d5d8bc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23054: 00961828 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23054: 00961800 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23055: 00db0408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23056: 00d651f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23057: 00d6bb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23058: 0062fa94 352 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQP │ │ │ │ 23059: 00d6a534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23060: 00d64b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23061: 00d717d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23062: 0028b6a8 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23063: 004a2a20 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23064: 0095480c 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23064: 009547e4 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23065: 00d673f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23066: 00cc2fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUHS │ │ │ │ 23067: 00d72350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23068: 00db0866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23069: 00d7696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23070: 00c7dd74 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23071: 00db1430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23072: 00db0aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23073: 008e7a84 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23074: 00950774 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23073: 008e7a5c 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23074: 0095074c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23075: 00db104c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23076: 00d6bc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23077: 00d6e088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23078: 0029716c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23079: 008dfea0 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23080: 00981ba4 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23079: 008dfe78 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23080: 00981b7c 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23081: 00297ac8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23082: 00db09f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23083: 002e64d8 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23084: 00db0206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23085: 003cb19c 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23086: 00db1bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23087: 00db0b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23088: 00538d98 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23089: 0092af58 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23090: 00968748 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23089: 0092af30 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23090: 00968720 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23091: 0053a6e0 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23092: 008081b8 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23093: 00b2ddcc 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23092: 00808190 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23093: 00b2ddac 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23094: 004b41c0 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23095: 00d7a2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23096: 007ea738 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23096: 007ea710 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23097: 00d6c4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_CMD_EVENT │ │ │ │ 23098: 004f3c30 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23099: 00cd5eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tcr │ │ │ │ 23100: 00db17a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23101: 0072c4a8 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23101: 0072c480 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23102: 0057c4dc 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23103: 00cc6e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXJDP │ │ │ │ 23104: 0061ff44 332 FUNC GLOBAL DEFAULT 12 register_thrm_sprs │ │ │ │ 23105: 00db0150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23106: 0093bff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23106: 0093bfd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23107: 00545aec 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23108: 009b7ca8 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23108: 009b7c80 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23109: 00d71c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23110: 007e58a4 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23110: 007e587c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23111: 00db128c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23112: 005d99f8 184 FUNC GLOBAL DEFAULT 12 helper_store_ibatl │ │ │ │ 23113: 00d7078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_INDIRECT_EVENT │ │ │ │ 23114: 005383e0 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23115: 00d68c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23116: 00db1a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23117: 008c7048 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23117: 008c7020 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23118: 00d7954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23119: 00db2864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23120: 00d7386c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23121: 00d79b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23122: 009668a0 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23122: 00966878 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23123: 00d67c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23124: 00d63d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23125: 0074a2cc 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23125: 0074a2a4 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ 23126: 005d9738 704 FUNC GLOBAL DEFAULT 12 helper_store_ibatu │ │ │ │ - 23127: 00903028 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23127: 00903000 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23128: 00d664cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23129: 00d71b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23130: 00d64860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23131: 00db080a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23132: 00d6e3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23133: 0086d6ac 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23133: 0086d684 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23134: 00db143a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23135: 008f857c 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23136: 008c8cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23135: 008f8554 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23136: 008c8c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23137: 005276d4 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 23138: 00780458 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 23138: 00780430 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23139: 00db0486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23140: 00d7a824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23141: 00d6edc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23142: 00c6f904 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23143: 00940f98 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23143: 00940f70 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23144: 00d69410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23145: 00bc6e08 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23146: 00d73dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23147: 00d6b5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23148: 00d6b280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23149: 0032b660 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23150: 007e9ea0 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23150: 007e9e78 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23151: 006458e0 116 FUNC GLOBAL DEFAULT 12 helper_VSTRIBL │ │ │ │ - 23152: 00786dd4 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 23152: 00786dac 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23153: 00d78e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 23154: 0077ec38 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23155: 0081d60c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23154: 0077ec10 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 23155: 0081d5e4 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23156: 00d6e288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 23157: 00773d44 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 23157: 00773d1c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23158: 002e7514 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23159: 00635188 108 FUNC GLOBAL DEFAULT 12 helper_xvcvuxddp │ │ │ │ 23160: 00d68e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23161: 0073ca34 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 23161: 0073ca0c 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ 23162: 00645954 120 FUNC GLOBAL DEFAULT 12 helper_VSTRIBR │ │ │ │ - 23163: 00723c70 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23163: 00723c48 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23164: 003245e4 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23165: 00d6fd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23166: 00d7ac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23167: 0062e688 320 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBSP │ │ │ │ - 23168: 009bc4a4 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23168: 009bc47c 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ 23169: 005e53f8 256 FUNC GLOBAL DEFAULT 12 ppc4xx_sdr_init │ │ │ │ - 23170: 008f7bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23170: 008f7b88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23171: 00d772ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23172: 00db0386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23173: 00db21e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23174: 00756ac4 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23175: 008f8c6c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23174: 00756a9c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23175: 008f8c44 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23176: 0028d3e8 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23177: 00db0fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23178: 0055f19c 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23179: 00947e88 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23179: 00947e60 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23180: 00cca654 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpi │ │ │ │ 23181: 00580894 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23182: 009a2218 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23182: 009a21f0 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23183: 00d640e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23184: 00c66448 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23185: 00d6b930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23186: 0057c374 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23187: 007b51a8 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23187: 007b5180 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23188: 00db1eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23189: 00cd67b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_facility_check │ │ │ │ 23190: 00db0eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23191: 00db1dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 23192: 00745170 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 23192: 00745148 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23193: 00cc5c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSDLX │ │ │ │ - 23194: 006b02e8 260 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ + 23194: 006b02c0 260 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ 23195: 00da7653 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 23196: 00db025c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23197: 00cd4188 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCDP │ │ │ │ 23198: 00d76058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23199: 00d64800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23200: 00917f9c 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23200: 00917f74 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23201: 00db219c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23202: 00d75f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23203: 00d65f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23204: 00d71430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23205: 008f6708 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23206: 0098ef60 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23205: 008f66e0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23206: 0098ef38 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23207: 00d69430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 23208: 00db027c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23209: 00d75204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23210: 00dafd32 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23211: 0063f35c 108 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp │ │ │ │ 23212: 002e6b40 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23213: 00db0700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23214: 00d65898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23215: 0057c404 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23216: 005d2f3c 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23217: 00d6dd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 23218: 008121e0 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23219: 00749e58 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23218: 008121b8 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23219: 00749e30 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23220: 00db0806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23221: 00d7a988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23222: 008bbe0c 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23222: 008bbde4 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23223: 00d69c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23224: 00db03c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23225: 0080f34c 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 23226: 00985c24 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23225: 0080f324 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23226: 00985bfc 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23227: 00d738fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23228: 0064a434 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_sler │ │ │ │ 23229: 00d7ae14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23230: 002e6944 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23231: 00d7b03c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23232: 00d9f370 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 23233: 0094cc64 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23234: 007b1660 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23233: 0094cc3c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23234: 007b1638 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23235: 00629e18 144 FUNC GLOBAL DEFAULT 12 helper_evfsctsiz │ │ │ │ 23236: 00db0782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23237: 0081e4a0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23237: 0081e478 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23238: 00d78ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23239: 00db1518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23240: 00db0d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23241: 00db00f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23242: 008c69d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23242: 008c69a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23243: 00db071c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23244: 00d7a764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23245: 00255f20 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 23246: 00d7950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23247: 00db1290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ 23248: 0064a3a4 4 FUNC GLOBAL DEFAULT 12 helper_hfscr_facility_check │ │ │ │ - 23249: 009052bc 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ - 23250: 006aaf08 1324 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ + 23249: 00905294 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23250: 006aaee0 1324 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ 23251: 00d741ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ - 23252: 006aeaa8 1036 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ + 23252: 006aea80 1036 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ 23253: 005799c0 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23254: 00db0e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23255: 00db0062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23256: 002a6b88 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23257: 00db1d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23258: 00916644 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23258: 0091661c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23259: 00621730 256 FUNC GLOBAL DEFAULT 12 helper_DMUL │ │ │ │ 23260: 00d693d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23261: 00db1a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23262: 00db1b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23263: 009ae24c 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23263: 009ae224 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23264: 00db1de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23265: 00d71cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23266: 00d7729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 23267: 006a8700 224 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ - 23268: 009491dc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23267: 006a86d8 224 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ + 23268: 009491b4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23269: 00d73d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23270: 00d6bf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 23271: 00904580 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23271: 00904558 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23272: 00d7762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ - 23273: 00733694 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 23273: 0073366c 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23274: 00492c28 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23275: 007afcc4 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23275: 007afc9c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23276: 00d6624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23277: 009a1810 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23277: 009a17e8 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23278: 00d758dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23279: 00db05fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 23280: 00d78840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23281: 003212a8 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 23282: 00d6bd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23283: 002a7ae8 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 23284: 0060c434 68 FUNC GLOBAL DEFAULT 12 ppc_get_cr │ │ │ │ @@ -23290,100 +23290,100 @@ │ │ │ │ 23286: 00d6bd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 23287: 00d71310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 23288: 003c8e9c 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 23289: 00d67e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 23290: 00d73abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23291: 00522c08 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23292: 00d6a7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 23293: 00732c64 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 23293: 00732c3c 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23294: 00d757dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23295: 00db16da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 23296: 007efea8 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23296: 007efe80 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23297: 00db1dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23298: 007b5990 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23298: 007b5968 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23299: 002f2d28 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23300: 00db21f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23301: 0099ed04 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 23302: 00720884 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 23301: 0099ecdc 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23302: 0072085c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 23303: 00cd0a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpeq │ │ │ │ 23304: 00d7b220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23305: 0093e220 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23305: 0093e1f8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23306: 00db04a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23307: 00db1b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 23308: 002eb914 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23309: 005fdeb0 364 FUNC GLOBAL DEFAULT 12 vof_init │ │ │ │ 23310: 00db05f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 23311: 008e7ebc 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23311: 008e7e94 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23312: 002b5f04 292 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23313: 00d79f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23314: 00d788b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 23315: 0069cb84 156 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ - 23316: 008c1588 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23315: 0069cb5c 156 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ + 23316: 008c1560 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 23317: 00db02c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 23318: 00436324 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 23319: 00d715d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 23320: 00db0e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 23321: 0094deb4 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 23321: 0094de8c 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 23322: 00db28cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 23323: 00db1dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 23324: 002eb390 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 23325: 00626c74 152 FUNC GLOBAL DEFAULT 12 helper_tosingle │ │ │ │ - 23326: 009a64bc 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 23326: 009a6494 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 23327: 00435ec0 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 23328: 00db0a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 23329: 0063f244 116 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp │ │ │ │ 23330: 00ccc85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswss │ │ │ │ 23331: 00c790e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 23332: 009405a4 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 23332: 0094057c 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 23333: 00db0aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 23334: 009211c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 23334: 009211a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 23335: 00d72aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 23336: 00d71c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 23337: 004476c8 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 23338: 002804ac 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 23339: 007f5280 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 23339: 007f5258 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 23340: 005cbd74 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 23341: 003c97ec 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 23342: 00d6f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 23343: 00540728 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 23344: 00921ec8 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 23344: 00921ea0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 23345: 00d67e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 23346: 00c7b6bc 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 23347: 00981c38 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 23347: 00981c10 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 23348: 0040796c 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 23349: 00797a9c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 23349: 00797a74 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 23350: 00db0ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 23351: 0029a8c4 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 23352: 009893a4 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 23352: 0098937c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 23353: 00db0522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 23354: 008a24b8 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 23354: 008a2490 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 23355: 0029a0cc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 23356: 009316d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 23357: 00aeb304 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 23356: 009316b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 23357: 00aeb2e4 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 23358: 00db070a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23359: 004b3704 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 23360: 00db125a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_TPM_COMM_DSTATE │ │ │ │ 23361: 00db28fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 23362: 00ccc43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsubfp │ │ │ │ - 23363: 006e7104 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 23363: 006e70dc 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 23364: 00558874 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 23365: 0028c688 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 23366: 00daff7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 23367: 00d6de18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 23368: 00db1c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 23369: 002890fc 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 23370: 00db285a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 23371: 00d6d2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 23372: 00db2044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 23373: 009c5978 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 23373: 009c5950 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 23374: 00587828 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 23375: 0056d8d0 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 23376: 00742738 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 23377: 008a0ed4 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 23378: 00983a24 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 23376: 00742710 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 23377: 008a0eac 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 23378: 009839fc 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 23379: 00d6fc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 23380: 0062475c 560 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQ │ │ │ │ 23381: 00db0d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 23382: 0029dde8 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 23383: 00d6ba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 23384: 00d67684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 23385: 00c7bdec 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ @@ -23391,69 +23391,69 @@ │ │ │ │ 23387: 00292914 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 23388: 00db13de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 23389: 00d754b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 23390: 00d66878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 23391: 00db233e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 23392: 004aaca8 160 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 23393: 0052cd80 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 23394: 008fc8dc 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 23394: 008fc8b4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 23395: 0024c8cc 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 23396: 00966e84 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 23397: 00998cfc 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 23398: 007ac9a8 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 23396: 00966e5c 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 23397: 00998cd4 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 23398: 007ac980 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 23399: 00d6a514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 23400: 00d67394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 23401: 0085e630 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 23401: 0085e608 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 23402: 00cce9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpgt │ │ │ │ 23403: 00db035c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 23404: 0059c7e4 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 23405: 0090299c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 23406: 0072c2cc 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 23407: 00741600 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 23405: 00902974 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 23406: 0072c2a4 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 23407: 007415d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 23408: 00db22e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 23409: 00db09ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 23410: 007aede4 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 23411: 00820f38 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 23410: 007aedbc 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 23411: 00820f10 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 23412: 002d91e4 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 23413: 00285230 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 23414: 00c790b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 23415: 00d60cdc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 23416: 00db01d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 23417: 0028384c 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 23418: 00ccc9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswus │ │ │ │ 23419: 00db20c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 23420: 007ee7e4 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 23420: 007ee7bc 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 23421: 0031297c 112 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 23422: 00db1c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 23423: 00db1e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 23424: 00db0f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 23425: 008c3088 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 23426: 009881ec 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 23425: 008c3060 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 23426: 009881c4 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 23427: 00db060c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 23428: 008fefe0 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 23428: 008fefb8 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 23429: 002e8624 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 23430: 007505c0 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 23431: 007b5980 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 23430: 00750598 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 23431: 007b5958 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 23432: 002bfc2c 704 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 23433: 00dafd55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 23434: 005d2c54 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 23435: 00d767ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 23436: 00988500 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 23436: 009884d8 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 23437: 0053d0cc 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 23438: 00914828 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 23438: 00914800 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 23439: 00dafdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 23440: 00cb4630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 23441: 00db0ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 23442: 00d6a094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ 23443: 00cc9d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxddp │ │ │ │ 23444: 00ccc8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshss │ │ │ │ - 23445: 00922b3c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 23446: 009cc6f8 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 23445: 00922b14 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 23446: 009cc6d0 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 23447: 00d74fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 23448: 007e6b9c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 23448: 007e6b74 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 23449: 00db1466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 23450: 0052760c 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 23451: 002801a0 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 23452: 00db1b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 23453: 00db06c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 23454: 006459cc 120 FUNC GLOBAL DEFAULT 12 helper_VSTRIHL │ │ │ │ 23455: 00db05ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ @@ -23462,214 +23462,214 @@ │ │ │ │ 23458: 00d715f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 23459: 00d71b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 23460: 00db0b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 23461: 00d6abb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 23462: 002e4620 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 23463: 00645a44 124 FUNC GLOBAL DEFAULT 12 helper_VSTRIHR │ │ │ │ 23464: 00d6dcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 23465: 0069c7cc 92 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ + 23465: 0069c7a4 92 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ 23466: 003824c8 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 23467: 00718e54 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 23467: 00718e2c 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 23468: 00d66d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 23469: 00d7ab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 23470: 00d7951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 23471: 00cba874 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 23472: 00284b34 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 23473: 00db05c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 23474: 00db0416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ 23475: 00622198 440 FUNC GLOBAL DEFAULT 12 helper_DTSTDCQ │ │ │ │ 23476: 005d8f58 16 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 23477: 00db016e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 23478: 00d7a1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 23479: 00d759dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 23480: 007622b4 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 23480: 0076228c 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 23481: 002929c0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 23482: 00db0254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 23483: 00d7badc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 23484: 009354b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 23485: 007ad4c0 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 23484: 00935490 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 23485: 007ad498 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 23486: 00c76bd0 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 23487: 00d6d628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 23488: 00dafd62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 23489: 00292dac 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 23490: 00db00ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 23491: 00d7688c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 23492: 00d6fd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 23493: 00db19d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 23494: 00d746fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 23495: 00d6ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ - 23496: 0069e4a0 160 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ + 23496: 0069e478 160 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ 23497: 00db0198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 23498: 00d6502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 23499: 00622db0 304 FUNC GLOBAL DEFAULT 12 helper_DTSTSFI │ │ │ │ 23500: 00526f84 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 23501: 00d6b4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 23502: 00911100 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 23502: 009110d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 23503: 00dafda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 23504: 009a6780 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 23504: 009a6758 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 23505: 0059a678 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 23506: 00d67504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 23507: 005b0f30 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 23508: 00db0df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 23509: 006f5f8c 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 23510: 007e566c 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 23509: 006f5f64 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 23510: 007e5644 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ 23511: 00622c7c 308 FUNC GLOBAL DEFAULT 12 helper_DTSTSFQ │ │ │ │ 23512: 00cbfec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUQM │ │ │ │ - 23513: 00922f70 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 23514: 008e5efc 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 23513: 00922f48 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 23514: 008e5ed4 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 23515: 00d6fc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 23516: 00d651d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ 23517: 00db1186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_READ_DSTATE │ │ │ │ - 23518: 008c9380 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 23518: 008c9358 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 23519: 00db0f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 23520: 0094be5c 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 23521: 0094fb28 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 23520: 0094be34 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 23521: 0094fb00 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 23522: 00d75c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 23523: 009bfae8 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 23523: 009bfac0 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 23524: 0055e840 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 23525: 00d67634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 23526: 005cee8c 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 23527: 00db1e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 23528: 0059fb70 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 23529: 002910cc 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 23530: 009817fc 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 23530: 009817d4 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 23531: 00db1938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 23532: 00524504 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 23533: 00d6bfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 23534: 00533ec0 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 23535: 00951ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 23535: 00951fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 23536: 00db00ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 23537: 00b2d908 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 23537: 00b2d8e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 23538: 00db19e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 23539: 00d6d598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 23540: 00cb45ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 23541: 00d7759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 23542: 00d79f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 23543: 00db22e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 23544: 00d6a494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 23545: 00db15fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 23546: 00c77ee8 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 23547: 00ccca6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshus │ │ │ │ 23548: 00d657c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 23549: 00d723f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 23550: 008cb000 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 23550: 008cafd8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 23551: 004647c4 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 23552: 00db2935 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 23553: 005cab8c 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 23554: 00863de0 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 23555: 00938d44 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 23554: 00863db8 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 23555: 00938d1c 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 23556: 00d76d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 23557: 00db1a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 23558: 00aeaf50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 23558: 00aeaf30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 23559: 00d6aab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 23560: 00db07c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 23561: 00db21a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 23562: 00db1162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 23563: 0082e67c 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 23563: 0082e654 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 23564: 00db169e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 23565: 006b00ac 384 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ + 23565: 006b0084 384 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ 23566: 0063ff74 344 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2 │ │ │ │ - 23567: 00904064 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 23567: 0090403c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 23568: 00cd0e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzb │ │ │ │ 23569: 00db1b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 23570: 00cc2674 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_exp │ │ │ │ - 23571: 006a5a3c 344 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ + 23571: 006a5a14 344 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ 23572: 00d677e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 23573: 00db0564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 23574: 00cd0d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzh │ │ │ │ 23575: 00db16e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 23576: 00d79b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 23577: 00db1932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 23578: 00c79068 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 23579: 00db2000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_GET_DSTATE │ │ │ │ 23580: 00d67c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 23581: 0074da04 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 23582: 0099c8cc 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 23583: 007201f8 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 23581: 0074d9dc 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 23582: 0099c8a4 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 23583: 007201d0 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 23584: 0057b614 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 23585: 00d7bdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 23586: 00d6ce78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 23587: 00925338 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 23587: 00925310 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 23588: 0055b11c 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 23589: 00d7389c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 23590: 00db15a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 23591: 00d7771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 23592: 00db05c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 23593: 005732e4 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 23594: 0026ebf0 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 23595: 0091abb4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 23596: 008048c8 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 23595: 0091ab8c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 23596: 008048a0 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 23597: 00db1806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 23598: 005457dc 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 23599: 008c07b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 23599: 008c078c 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 23600: 00cb0a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 23601: 00db2336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23602: 00db1f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 23603: 0077c5e8 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 23604: 006db38c 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 23603: 0077c5c0 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 23604: 006db364 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 23605: 00d75eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 23606: 0062a878 84 FUNC GLOBAL DEFAULT 12 helper_efdctsiz │ │ │ │ 23607: 00db14de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 23608: 00cb6100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 23609: 00935570 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 23609: 00935548 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 23610: 00db06e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 23611: 00db1876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 23612: 00737ee4 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 23613: 0099252c 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 23614: 00948974 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 23612: 00737ebc 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 23613: 00992504 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 23614: 0094894c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 23615: 00534d1c 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 23616: 00db0b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 23617: 009773f4 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 23617: 009773cc 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 23618: 0043863c 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 23619: 00404240 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 23620: 0096a4e8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 23621: 00754cc0 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 23620: 0096a4c0 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 23621: 00754c98 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 23622: 002ea070 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 23623: 0029a420 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 23624: 00927ee8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 23625: 0081cdd8 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 23624: 00927ec0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 23625: 0081cdb0 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 23626: 0028455c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 23627: 00db01fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 23628: 00292a68 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 23629: 00d68334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 23630: 00d6a414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 23631: 00d7a338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 23632: 00d66cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 23633: 00db198c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 23634: 0098bed4 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 23634: 0098beac 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 23635: 00db0678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 23636: 00cd462c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLIQ │ │ │ │ - 23637: 0077d8bc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 23637: 0077d894 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 23638: 00db219a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 23639: 0074da2c 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 23639: 0074da04 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 23640: 00cc88f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsf │ │ │ │ - 23641: 008db220 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 23641: 008db1f8 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 23642: 00db1452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 23643: 004361e0 136 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ - 23644: 00794b04 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 23644: 00794adc 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 23645: 00cc89f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsi │ │ │ │ 23646: 002a7ac4 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 23647: 004b3a90 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 23648: 00438d50 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 23649: 009b9514 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 23649: 009b94ec 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 23650: 00cce95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmplt │ │ │ │ 23651: 00db06ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 23652: 00db1472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 23653: 0073c0ec 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 23653: 0073c0c4 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 23654: 00d6ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 23655: 0095ac3c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 23655: 0095ac14 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 23656: 00d7be0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 23657: 0090bc68 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 23657: 0090bc40 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 23658: 00db1190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_READ_DSTATE │ │ │ │ 23659: 0059cae4 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 23660: 0026defc 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 23661: 0074301c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 23661: 00742ff4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 23662: 004b5cf8 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 23663: 00d75044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 23664: 0081f788 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 23664: 0081f760 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 23665: 00db0dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 23666: 00d6b210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 23667: 00d6efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 23668: 006225c8 632 FUNC GLOBAL DEFAULT 12 helper_DTSTDGQ │ │ │ │ 23669: 00db1632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 23670: 003cb13c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 23671: 00d67864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ @@ -23677,400 +23677,400 @@ │ │ │ │ 23673: 00cb4528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 23674: 004f8598 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 23675: 00db21ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 23676: 00d796cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 23677: 00db133e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 23678: 00db2052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 23679: 004ba23c 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 23680: 00743bc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 23681: 007e6c34 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 23680: 00743b9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 23681: 007e6c0c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 23682: 00d7b394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 23683: 0091253c 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 23684: 007972b4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 23683: 00912514 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 23684: 0079728c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 23685: 00db1ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 23686: 00d71640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 23687: 00d728b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 23688: 00db05f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 23689: 00d6def8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 23690: 00db01f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 23691: 00536a5c 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 23692: 009b4c58 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 23692: 009b4c30 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 23693: 004f466c 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 23694: 00db1f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 23695: 00db07a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 23696: 0074d9a0 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 23697: 009b3ba8 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 23698: 007c2700 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 23699: 0071e5fc 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 23696: 0074d978 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 23697: 009b3b80 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 23698: 007c26d8 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 23699: 0071e5d4 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 23700: 006346a4 384 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxws │ │ │ │ - 23701: 00993118 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 23701: 009930f0 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 23702: 00db0df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 23703: 00d71a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 23704: 00d759ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 23705: 00db16f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 23706: 00db164e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 23707: 0063e65c 120 FUNC GLOBAL DEFAULT 12 helper_vnmsubfp │ │ │ │ 23708: 002943d8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 23709: 008c2ba8 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 23710: 00811d94 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 23709: 008c2b80 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 23710: 00811d6c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 23711: 00d71da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 23712: 00813d3c 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 23712: 00813d14 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 23713: 00d72be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 23714: 00db1b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 23715: 0061d70c 344 FUNC GLOBAL DEFAULT 12 ppc_maybe_bswap_register │ │ │ │ 23716: 005ab980 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 23717: 00c7dc80 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 23718: 0063ea48 96 FUNC GLOBAL DEFAULT 12 helper_VSUBUBS │ │ │ │ 23719: 00294f48 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 23720: 007195f8 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 23721: 008a8e54 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 23722: 0073e2f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 23723: 0094b3a8 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 23720: 007195d0 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 23721: 008a8e2c 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 23722: 0073e2d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 23723: 0094b380 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ 23724: 00cc8974 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuf │ │ │ │ - 23725: 009870fc 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 23726: 008c7cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 23727: 0092fa90 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 23725: 009870d4 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 23726: 008c7cb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 23727: 0092fa68 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 23728: 00db0f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 23729: 00cd34a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRSP │ │ │ │ 23730: 00cc8a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfui │ │ │ │ 23731: 00d71700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 23732: 00d73a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 23733: 00d6d888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 23734: 00d71c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 23735: 0039bde0 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 23736: 00d6e778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 23737: 00d7434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 23738: 00cb75a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 23739: 00db077c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 23740: 002da954 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 23741: 00db1264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_DSTATE │ │ │ │ - 23742: 00781908 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 23742: 007818e0 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 23743: 0040ad9c 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 23744: 0070d830 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 23744: 0070d808 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 23745: 00db00bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 23746: 00db118c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PARITY_READ_DSTATE │ │ │ │ 23747: 00db16b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 23748: 006ed0a0 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 23748: 006ed078 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 23749: 00625ef8 480 FUNC GLOBAL DEFAULT 12 helper_DSCRIQ │ │ │ │ 23750: 00cb2320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 23751: 00d6b360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 23752: 0055f9c0 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 23753: 0099a074 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 23754: 0095f3fc 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 23753: 0099a04c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 23754: 0095f3d4 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 23755: 00287548 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 23756: 0092116c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 23757: 009020cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 23756: 00921144 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 23757: 009020a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 23758: 00d6bf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 23759: 00d66bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 23760: 00db004c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 23761: 00627124 76 FUNC GLOBAL DEFAULT 12 helper_store_fpscr │ │ │ │ 23762: 00db073e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 23763: 00952998 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 23763: 00952970 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 23764: 00528d14 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 23765: 00cb1ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 23766: 00d7aa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 23767: 00d79280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 23768: 0077e0e4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 23769: 008c2208 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 23768: 0077e0bc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 23769: 008c21e0 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 23770: 00d67214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 23771: 00572ef4 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 23772: 00d65fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 23773: 0075a128 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 23773: 0075a100 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 23774: 00d7797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 23775: 009ad714 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 23776: 00908c58 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 23775: 009ad6ec 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 23776: 00908c30 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 23777: 0043a0d0 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 23778: 00d9f02c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 23779: 00d7bb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 23780: 0073c9a0 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 23780: 0073c978 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 23781: 00d65690 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 23782: 00924c58 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 23782: 00924c30 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 23783: 00db1394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 23784: 00572bf4 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 23785: 004bc174 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 23786: 00d78530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 23787: 0073d814 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 23787: 0073d7ec 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 23788: 00db011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 23789: 00cb9e7c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 23790: 00cb9ecc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 23791: 00d7bacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 23792: 00cb9f1c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 23793: 0094d958 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 23793: 0094d930 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 23794: 005cb510 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 23795: 00d7704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 23796: 00cc3040 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUWS │ │ │ │ 23797: 00cb9f4c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 23798: 00d78830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 23799: 009a9ffc 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 23800: 0086d08c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 23799: 009a9fd4 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 23800: 0086d064 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 23801: 00cb9f9c 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 23802: 00cba03c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 23803: 00d65364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 23804: 00db1dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 23805: 00db192c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 23806: 00db0bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_RECV_DSTATE │ │ │ │ - 23807: 009d1748 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 23808: 00794538 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 23807: 009d1720 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 23808: 00794510 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 23809: 0029d354 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 23810: 00758104 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ - 23811: 0069cc20 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ + 23810: 007580dc 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 23811: 0069cbf8 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ 23812: 00db163c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 23813: 004a2de0 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 23814: 00db1026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 23815: 00db0470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 23816: 00db1b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 23817: 00d6d208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 23818: 00922728 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 23819: 007d9d78 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 23818: 00922700 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 23819: 007d9d50 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 23820: 00d72bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 23821: 00383c30 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 23822: 00db1216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_DSTATE │ │ │ │ - 23823: 007944f8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 23824: 00927ac4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 23823: 007944d0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 23824: 00927a9c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 23825: 002eb814 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 23826: 00cd528c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCQP │ │ │ │ 23827: 0064ad14 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_watchpoint │ │ │ │ 23828: 00daff52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 23829: 007b15ac 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 23829: 007b1584 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 23830: 0029b494 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 23831: 007965ac 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 23831: 00796584 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 23832: 00d67d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 23833: 007591bc 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 23834: 009caab4 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 23833: 00759194 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 23834: 009caa8c 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 23835: 00d68a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 23836: 007e5aac 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 23836: 007e5a84 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 23837: 00d74e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ 23838: 005df860 88 FUNC GLOBAL DEFAULT 12 ppc40x_system_reset │ │ │ │ - 23839: 008f7480 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 23839: 008f7458 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 23840: 004679cc 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 23841: 00902408 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 23841: 009023e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 23842: 00d78360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 23843: 007961ac 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 23843: 00796184 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 23844: 00db01ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 23845: 00d7346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 23846: 0094648c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 23846: 00946464 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 23847: 00db0d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 23848: 00d7057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_EVENT │ │ │ │ 23849: 004344a0 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 23850: 00d6c0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 23851: 0079799c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 23851: 00797974 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 23852: 00db1896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 23853: 00db1790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 23854: 00796ba0 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 23855: 00819bac 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 23856: 00796bf4 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 23857: 00796c50 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 23854: 00796b78 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 23855: 00819b84 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 23856: 00796bcc 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 23857: 00796c28 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 23858: 00dafe02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 23859: 00db08a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 23860: 00c7dc98 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 23861: 0073fa08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 23861: 0073f9e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 23862: 00db1794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 23863: 00796cb4 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 23863: 00796c8c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 23864: 00db00a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 23865: 00db2362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 23866: 006a53f4 412 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ - 23867: 006e3578 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 23866: 006a53cc 412 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ + 23867: 006e3550 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 23868: 00d6f054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 23869: 007da640 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 23869: 007da618 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 23870: 00d7447c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 23871: 008f2ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 23871: 008f2ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 23872: 006272d0 20 FUNC GLOBAL DEFAULT 12 helper_float_check_status │ │ │ │ 23873: 00d6dd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 23874: 00d5e464 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 23875: 00db0f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 23876: 00db1f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 23877: 00d6b2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 23878: 0094b0f8 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 23878: 0094b0d0 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 23879: 00db0e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 23880: 00d6de38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 23881: 008dd4b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 23882: 0094d81c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 23881: 008dd48c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 23882: 0094d7f4 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 23883: 00d778cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 23884: 00d7073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_POST_LOAD_EVENT │ │ │ │ 23885: 00d66838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 23886: 00cc13e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSQQP │ │ │ │ - 23887: 0073cfac 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 23887: 0073cf84 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 23888: 00d68b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 23889: 00db0a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 23890: 00574348 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 23891: 005c88b0 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 23892: 00645e44 76 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVB │ │ │ │ 23893: 006354ec 104 FUNC GLOBAL DEFAULT 12 helper_xvcvuxdsp │ │ │ │ 23894: 00cd5f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tsr │ │ │ │ 23895: 00645f24 116 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVD │ │ │ │ 23896: 00dafd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ - 23897: 0073ffc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 23898: 008fc4cc 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 23897: 0073ff98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 23898: 008fc4a4 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 23899: 00d71480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 23900: 00db0e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 23901: 00756d00 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 23901: 00756cd8 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 23902: 00d67784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 23903: 00db150a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 23904: 00645e90 76 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVH │ │ │ │ 23905: 0056b2ac 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 23906: 00d66bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 23907: 007ef888 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 23908: 006d47c4 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 23907: 007ef860 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 23908: 006d479c 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 23909: 00daff34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 23910: 0055f0f0 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 23911: 00db0d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 23912: 00db0166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 23913: 00db150e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 23914: 0095032c 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 23915: 00737c8c 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 23914: 00950304 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 23915: 00737c64 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 23916: 00d715a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 23917: 0071c740 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 23917: 0071c718 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 23918: 00db1696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 23919: 007cf834 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 23919: 007cf80c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 23920: 00cd4524 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMULQ │ │ │ │ 23921: 00645edc 72 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVW │ │ │ │ - 23922: 0086810c 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 23922: 008680e4 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 23923: 00bc8760 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 23924: 00d6a074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 23925: 00db0f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 23926: 008bc3d0 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 23927: 0073b7a4 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 23926: 008bc3a8 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 23927: 0073b77c 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 23928: 00d79210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 23929: 00db0efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 23930: 008c857c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 23930: 008c8554 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 23931: 00450630 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 23932: 00967b84 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 23932: 00967b5c 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 23933: 00d74f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 23934: 00d79054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_EVENT │ │ │ │ 23935: 00db0786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 23936: 00d77b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 23937: 009ac358 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 23937: 009ac330 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 23938: 00cd4080 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCSP │ │ │ │ - 23939: 006cce38 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 23939: 006cce10 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 23940: 00cb2df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 23941: 008aa06c 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 23942: 00774734 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 23941: 008aa044 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 23942: 0077470c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 23943: 004f4aa4 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 23944: 002a3da8 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 23945: 006e4114 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 23945: 006e40ec 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 23946: 00db0648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 23947: 00d64adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ - 23948: 0078889c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 23949: 007234ac 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 23950: 006affc0 236 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ - 23951: 0070f020 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 23948: 00788874 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 23949: 00723484 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 23950: 006aff98 236 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ + 23951: 0070eff8 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 23952: 00d79ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 23953: 00921338 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 23954: 0093bf40 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 23955: 008c0070 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 23956: 0086864c 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 23953: 00921310 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 23954: 0093bf18 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 23955: 008c0048 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 23956: 00868624 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 23957: 00cb2b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 23958: 0094e34c 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 23958: 0094e324 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 23959: 00db1178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_COMPUTE_DSTATE │ │ │ │ 23960: 00256f90 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 23961: 00db0814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 23962: 00d6f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 23963: 00d72040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 23964: 00db1cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 23965: 009a30ec 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 23965: 009a30c4 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 23966: 00d7705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 23967: 0079f7b0 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 23967: 0079f788 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 23968: 00dafd30 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 23969: 003c34dc 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 23970: 00dafe8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 23971: 00284c30 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 23972: 00d66c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 23973: 00d71c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 23974: 00db1670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 23975: 00db08d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 23976: 00d729a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 23977: 007323a4 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 23977: 0073237c 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 23978: 00db289e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 23979: 00db0fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ 23980: 005e692c 152 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_realize │ │ │ │ - 23981: 0096ba20 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 23981: 0096b9f8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 23982: 00d64f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 23983: 00d6e048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 23984: 00d6e638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 23985: 008bd16c 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 23985: 008bd144 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 23986: 00d7aea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 23987: 009a53cc 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 23987: 009a53a4 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 23988: 00db0378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 23989: 008bd098 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 23989: 008bd070 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 23990: 00dafd6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 23991: 00802bb4 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 23991: 00802b8c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 23992: 00d6dd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 23993: 00643fa4 88 FUNC GLOBAL DEFAULT 12 helper_vrefp │ │ │ │ 23994: 00d74ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 23995: 008cc0a0 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 23995: 008cc078 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ 23996: 0063dfb0 192 FUNC GLOBAL DEFAULT 12 helper_DIVWE │ │ │ │ - 23997: 009ced54 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 23997: 009ced2c 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 23998: 00dafe98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 23999: 00d6c190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24000: 00d6f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24001: 00d6bd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24002: 00d737ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 24003: 0073f92c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 24003: 0073f904 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24004: 00db19fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24005: 00d6eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24006: 005684b4 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24007: 00db1364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24008: 00849064 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24008: 0084903c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24009: 00511bc4 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24010: 00db28da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24011: 00db031c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24012: 00d6d368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24013: 0063eb18 100 FUNC GLOBAL DEFAULT 12 helper_VSUBUHS │ │ │ │ 24014: 00d6aa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24015: 00759fc4 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24015: 00759f9c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24016: 00db1b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24017: 00d6f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24018: 00d66de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24019: 0032747c 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ 24020: 00cd6078 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tcr │ │ │ │ - 24021: 00831410 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24021: 008313e8 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24022: 00cc2464 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_exp │ │ │ │ - 24023: 00794a7c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 24023: 00794a54 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24024: 00d75dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24025: 00d67374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24026: 00d7b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24027: 00d7a0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24028: 00284a2c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24029: 002e442c 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24030: 00d686c4 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24031: 00db1034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24032: 002e9da4 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24033: 009215bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 24034: 0084a934 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24033: 00921594 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24034: 0084a90c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24035: 003caf48 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24036: 009275d0 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24037: 00919a64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24038: 008c6410 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24036: 009275a8 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24037: 00919a3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24038: 008c63e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24039: 0056986c 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24040: 008bce58 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24040: 008bce30 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24041: 00d674a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 24042: 0070e188 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 24042: 0070e160 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24043: 00d78a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24044: 00daffc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24045: 009a896c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24046: 0081d75c 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24045: 009a8944 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24046: 0081d734 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24047: 00d724c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24048: 003a4dfc 204 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24049: 0099b80c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24049: 0099b7e4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24050: 00282c70 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24051: 0033ab7c 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24052: 00d7025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EXIT_EVENT │ │ │ │ 24053: 00db0f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24054: 00db0d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24055: 00d6c4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REQUEST_EVENT │ │ │ │ 24056: 002a151c 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24057: 00537824 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24058: 00d7af60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24059: 005c7510 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24060: 009234a8 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24060: 00923480 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24061: 00db009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 24062: 006f7bf4 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 24062: 006f7bcc 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ 24063: 00cd4290 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCVSPBF16 │ │ │ │ - 24064: 0069f258 40 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ - 24065: 00995990 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24064: 0069f230 40 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ + 24065: 00995968 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24066: 00d6f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24067: 00db2564 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24068: 00bc8868 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24069: 004482bc 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24070: 00db211c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24071: 00573968 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24072: 003fd984 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x248400 │ │ │ │ - 0x0000000d (FINI) 0x9d7564 │ │ │ │ + 0x0000000d (FINI) 0x9d7544 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xbbc530 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3316 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xbbd224 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x88a8c │ │ │ │ 0x00000006 (SYMTAB) 0x2a9ec │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: de9d66cd15e59557518ee4a4611c0c0ed490e7d0 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8da6c632f3ea460da0da77ee77a1032c98431e49 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux.so.3 │ │ │ │ +I/lib/ld-linux.so.3 │ │ │ │ =D"tBR %B │ │ │ │ !*C._!`&O2 │ │ │ │ x9d.x{9, │ │ │ │ [}+G*P#z │ │ │ │ ^n>hw8!D │ │ │ │ ]{N>O"_(6b|c │ │ │ │ t1k,e*F2v │ │ │ │ @@ -23742,32 +23742,32 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -ERSTSTOR │ │ │ │ ldr r0, [pc, #24] @ 24b348 │ │ │ │ ldr r2, [pc, #24] @ 24b34c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0089cbb8 │ │ │ │ - rsbseq ip, r8, r0, lsr r4 │ │ │ │ - rsbseq ip, r8, r4, asr #8 │ │ │ │ + umulleq ip, r9, r8, fp │ │ │ │ + rsbseq ip, r8, r0, lsl r4 │ │ │ │ + rsbseq ip, r8, r4, lsr #8 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b380 │ │ │ │ ldr r1, [pc, #24] @ 24b384 │ │ │ │ ldr r0, [pc, #24] @ 24b388 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq sp, r9, r0, asr r8 │ │ │ │ - ldrheq lr, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq lr, r8, ip, asr #7 │ │ │ │ + addeq sp, r9, r0, lsr r8 │ │ │ │ + @ instruction: 0x0078e394 │ │ │ │ + rsbseq lr, r8, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b3bc │ │ │ │ ldr r1, [pc, #24] @ 24b3c0 │ │ │ │ ldr r0, [pc, #24] @ 24b3c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq sp, r9, r4, asr #18 │ │ │ │ - rsbseq lr, r8, r4, asr r7 │ │ │ │ - rsbseq lr, r8, r0, ror #14 │ │ │ │ + addeq sp, r9, r4, lsr #18 │ │ │ │ + rsbseq lr, r8, r4, lsr r7 │ │ │ │ + rsbseq lr, r8, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b3f8 │ │ │ │ ldr r1, [pc, #24] @ 24b3fc │ │ │ │ ldr r0, [pc, #24] @ 24b400 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq pc, r9, r8, asr #7 │ │ │ │ - rsbseq pc, r8, ip, lsr r4 @ │ │ │ │ - rsbseq pc, r8, ip, asr #8 │ │ │ │ + addeq pc, r9, r8, lsr #7 │ │ │ │ + rsbseq pc, r8, ip, lsl r4 @ │ │ │ │ + rsbseq pc, r8, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b438 │ │ │ │ ldr r1, [pc, #28] @ 24b43c │ │ │ │ ldr r0, [pc, #28] @ 24b440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq sp, sp, ip, lsl #13 │ │ │ │ - rsbseq r1, r9, r4, ror pc │ │ │ │ - rsbseq r1, r9, r0, lsl #31 │ │ │ │ + addeq sp, sp, ip, ror #12 │ │ │ │ + rsbseq r1, r9, r4, asr pc │ │ │ │ + rsbseq r1, r9, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b478 │ │ │ │ ldr r1, [pc, #28] @ 24b47c │ │ │ │ ldr r0, [pc, #28] @ 24b480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq pc, sp, r8, lsr r7 @ │ │ │ │ - rsbseq r5, r9, ip, lsl #20 │ │ │ │ - rsbseq r5, r9, ip, lsl sl │ │ │ │ + addeq pc, sp, r8, lsl r7 @ │ │ │ │ + rsbseq r5, r9, ip, ror #19 │ │ │ │ + ldrsheq r5, [r9], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b4b4 │ │ │ │ ldr r1, [pc, #24] @ 24b4b8 │ │ │ │ ldr r0, [pc, #24] @ 24b4bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq pc, sp, r8, lsl #15 │ │ │ │ - rsbseq r5, r9, ip, ror #23 │ │ │ │ - rsbseq r5, r9, r0, lsl #24 │ │ │ │ + addeq pc, sp, r8, ror #14 │ │ │ │ + rsbseq r5, r9, ip, asr #23 │ │ │ │ + rsbseq r5, r9, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b4f4 │ │ │ │ ldr r1, [pc, #28] @ 24b4f8 │ │ │ │ ldr r0, [pc, #28] @ 24b4fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b500 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r0, asr r8 │ │ │ │ - rsbseq ip, r9, r4, lsr #21 │ │ │ │ - ldrheq ip, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r1, lr, r0, lsr r8 │ │ │ │ + rsbseq ip, r9, r4, lsl #21 │ │ │ │ + @ instruction: 0x0079ca98 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b538 │ │ │ │ ldr r1, [pc, #28] @ 24b53c │ │ │ │ ldr r0, [pc, #28] @ 24b540 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, ip, lsl #16 │ │ │ │ - rsbseq ip, r9, r0, ror #20 │ │ │ │ - rsbseq ip, r9, r4, ror sl │ │ │ │ + addeq r1, lr, ip, ror #15 │ │ │ │ + rsbseq ip, r9, r0, asr #20 │ │ │ │ + rsbseq ip, r9, r4, asr sl │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b57c │ │ │ │ ldr r1, [pc, #28] @ 24b580 │ │ │ │ ldr r0, [pc, #28] @ 24b584 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b588 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r4, ror sl │ │ │ │ - rsbseq ip, r9, ip, lsl sl │ │ │ │ - rsbseq ip, r9, r0, lsr sl │ │ │ │ + addeq r1, lr, r4, asr sl │ │ │ │ + ldrsheq ip, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq ip, r9, r0, lsl sl │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b5c0 │ │ │ │ ldr r1, [pc, #28] @ 24b5c4 │ │ │ │ ldr r0, [pc, #28] @ 24b5c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b5cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r0, lsr sl │ │ │ │ - ldrsbeq ip, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq lr, r9, r0, lsr #6 │ │ │ │ + addeq r1, lr, r0, lsl sl │ │ │ │ + ldrheq ip, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq lr, r9, r0, lsl #6 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b600 │ │ │ │ ldr r1, [pc, #24] @ 24b604 │ │ │ │ ldr r0, [pc, #24] @ 24b608 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r0, asr #27 │ │ │ │ - rsbseq pc, r9, ip │ │ │ │ - rsbseq pc, r9, ip, lsl r0 @ │ │ │ │ + addeq r1, lr, r0, lsr #27 │ │ │ │ + rsbseq lr, r9, ip, ror #31 │ │ │ │ + ldrsheq lr, [r9], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b63c │ │ │ │ ldr r1, [pc, #24] @ 24b640 │ │ │ │ ldr r0, [pc, #24] @ 24b644 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r4, asr pc │ │ │ │ - rsbseq pc, r9, r0, lsr r6 @ │ │ │ │ - rsbseq pc, r9, ip, lsr r6 @ │ │ │ │ + addeq r1, lr, r4, lsr pc │ │ │ │ + rsbseq pc, r9, r0, lsl r6 @ │ │ │ │ + rsbseq pc, r9, ip, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b67c │ │ │ │ ldr r1, [pc, #28] @ 24b680 │ │ │ │ ldr r0, [pc, #28] @ 24b684 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b688 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r2, lr, r0, lsl #10 │ │ │ │ - rsbseq r2, sl, r0, lsr #19 │ │ │ │ - rsbseq r2, sl, ip, ror #27 │ │ │ │ + addeq r2, lr, r0, ror #9 │ │ │ │ + rsbseq r2, sl, r0, lsl #19 │ │ │ │ + rsbseq r2, sl, ip, asr #27 │ │ │ │ andeq r0, r0, sp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b6bc │ │ │ │ ldr r1, [pc, #24] @ 24b6c0 │ │ │ │ ldr r0, [pc, #24] @ 24b6c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r4, lr, r0, asr r5 │ │ │ │ - rsbseq sl, sl, r8, ror #6 │ │ │ │ - rsbseq sl, sl, r4, ror r3 │ │ │ │ + addeq r4, lr, r0, lsr r5 │ │ │ │ + rsbseq sl, sl, r8, asr #6 │ │ │ │ + rsbseq sl, sl, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b6fc │ │ │ │ ldr r1, [pc, #28] @ 24b700 │ │ │ │ ldr r0, [pc, #28] @ 24b704 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r5, lr, ip, lsr #3 │ │ │ │ - ldrsbeq ip, [sl], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq ip, sl, r0, ror #21 │ │ │ │ + addeq r5, lr, ip, lsl #3 │ │ │ │ + ldrheq ip, [sl], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq ip, sl, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b73c │ │ │ │ ldr r1, [pc, #28] @ 24b740 │ │ │ │ ldr r0, [pc, #28] @ 24b744 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r5, lr, r4, asr fp │ │ │ │ - @ instruction: 0x007af490 │ │ │ │ - rsbseq pc, sl, r0, lsr #10 │ │ │ │ + addeq r5, lr, r4, lsr fp │ │ │ │ + rsbseq pc, sl, r0, ror r4 @ │ │ │ │ + rsbseq pc, sl, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b77c │ │ │ │ ldr r1, [pc, #28] @ 24b780 │ │ │ │ ldr r0, [pc, #28] @ 24b784 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b788 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, lr, ip, lsr r0 │ │ │ │ - @ instruction: 0x007b0598 │ │ │ │ - rsbseq r0, fp, r8, lsr #11 │ │ │ │ + addeq r6, lr, ip, lsl r0 │ │ │ │ + rsbseq r0, fp, r8, ror r5 │ │ │ │ + rsbseq r0, fp, r8, lsl #11 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b7c0 │ │ │ │ ldr r1, [pc, #28] @ 24b7c4 │ │ │ │ ldr r0, [pc, #28] @ 24b7c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b7cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - strdeq r5, [lr], r8 │ │ │ │ - rsbseq r0, fp, r4, asr r5 │ │ │ │ - rsbseq r0, fp, r4, ror #10 │ │ │ │ + ldrdeq r5, [lr], r8 │ │ │ │ + rsbseq r0, fp, r4, lsr r5 │ │ │ │ + rsbseq r0, fp, r4, asr #10 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b804 │ │ │ │ ldr r1, [pc, #28] @ 24b808 │ │ │ │ ldr r0, [pc, #28] @ 24b80c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008e5fb4 │ │ │ │ - rsbseq r0, fp, r4, lsl r5 │ │ │ │ - rsbseq r0, fp, r4, asr #10 │ │ │ │ + umulleq r5, lr, r4, pc @ │ │ │ │ + ldrsheq r0, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r0, fp, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b844 │ │ │ │ ldr r1, [pc, #28] @ 24b848 │ │ │ │ ldr r0, [pc, #28] @ 24b84c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r5, lr, r4, ror pc │ │ │ │ - ldrsbeq r0, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r0, fp, r0, lsr #10 │ │ │ │ + addeq r5, lr, r4, asr pc │ │ │ │ + ldrheq r0, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r0, fp, r0, lsl #10 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b884 │ │ │ │ ldr r1, [pc, #24] @ 24b888 │ │ │ │ ldr r0, [pc, #24] @ 24b88c │ │ │ │ ldr r2, [pc, #24] @ 24b890 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r3, pc, r4, lsl pc @ │ │ │ │ - rsbseq r2, fp, ip, asr #1 │ │ │ │ - addeq r8, r8, ip, asr #28 │ │ │ │ + strdeq r3, [pc], r4 │ │ │ │ + rsbseq r2, fp, ip, lsr #1 │ │ │ │ + addeq r8, r8, ip, lsr #28 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b8c4 │ │ │ │ ldr r1, [pc, #24] @ 24b8c8 │ │ │ │ ldr r0, [pc, #24] @ 24b8cc │ │ │ │ ldr r2, [pc, #24] @ 24b8d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r4, pc, r4, asr #6 │ │ │ │ - rsbseq r4, fp, ip, lsl sl │ │ │ │ - rsbseq r4, fp, r0, lsr sl │ │ │ │ + addeq r4, pc, r4, lsr #6 │ │ │ │ + ldrsheq r4, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r4, fp, r0, lsl sl │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b908 │ │ │ │ ldr r1, [pc, #28] @ 24b90c │ │ │ │ ldr r0, [pc, #28] @ 24b910 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b914 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r4, lsl lr @ │ │ │ │ - rsbseq pc, r9, r0, ror #22 │ │ │ │ - rsbseq pc, r9, r4, ror fp @ │ │ │ │ + @ instruction: 0x0092fdf4 │ │ │ │ + rsbseq pc, r9, r0, asr #22 │ │ │ │ + rsbseq pc, r9, r4, asr fp @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b94c │ │ │ │ ldr r1, [pc, #28] @ 24b950 │ │ │ │ ldr r0, [pc, #28] @ 24b954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092fdd0 │ │ │ │ - ldrheq pc, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq pc, fp, r0, asr #5 │ │ │ │ + @ instruction: 0x0092fdb0 │ │ │ │ + @ instruction: 0x007bf294 │ │ │ │ + rsbseq pc, fp, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b98c │ │ │ │ ldr r1, [pc, #28] @ 24b990 │ │ │ │ ldr r0, [pc, #28] @ 24b994 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b998 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq pc, r2, r0, sp @ │ │ │ │ - rsbseq pc, fp, r0, ror r2 @ │ │ │ │ - @ instruction: 0x007bf294 │ │ │ │ + addseq pc, r2, r0, ror sp @ │ │ │ │ + rsbseq pc, fp, r0, asr r2 @ │ │ │ │ + rsbseq pc, fp, r4, ror r2 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b9d0 │ │ │ │ ldr r1, [pc, #28] @ 24b9d4 │ │ │ │ ldr r0, [pc, #28] @ 24b9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, ip, asr #26 │ │ │ │ - rsbseq pc, fp, r0, lsr r2 @ │ │ │ │ - rsbseq pc, fp, r0, ror r2 @ │ │ │ │ + addseq pc, r2, ip, lsr #26 │ │ │ │ + rsbseq pc, fp, r0, lsl r2 @ │ │ │ │ + rsbseq pc, fp, r0, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba10 │ │ │ │ ldr r1, [pc, #28] @ 24ba14 │ │ │ │ ldr r0, [pc, #28] @ 24ba18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ba1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, ip, lsl #26 │ │ │ │ - rsbseq lr, fp, ip, lsl ip │ │ │ │ - rsbseq pc, fp, r0, ror #4 │ │ │ │ + addseq pc, r2, ip, ror #25 │ │ │ │ + ldrsheq lr, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq pc, fp, r0, asr #4 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba54 │ │ │ │ ldr r1, [pc, #28] @ 24ba58 │ │ │ │ ldr r0, [pc, #28] @ 24ba5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ba60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r8, asr #25 │ │ │ │ - ldrsbeq lr, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq pc, fp, ip, lsl r2 @ │ │ │ │ + addseq pc, r2, r8, lsr #25 │ │ │ │ + ldrheq lr, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsheq pc, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba98 │ │ │ │ ldr r1, [pc, #28] @ 24ba9c │ │ │ │ ldr r0, [pc, #28] @ 24baa0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24baa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r4, lsl #25 │ │ │ │ - @ instruction: 0x007beb94 │ │ │ │ - ldrsheq pc, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + addseq pc, r2, r4, ror #24 │ │ │ │ + rsbseq lr, fp, r4, ror fp │ │ │ │ + ldrsbeq pc, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r2, r0, sp, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24badc │ │ │ │ ldr r1, [pc, #28] @ 24bae0 │ │ │ │ ldr r0, [pc, #28] @ 24bae4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r2, r3, ip, lsl #1 │ │ │ │ - rsbseq pc, fp, r4, lsr #2 │ │ │ │ - rsbseq pc, fp, r0, lsr r1 @ │ │ │ │ + addseq r2, r3, ip, rrx │ │ │ │ + rsbseq pc, fp, r4, lsl #2 │ │ │ │ + rsbseq pc, fp, r0, lsl r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bb1c │ │ │ │ ldr r1, [pc, #28] @ 24bb20 │ │ │ │ ldr r0, [pc, #28] @ 24bb24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bb28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r2, r3, ip, asr #32 │ │ │ │ - rsbseq pc, fp, r0, ror #1 │ │ │ │ - rsbseq pc, fp, r4, lsl #2 │ │ │ │ + addseq r2, r3, ip, lsr #32 │ │ │ │ + rsbseq pc, fp, r0, asr #1 │ │ │ │ + rsbseq pc, fp, r4, ror #1 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bb60 │ │ │ │ ldr r1, [pc, #28] @ 24bb64 │ │ │ │ ldr r0, [pc, #28] @ 24bb68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r2, r3, ip, asr #12 │ │ │ │ - rsbseq r2, sl, r8, asr #15 │ │ │ │ - ldrsbeq r2, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + addseq r2, r3, ip, lsr #12 │ │ │ │ + rsbseq r2, sl, r8, lsr #15 │ │ │ │ + ldrheq r2, [sl], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bba0 │ │ │ │ ldr r1, [pc, #28] @ 24bba4 │ │ │ │ ldr r0, [pc, #28] @ 24bba8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bbac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r2, r3, ip, lsl #12 │ │ │ │ - rsbseq r8, ip, r4, ror r8 │ │ │ │ - rsbseq r8, ip, r0, lsr #18 │ │ │ │ + addseq r2, r3, ip, ror #11 │ │ │ │ + rsbseq r8, ip, r4, asr r8 │ │ │ │ + rsbseq r8, ip, r0, lsl #18 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bbe4 │ │ │ │ ldr r1, [pc, #28] @ 24bbe8 │ │ │ │ ldr r0, [pc, #28] @ 24bbec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bbf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r4, r3, r0, lsr r1 │ │ │ │ - ldrsbeq ip, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq ip, ip, r8, ror #11 │ │ │ │ + addseq r4, r3, r0, lsl r1 │ │ │ │ + ldrheq ip, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq ip, ip, r8, asr #11 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc28 │ │ │ │ ldr r1, [pc, #28] @ 24bc2c │ │ │ │ ldr r0, [pc, #28] @ 24bc30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r5, r3, r4, asr #17 │ │ │ │ - ldrheq r8, [sp], #-8 @ │ │ │ │ - rsbseq r8, sp, r0, asr #1 │ │ │ │ + addseq r5, r3, r4, lsr #17 │ │ │ │ + @ instruction: 0x007d8098 │ │ │ │ + rsbseq r8, sp, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc68 │ │ │ │ ldr r1, [pc, #28] @ 24bc6c │ │ │ │ ldr r0, [pc, #28] @ 24bc70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r7, r3, r0, lsr #19 │ │ │ │ - rsbseq r4, lr, ip, lsr sp │ │ │ │ - rsbseq r4, lr, ip, asr #26 │ │ │ │ + addseq r7, r3, r0, lsl #19 │ │ │ │ + rsbseq r4, lr, ip, lsl sp │ │ │ │ + rsbseq r4, lr, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bca8 │ │ │ │ ldr r1, [pc, #28] @ 24bcac │ │ │ │ ldr r0, [pc, #28] @ 24bcb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r8, asr r6 │ │ │ │ - rsbseq sl, r9, ip, asr #27 │ │ │ │ - rsbseq r8, lr, r0, lsl #29 │ │ │ │ + addseq r8, r3, r8, lsr r6 │ │ │ │ + rsbseq sl, r9, ip, lsr #27 │ │ │ │ + rsbseq r8, lr, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bce8 │ │ │ │ ldr r1, [pc, #28] @ 24bcec │ │ │ │ ldr r0, [pc, #28] @ 24bcf0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bcf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r8, lsl r6 │ │ │ │ - rsbseq r8, lr, r0, asr #26 │ │ │ │ - rsbseq r5, r9, r4, ror #5 │ │ │ │ + @ instruction: 0x009385f8 │ │ │ │ + rsbseq r8, lr, r0, lsr #26 │ │ │ │ + rsbseq r5, r9, r4, asr #5 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bd2c │ │ │ │ ldr r1, [pc, #28] @ 24bd30 │ │ │ │ ldr r0, [pc, #28] @ 24bd34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0, lsl #20 │ │ │ │ - ldrsheq r2, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r2, sl, ip, asr #12 │ │ │ │ + addseq r8, r3, r0, ror #19 │ │ │ │ + ldrsbeq r2, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r2, sl, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bd6c │ │ │ │ ldr r1, [pc, #28] @ 24bd70 │ │ │ │ ldr r0, [pc, #28] @ 24bd74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0, asr #19 │ │ │ │ - ldrheq r2, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r2, sl, ip, lsl #12 │ │ │ │ + addseq r8, r3, r0, lsr #19 │ │ │ │ + @ instruction: 0x007a259c │ │ │ │ + rsbseq r2, sl, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bdac │ │ │ │ ldr r1, [pc, #28] @ 24bdb0 │ │ │ │ ldr r0, [pc, #28] @ 24bdb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0, lsr #25 │ │ │ │ - rsbseq sl, r9, r8, asr #25 │ │ │ │ - rsbseq r8, lr, ip, ror sp │ │ │ │ + addseq r8, r3, r0, lsl #25 │ │ │ │ + rsbseq sl, r9, r8, lsr #25 │ │ │ │ + rsbseq r8, lr, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bdec │ │ │ │ ldr r1, [pc, #28] @ 24bdf0 │ │ │ │ ldr r0, [pc, #28] @ 24bdf4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bdf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0, ror #24 │ │ │ │ - rsbseq pc, r9, ip, ror r6 @ │ │ │ │ - @ instruction: 0x0079f690 │ │ │ │ + addseq r8, r3, r0, asr #24 │ │ │ │ + rsbseq pc, r9, ip, asr r6 @ │ │ │ │ + rsbseq pc, r9, r0, ror r6 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24be30 │ │ │ │ ldr r1, [pc, #28] @ 24be34 │ │ │ │ ldr r0, [pc, #28] @ 24be38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, lsl ip │ │ │ │ - rsbseq fp, lr, r8, lsr #4 │ │ │ │ - rsbseq fp, lr, ip, asr #12 │ │ │ │ + @ instruction: 0x00938bfc │ │ │ │ + rsbseq fp, lr, r8, lsl #4 │ │ │ │ + rsbseq fp, lr, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24be70 │ │ │ │ ldr r1, [pc, #28] @ 24be74 │ │ │ │ ldr r0, [pc, #28] @ 24be78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00938bdc │ │ │ │ - rsbseq r5, r9, r4, lsr r2 │ │ │ │ - rsbseq r5, r9, r8, asr #4 │ │ │ │ + @ instruction: 0x00938bbc │ │ │ │ + rsbseq r5, r9, r4, lsl r2 │ │ │ │ + rsbseq r5, r9, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24beb0 │ │ │ │ ldr r1, [pc, #28] @ 24beb4 │ │ │ │ ldr r0, [pc, #28] @ 24beb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bebc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r0, lsl r3 │ │ │ │ - ldrheq pc, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq pc, r9, ip, asr #11 │ │ │ │ + @ instruction: 0x009392f0 │ │ │ │ + @ instruction: 0x0079f598 │ │ │ │ + rsbseq pc, r9, ip, lsr #11 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bef4 │ │ │ │ ldr r1, [pc, #28] @ 24bef8 │ │ │ │ ldr r0, [pc, #28] @ 24befc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r3], ip │ │ │ │ - rsbseq sp, r8, ip, ror #17 │ │ │ │ - rsbseq sp, r8, r4, lsl #18 │ │ │ │ + umullseq sl, r3, ip, r0 │ │ │ │ + rsbseq sp, r8, ip, asr #17 │ │ │ │ + rsbseq sp, r8, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bf34 │ │ │ │ ldr r1, [pc, #28] @ 24bf38 │ │ │ │ ldr r0, [pc, #28] @ 24bf3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, asr #14 │ │ │ │ - rsbseq sp, r8, ip, lsr #17 │ │ │ │ - rsbseq r3, pc, ip, ror r3 @ │ │ │ │ + addseq sl, r3, ip, lsr #14 │ │ │ │ + rsbseq sp, r8, ip, lsl #17 │ │ │ │ + rsbseq r3, pc, ip, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bf74 │ │ │ │ ldr r1, [pc, #28] @ 24bf78 │ │ │ │ ldr r0, [pc, #28] @ 24bf7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, lsl #14 │ │ │ │ - rsbseq sp, r8, ip, ror #16 │ │ │ │ - rsbseq sp, r8, r4, lsl #17 │ │ │ │ + addseq sl, r3, ip, ror #13 │ │ │ │ + rsbseq sp, r8, ip, asr #16 │ │ │ │ + rsbseq sp, r8, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24bfb0 │ │ │ │ ldr r1, [pc, #24] @ 24bfb4 │ │ │ │ ldr r0, [pc, #24] @ 24bfb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, asr r8 │ │ │ │ - ldrsheq r5, [r9], #-0 @ │ │ │ │ - rsbseq r5, r9, r4, lsl #2 │ │ │ │ + addseq fp, r3, r4, lsr r8 │ │ │ │ + ldrsbeq r5, [r9], #-0 @ │ │ │ │ + rsbseq r5, r9, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bff0 │ │ │ │ ldr r1, [pc, #28] @ 24bff4 │ │ │ │ ldr r0, [pc, #28] @ 24bff8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, lsr #19 │ │ │ │ - addeq r1, r0, r4, asr r6 │ │ │ │ - addeq r1, r0, r8, ror #12 │ │ │ │ + addseq fp, r3, r4, lsl #19 │ │ │ │ + addeq r1, r0, r4, lsr r6 │ │ │ │ + addeq r1, r0, r8, asr #12 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c034 │ │ │ │ ldr r1, [pc, #28] @ 24c038 │ │ │ │ ldr r0, [pc, #28] @ 24c03c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r0, ror #18 │ │ │ │ - addeq r1, r0, r4, lsl r6 │ │ │ │ - addeq r1, r0, ip, lsr r6 │ │ │ │ + addseq fp, r3, r0, asr #18 │ │ │ │ + strdeq r1, [r0], r4 │ │ │ │ + addeq r1, r0, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c070 │ │ │ │ ldr r1, [pc, #24] @ 24c074 │ │ │ │ ldr r0, [pc, #24] @ 24c078 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r4, lsl #2 │ │ │ │ - rsbseq sp, r8, ip, ror #14 │ │ │ │ - rsbseq sp, r8, r4, lsl #15 │ │ │ │ + addseq ip, r3, r4, ror #1 │ │ │ │ + rsbseq sp, r8, ip, asr #14 │ │ │ │ + rsbseq sp, r8, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c0b0 │ │ │ │ ldr r1, [pc, #28] @ 24c0b4 │ │ │ │ ldr r0, [pc, #28] @ 24c0b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c0bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r8, asr #1 │ │ │ │ - addeq r4, r0, r4, lsl #13 │ │ │ │ - umulleq r4, r0, r4, r6 │ │ │ │ + addseq ip, r3, r8, lsr #1 │ │ │ │ + addeq r4, r0, r4, ror #12 │ │ │ │ + addeq r4, r0, r4, ror r6 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c0f0 │ │ │ │ ldr r1, [pc, #24] @ 24c0f4 │ │ │ │ ldr r0, [pc, #24] @ 24c0f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093ccd0 │ │ │ │ - ldrdeq ip, [r0], r0 │ │ │ │ - addeq ip, r0, r0, lsl lr │ │ │ │ + @ instruction: 0x0093ccb0 │ │ │ │ + @ instruction: 0x0080cdb0 │ │ │ │ + strdeq ip, [r0], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c130 │ │ │ │ ldr r1, [pc, #28] @ 24c134 │ │ │ │ ldr r0, [pc, #28] @ 24c138 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq ip, r3, r4, ip │ │ │ │ - ldrheq sp, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq sp, r8, r8, asr #13 │ │ │ │ + addseq ip, r3, r4, ror ip │ │ │ │ + @ instruction: 0x0078d690 │ │ │ │ + rsbseq sp, r8, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c170 │ │ │ │ ldr r1, [pc, #28] @ 24c174 │ │ │ │ ldr r0, [pc, #28] @ 24c178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093d5f8 │ │ │ │ - ldrdeq r0, [r1], r4 │ │ │ │ - addeq r0, r1, r8, lsr #2 │ │ │ │ + @ instruction: 0x0093d5d8 │ │ │ │ + strheq r0, [r1], r4 │ │ │ │ + addeq r0, r1, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c1ac │ │ │ │ ldr r1, [pc, #24] @ 24c1b0 │ │ │ │ ldr r0, [pc, #24] @ 24c1b4 │ │ │ │ ldr r2, [pc, #24] @ 24c1b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq r3, r4, r4, r3 │ │ │ │ - rsbseq fp, r9, r8, ror #27 │ │ │ │ - rsbseq r7, ip, r4, ror #1 │ │ │ │ + addseq r3, r4, r4, ror r3 │ │ │ │ + rsbseq fp, r9, r8, asr #27 │ │ │ │ + rsbseq r7, ip, r4, asr #1 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c1f0 │ │ │ │ ldr r1, [pc, #28] @ 24c1f4 │ │ │ │ ldr r0, [pc, #28] @ 24c1f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c1fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r8, asr r3 │ │ │ │ - rsbseq fp, r9, r8, lsr #27 │ │ │ │ - rsbseq r7, ip, r4, lsr #1 │ │ │ │ + addseq r3, r4, r8, lsr r3 │ │ │ │ + rsbseq fp, r9, r8, lsl #27 │ │ │ │ + rsbseq r7, ip, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c234 │ │ │ │ ldr r1, [pc, #28] @ 24c238 │ │ │ │ ldr r0, [pc, #28] @ 24c23c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c240 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r8, lsr #11 │ │ │ │ - addeq r4, r1, r4, lsl #12 │ │ │ │ - addeq r4, r1, r8, lsl r6 │ │ │ │ + addseq r3, r4, r8, lsl #11 │ │ │ │ + addeq r4, r1, r4, ror #11 │ │ │ │ + strdeq r4, [r1], r8 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c278 │ │ │ │ ldr r1, [pc, #28] @ 24c27c │ │ │ │ ldr r0, [pc, #28] @ 24c280 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00943fdc │ │ │ │ - rsbseq sp, r8, r8, ror #10 │ │ │ │ - rsbseq sp, r8, r0, lsl #11 │ │ │ │ + @ instruction: 0x00943fbc │ │ │ │ + rsbseq sp, r8, r8, asr #10 │ │ │ │ + rsbseq sp, r8, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c2b8 │ │ │ │ ldr r1, [pc, #28] @ 24c2bc │ │ │ │ ldr r0, [pc, #28] @ 24c2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c2c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, lsr #15 │ │ │ │ - addeq fp, r1, r0, lsl #30 │ │ │ │ - addeq r2, r1, r8, lsl #4 │ │ │ │ + addseq r4, r4, r8, lsl #15 │ │ │ │ + addeq fp, r1, r0, ror #29 │ │ │ │ + addeq r2, r1, r8, ror #3 │ │ │ │ muleq r0, r3, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c2f8 │ │ │ │ ldr r1, [pc, #24] @ 24c2fc │ │ │ │ ldr r0, [pc, #24] @ 24c300 │ │ │ │ ldr r2, [pc, #24] @ 24c304 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, asr r9 │ │ │ │ - @ instruction: 0x0079bc9c │ │ │ │ - ldrheq fp, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + addseq r4, r4, r8, lsr r9 │ │ │ │ + rsbseq fp, r9, ip, ror ip │ │ │ │ + @ instruction: 0x0079bc90 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c338 │ │ │ │ ldr r1, [pc, #24] @ 24c33c │ │ │ │ ldr r0, [pc, #24] @ 24c340 │ │ │ │ ldr r2, [pc, #24] @ 24c344 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r4, asr #18 │ │ │ │ - rsbseq fp, r9, ip, asr ip │ │ │ │ - rsbseq fp, r9, r0, ror ip │ │ │ │ + addseq r4, r4, r4, lsr #18 │ │ │ │ + rsbseq fp, r9, ip, lsr ip │ │ │ │ + rsbseq fp, r9, r0, asr ip │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c378 │ │ │ │ ldr r1, [pc, #24] @ 24c37c │ │ │ │ ldr r0, [pc, #24] @ 24c380 │ │ │ │ ldr r2, [pc, #24] @ 24c384 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsheq r5, [r4], r0 │ │ │ │ - rsbseq fp, r9, ip, lsl ip │ │ │ │ - rsbseq fp, r9, r0, lsr ip │ │ │ │ + ldrsbeq r5, [r4], r0 │ │ │ │ + ldrsheq fp, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq fp, r9, r0, lsl ip │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c3bc │ │ │ │ ldr r1, [pc, #28] @ 24c3c0 │ │ │ │ ldr r0, [pc, #28] @ 24c3c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r4, lsl ip │ │ │ │ - ldrheq sl, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r8, lr, ip, ror #14 │ │ │ │ + @ instruction: 0x00947bf4 │ │ │ │ + @ instruction: 0x0079a698 │ │ │ │ + rsbseq r8, lr, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c3fc │ │ │ │ ldr r1, [pc, #28] @ 24c400 │ │ │ │ ldr r0, [pc, #28] @ 24c404 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00947bd4 │ │ │ │ - addeq r0, r2, r4, asr lr │ │ │ │ - addeq r0, r2, ip, lsl pc │ │ │ │ + @ instruction: 0x00947bb4 │ │ │ │ + addeq r0, r2, r4, lsr lr │ │ │ │ + strdeq r0, [r2], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c43c │ │ │ │ ldr r1, [pc, #28] @ 24c440 │ │ │ │ ldr r0, [pc, #28] @ 24c444 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq r7, r4, r4, fp │ │ │ │ - rsbseq sp, r8, r4, lsr #7 │ │ │ │ - ldrheq sp, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ + addseq r7, r4, r4, ror fp │ │ │ │ + rsbseq sp, r8, r4, lsl #7 │ │ │ │ + @ instruction: 0x0078d39c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c478 │ │ │ │ ldr r1, [pc, #24] @ 24c47c │ │ │ │ ldr r0, [pc, #24] @ 24c480 │ │ │ │ ldr r2, [pc, #24] @ 24c484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq r8, r4, r8, r1 │ │ │ │ - rsbseq lr, r9, ip, ror #31 │ │ │ │ - rsbseq pc, r9, r0 │ │ │ │ + addseq r8, r4, r8, ror r1 │ │ │ │ + rsbseq lr, r9, ip, asr #31 │ │ │ │ + rsbseq lr, r9, r0, ror #31 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c4bc │ │ │ │ ldr r1, [pc, #28] @ 24c4c0 │ │ │ │ ldr r0, [pc, #28] @ 24c4c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, ip, asr r1 │ │ │ │ - rsbseq r4, r9, r8, ror #23 │ │ │ │ - ldrsheq r4, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + addseq r8, r4, ip, lsr r1 │ │ │ │ + rsbseq r4, r9, r8, asr #23 │ │ │ │ + ldrsbeq r4, [r9], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c4fc │ │ │ │ ldr r1, [pc, #28] @ 24c500 │ │ │ │ ldr r0, [pc, #28] @ 24c504 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c508 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009485b4 │ │ │ │ - addeq r5, r2, r0, lsr #24 │ │ │ │ - addeq r5, r2, ip, lsr #24 │ │ │ │ + umullseq r8, r4, r4, r5 │ │ │ │ + addeq r5, r2, r0, lsl #24 │ │ │ │ + addeq r5, r2, ip, lsl #24 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c540 │ │ │ │ ldr r1, [pc, #28] @ 24c544 │ │ │ │ ldr r0, [pc, #28] @ 24c548 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c54c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r0, asr r8 │ │ │ │ - ldrsheq r6, [lr], #-84 @ 0xffffffac @ │ │ │ │ - addeq r7, r2, ip, ror #26 │ │ │ │ + addseq r8, r4, r0, lsr r8 │ │ │ │ + ldrsbeq r6, [lr], #-84 @ 0xffffffac @ │ │ │ │ + addeq r7, r2, ip, asr #26 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c584 │ │ │ │ ldr r1, [pc, #28] @ 24c588 │ │ │ │ ldr r0, [pc, #28] @ 24c58c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c590 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, ip, lsl #16 │ │ │ │ - ldrheq r6, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq r7, r2, r8, lsr #26 │ │ │ │ + addseq r8, r4, ip, ror #15 │ │ │ │ + @ instruction: 0x007e6590 │ │ │ │ + addeq r7, r2, r8, lsl #26 │ │ │ │ andeq r0, r0, r2, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c5c8 │ │ │ │ ldr r1, [pc, #28] @ 24c5cc │ │ │ │ ldr r0, [pc, #28] @ 24c5d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c5d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r8, ror ip │ │ │ │ - addeq sl, r2, ip, asr #15 │ │ │ │ - addeq sl, r2, ip, asr #22 │ │ │ │ + addseq r8, r4, r8, asr ip │ │ │ │ + addeq sl, r2, ip, lsr #15 │ │ │ │ + addeq sl, r2, ip, lsr #22 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c60c │ │ │ │ ldr r1, [pc, #28] @ 24c610 │ │ │ │ ldr r0, [pc, #28] @ 24c614 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c618 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r4, lsr ip │ │ │ │ - addeq sl, r2, r8, lsl #15 │ │ │ │ - addeq sl, r2, r4, lsr #22 │ │ │ │ + addseq r8, r4, r4, lsl ip │ │ │ │ + addeq sl, r2, r8, ror #14 │ │ │ │ + addeq sl, r2, r4, lsl #22 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c650 │ │ │ │ ldr r1, [pc, #28] @ 24c654 │ │ │ │ ldr r0, [pc, #28] @ 24c658 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c65c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r4, ror #16 │ │ │ │ - rsbseq lr, r9, r8, lsl lr │ │ │ │ - rsbseq lr, r9, ip, lsr #28 │ │ │ │ + addseq r9, r4, r4, asr #16 │ │ │ │ + ldrsheq lr, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq lr, r9, ip, lsl #28 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c694 │ │ │ │ ldr r1, [pc, #28] @ 24c698 │ │ │ │ ldr r0, [pc, #28] @ 24c69c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c6a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r0, lsr #16 │ │ │ │ + addseq r9, r4, r0, lsl #16 │ │ │ │ + addeq sp, r2, ip, ror #10 │ │ │ │ addeq sp, r2, ip, lsl #11 │ │ │ │ - addeq sp, r2, ip, lsr #11 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c6d8 │ │ │ │ ldr r1, [pc, #28] @ 24c6dc │ │ │ │ ldr r0, [pc, #28] @ 24c6e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c6e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r0, asr sp │ │ │ │ - @ instruction: 0x0079ed90 │ │ │ │ - rsbseq lr, r9, r4, lsr #27 │ │ │ │ + addseq r9, r4, r0, lsr sp │ │ │ │ + rsbseq lr, r9, r0, ror sp │ │ │ │ + rsbseq lr, r9, r4, lsl #27 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c71c │ │ │ │ ldr r1, [pc, #28] @ 24c720 │ │ │ │ ldr r0, [pc, #28] @ 24c724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, lsl #26 │ │ │ │ - umulleq lr, r2, r4, r1 │ │ │ │ - addeq lr, r2, ip, lsr #3 │ │ │ │ + addseq r9, r4, ip, ror #25 │ │ │ │ + addeq lr, r2, r4, ror r1 │ │ │ │ + addeq lr, r2, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c75c │ │ │ │ ldr r1, [pc, #28] @ 24c760 │ │ │ │ ldr r0, [pc, #28] @ 24c764 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, asr #25 │ │ │ │ - addeq lr, r2, ip, asr #32 │ │ │ │ - addeq lr, r2, ip, lsl #3 │ │ │ │ + addseq r9, r4, ip, lsr #25 │ │ │ │ + addeq lr, r2, ip, lsr #32 │ │ │ │ + addeq lr, r2, ip, ror #2 │ │ │ │ andeq r0, r0, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c7a0 │ │ │ │ ldr r1, [pc, #28] @ 24c7a4 │ │ │ │ ldr r0, [pc, #28] @ 24c7a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r8, lsl #25 │ │ │ │ - rsbseq r4, r9, r4, lsl #18 │ │ │ │ - rsbseq r4, r9, r8, lsl r9 │ │ │ │ + addseq r9, r4, r8, ror #24 │ │ │ │ + rsbseq r4, r9, r4, ror #17 │ │ │ │ + ldrsheq r4, [r9], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 24c7f4 │ │ │ │ ldr r4, [pc, #48] @ 24c7f8 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1337,67 +1337,67 @@ │ │ │ │ ldr r0, [pc, #32] @ 24c800 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 248528 │ │ │ │ - addeq lr, r2, r4, lsr #2 │ │ │ │ + addeq lr, r2, r4, lsl #2 │ │ │ │ adceq lr, r5, ip, asr #6 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - addeq lr, r2, r4, lsl r1 │ │ │ │ + strdeq lr, [r2], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c834 │ │ │ │ ldr r1, [pc, #24] @ 24c838 │ │ │ │ ldr r0, [pc, #24] @ 24c83c │ │ │ │ ldr r2, [pc, #24] @ 24c840 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, rrx │ │ │ │ - rsbseq lr, r9, r0, lsr ip │ │ │ │ - rsbseq lr, r9, r4, asr #24 │ │ │ │ + addseq sl, r4, r4, asr #32 │ │ │ │ + rsbseq lr, r9, r0, lsl ip │ │ │ │ + rsbseq lr, r9, r4, lsr #24 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c878 │ │ │ │ ldr r1, [pc, #28] @ 24c87c │ │ │ │ ldr r0, [pc, #28] @ 24c880 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c884 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, lsr #32 │ │ │ │ - addeq pc, r2, r8, lsl #1 │ │ │ │ - umulleq pc, r2, r4, r0 @ │ │ │ │ + addseq sl, r4, r8 │ │ │ │ + addeq pc, r2, r8, rrx │ │ │ │ + addeq pc, r2, r4, ror r0 @ │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c8bc │ │ │ │ ldr r1, [pc, #28] @ 24c8c0 │ │ │ │ ldr r0, [pc, #28] @ 24c8c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c8c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a3d0 │ │ │ │ - strdeq r4, [r3], ip │ │ │ │ - addeq r4, r3, ip, asr r8 │ │ │ │ + @ instruction: 0x0094a3b0 │ │ │ │ + ldrdeq r4, [r3], ip │ │ │ │ + addeq r4, r3, ip, lsr r8 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 0024c8cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1411,622 +1411,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 24c91c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, lsr #16 │ │ │ │ - strdeq sp, [r3], ip │ │ │ │ - addeq sp, r3, r4, lsr #4 │ │ │ │ + addseq sl, r4, r8, lsl #16 │ │ │ │ + ldrdeq sp, [r3], ip │ │ │ │ + addeq sp, r3, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c954 │ │ │ │ ldr r1, [pc, #28] @ 24c958 │ │ │ │ ldr r0, [pc, #28] @ 24c95c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, ror #15 │ │ │ │ - strheq sp, [r3], ip │ │ │ │ - addeq sp, r3, r4, lsl #4 │ │ │ │ + addseq sl, r4, r8, asr #15 │ │ │ │ + umulleq sp, r3, ip, r0 │ │ │ │ + addeq sp, r3, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c994 │ │ │ │ ldr r1, [pc, #28] @ 24c998 │ │ │ │ ldr r0, [pc, #28] @ 24c99c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, ror #17 │ │ │ │ - umulleq sp, r3, r4, r3 │ │ │ │ - umulleq r5, r5, r8, r4 @ │ │ │ │ + addseq sl, r4, r0, asr #17 │ │ │ │ + addeq sp, r3, r4, ror r3 │ │ │ │ + addeq r5, r5, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c9d0 │ │ │ │ ldr r1, [pc, #24] @ 24c9d4 │ │ │ │ ldr r0, [pc, #24] @ 24c9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, asr fp │ │ │ │ - addeq sp, r3, r8, lsl sp │ │ │ │ - addeq sp, r3, r4, lsr #26 │ │ │ │ + addseq sl, r4, r4, lsr fp │ │ │ │ + strdeq sp, [r3], r8 │ │ │ │ + addeq sp, r3, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ca0c │ │ │ │ ldr r1, [pc, #24] @ 24ca10 │ │ │ │ ldr r0, [pc, #24] @ 24ca14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, asr #23 │ │ │ │ - ldrsbeq ip, [r8], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq ip, r8, r8, ror #27 │ │ │ │ + addseq sl, r4, ip, lsr #23 │ │ │ │ + ldrheq ip, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq ip, r8, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ca4c │ │ │ │ ldr r1, [pc, #28] @ 24ca50 │ │ │ │ ldr r0, [pc, #28] @ 24ca54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq sl, r4, r0, fp │ │ │ │ + addseq sl, r4, r0, ror fp │ │ │ │ + @ instruction: 0x0083dfb0 │ │ │ │ ldrdeq sp, [r3], r0 │ │ │ │ - strdeq sp, [r3], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ca8c │ │ │ │ ldr r1, [pc, #28] @ 24ca90 │ │ │ │ ldr r0, [pc, #28] @ 24ca94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ca98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, asr fp │ │ │ │ - addeq sp, r3, ip, lsl #31 │ │ │ │ - addeq sp, r3, r8, lsr #8 │ │ │ │ + addseq sl, r4, r0, lsr fp │ │ │ │ + addeq sp, r3, ip, ror #30 │ │ │ │ + addeq sp, r3, r8, lsl #8 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24cacc │ │ │ │ ldr r1, [pc, #24] @ 24cad0 │ │ │ │ ldr r0, [pc, #24] @ 24cad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, asr #29 │ │ │ │ - rsbseq ip, r8, r0, lsl sp │ │ │ │ - rsbseq r2, pc, r0, ror #15 │ │ │ │ + addseq sl, r4, ip, lsr #29 │ │ │ │ + ldrsheq ip, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r2, pc, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cb0c │ │ │ │ ldr r1, [pc, #28] @ 24cb10 │ │ │ │ ldr r0, [pc, #28] @ 24cb14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq sl, r4, r0, lr │ │ │ │ - ldrsbeq ip, [r8], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq ip, r8, ip, ror #25 │ │ │ │ + addseq sl, r4, r0, ror lr │ │ │ │ + ldrheq ip, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, r8, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cb4c │ │ │ │ ldr r1, [pc, #28] @ 24cb50 │ │ │ │ ldr r0, [pc, #28] @ 24cb54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cb58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsr #9 │ │ │ │ - rsbseq fp, r9, ip, asr #8 │ │ │ │ - rsbseq r6, ip, r8, asr #14 │ │ │ │ + addseq fp, r4, r4, lsl #9 │ │ │ │ + rsbseq fp, r9, ip, lsr #8 │ │ │ │ + rsbseq r6, ip, r8, lsr #14 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cb90 │ │ │ │ ldr r1, [pc, #28] @ 24cb94 │ │ │ │ ldr r0, [pc, #28] @ 24cb98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cb9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, ror #8 │ │ │ │ - rsbseq fp, r9, r8, lsl #8 │ │ │ │ - rsbseq r6, ip, r4, lsl #14 │ │ │ │ + addseq fp, r4, r0, asr #8 │ │ │ │ + rsbseq fp, r9, r8, ror #7 │ │ │ │ + rsbseq r6, ip, r4, ror #13 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cbd4 │ │ │ │ ldr r1, [pc, #28] @ 24cbd8 │ │ │ │ ldr r0, [pc, #28] @ 24cbdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cbe0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, lsl r4 │ │ │ │ - rsbseq fp, r9, r4, asr #7 │ │ │ │ - rsbseq r6, ip, r0, asr #13 │ │ │ │ + @ instruction: 0x0094b3fc │ │ │ │ + rsbseq fp, r9, r4, lsr #7 │ │ │ │ + rsbseq r6, ip, r0, lsr #13 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24cc14 │ │ │ │ ldr r1, [pc, #24] @ 24cc18 │ │ │ │ ldr r0, [pc, #24] @ 24cc1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, ip, lsr r9 │ │ │ │ - addeq r1, r4, ip, ror #1 │ │ │ │ - strdeq r1, [r4], ip │ │ │ │ + addseq ip, r4, ip, lsl r9 │ │ │ │ + addeq r1, r4, ip, asr #1 │ │ │ │ + ldrdeq r1, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cc54 │ │ │ │ ldr r1, [pc, #28] @ 24cc58 │ │ │ │ ldr r0, [pc, #28] @ 24cc5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, ror r7 │ │ │ │ - rsbseq ip, r8, ip, lsl #23 │ │ │ │ - rsbseq r2, pc, ip, asr r6 @ │ │ │ │ + addseq lr, r4, r0, asr r7 │ │ │ │ + rsbseq ip, r8, ip, ror #22 │ │ │ │ + rsbseq r2, pc, ip, lsr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cc94 │ │ │ │ ldr r1, [pc, #28] @ 24cc98 │ │ │ │ ldr r0, [pc, #28] @ 24cc9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, lsr r7 │ │ │ │ - rsbseq ip, r8, ip, asr #22 │ │ │ │ - rsbseq ip, r8, r4, ror #22 │ │ │ │ + addseq lr, r4, r0, lsl r7 │ │ │ │ + rsbseq ip, r8, ip, lsr #22 │ │ │ │ + rsbseq ip, r8, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ccd4 │ │ │ │ ldr r1, [pc, #28] @ 24ccd8 │ │ │ │ ldr r0, [pc, #28] @ 24ccdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094e6f0 │ │ │ │ - addeq sl, r4, ip, lsr fp │ │ │ │ - rsbseq fp, ip, r0, ror #11 │ │ │ │ + @ instruction: 0x0094e6d0 │ │ │ │ + addeq sl, r4, ip, lsl fp │ │ │ │ + rsbseq fp, ip, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd14 │ │ │ │ ldr r1, [pc, #28] @ 24cd18 │ │ │ │ ldr r0, [pc, #28] @ 24cd1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r4, lsl #26 │ │ │ │ - rsbseq ip, r8, ip, asr #21 │ │ │ │ - @ instruction: 0x007f259c │ │ │ │ + addseq lr, r4, r4, ror #25 │ │ │ │ + rsbseq ip, r8, ip, lsr #21 │ │ │ │ + rsbseq r2, pc, ip, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd54 │ │ │ │ ldr r1, [pc, #28] @ 24cd58 │ │ │ │ ldr r0, [pc, #28] @ 24cd5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cd60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r4, asr #25 │ │ │ │ - addeq sl, r6, r0, lsl r9 │ │ │ │ - rsbseq fp, ip, ip, asr r5 │ │ │ │ + addseq lr, r4, r4, lsr #25 │ │ │ │ + strdeq sl, [r6], r0 │ │ │ │ + rsbseq fp, ip, ip, lsr r5 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd98 │ │ │ │ ldr r1, [pc, #28] @ 24cd9c │ │ │ │ ldr r0, [pc, #28] @ 24cda0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cda4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, lsl #25 │ │ │ │ - addeq sl, r6, ip, asr #17 │ │ │ │ - rsbseq fp, ip, r8, lsl r5 │ │ │ │ + addseq lr, r4, r0, ror #24 │ │ │ │ + addeq sl, r6, ip, lsr #17 │ │ │ │ + ldrsheq fp, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cddc │ │ │ │ ldr r1, [pc, #28] @ 24cde0 │ │ │ │ ldr r0, [pc, #28] @ 24cde4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cde8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, ip, lsr ip │ │ │ │ - addeq sl, r6, r8, lsl #17 │ │ │ │ - ldrsbeq fp, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + addseq lr, r4, ip, lsl ip │ │ │ │ + addeq sl, r6, r8, ror #16 │ │ │ │ + ldrheq fp, [ip], #-68 @ 0xffffffbc @ │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ce20 │ │ │ │ ldr r1, [pc, #28] @ 24ce24 │ │ │ │ ldr r0, [pc, #28] @ 24ce28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ce2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094ebf8 │ │ │ │ - addeq sl, r6, r4, asr #16 │ │ │ │ - @ instruction: 0x007cb490 │ │ │ │ + @ instruction: 0x0094ebd8 │ │ │ │ + addeq sl, r6, r4, lsr #16 │ │ │ │ + rsbseq fp, ip, r0, ror r4 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ce64 │ │ │ │ ldr r1, [pc, #28] @ 24ce68 │ │ │ │ ldr r0, [pc, #28] @ 24ce6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ce70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094ebb4 │ │ │ │ - addeq sl, r6, r0, lsl #16 │ │ │ │ - rsbseq fp, ip, ip, asr #8 │ │ │ │ + umullseq lr, r4, r4, fp │ │ │ │ + addeq sl, r6, r0, ror #15 │ │ │ │ + rsbseq fp, ip, ip, lsr #8 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cea8 │ │ │ │ ldr r1, [pc, #28] @ 24ceac │ │ │ │ ldr r0, [pc, #28] @ 24ceb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, ror fp │ │ │ │ - rsbseq ip, r8, r8, lsr r9 │ │ │ │ - rsbseq ip, r8, r0, asr r9 │ │ │ │ + addseq lr, r4, r0, asr fp │ │ │ │ + rsbseq ip, r8, r8, lsl r9 │ │ │ │ + rsbseq ip, r8, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cee8 │ │ │ │ ldr r1, [pc, #28] @ 24ceec │ │ │ │ ldr r0, [pc, #28] @ 24cef0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cef4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, lsr fp │ │ │ │ - addeq sl, r6, ip, ror r7 │ │ │ │ - rsbseq fp, ip, r8, asr #7 │ │ │ │ + addseq lr, r4, r0, lsl fp │ │ │ │ + addeq sl, r6, ip, asr r7 │ │ │ │ + rsbseq fp, ip, r8, lsr #7 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cf2c │ │ │ │ ldr r1, [pc, #28] @ 24cf30 │ │ │ │ ldr r0, [pc, #28] @ 24cf34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cf38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, ip, ror #21 │ │ │ │ - addeq sl, r6, r8, lsr r7 │ │ │ │ - rsbseq fp, ip, r4, lsl #7 │ │ │ │ + addseq lr, r4, ip, asr #21 │ │ │ │ + addeq sl, r6, r8, lsl r7 │ │ │ │ + rsbseq fp, ip, r4, ror #6 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cf70 │ │ │ │ ldr r1, [pc, #28] @ 24cf74 │ │ │ │ ldr r0, [pc, #28] @ 24cf78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cf7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r8, lsr #21 │ │ │ │ - strdeq sl, [r6], r4 │ │ │ │ - rsbseq fp, ip, r0, asr #6 │ │ │ │ + addseq lr, r4, r8, lsl #21 │ │ │ │ + ldrdeq sl, [r6], r4 │ │ │ │ + rsbseq fp, ip, r0, lsr #6 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cfb4 │ │ │ │ ldr r1, [pc, #28] @ 24cfb8 │ │ │ │ ldr r0, [pc, #28] @ 24cfbc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cfc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r4, ror #20 │ │ │ │ - @ instruction: 0x0086a6b0 │ │ │ │ - addeq ip, r4, r8, lsr #6 │ │ │ │ + addseq lr, r4, r4, asr #20 │ │ │ │ + umulleq sl, r6, r0, r6 │ │ │ │ + addeq ip, r4, r8, lsl #6 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cff8 │ │ │ │ ldr r1, [pc, #28] @ 24cffc │ │ │ │ ldr r0, [pc, #28] @ 24d000 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d004 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r0, lsr #20 │ │ │ │ - addeq sl, r6, ip, ror #12 │ │ │ │ - ldrheq fp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + addseq lr, r4, r0, lsl #20 │ │ │ │ + addeq sl, r6, ip, asr #12 │ │ │ │ + @ instruction: 0x007cb298 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d03c │ │ │ │ ldr r1, [pc, #28] @ 24d040 │ │ │ │ ldr r0, [pc, #28] @ 24d044 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d048 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094e9dc │ │ │ │ - addeq sl, r6, r8, lsr #12 │ │ │ │ - strdeq ip, [r4], r4 │ │ │ │ + @ instruction: 0x0094e9bc │ │ │ │ + addeq sl, r6, r8, lsl #12 │ │ │ │ + ldrdeq ip, [r4], r4 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d080 │ │ │ │ ldr r1, [pc, #28] @ 24d084 │ │ │ │ ldr r0, [pc, #28] @ 24d088 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d08c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq lr, r4, r8, r9 │ │ │ │ - addeq sl, r6, r4, ror #11 │ │ │ │ - ldrdeq ip, [r4], r0 │ │ │ │ + addseq lr, r4, r8, ror r9 │ │ │ │ + addeq sl, r6, r4, asr #11 │ │ │ │ + @ instruction: 0x0084c2b0 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d0c4 │ │ │ │ ldr r1, [pc, #28] @ 24d0c8 │ │ │ │ ldr r0, [pc, #28] @ 24d0cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r4, asr r9 │ │ │ │ - addeq sl, r6, r4, lsr #11 │ │ │ │ - ldrsheq fp, [ip], #-16 @ │ │ │ │ + addseq lr, r4, r4, lsr r9 │ │ │ │ + addeq sl, r6, r4, lsl #11 │ │ │ │ + ldrsbeq fp, [ip], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d104 │ │ │ │ ldr r1, [pc, #28] @ 24d108 │ │ │ │ ldr r0, [pc, #28] @ 24d10c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d110 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq lr, r4, r4, lsl r9 │ │ │ │ - addeq sl, r6, r0, ror #10 │ │ │ │ - rsbseq fp, ip, ip, lsr #3 │ │ │ │ + @ instruction: 0x0094e8f4 │ │ │ │ + addeq sl, r6, r0, asr #10 │ │ │ │ + rsbseq fp, ip, ip, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d148 │ │ │ │ ldr r1, [pc, #28] @ 24d14c │ │ │ │ ldr r0, [pc, #28] @ 24d150 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094e8d0 │ │ │ │ - addeq sl, r6, ip, lsl r5 │ │ │ │ - rsbseq fp, ip, r8, ror #2 │ │ │ │ + @ instruction: 0x0094e8b0 │ │ │ │ + strdeq sl, [r6], ip │ │ │ │ + rsbseq fp, ip, r8, asr #2 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d188 │ │ │ │ ldr r1, [pc, #24] @ 24d18c │ │ │ │ ldr r0, [pc, #24] @ 24d190 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094fcd8 │ │ │ │ - addeq lr, r4, ip, asr r1 │ │ │ │ - addeq lr, r4, r4, ror r1 │ │ │ │ + @ instruction: 0x0094fcb8 │ │ │ │ + addeq lr, r4, ip, lsr r1 │ │ │ │ + addeq lr, r4, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d1c8 │ │ │ │ ldr r1, [pc, #28] @ 24d1cc │ │ │ │ ldr r0, [pc, #28] @ 24d1d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq pc, r4, ip, ip @ │ │ │ │ - addeq lr, r4, ip, asr #2 │ │ │ │ - rsbseq fp, ip, ip, ror #1 │ │ │ │ + addseq pc, r4, ip, ror ip @ │ │ │ │ + addeq lr, r4, ip, lsr #2 │ │ │ │ + rsbseq fp, ip, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d208 │ │ │ │ ldr r1, [pc, #28] @ 24d20c │ │ │ │ ldr r0, [pc, #28] @ 24d210 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r0, lsl lr @ │ │ │ │ - addeq sp, r6, ip, lsl #30 │ │ │ │ - addeq lr, r4, ip, lsl r3 │ │ │ │ + @ instruction: 0x0094fdf0 │ │ │ │ + addeq sp, r6, ip, ror #29 │ │ │ │ + strdeq lr, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d248 │ │ │ │ ldr r1, [pc, #28] @ 24d24c │ │ │ │ ldr r0, [pc, #28] @ 24d250 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094fdd0 │ │ │ │ - addeq sp, r6, ip, asr #29 │ │ │ │ - addeq lr, r4, r8, ror #5 │ │ │ │ + @ instruction: 0x0094fdb0 │ │ │ │ + addeq sp, r6, ip, lsr #29 │ │ │ │ + addeq lr, r4, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d288 │ │ │ │ ldr r1, [pc, #28] @ 24d28c │ │ │ │ ldr r0, [pc, #28] @ 24d290 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d294 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq pc, r4, r0, sp @ │ │ │ │ - addeq sp, r6, r8, lsl #29 │ │ │ │ - addeq lr, r4, ip, asr #5 │ │ │ │ + addseq pc, r4, r0, ror sp @ │ │ │ │ + addeq sp, r6, r8, ror #28 │ │ │ │ + addeq lr, r4, ip, lsr #5 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24aa60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -2038,17 +2038,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 24d2e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, ip, ror r8 │ │ │ │ - rsbseq ip, r8, r0, lsl #10 │ │ │ │ - rsbseq ip, r8, r8, lsl r5 │ │ │ │ + addseq r0, r5, ip, asr r8 │ │ │ │ + rsbseq ip, r8, r0, ror #9 │ │ │ │ + ldrsheq ip, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24aa60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2059,457 +2059,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 24d33c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d340 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq r0, r5, r0, r9 │ │ │ │ - ldrdeq r4, [r5], r8 │ │ │ │ - rsbseq sl, ip, ip, ror pc │ │ │ │ + addseq r0, r5, r0, ror r9 │ │ │ │ + @ instruction: 0x008545b8 │ │ │ │ + rsbseq sl, ip, ip, asr pc │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d378 │ │ │ │ ldr r1, [pc, #28] @ 24d37c │ │ │ │ ldr r0, [pc, #28] @ 24d380 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d384 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, ip, asr #18 │ │ │ │ - umulleq r4, r5, r4, r5 │ │ │ │ - rsbseq sl, ip, r8, lsr pc │ │ │ │ + addseq r0, r5, ip, lsr #18 │ │ │ │ + addeq r4, r5, r4, ror r5 │ │ │ │ + rsbseq sl, ip, r8, lsl pc │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d3bc │ │ │ │ ldr r1, [pc, #28] @ 24d3c0 │ │ │ │ ldr r0, [pc, #28] @ 24d3c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r8, lsl #18 │ │ │ │ - addeq r4, r5, r4, asr r5 │ │ │ │ - ldrsheq sl, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + addseq r0, r5, r8, ror #17 │ │ │ │ + addeq r4, r5, r4, lsr r5 │ │ │ │ + ldrsbeq sl, [ip], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d3fc │ │ │ │ ldr r1, [pc, #28] @ 24d400 │ │ │ │ ldr r0, [pc, #28] @ 24d404 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d408 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r8, asr #17 │ │ │ │ - addeq r4, r5, r0, lsl r5 │ │ │ │ - ldrheq sl, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + addseq r0, r5, r8, lsr #17 │ │ │ │ + strdeq r4, [r5], r0 │ │ │ │ + @ instruction: 0x007cae94 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d440 │ │ │ │ ldr r1, [pc, #28] @ 24d444 │ │ │ │ ldr r0, [pc, #28] @ 24d448 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d44c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r4, lsl #17 │ │ │ │ - addeq r4, r5, ip, asr #9 │ │ │ │ - rsbseq sl, ip, r0, ror lr │ │ │ │ + addseq r0, r5, r4, ror #16 │ │ │ │ + addeq r4, r5, ip, lsr #9 │ │ │ │ + rsbseq sl, ip, r0, asr lr │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d484 │ │ │ │ ldr r1, [pc, #28] @ 24d488 │ │ │ │ ldr r0, [pc, #28] @ 24d48c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d490 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r0, asr #16 │ │ │ │ - addeq r4, r5, r8, lsl #9 │ │ │ │ - rsbseq sl, ip, ip, lsr #28 │ │ │ │ + addseq r0, r5, r0, lsr #16 │ │ │ │ + addeq r4, r5, r8, ror #8 │ │ │ │ + rsbseq sl, ip, ip, lsl #28 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d4c4 │ │ │ │ ldr r1, [pc, #24] @ 24d4c8 │ │ │ │ ldr r0, [pc, #24] @ 24d4cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq r0, r5, r4, lr │ │ │ │ - addeq sp, r4, r0, lsr #28 │ │ │ │ - addeq sp, r4, r8, lsr lr │ │ │ │ + addseq r0, r5, r4, ror lr │ │ │ │ + addeq sp, r4, r0, lsl #28 │ │ │ │ + addeq sp, r4, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d504 │ │ │ │ ldr r1, [pc, #28] @ 24d508 │ │ │ │ ldr r0, [pc, #28] @ 24d50c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsbeq r1, [r5], r0 │ │ │ │ - ldrsbeq ip, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsheq ip, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + ldrheq r1, [r5], r0 │ │ │ │ + ldrheq ip, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq ip, [r8], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d544 │ │ │ │ ldr r1, [pc, #28] @ 24d548 │ │ │ │ ldr r0, [pc, #28] @ 24d54c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d550 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r8, lsr #5 │ │ │ │ - addeq r5, r5, r8, ror #15 │ │ │ │ - addeq r5, r5, r4, ror #16 │ │ │ │ + addseq r1, r5, r8, lsl #5 │ │ │ │ + addeq r5, r5, r8, asr #15 │ │ │ │ + addeq r5, r5, r4, asr #16 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d588 │ │ │ │ ldr r1, [pc, #28] @ 24d58c │ │ │ │ ldr r0, [pc, #28] @ 24d590 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r4, ror #4 │ │ │ │ - addeq r5, r5, r4, lsr #15 │ │ │ │ - addeq r5, r5, r0, lsr #16 │ │ │ │ + addseq r1, r5, r4, asr #4 │ │ │ │ + addeq r5, r5, r4, lsl #15 │ │ │ │ + addeq r5, r5, r0, lsl #16 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d5cc │ │ │ │ ldr r1, [pc, #28] @ 24d5d0 │ │ │ │ ldr r0, [pc, #28] @ 24d5d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r0, asr r5 │ │ │ │ - @ instruction: 0x00855cbc │ │ │ │ - rsbseq sl, ip, r8, ror #25 │ │ │ │ + addseq r1, r5, r0, lsr r5 │ │ │ │ + umulleq r5, r5, ip, ip @ │ │ │ │ + rsbseq sl, ip, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d60c │ │ │ │ ldr r1, [pc, #28] @ 24d610 │ │ │ │ ldr r0, [pc, #28] @ 24d614 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d618 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r0, lsl r5 │ │ │ │ - addeq r5, r5, r8, ror ip │ │ │ │ - @ instruction: 0x00855cb0 │ │ │ │ + @ instruction: 0x009514f0 │ │ │ │ + addeq r5, r5, r8, asr ip │ │ │ │ + umulleq r5, r5, r0, ip @ │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d64c │ │ │ │ ldr r1, [pc, #24] @ 24d650 │ │ │ │ ldr r0, [pc, #24] @ 24d654 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00951ff8 │ │ │ │ - @ instruction: 0x0078c190 │ │ │ │ - rsbseq r1, pc, r0, ror #24 │ │ │ │ + @ instruction: 0x00951fd8 │ │ │ │ + rsbseq ip, r8, r0, ror r1 │ │ │ │ + rsbseq r1, pc, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d68c │ │ │ │ ldr r1, [pc, #28] @ 24d690 │ │ │ │ ldr r0, [pc, #28] @ 24d694 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, ip, lsr r0 │ │ │ │ - rsbseq ip, r8, r4, asr r1 │ │ │ │ - rsbseq ip, r8, ip, ror #2 │ │ │ │ + addseq r2, r5, ip, lsl r0 │ │ │ │ + rsbseq ip, r8, r4, lsr r1 │ │ │ │ + rsbseq ip, r8, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d6c8 │ │ │ │ ldr r1, [pc, #24] @ 24d6cc │ │ │ │ ldr r0, [pc, #24] @ 24d6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r4, ror r7 │ │ │ │ - @ instruction: 0x0085c5b8 │ │ │ │ - addeq ip, r5, r8, asr #11 │ │ │ │ + addseq r2, r5, r4, asr r7 │ │ │ │ + umulleq ip, r5, r8, r5 │ │ │ │ + addeq ip, r5, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d708 │ │ │ │ ldr r1, [pc, #28] @ 24d70c │ │ │ │ ldr r0, [pc, #28] @ 24d710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r8, ror #15 │ │ │ │ - addeq ip, r5, r0, asr sl │ │ │ │ - addeq ip, r5, ip, asr sl │ │ │ │ + addseq r2, r5, r8, asr #15 │ │ │ │ + addeq ip, r5, r0, lsr sl │ │ │ │ + addeq ip, r5, ip, lsr sl │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d74c │ │ │ │ ldr r1, [pc, #28] @ 24d750 │ │ │ │ ldr r0, [pc, #28] @ 24d754 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r0, ror #19 │ │ │ │ - addeq sp, r5, ip, lsl #19 │ │ │ │ - addeq sp, r5, r8, lsr fp │ │ │ │ + addseq r2, r5, r0, asr #19 │ │ │ │ + addeq sp, r5, ip, ror #18 │ │ │ │ + addeq sp, r5, r8, lsl fp │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d790 │ │ │ │ ldr r1, [pc, #28] @ 24d794 │ │ │ │ ldr r0, [pc, #28] @ 24d798 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r4, asr #29 │ │ │ │ - @ instruction: 0x0085fabc │ │ │ │ - rsbseq sl, ip, r4, lsr #22 │ │ │ │ + addseq r2, r5, r4, lsr #29 │ │ │ │ + umulleq pc, r5, ip, sl @ │ │ │ │ + rsbseq sl, ip, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d7d0 │ │ │ │ ldr r1, [pc, #28] @ 24d7d4 │ │ │ │ ldr r0, [pc, #28] @ 24d7d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r4, lsl #29 │ │ │ │ - rsbseq ip, r8, r0, lsl r0 │ │ │ │ - rsbseq ip, r8, r8, lsr #32 │ │ │ │ + addseq r2, r5, r4, ror #28 │ │ │ │ + ldrsheq fp, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq ip, r8, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d810 │ │ │ │ ldr r1, [pc, #28] @ 24d814 │ │ │ │ ldr r0, [pc, #28] @ 24d818 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009532b8 │ │ │ │ - ldrsbeq fp, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq fp, r8, r8, ror #31 │ │ │ │ + umullseq r3, r5, r8, r2 │ │ │ │ + ldrheq fp, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq fp, r8, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d850 │ │ │ │ ldr r1, [pc, #28] @ 24d854 │ │ │ │ ldr r0, [pc, #28] @ 24d858 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r0, ror #20 │ │ │ │ - addeq r2, r6, r0, asr r7 │ │ │ │ - @ instruction: 0x008627b8 │ │ │ │ + addseq r3, r5, r0, asr #20 │ │ │ │ + addeq r2, r6, r0, lsr r7 │ │ │ │ + umulleq r2, r6, r8, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d890 │ │ │ │ ldr r1, [pc, #28] @ 24d894 │ │ │ │ ldr r0, [pc, #28] @ 24d898 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d89c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r0, lsr #20 │ │ │ │ - addeq r2, r6, ip, lsl #14 │ │ │ │ - addeq r2, r6, r4, lsl #15 │ │ │ │ + addseq r3, r5, r0, lsl #20 │ │ │ │ + addeq r2, r6, ip, ror #13 │ │ │ │ + addeq r2, r6, r4, ror #14 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d8d4 │ │ │ │ ldr r1, [pc, #28] @ 24d8d8 │ │ │ │ ldr r0, [pc, #28] @ 24d8dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d8e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009539dc │ │ │ │ - addeq r2, r6, r8, asr #13 │ │ │ │ - addeq r2, r6, r0, asr r7 │ │ │ │ + @ instruction: 0x009539bc │ │ │ │ + addeq r2, r6, r8, lsr #13 │ │ │ │ + addeq r2, r6, r0, lsr r7 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d918 │ │ │ │ ldr r1, [pc, #28] @ 24d91c │ │ │ │ ldr r0, [pc, #28] @ 24d920 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq r3, r5, r8, r9 │ │ │ │ - addeq r2, r6, r8, lsl #13 │ │ │ │ - addeq r2, r6, r8, asr #14 │ │ │ │ + addseq r3, r5, r8, ror r9 │ │ │ │ + addeq r2, r6, r8, ror #12 │ │ │ │ + addeq r2, r6, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d958 │ │ │ │ ldr r1, [pc, #28] @ 24d95c │ │ │ │ ldr r0, [pc, #28] @ 24d960 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r8, asr r9 │ │ │ │ - addeq r2, r6, r8, asr #12 │ │ │ │ - @ instruction: 0x008626b0 │ │ │ │ + addseq r3, r5, r8, lsr r9 │ │ │ │ + addeq r2, r6, r8, lsr #12 │ │ │ │ + umulleq r2, r6, r0, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d998 │ │ │ │ ldr r1, [pc, #28] @ 24d99c │ │ │ │ ldr r0, [pc, #28] @ 24d9a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r8, lsl r9 │ │ │ │ - addeq r2, r6, r8, lsl #12 │ │ │ │ - addeq r2, r6, r8, lsl #14 │ │ │ │ + @ instruction: 0x009538f8 │ │ │ │ + addeq r2, r6, r8, ror #11 │ │ │ │ + addeq r2, r6, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d9d8 │ │ │ │ ldr r1, [pc, #28] @ 24d9dc │ │ │ │ ldr r0, [pc, #28] @ 24d9e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r0, asr #22 │ │ │ │ - addeq r3, r6, r4, lsl #13 │ │ │ │ - addeq r3, r6, ip, lsr r7 │ │ │ │ + addseq r3, r5, r0, lsr #22 │ │ │ │ + addeq r3, r6, r4, ror #12 │ │ │ │ + addeq r3, r6, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24da14 │ │ │ │ ldr r1, [pc, #24] @ 24da18 │ │ │ │ ldr r0, [pc, #24] @ 24da1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq r4, r5, r0, r3 │ │ │ │ - addeq r7, r6, r4, ror r8 │ │ │ │ - rsbseq fp, ip, r0, lsl #5 │ │ │ │ + addseq r4, r5, r0, ror r3 │ │ │ │ + addeq r7, r6, r4, asr r8 │ │ │ │ + rsbseq fp, ip, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24aa60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2520,912 +2520,912 @@ │ │ │ │ ldr r0, [pc, #28] @ 24da70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r8, ror #24 │ │ │ │ - rsbseq fp, r8, r8, ror sp │ │ │ │ - @ instruction: 0x0078bd90 │ │ │ │ + addseq r4, r5, r8, asr #24 │ │ │ │ + rsbseq fp, r8, r8, asr sp │ │ │ │ + rsbseq fp, r8, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24daa8 │ │ │ │ ldr r1, [pc, #28] @ 24daac │ │ │ │ ldr r0, [pc, #28] @ 24dab0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, ip, ror #28 │ │ │ │ - rsbseq fp, r8, r8, lsr sp │ │ │ │ - rsbseq fp, r8, r0, asr sp │ │ │ │ + addseq r4, r5, ip, asr #28 │ │ │ │ + rsbseq fp, r8, r8, lsl sp │ │ │ │ + rsbseq fp, r8, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dae4 │ │ │ │ ldr r1, [pc, #24] @ 24dae8 │ │ │ │ ldr r0, [pc, #24] @ 24daec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r5, r5, r4, lsl r0 │ │ │ │ - ldrsheq fp, [r8], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq fp, r8, r0, lsl sp │ │ │ │ + @ instruction: 0x00954ff4 │ │ │ │ + ldrsbeq fp, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsheq fp, [r8], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24db20 │ │ │ │ ldr r1, [pc, #24] @ 24db24 │ │ │ │ ldr r0, [pc, #24] @ 24db28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r6, r5, r0, lsl #7 │ │ │ │ - ldrheq fp, [r8], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsbeq fp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + addseq r6, r5, r0, ror #6 │ │ │ │ + @ instruction: 0x0078bc9c │ │ │ │ + ldrheq fp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24db5c │ │ │ │ ldr r1, [pc, #24] @ 24db60 │ │ │ │ ldr r0, [pc, #24] @ 24db64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r6, r5, ip, ror #9 │ │ │ │ - rsbseq fp, r8, r0, lsl #25 │ │ │ │ - @ instruction: 0x0078bc98 │ │ │ │ + addseq r6, r5, ip, asr #9 │ │ │ │ + rsbseq fp, r8, r0, ror #24 │ │ │ │ + rsbseq fp, r8, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24db98 │ │ │ │ ldr r1, [pc, #24] @ 24db9c │ │ │ │ ldr r0, [pc, #24] @ 24dba0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq r6, r5, r0, r9 │ │ │ │ - rsbseq fp, r8, r4, asr #24 │ │ │ │ - rsbseq fp, r8, ip, asr ip │ │ │ │ + addseq r6, r5, r0, ror r9 │ │ │ │ + rsbseq fp, r8, r4, lsr #24 │ │ │ │ + rsbseq fp, r8, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dbd4 │ │ │ │ ldr r1, [pc, #24] @ 24dbd8 │ │ │ │ ldr r0, [pc, #24] @ 24dbdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r6, r5, r8, ror sp │ │ │ │ - rsbseq fp, r8, r8, lsl #24 │ │ │ │ - rsbseq fp, r8, r0, lsr #24 │ │ │ │ + addseq r6, r5, r8, asr sp │ │ │ │ + rsbseq fp, r8, r8, ror #23 │ │ │ │ + rsbseq fp, r8, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dc10 │ │ │ │ ldr r1, [pc, #24] @ 24dc14 │ │ │ │ ldr r0, [pc, #24] @ 24dc18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00956ef4 │ │ │ │ - rsbseq fp, r8, ip, asr #23 │ │ │ │ - rsbseq fp, r8, r4, ror #23 │ │ │ │ + @ instruction: 0x00956ed4 │ │ │ │ + rsbseq fp, r8, ip, lsr #23 │ │ │ │ + rsbseq fp, r8, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dc4c │ │ │ │ ldr r1, [pc, #24] @ 24dc50 │ │ │ │ ldr r0, [pc, #24] @ 24dc54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009573dc │ │ │ │ - @ instruction: 0x0078bb90 │ │ │ │ - rsbseq fp, r8, r8, lsr #23 │ │ │ │ + @ instruction: 0x009573bc │ │ │ │ + rsbseq fp, r8, r0, ror fp │ │ │ │ + rsbseq fp, r8, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dc88 │ │ │ │ ldr r1, [pc, #24] @ 24dc8c │ │ │ │ ldr r0, [pc, #24] @ 24dc90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009577f0 │ │ │ │ - rsbseq fp, r8, r4, asr fp │ │ │ │ - rsbseq fp, r8, ip, ror #22 │ │ │ │ + @ instruction: 0x009577d0 │ │ │ │ + rsbseq fp, r8, r4, lsr fp │ │ │ │ + rsbseq fp, r8, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dcc4 │ │ │ │ ldr r1, [pc, #24] @ 24dcc8 │ │ │ │ ldr r0, [pc, #24] @ 24dccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq r7, r5, r4, r8 │ │ │ │ - rsbseq fp, r8, r8, lsl fp │ │ │ │ - rsbseq fp, r8, r0, lsr fp │ │ │ │ + addseq r7, r5, r4, ror r8 │ │ │ │ + ldrsheq fp, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq fp, r8, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd00 │ │ │ │ ldr r1, [pc, #24] @ 24dd04 │ │ │ │ ldr r0, [pc, #24] @ 24dd08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r7, r5, ip, lsl #21 │ │ │ │ - ldrsbeq fp, [r8], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsheq fp, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + addseq r7, r5, ip, ror #20 │ │ │ │ + ldrheq fp, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq fp, [r8], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd3c │ │ │ │ ldr r1, [pc, #24] @ 24dd40 │ │ │ │ ldr r0, [pc, #24] @ 24dd44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r5, r8, asr #4 │ │ │ │ - rsbseq fp, r8, r0, lsr #21 │ │ │ │ - ldrheq fp, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + addseq r8, r5, r8, lsr #4 │ │ │ │ + rsbseq fp, r8, r0, lsl #21 │ │ │ │ + @ instruction: 0x0078ba98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd78 │ │ │ │ ldr r1, [pc, #24] @ 24dd7c │ │ │ │ ldr r0, [pc, #24] @ 24dd80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009586b8 │ │ │ │ - rsbseq fp, r8, r4, ror #20 │ │ │ │ - rsbseq fp, r8, ip, ror sl │ │ │ │ + umullseq r8, r5, r8, r6 │ │ │ │ + rsbseq fp, r8, r4, asr #20 │ │ │ │ + rsbseq fp, r8, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ddb4 │ │ │ │ ldr r1, [pc, #24] @ 24ddb8 │ │ │ │ ldr r0, [pc, #24] @ 24ddbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r8, r5, r8, asr #23 │ │ │ │ - rsbseq fp, r8, r8, lsr #20 │ │ │ │ - rsbseq fp, r8, r0, asr #20 │ │ │ │ + addseq r8, r5, r8, lsr #23 │ │ │ │ + rsbseq fp, r8, r8, lsl #20 │ │ │ │ + rsbseq fp, r8, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ddf0 │ │ │ │ ldr r1, [pc, #24] @ 24ddf4 │ │ │ │ ldr r0, [pc, #24] @ 24ddf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, ror #4 │ │ │ │ - rsbseq fp, r8, ip, ror #19 │ │ │ │ - rsbseq fp, r8, r4, lsl #20 │ │ │ │ + addseq r9, r5, r0, asr #4 │ │ │ │ + rsbseq fp, r8, ip, asr #19 │ │ │ │ + rsbseq fp, r8, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24de30 │ │ │ │ ldr r1, [pc, #28] @ 24de34 │ │ │ │ ldr r0, [pc, #28] @ 24de38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r8, asr #4 │ │ │ │ - addeq r0, r9, r0, lsr #1 │ │ │ │ - addeq r0, r9, r4, asr #3 │ │ │ │ + addseq r9, r5, r8, lsr #4 │ │ │ │ + addeq r0, r9, r0, lsl #1 │ │ │ │ + addeq r0, r9, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24de70 │ │ │ │ ldr r1, [pc, #28] @ 24de74 │ │ │ │ ldr r0, [pc, #28] @ 24de78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r8, lsl #6 │ │ │ │ - addeq r0, r9, ip, lsl r2 │ │ │ │ - addeq r0, r9, r4, lsr r2 │ │ │ │ + addseq r9, r5, r8, ror #5 │ │ │ │ + strdeq r0, [r9], ip │ │ │ │ + addeq r0, r9, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24deac │ │ │ │ ldr r1, [pc, #24] @ 24deb0 │ │ │ │ ldr r0, [pc, #24] @ 24deb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq r9, r5, r4, r3 │ │ │ │ - rsbseq fp, r8, r0, lsr r9 │ │ │ │ - rsbseq fp, r8, r8, asr #18 │ │ │ │ + addseq r9, r5, r4, ror r3 │ │ │ │ + rsbseq fp, r8, r0, lsl r9 │ │ │ │ + rsbseq fp, r8, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dee8 │ │ │ │ ldr r1, [pc, #24] @ 24deec │ │ │ │ ldr r0, [pc, #24] @ 24def0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, lsr #11 │ │ │ │ - ldrsheq fp, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r1, pc, r4, asr #7 │ │ │ │ + addseq r9, r5, ip, lsl #11 │ │ │ │ + ldrsbeq fp, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r1, pc, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24df28 │ │ │ │ ldr r1, [pc, #28] @ 24df2c │ │ │ │ ldr r0, [pc, #28] @ 24df30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24df34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, ror r5 │ │ │ │ - addeq r0, r9, r8, lsl #30 │ │ │ │ - addeq r0, r9, ip, asr pc │ │ │ │ + addseq r9, r5, r0, asr r5 │ │ │ │ + addeq r0, r9, r8, ror #29 │ │ │ │ + addeq r0, r9, ip, lsr pc │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24df6c │ │ │ │ ldr r1, [pc, #28] @ 24df70 │ │ │ │ ldr r0, [pc, #28] @ 24df74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, lsr #10 │ │ │ │ - rsbseq fp, r8, r4, ror r8 │ │ │ │ - rsbseq fp, r8, ip, lsl #17 │ │ │ │ + addseq r9, r5, ip, lsl #10 │ │ │ │ + rsbseq fp, r8, r4, asr r8 │ │ │ │ + rsbseq fp, r8, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dfac │ │ │ │ ldr r1, [pc, #28] @ 24dfb0 │ │ │ │ ldr r0, [pc, #28] @ 24dfb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r8, lsl r8 │ │ │ │ - rsbseq fp, r8, r4, lsr r8 │ │ │ │ - rsbseq r1, pc, r4, lsl #6 │ │ │ │ + @ instruction: 0x009597f8 │ │ │ │ + rsbseq fp, r8, r4, lsl r8 │ │ │ │ + rsbseq r1, pc, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dfec │ │ │ │ ldr r1, [pc, #28] @ 24dff0 │ │ │ │ ldr r0, [pc, #28] @ 24dff4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009597d8 │ │ │ │ - strdeq r1, [r9], r4 │ │ │ │ - addeq r3, r1, r4, ror #10 │ │ │ │ + @ instruction: 0x009597b8 │ │ │ │ + ldrdeq r1, [r9], r4 │ │ │ │ + addeq r3, r1, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e02c │ │ │ │ ldr r1, [pc, #28] @ 24e030 │ │ │ │ ldr r0, [pc, #28] @ 24e034 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009599f8 │ │ │ │ - ldrheq fp, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r1, pc, r4, lsl #5 │ │ │ │ + @ instruction: 0x009599d8 │ │ │ │ + @ instruction: 0x0078b794 │ │ │ │ + rsbseq r1, pc, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e06c │ │ │ │ ldr r1, [pc, #28] @ 24e070 │ │ │ │ ldr r0, [pc, #28] @ 24e074 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009599b8 │ │ │ │ - rsbseq fp, r8, r4, ror r7 │ │ │ │ - rsbseq fp, r8, ip, lsl #15 │ │ │ │ + umullseq r9, r5, r8, r9 │ │ │ │ + rsbseq fp, r8, r4, asr r7 │ │ │ │ + rsbseq fp, r8, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e0a8 │ │ │ │ ldr r1, [pc, #24] @ 24e0ac │ │ │ │ ldr r0, [pc, #24] @ 24e0b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00959ab4 │ │ │ │ - addeq r1, r9, r8, lsr r6 │ │ │ │ - addeq r1, r9, r8, asr #12 │ │ │ │ + umullseq r9, r5, r4, sl │ │ │ │ + addeq r1, r9, r8, lsl r6 │ │ │ │ + addeq r1, r9, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e0e4 │ │ │ │ ldr r1, [pc, #24] @ 24e0e8 │ │ │ │ ldr r0, [pc, #24] @ 24e0ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, asr #21 │ │ │ │ - ldrsheq fp, [r8], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq fp, r8, r0, lsl r7 │ │ │ │ + addseq r9, r5, r4, lsr #21 │ │ │ │ + ldrsbeq fp, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsheq fp, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e120 │ │ │ │ ldr r1, [pc, #24] @ 24e124 │ │ │ │ ldr r0, [pc, #24] @ 24e128 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00959ad0 │ │ │ │ - ldrheq fp, [r8], #-108 @ 0xffffff94 @ │ │ │ │ - ldrsbeq fp, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x00959ab0 │ │ │ │ + @ instruction: 0x0078b69c │ │ │ │ + ldrheq fp, [r8], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e15c │ │ │ │ ldr r1, [pc, #24] @ 24e160 │ │ │ │ ldr r0, [pc, #24] @ 24e164 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, lsl fp │ │ │ │ - rsbseq fp, r8, r0, lsl #13 │ │ │ │ - rsbseq r1, pc, r0, asr r1 @ │ │ │ │ + @ instruction: 0x00959af0 │ │ │ │ + rsbseq fp, r8, r0, ror #12 │ │ │ │ + rsbseq r1, pc, r0, lsr r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e19c │ │ │ │ ldr r1, [pc, #28] @ 24e1a0 │ │ │ │ ldr r0, [pc, #28] @ 24e1a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, lsl #22 │ │ │ │ - rsbseq fp, r8, r4, asr #12 │ │ │ │ - rsbseq r1, pc, r4, lsl r1 @ │ │ │ │ + addseq r9, r5, r0, ror #21 │ │ │ │ + rsbseq fp, r8, r4, lsr #12 │ │ │ │ + ldrsheq r1, [pc], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e1dc │ │ │ │ ldr r1, [pc, #28] @ 24e1e0 │ │ │ │ ldr r0, [pc, #28] @ 24e1e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, asr #21 │ │ │ │ - rsbseq fp, r8, r4, lsl #12 │ │ │ │ - rsbseq fp, r8, ip, lsl r6 │ │ │ │ + addseq r9, r5, r0, lsr #21 │ │ │ │ + rsbseq fp, r8, r4, ror #11 │ │ │ │ + ldrsheq fp, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e21c │ │ │ │ ldr r1, [pc, #28] @ 24e220 │ │ │ │ ldr r0, [pc, #28] @ 24e224 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00959bdc │ │ │ │ - rsbseq fp, r8, r4, asr #11 │ │ │ │ - ldrsbeq fp, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x00959bbc │ │ │ │ + rsbseq fp, r8, r4, lsr #11 │ │ │ │ + ldrheq fp, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e258 │ │ │ │ ldr r1, [pc, #24] @ 24e25c │ │ │ │ ldr r0, [pc, #24] @ 24e260 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, asr #24 │ │ │ │ - rsbseq fp, r8, r4, lsl #11 │ │ │ │ - rsbseq r1, pc, r4, asr r0 @ │ │ │ │ + addseq r9, r5, r0, lsr #24 │ │ │ │ + rsbseq fp, r8, r4, ror #10 │ │ │ │ + rsbseq r1, pc, r4, lsr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e298 │ │ │ │ ldr r1, [pc, #28] @ 24e29c │ │ │ │ ldr r0, [pc, #28] @ 24e2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, lsl #24 │ │ │ │ - rsbseq fp, r8, r8, asr #10 │ │ │ │ - rsbseq fp, r8, r0, ror #10 │ │ │ │ + addseq r9, r5, r4, ror #23 │ │ │ │ + rsbseq fp, r8, r8, lsr #10 │ │ │ │ + rsbseq fp, r8, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e2d8 │ │ │ │ ldr r1, [pc, #28] @ 24e2dc │ │ │ │ ldr r0, [pc, #28] @ 24e2e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e2e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00959cd8 │ │ │ │ - addeq r1, r9, r0, lsr #25 │ │ │ │ - @ instruction: 0x00891cb8 │ │ │ │ + @ instruction: 0x00959cb8 │ │ │ │ + addeq r1, r9, r0, lsl #25 │ │ │ │ + umulleq r1, r9, r8, ip │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e31c │ │ │ │ ldr r1, [pc, #28] @ 24e320 │ │ │ │ ldr r0, [pc, #28] @ 24e324 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e328 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq r9, r5, r4, ip │ │ │ │ - addeq r1, r9, ip, asr ip │ │ │ │ - addeq r1, r9, r8, lsr #25 │ │ │ │ + addseq r9, r5, r4, ror ip │ │ │ │ + addeq r1, r9, ip, lsr ip │ │ │ │ + addeq r1, r9, r8, lsl #25 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e35c │ │ │ │ ldr r1, [pc, #24] @ 24e360 │ │ │ │ ldr r0, [pc, #24] @ 24e364 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r8, asr #29 │ │ │ │ - addeq r2, r9, r0, lsr #12 │ │ │ │ - addeq r2, r9, r8, lsr r6 │ │ │ │ + addseq r9, r5, r8, lsr #29 │ │ │ │ + addeq r2, r9, r0, lsl #12 │ │ │ │ + addeq r2, r9, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e39c │ │ │ │ ldr r1, [pc, #28] @ 24e3a0 │ │ │ │ ldr r0, [pc, #28] @ 24e3a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, lsl #29 │ │ │ │ - addeq r2, r9, r4, ror #11 │ │ │ │ - strdeq r2, [r9], ip │ │ │ │ + addseq r9, r5, ip, ror #28 │ │ │ │ + addeq r2, r9, r4, asr #11 │ │ │ │ + ldrdeq r2, [r9], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e3dc │ │ │ │ ldr r1, [pc, #28] @ 24e3e0 │ │ │ │ ldr r0, [pc, #28] @ 24e3e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, asr #28 │ │ │ │ - addeq r2, r9, r4, lsr #11 │ │ │ │ - ldrdeq r2, [r9], r0 │ │ │ │ + addseq r9, r5, ip, lsr #28 │ │ │ │ + addeq r2, r9, r4, lsl #11 │ │ │ │ + @ instruction: 0x008925b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e41c │ │ │ │ ldr r1, [pc, #28] @ 24e420 │ │ │ │ ldr r0, [pc, #28] @ 24e424 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, lsl #28 │ │ │ │ - addeq r2, r9, r4, ror #10 │ │ │ │ - umulleq r2, r9, r0, r5 │ │ │ │ + addseq r9, r5, ip, ror #27 │ │ │ │ + addeq r2, r9, r4, asr #10 │ │ │ │ + addeq r2, r9, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e45c │ │ │ │ ldr r1, [pc, #28] @ 24e460 │ │ │ │ ldr r0, [pc, #28] @ 24e464 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, asr #5 │ │ │ │ - rsbseq fp, r8, r4, lsl #7 │ │ │ │ - @ instruction: 0x0078b39c │ │ │ │ + addseq sl, r5, r4, lsr #5 │ │ │ │ + rsbseq fp, r8, r4, ror #6 │ │ │ │ + rsbseq fp, r8, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e49c │ │ │ │ ldr r1, [pc, #28] @ 24e4a0 │ │ │ │ ldr r0, [pc, #28] @ 24e4a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, lsr #6 │ │ │ │ - rsbseq fp, r8, r4, asr #6 │ │ │ │ - rsbseq r0, pc, r4, lsl lr @ │ │ │ │ + addseq sl, r5, r0, lsl #6 │ │ │ │ + rsbseq fp, r8, r4, lsr #6 │ │ │ │ + ldrsheq r0, [pc], #-212 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e4d8 │ │ │ │ ldr r1, [pc, #24] @ 24e4dc │ │ │ │ ldr r0, [pc, #24] @ 24e4e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umullseq sl, r5, r0, r4 │ │ │ │ - rsbseq fp, r8, r4, lsl #6 │ │ │ │ - ldrsbeq r0, [pc], #-212 @ │ │ │ │ + addseq sl, r5, r0, ror r4 │ │ │ │ + rsbseq fp, r8, r4, ror #5 │ │ │ │ + ldrheq r0, [pc], #-212 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e518 │ │ │ │ ldr r1, [pc, #28] @ 24e51c │ │ │ │ ldr r0, [pc, #28] @ 24e520 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, asr r4 │ │ │ │ - rsbseq fp, r8, r8, asr #5 │ │ │ │ - rsbseq fp, r8, r0, ror #5 │ │ │ │ + addseq sl, r5, r4, lsr r4 │ │ │ │ + rsbseq fp, r8, r8, lsr #5 │ │ │ │ + rsbseq fp, r8, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e558 │ │ │ │ ldr r1, [pc, #28] @ 24e55c │ │ │ │ ldr r0, [pc, #28] @ 24e560 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a8f0 │ │ │ │ - rsbseq r2, r9, ip, asr #22 │ │ │ │ - rsbseq r2, r9, r0, ror #22 │ │ │ │ + @ instruction: 0x0095a8d0 │ │ │ │ + rsbseq r2, r9, ip, lsr #22 │ │ │ │ + rsbseq r2, r9, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e594 │ │ │ │ ldr r1, [pc, #24] @ 24e598 │ │ │ │ ldr r0, [pc, #24] @ 24e59c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, lsr #19 │ │ │ │ - @ instruction: 0x0079fd90 │ │ │ │ - rsbseq pc, r9, r4, lsr #27 │ │ │ │ + addseq sl, r5, ip, lsl #19 │ │ │ │ + rsbseq pc, r9, r0, ror sp @ │ │ │ │ + rsbseq pc, r9, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e5d4 │ │ │ │ ldr r1, [pc, #28] @ 24e5d8 │ │ │ │ ldr r0, [pc, #28] @ 24e5dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, ror r9 │ │ │ │ - rsbseq pc, r9, r4, asr sp @ │ │ │ │ - rsbseq pc, r9, r4, lsr #27 │ │ │ │ + addseq sl, r5, r0, asr r9 │ │ │ │ + rsbseq pc, r9, r4, lsr sp @ │ │ │ │ + rsbseq pc, r9, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e614 │ │ │ │ ldr r1, [pc, #28] @ 24e618 │ │ │ │ ldr r0, [pc, #28] @ 24e61c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, lsr r9 │ │ │ │ - rsbseq pc, r9, r4, lsl sp @ │ │ │ │ - rsbseq pc, r9, r4, ror #26 │ │ │ │ + addseq sl, r5, r0, lsl r9 │ │ │ │ + ldrsheq pc, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq pc, r9, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e650 │ │ │ │ ldr r1, [pc, #24] @ 24e654 │ │ │ │ ldr r0, [pc, #24] @ 24e658 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, asr r9 │ │ │ │ - ldrsbeq pc, [r9], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq pc, r9, r4, lsr #26 │ │ │ │ + addseq sl, r5, r0, lsr r9 │ │ │ │ + ldrheq pc, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq pc, r9, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e690 │ │ │ │ ldr r1, [pc, #28] @ 24e694 │ │ │ │ ldr r0, [pc, #28] @ 24e698 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, lsl r9 │ │ │ │ - @ instruction: 0x0079fc98 │ │ │ │ - rsbseq pc, r9, r8, ror #25 │ │ │ │ + @ instruction: 0x0095a8f4 │ │ │ │ + rsbseq pc, r9, r8, ror ip @ │ │ │ │ + rsbseq pc, r9, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e6d0 │ │ │ │ ldr r1, [pc, #28] @ 24e6d4 │ │ │ │ ldr r0, [pc, #28] @ 24e6d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a8d4 │ │ │ │ - rsbseq pc, r9, r8, asr ip @ │ │ │ │ - rsbseq pc, r9, r8, lsr #25 │ │ │ │ + @ instruction: 0x0095a8b4 │ │ │ │ + rsbseq pc, r9, r8, lsr ip @ │ │ │ │ + rsbseq pc, r9, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e70c │ │ │ │ ldr r1, [pc, #24] @ 24e710 │ │ │ │ ldr r0, [pc, #24] @ 24e714 │ │ │ │ ldr r2, [pc, #24] @ 24e718 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, asr #23 │ │ │ │ - addeq r4, r9, ip, lsl #27 │ │ │ │ - addeq r4, r9, r0, lsr #28 │ │ │ │ + addseq sl, r5, ip, lsr #23 │ │ │ │ + addeq r4, r9, ip, ror #26 │ │ │ │ + addeq r4, r9, r0, lsl #28 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e750 │ │ │ │ ldr r1, [pc, #28] @ 24e754 │ │ │ │ ldr r0, [pc, #28] @ 24e758 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, asr #28 │ │ │ │ - addeq r5, r9, ip, lsl #14 │ │ │ │ - addeq r2, r3, r8, lsr ip │ │ │ │ + addseq sl, r5, ip, lsr #28 │ │ │ │ + addeq r5, r9, ip, ror #13 │ │ │ │ + addeq r2, r3, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e790 │ │ │ │ ldr r1, [pc, #28] @ 24e794 │ │ │ │ ldr r0, [pc, #28] @ 24e798 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e79c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, lsl #28 │ │ │ │ - addeq r5, r9, r8, asr #13 │ │ │ │ - strdeq r2, [r3], r4 │ │ │ │ + addseq sl, r5, ip, ror #27 │ │ │ │ + addeq r5, r9, r8, lsr #13 │ │ │ │ + ldrdeq r2, [r3], r4 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e7d4 │ │ │ │ ldr r1, [pc, #28] @ 24e7d8 │ │ │ │ ldr r0, [pc, #28] @ 24e7dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e7e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, asr #27 │ │ │ │ - addeq r5, r9, r4, lsl #13 │ │ │ │ - addeq r5, r9, r4, lsl r7 │ │ │ │ + addseq sl, r5, r8, lsr #27 │ │ │ │ + addeq r5, r9, r4, ror #12 │ │ │ │ + strdeq r5, [r9], r4 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e818 │ │ │ │ ldr r1, [pc, #28] @ 24e81c │ │ │ │ ldr r0, [pc, #28] @ 24e820 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095e7b0 │ │ │ │ - addeq r7, r9, r0, asr r8 │ │ │ │ - addeq r7, r9, r8, ror #16 │ │ │ │ + umullseq lr, r5, r0, r7 │ │ │ │ + addeq r7, r9, r0, lsr r8 │ │ │ │ + addeq r7, r9, r8, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 24e834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r4, r0, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 24e904 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 24a658 │ │ │ │ ldr r5, [pc, #156] @ 24e908 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 98fc1c │ │ │ │ + bl 98fbf4 │ │ │ │ ldr r2, [pc, #148] @ 24e90c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 24e910 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3449,72 +3449,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 9a2114 │ │ │ │ + bl 9a20ec │ │ │ │ ldr r0, [pc, #40] @ 24e920 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9d7538 │ │ │ │ + b 9d7518 │ │ │ │ adcseq sp, r2, r8, lsl r8 │ │ │ │ adceq ip, r5, r8, lsr #5 │ │ │ │ andeq r4, r0, ip, asr #29 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr lr │ │ │ │ andeq r4, r0, r4, asr #17 │ │ │ │ andeq ip, r4, r4, asr #4 │ │ │ │ andeq ip, r4, r0, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 24e934 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0004e8b0 │ │ │ │ ldr r0, [pc, #8] @ 24e948 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq pc, r4, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 24e95c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0004f8bc │ │ │ │ ldr r0, [pc, #8] @ 24e970 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ strdeq r5, [r5], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24e984 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ muleq r5, ip, r3 │ │ │ │ ldr r0, [pc, #8] @ 24e998 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ muleq r5, r8, r3 │ │ │ │ ldr r0, [pc, #8] @ 24e9ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r0, r6, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24e9c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r2, r6, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 24e9d4 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r4, r6, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 24eaf4 │ │ │ │ ldr r2, [pc, #260] @ 24eaf8 │ │ │ │ @@ -3575,3257 +3575,3257 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 24eb10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r5, ip, lsr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bge fecf95b0 <__bss_end__@@Base+0xfdf46c78> │ │ │ │ bge fecf95b0 <__bss_end__@@Base+0xfdf46c78> │ │ │ │ adcseq sp, r2, r8, lsl #22 │ │ │ │ adcseq sp, r2, ip, ror #21 │ │ │ │ adceq ip, r5, r0, lsl #1 │ │ │ │ - rsbseq r4, r9, r4, lsl #12 │ │ │ │ + rsbseq r4, r9, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 24eb24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r8, r9, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 24eb38 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r2, sl, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 24eb4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x000a4bb4 │ │ │ │ ldr r0, [pc, #8] @ 24eb60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrdeq r8, [sl], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24eb74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq ip, sl, r8, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 24eb88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq ip, sl, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 24eb9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq sp, sl, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 24ebb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq pc, sl, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 24ebc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r1, fp, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 24ebd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r3, fp, ip, asr pc │ │ │ │ ldr r0, [pc, #8] @ 24ebec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r6, fp, r4, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 24ec00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r6, fp, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 24ec14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x000b8db4 │ │ │ │ ldr r0, [pc, #8] @ 24ec28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrdeq sl, [fp], -ip │ │ │ │ ldr r0, [pc, #8] @ 24ec3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq lr, fp, r4, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 24ec50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r0, ip, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 24ec64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrdeq r3, [ip], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24ec78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r3, ip, r4, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 24ec8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r7, ip, r0, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 24eca0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq sl, ip, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 24ecb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ muleq ip, r8, pc @ │ │ │ │ ldr r0, [pc, #8] @ 24ecc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq sp, ip, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 24ecdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq lr, ip, ip, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 24ecf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ strdeq lr, [ip], -r4 │ │ │ │ ldr r0, [pc, #8] @ 24ed04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq pc, ip, r0, lsr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 24ed18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq pc, ip, r4, asr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 24ed2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq pc, ip, r4, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 24ed40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ muleq sp, r0, ip │ │ │ │ ldr r0, [pc, #8] @ 24ed54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r1, sp, r8, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 24ed68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r1, sp, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 24ed7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r1, sp, ip, asr pc │ │ │ │ ldr r0, [pc, #8] @ 24ed90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ muleq sp, r8, r2 │ │ │ │ ldr r0, [pc, #8] @ 24eda4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ strdeq r5, [sp], -r4 │ │ │ │ ldr r0, [pc, #8] @ 24edb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ muleq sp, r0, r9 │ │ │ │ ldr r0, [pc, #8] @ 24edcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq lr, sp, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 24ede0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r3, lr, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 24edf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r3, lr, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 24ee08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r8, lr, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 24ee1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r9, lr, r0, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 24ee30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq sl, lr, r4, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 24ee44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq sl, lr, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 24ee58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andeq r4, pc, r0, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 24ee6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r5, r1, r0, asr pc │ │ │ │ ldr r0, [pc, #8] @ 24ee80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r6, r1, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 24ee94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x001177d8 │ │ │ │ ldr r0, [pc, #8] @ 24eea8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r1, r2, r0, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 24eebc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r5, r2, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 24eed0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r5, r2, r0, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 24eee4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r6, r2, r8, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 24eef8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r7, r2, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 24ef0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r8, r2, r0, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 24ef20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq sl, r2, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 24ef34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0012a7f0 │ │ │ │ ldr r0, [pc, #8] @ 24ef48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq fp, r2, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 24ef5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq fp, r2, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 24ef70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r2, r3, ip, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 24ef84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r2, r3, ip, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 24ef98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r2, r3, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 24efac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq sp, r3, r4, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 24efc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq sp, r3, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 24efd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0013e5fc │ │ │ │ ldr r0, [pc, #8] @ 24efe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq pc, r3, ip, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 24effc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r0, r4, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 24f010 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r1, r4, r0, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 24f024 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r3, r4, r4, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 24f038 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r4, r4, r8, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 24f04c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r5, r4, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 24f060 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r5, r4, r4, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 24f074 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq r8, [r4], -ip │ │ │ │ ldr r0, [pc, #8] @ 24f088 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0014bdd4 │ │ │ │ ldr r0, [pc, #8] @ 24f09c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq ip, r4, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 24f0b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq sp, r4, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 24f0c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0014e9dc │ │ │ │ ldr r0, [pc, #8] @ 24f0d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0014e9d8 │ │ │ │ ldr r0, [pc, #8] @ 24f0ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq pc, r4, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0014f8d8 │ │ │ │ ldr r0, [pc, #8] @ 24f114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r0, r5, r4, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 24f128 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r3, r5, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 24f13c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x001539b4 │ │ │ │ ldr r0, [pc, #8] @ 24f150 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mulseq r5, r4, lr │ │ │ │ ldr r0, [pc, #8] @ 24f164 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsheq r5, [r5], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24f178 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mulseq r5, r8, r5 │ │ │ │ ldr r0, [pc, #8] @ 24f18c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r6, r5, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 24f1a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r7, r5, r8, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 24f1b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mulseq r5, r4, r0 │ │ │ │ ldr r0, [pc, #8] @ 24f1c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq fp, r5, r0, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 24f1dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq ip, r5, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 24f1f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq ip, r5, ip, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 24f204 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq sp, r5, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24f218 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0015d6f0 │ │ │ │ ldr r0, [pc, #8] @ 24f22c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq pc, r5, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 24f240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r1, r6, r8, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 24f254 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mulseq r6, r4, ip │ │ │ │ ldr r0, [pc, #8] @ 24f268 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x001637b0 │ │ │ │ ldr r0, [pc, #8] @ 24f27c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r4, r6, r8, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 24f290 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r7, r6, r4, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 24f2a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r9, r6, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 24f2b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq fp, r6, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 24f2cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq fp, r6, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24f2e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq ip, r6, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 24f2f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq sp, r6, r8, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 24f308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r0, r7, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 24f31c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x00174ad0 │ │ │ │ ldr r0, [pc, #8] @ 24f330 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq lr, r7, r4, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 24f344 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq sp, r8, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 24f358 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq pc, r8, ip, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 24f36c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0019b6d4 │ │ │ │ ldr r0, [pc, #8] @ 24f380 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq pc, r9, r0, lsr r5 @ │ │ │ │ ldr r0, [pc, #8] @ 24f394 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mulseq sl, r8, r9 │ │ │ │ ldr r0, [pc, #8] @ 24f3a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r7, sl, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f3bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsbeq r8, [sl], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24f3d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq sp, sl, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 24f3e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq pc, sl, ip, lsl r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24f3f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x001b0dd4 │ │ │ │ ldr r0, [pc, #8] @ 24f40c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mulseq fp, r8, r6 │ │ │ │ ldr r0, [pc, #8] @ 24f420 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq sl, fp, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 24f434 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsheq fp, [fp], -ip │ │ │ │ ldr r0, [pc, #8] @ 24f448 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq ip, fp, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 24f45c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq sp, fp, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 24f470 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r0, lr, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 24f484 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r2, lr, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 24f498 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r2, lr, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 24f4ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r2, lr, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 24f4c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r7, lr, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 24f4d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r7, lr, ip, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 24f4e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r8, lr, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 24f4fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r8, lr, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 24f510 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq ip, lr, r8, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 24f524 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ andseq r4, pc, ip, lsr r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24f538 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mulseq pc, r4, lr @ │ │ │ │ ldr r0, [pc, #8] @ 24f54c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r1, r0, r0, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 24f560 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r2, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 24f574 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r2, r0, r8, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24f588 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r2, r0, r8, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 24f59c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r2, r0, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 24f5b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaeq r0, r8, r0, r3 │ │ │ │ ldr r0, [pc, #8] @ 24f5c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r3, r0, r8, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 24f5d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r3, r0, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 24f5ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrdeq r3, [r0], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24f600 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r4, r0, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 24f614 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r6, r0, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 24f628 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r7, r0, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 24f63c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r7, r0, r0, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 24f650 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r9, r0, r8, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 24f664 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq sl, r0, r4, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 24f678 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq sl, r0, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 24f68c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq sl, r0, ip, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 24f6a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq sp, r0, r8, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 24f6b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq lr, r0, ip, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 24f6c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ strdeq lr, [r0], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24f6dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r0, r1, r4, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 24f6f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r0, r1, r0, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 24f704 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r3, r1, r0, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 24f718 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrdeq r9, [r1], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24f72c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r1, r2, r0, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 24f740 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r3, r2, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 24f754 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r8, r2, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 24f768 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq sl, r2, r0, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 24f77c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r2, r3, ip, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 24f790 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrdeq sp, [r3], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24f7a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaeq r4, ip, r4, r3 │ │ │ │ ldr r0, [pc, #8] @ 24f7b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0024a2bc │ │ │ │ ldr r0, [pc, #8] @ 24f7cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq sl, r4, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 24f7e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaeq r4, r0, r1, ip │ │ │ │ ldr r0, [pc, #8] @ 24f7f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r3, r5, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 24f808 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r4, r5, r0, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 24f81c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaeq r5, r8, sl, sl │ │ │ │ ldr r0, [pc, #8] @ 24f830 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq sl, r5, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 24f844 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0025b5b4 │ │ │ │ ldr r0, [pc, #8] @ 24f858 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrdeq fp, [r5], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24f86c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ strdeq ip, [r5], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24f880 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r2, r6, r4, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 24f894 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r3, r6, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 24f8a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq ip, r6, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 24f8bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r5, r7, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 24f8d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r6, r7, r8, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 24f8e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ strdeq r1, [r8], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24f8f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r2, r8, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 24f90c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r3, r8, r4, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 24f920 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq sp, r8, ip, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 24f934 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0028e3b0 │ │ │ │ ldr r0, [pc, #8] @ 24f948 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq lr, r8, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 24f95c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaeq r8, r0, sl, lr │ │ │ │ ldr r0, [pc, #8] @ 24f970 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq lr, r8, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 24f984 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r0, r9, ip, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 24f998 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r0, r9, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 24f9ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r1, r9, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 24f9c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r3, r9, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 24f9d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r3, r9, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f9e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r3, r9, r0, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 24f9fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r5, r9, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 24fa10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r6, r9, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 24fa24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r8, r9, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 24fa38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrdeq r9, [r9], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24fa4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq pc, r9, ip, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 24fa60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaeq sl, ip, r2, r1 │ │ │ │ ldr r0, [pc, #8] @ 24fa74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r1, sl, r0, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 24fa88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r2, sl, r0, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 24fa9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r2, sl, r8, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 24fab0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r5, sl, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 24fac4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ strdeq ip, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24fad8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaeq sl, r0, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 24faec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r3, fp, ip, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 24fb00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r5, fp, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 24fb14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrdeq r6, [fp], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24fb28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq fp, fp, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 24fb3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x002c38bc │ │ │ │ ldr r0, [pc, #8] @ 24fb50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x002c46b8 │ │ │ │ ldr r0, [pc, #8] @ 24fb64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r4, ip, r8, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 24fb78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ strdeq r4, [ip], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24fb8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r4, ip, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 24fba0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r4, ip, ip, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 24fbb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrdeq r4, [ip], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24fbc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r4, ip, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 24fbdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x002c51b4 │ │ │ │ ldr r0, [pc, #8] @ 24fbf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ strdeq r5, [ip], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24fc04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r5, ip, r4, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 24fc18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r5, ip, r8, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 24fc2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r5, ip, ip, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 24fc40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq sp, ip, r8, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 24fc54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq lr, ip, r8, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 24fc68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r7, sp, r0, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 24fc7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r7, sp, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 24fc90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r9, sp, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 24fca4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r9, sp, r0, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 24fcb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq sl, sp, r4, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 24fccc │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq sl, sp, r4, asr ip │ │ │ │ ldr r0, [pc, #8] @ 24fce0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ strdeq r1, [lr], -ip @ │ │ │ │ ldr r0, [pc, #4] @ 24fcf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f55c │ │ │ │ + b 98f534 │ │ │ │ adcseq sp, r3, r0, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 24fd04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eoreq r1, pc, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 24fd18 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r1, r0, r0, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 24fd2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r3, r0, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 24fd40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r4, r0, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 24fd54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r6, r0, r4, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 24fd68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq r0, r0, r4, r6 │ │ │ │ ldr r0, [pc, #8] @ 24fd7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r7, r0, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 24fd90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r8, r0, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 24fda4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq r0, r0, r7, r8 │ │ │ │ ldr r0, [pc, #8] @ 24fdb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r8, r0, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 24fdcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r8, r0, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 24fde0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003091d0 │ │ │ │ ldr r0, [pc, #8] @ 24fdf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, r0, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 24fe08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0030a6d8 │ │ │ │ ldr r0, [pc, #8] @ 24fe1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, r0, r8, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 24fe30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, r0, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 24fe44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0030bbd8 │ │ │ │ ldr r0, [pc, #8] @ 24fe58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq ip, r0, r0, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 24fe6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, r0, r4, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 24fe80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r3, r1, ip, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 24fe94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq ip, r1, r8, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 24fea8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, r2, ip, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 24febc │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq fp, r2, ip, ror #18 │ │ │ │ ldr r0, [pc, #4] @ 24fecc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f55c │ │ │ │ + b 98f534 │ │ │ │ umlalseq lr, r3, r8, r8 │ │ │ │ ldr r0, [pc, #8] @ 24fee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r2, r4, ip, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 24fef4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, r4, r8, lsl #11 │ │ │ │ ldr r0, [pc, #4] @ 24ff04 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f55c │ │ │ │ + b 98f534 │ │ │ │ umlalseq lr, r4, ip, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 24ffb4 │ │ │ │ ldr r3, [pc, #148] @ 24ffb8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 746d04 │ │ │ │ + bl 746cdc │ │ │ │ ldr r2, [pc, #128] @ 24ffbc │ │ │ │ ldr r1, [pc, #128] @ 24ffc0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97f51c │ │ │ │ + bl 97f4f4 │ │ │ │ ldr r0, [pc, #92] @ 24ffc4 │ │ │ │ ldr r2, [pc, #92] @ 24ffc8 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 24ffcc │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97f51c │ │ │ │ + bl 97f4f4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strdeq sl, [r5], ip @ │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ andeq r4, r0, r0, asr #14 │ │ │ │ - addeq r9, r0, ip, ror #10 │ │ │ │ + addeq r9, r0, ip, asr #10 │ │ │ │ andeq r1, r0, r8, ror #20 │ │ │ │ andeq r4, r0, r8, lsr r5 │ │ │ │ - addeq r9, r0, r8, asr #10 │ │ │ │ + addeq r9, r0, r8, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 24ffe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r6, r5, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 24fff4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r7, r5, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 250008 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r8, r5, r0, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 25001c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x00359ab8 │ │ │ │ ldr r3, [pc, #16] @ 250038 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 98f55c │ │ │ │ + b 98f534 │ │ │ │ adcseq lr, r4, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 25004c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r5, r6, r0, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 250060 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, r6, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 250074 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq fp, r6, r0, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 250088 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r7, r7, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 25009c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r7, r7, ip, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 2500b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r7, r7, r8, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 2500c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x0037edb8 │ │ │ │ ldr r0, [pc, #8] @ 2500d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r0, r8, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 2500ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r0, r8, r0, lsl #31 │ │ │ │ ldr r1, [pc, #12] @ 250104 │ │ │ │ ldr r2, [pc, #12] @ 250108 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 5d2f3c │ │ │ │ - @ instruction: 0x0093a2d8 │ │ │ │ + @ instruction: 0x0093a2b8 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 25011c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r3, r9, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 250130 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003946f8 │ │ │ │ ldr r0, [pc, #8] @ 250144 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r5, r9, ip, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 250158 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r6, r9, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 25016c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r8, r9, r4, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 250180 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r9, r9, r8, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 250194 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, r9, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2501a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq ip, r9, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 2501bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq sp, [r9], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2501d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, r9, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 2501e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq pc, r9, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 2501f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r0, sl, r0 │ │ │ │ ldr r0, [pc, #8] @ 25020c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r0, sl, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 250220 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r3, sl, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 250234 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r0, lr, r3 │ │ │ │ ldr r0, [pc, #8] @ 250248 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r4, sl, r8, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 25025c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r5, sl, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 250270 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003a51bc │ │ │ │ ldr r0, [pc, #8] @ 250284 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq r6, sl, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 250298 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, sl, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 2502ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r8, asr pc │ │ │ │ ldr r0, [pc, #8] @ 2502c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 2502d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 2502e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 2502fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250310 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250324 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250338 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 25034c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250360 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250374 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250388 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 25039c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 2503b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 2503c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 2503d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 2503ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250400 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250414 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250428 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 25043c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250450 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250464 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r8, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250478 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, ip, asr pc │ │ │ │ ldr r0, [pc, #8] @ 25048c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 2504a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 2504b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 2504c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r8, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 2504dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, ip, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 2504f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, ip, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 250504 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 250518 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, ror pc │ │ │ │ ldr r0, [pc, #8] @ 25052c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 250540 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 250554 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, ip, ror pc │ │ │ │ ldr r0, [pc, #8] @ 250568 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 25057c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 250590 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2505a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2505b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2505cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r0, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 2505e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r0, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 2505f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r4, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 250608 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r8, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 25061c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, ip, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 250630 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, ip, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 250644 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 250658 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 25066c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 250680 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 250694 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 2506a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adfb0 │ │ │ │ ldr r0, [pc, #8] @ 2506bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adfb4 │ │ │ │ ldr r0, [pc, #8] @ 2506d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adfb4 │ │ │ │ ldr r0, [pc, #8] @ 2506e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adfb8 │ │ │ │ ldr r0, [pc, #8] @ 2506f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adfbc │ │ │ │ ldr r0, [pc, #8] @ 25070c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 250720 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 250734 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 250748 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 25075c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, ip, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 250770 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, ip, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 250784 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 250798 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adfd4 │ │ │ │ ldr r0, [pc, #8] @ 2507ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adfd8 │ │ │ │ ldr r0, [pc, #8] @ 2507c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adfd8 │ │ │ │ ldr r0, [pc, #8] @ 2507d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adfdc │ │ │ │ ldr r0, [pc, #8] @ 2507e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r0, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 2507fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 250810 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r4, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 250824 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 250838 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sp, sl, ip, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 25084c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adff0 │ │ │ │ ldr r0, [pc, #8] @ 250860 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adff0 │ │ │ │ ldr r0, [pc, #8] @ 250874 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adff4 │ │ │ │ ldr r0, [pc, #8] @ 250888 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adff8 │ │ │ │ ldr r0, [pc, #8] @ 25089c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adffc │ │ │ │ ldr r0, [pc, #8] @ 2508b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003adffc │ │ │ │ ldr r0, [pc, #8] @ 2508c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0 │ │ │ │ ldr r0, [pc, #8] @ 2508d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4 │ │ │ │ ldr r0, [pc, #8] @ 2508ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8 │ │ │ │ ldr r0, [pc, #8] @ 250900 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip │ │ │ │ ldr r0, [pc, #8] @ 250914 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250928 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 25093c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250950 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250964 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 250978 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 25098c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 2509a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 2509b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 2509c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 2509dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 2509f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 250a04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 250a18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 250a2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 250a40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 250a54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 250a68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 250a7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 250a90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 250aa4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 250ab8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 250acc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 250ae0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 250af4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 250b08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 250b1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 250b30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 250b44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 250b58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 250b6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 250b80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 250b94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 250ba8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 250bbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 250bd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 250be4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 250bf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 250c0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 250c20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 250c34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 250c48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 250c5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 250c70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r0, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 250c84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r4, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 250c98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r4, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 250cac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r8, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 250cc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, ip, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 250cd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 250ce8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 250cfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 250d10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 250d24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 250d38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 250d4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 250d60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 250d74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250d88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250d9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250db0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250dc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250dd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250dec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250e00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250e14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250e28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250e3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250e50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250e64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250e78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250e8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250ea0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250eb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250ec8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250edc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250ef0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250f04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250f18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250f2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250f40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250f54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250f68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250f7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250f90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250fa4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250fb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250fcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250fe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 250ff4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 251008 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25101c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 251030 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 251044 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 251058 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25106c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 251080 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 251094 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2510a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2510bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrheq lr, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 2510d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 2510e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 2510f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25110c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 251120 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 251134 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsbeq lr, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 251148 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsbeq lr, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25115c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsbeq lr, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 251170 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsbeq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 251184 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsbeq lr, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 251198 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsbeq lr, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 2511ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2511c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2511d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2511e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2511fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 251210 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsheq lr, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 251224 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsheq lr, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 251238 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsheq lr, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25124c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 251260 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ ldrsheq lr, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 251274 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 251288 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 25129c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 2512b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 2512c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 2512d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 2512ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 251300 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 251314 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 251328 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25133c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 251350 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 251364 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 251378 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 25138c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 2513a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 2513b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 2513c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 2513dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 2513f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 251404 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 251418 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 25142c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 251440 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 251454 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 251468 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 25147c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 251490 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 2514a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 2514b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 2514cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 2514e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 2514f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 251508 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25151c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 251530 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 251544 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 251558 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25156c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 251580 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 251594 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 2515a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 2515bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 2515d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 2515e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 2515f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25160c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 251620 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 251634 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r0, r1, lr │ │ │ │ ldr r0, [pc, #8] @ 251648 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r4, r1, lr │ │ │ │ ldr r0, [pc, #8] @ 25165c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r8, r1, lr │ │ │ │ ldr r0, [pc, #8] @ 251670 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, r8, r1, lr │ │ │ │ ldr r0, [pc, #8] @ 251684 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ mlaseq sl, ip, r1, lr │ │ │ │ ldr r0, [pc, #8] @ 251698 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 2516ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 2516c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 2516d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 2516e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 2516fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003ae1b0 │ │ │ │ ldr r0, [pc, #8] @ 251710 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003ae1b0 │ │ │ │ ldr r0, [pc, #8] @ 251724 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003ae1b4 │ │ │ │ ldr r0, [pc, #8] @ 251738 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003ae1b8 │ │ │ │ ldr r0, [pc, #8] @ 25174c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003ae1bc │ │ │ │ ldr r0, [pc, #8] @ 251760 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003ae1bc │ │ │ │ ldr r0, [pc, #8] @ 251774 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 251788 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r4, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25179c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 2517b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 2517c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq lr, sl, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 2517d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003ae1d0 │ │ │ │ ldr r0, [pc, #8] @ 2517ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, fp, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 251800 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 251814 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 251828 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 25183c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 251850 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 251864 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 251878 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 25188c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 2518a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 2518b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 2518c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 2518dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 2518f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 251904 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 251918 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 25192c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 251940 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 251954 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 251968 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 25197c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 251990 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baebc │ │ │ │ ldr r0, [pc, #8] @ 2519a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, fp, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2519b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, fp, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2519cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, fp, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2519e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, fp, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2519f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, fp, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 251a08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baed0 │ │ │ │ ldr r0, [pc, #8] @ 251a1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baed4 │ │ │ │ ldr r0, [pc, #8] @ 251a30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baed4 │ │ │ │ ldr r0, [pc, #8] @ 251a44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baed8 │ │ │ │ ldr r0, [pc, #8] @ 251a58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ @ instruction: 0x003baedc │ │ │ │ ldr r0, [pc, #8] @ 251a6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, fp, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251a80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, fp, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251a94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, fp, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251aa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ + b 9925dc │ │ │ │ eorseq sl, fp, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251abc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq lr, r5, r4, lsr sl │ │ │ │ + b 9925dc │ │ │ │ + subeq lr, r5, ip, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 251ad0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq pc, r5, r4, lsr #11 │ │ │ │ + b 9925dc │ │ │ │ + subeq pc, r5, ip, ror r5 @ │ │ │ │ ldr r0, [pc, #8] @ 251ae4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - strdeq r4, [r6], #-92 @ 0xffffffa4 │ │ │ │ + b 9925dc │ │ │ │ + ldrdeq r4, [r6], #-84 @ 0xffffffac │ │ │ │ ldr r0, [pc, #8] @ 251af8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq r5, r6, r4, asr pc │ │ │ │ + b 9925dc │ │ │ │ + subeq r5, r6, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 251b0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq r9, r6, r8, ror r1 │ │ │ │ + b 9925dc │ │ │ │ + subeq r9, r6, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 251b20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq r9, r6, r0, asr sl │ │ │ │ + b 9925dc │ │ │ │ + subeq r9, r6, r8, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 251b34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq r2, r7, ip, lsr #13 │ │ │ │ + b 9925dc │ │ │ │ + subeq r2, r7, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 251b48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq r6, r7, r8, lsl #14 │ │ │ │ + b 9925dc │ │ │ │ + subeq r6, r7, r0, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 251b5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq fp, r7, r0, lsl r5 │ │ │ │ + b 9925dc │ │ │ │ + subeq fp, r7, r8, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 251b70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq r4, r8, r4, lsl #3 │ │ │ │ + b 9925dc │ │ │ │ + subeq r4, r8, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 251b84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq ip, r8, ip, lsl #17 │ │ │ │ + b 9925dc │ │ │ │ + subeq ip, r8, r4, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 251b98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq lr, r8, r8, lsl #6 │ │ │ │ + b 9925dc │ │ │ │ + subeq lr, r8, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 251bac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - strdeq r6, [sl], #-20 @ 0xffffffec │ │ │ │ + b 9925dc │ │ │ │ + subeq r6, sl, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 251bc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x004a8f9c │ │ │ │ + b 9925dc │ │ │ │ + subeq r8, sl, r4, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251bd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq sl, sl, r4, asr r0 │ │ │ │ + b 9925dc │ │ │ │ + subeq sl, sl, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 251be8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq sl, sl, ip, lsr #18 │ │ │ │ + b 9925dc │ │ │ │ + subeq sl, sl, r4, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 251bfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq sl, sl, ip, lsl #31 │ │ │ │ + b 9925dc │ │ │ │ + subeq sl, sl, r4, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 251c10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrdeq fp, [sl], #-240 @ 0xffffff10 │ │ │ │ + b 9925dc │ │ │ │ + subeq fp, sl, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 251c24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq ip, sl, r0, ror r2 │ │ │ │ + b 9925dc │ │ │ │ + subeq ip, sl, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 251c38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrdeq ip, [sl], #-68 @ 0xffffffbc │ │ │ │ + b 9925dc │ │ │ │ + subeq ip, sl, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 251c4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq ip, sl, r0, lsr #15 │ │ │ │ + b 9925dc │ │ │ │ + subeq ip, sl, r8, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 251c60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq ip, sl, ip, asr sl │ │ │ │ + b 9925dc │ │ │ │ + subeq ip, sl, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 251c74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq ip, sl, r8, lsl sp │ │ │ │ + b 9925dc │ │ │ │ + strdeq ip, [sl], #-192 @ 0xffffff40 │ │ │ │ ldr r0, [pc, #8] @ 251c88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - strheq ip, [sl], #-248 @ 0xffffff08 │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x004acf90 │ │ │ │ ldr r0, [pc, #8] @ 251c9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq sp, sl, r8, ror #4 │ │ │ │ + b 9925dc │ │ │ │ + subeq sp, sl, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 251cb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrdeq sp, [sl], #-36 @ 0xffffffdc │ │ │ │ + b 9925dc │ │ │ │ + subeq sp, sl, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 251cc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x004ad79c │ │ │ │ + b 9925dc │ │ │ │ + subeq sp, sl, r4, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 251cd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - strdeq sp, [sl], #-152 @ 0xffffff68 │ │ │ │ + b 9925dc │ │ │ │ + ldrdeq sp, [sl], #-144 @ 0xffffff70 │ │ │ │ ldr r0, [pc, #8] @ 251cec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x004adc9c │ │ │ │ + b 9925dc │ │ │ │ + subeq sp, sl, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 251d00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrdeq sp, [sl], #-228 @ 0xffffff1c │ │ │ │ + b 9925dc │ │ │ │ + subeq sp, sl, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 251d14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq lr, sl, r0, lsl #4 │ │ │ │ + b 9925dc │ │ │ │ + ldrdeq lr, [sl], #-24 @ 0xffffffe8 │ │ │ │ ldr r0, [pc, #8] @ 251d28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrdeq lr, [sl], #-64 @ 0xffffffc0 │ │ │ │ + b 9925dc │ │ │ │ + subeq lr, sl, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 251d3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq lr, sl, r0, lsl #16 │ │ │ │ + b 9925dc │ │ │ │ + ldrdeq lr, [sl], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 251d50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq lr, sl, r4, lsr #22 │ │ │ │ + b 9925dc │ │ │ │ + strdeq lr, [sl], #-172 @ 0xffffff54 │ │ │ │ ldr r0, [pc, #8] @ 251d64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - strdeq lr, [sl], #-240 @ 0xffffff10 │ │ │ │ + b 9925dc │ │ │ │ + subeq lr, sl, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 251d78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrdeq pc, [sl], #-156 @ 0xffffff64 │ │ │ │ + b 9925dc │ │ │ │ + strheq pc, [sl], #-148 @ 0xffffff6c @ │ │ │ │ ldr r0, [pc, #8] @ 251d8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq r2, fp, r0, lsr #2 │ │ │ │ + b 9925dc │ │ │ │ + strdeq r2, [fp], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 251ddc │ │ │ │ ldr r0, [pc, #52] @ 251de0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -6837,514 +6837,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 251de4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ b 248a08 │ │ │ │ - subeq sl, sp, r8, asr #19 │ │ │ │ + subeq sl, sp, r0, lsr #19 │ │ │ │ adceq lr, r8, r8, asr r4 │ │ │ │ adceq sp, r8, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 251df8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq sl, sp, ip, lsr #28 │ │ │ │ + b 9925dc │ │ │ │ + subeq sl, sp, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 251e0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq fp, sp, r4, ror #4 │ │ │ │ + b 9925dc │ │ │ │ + subeq fp, sp, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 251e20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq r7, pc, ip, asr #18 │ │ │ │ + b 9925dc │ │ │ │ + subeq r7, pc, r4, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 251e34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq sl, pc, r8, lsr r8 @ │ │ │ │ + b 9925dc │ │ │ │ + subeq sl, pc, r0, lsl r8 @ │ │ │ │ ldr r0, [pc, #8] @ 251e48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq ip, pc, r8, lsl fp @ │ │ │ │ + b 9925dc │ │ │ │ + strdeq ip, [pc], #-160 @ │ │ │ │ ldr r0, [pc, #8] @ 251e5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq ip, pc, r4, asr #27 │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x004fcd9c │ │ │ │ ldr r0, [pc, #8] @ 251e70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrdeq lr, [pc], #-72 @ │ │ │ │ + b 9925dc │ │ │ │ + strheq lr, [pc], #-64 @ │ │ │ │ ldr r0, [pc, #8] @ 251e84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq lr, pc, ip, ror #9 │ │ │ │ + b 9925dc │ │ │ │ + subeq lr, pc, r4, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 251e98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subeq lr, pc, r4, asr r9 @ │ │ │ │ + b 9925dc │ │ │ │ + subeq lr, pc, ip, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 251eac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r0, r0, r8, lsl r1 │ │ │ │ + b 9925dc │ │ │ │ + ldrsheq r0, [r0], #-0 │ │ │ │ ldr r0, [pc, #8] @ 251ec0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r1, r0, ip, asr r7 │ │ │ │ + b 9925dc │ │ │ │ + subseq r1, r0, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 251ed4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrheq r8, [r0], #-20 @ 0xffffffec │ │ │ │ + b 9925dc │ │ │ │ + subseq r8, r0, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 251ee8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r9, r0, ip, asr #9 │ │ │ │ + b 9925dc │ │ │ │ + subseq r9, r0, r4, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 251efc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsheq lr, [r0], #-240 @ 0xffffff10 │ │ │ │ + b 9925dc │ │ │ │ + subseq lr, r0, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 251f10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq pc, r4, r8, asr r6 @ │ │ │ │ + b 9925dc │ │ │ │ + subseq pc, r4, r0, lsr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 251f24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq pc, r4, r0, lsr #24 │ │ │ │ + b 9925dc │ │ │ │ + ldrsheq pc, [r4], #-184 @ 0xffffff48 @ │ │ │ │ ldr r0, [pc, #8] @ 251f38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r0, r5, ip, lsl sl │ │ │ │ + b 9925dc │ │ │ │ + ldrsheq r0, [r5], #-148 @ 0xffffff6c │ │ │ │ ldr r0, [pc, #8] @ 251f4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x00551994 │ │ │ │ + b 9925dc │ │ │ │ + subseq r1, r5, ip, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 251f60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsheq r1, [r5], #-224 @ 0xffffff20 │ │ │ │ + b 9925dc │ │ │ │ + subseq r1, r5, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 251f74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r5, r5, r4, asr r4 │ │ │ │ + b 9925dc │ │ │ │ + subseq r5, r5, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 251f88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x00556d90 │ │ │ │ + b 9925dc │ │ │ │ + subseq r6, r5, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 251f9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x0055a190 │ │ │ │ + b 9925dc │ │ │ │ + subseq sl, r5, r8, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 251fb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq ip, r5, r0, ror #5 │ │ │ │ + b 9925dc │ │ │ │ + ldrheq ip, [r5], #-40 @ 0xffffffd8 │ │ │ │ ldr r0, [pc, #8] @ 251fc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsheq ip, [r5], #-164 @ 0xffffff5c │ │ │ │ + b 9925dc │ │ │ │ + subseq ip, r5, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 251fd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r9, r6, r8, lsr #1 │ │ │ │ + b 9925dc │ │ │ │ + subseq r9, r6, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 251fec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsbeq r9, [r6], #-196 @ 0xffffff3c │ │ │ │ + b 9925dc │ │ │ │ + subseq r9, r6, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 252000 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq sl, r6, ip, ror r1 │ │ │ │ + b 9925dc │ │ │ │ + subseq sl, r6, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 252014 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsheq sl, [r6], #-212 @ 0xffffff2c │ │ │ │ + b 9925dc │ │ │ │ + subseq sl, r6, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 252028 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq fp, r6, r0, ror #3 │ │ │ │ + b 9925dc │ │ │ │ + ldrheq fp, [r6], #-24 @ 0xffffffe8 │ │ │ │ ldr r0, [pc, #8] @ 25203c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq fp, r6, r0, lsr #19 │ │ │ │ + b 9925dc │ │ │ │ + subseq fp, r6, r8, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 252050 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x00570090 │ │ │ │ + b 9925dc │ │ │ │ + subseq r0, r7, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 252064 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r0, r7, r0, ror #9 │ │ │ │ + b 9925dc │ │ │ │ + ldrheq r0, [r7], #-72 @ 0xffffffb8 │ │ │ │ ldr r0, [pc, #8] @ 252078 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsbeq r0, [r7], #-116 @ 0xffffff8c │ │ │ │ + b 9925dc │ │ │ │ + subseq r0, r7, ip, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 25208c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r1, r7, r0, asr #3 │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x00571198 │ │ │ │ ldr r0, [pc, #8] @ 2520a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrheq r1, [r7], #-220 @ 0xffffff24 │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x00571d94 │ │ │ │ ldr r0, [pc, #8] @ 2520b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrheq r9, [r8], #-152 @ 0xffffff68 │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x00589990 │ │ │ │ ldr r0, [pc, #4] @ 2520c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 98f55c │ │ │ │ + b 98f534 │ │ │ │ adcseq sp, r5, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 2521cc │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 7fc1c8 │ │ │ │ + bl 7fc1a0 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7fc1c8 │ │ │ │ + b 7fc1a0 │ │ │ │ umlaleq r9, r2, r4, sp │ │ │ │ ldr r0, [pc, #8] @ 2521e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsheq r4, [fp], #-100 @ 0xffffff9c │ │ │ │ + b 9925dc │ │ │ │ + subseq r4, fp, ip, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 2521f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r4, fp, r0, asr #22 │ │ │ │ + b 9925dc │ │ │ │ + subseq r4, fp, r8, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 252208 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r7, fp, r8, lsl #23 │ │ │ │ + b 9925dc │ │ │ │ + subseq r7, fp, r0, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 25221c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x005ba198 │ │ │ │ + b 9925dc │ │ │ │ + subseq sl, fp, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 252230 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq fp, fp, r8, ror #7 │ │ │ │ + b 9925dc │ │ │ │ + subseq fp, fp, r0, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 252244 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r6, ip, r4, lsr #22 │ │ │ │ + b 9925dc │ │ │ │ + ldrsheq r6, [ip], #-172 @ 0xffffff54 │ │ │ │ ldr r0, [pc, #8] @ 252258 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r7, ip, ip, asr #24 │ │ │ │ + b 9925dc │ │ │ │ + subseq r7, ip, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 25226c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsheq r8, [ip], #-88 @ 0xffffffa8 │ │ │ │ + b 9925dc │ │ │ │ + ldrsbeq r8, [ip], #-80 @ 0xffffffb0 │ │ │ │ ldr r0, [pc, #8] @ 252280 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq ip, ip, ip, asr sl │ │ │ │ + b 9925dc │ │ │ │ + subseq ip, ip, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2522b0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9adf30 │ │ │ │ + b 9adf08 │ │ │ │ adcseq sp, r5, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 2522c4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq ip, sp, ip, lsr #15 │ │ │ │ + b 9925dc │ │ │ │ + subseq ip, sp, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 2522d8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r1, lr, r8, ror pc │ │ │ │ + b 9925dc │ │ │ │ + subseq r1, lr, r0, asr pc │ │ │ │ ldr r0, [pc, #8] @ 2522ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsheq r2, [lr], #-140 @ 0xffffff74 │ │ │ │ + b 9925dc │ │ │ │ + ldrsbeq r2, [lr], #-132 @ 0xffffff7c │ │ │ │ ldr r0, [pc, #8] @ 252300 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - subseq r9, lr, r0, asr #19 │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x005e9998 │ │ │ │ ldr r0, [pc, #8] @ 252314 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq lr, r0, r0, ror sp │ │ │ │ + b 9925dc │ │ │ │ + rsbeq lr, r0, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 252328 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r0, r1, ip, lsr #24 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r0, r1, r4, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 25233c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r3, r1, r8, lsl #29 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r3, r1, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 252350 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r3, r1, ip, lsr #31 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r3, r1, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 252364 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r4, r1, r8, ror fp │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r4, r1, r0, asr fp │ │ │ │ ldr r0, [pc, #8] @ 252378 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r6, r1, ip, lsl #10 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r6, r1, r4, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25238c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r9, r1, ip, lsr r2 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r9, r1, r4, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 2523a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq sp, r1, r8, asr #8 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq sp, r1, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 2523b4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r1, r2, r8, ror r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r1, r2, r0, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 2523c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - strheq r8, [r2], #-12 @ │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x00628094 │ │ │ │ ldr r0, [pc, #8] @ 2523dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq sl, r2, r4, ror r6 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq sl, r2, ip, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 2523f0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - strheq sl, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + b 9925dc │ │ │ │ + rsbeq sl, r2, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 252404 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq fp, r2, ip, ror r9 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq fp, r2, r4, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 252418 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r3, r3, r4, lsl #21 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r3, r3, ip, asr sl │ │ │ │ ldr r0, [pc, #8] @ 25242c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x00636d90 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r6, r3, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 252440 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq fp, r3, r0, lsr r9 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq fp, r3, r8, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 252454 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r1, r4, r0, lsl fp │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r1, r4, r8, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 252468 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r6, r4, r0, lsr #28 │ │ │ │ + b 9925dc │ │ │ │ + strdeq r6, [r4], #-216 @ 0xffffff28 @ │ │ │ │ ldr r0, [pc, #8] @ 25247c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r6, r4, r0, lsl #31 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r6, r4, r8, asr pc │ │ │ │ ldr r0, [pc, #8] @ 252490 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq ip, r4, ip, lsl sl │ │ │ │ + b 9925dc │ │ │ │ + strdeq ip, [r4], #-148 @ 0xffffff6c @ │ │ │ │ ldr r0, [pc, #8] @ 2524a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x0065ab90 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq sl, r5, r8, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 2524b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq fp, r5, r8, lsl #3 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq fp, r5, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 2524cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq ip, r5, r0, asr #11 │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x0065c598 │ │ │ │ ldr r0, [pc, #8] @ 2524e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - strdeq ip, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + b 9925dc │ │ │ │ + ldrdeq ip, [r5], #-212 @ 0xffffff2c @ │ │ │ │ ldr r0, [pc, #8] @ 2524f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq ip, r5, ip, ror #28 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq ip, r5, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 252508 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq sp, r5, ip, lsl #3 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq sp, r5, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25251c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrdeq sp, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + b 9925dc │ │ │ │ + rsbeq sp, r5, r8, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 252530 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq lr, r5, r4, asr #5 │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x0065e29c │ │ │ │ ldr r0, [pc, #8] @ 252544 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r3, r6, r8, asr #3 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r3, r6, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 252558 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r3, r6, r4, lsl #15 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r3, r6, ip, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 25256c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x0066439c │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r4, r6, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 252580 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - strdeq r7, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + b 9925dc │ │ │ │ + ldrdeq r7, [r6], #-100 @ 0xffffff9c @ │ │ │ │ ldr r0, [pc, #8] @ 252594 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r8, r6, r0, lsr #1 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r8, r6, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 2525a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbeq r8, r6, r8, lsr #13 │ │ │ │ + b 9925dc │ │ │ │ + rsbeq r8, r6, r0, lsl #13 │ │ │ │ │ │ │ │ 002525ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 252660 │ │ │ │ @@ -7368,441 +7368,441 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 990cf4 │ │ │ │ + bl 990ccc │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 252674 │ │ │ │ ldr r3, [pc, #44] @ 252664 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 25265c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 8c037c │ │ │ │ + bl 8c0354 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r5, r8, asr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adcseq sp, r5, r4, asr #14 │ │ │ │ - rsbeq sp, r6, r8, ror #26 │ │ │ │ - addeq r4, r6, ip, lsr #24 │ │ │ │ + rsbeq sp, r6, r0, asr #26 │ │ │ │ + addeq r4, r6, ip, lsl #24 │ │ │ │ adceq r8, r5, r8, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 252688 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x0072039c │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 25269c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x00720398 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 2526b0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x00720394 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 2526c4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x00720390 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 2526d8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, lsl #7 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 2526ec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, lsl #7 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 252700 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, lsl #7 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 252714 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, lsl #7 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 252728 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, ror r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25273c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, ror r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 252750 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, ror r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 252764 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, ror r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 252778 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, ror #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 25278c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, ror #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 2527a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, ror #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 2527b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, ror #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 2527c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, asr r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 2527dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, asr r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 2527f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, asr r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 252804 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, asr r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 252818 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, asr #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 25282c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, asr #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 252840 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, asr #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 252854 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, asr #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 252868 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, lsr r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 25287c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, lsr r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 252890 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, lsr r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 2528a4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, lsr r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 2528b8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, lsr #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 2528cc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, lsr #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 2528e0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, lsr #6 │ │ │ │ + b 9925dc │ │ │ │ + ldrsheq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 2528f4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, lsr #6 │ │ │ │ + b 9925dc │ │ │ │ + ldrsheq r0, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ ldr r0, [pc, #8] @ 252908 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, lsl r3 │ │ │ │ + b 9925dc │ │ │ │ + ldrsheq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ ldr r0, [pc, #8] @ 25291c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, lsl r3 │ │ │ │ + b 9925dc │ │ │ │ + ldrsheq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #8] @ 252930 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, lsl r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 252944 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, lsl r3 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 252958 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, lsl #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25296c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, lsl #6 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 252980 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, lsl #6 │ │ │ │ + b 9925dc │ │ │ │ + ldrsbeq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 252994 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, lsl #6 │ │ │ │ + b 9925dc │ │ │ │ + ldrsbeq r0, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ ldr r0, [pc, #8] @ 2529a8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsheq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + b 9925dc │ │ │ │ + ldrsbeq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ ldr r0, [pc, #8] @ 2529bc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsheq r0, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + b 9925dc │ │ │ │ + ldrsbeq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #8] @ 2529d0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsheq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 2529e4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsheq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 2529f8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, ror #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 252a0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, ror #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 252a20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, ror #5 │ │ │ │ + b 9925dc │ │ │ │ + ldrheq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 252a34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, ror #5 │ │ │ │ + b 9925dc │ │ │ │ + ldrheq r0, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ ldr r0, [pc, #8] @ 252a48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsbeq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + b 9925dc │ │ │ │ + ldrheq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ ldr r0, [pc, #8] @ 252a5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsbeq r0, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + b 9925dc │ │ │ │ + ldrheq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #8] @ 252a70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsbeq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 252a84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsbeq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 252a98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, asr #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 252aac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, asr #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 252ac0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, asr #5 │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x0072029c │ │ │ │ ldr r0, [pc, #8] @ 252ad4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, asr #5 │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x00720298 │ │ │ │ ldr r0, [pc, #8] @ 252ae8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrheq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x00720294 │ │ │ │ ldr r0, [pc, #8] @ 252afc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrheq r0, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + b 9925dc │ │ │ │ + @ instruction: 0x00720290 │ │ │ │ ldr r0, [pc, #8] @ 252b10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrheq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 252b24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrheq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 252b38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, lsr #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 252b4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, lsr #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 252b60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, lsr #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 252b74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, lsr #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 252b88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x0072029c │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 252b9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x00720298 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 252bb0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x00720294 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 252bc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - @ instruction: 0x00720290 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 252bd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, lsl #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 252bec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, lsl #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 252c00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, lsl #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 252c14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, lsl #5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 252c28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, ror r2 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 252c3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, ror r2 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 252c50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, ror r2 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 252c64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, ror r2 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 252c78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, ror #4 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 252c8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r8, ror #4 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 252ca0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r4, ror #4 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 252cb4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, r0, ror #4 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 252cc8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r0, r2, ip, asr r2 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r0, r2, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 252e20 │ │ │ │ ldr r2, [pc, #316] @ 252e24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -7920,15 +7920,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 98a460 │ │ │ │ + b 98a438 │ │ │ │ bl 249e18 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 252e84 │ │ │ │ mov r1, r4 │ │ │ │ b 252e6c │ │ │ │ @@ -7945,61 +7945,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 252f38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00b5f6b8 │ │ │ │ - addseq r5, r5, r8, lsr r7 │ │ │ │ - addeq lr, r8, r0, asr #2 │ │ │ │ - addeq lr, r8, ip, ror #2 │ │ │ │ addseq r5, r5, r8, lsl r7 │ │ │ │ addeq lr, r8, r0, lsr #2 │ │ │ │ - addeq lr, r8, r0, lsr r1 │ │ │ │ + addeq lr, r8, ip, asr #2 │ │ │ │ + @ instruction: 0x009556f8 │ │ │ │ + addeq lr, r8, r0, lsl #2 │ │ │ │ + addeq lr, r8, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 252f70 │ │ │ │ ldr r1, [pc, #28] @ 252f74 │ │ │ │ ldr r0, [pc, #28] @ 252f78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9d7550 │ │ │ │ + bl 9d7530 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99f1fc │ │ │ │ - rsbseq ip, r4, ip, lsl #7 │ │ │ │ - @ instruction: 0x0074bb9c │ │ │ │ - rsbseq fp, r4, r8, lsl ip │ │ │ │ + b 99f1d4 │ │ │ │ + rsbseq ip, r4, r4, ror #6 │ │ │ │ + rsbseq fp, r4, r4, ror fp │ │ │ │ + ldrsheq fp, [r4], #-176 @ 0xffffff50 @ │ │ │ │ ldr r0, [pc, #8] @ 252f8c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 98f55c │ │ │ │ + b 98f534 │ │ │ │ adcseq pc, r5, r8, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 252fa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - ldrsbeq r9, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + b 9925dc │ │ │ │ + ldrheq r9, [r5], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 2530a4 │ │ │ │ ldr r3, [pc, #232] @ 2530a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 2530ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ ldr r0, [pc, #200] @ 2530b0 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -8030,29 +8030,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 988064 │ │ │ │ + bl 98803c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 25300c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 2530bc │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 253010 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r5, r0, ror #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00b5f7dc │ │ │ │ - addeq r0, r9, r4, asr #3 │ │ │ │ + addeq r0, r9, r4, lsr #3 │ │ │ │ adcseq pc, r5, r8, lsl #15 │ │ │ │ strdeq r7, [r5], r0 @ │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 2530ec │ │ │ │ ldr r2, [pc, #36] @ 2530f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -8060,35 +8060,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ adcseq pc, r5, ip, asr #14 │ │ │ │ - rsbseq r3, r6, r4, asr #6 │ │ │ │ + rsbseq r3, r6, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 253104 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 98f55c │ │ │ │ + b 98f534 │ │ │ │ adcseq pc, r5, r4, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 253118 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r8, r7, ip, lsr r5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r8, r7, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25312c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r8, r7, r8, lsr r5 │ │ │ │ + b 9925dc │ │ │ │ + rsbseq r8, r7, r0, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 253140 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 992604 │ │ │ │ - rsbseq r8, r7, r4, ror #17 │ │ │ │ + b 9925dc │ │ │ │ + ldrheq r8, [r7], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 00253144 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -8267,15 +8267,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 75ca4c │ │ │ │ + bl 75ca24 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ umlalseq r8, r2, r8, sl │ │ │ │ │ │ │ │ @@ -8338,24 +8338,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 253588 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2534dc │ │ │ │ ldr r0, [pc, #392] @ 2536b8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 761a78 │ │ │ │ + bl 761a50 │ │ │ │ ldr r2, [pc, #372] @ 2536bc │ │ │ │ ldr r3, [pc, #344] @ 2536a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -8441,23 +8441,23 @@ │ │ │ │ b 253528 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r5, r0, ror #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a576bc │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ adcseq r8, r2, r4, ror #19 │ │ │ │ - rsbseq r4, r8, r0, asr r1 │ │ │ │ + rsbseq r4, r8, r0, lsr r1 │ │ │ │ adcseq r8, r2, r4, asr #18 │ │ │ │ ldrdeq r7, [r5], r4 @ │ │ │ │ @ instruction: 0x00b288bc │ │ │ │ - ldrdeq r7, [r2], ip │ │ │ │ + strheq r7, [r2], ip │ │ │ │ adcseq r8, r2, ip, ror #16 │ │ │ │ - rsbseq ip, pc, r4, lsl #1 │ │ │ │ + rsbseq ip, pc, r4, rrx │ │ │ │ adcseq r8, r2, r0, lsr #16 │ │ │ │ - rsbseq r3, r8, r0, lsr #31 │ │ │ │ + rsbseq r3, r8, r0, lsl #31 │ │ │ │ │ │ │ │ 002536d8 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 2537c8 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 2537a0 │ │ │ │ @@ -8501,39 +8501,39 @@ │ │ │ │ bls 253794 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 2537a4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 762590 │ │ │ │ - b 762590 │ │ │ │ + b 762568 │ │ │ │ + b 762568 │ │ │ │ ldr r0, [pc, #48] @ 2537dc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75ca4c │ │ │ │ + b 75ca24 │ │ │ │ mov r0, #22 │ │ │ │ b 25374c │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 25374c │ │ │ │ adceq r7, r5, r8, lsr r4 │ │ │ │ adcseq r8, r2, r0, ror r7 │ │ │ │ - @ instruction: 0x008946b2 │ │ │ │ + umulleq r4, r9, r2, r6 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ adcseq r8, r2, r4, lsl #14 │ │ │ │ - rsbseq r3, r8, r8, lsl #29 │ │ │ │ + rsbseq r3, r8, r8, ror #28 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 253800 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addseq r9, r6, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 253950 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -8568,15 +8568,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 24adfc │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bd50 │ │ │ │ + bl 74bd28 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 24afe8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 253904 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -8590,15 +8590,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -8611,22 +8611,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 253970 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adcseq r8, r2, r0, ror #14 │ │ │ │ - strdeq r8, [r3], r4 │ │ │ │ - addeq r8, r3, ip, asr #11 │ │ │ │ - addeq r4, r9, r0, ror #10 │ │ │ │ - rsbseq r3, r8, r4, lsl #27 │ │ │ │ - rsbseq r3, r8, ip, asr #26 │ │ │ │ - addeq r4, r9, r4, lsl #10 │ │ │ │ - ldrsheq r3, [r8], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r3, r8, r8, lsl #26 │ │ │ │ + ldrdeq r8, [r3], r4 │ │ │ │ + addeq r8, r3, ip, lsr #11 │ │ │ │ + addeq r4, r9, r0, asr #10 │ │ │ │ + rsbseq r3, r8, r4, ror #26 │ │ │ │ + rsbseq r3, r8, ip, lsr #26 │ │ │ │ + addeq r4, r9, r4, ror #9 │ │ │ │ + ldrsbeq r3, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r3, r8, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 2539f8 │ │ │ │ ldr r2, [pc, #108] @ 2539fc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8639,19 +8639,19 @@ │ │ │ │ bl 256038 │ │ │ │ ldr r0, [r4, #620] @ 0x26c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2539c0 │ │ │ │ mov r1, #1 │ │ │ │ bl 2485ac │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9a9198 │ │ │ │ + bl 9a9170 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 98f5b4 │ │ │ │ + bl 98f58c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 990010 │ │ │ │ + bl 98ffe8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 248ae0 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 248ae0 │ │ │ │ @@ -8660,33 +8660,33 @@ │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ ldr r6, [pc, #144] @ 253ab4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 253a70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #112] @ 253ab8 │ │ │ │ ldr r2, [pc, #112] @ 253abc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 253a9c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -8699,17 +8699,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 5373f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 537ee4 │ │ │ │ - addeq sp, r0, r8, lsl sl │ │ │ │ - strdeq r4, [r9], r8 │ │ │ │ - rsbseq r3, r8, ip, lsr ip │ │ │ │ + strdeq sp, [r0], r8 │ │ │ │ + ldrdeq r4, [r9], r8 │ │ │ │ + rsbseq r3, r8, ip, lsl ip │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 253be8 │ │ │ │ @@ -8719,35 +8719,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 253bec │ │ │ │ ldr r1, [pc, #248] @ 253bf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #228] @ 253bf4 │ │ │ │ ldr r1, [pc, #228] @ 253bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #196] @ 253bfc │ │ │ │ ldr r1, [pc, #196] @ 253c00 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #164] @ 253c04 │ │ │ │ ldr r3, [pc, #164] @ 253c08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 253c0c │ │ │ │ @@ -8776,21 +8776,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r4, r9, r0, ror #6 │ │ │ │ - ldrheq r3, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - addeq r1, r2, ip, ror r0 │ │ │ │ - ldrheq r3, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r3, r8, ip, asr #23 │ │ │ │ - ldrheq r3, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - addeq r1, r1, r0, ror sp │ │ │ │ + addeq r4, r9, r0, asr #6 │ │ │ │ + @ instruction: 0x00783b94 │ │ │ │ + addeq r1, r2, ip, asr r0 │ │ │ │ + @ instruction: 0x00783b94 │ │ │ │ + rsbseq r3, r8, ip, lsr #23 │ │ │ │ + @ instruction: 0x00783b90 │ │ │ │ + addeq r1, r1, r0, asr sp │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @@ -8803,54 +8803,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 253d74 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ bl 323c7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 253d78 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75f3a0 │ │ │ │ + bl 75f378 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #608] @ 0x260 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ bl 2487d4 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 2487d4 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 98ff08 │ │ │ │ + bl 98fee0 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9a9184 │ │ │ │ + bl 9a915c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #640]! @ 0x280 │ │ │ │ str r3, [r4, #644] @ 0x284 │ │ │ │ mov r3, r4 │ │ │ │ @@ -8873,17 +8873,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 29b248 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29b250 │ │ │ │ - addeq r4, r9, r4, lsl #4 │ │ │ │ - rsbseq r3, r8, r0, lsr #21 │ │ │ │ - addeq r1, r1, r0, ror ip │ │ │ │ + addeq r4, r9, r4, ror #3 │ │ │ │ + rsbseq r3, r8, r0, lsl #21 │ │ │ │ + addeq r1, r1, r0, asr ip │ │ │ │ adceq r6, r5, r0, lsl #29 │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #60] @ 253dd4 │ │ │ │ @@ -8896,15 +8896,15 @@ │ │ │ │ bne 253dcc │ │ │ │ mov r0, r4 │ │ │ │ bl 323de0 │ │ │ │ mov r0, r4 │ │ │ │ bl 25586c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 72cf28 │ │ │ │ + b 72cf00 │ │ │ │ bl 29b264 │ │ │ │ b 253db0 │ │ │ │ adceq r6, r5, r4, lsl #27 │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -8935,18 +8935,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 537468 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 253ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 9a012c │ │ │ │ + bl 9a0104 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 253e0c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 253eac │ │ │ │ mov r0, r4 │ │ │ │ @@ -8954,19 +8954,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9a0134 │ │ │ │ + bl 9a010c │ │ │ │ b 253e0c │ │ │ │ adceq r6, r5, r8, lsr #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq r3, r8, r4, lsr #17 │ │ │ │ + rsbseq r3, r8, r4, lsl #17 │ │ │ │ │ │ │ │ 00253ec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 253f5c │ │ │ │ @@ -9030,29 +9030,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr ip, [pc, #160] @ 254074 │ │ │ │ ldr r2, [pc, #160] @ 254078 │ │ │ │ ldr r1, [pc, #160] @ 25407c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, r5 │ │ │ │ beq 254050 │ │ │ │ ldr r2, [pc, #108] @ 254080 │ │ │ │ ldr r3, [pc, #88] @ 254070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -9065,25 +9065,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 9975a8 │ │ │ │ + bl 997580 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r5, r4, ror fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r9, r8, ror #28 │ │ │ │ - rsbseq r3, r8, r8, asr #13 │ │ │ │ - umulleq r0, r2, r0, fp │ │ │ │ + addeq r3, r9, r8, asr #28 │ │ │ │ + rsbseq r3, r8, r8, lsr #13 │ │ │ │ + addeq r0, r2, r0, ror fp │ │ │ │ adceq r6, r5, r8, lsl #22 │ │ │ │ │ │ │ │ 00254084 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9107,25 +9107,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537ba4 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 537c48 │ │ │ │ - rsbseq r3, r8, ip, asr r5 │ │ │ │ + rsbseq r3, r8, ip, lsr r5 │ │ │ │ │ │ │ │ 002540f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -9174,16 +9174,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 25431c │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74d830 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d808 │ │ │ │ ldr r3, [pc, #296] @ 254320 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 254248 │ │ │ │ ldr r2, [pc, #276] @ 254324 │ │ │ │ @@ -9221,22 +9221,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 254334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 254208 │ │ │ │ ldr r2, [pc, #104] @ 254338 │ │ │ │ ldr r3, [pc, #60] @ 254310 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -9244,64 +9244,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 254304 │ │ │ │ ldr r0, [pc, #72] @ 25433c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - umulleq r3, r9, ip, ip │ │ │ │ + addeq r3, r9, ip, ror ip │ │ │ │ adceq r6, r5, r4, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r3, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - addeq r0, r2, r8, lsr #19 │ │ │ │ + ldrheq r3, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r0, r2, r8, lsl #19 │ │ │ │ adceq r6, r5, r8, lsr #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r6, r5, ip, lsl #18 │ │ │ │ andeq r4, r0, r4, ror #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r3, r8, ip, asr r4 │ │ │ │ + rsbseq r3, r8, ip, lsr r4 │ │ │ │ adceq r6, r5, ip, asr #16 │ │ │ │ - rsbseq r3, r8, r0, asr #8 │ │ │ │ + rsbseq r3, r8, r0, lsr #8 │ │ │ │ │ │ │ │ 00254340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 254444 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754ae0 │ │ │ │ + bl 754ab8 │ │ │ │ ldr r2, [pc, #216] @ 254448 │ │ │ │ ldr r1, [pc, #216] @ 25444c │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25440c │ │ │ │ cmp r4, #0 │ │ │ │ beq 254428 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7542c8 │ │ │ │ + bl 7542a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2543e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754ac0 │ │ │ │ + bl 754a98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2543e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -9327,29 +9327,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 254458 │ │ │ │ ldr r0, [pc, #40] @ 25445c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r3, r9, r0, ror #21 │ │ │ │ - rsbseq r3, r8, r4, ror r3 │ │ │ │ - addeq r1, r1, r8, lsr r5 │ │ │ │ - rsbseq r3, r8, r0, lsr #4 │ │ │ │ - rsbseq r3, r8, ip, lsr #6 │ │ │ │ - rsbseq r3, r8, r4, lsl #4 │ │ │ │ - rsbseq r3, r8, r4, lsr #6 │ │ │ │ + addeq r3, r9, r0, asr #21 │ │ │ │ + rsbseq r3, r8, r4, asr r3 │ │ │ │ + addeq r1, r1, r8, lsl r5 │ │ │ │ + rsbseq r3, r8, r0, lsl #4 │ │ │ │ + rsbseq r3, r8, ip, lsl #6 │ │ │ │ + rsbseq r3, r8, r4, ror #3 │ │ │ │ + rsbseq r3, r8, r4, lsl #6 │ │ │ │ │ │ │ │ 00254460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72ce5c │ │ │ │ + bl 72ce34 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 254490 │ │ │ │ mov r0, r5 │ │ │ │ bl 255708 │ │ │ │ mov r0, r5 │ │ │ │ bl 323d08 │ │ │ │ mov r0, r4 │ │ │ │ @@ -9365,32 +9365,32 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 323de0 │ │ │ │ mov r0, r4 │ │ │ │ bl 25586c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 72cf28 │ │ │ │ + b 72cf00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #312] @ 25462c │ │ │ │ ldr r2, [pc, #312] @ 254630 │ │ │ │ ldr r1, [pc, #312] @ 254634 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 248f90 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2545b0 │ │ │ │ @@ -9453,46 +9453,46 @@ │ │ │ │ b 254568 │ │ │ │ ldr r1, [pc, #56] @ 254654 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 249284 │ │ │ │ b 25455c │ │ │ │ - strdeq r3, [r9], r0 │ │ │ │ - rsbseq r3, r8, ip, lsl #3 │ │ │ │ - addeq ip, r0, r0, lsr pc │ │ │ │ - @ instruction: 0x00783298 │ │ │ │ - rsbseq r3, r8, r0, lsr #5 │ │ │ │ - @ instruction: 0x0078329c │ │ │ │ + ldrdeq r3, [r9], r0 │ │ │ │ + rsbseq r3, r8, ip, ror #2 │ │ │ │ + addeq ip, r0, r0, lsl pc │ │ │ │ + rsbseq r3, r8, r8, ror r2 │ │ │ │ + rsbseq r3, r8, r0, lsl #5 │ │ │ │ + rsbseq r3, r8, ip, ror r2 │ │ │ │ + rsbseq r3, r8, r4, ror #3 │ │ │ │ + ldrsbeq r3, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ rsbseq r3, r8, r4, lsl #4 │ │ │ │ - ldrsheq r3, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r3, r8, r4, lsr #4 │ │ │ │ - ldrsheq r3, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r3, [r8], #-16 @ │ │ │ │ + ldrsbeq r3, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrheq r3, [r8], #-16 @ │ │ │ │ │ │ │ │ 00254658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #2164] @ 254ef8 │ │ │ │ ldr r2, [pc, #2164] @ 254efc │ │ │ │ ldr r1, [pc, #2164] @ 254f00 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -9687,15 +9687,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 254a10 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 2547c0 │ │ │ │ ldr r3, [pc, #1316] @ 254f10 │ │ │ │ ldr ip, [pc, #1316] @ 254f14 │ │ │ │ @@ -9703,15 +9703,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -9750,15 +9750,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -9800,15 +9800,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 248ae0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 254e10 │ │ │ │ @@ -9819,15 +9819,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 254ad0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 254f28 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 254f2c │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -9836,15 +9836,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 254a10 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 254850 │ │ │ │ ldr r3, [pc, #752] @ 254f34 │ │ │ │ @@ -9853,15 +9853,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 254a10 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 254870 │ │ │ │ ldr r3, [pc, #696] @ 254f40 │ │ │ │ @@ -9870,15 +9870,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 254a10 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -9907,15 +9907,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 254b94 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 254890 │ │ │ │ ldr r3, [pc, #504] @ 254f58 │ │ │ │ @@ -9924,15 +9924,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 254a10 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 2548b0 │ │ │ │ ldr r3, [pc, #448] @ 254f64 │ │ │ │ @@ -9941,15 +9941,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 254a10 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 2548d0 │ │ │ │ ldr r3, [pc, #392] @ 254f70 │ │ │ │ @@ -9958,15 +9958,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 254a10 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 254e5c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 254a94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -9976,15 +9976,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 254ad0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 254ad0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -9993,15 +9993,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 254ad0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 254cb0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -10018,47 +10018,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 254b48 │ │ │ │ - addeq r3, r9, r0, ror #16 │ │ │ │ - ldrsheq r2, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - addeq ip, r0, r8, lsr #27 │ │ │ │ - addeq r3, r9, r8, lsr r5 │ │ │ │ - rsbseq r3, r8, r4, lsl #2 │ │ │ │ - rsbseq r2, r8, r4, lsr #27 │ │ │ │ - strdeq r3, [r9], r8 │ │ │ │ + addeq r3, r9, r0, asr #16 │ │ │ │ + ldrsbeq r2, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + addeq ip, r0, r8, lsl #27 │ │ │ │ + addeq r3, r9, r8, lsl r5 │ │ │ │ + rsbseq r3, r8, r4, ror #1 │ │ │ │ + rsbseq r2, r8, r4, lsl #27 │ │ │ │ + ldrdeq r3, [r9], r8 │ │ │ │ + rsbseq r2, r8, ip, lsr #28 │ │ │ │ + rsbseq r2, r8, r8, asr #26 │ │ │ │ + addeq r3, r9, ip, asr r3 │ │ │ │ + rsbseq r2, r8, ip, ror lr │ │ │ │ + rsbseq r2, r8, ip, asr #23 │ │ │ │ + addeq r3, r9, r4, asr #5 │ │ │ │ rsbseq r2, r8, ip, asr #28 │ │ │ │ - rsbseq r2, r8, r8, ror #26 │ │ │ │ - addeq r3, r9, ip, ror r3 │ │ │ │ - @ instruction: 0x00782e9c │ │ │ │ - rsbseq r2, r8, ip, ror #23 │ │ │ │ - addeq r3, r9, r4, ror #5 │ │ │ │ - rsbseq r2, r8, ip, ror #28 │ │ │ │ - rsbseq r2, r8, r0, asr fp │ │ │ │ - umulleq r3, r9, ip, r2 │ │ │ │ - rsbseq r2, r8, r0, asr #24 │ │ │ │ - rsbseq r2, r8, r0, lsl fp │ │ │ │ - addeq r3, r9, r8, asr r2 │ │ │ │ - rsbseq r2, r8, r8, lsr ip │ │ │ │ - rsbseq r2, r8, ip, asr #21 │ │ │ │ - ldrdeq r3, [r9], r0 │ │ │ │ - @ instruction: 0x00782c98 │ │ │ │ - rsbseq r2, r8, r4, asr #20 │ │ │ │ - addeq r3, r9, r0, lsl #3 │ │ │ │ - @ instruction: 0x00782b9c │ │ │ │ - ldrsheq r2, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - addeq r3, r9, ip, lsr r1 │ │ │ │ - @ instruction: 0x00782b90 │ │ │ │ - ldrheq r2, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - strdeq r3, [r9], r8 │ │ │ │ - rsbseq r2, r8, r4, lsl #23 │ │ │ │ - rsbseq r2, r8, ip, ror #18 │ │ │ │ + rsbseq r2, r8, r0, lsr fp │ │ │ │ + addeq r3, r9, ip, ror r2 │ │ │ │ + rsbseq r2, r8, r0, lsr #24 │ │ │ │ + ldrsheq r2, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r3, r9, r8, lsr r2 │ │ │ │ + rsbseq r2, r8, r8, lsl ip │ │ │ │ + rsbseq r2, r8, ip, lsr #21 │ │ │ │ + @ instruction: 0x008931b0 │ │ │ │ + rsbseq r2, r8, r8, ror ip │ │ │ │ + rsbseq r2, r8, r4, lsr #20 │ │ │ │ + addeq r3, r9, r0, ror #2 │ │ │ │ + rsbseq r2, r8, ip, ror fp │ │ │ │ + ldrsbeq r2, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r3, r9, ip, lsl r1 │ │ │ │ + rsbseq r2, r8, r0, ror fp │ │ │ │ + @ instruction: 0x00782990 │ │ │ │ + ldrdeq r3, [r9], r8 │ │ │ │ + rsbseq r2, r8, r4, ror #22 │ │ │ │ + rsbseq r2, r8, ip, asr #18 │ │ │ │ │ │ │ │ 00254f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -10068,25 +10068,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #860] @ 255320 │ │ │ │ ldr r2, [pc, #860] @ 255324 │ │ │ │ ldr r1, [pc, #860] @ 255328 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r7, [pc, #832] @ 25532c │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 2550ac │ │ │ │ @@ -10115,27 +10115,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 25500c │ │ │ │ ldr r3, [pc, #708] @ 255330 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #692] @ 255334 │ │ │ │ ldr ip, [pc, #692] @ 255338 │ │ │ │ ldr r1, [pc, #692] @ 25533c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 255340 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2551b0 │ │ │ │ ldr r9, [pc, #656] @ 255344 │ │ │ │ ldr r3, [pc, #656] @ 255348 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -10148,21 +10148,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 255298 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25524c │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r1, [pc, #584] @ 25534c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ cmp r4, #2 │ │ │ │ beq 25515c │ │ │ │ cmp r4, #3 │ │ │ │ beq 25520c │ │ │ │ cmp r4, #4 │ │ │ │ beq 2551f0 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -10181,27 +10181,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 255140 │ │ │ │ ldr r3, [pc, #480] @ 255350 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #460] @ 255354 │ │ │ │ ldr ip, [pc, #460] @ 255358 │ │ │ │ ldr r1, [pc, #460] @ 25535c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 255360 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 255364 │ │ │ │ ldr r3, [pc, #348] @ 25531c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -10238,91 +10238,91 @@ │ │ │ │ bne 2550cc │ │ │ │ b 25514c │ │ │ │ ldr r3, [pc, #252] @ 255350 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #252] @ 255368 │ │ │ │ ldr ip, [pc, #252] @ 25536c │ │ │ │ ldr r1, [pc, #252] @ 255370 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 255374 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2551b0 │ │ │ │ ldr r3, [pc, #144] @ 255330 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #196] @ 255378 │ │ │ │ ldr ip, [pc, #196] @ 25537c │ │ │ │ ldr r1, [pc, #196] @ 255380 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 255384 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2551b0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #148] @ 255388 │ │ │ │ ldr r2, [pc, #148] @ 25538c │ │ │ │ ldr r1, [pc, #148] @ 255390 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ b 255140 │ │ │ │ adceq r5, r5, r4, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r9, r0, lsr #30 │ │ │ │ - ldrheq r2, [r8], #-108 @ 0xffffff94 @ │ │ │ │ - addeq ip, r0, ip, asr r4 │ │ │ │ + addeq r2, r9, r0, lsl #30 │ │ │ │ + @ instruction: 0x0078269c │ │ │ │ + addeq ip, r0, ip, lsr r4 │ │ │ │ adceq r5, r5, ip, lsr #22 │ │ │ │ muleq r0, r4, ip │ │ │ │ - addeq r2, r9, r0, ror #28 │ │ │ │ - rsbseq r2, r8, r0, ror sl │ │ │ │ - ldrsbeq r2, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r2, r9, r0, asr #28 │ │ │ │ + rsbseq r2, r8, r0, asr sl │ │ │ │ + ldrheq r2, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - addeq r2, r9, r4, lsr lr │ │ │ │ - ldrsbeq r2, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ - addeq ip, r0, r4, lsr r3 │ │ │ │ + addeq r2, r9, r4, lsl lr │ │ │ │ + ldrheq r2, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq ip, r0, r4, lsl r3 │ │ │ │ andeq r1, r0, r0, lsl sp │ │ │ │ - addeq r2, r9, ip, asr sp │ │ │ │ - rsbseq r2, r8, r8, lsl #20 │ │ │ │ - rsbseq r2, r8, r8, asr #11 │ │ │ │ + addeq r2, r9, ip, lsr sp │ │ │ │ + rsbseq r2, r8, r8, ror #19 │ │ │ │ + rsbseq r2, r8, r8, lsr #11 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ adceq r5, r5, r0, ror #18 │ │ │ │ - addeq r2, r9, r4, ror ip │ │ │ │ - ldrsheq r2, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r2, r8, r4, ror #9 │ │ │ │ + addeq r2, r9, r4, asr ip │ │ │ │ + ldrsbeq r2, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, r8, r4, asr #9 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - addeq r2, r9, ip, lsr #24 │ │ │ │ - rsbseq r2, r8, r0, lsl #17 │ │ │ │ - @ instruction: 0x0078249c │ │ │ │ + addeq r2, r9, ip, lsl #24 │ │ │ │ + rsbseq r2, r8, r0, ror #16 │ │ │ │ + rsbseq r2, r8, ip, ror r4 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - strdeq r2, [r9], r0 │ │ │ │ - rsbseq r2, r8, ip, lsl #7 │ │ │ │ - addeq ip, r0, r0, lsr r1 │ │ │ │ + ldrdeq r2, [r9], r0 │ │ │ │ + rsbseq r2, r8, ip, ror #6 │ │ │ │ + addeq ip, r0, r0, lsl r1 │ │ │ │ │ │ │ │ 00255394 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -10397,15 +10397,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 255510 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 255514 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -10415,42 +10415,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 255520 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 255524 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2554b8 │ │ │ │ bl 24b310 │ │ │ │ - addeq r2, r9, ip, asr #20 │ │ │ │ - rsbseq r2, r8, r8, asr #14 │ │ │ │ - ldrheq r2, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r2, r9, ip, lsr #20 │ │ │ │ + rsbseq r2, r8, r8, lsr #14 │ │ │ │ + @ instruction: 0x0078229c │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - addeq r2, r9, r0, lsl #20 │ │ │ │ - rsbseq r2, r8, ip, asr r7 │ │ │ │ - rsbseq r2, r8, r4, ror r2 │ │ │ │ + addeq r2, r9, r0, ror #19 │ │ │ │ + rsbseq r2, r8, ip, lsr r7 │ │ │ │ + rsbseq r2, r8, r4, asr r2 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 25554c │ │ │ │ ldr r2, [pc, #28] @ 255550 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 255554 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r5, r5, ip, ror #11 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r2, r8, r4, asr r7 │ │ │ │ + rsbseq r2, r8, r4, lsr r7 │ │ │ │ ldr r1, [pc, #8] @ 255568 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98fa50 │ │ │ │ - rsbseq r2, r8, r8, lsr r7 │ │ │ │ + b 98fa28 │ │ │ │ + rsbseq r2, r8, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 2555e8 │ │ │ │ ldr r2, [pc, #100] @ 2555ec │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10470,40 +10470,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 537974 │ │ │ │ umlaleq r5, r5, r8, r5 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0078209c │ │ │ │ + rsbseq r2, r8, ip, ror r0 │ │ │ │ │ │ │ │ 002555f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 255638 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 98ff08 │ │ │ │ + bl 98fee0 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 98ff08 │ │ │ │ + bl 98fee0 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 98ff08 │ │ │ │ + b 98fee0 │ │ │ │ adcseq r6, r2, r4, ror r9 │ │ │ │ │ │ │ │ 0025563c : │ │ │ │ ldr r3, [pc, #40] @ 25566c │ │ │ │ ldr r2, [pc, #40] @ 255670 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -10514,26 +10514,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ ldrdeq r5, [r5], r8 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adcseq r6, r2, r8, lsr #18 │ │ │ │ - rsbseq r1, r8, r0, ror #31 │ │ │ │ + rsbseq r1, r8, r0, asr #31 │ │ │ │ │ │ │ │ 0025567c : │ │ │ │ ldr r0, [pc, #20] @ 255698 │ │ │ │ ldr r1, [pc, #20] @ 25569c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 98fa50 │ │ │ │ + b 98fa28 │ │ │ │ @ instruction: 0x00b268fc │ │ │ │ - ldrheq r1, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x00781f94 │ │ │ │ │ │ │ │ 002556a0 : │ │ │ │ ldr r3, [pc, #68] @ 2556ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2556dc │ │ │ │ @@ -10587,15 +10587,15 @@ │ │ │ │ bne 255818 │ │ │ │ ldr r5, [pc, #220] @ 255848 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #632] @ 0x278 │ │ │ │ str r6, [r4, #636] @ 0x27c │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 25584c │ │ │ │ add r4, r4, #632 @ 0x278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -10637,24 +10637,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ strdeq r5, [r5], ip @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adcseq r6, r2, r8, asr #16 │ │ │ │ - rsbseq r2, r8, ip, asr r5 │ │ │ │ + rsbseq r2, r8, ip, lsr r5 │ │ │ │ umlaleq sl, r5, r4, r8 │ │ │ │ @ instruction: 0x00b267f4 │ │ │ │ adceq sl, r5, ip, asr #16 │ │ │ │ - addeq r2, r9, ip, ror r7 │ │ │ │ - rsbseq r1, r8, ip, lsr lr │ │ │ │ - ldrheq r2, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - addeq r2, r9, r4, asr r7 │ │ │ │ - rsbseq r1, r8, r4, lsl lr │ │ │ │ - ldrheq r2, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r2, r9, ip, asr r7 │ │ │ │ + rsbseq r1, r8, ip, lsl lr │ │ │ │ + @ instruction: 0x00782490 │ │ │ │ + addeq r2, r9, r4, lsr r7 │ │ │ │ + ldrsheq r1, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00782490 │ │ │ │ │ │ │ │ 0025586c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 255924 │ │ │ │ @@ -10698,15 +10698,15 @@ │ │ │ │ b 2558d4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 255558 │ │ │ │ umlaleq r5, r5, r8, r2 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adcseq r6, r2, r4, ror #13 │ │ │ │ - ldrsheq r2, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsbeq r2, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ adcseq r6, r2, r0, lsr #13 │ │ │ │ strdeq sl, [r5], r4 @ │ │ │ │ │ │ │ │ 0025593c : │ │ │ │ ldr r3, [pc, #60] @ 255980 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10784,41 +10784,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 255ad8 │ │ │ │ bl 25556c │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 255aa8 │ │ │ │ ldr r3, [pc, #96] @ 255adc │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 255ae0 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 255a74 │ │ │ │ b 2559f8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r5, r8, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r5, r5, ip, lsr r1 │ │ │ │ adceq r5, r5, ip, lsl r1 │ │ │ │ adcseq r6, r2, r0, lsr r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbseq r1, r8, r8, lsr #23 │ │ │ │ + rsbseq r1, r8, r8, lsl #23 │ │ │ │ │ │ │ │ 00255ae4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -10837,15 +10837,15 @@ │ │ │ │ │ │ │ │ 00255b28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 255d2c │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 255d30 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 255d00 │ │ │ │ @@ -10888,15 +10888,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 255bd4 │ │ │ │ ldr r3, [pc, #324] @ 255d44 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [pc, #308] @ 255d48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 255c34 │ │ │ │ b 255c64 │ │ │ │ @@ -10937,16 +10937,16 @@ │ │ │ │ bgt 255c90 │ │ │ │ ldr r0, [pc, #152] @ 255d54 │ │ │ │ ldr r1, [pc, #152] @ 255d58 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98fa50 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 98fa28 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -10965,33 +10965,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldrdeq r4, [r5], r0 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ @ instruction: 0x00b263dc │ │ │ │ - @ instruction: 0x00781a94 │ │ │ │ + rsbseq r1, r8, r4, ror sl │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ adcseq r6, r2, r0, lsl #7 │ │ │ │ strdeq sl, [r5], r0 @ │ │ │ │ adcseq r6, r2, r8, lsl r3 │ │ │ │ - ldrheq r1, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x00781994 │ │ │ │ adcseq r6, r2, r4, asr #5 │ │ │ │ - rsbseq r1, r8, ip, ror r9 │ │ │ │ - addeq r2, r9, ip, ror #4 │ │ │ │ - rsbseq r1, r8, r8, ror #31 │ │ │ │ - rsbseq r1, r8, r8, lsr #18 │ │ │ │ + rsbseq r1, r8, ip, asr r9 │ │ │ │ + addeq r2, r9, ip, asr #4 │ │ │ │ + rsbseq r1, r8, r8, asr #31 │ │ │ │ + rsbseq r1, r8, r8, lsl #18 │ │ │ │ │ │ │ │ 00255d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 255e08 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 255e0c │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -11012,37 +11012,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 9900bc │ │ │ │ + bl 990094 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 98fa50 │ │ │ │ + b 98fa28 │ │ │ │ andeq r0, r0, r8 │ │ │ │ umlaleq r4, r5, r0, sp │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ @ instruction: 0x00b261b8 │ │ │ │ - rsbseq r1, r8, r0, ror r8 │ │ │ │ + rsbseq r1, r8, r0, asr r8 │ │ │ │ │ │ │ │ 00255e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 255f04 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r5, [pc, #188] @ 255f08 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11086,30 +11086,30 @@ │ │ │ │ bne 255ed4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 255ea0 │ │ │ │ adceq r4, r5, r8, ror #25 │ │ │ │ adcseq r6, r2, r8, lsr r1 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r1, r8, r4, lsl lr │ │ │ │ + ldrsheq r1, [r8], #-212 @ 0xffffff2c @ │ │ │ │ ldrsbeq r6, [r2], r8 @ │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbseq r1, r8, ip, ror #14 │ │ │ │ + rsbseq r1, r8, ip, asr #14 │ │ │ │ │ │ │ │ 00255f20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 255fdc │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r5, [pc, #144] @ 255fe0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11137,20 +11137,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 255fa0 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 99006c │ │ │ │ + bl 990044 │ │ │ │ b 255fa0 │ │ │ │ adceq r4, r5, r4, ror #23 │ │ │ │ adcseq r6, r2, r4, lsr r0 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r1, r8, r0, lsl sp │ │ │ │ + ldrsheq r1, [r8], #-192 @ 0xffffff40 @ │ │ │ │ @ instruction: 0x00b25fd8 │ │ │ │ │ │ │ │ 00255ff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11225,15 +11225,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2561a0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -11242,30 +11242,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2560e8 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2560f8 │ │ │ │ ldr r1, [pc, #108] @ 2561ec │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 2561f0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r0, [pc, #96] @ 2561f4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 9900bc │ │ │ │ + b 990094 │ │ │ │ bl 537c48 │ │ │ │ bl 255b28 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 255d68 │ │ │ │ @@ -11273,19 +11273,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 537ba4 │ │ │ │ b 25613c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 2561f8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98fa50 │ │ │ │ + b 98fa28 │ │ │ │ adceq r4, r5, r4, ror sl │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r1, r8, ip, ror r5 │ │ │ │ - ldrheq r1, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r1, r8, ip, asr r5 │ │ │ │ + @ instruction: 0x00781498 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ adcseq r5, r2, ip, ror #27 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 002561fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -11377,44 +11377,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2563e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2562b4 │ │ │ │ ldr r0, [pc, #60] @ 2563e8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2562b4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r5, r0, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r4, [r5], ip @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r4, r5, r0, ror #16 │ │ │ │ andeq r2, r0, r8, lsr sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r8, r8, ror r9 │ │ │ │ - rsbseq r1, r8, r0, lsr #19 │ │ │ │ + rsbseq r1, r8, r8, asr r9 │ │ │ │ + rsbseq r1, r8, r0, lsl #19 │ │ │ │ │ │ │ │ 002563ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 256550 │ │ │ │ @@ -11478,44 +11478,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 256570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 256468 │ │ │ │ ldr r0, [pc, #60] @ 256574 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 256468 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r5, r4, lsl r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r4, [r5], r0 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r4, r5, ip, lsr #13 │ │ │ │ andeq r2, r0, r4, asr #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r8, r8, asr r8 │ │ │ │ - rsbseq r1, r8, ip, ror r8 │ │ │ │ + rsbseq r1, r8, r8, lsr r8 │ │ │ │ + rsbseq r1, r8, ip, asr r8 │ │ │ │ │ │ │ │ 00256578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -11794,20 +11794,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 256994 │ │ │ │ b 25682c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r5, ip, asr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r8, r8, ror #11 │ │ │ │ + rsbseq r1, r8, r8, asr #11 │ │ │ │ adceq r4, r5, r8, ror #5 │ │ │ │ - rsbseq r1, r8, r0, ror #10 │ │ │ │ - rsbseq r1, r8, r4, lsl #10 │ │ │ │ - rsbseq r1, r8, ip, lsr #9 │ │ │ │ - rsbseq r1, r8, ip, asr r4 │ │ │ │ + rsbseq r1, r8, r0, asr #10 │ │ │ │ + rsbseq r1, r8, r4, ror #9 │ │ │ │ + rsbseq r1, r8, ip, lsl #9 │ │ │ │ + rsbseq r1, r8, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 256b4c │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -11830,15 +11830,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 2567a0 │ │ │ │ cmp r6, fp │ │ │ │ bge 256aac │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 256b50 │ │ │ │ ldr r1, [pc, #224] @ 256b54 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -11889,20 +11889,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsheq r1, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - addeq r8, r2, r8, ror #10 │ │ │ │ - @ instruction: 0x00781394 │ │ │ │ - rsbseq r1, r8, r0, lsl #7 │ │ │ │ - rsbseq r1, r8, ip, asr r3 │ │ │ │ - strdeq sl, [r8], r8 │ │ │ │ + ldrsbeq r1, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r8, r2, r8, asr #10 │ │ │ │ + rsbseq r1, r8, r4, ror r3 │ │ │ │ + rsbseq r1, r8, r0, ror #6 │ │ │ │ + rsbseq r1, r8, ip, lsr r3 │ │ │ │ + ldrdeq sl, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -11928,15 +11928,15 @@ │ │ │ │ bl 24a0dc │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 256c34 │ │ │ │ cmp r1, #6 │ │ │ │ beq 256c20 │ │ │ │ ldr r7, [pc, #92] @ 256c48 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 256ba4 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 248708 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -11989,15 +11989,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 256b64 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 256d94 │ │ │ │ ldr r3, [pc, #356] @ 256e38 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -12080,16 +12080,16 @@ │ │ │ │ blx r4 │ │ │ │ b 256d88 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, r8, lsr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r3, r5, r0, lsl #27 │ │ │ │ - rsbseq r1, r8, r8, lsr r0 │ │ │ │ - rsbseq r1, r8, ip, rrx │ │ │ │ + rsbseq r1, r8, r8, lsl r0 │ │ │ │ + rsbseq r1, r8, ip, asr #32 │ │ │ │ │ │ │ │ 00256e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -12114,15 +12114,15 @@ │ │ │ │ bl 256b64 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 256f20 │ │ │ │ ldr r3, [pc, #200] @ 256f84 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 256ee8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -12165,15 +12165,15 @@ │ │ │ │ blx r3 │ │ │ │ b 256f14 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a53cb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ strdeq r3, [r5], r4 @ │ │ │ │ - rsbseq r0, r8, r4, asr #30 │ │ │ │ + rsbseq r0, r8, r4, lsr #30 │ │ │ │ │ │ │ │ 00256f90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 2571d0 │ │ │ │ @@ -12200,15 +12200,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 256b64 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 25719c │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -12315,19 +12315,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq r3, r5, ip, ror #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ - rsbseq r0, r8, r8, asr #26 │ │ │ │ + rsbseq r0, r8, r8, lsr #26 │ │ │ │ @ instruction: 0x00a539b8 │ │ │ │ - ldrdeq r0, [r9], r8 │ │ │ │ - rsbseq r0, r8, r4, asr sp │ │ │ │ - rsbseq r0, r8, r4, ror #26 │ │ │ │ + @ instruction: 0x00890db8 │ │ │ │ + rsbseq r0, r8, r4, lsr sp │ │ │ │ + rsbseq r0, r8, r4, asr #26 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 002571f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -12360,15 +12360,15 @@ │ │ │ │ bhi 257330 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 25735c │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -12415,30 +12415,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq r3, r5, r8, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r3, r5, r4, asr r8 │ │ │ │ - rsbseq r0, r8, r8, lsr ip │ │ │ │ - addeq r0, r9, ip, asr ip │ │ │ │ - ldrsbeq r0, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - ldrsheq r0, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r0, r8, r8, lsl ip │ │ │ │ + addeq r0, r9, ip, lsr ip │ │ │ │ + ldrheq r0, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsbeq r0, [r8], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 2573a0 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - strdeq sl, [r5], r0 │ │ │ │ + ldrdeq sl, [r5], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -12576,28 +12576,28 @@ │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, r4, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ adceq r3, r5, ip, ror #12 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ - rsbseq r0, r8, r4, asr #20 │ │ │ │ + rsbseq r0, r8, r4, lsr #20 │ │ │ │ adceq r3, r5, r4, lsr #11 │ │ │ │ andeq r4, r0, ip, lsl #29 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 732c80 │ │ │ │ + bl 732c58 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -12617,15 +12617,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 732c64 │ │ │ │ + bl 732c3c │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 25780c │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -12720,18 +12720,18 @@ │ │ │ │ b 257768 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, r4, asr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r3, r5, r8, lsl #9 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rsbseq r0, r8, r4, ror #16 │ │ │ │ + rsbseq r0, r8, r4, asr #16 │ │ │ │ adceq r3, r5, ip, lsr #7 │ │ │ │ andeq r3, r0, ip, lsl r4 │ │ │ │ - rsbseq r0, r8, r8, lsr #12 │ │ │ │ + rsbseq r0, r8, r8, lsl #12 │ │ │ │ │ │ │ │ 00257828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -12881,42 +12881,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 257a9c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 257a54 │ │ │ │ - rsbseq r8, sp, r8, asr #25 │ │ │ │ - rsbseq r0, r8, ip, ror #10 │ │ │ │ - ldrsheq r0, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r8, sp, r8, lsr #25 │ │ │ │ + rsbseq r0, r8, ip, asr #10 │ │ │ │ + ldrsbeq r0, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 00257aa0 : │ │ │ │ ldr r3, [pc, #4] @ 257aac │ │ │ │ add r3, pc, r3 │ │ │ │ b 25798c │ │ │ │ - ldrsheq r0, [r8], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsbeq r0, [r8], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 00257ab0 : │ │ │ │ ldr r3, [pc, #4] @ 257abc │ │ │ │ add r3, pc, r3 │ │ │ │ b 25798c │ │ │ │ - rsbseq r0, r8, ip, ror #9 │ │ │ │ + rsbseq r0, r8, ip, asr #9 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 257af0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - addeq r6, r4, r8, ror #28 │ │ │ │ + addeq r6, r4, r8, asr #28 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 257b2c │ │ │ │ @@ -12930,16 +12930,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 257b4c │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - rsbseq r0, r8, r8, lsl #9 │ │ │ │ - rsbseq r0, r8, ip, ror r4 │ │ │ │ + rsbseq r0, r8, r8, ror #8 │ │ │ │ + rsbseq r0, r8, ip, asr r4 │ │ │ │ │ │ │ │ 00257b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -13022,17 +13022,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsbseq r0, r8, r8, ror r3 │ │ │ │ - addeq r0, r9, ip, lsr r3 │ │ │ │ rsbseq r0, r8, r8, asr r3 │ │ │ │ + addeq r0, r9, ip, lsl r3 │ │ │ │ + rsbseq r0, r8, r8, lsr r3 │ │ │ │ │ │ │ │ 00257cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -13111,15 +13111,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00b242f0 │ │ │ │ - strdeq r7, [r2], ip │ │ │ │ + ldrdeq r7, [r2], ip │ │ │ │ │ │ │ │ 00257e00 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -13661,21 +13661,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 2586a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r0, r9, ip, asr #32 │ │ │ │ - ldrdeq pc, [r8], r8 │ │ │ │ - rsbseq pc, r7, r4, asr #19 │ │ │ │ + addeq r0, r9, ip, lsr #32 │ │ │ │ + @ instruction: 0x0088fbb8 │ │ │ │ + rsbseq pc, r7, r4, lsr #19 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - @ instruction: 0x0088fbbc │ │ │ │ - rsbseq pc, r7, r8, lsr #19 │ │ │ │ - rsbseq pc, r7, r0, asr #19 │ │ │ │ + umulleq pc, r8, ip, fp @ │ │ │ │ + rsbseq pc, r7, r8, lsl #19 │ │ │ │ + rsbseq pc, r7, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -13759,24 +13759,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 25883c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 2487ec │ │ │ │ - umulleq pc, r8, r0, sl @ │ │ │ │ - rsbseq pc, r7, r4, ror r8 @ │ │ │ │ + addeq pc, r8, r0, ror sl @ │ │ │ │ + rsbseq pc, r7, r4, asr r8 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq pc, r8, r8, ror #20 │ │ │ │ - rsbseq pc, r7, r0, lsr #17 │ │ │ │ - rsbseq pc, r7, ip, asr #16 │ │ │ │ + addeq pc, r8, r8, asr #20 │ │ │ │ + rsbseq pc, r7, r0, lsl #17 │ │ │ │ + rsbseq pc, r7, ip, lsr #16 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq pc, r8, ip, lsr sl @ │ │ │ │ - rsbseq pc, r7, r4, ror r8 @ │ │ │ │ - rsbseq pc, r7, r0, lsr #16 │ │ │ │ + addeq pc, r8, ip, lsl sl @ │ │ │ │ + rsbseq pc, r7, r4, asr r8 @ │ │ │ │ + rsbseq pc, r7, r0, lsl #16 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 259694 │ │ │ │ ldr ip, [pc, #3644] @ 259698 │ │ │ │ @@ -14690,46 +14690,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r2, r5, r4, asr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r5, r8, lsr #2 │ │ │ │ - umulleq pc, r8, r4, r4 @ │ │ │ │ + addeq pc, r8, r4, ror r4 @ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - strdeq pc, [r8], r8 │ │ │ │ - rsbseq pc, r7, r4, ror #1 │ │ │ │ - ldrsheq pc, [r7], #-12 @ │ │ │ │ + ldrdeq pc, [r8], r8 │ │ │ │ + rsbseq pc, r7, r4, asr #1 │ │ │ │ + ldrsbeq pc, [r7], #-12 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq lr, r8, r8, lsr sp │ │ │ │ - addeq lr, r8, r0, asr #26 │ │ │ │ - rsbseq lr, r7, r8, lsl #23 │ │ │ │ - rsbseq lr, r7, r4, lsr #23 │ │ │ │ - addeq lr, r8, ip, lsr #25 │ │ │ │ - rsbseq lr, r7, ip, lsr fp │ │ │ │ - @ instruction: 0x0077ea90 │ │ │ │ + addeq lr, r8, r8, lsl sp │ │ │ │ + addeq lr, r8, r0, lsr #26 │ │ │ │ + rsbseq lr, r7, r8, ror #22 │ │ │ │ + rsbseq lr, r7, r4, lsl #23 │ │ │ │ + addeq lr, r8, ip, lsl #25 │ │ │ │ + rsbseq lr, r7, ip, lsl fp │ │ │ │ + rsbseq lr, r7, r0, ror sl │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq lr, r8, r0, lsl #25 │ │ │ │ - rsbseq lr, r7, r0, asr #22 │ │ │ │ - rsbseq lr, r7, r4, asr #21 │ │ │ │ - addeq lr, r8, r4, asr ip │ │ │ │ - rsbseq lr, r7, r0, lsl #22 │ │ │ │ - rsbseq lr, r7, r8, lsr sl │ │ │ │ + addeq lr, r8, r0, ror #24 │ │ │ │ + rsbseq lr, r7, r0, lsr #22 │ │ │ │ + rsbseq lr, r7, r4, lsr #21 │ │ │ │ + addeq lr, r8, r4, lsr ip │ │ │ │ + rsbseq lr, r7, r0, ror #21 │ │ │ │ + rsbseq lr, r7, r8, lsl sl │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq lr, r8, r4, lsr #24 │ │ │ │ - rsbseq lr, r7, r8, lsl #20 │ │ │ │ + addeq lr, r8, r4, lsl #24 │ │ │ │ + rsbseq lr, r7, r8, ror #19 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq lr, [r8], ip │ │ │ │ - rsbseq lr, r7, r8, ror sl │ │ │ │ - rsbseq lr, r7, r0, ror #19 │ │ │ │ - andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrdeq lr, [r8], r8 │ │ │ │ + ldrdeq lr, [r8], ip │ │ │ │ + rsbseq lr, r7, r8, asr sl │ │ │ │ rsbseq lr, r7, r0, asr #19 │ │ │ │ - addeq lr, r8, ip, lsr #23 │ │ │ │ - @ instruction: 0x0077e998 │ │ │ │ + andeq r0, r0, r2, lsl r2 │ │ │ │ + @ instruction: 0x0088ebb8 │ │ │ │ + rsbseq lr, r7, r0, lsr #19 │ │ │ │ + addeq lr, r8, ip, lsl #23 │ │ │ │ + rsbseq lr, r7, r8, ror r9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 25a564 │ │ │ │ ldr ip, [pc, #3624] @ 25a568 │ │ │ │ @@ -15639,44 +15639,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r1, r5, r0, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r1, r5, ip, lsr r2 │ │ │ │ - @ instruction: 0x0088e5bd │ │ │ │ - ldrdeq lr, [r8], ip │ │ │ │ - rsbseq lr, r7, r8, asr #1 │ │ │ │ - rsbseq lr, r7, r0, ror #1 │ │ │ │ - addeq sp, r8, r9, ror lr │ │ │ │ - addeq sp, r8, ip, ror #28 │ │ │ │ - ldrheq sp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsbeq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - ldrdeq sp, [r8], ip │ │ │ │ - rsbseq sp, r7, ip, ror #24 │ │ │ │ - rsbseq sp, r7, r0, asr #23 │ │ │ │ + umulleq lr, r8, sp, r5 │ │ │ │ + @ instruction: 0x0088e2bc │ │ │ │ + rsbseq lr, r7, r8, lsr #1 │ │ │ │ + rsbseq lr, r7, r0, asr #1 │ │ │ │ + addeq sp, r8, r9, asr lr │ │ │ │ + addeq sp, r8, ip, asr #28 │ │ │ │ + @ instruction: 0x0077dc94 │ │ │ │ + ldrheq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x0088ddbc │ │ │ │ + rsbseq sp, r7, ip, asr #24 │ │ │ │ + rsbseq sp, r7, r0, lsr #23 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - @ instruction: 0x0088ddb0 │ │ │ │ - rsbseq sp, r7, r0, ror ip │ │ │ │ - ldrsheq sp, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - addeq sp, r8, r4, lsl #27 │ │ │ │ - rsbseq sp, r7, r0, lsr ip │ │ │ │ - rsbseq sp, r7, r8, ror #22 │ │ │ │ + umulleq sp, r8, r0, sp │ │ │ │ + rsbseq sp, r7, r0, asr ip │ │ │ │ + ldrsbeq sp, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + addeq sp, r8, r4, ror #26 │ │ │ │ + rsbseq sp, r7, r0, lsl ip │ │ │ │ + rsbseq sp, r7, r8, asr #22 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq sp, r8, r4, asr sp │ │ │ │ - rsbseq sp, r7, r8, lsr fp │ │ │ │ + addeq sp, r8, r4, lsr sp │ │ │ │ + rsbseq sp, r7, r8, lsl fp │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sp, r8, ip, lsr #26 │ │ │ │ - rsbseq sp, r7, r8, lsr #23 │ │ │ │ - rsbseq sp, r7, r0, lsl fp │ │ │ │ - andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sp, r8, r8, lsl #26 │ │ │ │ + addeq sp, r8, ip, lsl #26 │ │ │ │ + rsbseq sp, r7, r8, lsl #23 │ │ │ │ ldrsheq sp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq sp, [r8], ip │ │ │ │ - rsbseq sp, r7, r8, asr #21 │ │ │ │ + andeq r0, r0, r2, lsl r2 │ │ │ │ + addeq sp, r8, r8, ror #25 │ │ │ │ + ldrsbeq sp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x0088dcbc │ │ │ │ + rsbseq sp, r7, r8, lsr #21 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 25b4fc │ │ │ │ ldr ip, [pc, #3828] @ 25b500 │ │ │ │ @@ -16638,48 +16638,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r0, r5, r4, lsl r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r0, r5, ip, asr #6 │ │ │ │ - ldrdeq sp, [r8], lr │ │ │ │ + @ instruction: 0x0088d6be │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addeq sp, r8, r4, lsl r5 │ │ │ │ - rsbseq sp, r7, r0, lsl #6 │ │ │ │ - rsbseq sp, r7, r8, lsl r3 │ │ │ │ + strdeq sp, [r8], r4 │ │ │ │ + rsbseq sp, r7, r0, ror #5 │ │ │ │ + ldrsheq sp, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq ip, r8, sl, lsr pc │ │ │ │ + addeq ip, r8, sl, lsl pc │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - ldrdeq ip, [r8], r8 │ │ │ │ - rsbseq ip, r7, r0, lsr #26 │ │ │ │ - rsbseq ip, r7, ip, lsr sp │ │ │ │ - addeq ip, r8, r4, asr #28 │ │ │ │ - ldrsbeq ip, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq ip, r7, r8, lsr #24 │ │ │ │ + @ instruction: 0x0088ceb8 │ │ │ │ + rsbseq ip, r7, r0, lsl #26 │ │ │ │ + rsbseq ip, r7, ip, lsl sp │ │ │ │ + addeq ip, r8, r4, lsr #28 │ │ │ │ + ldrheq ip, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, r7, r8, lsl #24 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq ip, r8, r8, lsl lr │ │ │ │ - ldrsbeq ip, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq ip, r7, ip, asr ip │ │ │ │ - addeq ip, r8, ip, ror #27 │ │ │ │ - @ instruction: 0x0077cc98 │ │ │ │ - ldrsbeq ip, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq ip, [r8], r8 │ │ │ │ + ldrheq ip, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq ip, r7, ip, lsr ip │ │ │ │ + addeq ip, r8, ip, asr #27 │ │ │ │ + rsbseq ip, r7, r8, ror ip │ │ │ │ + ldrheq ip, [r7], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - @ instruction: 0x0088cdbc │ │ │ │ - rsbseq ip, r7, r0, lsr #23 │ │ │ │ + umulleq ip, r8, ip, sp │ │ │ │ + rsbseq ip, r7, r0, lsl #23 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - umulleq ip, r8, r4, sp │ │ │ │ - rsbseq ip, r7, r0, lsl ip │ │ │ │ - rsbseq ip, r7, r8, ror fp │ │ │ │ - andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq ip, r8, r0, ror sp │ │ │ │ + addeq ip, r8, r4, ror sp │ │ │ │ + ldrsheq ip, [r7], #-176 @ 0xffffff50 @ │ │ │ │ rsbseq ip, r7, r8, asr fp │ │ │ │ - addeq ip, r8, r4, asr #26 │ │ │ │ - rsbseq ip, r7, r0, lsr fp │ │ │ │ + andeq r0, r0, r2, lsl r2 │ │ │ │ + addeq ip, r8, r0, asr sp │ │ │ │ + rsbseq ip, r7, r8, lsr fp │ │ │ │ + addeq ip, r8, r4, lsr #26 │ │ │ │ + rsbseq ip, r7, r0, lsl fp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 25c3cc │ │ │ │ ldr ip, [pc, #3608] @ 25c3d0 │ │ │ │ @@ -17585,44 +17585,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq pc, r4, r8, ror #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrdeq pc, [r4], r0 @ │ │ │ │ - addeq ip, r8, r3, ror #14 │ │ │ │ - addeq ip, r8, r0, ror r4 │ │ │ │ - rsbseq ip, r7, ip, asr r2 │ │ │ │ - rsbseq ip, r7, r4, ror r2 │ │ │ │ - addeq ip, r8, fp, lsr #32 │ │ │ │ - addeq ip, r8, r4 │ │ │ │ - rsbseq fp, r7, ip, asr #28 │ │ │ │ - rsbseq fp, r7, r8, ror #28 │ │ │ │ - addeq fp, r8, r4, ror pc │ │ │ │ - rsbseq fp, r7, r4, lsl #28 │ │ │ │ - rsbseq fp, r7, r8, asr sp │ │ │ │ + addeq ip, r8, r3, asr #14 │ │ │ │ + addeq ip, r8, r0, asr r4 │ │ │ │ + rsbseq ip, r7, ip, lsr r2 │ │ │ │ + rsbseq ip, r7, r4, asr r2 │ │ │ │ + addeq ip, r8, fp │ │ │ │ + addeq fp, r8, r4, ror #31 │ │ │ │ + rsbseq fp, r7, ip, lsr #28 │ │ │ │ + rsbseq fp, r7, r8, asr #28 │ │ │ │ + addeq fp, r8, r4, asr pc │ │ │ │ + rsbseq fp, r7, r4, ror #27 │ │ │ │ + rsbseq fp, r7, r8, lsr sp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq fp, r8, r8, asr #30 │ │ │ │ - rsbseq fp, r7, r8, lsl #28 │ │ │ │ - rsbseq fp, r7, ip, lsl #27 │ │ │ │ - addeq fp, r8, ip, lsl pc │ │ │ │ - rsbseq fp, r7, r8, asr #27 │ │ │ │ - rsbseq fp, r7, r0, lsl #26 │ │ │ │ + addeq fp, r8, r8, lsr #30 │ │ │ │ + rsbseq fp, r7, r8, ror #27 │ │ │ │ + rsbseq fp, r7, ip, ror #26 │ │ │ │ + strdeq fp, [r8], ip │ │ │ │ + rsbseq fp, r7, r8, lsr #27 │ │ │ │ + rsbseq fp, r7, r0, ror #25 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq fp, r8, ip, ror #29 │ │ │ │ - ldrsbeq fp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + addeq fp, r8, ip, asr #29 │ │ │ │ + ldrheq fp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq fp, r8, r4, asr #29 │ │ │ │ - rsbseq fp, r7, r0, asr #26 │ │ │ │ - rsbseq fp, r7, r8, lsr #25 │ │ │ │ - andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq fp, r8, r0, lsr #29 │ │ │ │ + addeq fp, r8, r4, lsr #29 │ │ │ │ + rsbseq fp, r7, r0, lsr #26 │ │ │ │ rsbseq fp, r7, r8, lsl #25 │ │ │ │ - addeq fp, r8, r4, ror lr │ │ │ │ - rsbseq fp, r7, r0, ror #24 │ │ │ │ + andeq r0, r0, r2, lsl r2 │ │ │ │ + addeq fp, r8, r0, lsl #29 │ │ │ │ + rsbseq fp, r7, r8, ror #24 │ │ │ │ + addeq fp, r8, r4, asr lr │ │ │ │ + rsbseq fp, r7, r0, asr #24 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 25c5ec │ │ │ │ mov r4, r0 │ │ │ │ @@ -17717,22 +17717,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 25c60c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq fp, r8, r0, asr #27 │ │ │ │ - umulleq fp, r8, r4, fp │ │ │ │ + addeq fp, r8, r0, lsr #27 │ │ │ │ + addeq fp, r8, r4, ror fp │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - addeq fp, r8, r0, ror #24 │ │ │ │ - rsbseq fp, r7, r4, lsr fp │ │ │ │ + addeq fp, r8, r0, asr #24 │ │ │ │ + rsbseq fp, r7, r4, lsl fp │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -18751,51 +18751,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 25cba4 │ │ │ │ adceq lr, r4, ip, asr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq lr, r4, r4, asr #4 │ │ │ │ - addeq fp, r8, r6, ror r4 │ │ │ │ + addeq fp, r8, r6, asr r4 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq sl, r8, sl, ror #13 │ │ │ │ + addeq sl, r8, sl, asr #13 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq sl, r8, r8, asr #11 │ │ │ │ - rsbseq sl, r7, r0, lsl r4 │ │ │ │ - rsbseq sl, r7, ip, lsr #8 │ │ │ │ + addeq sl, r8, r8, lsr #11 │ │ │ │ + ldrsheq sl, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq sl, r7, ip, lsl #8 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq sl, r8, r0, lsr #7 │ │ │ │ - rsbseq sl, r7, r4, lsl #3 │ │ │ │ + addeq sl, r8, r0, lsl #7 │ │ │ │ + rsbseq sl, r7, r4, ror #2 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r8, r8, ror r3 │ │ │ │ - ldrsheq sl, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq sl, r7, ip, asr r1 │ │ │ │ + addeq sl, r8, r8, asr r3 │ │ │ │ + ldrsbeq sl, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sl, r7, ip, lsr r1 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sl, r8, r0, asr r3 │ │ │ │ - rsbseq sl, r7, r0, lsl r2 │ │ │ │ - @ instruction: 0x0077a194 │ │ │ │ - addeq sl, r8, r4, lsr #6 │ │ │ │ - ldrsbeq sl, [r7], #-16 @ │ │ │ │ - rsbseq sl, r7, r8, lsl #2 │ │ │ │ + addeq sl, r8, r0, lsr r3 │ │ │ │ + ldrsheq sl, [r7], #-16 @ │ │ │ │ + rsbseq sl, r7, r4, ror r1 │ │ │ │ + addeq sl, r8, r4, lsl #6 │ │ │ │ + ldrheq sl, [r7], #-16 @ │ │ │ │ + rsbseq sl, r7, r8, ror #1 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - strdeq sl, [r8], ip │ │ │ │ - rsbseq sl, r7, ip, lsl #3 │ │ │ │ - rsbseq sl, r7, r0, ror #1 │ │ │ │ + ldrdeq sl, [r8], ip │ │ │ │ + rsbseq sl, r7, ip, ror #2 │ │ │ │ + rsbseq sl, r7, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - ldrdeq sl, [r8], r4 │ │ │ │ - ldrheq sl, [r7], #-8 @ │ │ │ │ - andeq r0, r0, lr, lsr #2 │ │ │ │ - @ instruction: 0x0088a2b0 │ │ │ │ + @ instruction: 0x0088a2b4 │ │ │ │ @ instruction: 0x0077a098 │ │ │ │ - addeq sl, r8, r8, lsl #5 │ │ │ │ - rsbseq sl, r7, r4, ror r0 │ │ │ │ - rsbseq sl, r7, ip, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsr #2 │ │ │ │ + umulleq sl, r8, r0, r2 │ │ │ │ + rsbseq sl, r7, r8, ror r0 │ │ │ │ + addeq sl, r8, r8, ror #4 │ │ │ │ + rsbseq sl, r7, r4, asr r0 │ │ │ │ + rsbseq sl, r7, ip, rrx │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 25dc80 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 25daa4 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -19462,15 +19462,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -19490,15 +19490,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 25e294 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -20217,38 +20217,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 25ed5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq ip, r4, r0, lsr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r8, fp, lsl lr │ │ │ │ + strdeq r9, [r8], fp │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x00a4c7b0 │ │ │ │ - @ instruction: 0x00889bb4 │ │ │ │ - rsbseq r9, r7, r0, lsr #21 │ │ │ │ - @ instruction: 0x00779998 │ │ │ │ + umulleq r9, r8, r4, fp │ │ │ │ + rsbseq r9, r7, r0, lsl #21 │ │ │ │ + rsbseq r9, r7, r8, ror r9 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r9, r8, ip, lsl #22 │ │ │ │ - ldrsheq r9, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r9, r7, r0, lsl r9 │ │ │ │ - addeq r9, r8, fp, lsl r7 │ │ │ │ - @ instruction: 0x008896b4 │ │ │ │ - ldrsheq r9, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r9, r7, r8, lsl r5 │ │ │ │ - ldrdeq r9, [r8], ip │ │ │ │ - rsbseq r9, r7, r0, asr #7 │ │ │ │ + addeq r9, r8, ip, ror #21 │ │ │ │ + ldrsbeq r9, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsheq r9, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq r9, [r8], fp │ │ │ │ + umulleq r9, r8, r4, r6 │ │ │ │ + ldrsbeq r9, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsheq r9, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x008895bc │ │ │ │ + rsbseq r9, r7, r0, lsr #7 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r8, r0, lsr #11 │ │ │ │ - rsbseq r9, r7, r0, ror #8 │ │ │ │ - rsbseq r9, r7, r4, ror #7 │ │ │ │ - addeq r9, r8, r8, ror r5 │ │ │ │ - rsbseq r9, r7, r0, ror #6 │ │ │ │ - addeq r9, r8, ip, asr #10 │ │ │ │ - rsbseq r9, r7, r8, lsr r3 │ │ │ │ + addeq r9, r8, r0, lsl #11 │ │ │ │ + rsbseq r9, r7, r0, asr #8 │ │ │ │ + rsbseq r9, r7, r4, asr #7 │ │ │ │ + addeq r9, r8, r8, asr r5 │ │ │ │ + rsbseq r9, r7, r0, asr #6 │ │ │ │ + addeq r9, r8, ip, lsr #10 │ │ │ │ + rsbseq r9, r7, r8, lsl r3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 25fb7c │ │ │ │ ldr ip, [pc, #3588] @ 25fb80 │ │ │ │ @@ -20343,15 +20343,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -20371,15 +20371,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 25f058 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -21148,42 +21148,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq fp, r4, r4, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r9, r8, r4, rrx │ │ │ │ + addeq r9, r8, r4, asr #32 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq fp, [r4], r8 @ │ │ │ │ - addeq r8, r8, r8, lsl #29 │ │ │ │ - rsbseq r8, r7, r4, ror ip │ │ │ │ - rsbseq r8, r7, ip, lsl #25 │ │ │ │ + addeq r8, r8, r8, ror #28 │ │ │ │ + rsbseq r8, r7, r4, asr ip │ │ │ │ + rsbseq r8, r7, ip, ror #24 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r8, r8, r0, ror #26 │ │ │ │ - rsbseq r8, r7, ip, asr #24 │ │ │ │ - rsbseq r8, r7, r4, asr #22 │ │ │ │ + addeq r8, r8, r0, asr #26 │ │ │ │ + rsbseq r8, r7, ip, lsr #24 │ │ │ │ + rsbseq r8, r7, r4, lsr #22 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r8, r8, ip, ror #17 │ │ │ │ + addeq r8, r8, ip, asr #17 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r8, r8, r0, lsr r8 │ │ │ │ - rsbseq r8, r7, r8, ror r6 │ │ │ │ - @ instruction: 0x00778694 │ │ │ │ - addeq r8, r8, r8, asr r7 │ │ │ │ - rsbseq r8, r7, ip, lsr r5 │ │ │ │ + addeq r8, r8, r0, lsl r8 │ │ │ │ + rsbseq r8, r7, r8, asr r6 │ │ │ │ + rsbseq r8, r7, r4, ror r6 │ │ │ │ + addeq r8, r8, r8, lsr r7 │ │ │ │ + rsbseq r8, r7, ip, lsl r5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r8, r8, lsl r7 │ │ │ │ - ldrsbeq r8, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r8, r7, ip, asr r5 │ │ │ │ - strdeq r8, [r8], r0 │ │ │ │ - ldrsbeq r8, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - addeq r8, r8, r4, asr #13 │ │ │ │ - ldrheq r8, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq r8, [r8], r8 @ │ │ │ │ + ldrheq r8, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r8, r7, ip, lsr r5 │ │ │ │ + ldrdeq r8, [r8], r0 │ │ │ │ + ldrheq r8, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r8, r8, r4, lsr #13 │ │ │ │ + @ instruction: 0x00778490 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -21364,23 +21364,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 25ff08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - strdeq r8, [r8], sp │ │ │ │ + ldrdeq r8, [r8], sp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - addeq r8, r8, ip, ror r3 │ │ │ │ - rsbseq r8, r7, r8, ror #2 │ │ │ │ + addeq r8, r8, ip, asr r3 │ │ │ │ + rsbseq r8, r7, r8, asr #2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r8, r8, r0, ror #6 │ │ │ │ - rsbseq r8, r7, r8, lsr #3 │ │ │ │ - rsbseq r8, r7, r4, asr #3 │ │ │ │ + addeq r8, r8, r0, asr #6 │ │ │ │ + rsbseq r8, r7, r8, lsl #3 │ │ │ │ + rsbseq r8, r7, r4, lsr #3 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 26001c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 25ffe4 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -21441,18 +21441,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 26002c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq r8, r8, r9, lsr r1 │ │ │ │ + addeq r8, r8, r9, lsl r1 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - addeq r8, r8, r0, lsr r2 │ │ │ │ - rsbseq r8, r7, r4, lsl #2 │ │ │ │ + addeq r8, r8, r0, lsl r2 │ │ │ │ + rsbseq r8, r7, r4, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 2602c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -21612,21 +21612,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2602e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - umulleq r7, r8, pc, pc @ │ │ │ │ - addeq r7, r8, r5, ror #30 │ │ │ │ - addeq r7, r8, ip, lsr #31 │ │ │ │ - @ instruction: 0x00777d90 │ │ │ │ + addeq r7, r8, pc, ror pc │ │ │ │ + addeq r7, r8, r5, asr #30 │ │ │ │ + addeq r7, r8, ip, lsl #31 │ │ │ │ + rsbseq r7, r7, r0, ror sp │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - addeq r7, r8, r8, lsl #31 │ │ │ │ - rsbseq r7, r7, ip, ror #26 │ │ │ │ + addeq r7, r8, r8, ror #30 │ │ │ │ + rsbseq r7, r7, ip, asr #26 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -21722,19 +21722,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq r7, r8, r3, asr sp │ │ │ │ + addeq r7, r8, r3, lsr sp │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r7, r8, ip, asr #27 │ │ │ │ - ldrheq r7, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r7, r8, ip, lsr #27 │ │ │ │ + @ instruction: 0x00777b94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 260668 │ │ │ │ @@ -21844,19 +21844,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 26067c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - @ instruction: 0x00887bb5 │ │ │ │ + umulleq r7, r8, r5, fp │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r7, r8, r4, ror #23 │ │ │ │ - rsbseq r7, r7, r8, asr #19 │ │ │ │ + addeq r7, r8, r4, asr #23 │ │ │ │ + rsbseq r7, r7, r8, lsr #19 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -21938,19 +21938,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 2607f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq r7, r8, fp, asr #19 │ │ │ │ + addeq r7, r8, fp, lsr #19 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r7, r8, ip, ror #20 │ │ │ │ - rsbseq r7, r7, r0, asr r8 │ │ │ │ + addeq r7, r8, ip, asr #20 │ │ │ │ + rsbseq r7, r7, r0, lsr r8 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -22172,17 +22172,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 260840 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 2609cc │ │ │ │ - addeq r7, r8, ip, lsr #15 │ │ │ │ - ldrheq r7, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x00777590 │ │ │ │ + addeq r7, r8, ip, lsl #15 │ │ │ │ + @ instruction: 0x00777694 │ │ │ │ + rsbseq r7, r7, r0, ror r5 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -22406,17 +22406,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 260be0 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 260d6c │ │ │ │ - addeq r7, r8, ip, lsl #8 │ │ │ │ - rsbseq r7, r7, r4, lsl r3 │ │ │ │ - ldrsheq r7, [r7], #-16 @ │ │ │ │ + addeq r7, r8, ip, ror #7 │ │ │ │ + ldrsheq r7, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsbeq r7, [r7], #-16 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -22664,17 +22664,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 260fa8 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 261150 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r7, r8, r8, lsr #32 │ │ │ │ - rsbseq r6, r7, r0, lsr pc │ │ │ │ - rsbseq r6, r7, ip, lsl #28 │ │ │ │ + addeq r7, r8, r8 │ │ │ │ + rsbseq r6, r7, r0, lsl pc │ │ │ │ + rsbseq r6, r7, ip, ror #27 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -22897,17 +22897,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 261390 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 261518 │ │ │ │ - addeq r6, r8, r0, ror #24 │ │ │ │ - rsbseq r6, r7, r8, ror #22 │ │ │ │ - rsbseq r6, r7, r4, asr #20 │ │ │ │ + addeq r6, r8, r0, asr #24 │ │ │ │ + rsbseq r6, r7, r8, asr #22 │ │ │ │ + rsbseq r6, r7, r4, lsr #20 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -23316,17 +23316,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 261c18 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 261970 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x008867b4 │ │ │ │ - ldrheq r6, [r7], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x00776598 │ │ │ │ + umulleq r6, r8, r4, r7 │ │ │ │ + @ instruction: 0x0077669c │ │ │ │ + rsbseq r6, r7, r8, ror r5 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -23545,22 +23545,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 262118 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26211c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq r6, r8, r4, asr #8 │ │ │ │ - addeq r6, r8, r1, ror #3 │ │ │ │ + addeq r6, r8, r4, lsr #8 │ │ │ │ + addeq r6, r8, r1, asr #3 │ │ │ │ svcvc 0x00800000 │ │ │ │ - umulleq r6, r8, r8, r1 │ │ │ │ - rsbseq r5, r7, r0, ror #31 │ │ │ │ - ldrsheq r5, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - addeq r6, r8, r4, asr #2 │ │ │ │ - rsbseq r5, r7, r0, lsr pc │ │ │ │ + addeq r6, r8, r8, ror r1 │ │ │ │ + rsbseq r5, r7, r0, asr #31 │ │ │ │ + ldrsbeq r5, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r6, r8, r4, lsr #2 │ │ │ │ + rsbseq r5, r7, r0, lsl pc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 262c00 │ │ │ │ @@ -23634,15 +23634,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 262344 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -24252,38 +24252,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 262c68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ ldrdeq r8, [r4], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00885db1 │ │ │ │ + umulleq r5, r8, r1, sp │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r8, r4, r0, lsl #14 │ │ │ │ - @ instruction: 0x00885ab4 │ │ │ │ - rsbseq r5, r7, r0, lsr #17 │ │ │ │ - ldrheq r5, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - addeq r5, r8, r9, asr r7 │ │ │ │ - ldrdeq r5, [r8], r8 │ │ │ │ - rsbseq r5, r7, r0, asr #11 │ │ │ │ + umulleq r5, r8, r4, sl │ │ │ │ + rsbseq r5, r7, r0, lsl #17 │ │ │ │ + @ instruction: 0x00775898 │ │ │ │ + addeq r5, r8, r9, lsr r7 │ │ │ │ + @ instruction: 0x008857b8 │ │ │ │ + rsbseq r5, r7, r0, lsr #11 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r5, r8, r8, ror #14 │ │ │ │ - ldrheq r5, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r5, r7, ip, asr #11 │ │ │ │ - addeq r5, r8, ip, asr #13 │ │ │ │ - ldrsheq r5, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq r5, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r5, r8, r8, asr #14 │ │ │ │ + @ instruction: 0x00775590 │ │ │ │ + rsbseq r5, r7, ip, lsr #11 │ │ │ │ + addeq r5, r8, ip, lsr #13 │ │ │ │ + ldrsbeq r5, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x00775490 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r5, r8, r4, lsr #13 │ │ │ │ - rsbseq r5, r7, r4, ror #10 │ │ │ │ - rsbseq r5, r7, r8, ror #9 │ │ │ │ - addeq r5, r8, ip, ror #12 │ │ │ │ - rsbseq r5, r7, r4, asr r4 │ │ │ │ - addeq r5, r8, r0, asr #12 │ │ │ │ - rsbseq r5, r7, ip, lsr #8 │ │ │ │ + addeq r5, r8, r4, lsl #13 │ │ │ │ + rsbseq r5, r7, r4, asr #10 │ │ │ │ + rsbseq r5, r7, r8, asr #9 │ │ │ │ + addeq r5, r8, ip, asr #12 │ │ │ │ + rsbseq r5, r7, r4, lsr r4 │ │ │ │ + addeq r5, r8, r0, lsr #12 │ │ │ │ + rsbseq r5, r7, ip, lsl #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 263848 │ │ │ │ ldr ip, [pc, #3012] @ 26384c │ │ │ │ @@ -24366,15 +24366,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 262ec4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -25039,42 +25039,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ umlaleq r7, r4, r8, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r8, lr, asr #4 │ │ │ │ + addeq r5, r8, lr, lsr #4 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r7, r4, ip, ror #22 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r4, r8, r4, asr #29 │ │ │ │ - ldrheq r4, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r4, r7, r8, asr #25 │ │ │ │ - addeq r4, r8, r6, asr #22 │ │ │ │ - addeq r4, r8, r8, lsr #23 │ │ │ │ - @ instruction: 0x00774990 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r4, r8, r8, lsr #22 │ │ │ │ + addeq r4, r8, r4, lsr #29 │ │ │ │ + @ instruction: 0x00774c90 │ │ │ │ + rsbseq r4, r7, r8, lsr #25 │ │ │ │ + addeq r4, r8, r6, lsr #22 │ │ │ │ + addeq r4, r8, r8, lsl #23 │ │ │ │ rsbseq r4, r7, r0, ror r9 │ │ │ │ - rsbseq r4, r7, ip, lsl #19 │ │ │ │ - addeq r4, r8, r4, lsl #21 │ │ │ │ - rsbseq r4, r7, r8, lsr #19 │ │ │ │ - rsbseq r4, r7, r8, ror #16 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + addeq r4, r8, r8, lsl #22 │ │ │ │ + rsbseq r4, r7, r0, asr r9 │ │ │ │ + rsbseq r4, r7, ip, ror #18 │ │ │ │ + addeq r4, r8, r4, ror #20 │ │ │ │ + rsbseq r4, r7, r8, lsl #19 │ │ │ │ + rsbseq r4, r7, r8, asr #16 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r4, r8, ip, asr sl │ │ │ │ - rsbseq r4, r7, ip, lsl r9 │ │ │ │ - rsbseq r4, r7, r0, lsr #17 │ │ │ │ - addeq r4, r8, r4, lsr #20 │ │ │ │ - rsbseq r4, r7, ip, lsl #16 │ │ │ │ - strdeq r4, [r8], r8 │ │ │ │ - rsbseq r4, r7, r4, ror #15 │ │ │ │ + addeq r4, r8, ip, lsr sl │ │ │ │ + ldrsheq r4, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r4, r7, r0, lsl #17 │ │ │ │ + addeq r4, r8, r4, lsl #20 │ │ │ │ + rsbseq r4, r7, ip, ror #15 │ │ │ │ + ldrdeq r4, [r8], r8 │ │ │ │ + rsbseq r4, r7, r4, asr #15 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -25139,30 +25139,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -25401,24 +25401,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r7, r4, ip, lsr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x008848b0 │ │ │ │ - ldrdeq r4, [r8], r7 │ │ │ │ + umulleq r4, r8, r0, r8 │ │ │ │ + @ instruction: 0x008845b7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r6, r4, ip, lsr #31 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - @ instruction: 0x008844bc │ │ │ │ - rsbseq r4, r7, r4, lsl #6 │ │ │ │ - rsbseq r4, r7, r0, lsr #6 │ │ │ │ - addeq r4, r8, r0, asr r4 │ │ │ │ - rsbseq r4, r7, ip, lsr r2 │ │ │ │ + umulleq r4, r8, ip, r4 │ │ │ │ + rsbseq r4, r7, r4, ror #5 │ │ │ │ + rsbseq r4, r7, r0, lsl #6 │ │ │ │ + addeq r4, r8, r0, lsr r4 │ │ │ │ + rsbseq r4, r7, ip, lsl r2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 263e68 │ │ │ │ ldr ip, [pc, #40] @ 263e6c │ │ │ │ @@ -25428,17 +25428,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq r4, r8, r8, ror #7 │ │ │ │ - rsbseq r4, r7, r8, lsr #5 │ │ │ │ - rsbseq r4, r7, ip, lsr #4 │ │ │ │ + addeq r4, r8, r8, asr #7 │ │ │ │ + rsbseq r4, r7, r8, lsl #5 │ │ │ │ + rsbseq r4, r7, ip, lsl #4 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -25899,20 +25899,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 2645dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r8, r0, ror sp │ │ │ │ - rsbseq r3, r7, r8, ror ip │ │ │ │ - rsbseq r3, r7, r4, asr fp │ │ │ │ + addeq r3, r8, r0, asr sp │ │ │ │ + rsbseq r3, r7, r8, asr ip │ │ │ │ + rsbseq r3, r7, r4, lsr fp │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - addeq r3, r8, ip, lsl #25 │ │ │ │ - rsbseq r3, r7, r0, ror #22 │ │ │ │ + addeq r3, r8, ip, ror #24 │ │ │ │ + rsbseq r3, r7, r0, asr #22 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -26868,64 +26868,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 264d64 │ │ │ │ adceq r6, r4, ip, lsl r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r6, r4, r8, asr #5 │ │ │ │ - addeq r3, r8, r0, lsl #18 │ │ │ │ - addeq r3, r8, r8, lsr #10 │ │ │ │ - addeq r3, r8, r4, lsl #10 │ │ │ │ - addeq r3, r8, r8, asr #12 │ │ │ │ - addeq r3, r8, r4, lsr #12 │ │ │ │ - addeq r3, r8, ip, lsr #9 │ │ │ │ - @ instruction: 0x008832bc │ │ │ │ + addeq r3, r8, r0, ror #17 │ │ │ │ + addeq r3, r8, r8, lsl #10 │ │ │ │ + addeq r3, r8, r4, ror #9 │ │ │ │ + addeq r3, r8, r8, lsr #12 │ │ │ │ + addeq r3, r8, r4, lsl #12 │ │ │ │ + addeq r3, r8, ip, lsl #9 │ │ │ │ + umulleq r3, r8, ip, r2 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r3, r8, r0, lsr #1 │ │ │ │ - addeq r3, r8, ip, lsr #32 │ │ │ │ - addeq r2, r8, r4, lsr ip │ │ │ │ - addeq r2, r8, r4, asr fp │ │ │ │ - rsbseq r2, r7, r0, asr #18 │ │ │ │ - rsbseq r2, r7, r8, asr r9 │ │ │ │ + addeq r3, r8, r0, lsl #1 │ │ │ │ + addeq r3, r8, ip │ │ │ │ + addeq r2, r8, r4, lsl ip │ │ │ │ + addeq r2, r8, r4, lsr fp │ │ │ │ + rsbseq r2, r7, r0, lsr #18 │ │ │ │ + rsbseq r2, r7, r8, lsr r9 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r2, r8, r4, asr #14 │ │ │ │ + addeq r2, r8, r4, lsr #14 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq r2, [r8], ip │ │ │ │ - rsbseq r2, r7, r4, lsr #2 │ │ │ │ - rsbseq r2, r7, r0, asr #2 │ │ │ │ - addeq r2, r8, ip, asr #32 │ │ │ │ - rsbseq r1, r7, r4, lsr #30 │ │ │ │ + @ instruction: 0x008822bc │ │ │ │ + rsbseq r2, r7, r4, lsl #2 │ │ │ │ + rsbseq r2, r7, r0, lsr #2 │ │ │ │ + addeq r2, r8, ip, lsr #32 │ │ │ │ + rsbseq r1, r7, r4, lsl #30 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r1, r8, r0, lsr #30 │ │ │ │ - @ instruction: 0x00771d9c │ │ │ │ - rsbseq r1, r7, r4, lsl #26 │ │ │ │ + addeq r1, r8, r0, lsl #30 │ │ │ │ + rsbseq r1, r7, ip, ror sp │ │ │ │ + rsbseq r1, r7, r4, ror #25 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - strdeq r1, [r8], r8 │ │ │ │ - ldrheq r1, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r1, r7, ip, lsr sp │ │ │ │ - addeq r1, r8, ip, asr #29 │ │ │ │ - rsbseq r1, r7, r8, ror sp │ │ │ │ - ldrheq r1, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r1, [r8], r8 │ │ │ │ + @ instruction: 0x00771d98 │ │ │ │ + rsbseq r1, r7, ip, lsl sp │ │ │ │ + addeq r1, r8, ip, lsr #29 │ │ │ │ + rsbseq r1, r7, r8, asr sp │ │ │ │ + @ instruction: 0x00771c90 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r1, r8, r4, lsr #29 │ │ │ │ - rsbseq r1, r7, r4, lsr sp │ │ │ │ - rsbseq r1, r7, r8, lsl #25 │ │ │ │ + addeq r1, r8, r4, lsl #29 │ │ │ │ + rsbseq r1, r7, r4, lsl sp │ │ │ │ + rsbseq r1, r7, r8, ror #24 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r1, r8, ip, asr lr │ │ │ │ - rsbseq r1, r7, r8, asr #24 │ │ │ │ - rsbseq r1, r7, r0, ror #24 │ │ │ │ addeq r1, r8, ip, lsr lr │ │ │ │ - rsbseq r1, r7, r0, lsr #24 │ │ │ │ - addeq r1, r8, r8, lsl lr │ │ │ │ - rsbseq r1, r7, ip, ror #25 │ │ │ │ + rsbseq r1, r7, r8, lsr #24 │ │ │ │ + rsbseq r1, r7, r0, asr #24 │ │ │ │ + addeq r1, r8, ip, lsl lr │ │ │ │ + rsbseq r1, r7, r0, lsl #24 │ │ │ │ + strdeq r1, [r8], r8 │ │ │ │ + rsbseq r1, r7, ip, asr #25 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - strdeq r1, [r8], r4 │ │ │ │ - ldrsbeq r1, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - addeq r1, r8, r8, asr #27 │ │ │ │ - ldrheq r1, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq r1, [r8], r4 │ │ │ │ + ldrheq r1, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + addeq r1, r8, r8, lsr #27 │ │ │ │ + @ instruction: 0x00771b94 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 265fd8 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -28184,17 +28184,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 266984 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r1, r8, r4, lsl #19 │ │ │ │ - ldrdeq r1, [r8], r8 │ │ │ │ - rsbseq r1, r7, ip, lsr #15 │ │ │ │ + addeq r1, r8, r4, ror #18 │ │ │ │ + @ instruction: 0x008818b8 │ │ │ │ + rsbseq r1, r7, ip, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 266a30 │ │ │ │ @@ -28458,17 +28458,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 266dc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r1, r8, r8, lsl #9 │ │ │ │ - ldrsbeq r1, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r1, r7, ip, ror #5 │ │ │ │ + addeq r1, r8, r8, ror #8 │ │ │ │ + ldrheq r1, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r1, r7, ip, asr #5 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 266e20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -28522,16 +28522,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 263e28 │ │ │ │ - umulleq r1, r8, r0, r3 │ │ │ │ - rsbseq r1, r7, r8, ror r1 │ │ │ │ + addeq r1, r8, r0, ror r3 │ │ │ │ + rsbseq r1, r7, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -28664,17 +28664,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - @ instruction: 0x008811bd │ │ │ │ - addeq r1, r8, r4, asr r1 │ │ │ │ - rsbseq r0, r7, ip, lsr pc │ │ │ │ + umulleq r1, r8, sp, r1 │ │ │ │ + addeq r1, r8, r4, lsr r1 │ │ │ │ + rsbseq r0, r7, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -28850,21 +28850,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2673fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq r0, r8, r0, lsl pc │ │ │ │ - ldrsheq r0, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq r0, [r8], r0 @ │ │ │ │ + ldrsbeq r0, [r7], #-200 @ 0xffffff38 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq r0, r8, r0, ror lr │ │ │ │ - rsbseq r0, r7, r4, asr ip │ │ │ │ + addeq r0, r8, r0, asr lr │ │ │ │ + rsbseq r0, r7, r4, lsr ip │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -28958,23 +28958,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 267598 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -28999,15 +28999,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 26763c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -29018,21 +29018,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -29133,23 +29133,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 267854 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -29178,15 +29178,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 267d10 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 267d08 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -29207,24 +29207,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -29667,17 +29667,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 267cb4 │ │ │ │ strdeq r3, [r4], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r4, r0, ror #28 │ │ │ │ - umulleq r0, r8, r8, r3 │ │ │ │ - ldrsbeq r0, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r0, r7, ip, ror r1 │ │ │ │ + addeq r0, r8, r8, ror r3 │ │ │ │ + ldrheq r0, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r0, r7, ip, asr r1 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq r2, r4, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -29973,21 +29973,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 268588 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq pc, r7, sl, lsl #31 │ │ │ │ - addeq pc, r7, r8, asr #30 │ │ │ │ - addeq pc, r7, r4, lsl #26 │ │ │ │ - rsbseq pc, r6, r8, ror #21 │ │ │ │ + addeq pc, r7, sl, ror #30 │ │ │ │ + addeq pc, r7, r8, lsr #30 │ │ │ │ + addeq pc, r7, r4, ror #25 │ │ │ │ + rsbseq pc, r6, r8, asr #21 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - addeq pc, r7, r0, ror #25 │ │ │ │ - rsbseq pc, r6, r4, asr #21 │ │ │ │ + addeq pc, r7, r0, asr #25 │ │ │ │ + rsbseq pc, r6, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 268728 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -30084,19 +30084,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq pc, r7, r6, lsr fp @ │ │ │ │ + addeq pc, r7, r6, lsl fp @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq pc, r7, r8, lsr #22 │ │ │ │ - rsbseq pc, r6, ip, lsl #18 │ │ │ │ + addeq pc, r7, r8, lsl #22 │ │ │ │ + rsbseq pc, r6, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 2688a8 │ │ │ │ @@ -30180,19 +30180,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 2688bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq pc, r7, r8, lsl #19 │ │ │ │ + addeq pc, r7, r8, ror #18 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq pc, r7, r8, lsr #19 │ │ │ │ - rsbseq pc, r6, r8, lsl #15 │ │ │ │ + addeq pc, r7, r8, lsl #19 │ │ │ │ + rsbseq pc, r6, r8, ror #14 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -30375,21 +30375,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r2, r4, r4, lsr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq pc, r7, r4, lsl #18 │ │ │ │ - addeq pc, r7, sl, ror r7 @ │ │ │ │ + addeq pc, r7, r4, ror #17 │ │ │ │ + addeq pc, r7, sl, asr r7 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ adceq r2, r4, r0, lsr #1 │ │ │ │ - addeq pc, r7, r0, lsr #13 │ │ │ │ - rsbseq pc, r6, r8, ror r5 @ │ │ │ │ + addeq pc, r7, r0, lsl #13 │ │ │ │ + rsbseq pc, r6, r8, asr r5 @ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -30554,21 +30554,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 268e9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r1, r4, r4, lsl pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq pc, [r7], r4 │ │ │ │ - addeq pc, r7, r0, ror r4 @ │ │ │ │ + ldrdeq pc, [r7], r4 │ │ │ │ + addeq pc, r7, r0, asr r4 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ umlaleq r1, r4, r0, sp │ │ │ │ andeq r2, r0, r1 │ │ │ │ - ldrdeq pc, [r7], r8 │ │ │ │ - rsbseq pc, r6, r8, lsr #5 │ │ │ │ + @ instruction: 0x0087f3b8 │ │ │ │ + rsbseq pc, r6, r8, lsl #5 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -31099,20 +31099,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 26971c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - strdeq pc, [r7], lr │ │ │ │ - addeq lr, r7, r8, ror #22 │ │ │ │ - rsbseq lr, r6, r4, asr r9 │ │ │ │ - rsbseq lr, r6, ip, ror #18 │ │ │ │ + ldrdeq pc, [r7], lr │ │ │ │ addeq lr, r7, r8, asr #22 │ │ │ │ - rsbseq lr, r6, ip, lsr #18 │ │ │ │ + rsbseq lr, r6, r4, lsr r9 │ │ │ │ + rsbseq lr, r6, ip, asr #18 │ │ │ │ + addeq lr, r7, r8, lsr #22 │ │ │ │ + rsbseq lr, r6, ip, lsl #18 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 269938 │ │ │ │ @@ -31242,22 +31242,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 269960 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ ldrdeq r1, [r4], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r7, r6, lsr #19 │ │ │ │ - addeq lr, r7, r4, lsr #21 │ │ │ │ + addeq lr, r7, r6, lsl #19 │ │ │ │ + addeq lr, r7, r4, lsl #21 │ │ │ │ adceq r1, r4, r0, asr #6 │ │ │ │ - addeq lr, r7, r4, lsl sl │ │ │ │ - addeq lr, r7, r4, lsr #19 │ │ │ │ - addeq lr, r7, ip, ror r9 │ │ │ │ - addeq lr, r7, r4, lsl r9 │ │ │ │ - rsbseq lr, r6, r8, ror #15 │ │ │ │ + strdeq lr, [r7], r4 │ │ │ │ + addeq lr, r7, r4, lsl #19 │ │ │ │ + addeq lr, r7, ip, asr r9 │ │ │ │ + strdeq lr, [r7], r4 │ │ │ │ + rsbseq lr, r6, r8, asr #15 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -31351,19 +31351,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 269b08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - umulleq lr, r7, r0, r8 │ │ │ │ + addeq lr, r7, r0, ror r8 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq lr, r7, r8, asr r7 │ │ │ │ - rsbseq lr, r6, ip, lsr r5 │ │ │ │ + addeq lr, r7, r8, lsr r7 │ │ │ │ + rsbseq lr, r6, ip, lsl r5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -31466,19 +31466,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 269cd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0087e5b8 │ │ │ │ - @ instruction: 0x0076e39c │ │ │ │ - addeq lr, r7, r8, lsl #11 │ │ │ │ - ldrsbeq lr, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq lr, r6, ip, ror #7 │ │ │ │ + umulleq lr, r7, r8, r5 │ │ │ │ + rsbseq lr, r6, ip, ror r3 │ │ │ │ + addeq lr, r7, r8, ror #10 │ │ │ │ + ldrheq lr, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq lr, r6, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -31629,20 +31629,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq lr, r7, ip, ror #7 │ │ │ │ - addeq lr, r7, r0, lsr #6 │ │ │ │ - rsbseq lr, r6, r8, ror #2 │ │ │ │ - rsbseq lr, r6, r4, lsl #3 │ │ │ │ + addeq lr, r7, ip, asr #7 │ │ │ │ addeq lr, r7, r0, lsl #6 │ │ │ │ - rsbseq lr, r6, r8, ror #1 │ │ │ │ + rsbseq lr, r6, r8, asr #2 │ │ │ │ + rsbseq lr, r6, r4, ror #2 │ │ │ │ + addeq lr, r7, r0, ror #5 │ │ │ │ + rsbseq lr, r6, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -31793,29 +31793,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 26a214 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq lr, r7, r8, ror #1 │ │ │ │ - rsbseq sp, r6, r4, ror #30 │ │ │ │ - rsbseq sp, r6, ip, asr #29 │ │ │ │ + addeq lr, r7, r8, asr #1 │ │ │ │ + rsbseq sp, r6, r4, asr #30 │ │ │ │ + rsbseq sp, r6, ip, lsr #29 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq lr, r7, r0, asr #1 │ │ │ │ - rsbseq sp, r6, r0, asr pc │ │ │ │ - rsbseq sp, r6, r4, lsr #29 │ │ │ │ + addeq lr, r7, r0, lsr #1 │ │ │ │ + rsbseq sp, r6, r0, lsr pc │ │ │ │ + rsbseq sp, r6, r4, lsl #29 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - umulleq lr, r7, r4, r0 │ │ │ │ - rsbseq sp, r6, r0, asr #30 │ │ │ │ - rsbseq sp, r6, r8, ror lr │ │ │ │ + addeq lr, r7, r4, ror r0 │ │ │ │ + rsbseq sp, r6, r0, lsr #30 │ │ │ │ + rsbseq sp, r6, r8, asr lr │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq lr, r7, ip, rrx │ │ │ │ - ldrheq sp, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsbeq sp, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + addeq lr, r7, ip, asr #32 │ │ │ │ + @ instruction: 0x0076de94 │ │ │ │ + ldrheq sp, [r6], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -31983,21 +31983,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 26a4f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq sp, r7, ip, lsl lr │ │ │ │ - rsbseq sp, r6, r0, lsl #24 │ │ │ │ + strdeq sp, [r7], ip │ │ │ │ + rsbseq sp, r6, r0, ror #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq sp, r7, r0, lsl #27 │ │ │ │ - rsbseq sp, r6, r0, ror #22 │ │ │ │ + addeq sp, r7, r0, ror #26 │ │ │ │ + rsbseq sp, r6, r0, asr #22 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 26a658 │ │ │ │ @@ -32082,15 +32082,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, r8, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq sp, [r7], r4 │ │ │ │ + ldrdeq sp, [r7], r4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq r0, r4, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -32176,15 +32176,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq r0, r4, r0, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r7, r8, lsl #23 │ │ │ │ + addeq sp, r7, r8, ror #22 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ umlaleq r0, r4, r0, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -32269,15 +32269,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, r8, lsl r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r7, r4, lsl #20 │ │ │ │ + addeq sp, r7, r4, ror #19 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r0, r4, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -32366,15 +32366,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq r0, r4, ip, r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r7, r4, lsl #17 │ │ │ │ + addeq sp, r7, r4, ror #16 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umlaleq r0, r4, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -32550,35 +32550,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -32626,15 +32626,15 @@ │ │ │ │ b 26ac50 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 26ac50 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -32793,21 +32793,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq r0, r4, r4, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r3, r0, ror #27 │ │ │ │ - ldrdeq sp, [r7], r5 │ │ │ │ - addeq sp, r7, ip, lsl r1 │ │ │ │ - ldrsheq ip, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + strheq sp, [r7], r5 │ │ │ │ + strdeq sp, [r7], ip │ │ │ │ + ldrsbeq ip, [r6], #-236 @ 0xffffff14 @ │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - ldrdeq sp, [r7], r8 │ │ │ │ - rsbseq ip, r6, r0, lsr #30 │ │ │ │ - rsbseq ip, r6, ip, lsr pc │ │ │ │ + strheq sp, [r7], r8 │ │ │ │ + rsbseq ip, r6, r0, lsl #30 │ │ │ │ + rsbseq ip, r6, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 26b9d0 │ │ │ │ ldr r3, [pc, #2080] @ 26b9d4 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -32874,23 +32874,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 26b2c8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -32915,29 +32915,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 26b36c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -33068,23 +33068,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 26b5d0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33112,15 +33112,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 26b7c4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 26b7bc │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -33132,15 +33132,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33329,22 +33329,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq pc, r3, r8, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r3, r4, ror #11 │ │ │ │ - @ instruction: 0x0087c9b8 │ │ │ │ - ldrsheq ip, [r6], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x0076c798 │ │ │ │ + umulleq ip, r7, r8, r9 │ │ │ │ + ldrsbeq ip, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq ip, r6, r8, ror r7 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq pc, r3, r4, ror #3 │ │ │ │ - addeq ip, r7, r8, ror r8 │ │ │ │ - rsbseq ip, r6, r0, asr #13 │ │ │ │ - ldrsbeq ip, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + addeq ip, r7, r8, asr r8 │ │ │ │ + rsbseq ip, r6, r0, lsr #13 │ │ │ │ + ldrheq ip, [r6], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -33378,15 +33378,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -33406,15 +33406,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 26bbd0 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -33546,21 +33546,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 26bd58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq ip, r7, r4, lsr r5 │ │ │ │ - rsbseq ip, r6, r0, lsr #8 │ │ │ │ - rsbseq ip, r6, r8, lsl r3 │ │ │ │ + addeq ip, r7, r4, lsl r5 │ │ │ │ + rsbseq ip, r6, r0, lsl #8 │ │ │ │ + ldrsheq ip, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq ip, r7, r8, lsl #10 │ │ │ │ - rsbseq ip, r6, r0, asr r3 │ │ │ │ - rsbseq ip, r6, ip, ror #6 │ │ │ │ + addeq ip, r7, r8, ror #9 │ │ │ │ + rsbseq ip, r6, r0, lsr r3 │ │ │ │ + rsbseq ip, r6, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 26bfb4 │ │ │ │ ldr r3, [pc, #576] @ 26bfb8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -33593,15 +33593,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -33706,22 +33706,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq lr, r3, r8, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, r3, r0, asr #25 │ │ │ │ - addeq ip, r7, ip, asr #6 │ │ │ │ - rsbseq ip, r6, r0, ror r2 │ │ │ │ - rsbseq ip, r6, r0, lsr r1 │ │ │ │ + addeq ip, r7, ip, lsr #6 │ │ │ │ + rsbseq ip, r6, r0, asr r2 │ │ │ │ + rsbseq ip, r6, r0, lsl r1 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ @ instruction: 0x00a3ebb8 │ │ │ │ - umulleq ip, r7, r4, r2 │ │ │ │ - ldrsbeq ip, [r6], #-12 @ │ │ │ │ - ldrsheq ip, [r6], #-8 @ │ │ │ │ + addeq ip, r7, r4, ror r2 │ │ │ │ + ldrheq ip, [r6], #-12 @ │ │ │ │ + ldrsbeq ip, [r6], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 26c830 │ │ │ │ mov r7, r3 │ │ │ │ @@ -33781,15 +33781,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 26c140 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -34249,29 +34249,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq lr, r3, ip, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq lr, r3, r0, r8 │ │ │ │ - addeq fp, r7, r4, ror fp │ │ │ │ - rsbseq fp, r6, ip, lsl #22 │ │ │ │ - rsbseq fp, r6, r4, asr r9 │ │ │ │ + addeq fp, r7, r4, asr fp │ │ │ │ + rsbseq fp, r6, ip, ror #21 │ │ │ │ + rsbseq fp, r6, r4, lsr r9 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq fp, r7, r4, lsr fp │ │ │ │ - rsbseq fp, r6, ip, ror r9 │ │ │ │ - @ instruction: 0x0076b998 │ │ │ │ - addeq fp, r7, ip, asr #21 │ │ │ │ - ldrheq fp, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - addeq fp, r7, r8, asr #20 │ │ │ │ + addeq fp, r7, r4, lsl fp │ │ │ │ + rsbseq fp, r6, ip, asr r9 │ │ │ │ + rsbseq fp, r6, r8, ror r9 │ │ │ │ + addeq fp, r7, ip, lsr #21 │ │ │ │ + @ instruction: 0x0076b890 │ │ │ │ + addeq fp, r7, r8, lsr #20 │ │ │ │ + rsbseq fp, r6, ip, asr #18 │ │ │ │ + rsbseq fp, r6, ip, lsl #16 │ │ │ │ + strdeq fp, [r7], r8 │ │ │ │ + rsbseq fp, r6, r4, ror #15 │ │ │ │ rsbseq fp, r6, ip, ror #18 │ │ │ │ - rsbseq fp, r6, ip, lsr #16 │ │ │ │ - addeq fp, r7, r8, lsl sl │ │ │ │ - rsbseq fp, r6, r4, lsl #16 │ │ │ │ - rsbseq fp, r6, ip, lsl #19 │ │ │ │ │ │ │ │ 0026c878 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26c8d4 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -34303,17 +34303,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq fp, r7, r0, asr #18 │ │ │ │ - rsbseq fp, r6, r8, lsl #15 │ │ │ │ - rsbseq fp, r6, r4, lsr #15 │ │ │ │ + addeq fp, r7, r0, lsr #18 │ │ │ │ + rsbseq fp, r6, r8, ror #14 │ │ │ │ + rsbseq fp, r6, r4, lsl #15 │ │ │ │ │ │ │ │ 0026c918 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -34778,17 +34778,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 26d020 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 26d024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq fp, r7, r0, lsr r2 │ │ │ │ - rsbseq fp, r6, r4, ror r0 │ │ │ │ - ldrsbeq fp, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq fp, r7, r0, lsl r2 │ │ │ │ + rsbseq fp, r6, r4, asr r0 │ │ │ │ + ldrheq fp, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 0026d028 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -34915,23 +34915,23 @@ │ │ │ │ beq 26d25c │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26d280 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5ac0 │ │ │ │ + bl 9d5a98 │ │ │ │ ldr r3, [pc, #268] @ 26d32c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26d2b8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d60bc │ │ │ │ + bl 9d6094 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d2c8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -35014,23 +35014,23 @@ │ │ │ │ beq 26d3e0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26d404 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5abc │ │ │ │ + bl 9d5a94 │ │ │ │ ldr r3, [pc, #268] @ 26d4b0 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26d43c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d60bc │ │ │ │ + bl 9d6094 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d44c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -35122,29 +35122,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26d5f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4fdc │ │ │ │ + bl 9d4fb4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 26d6ec │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26d640 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d58f0 │ │ │ │ + bl 9d58c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d650 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -35267,29 +35267,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26d834 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4fd8 │ │ │ │ + bl 9d4fb0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 26d928 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26d87c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d58f0 │ │ │ │ + bl 9d58c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d88c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -35457,15 +35457,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r3, ip, asr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0087a8b4 │ │ │ │ + umulleq sl, r7, r4, r8 │ │ │ │ strdeq sp, [r3], r0 @ │ │ │ │ │ │ │ │ 0026da74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -35541,15 +35541,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r3, r4, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r7, ip, ror #14 │ │ │ │ + addeq sl, r7, ip, asr #14 │ │ │ │ adceq ip, r3, r8, lsr #31 │ │ │ │ │ │ │ │ 0026dbbc : │ │ │ │ mov r3, #0 │ │ │ │ b 25b59c │ │ │ │ │ │ │ │ 0026dbc4 : │ │ │ │ @@ -35845,15 +35845,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 26e118 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -36472,39 +36472,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 26ea6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ strdeq ip, [r3], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r7, fp, rrx │ │ │ │ + addeq sl, r7, fp, asr #32 │ │ │ │ adceq ip, r3, r4, lsr #18 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x00879cbc │ │ │ │ - rsbseq r9, r6, r8, lsr #21 │ │ │ │ - rsbseq r9, r6, r0, asr #21 │ │ │ │ - addeq r9, r7, pc, ror #19 │ │ │ │ - ldrdeq r9, [r7], r4 │ │ │ │ - ldrheq r9, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + umulleq r9, r7, ip, ip │ │ │ │ + rsbseq r9, r6, r8, lsl #21 │ │ │ │ + rsbseq r9, r6, r0, lsr #21 │ │ │ │ + addeq r9, r7, pc, asr #19 │ │ │ │ + @ instruction: 0x008799b4 │ │ │ │ + @ instruction: 0x0076979c │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r7, r8, ror #18 │ │ │ │ - ldrheq r9, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r9, r6, ip, asr #15 │ │ │ │ - addeq r9, r7, ip, asr #17 │ │ │ │ - ldrsheq r9, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - ldrheq r9, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r9, r7, r8, asr #18 │ │ │ │ + @ instruction: 0x00769790 │ │ │ │ + rsbseq r9, r6, ip, lsr #15 │ │ │ │ + addeq r9, r7, ip, lsr #17 │ │ │ │ + ldrsbeq r9, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x00769690 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r9, r7, r4, lsr #17 │ │ │ │ - rsbseq r9, r6, r4, ror #14 │ │ │ │ - rsbseq r9, r6, r8, ror #13 │ │ │ │ - addeq r9, r7, ip, ror #16 │ │ │ │ - rsbseq r9, r6, r4, asr r6 │ │ │ │ - addeq r9, r7, r0, asr #16 │ │ │ │ - rsbseq r9, r6, ip, lsr #12 │ │ │ │ + addeq r9, r7, r4, lsl #17 │ │ │ │ + rsbseq r9, r6, r4, asr #14 │ │ │ │ + rsbseq r9, r6, r8, asr #13 │ │ │ │ + addeq r9, r7, ip, asr #16 │ │ │ │ + rsbseq r9, r6, r4, lsr r6 │ │ │ │ + addeq r9, r7, r0, lsr #16 │ │ │ │ + rsbseq r9, r6, ip, lsl #12 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0026ea70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -36526,23 +36526,23 @@ │ │ │ │ beq 26eb20 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26eb40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5d04 │ │ │ │ + bl 9d5cdc │ │ │ │ ldr r3, [pc, #264] @ 26ebec │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26eb78 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d60bc │ │ │ │ + bl 9d6094 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26eb88 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36633,29 +36633,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26ed0c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 26ee00 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26ed54 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d58f0 │ │ │ │ + bl 9d58c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26ed64 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36812,15 +36812,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [r3], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r9, [r7], ip │ │ │ │ + @ instruction: 0x008793bc │ │ │ │ adceq fp, r3, ip, lsl ip │ │ │ │ │ │ │ │ 0026ef48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -36894,15 +36894,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 26f164 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -37514,38 +37514,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 26fa90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ @ instruction: 0x00a3bbb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r7, r4, lsr r0 │ │ │ │ + addeq r9, r7, r4, lsl r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ strdeq fp, [r3], r4 @ │ │ │ │ - umulleq r8, r7, r4, ip │ │ │ │ - rsbseq r8, r6, r0, lsl #21 │ │ │ │ - @ instruction: 0x00768a98 │ │ │ │ - ldrdeq r8, [r7], ip │ │ │ │ - @ instruction: 0x008789b4 │ │ │ │ - @ instruction: 0x0076879c │ │ │ │ + addeq r8, r7, r4, ror ip │ │ │ │ + rsbseq r8, r6, r0, ror #20 │ │ │ │ + rsbseq r8, r6, r8, ror sl │ │ │ │ + @ instruction: 0x008789bc │ │ │ │ + umulleq r8, r7, r4, r9 │ │ │ │ + rsbseq r8, r6, ip, ror r7 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r7, r4, asr #18 │ │ │ │ - rsbseq r8, r6, ip, lsl #15 │ │ │ │ + addeq r8, r7, r4, lsr #18 │ │ │ │ + rsbseq r8, r6, ip, ror #14 │ │ │ │ + rsbseq r8, r6, r8, lsl #15 │ │ │ │ + addeq r8, r7, r4, lsl #17 │ │ │ │ rsbseq r8, r6, r8, lsr #15 │ │ │ │ - addeq r8, r7, r4, lsr #17 │ │ │ │ - rsbseq r8, r6, r8, asr #15 │ │ │ │ - rsbseq r8, r6, r8, lsl #13 │ │ │ │ + rsbseq r8, r6, r8, ror #12 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r8, r7, ip, ror r8 │ │ │ │ - rsbseq r8, r6, ip, lsr r7 │ │ │ │ - rsbseq r8, r6, r0, asr #13 │ │ │ │ - addeq r8, r7, r4, asr #16 │ │ │ │ - rsbseq r8, r6, ip, lsr #12 │ │ │ │ - addeq r8, r7, r8, lsl r8 │ │ │ │ - rsbseq r8, r6, r4, lsl #12 │ │ │ │ + addeq r8, r7, ip, asr r8 │ │ │ │ + rsbseq r8, r6, ip, lsl r7 │ │ │ │ + rsbseq r8, r6, r0, lsr #13 │ │ │ │ + addeq r8, r7, r4, lsr #16 │ │ │ │ + rsbseq r8, r6, ip, lsl #12 │ │ │ │ + strdeq r8, [r7], r8 @ │ │ │ │ + rsbseq r8, r6, r4, ror #11 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0026fa94 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -37675,30 +37675,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -38523,45 +38523,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq fp, r3, ip, asr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r8, r7, r5, ror #5 │ │ │ │ + addeq r8, r7, r5, asr #5 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq sl, [r3], r0 @ │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r7, r7, r1, lsr #19 │ │ │ │ - addeq r7, r7, ip, lsr #18 │ │ │ │ - rsbseq r7, r6, r4, lsl r7 │ │ │ │ + addeq r7, r7, r1, lsl #19 │ │ │ │ + addeq r7, r7, ip, lsl #18 │ │ │ │ + ldrsheq r7, [r6], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r7, r7, r8, ror #16 │ │ │ │ - ldrheq r7, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r7, r6, ip, asr #13 │ │ │ │ + addeq r7, r7, r8, asr #16 │ │ │ │ + @ instruction: 0x00767690 │ │ │ │ + rsbseq r7, r6, ip, lsr #13 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - strdeq r7, [r7], ip │ │ │ │ - rsbseq r7, r6, r0, lsr #10 │ │ │ │ - ldrsbeq r7, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq r7, [r7], ip │ │ │ │ + rsbseq r7, r6, r0, lsl #10 │ │ │ │ + ldrheq r7, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r7, r7, r0, asr #11 │ │ │ │ - rsbseq r7, r6, r0, lsl #9 │ │ │ │ - rsbseq r7, r6, r4, lsl #8 │ │ │ │ - umulleq r7, r7, r8, r5 @ │ │ │ │ - rsbseq r7, r6, ip, ror r3 │ │ │ │ - andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r7, r7, r4, ror r5 │ │ │ │ + addeq r7, r7, r0, lsr #11 │ │ │ │ + rsbseq r7, r6, r0, ror #8 │ │ │ │ + rsbseq r7, r6, r4, ror #7 │ │ │ │ + addeq r7, r7, r8, ror r5 │ │ │ │ rsbseq r7, r6, ip, asr r3 │ │ │ │ - addeq r7, r7, ip, asr #10 │ │ │ │ - rsbseq r7, r6, r8, lsr r3 │ │ │ │ - rsbseq r7, r6, r0, asr r3 │ │ │ │ + andeq r0, r0, lr, lsr #2 │ │ │ │ + addeq r7, r7, r4, asr r5 │ │ │ │ + rsbseq r7, r6, ip, lsr r3 │ │ │ │ + addeq r7, r7, ip, lsr #10 │ │ │ │ + rsbseq r7, r6, r8, lsl r3 │ │ │ │ + rsbseq r7, r6, r0, lsr r3 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -38862,34 +38862,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -39669,58 +39669,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 2716fc │ │ │ │ strdeq r9, [r3], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r7, r2, rrx │ │ │ │ - addeq r7, r7, ip, lsr r0 │ │ │ │ - addeq r7, r7, r4, lsr #1 │ │ │ │ + addeq r7, r7, r2, asr #32 │ │ │ │ + addeq r7, r7, ip, lsl r0 │ │ │ │ + addeq r7, r7, r4, lsl #1 │ │ │ │ adceq r9, r3, r4, asr #18 │ │ │ │ - @ instruction: 0x00876fbc │ │ │ │ - @ instruction: 0x00876eb8 │ │ │ │ - ldrsbeq r6, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x00766c98 │ │ │ │ + umulleq r6, r7, ip, pc @ │ │ │ │ + umulleq r6, r7, r8, lr │ │ │ │ + ldrheq r6, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r6, r6, r8, ror ip │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r6, r7, r0, lsl lr │ │ │ │ - @ instruction: 0x00876cb4 │ │ │ │ - addeq r6, r7, r8, ror #22 │ │ │ │ + strdeq r6, [r7], r0 │ │ │ │ + umulleq r6, r7, r4, ip │ │ │ │ + addeq r6, r7, r8, asr #22 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r6, r7, r4, lsl #22 │ │ │ │ - umulleq r6, r7, r0, sl │ │ │ │ - addeq r6, r7, ip, lsr #16 │ │ │ │ + addeq r6, r7, r4, ror #21 │ │ │ │ + addeq r6, r7, r0, ror sl │ │ │ │ + addeq r6, r7, ip, lsl #16 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r6, r7, ip, ror #10 │ │ │ │ - addeq r6, r7, r8, lsl #9 │ │ │ │ - rsbseq r6, r6, r4, ror r2 │ │ │ │ - rsbseq r6, r6, ip, lsl #5 │ │ │ │ + addeq r6, r7, ip, asr #10 │ │ │ │ + addeq r6, r7, r8, ror #8 │ │ │ │ + rsbseq r6, r6, r4, asr r2 │ │ │ │ + rsbseq r6, r6, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r6, r7, ip, lsr r0 │ │ │ │ - rsbseq r5, r6, r4, lsl #29 │ │ │ │ - rsbseq r5, r6, r0, lsr #29 │ │ │ │ - addeq r5, r7, ip, lsr #27 │ │ │ │ - rsbseq r5, r6, r4, lsl #25 │ │ │ │ + addeq r6, r7, ip, lsl r0 │ │ │ │ + rsbseq r5, r6, r4, ror #28 │ │ │ │ + rsbseq r5, r6, r0, lsl #29 │ │ │ │ + addeq r5, r7, ip, lsl #27 │ │ │ │ + rsbseq r5, r6, r4, ror #24 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r5, r7, ip, lsr ip │ │ │ │ - ldrsheq r5, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r5, r7, ip, lsl ip │ │ │ │ + ldrsbeq r5, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r5, r6, r0, ror #20 │ │ │ │ + ldrdeq r5, [r7], r0 │ │ │ │ + ldrheq r5, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r5, r7, ip, lsr #23 │ │ │ │ rsbseq r5, r6, r0, lsl #21 │ │ │ │ - strdeq r5, [r7], r0 │ │ │ │ - ldrsbeq r5, [r6], #-148 @ 0xffffff6c @ │ │ │ │ - addeq r5, r7, ip, asr #23 │ │ │ │ - rsbseq r5, r6, r0, lsr #21 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r5, r7, r0, lsr #23 │ │ │ │ - rsbseq r5, r6, ip, lsl #19 │ │ │ │ + addeq r5, r7, r0, lsl #23 │ │ │ │ + rsbseq r5, r6, ip, ror #18 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r5, r7, r4, lsl #23 │ │ │ │ - rsbseq r5, r6, r0, ror r9 │ │ │ │ - rsbseq r5, r6, r8, lsl #19 │ │ │ │ addeq r5, r7, r4, ror #22 │ │ │ │ - rsbseq r5, r6, ip, asr #18 │ │ │ │ + rsbseq r5, r6, r0, asr r9 │ │ │ │ + rsbseq r5, r6, r8, ror #18 │ │ │ │ + addeq r5, r7, r4, asr #22 │ │ │ │ + rsbseq r5, r6, ip, lsr #18 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 272310 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 271ca4 │ │ │ │ @@ -40510,15 +40510,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 272934 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -41401,45 +41401,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 273428 │ │ │ │ adceq r8, r3, r4, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r5, [r7], sl │ │ │ │ + ldrdeq r5, [r7], sl │ │ │ │ adceq r7, r3, r0, asr lr │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r5, r7, r8, ror #2 │ │ │ │ - rsbseq r4, r6, r4, asr pc │ │ │ │ - rsbseq r4, r6, ip, ror #30 │ │ │ │ - @ instruction: 0x00874eb8 │ │ │ │ - @ instruction: 0x00764c9c │ │ │ │ + addeq r5, r7, r8, asr #2 │ │ │ │ + rsbseq r4, r6, r4, lsr pc │ │ │ │ + rsbseq r4, r6, ip, asr #30 │ │ │ │ + umulleq r4, r7, r8, lr │ │ │ │ + rsbseq r4, r6, ip, ror ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, r7, r4, asr lr │ │ │ │ - rsbseq r4, r6, ip, ror #27 │ │ │ │ - rsbseq r4, r6, r4, lsr ip │ │ │ │ + addeq r4, r7, r4, lsr lr │ │ │ │ + rsbseq r4, r6, ip, asr #27 │ │ │ │ + rsbseq r4, r6, r4, lsl ip │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r4, r7, r4, asr #27 │ │ │ │ - rsbseq r4, r6, ip, lsl #24 │ │ │ │ - rsbseq r4, r6, r8, lsr #24 │ │ │ │ - addeq r4, r7, r8, ror #12 │ │ │ │ - rsbseq r4, r6, r8, lsr #10 │ │ │ │ - rsbseq r4, r6, ip, lsr #9 │ │ │ │ - addeq r4, r7, ip, lsr r6 │ │ │ │ - rsbseq r4, r6, r0, ror #10 │ │ │ │ - rsbseq r4, r6, r0, lsr #8 │ │ │ │ - addeq r4, r7, r0, lsl r6 │ │ │ │ - ldrsheq r4, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - addeq r4, r7, r0, ror #11 │ │ │ │ - rsbseq r4, r6, ip, asr #7 │ │ │ │ + addeq r4, r7, r4, lsr #27 │ │ │ │ + rsbseq r4, r6, ip, ror #23 │ │ │ │ + rsbseq r4, r6, r8, lsl #24 │ │ │ │ + addeq r4, r7, r8, asr #12 │ │ │ │ + rsbseq r4, r6, r8, lsl #10 │ │ │ │ + rsbseq r4, r6, ip, lsl #9 │ │ │ │ + addeq r4, r7, ip, lsl r6 │ │ │ │ + rsbseq r4, r6, r0, asr #10 │ │ │ │ + rsbseq r4, r6, r0, lsl #8 │ │ │ │ + strdeq r4, [r7], r0 │ │ │ │ + ldrsbeq r4, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r4, r7, r0, asr #11 │ │ │ │ + rsbseq r4, r6, ip, lsr #7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r4, r7, r4, asr #11 │ │ │ │ - ldrheq r4, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r4, r6, r8, lsr r5 │ │ │ │ + addeq r4, r7, r4, lsr #11 │ │ │ │ + @ instruction: 0x00764390 │ │ │ │ + rsbseq r4, r6, r8, lsl r5 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 273428 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 272e74 │ │ │ │ mov r5, #6 │ │ │ │ @@ -41915,15 +41915,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 273f18 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -42802,44 +42802,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 2749bc │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2749bc │ │ │ │ adceq r6, r3, r0, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r7, lr, lsl r1 │ │ │ │ + strdeq r4, [r7], lr │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r6, r3, r0, lsl #17 │ │ │ │ - addeq r3, r7, r0, lsr #18 │ │ │ │ - rsbseq r3, r6, r4, lsl #14 │ │ │ │ + addeq r3, r7, r0, lsl #18 │ │ │ │ + rsbseq r3, r6, r4, ror #13 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x008738bc │ │ │ │ - rsbseq r3, r6, r4, asr r8 │ │ │ │ - @ instruction: 0x0076369c │ │ │ │ + umulleq r3, r7, ip, r8 │ │ │ │ + rsbseq r3, r6, r4, lsr r8 │ │ │ │ + rsbseq r3, r6, ip, ror r6 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - strdeq r3, [r7], ip │ │ │ │ - rsbseq r3, r6, r8, ror #11 │ │ │ │ - rsbseq r3, r6, r0, lsl #12 │ │ │ │ - addeq r3, r7, r4, asr #15 │ │ │ │ - rsbseq r3, r6, ip, lsl #12 │ │ │ │ - rsbseq r3, r6, r8, lsr #12 │ │ │ │ - addeq r3, r7, r4, lsr #1 │ │ │ │ - rsbseq r2, r6, r4, ror #30 │ │ │ │ - rsbseq r2, r6, r8, ror #29 │ │ │ │ - addeq r3, r7, r8, ror r0 │ │ │ │ - @ instruction: 0x00762f9c │ │ │ │ - rsbseq r2, r6, ip, asr lr │ │ │ │ - addeq r3, r7, ip, asr #32 │ │ │ │ - rsbseq r2, r6, r0, lsr lr │ │ │ │ - addeq r3, r7, ip, lsl r0 │ │ │ │ - rsbseq r2, r6, r8, lsl #28 │ │ │ │ + ldrdeq r3, [r7], ip │ │ │ │ + rsbseq r3, r6, r8, asr #11 │ │ │ │ + rsbseq r3, r6, r0, ror #11 │ │ │ │ + addeq r3, r7, r4, lsr #15 │ │ │ │ + rsbseq r3, r6, ip, ror #11 │ │ │ │ + rsbseq r3, r6, r8, lsl #12 │ │ │ │ + addeq r3, r7, r4, lsl #1 │ │ │ │ + rsbseq r2, r6, r4, asr #30 │ │ │ │ + rsbseq r2, r6, r8, asr #29 │ │ │ │ + addeq r3, r7, r8, asr r0 │ │ │ │ + rsbseq r2, r6, ip, ror pc │ │ │ │ + rsbseq r2, r6, ip, lsr lr │ │ │ │ + addeq r3, r7, ip, lsr #32 │ │ │ │ + rsbseq r2, r6, r0, lsl lr │ │ │ │ + strdeq r2, [r7], ip │ │ │ │ + rsbseq r2, r6, r8, ror #27 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r3, r7, r0 │ │ │ │ - rsbseq r2, r6, ip, ror #27 │ │ │ │ - rsbseq r2, r6, r4, ror pc │ │ │ │ + addeq r2, r7, r0, ror #31 │ │ │ │ + rsbseq r2, r6, ip, asr #27 │ │ │ │ + rsbseq r2, r6, r4, asr pc │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 274448 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -43306,15 +43306,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 2754cc │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -44181,48 +44181,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 275c58 │ │ │ │ mov r2, #0 │ │ │ │ b 275c58 │ │ │ │ @ instruction: 0x00a358bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r2, r7, r2, ror fp │ │ │ │ + addeq r2, r7, r2, asr fp │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r5, r3, r8, lsr #5 │ │ │ │ - addeq r2, r7, ip, lsl #6 │ │ │ │ - ldrsheq r2, [r6], #-0 @ │ │ │ │ + addeq r2, r7, ip, ror #5 │ │ │ │ + ldrsbeq r2, [r6], #-0 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r2, r7, r0, lsr #5 │ │ │ │ - rsbseq r2, r6, r8, lsr r2 │ │ │ │ - rsbseq r2, r6, r0, lsl #1 │ │ │ │ + addeq r2, r7, r0, lsl #5 │ │ │ │ + rsbseq r2, r6, r8, lsl r2 │ │ │ │ + rsbseq r2, r6, r0, rrx │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - ldrdeq r2, [r7], r0 │ │ │ │ - ldrheq r1, [r6], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq r1, [r6], #-244 @ 0xffffff0c @ │ │ │ │ - umulleq r2, r7, r8, r1 │ │ │ │ - rsbseq r1, r6, r0, ror #31 │ │ │ │ - ldrsheq r1, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x008721b0 │ │ │ │ + @ instruction: 0x00761f9c │ │ │ │ + ldrheq r1, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r2, r7, r8, ror r1 │ │ │ │ + rsbseq r1, r6, r0, asr #31 │ │ │ │ + ldrsbeq r1, [r6], #-252 @ 0xffffff04 @ │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - strdeq r1, [r7], r4 │ │ │ │ - ldrheq r1, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r1, r6, r8, lsr r8 │ │ │ │ - addeq r1, r7, r8, asr #19 │ │ │ │ - rsbseq r1, r6, ip, ror #17 │ │ │ │ - rsbseq r1, r6, ip, lsr #15 │ │ │ │ - addeq r1, r7, r0, lsr #19 │ │ │ │ - rsbseq r1, r6, r4, lsl #15 │ │ │ │ - addeq r1, r7, r0, ror r9 │ │ │ │ - rsbseq r1, r6, ip, asr r7 │ │ │ │ + ldrdeq r1, [r7], r4 │ │ │ │ + @ instruction: 0x00761894 │ │ │ │ + rsbseq r1, r6, r8, lsl r8 │ │ │ │ + addeq r1, r7, r8, lsr #19 │ │ │ │ + rsbseq r1, r6, ip, asr #17 │ │ │ │ + rsbseq r1, r6, ip, lsl #15 │ │ │ │ + addeq r1, r7, r0, lsl #19 │ │ │ │ + rsbseq r1, r6, r4, ror #14 │ │ │ │ + addeq r1, r7, r0, asr r9 │ │ │ │ + rsbseq r1, r6, ip, lsr r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r1, r7, r4, asr r9 │ │ │ │ - rsbseq r1, r6, r0, asr #14 │ │ │ │ - rsbseq r1, r6, r8, asr #17 │ │ │ │ + addeq r1, r7, r4, lsr r9 │ │ │ │ + rsbseq r1, r6, r0, lsr #14 │ │ │ │ + rsbseq r1, r6, r8, lsr #17 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -44700,26 +44700,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 276b18 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 276b08 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d60bc │ │ │ │ + bl 9d6094 │ │ │ │ cmp r0, #0 │ │ │ │ beq 276a74 │ │ │ │ b 276980 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 9d5ac0 │ │ │ │ + bl 9d5a98 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -44868,15 +44868,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 276e1c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 276e34 │ │ │ │ - bl 9d58f0 │ │ │ │ + bl 9d58c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 276d2c │ │ │ │ b 276bcc │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -44886,15 +44886,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d4fdc │ │ │ │ + bl 9d4fb4 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -45062,15 +45062,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r3, r0, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r7, ip, lsr #7 │ │ │ │ + addeq r1, r7, ip, lsl #7 │ │ │ │ adceq r3, r3, r4, lsl #23 │ │ │ │ │ │ │ │ 00276fe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -45189,15 +45189,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 277220 │ │ │ │ @@ -46082,44 +46082,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 277440 │ │ │ │ adceq r3, r3, r0, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r7, sl, lsr #28 │ │ │ │ + addeq r0, r7, sl, lsl #28 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r3, r3, r4, ror r5 │ │ │ │ - strdeq r0, [r7], r4 │ │ │ │ - ldrsbeq r0, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq r0, [r7], r4 │ │ │ │ + ldrheq r0, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - umulleq r0, r7, r0, r5 │ │ │ │ - rsbseq r0, r6, r8, lsr #10 │ │ │ │ - rsbseq r0, r6, r0, ror r3 │ │ │ │ + addeq r0, r7, r0, ror r5 │ │ │ │ + rsbseq r0, r6, r8, lsl #10 │ │ │ │ + rsbseq r0, r6, r0, asr r3 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - ldrdeq r0, [r7], r4 │ │ │ │ - rsbseq r0, r6, r0, asr #5 │ │ │ │ - ldrsbeq r0, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ - umulleq r0, r7, ip, r4 │ │ │ │ - rsbseq r0, r6, r4, ror #5 │ │ │ │ - rsbseq r0, r6, r0, lsl #6 │ │ │ │ - addeq pc, r6, r8, lsl sp @ │ │ │ │ - ldrsbeq pc, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq pc, r5, ip, asr fp @ │ │ │ │ - addeq pc, r6, ip, ror #25 │ │ │ │ - rsbseq pc, r5, r0, lsl ip @ │ │ │ │ - ldrsbeq pc, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - addeq pc, r6, r4, asr #25 │ │ │ │ - rsbseq pc, r5, r8, lsr #21 │ │ │ │ - umulleq pc, r6, r4, ip @ │ │ │ │ - rsbseq pc, r5, r0, lsl #21 │ │ │ │ + @ instruction: 0x008704b4 │ │ │ │ + rsbseq r0, r6, r0, lsr #5 │ │ │ │ + ldrheq r0, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r0, r7, ip, ror r4 │ │ │ │ + rsbseq r0, r6, r4, asr #5 │ │ │ │ + rsbseq r0, r6, r0, ror #5 │ │ │ │ + strdeq pc, [r6], r8 │ │ │ │ + ldrheq pc, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq pc, r5, ip, lsr fp @ │ │ │ │ + addeq pc, r6, ip, asr #25 │ │ │ │ + ldrsheq pc, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + ldrheq pc, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + addeq pc, r6, r4, lsr #25 │ │ │ │ + rsbseq pc, r5, r8, lsl #21 │ │ │ │ + addeq pc, r6, r4, ror ip @ │ │ │ │ + rsbseq pc, r5, r0, ror #20 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq pc, r6, r8, ror ip @ │ │ │ │ - rsbseq pc, r5, r4, ror #20 │ │ │ │ - rsbseq pc, r5, ip, ror #23 │ │ │ │ + addeq pc, r6, r8, asr ip @ │ │ │ │ + rsbseq pc, r5, r4, asr #20 │ │ │ │ + rsbseq pc, r5, ip, asr #23 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -46671,31 +46671,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -47454,30 +47454,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 279714 │ │ │ │ adceq r2, r3, ip, lsl #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0086f2b2 │ │ │ │ + umulleq pc, r6, r2, r2 @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ adceq r1, r3, r0, ror r9 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - @ instruction: 0x0086e5b8 │ │ │ │ - rsbseq lr, r5, r0, asr r5 │ │ │ │ - @ instruction: 0x0075e39c │ │ │ │ + umulleq lr, r6, r8, r5 │ │ │ │ + rsbseq lr, r5, r0, lsr r5 │ │ │ │ + rsbseq lr, r5, ip, ror r3 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq lr, r6, ip, ror #10 │ │ │ │ - ldrheq lr, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - ldrsbeq lr, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - addeq lr, r6, r8, lsr r5 │ │ │ │ - rsbseq lr, r5, ip, lsl r3 │ │ │ │ + addeq lr, r6, ip, asr #10 │ │ │ │ + @ instruction: 0x0075e394 │ │ │ │ + ldrheq lr, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq lr, r6, r8, lsl r5 │ │ │ │ + ldrsheq lr, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -49035,31 +49035,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq sp, r6, r8, asr #10 │ │ │ │ - rsbseq sp, r5, ip, lsr #6 │ │ │ │ - addeq sp, r6, ip, lsl r5 │ │ │ │ - rsbseq sp, r5, r0, asr #8 │ │ │ │ - rsbseq sp, r5, r4, lsl #6 │ │ │ │ - strdeq sp, [r6], r0 │ │ │ │ - ldrheq sp, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq sp, r5, r4, lsr r3 │ │ │ │ - addeq sp, r6, r8, asr #9 │ │ │ │ - rsbseq sp, r5, ip, lsr #5 │ │ │ │ + addeq sp, r6, r8, lsr #10 │ │ │ │ + rsbseq sp, r5, ip, lsl #6 │ │ │ │ + strdeq sp, [r6], ip │ │ │ │ + rsbseq sp, r5, r0, lsr #8 │ │ │ │ + rsbseq sp, r5, r4, ror #5 │ │ │ │ + ldrdeq sp, [r6], r0 │ │ │ │ + @ instruction: 0x0075d390 │ │ │ │ + rsbseq sp, r5, r4, lsl r3 │ │ │ │ + addeq sp, r6, r8, lsr #9 │ │ │ │ + rsbseq sp, r5, ip, lsl #5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq sp, r6, r0, lsr #9 │ │ │ │ - rsbseq sp, r5, r8, lsl #5 │ │ │ │ - rsbseq sp, r5, r0, lsl r4 │ │ │ │ - addeq sp, r6, r8, ror r4 │ │ │ │ - rsbseq sp, r5, r4, ror #4 │ │ │ │ - rsbseq sp, r5, ip, ror r2 │ │ │ │ + addeq sp, r6, r0, lsl #9 │ │ │ │ + rsbseq sp, r5, r8, ror #4 │ │ │ │ + ldrsheq sp, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq sp, r6, r8, asr r4 │ │ │ │ + rsbseq sp, r5, r4, asr #4 │ │ │ │ + rsbseq sp, r5, ip, asr r2 │ │ │ │ │ │ │ │ 0027ae20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -49143,15 +49143,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r6, r4, asr #7 │ │ │ │ + addeq sp, r6, r4, lsr #7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq pc, r2, r4, ror #23 │ │ │ │ │ │ │ │ 0027af90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -49174,23 +49174,23 @@ │ │ │ │ beq 27b040 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27b04c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5e9c │ │ │ │ + bl 9d5e74 │ │ │ │ ldr r3, [pc, #248] @ 27b0fc │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27b08c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d60bc │ │ │ │ + bl 9d6094 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27b09c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -49278,29 +49278,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 27b200 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 27b2fc │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27b258 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d58f0 │ │ │ │ + bl 9d58c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27b268 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -49451,15 +49451,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r6, r0, ror #29 │ │ │ │ + addeq ip, r6, r0, asr #29 │ │ │ │ adceq pc, r2, r0, lsr #14 │ │ │ │ │ │ │ │ 0027b444 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -49545,15 +49545,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -49573,15 +49573,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 27b710 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -50298,38 +50298,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 27c1d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq pc, r2, ip, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r6, r2, lsl #22 │ │ │ │ + addeq ip, r6, r2, ror #21 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r2, r0, asr #6 │ │ │ │ - addeq ip, r6, r0, asr #14 │ │ │ │ - rsbseq ip, r5, ip, lsr #12 │ │ │ │ - rsbseq ip, r5, r4, lsr #10 │ │ │ │ + addeq ip, r6, r0, lsr #14 │ │ │ │ + rsbseq ip, r5, ip, lsl #12 │ │ │ │ + rsbseq ip, r5, r4, lsl #10 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - umulleq ip, r6, r8, r6 │ │ │ │ - rsbseq ip, r5, r4, lsl #9 │ │ │ │ - @ instruction: 0x0075c49c │ │ │ │ - addeq ip, r6, lr, lsl #8 │ │ │ │ - addeq ip, r6, r4, asr #4 │ │ │ │ - rsbseq ip, r5, ip, lsl #1 │ │ │ │ - rsbseq ip, r5, r8, lsr #1 │ │ │ │ - addeq ip, r6, ip, ror #2 │ │ │ │ - rsbseq fp, r5, r0, asr pc │ │ │ │ + addeq ip, r6, r8, ror r6 │ │ │ │ + rsbseq ip, r5, r4, ror #8 │ │ │ │ + rsbseq ip, r5, ip, ror r4 │ │ │ │ + addeq ip, r6, lr, ror #7 │ │ │ │ + addeq ip, r6, r4, lsr #4 │ │ │ │ + rsbseq ip, r5, ip, rrx │ │ │ │ + rsbseq ip, r5, r8, lsl #1 │ │ │ │ + addeq ip, r6, ip, asr #2 │ │ │ │ + rsbseq fp, r5, r0, lsr pc │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq ip, r6, ip, lsr #2 │ │ │ │ - rsbseq fp, r5, ip, ror #31 │ │ │ │ - rsbseq fp, r5, r0, ror pc │ │ │ │ - addeq ip, r6, r4, lsl #2 │ │ │ │ - rsbseq fp, r5, ip, ror #29 │ │ │ │ - ldrdeq ip, [r6], r8 │ │ │ │ - rsbseq fp, r5, r4, asr #29 │ │ │ │ + addeq ip, r6, ip, lsl #2 │ │ │ │ + rsbseq fp, r5, ip, asr #31 │ │ │ │ + rsbseq fp, r5, r0, asr pc │ │ │ │ + addeq ip, r6, r4, ror #1 │ │ │ │ + rsbseq fp, r5, ip, asr #29 │ │ │ │ + strheq ip, [r6], r8 │ │ │ │ + rsbseq fp, r5, r4, lsr #29 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0027c1d4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50470,26 +50470,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 27c420 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -50518,15 +50518,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 27c4dc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -50535,26 +50535,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -50622,23 +50622,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27c680 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -50667,35 +50667,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 27c734 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -51326,44 +51326,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 27ce20 │ │ │ │ adceq lr, r2, r8, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq fp, [r6], fp @ │ │ │ │ + @ instruction: 0x0086b8bb │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq lr, r2, r8, asr r0 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq fp, r6, r8, lsl #5 │ │ │ │ - rsbseq fp, r5, r4, ror r1 │ │ │ │ - rsbseq fp, r5, r8, rrx │ │ │ │ + addeq fp, r6, r8, ror #4 │ │ │ │ + rsbseq fp, r5, r4, asr r1 │ │ │ │ + rsbseq fp, r5, r8, asr #32 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq sl, r6, fp, lsr lr │ │ │ │ + addeq sl, r6, fp, lsl lr │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq sl, r6, r0, ror #22 │ │ │ │ - rsbseq sl, r5, r8, lsr #19 │ │ │ │ - rsbseq sl, r5, r4, asr #19 │ │ │ │ + addeq sl, r6, r0, asr #22 │ │ │ │ + rsbseq sl, r5, r8, lsl #19 │ │ │ │ + rsbseq sl, r5, r4, lsr #19 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq sl, r6, r4, lsl sl │ │ │ │ - ldrsheq sl, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq sl, [r6], r4 │ │ │ │ + ldrsbeq sl, [r5], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r6, r0, lsl #19 │ │ │ │ - rsbseq sl, r5, r0, asr #16 │ │ │ │ - rsbseq sl, r5, r4, asr #15 │ │ │ │ - addeq sl, r6, ip, lsr r9 │ │ │ │ - rsbseq sl, r5, r8, lsr #14 │ │ │ │ - rsbseq sl, r5, r0, asr #14 │ │ │ │ + addeq sl, r6, r0, ror #18 │ │ │ │ + rsbseq sl, r5, r0, lsr #16 │ │ │ │ + rsbseq sl, r5, r4, lsr #15 │ │ │ │ addeq sl, r6, ip, lsl r9 │ │ │ │ - rsbseq sl, r5, r4, lsl #14 │ │ │ │ - strdeq sl, [r6], r8 │ │ │ │ - ldrsbeq sl, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sl, r5, r8, lsl #14 │ │ │ │ + rsbseq sl, r5, r0, lsr #14 │ │ │ │ + strdeq sl, [r6], ip │ │ │ │ + rsbseq sl, r5, r4, ror #13 │ │ │ │ + ldrdeq sl, [r6], r8 │ │ │ │ + ldrheq sl, [r5], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -51970,26 +51970,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 27db88 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -52018,15 +52018,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 27dc44 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -52035,26 +52035,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -52122,23 +52122,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27dde8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -52167,35 +52167,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 27de9c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -52369,17 +52369,17 @@ │ │ │ │ bl 266ec8 │ │ │ │ mov r1, r0 │ │ │ │ b 27e014 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq sp, r2, r8, r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq sp, r2, ip, ror #1 │ │ │ │ - addeq sl, r6, ip, asr r1 │ │ │ │ - rsbseq sl, r5, r8, asr #32 │ │ │ │ - rsbseq r9, r5, ip, lsr pc │ │ │ │ + addeq sl, r6, ip, lsr r1 │ │ │ │ + rsbseq sl, r5, r8, lsr #32 │ │ │ │ + rsbseq r9, r5, ip, lsl pc │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 0027e1cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -52463,15 +52463,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, ip, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r6, r8, lsl r0 │ │ │ │ + strdeq r9, [r6], r8 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq ip, r2, r4, lsr r8 │ │ │ │ │ │ │ │ 0027e33c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -52561,15 +52561,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a2c7bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r4, lsr #29 │ │ │ │ + addeq r9, r6, r4, lsl #29 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x00a2c6b4 │ │ │ │ │ │ │ │ 0027e4b8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -52664,15 +52664,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, r8, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, ip, lsr #26 │ │ │ │ + addeq r9, r6, ip, lsl #26 │ │ │ │ adceq ip, r2, r8, lsr #10 │ │ │ │ │ │ │ │ 0027e648 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53023,19 +53023,19 @@ │ │ │ │ bl 269b0c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27eafc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq ip, r2, r8, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, r8, lsl #15 │ │ │ │ - addeq r9, r6, r4, lsr #14 │ │ │ │ + addeq r9, r6, r8, ror #14 │ │ │ │ + addeq r9, r6, r4, lsl #14 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq fp, [r2], r0 @ │ │ │ │ - addeq r9, r6, r8, lsr #13 │ │ │ │ + addeq r9, r6, r8, lsl #13 │ │ │ │ │ │ │ │ 0027ebd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -53117,19 +53117,19 @@ │ │ │ │ bl 269b0c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27ec68 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, ip, lsr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, ip, lsl r6 │ │ │ │ - @ instruction: 0x008695b8 │ │ │ │ + strdeq r9, [r6], ip │ │ │ │ + umulleq r9, r6, r8, r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r2, r0, ror #28 │ │ │ │ - addeq r9, r6, r8, lsr r5 │ │ │ │ + addeq r9, r6, r8, lsl r5 │ │ │ │ │ │ │ │ 0027ed40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -53213,28 +53213,28 @@ │ │ │ │ bl 269b0c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 27eddc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a2bdb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, ip, lsl #9 │ │ │ │ - addeq r9, r6, r0, asr #8 │ │ │ │ + addeq r9, r6, ip, ror #8 │ │ │ │ + addeq r9, r6, r0, lsr #8 │ │ │ │ strdeq fp, [r2], r4 @ │ │ │ │ │ │ │ │ 0027eeb0 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 27eee8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d52d4 │ │ │ │ + bl 9d52ac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 27ef08 │ │ │ │ @@ -53333,16 +53333,16 @@ │ │ │ │ bl 269b0c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 27efa8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, ip, ror #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r9, [r6], r0 │ │ │ │ - addeq r9, r6, ip, ror r2 │ │ │ │ + @ instruction: 0x008692b0 │ │ │ │ + addeq r9, r6, ip, asr r2 │ │ │ │ adceq fp, r2, r8, lsr fp │ │ │ │ │ │ │ │ 0027f080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -53419,16 +53419,16 @@ │ │ │ │ bl 269b0c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f114 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r0, ror sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, ip, asr #2 │ │ │ │ - addeq r9, r6, ip, lsl #2 │ │ │ │ + addeq r9, r6, ip, lsr #2 │ │ │ │ + addeq r9, r6, ip, ror #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x00a2b9b4 │ │ │ │ │ │ │ │ 0027f1d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53504,16 +53504,16 @@ │ │ │ │ bl 269b0c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f260 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r4, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r6, ip │ │ │ │ - addeq r8, r6, r0, asr #31 │ │ │ │ + addeq r8, r6, ip, ror #31 │ │ │ │ + addeq r8, r6, r0, lsr #31 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r8, ror #16 │ │ │ │ │ │ │ │ 0027f320 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53589,16 +53589,16 @@ │ │ │ │ bl 269b0c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f3ac │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r0, asr #29 │ │ │ │ - addeq r8, r6, r4, ror lr │ │ │ │ + addeq r8, r6, r0, lsr #29 │ │ │ │ + addeq r8, r6, r4, asr lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r2, ip, lsl r7 │ │ │ │ │ │ │ │ 0027f46c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53676,16 +53676,16 @@ │ │ │ │ bl 269b0c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f4f8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, ip, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r0, ror sp │ │ │ │ - addeq r8, r6, ip, lsr #26 │ │ │ │ + addeq r8, r6, r0, asr sp │ │ │ │ + addeq r8, r6, ip, lsl #26 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrdeq fp, [r2], r0 @ │ │ │ │ │ │ │ │ 0027f5c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53765,16 +53765,16 @@ │ │ │ │ bl 269b0c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f654 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r0, lsr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, ip, lsl #24 │ │ │ │ - ldrdeq r8, [r6], r0 │ │ │ │ + addeq r8, r6, ip, ror #23 │ │ │ │ + @ instruction: 0x00868bb0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r2, r4, ror r4 │ │ │ │ │ │ │ │ 0027f71c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53880,17 +53880,17 @@ │ │ │ │ b 27f810 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 27f894 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a2b3b0 │ │ │ │ - addeq r8, r6, ip, lsr #21 │ │ │ │ + addeq r8, r6, ip, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r8, lsl sl │ │ │ │ + strdeq r8, [r6], r8 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r8, asr #5 │ │ │ │ │ │ │ │ 0027f8e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53996,17 +53996,17 @@ │ │ │ │ b 27f9d8 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 27fa5c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, ror #3 │ │ │ │ - addeq r8, r6, r4, ror #17 │ │ │ │ + addeq r8, r6, r4, asr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r0, asr r8 │ │ │ │ + addeq r8, r6, r0, lsr r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r2, r0, lsl #2 │ │ │ │ │ │ │ │ 0027faac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54087,15 +54087,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 266dcc │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 27fb78 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, asr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r0, lsl r7 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ adceq sl, r2, ip, ror pc │ │ │ │ │ │ │ │ 0027fc04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54176,15 +54176,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 266dcc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 27fcd4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r8, [r6], r4 │ │ │ │ + @ instruction: 0x008685b4 │ │ │ │ adceq sl, r2, r0, lsr #28 │ │ │ │ │ │ │ │ 0027fd60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -54310,20 +54310,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq sl, r2, ip, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r4, lsr #7 │ │ │ │ + addeq r8, r6, r4, lsl #7 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r2, r4, asr ip │ │ │ │ - addeq r8, r6, r8, ror #5 │ │ │ │ - rsbseq r8, r5, r0, lsr r1 │ │ │ │ - rsbseq r8, r5, ip, asr #2 │ │ │ │ + addeq r8, r6, r8, asr #5 │ │ │ │ + rsbseq r8, r5, r0, lsl r1 │ │ │ │ + rsbseq r8, r5, ip, lsr #2 │ │ │ │ │ │ │ │ 0027ff80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -54448,20 +54448,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq sl, r2, ip, ror #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r6, r4, lsl #3 │ │ │ │ + addeq r8, r6, r4, ror #2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r2, r4, lsr sl │ │ │ │ - addeq r8, r6, r8, asr #1 │ │ │ │ - rsbseq r7, r5, r0, lsl pc │ │ │ │ - rsbseq r7, r5, ip, lsr #30 │ │ │ │ + addeq r8, r6, r8, lsr #1 │ │ │ │ + ldrsheq r7, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r7, r5, ip, lsl #30 │ │ │ │ │ │ │ │ 002801a0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -54562,17 +54562,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq sl, r2, r4, asr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq sl, r2, ip, asr #17 │ │ │ │ - addeq r7, r6, ip, lsl #30 │ │ │ │ - rsbseq r7, r5, r4, asr sp │ │ │ │ - rsbseq r7, r5, r0, ror sp │ │ │ │ + addeq r7, r6, ip, ror #29 │ │ │ │ + rsbseq r7, r5, r4, lsr sp │ │ │ │ + rsbseq r7, r5, r0, asr sp │ │ │ │ │ │ │ │ 00280354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -54651,15 +54651,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 266dcc │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 280420 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r0, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r8, ror #28 │ │ │ │ + addeq r7, r6, r8, asr #28 │ │ │ │ ldrdeq sl, [r2], r4 @ │ │ │ │ │ │ │ │ 002804ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54740,15 +54740,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 266dcc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 28057c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, ip, asr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, ip, lsr #26 │ │ │ │ + addeq r7, r6, ip, lsl #26 │ │ │ │ adceq sl, r2, r8, ror r5 │ │ │ │ │ │ │ │ 00280608 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54823,15 +54823,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 266dcc │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2806bc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, ip, asr #23 │ │ │ │ + addeq r7, r6, ip, lsr #23 │ │ │ │ adceq sl, r2, r8, lsr r4 │ │ │ │ │ │ │ │ 0028074c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54925,20 +54925,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ @ instruction: 0x00a2a3b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r7, r6, r0, sl │ │ │ │ - ldrdeq r7, [r6], ip │ │ │ │ - addeq r7, r6, ip, lsr #20 │ │ │ │ + addeq r7, r6, r0, ror sl │ │ │ │ + @ instruction: 0x008679bc │ │ │ │ + addeq r7, r6, ip, lsl #20 │ │ │ │ adceq sl, r2, r0, ror #5 │ │ │ │ - addeq r7, r6, r0, lsl #19 │ │ │ │ - rsbseq r7, r5, r8, ror #14 │ │ │ │ + addeq r7, r6, r0, ror #18 │ │ │ │ + rsbseq r7, r5, r8, asr #14 │ │ │ │ │ │ │ │ 002808ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 280a68 │ │ │ │ @@ -55030,21 +55030,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq sl, r2, r0, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r7, [r6], r0 │ │ │ │ - addeq r7, r6, r2, asr #16 │ │ │ │ - addeq r7, r6, ip, lsl #17 │ │ │ │ + ldrdeq r7, [r6], r0 │ │ │ │ + addeq r7, r6, r2, lsr #16 │ │ │ │ + addeq r7, r6, ip, ror #16 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r2, ip, lsr r1 │ │ │ │ - addeq r7, r6, r4, ror #15 │ │ │ │ - rsbseq r7, r5, ip, asr #11 │ │ │ │ + addeq r7, r6, r4, asr #15 │ │ │ │ + rsbseq r7, r5, ip, lsr #11 │ │ │ │ │ │ │ │ 00280a8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -55139,21 +55139,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq sl, r2, r4, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, ip, lsr r7 │ │ │ │ - umulleq r7, r6, ip, r6 │ │ │ │ - addeq r7, r6, r0, ror #13 │ │ │ │ + addeq r7, r6, ip, lsl r7 │ │ │ │ + addeq r7, r6, ip, ror r6 │ │ │ │ + addeq r7, r6, r0, asr #13 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umlaleq r9, r2, r0, pc @ │ │ │ │ - addeq r7, r6, r8, lsr r6 │ │ │ │ - rsbseq r7, r5, r0, lsr #8 │ │ │ │ + addeq r7, r6, r8, lsl r6 │ │ │ │ + rsbseq r7, r5, r0, lsl #8 │ │ │ │ │ │ │ │ 00280c38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 280dbc │ │ │ │ @@ -55247,21 +55247,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r9, r2, r4, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008675b4 │ │ │ │ - addeq r7, r6, r2, lsl #10 │ │ │ │ - addeq r7, r6, r0, asr #10 │ │ │ │ + umulleq r7, r6, r4, r5 │ │ │ │ + addeq r7, r6, r2, ror #9 │ │ │ │ + addeq r7, r6, r0, lsr #10 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ strdeq r9, [r2], r0 @ │ │ │ │ - umulleq r7, r6, r0, r4 │ │ │ │ - rsbseq r7, r5, r8, ror r2 │ │ │ │ + addeq r7, r6, r0, ror r4 │ │ │ │ + rsbseq r7, r5, r8, asr r2 │ │ │ │ │ │ │ │ 00280de0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -55354,19 +55354,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r9, r2, r4, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r8, ror #7 │ │ │ │ - addeq r7, r6, r4, lsr r3 │ │ │ │ + addeq r7, r6, r8, asr #7 │ │ │ │ + addeq r7, r6, r4, lsl r3 │ │ │ │ adceq r9, r2, ip, asr #24 │ │ │ │ - strdeq r7, [r6], r0 │ │ │ │ - ldrsbeq r7, [r5], #-4 @ │ │ │ │ + ldrdeq r7, [r6], r0 │ │ │ │ + ldrheq r7, [r5], #-4 @ │ │ │ │ │ │ │ │ 00280f7c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -55459,19 +55459,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r9, r2, r8, ror fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008671be │ │ │ │ + umulleq r7, r6, lr, r1 │ │ │ │ ldrdeq r9, [r2], r4 @ │ │ │ │ - umulleq r7, r6, ip, r1 │ │ │ │ - addeq r7, r6, r4, asr r1 │ │ │ │ - rsbseq r6, r5, r8, lsr pc │ │ │ │ + addeq r7, r6, ip, ror r1 │ │ │ │ + addeq r7, r6, r4, lsr r1 │ │ │ │ + rsbseq r6, r5, r8, lsl pc │ │ │ │ │ │ │ │ 00281118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -55532,15 +55532,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r4, ror #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r7, [r6], ip │ │ │ │ + umulleq r7, r6, ip, r0 │ │ │ │ adceq r9, r2, r8, asr #18 │ │ │ │ │ │ │ │ 00281228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55602,15 +55602,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, ip, lsr #31 │ │ │ │ + addeq r6, r6, ip, lsl #31 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r9, r2, r8, lsr r8 │ │ │ │ │ │ │ │ 00281340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -55672,15 +55672,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a297bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r6, r6, r4, lr @ │ │ │ │ + addeq r6, r6, r4, ror lr │ │ │ │ adceq r9, r2, r0, lsr #14 │ │ │ │ │ │ │ │ 00281448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55739,15 +55739,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a296b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, ip, lsl #27 │ │ │ │ + addeq r6, r6, ip, ror #26 │ │ │ │ adceq r9, r2, r8, lsl r6 │ │ │ │ │ │ │ │ 0028154c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55809,15 +55809,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a295b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, lsl #25 │ │ │ │ + addeq r6, r6, r8, ror #24 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r9, r2, r4, lsl r5 │ │ │ │ │ │ │ │ 00281664 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -55879,15 +55879,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq r9, r2, r8, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r0, ror fp │ │ │ │ + addeq r6, r6, r0, asr fp │ │ │ │ strdeq r9, [r2], ip @ │ │ │ │ │ │ │ │ 0028176c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55946,15 +55946,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq r9, r2, r0, r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, ror #20 │ │ │ │ + addeq r6, r6, r8, asr #20 │ │ │ │ strdeq r9, [r2], r4 @ │ │ │ │ │ │ │ │ 00281870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56015,15 +56015,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, r0, lsr #19 │ │ │ │ + addeq r6, r6, r0, lsl #19 │ │ │ │ adceq r9, r2, r8, ror r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r9, r2, ip, ror #3 │ │ │ │ │ │ │ │ 0028198c : │ │ │ │ @@ -56086,15 +56086,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, r4, lsl #17 │ │ │ │ + addeq r6, r6, r4, ror #16 │ │ │ │ adceq r9, r2, ip, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r9, [r2], r0 @ │ │ │ │ │ │ │ │ 00281a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56154,15 +56154,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r6, r8, ror r7 │ │ │ │ + addeq r6, r6, r8, asr r7 │ │ │ │ adceq r9, r2, r0, asr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r8, r2, r4, asr #31 │ │ │ │ │ │ │ │ 00281ba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56226,15 +56226,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, asr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, asr #12 │ │ │ │ + addeq r6, r6, r8, lsr #12 │ │ │ │ adceq r8, r2, r0, asr #29 │ │ │ │ │ │ │ │ 00281cb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56296,15 +56296,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, lsr r5 │ │ │ │ + addeq r6, r6, r8, lsl r5 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x00a28db0 │ │ │ │ │ │ │ │ 00281dc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56366,15 +56366,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r0, lsr #8 │ │ │ │ + addeq r6, r6, r0, lsl #8 │ │ │ │ umlaleq r8, r2, r8, ip │ │ │ │ │ │ │ │ 00281ed0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56433,15 +56433,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, lsl r3 │ │ │ │ + strdeq r6, [r6], r8 │ │ │ │ umlaleq r8, r2, r0, fp │ │ │ │ │ │ │ │ 00281fd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56501,15 +56501,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r8, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r0, lsl r2 │ │ │ │ + strdeq r6, [r6], r0 │ │ │ │ umlaleq r8, r2, r4, sl │ │ │ │ │ │ │ │ 002820dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56569,15 +56569,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, lsl #2 │ │ │ │ + addeq r6, r6, r8, ror #1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, ip, lsl #19 │ │ │ │ │ │ │ │ 002821ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56637,15 +56637,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, lsl r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r5, [r6], r8 │ │ │ │ + ldrdeq r5, [r6], r8 │ │ │ │ adceq r8, r2, ip, ror r8 │ │ │ │ │ │ │ │ 002822ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56702,15 +56702,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, lsl r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r5, [r6], r8 │ │ │ │ + ldrdeq r5, [r6], r8 │ │ │ │ adceq r8, r2, ip, ror r7 │ │ │ │ │ │ │ │ 002823e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56770,15 +56770,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsl r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r5, [r6], ip │ │ │ │ + ldrdeq r5, [r6], ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r0, lsl #13 │ │ │ │ │ │ │ │ 002824f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56838,15 +56838,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, ip, ror #25 │ │ │ │ + addeq r5, r6, ip, asr #25 │ │ │ │ adceq r8, r2, r0, ror r5 │ │ │ │ │ │ │ │ 002825f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56903,15 +56903,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsl #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, ip, ror #23 │ │ │ │ + addeq r5, r6, ip, asr #23 │ │ │ │ adceq r8, r2, r0, ror r4 │ │ │ │ │ │ │ │ 002826f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56974,15 +56974,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r8, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r5, [r6], r8 │ │ │ │ + @ instruction: 0x00865ab8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r8, ror #6 │ │ │ │ │ │ │ │ 00282810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57045,15 +57045,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008659bc │ │ │ │ + umulleq r5, r6, ip, r9 │ │ │ │ adceq r8, r2, ip, asr #4 │ │ │ │ │ │ │ │ 0028291c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57113,15 +57113,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, ror #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008658b0 │ │ │ │ + umulleq r5, r6, r0, r8 │ │ │ │ adceq r8, r2, r0, asr #2 │ │ │ │ │ │ │ │ 00282a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -57189,15 +57189,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strheq r8, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r5, r6, r4, r7 │ │ │ │ + addeq r5, r6, r4, ror r7 │ │ │ │ adceq r8, r2, ip, lsl r0 │ │ │ │ │ │ │ │ 00282b4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -57264,15 +57264,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, ip, lsl #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, ip, ror #12 │ │ │ │ + addeq r5, r6, ip, asr #12 │ │ │ │ strdeq r7, [r2], r4 @ │ │ │ │ │ │ │ │ 00282c70 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57411,17 +57411,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq r7, r2, r0, asr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r7, r2, r4, asr #26 │ │ │ │ - @ instruction: 0x008653b0 │ │ │ │ - ldrsheq r5, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r5, r5, r4, lsl r2 │ │ │ │ + umulleq r5, r6, r0, r3 │ │ │ │ + ldrsbeq r5, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq r5, [r5], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 00282eb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -57508,17 +57508,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq r7, r2, r0, asr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r7, r2, r4, asr #23 │ │ │ │ - addeq r5, r6, r4, lsr r2 │ │ │ │ - rsbseq r5, r5, ip, ror r0 │ │ │ │ - @ instruction: 0x00755098 │ │ │ │ + addeq r5, r6, r4, lsl r2 │ │ │ │ + rsbseq r5, r5, ip, asr r0 │ │ │ │ + rsbseq r5, r5, r8, ror r0 │ │ │ │ │ │ │ │ 0028302c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 283120 │ │ │ │ @@ -57576,15 +57576,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008651b8 │ │ │ │ + umulleq r5, r6, r8, r1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, r0, asr #20 │ │ │ │ │ │ │ │ 00283138 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -57643,15 +57643,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r4, asr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r5, r6, ip, lsr #1 │ │ │ │ + addeq r5, r6, ip, lsl #1 │ │ │ │ adceq r7, r2, r4, lsr r9 │ │ │ │ │ │ │ │ 00283234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57707,15 +57707,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, asr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00864fb0 │ │ │ │ + umulleq r4, r6, r0, pc @ │ │ │ │ adceq r7, r2, r8, lsr r8 │ │ │ │ │ │ │ │ 0028332c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57774,15 +57774,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00864eb8 │ │ │ │ + umulleq r4, r6, r8, lr │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, r0, asr #14 │ │ │ │ │ │ │ │ 00283438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -57841,15 +57841,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r4, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, ip, lsr #27 │ │ │ │ + addeq r4, r6, ip, lsl #27 │ │ │ │ adceq r7, r2, r4, lsr r6 │ │ │ │ │ │ │ │ 00283534 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57905,15 +57905,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00864cb0 │ │ │ │ + umulleq r4, r6, r0, ip │ │ │ │ adceq r7, r2, r8, lsr r5 │ │ │ │ │ │ │ │ 0028362c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57975,15 +57975,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r0, lsr #23 │ │ │ │ + addeq r4, r6, r0, lsl #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, r4, lsr r4 │ │ │ │ │ │ │ │ 00283744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58045,15 +58045,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a273b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r8, lsl #21 │ │ │ │ + addeq r4, r6, r8, ror #20 │ │ │ │ adceq r7, r2, ip, lsl r3 │ │ │ │ │ │ │ │ 0028384c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58112,15 +58112,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a272b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r0, lsl #19 │ │ │ │ + addeq r4, r6, r0, ror #18 │ │ │ │ adceq r7, r2, r4, lsl r2 │ │ │ │ │ │ │ │ 00283950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -58187,15 +58187,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r8, ror #16 │ │ │ │ + addeq r4, r6, r8, asr #16 │ │ │ │ strdeq r7, [r2], r4 @ │ │ │ │ │ │ │ │ 00283a74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -58261,15 +58261,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r4, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, r4, asr #14 │ │ │ │ + addeq r4, r6, r4, lsr #14 │ │ │ │ ldrdeq r6, [r2], r0 @ │ │ │ │ │ │ │ │ 00283b94 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58405,17 +58405,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ umlaleq r6, r2, ip, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r6, r2, r4, lsr #28 │ │ │ │ - umulleq r4, r6, r8, r4 │ │ │ │ - rsbseq r4, r5, r0, ror #5 │ │ │ │ - ldrsheq r4, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r4, r6, r8, ror r4 │ │ │ │ + rsbseq r4, r5, r0, asr #5 │ │ │ │ + ldrsbeq r4, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 00283dc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -58499,17 +58499,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq r6, r2, r8, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a26cb0 │ │ │ │ - addeq r4, r6, r8, lsr #6 │ │ │ │ - rsbseq r4, r5, r0, ror r1 │ │ │ │ - rsbseq r4, r5, ip, lsl #3 │ │ │ │ + addeq r4, r6, r8, lsl #6 │ │ │ │ + rsbseq r4, r5, r0, asr r1 │ │ │ │ + rsbseq r4, r5, ip, ror #2 │ │ │ │ │ │ │ │ 00283f38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 284030 │ │ │ │ @@ -58568,15 +58568,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x008642b4 │ │ │ │ + umulleq r4, r6, r4, r2 │ │ │ │ adceq r6, r2, r0, lsr fp │ │ │ │ │ │ │ │ 00284040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58636,15 +58636,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a26abc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r6, ip, lsr #3 │ │ │ │ + addeq r4, r6, ip, lsl #3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r2, r8, lsr #20 │ │ │ │ │ │ │ │ 00284150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -58704,15 +58704,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, lsr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r4, r6, ip, r0 │ │ │ │ + addeq r4, r6, ip, ror r0 │ │ │ │ adceq r6, r2, r8, lsl r9 │ │ │ │ │ │ │ │ 00284250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58769,15 +58769,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r3, r6, ip, pc @ │ │ │ │ + addeq r3, r6, ip, ror pc │ │ │ │ adceq r6, r2, r8, lsl r8 │ │ │ │ │ │ │ │ 0028434c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58836,15 +58836,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a267b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r0, lsr #29 │ │ │ │ + addeq r3, r6, r0, lsl #29 │ │ │ │ adceq r6, r2, r0, lsr #14 │ │ │ │ │ │ │ │ 00284450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58903,15 +58903,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r3, r6, ip, sp │ │ │ │ + addeq r3, r6, ip, ror sp │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r2, ip, lsl r6 │ │ │ │ │ │ │ │ 0028455c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58970,15 +58970,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r0, lsr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r3, r6, r0, ip │ │ │ │ + addeq r3, r6, r0, ror ip │ │ │ │ adceq r6, r2, r0, lsl r5 │ │ │ │ │ │ │ │ 00284658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59034,15 +59034,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, lsr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r3, r6, r4, fp │ │ │ │ + addeq r3, r6, r4, ror fp │ │ │ │ adceq r6, r2, r4, lsl r4 │ │ │ │ │ │ │ │ 00284750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -59094,15 +59094,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r6, r4, asr #21 │ │ │ │ + addeq r3, r6, r4, lsr #21 │ │ │ │ umlaleq r6, r2, r8, r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r6, r2, r8, lsr #6 │ │ │ │ │ │ │ │ 00284840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -59155,15 +59155,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r3, [r6], r4 │ │ │ │ + @ instruction: 0x008639b4 │ │ │ │ adceq r6, r2, r8, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r6, r2, r8, lsr r2 │ │ │ │ │ │ │ │ 0028492c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59223,15 +59223,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r8, lsr #17 │ │ │ │ + addeq r3, r6, r8, lsl #17 │ │ │ │ adceq r6, r2, r0, asr #2 │ │ │ │ │ │ │ │ 00284a2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59290,15 +59290,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r8, lsr #15 │ │ │ │ + addeq r3, r6, r8, lsl #15 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r6, r2, r0, asr #32 │ │ │ │ │ │ │ │ 00284b34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59356,15 +59356,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r0, lsr #13 │ │ │ │ + addeq r3, r6, r0, lsl #13 │ │ │ │ adceq r5, r2, r8, lsr pc │ │ │ │ │ │ │ │ 00284c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59420,15 +59420,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r4, lsr #11 │ │ │ │ + addeq r3, r6, r4, lsl #11 │ │ │ │ adceq r5, r2, ip, lsr lr │ │ │ │ │ │ │ │ 00284d28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59487,15 +59487,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, ip, lsr #9 │ │ │ │ + addeq r3, r6, ip, lsl #9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r4, asr #26 │ │ │ │ │ │ │ │ 00284e30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59553,15 +59553,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r4, lsr #7 │ │ │ │ + addeq r3, r6, r4, lsl #7 │ │ │ │ adceq r5, r2, ip, lsr ip │ │ │ │ │ │ │ │ 00284f2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59617,15 +59617,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r8, lsr #5 │ │ │ │ + addeq r3, r6, r8, lsl #5 │ │ │ │ adceq r5, r2, r0, asr #22 │ │ │ │ │ │ │ │ 00285024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59683,15 +59683,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r6, ip, ror #3 │ │ │ │ + addeq r3, r6, ip, asr #3 │ │ │ │ adceq r5, r2, r4, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r4, asr #20 │ │ │ │ │ │ │ │ 00285130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -59750,15 +59750,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r6, r0, ror #1 │ │ │ │ + addeq r3, r6, r0, asr #1 │ │ │ │ @ instruction: 0x00a259b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r5, r2, r8, lsr r9 │ │ │ │ │ │ │ │ 00285230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59815,15 +59815,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r2, r6, r0, ror #31 │ │ │ │ + addeq r2, r6, r0, asr #31 │ │ │ │ @ instruction: 0x00a258b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r5, r2, r8, lsr r8 │ │ │ │ │ │ │ │ 0028532c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59883,15 +59883,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00862ebc │ │ │ │ + umulleq r2, r6, ip, lr │ │ │ │ adceq r5, r2, r0, asr #14 │ │ │ │ │ │ │ │ 0028542c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59950,15 +59950,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00862dbc │ │ │ │ + umulleq r2, r6, ip, sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r0, asr #12 │ │ │ │ │ │ │ │ 00285534 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60016,15 +60016,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00862cb4 │ │ │ │ + umulleq r2, r6, r4, ip │ │ │ │ adceq r5, r2, r8, lsr r5 │ │ │ │ │ │ │ │ 00285630 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60080,15 +60080,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, asr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00862bb8 │ │ │ │ + umulleq r2, r6, r8, fp │ │ │ │ adceq r5, r2, ip, lsr r4 │ │ │ │ │ │ │ │ 00285728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60144,15 +60144,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r2], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00862abc │ │ │ │ + umulleq r2, r6, ip, sl │ │ │ │ adceq r5, r2, ip, asr #6 │ │ │ │ │ │ │ │ 00285820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60209,15 +60209,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r4, asr #19 │ │ │ │ + addeq r2, r6, r4, lsr #19 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r4, asr r2 │ │ │ │ │ │ │ │ 00285920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60273,15 +60273,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r4, asr #17 │ │ │ │ + addeq r2, r6, r4, lsr #17 │ │ │ │ adceq r5, r2, r4, asr r1 │ │ │ │ │ │ │ │ 00285a14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60335,15 +60335,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, ror #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r2, [r6], r0 │ │ │ │ + @ instruction: 0x008627b0 │ │ │ │ adceq r5, r2, r0, rrx │ │ │ │ │ │ │ │ 00285b04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60400,15 +60400,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r0, ror #13 │ │ │ │ + addeq r2, r6, r0, asr #13 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r0, ror pc │ │ │ │ │ │ │ │ 00285c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60464,15 +60464,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r2], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r0, ror #11 │ │ │ │ + addeq r2, r6, r0, asr #11 │ │ │ │ adceq r4, r2, r0, ror lr │ │ │ │ │ │ │ │ 00285cf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60526,15 +60526,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, ip, ror #9 │ │ │ │ + addeq r2, r6, ip, asr #9 │ │ │ │ adceq r4, r2, ip, ror sp │ │ │ │ │ │ │ │ 00285de8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60594,15 +60594,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r4, ror #7 │ │ │ │ + addeq r2, r6, r4, asr #7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r0, lsl #25 │ │ │ │ │ │ │ │ 00285ef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60661,15 +60661,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, lsl #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r2, [r6], r8 │ │ │ │ + @ instruction: 0x008622b8 │ │ │ │ adceq r4, r2, r4, ror fp │ │ │ │ │ │ │ │ 00285ff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60726,15 +60726,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r2, [r6], r8 │ │ │ │ + @ instruction: 0x008621b8 │ │ │ │ adceq r4, r2, r4, ror sl │ │ │ │ │ │ │ │ 002860f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60799,15 +60799,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, ror #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, r8, asr #1 │ │ │ │ + addeq r2, r6, r8, lsr #1 │ │ │ │ adceq r4, r2, ip, asr r9 │ │ │ │ │ │ │ │ 0028620c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60871,15 +60871,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, ip, asr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, ip, lsr #31 │ │ │ │ + addeq r1, r6, ip, lsl #31 │ │ │ │ adceq r4, r2, r0, asr #16 │ │ │ │ │ │ │ │ 00286324 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60985,15 +60985,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, lsl r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r1, [r6], r8 │ │ │ │ + ldrdeq r1, [r6], r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ umlaleq r4, r2, r4, r6 │ │ │ │ │ │ │ │ 002864e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61048,15 +61048,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, ip, lsl r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r4, lsl #26 │ │ │ │ + addeq r1, r6, r4, ror #25 │ │ │ │ umlaleq r4, r2, r8, r5 │ │ │ │ │ │ │ │ 002865d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61109,15 +61109,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, ip, lsr #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r4, lsl ip │ │ │ │ + strdeq r1, [r6], r4 │ │ │ │ adceq r4, r2, r8, lsr #9 │ │ │ │ │ │ │ │ 002866bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61173,15 +61173,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r0, lsr #22 │ │ │ │ + addeq r1, r6, r0, lsl #22 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x00a243bc │ │ │ │ │ │ │ │ 002867b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61236,15 +61236,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, asr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, ip, lsr #20 │ │ │ │ + addeq r1, r6, ip, lsl #20 │ │ │ │ adceq r4, r2, r0, asr #5 │ │ │ │ │ │ │ │ 002868a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61297,15 +61297,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, asr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, ip, lsr r9 │ │ │ │ + addeq r1, r6, ip, lsl r9 │ │ │ │ ldrdeq r4, [r2], r0 @ │ │ │ │ │ │ │ │ 00286994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61364,15 +61364,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r4, lsr r8 │ │ │ │ + addeq r1, r6, r4, lsl r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r4, [r2], r8 @ │ │ │ │ │ │ │ │ 00286a9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61430,15 +61430,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r0, lsr r7 │ │ │ │ + addeq r1, r6, r0, lsl r7 │ │ │ │ ldrdeq r3, [r2], r0 @ │ │ │ │ │ │ │ │ 00286b98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61494,15 +61494,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r4, lsr r6 │ │ │ │ + addeq r1, r6, r4, lsl r6 │ │ │ │ ldrdeq r3, [r2], r4 @ │ │ │ │ │ │ │ │ 00286c90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61566,15 +61566,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, lsr #10 │ │ │ │ + addeq r1, r6, r8, lsl #10 │ │ │ │ adceq r3, r2, r0, asr #27 │ │ │ │ │ │ │ │ 00286da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61637,15 +61637,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, lsr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r0, lsl r4 │ │ │ │ + strdeq r1, [r6], r0 │ │ │ │ adceq r3, r2, r8, lsr #25 │ │ │ │ │ │ │ │ 00286ebc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61751,15 +61751,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r0, ror r2 │ │ │ │ + addeq r1, r6, r0, asr r2 │ │ │ │ strdeq r3, [r2], r8 @ │ │ │ │ │ │ │ │ 00287074 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61816,15 +61816,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, ror r1 │ │ │ │ + addeq r1, r6, r8, asr r1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r2, r0, lsl #20 │ │ │ │ │ │ │ │ 00287174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61880,15 +61880,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, ror r0 │ │ │ │ + addeq r1, r6, r8, asr r0 │ │ │ │ adceq r3, r2, r0, lsl #18 │ │ │ │ │ │ │ │ 00287268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61942,15 +61942,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r2, r4, r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r4, lsl #31 │ │ │ │ + addeq r0, r6, r4, ror #30 │ │ │ │ adceq r3, r2, ip, lsl #16 │ │ │ │ │ │ │ │ 00287358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62005,15 +62005,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq r0, r6, r4, lr │ │ │ │ + addeq r0, r6, r4, ror lr │ │ │ │ adceq r3, r2, r0, lsr #14 │ │ │ │ │ │ │ │ 0028744c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62069,15 +62069,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a236b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r0, lsr #27 │ │ │ │ + addeq r0, r6, r0, lsl #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r2, ip, lsr #12 │ │ │ │ │ │ │ │ 00287548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62132,15 +62132,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a235b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r4, lsr #25 │ │ │ │ + addeq r0, r6, r4, lsl #25 │ │ │ │ adceq r3, r2, r0, lsr r5 │ │ │ │ │ │ │ │ 00287638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62193,15 +62193,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r4, asr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00860bb4 │ │ │ │ + umulleq r0, r6, r4, fp │ │ │ │ adceq r3, r2, r0, asr #8 │ │ │ │ │ │ │ │ 00287724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62284,15 +62284,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 287798 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r2], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, r4, asr #20 │ │ │ │ + addeq r0, r6, r4, lsr #20 │ │ │ │ strdeq r3, [r2], ip @ │ │ │ │ │ │ │ │ 00287888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62376,15 +62376,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287900 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, ror r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq r0, [r6], ip │ │ │ │ + @ instruction: 0x008608bc │ │ │ │ umlaleq r3, r2, r4, r1 │ │ │ │ │ │ │ │ 002879f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62468,15 +62468,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287a68 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, r4, ror r7 │ │ │ │ + addeq r0, r6, r4, asr r7 │ │ │ │ adceq r3, r2, ip, lsr #32 │ │ │ │ │ │ │ │ 00287b58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62552,15 +62552,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287bcc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r8, lsr #12 │ │ │ │ + addeq r0, r6, r8, lsl #12 │ │ │ │ adceq r2, r2, r0, ror #29 │ │ │ │ │ │ │ │ 00287ca0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62635,15 +62635,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 287d10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r4, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r4, ror #9 │ │ │ │ + addeq r0, r6, r4, asr #9 │ │ │ │ umlaleq r2, r2, ip, sp @ │ │ │ │ │ │ │ │ 00287de4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62718,15 +62718,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 287e54 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r0, lsr #7 │ │ │ │ + addeq r0, r6, r0, lsl #7 │ │ │ │ adceq r2, r2, r8, asr ip │ │ │ │ │ │ │ │ 00287f28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62801,15 +62801,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 287f98 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, ip, asr r2 │ │ │ │ + addeq r0, r6, ip, lsr r2 │ │ │ │ adceq r2, r2, r4, lsl fp │ │ │ │ │ │ │ │ 0028806c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62827,15 +62827,15 @@ │ │ │ │ bne 288108 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 288108 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 288108 │ │ │ │ - bl 9d5c88 │ │ │ │ + bl 9d5c60 │ │ │ │ ldr r2, [pc, #284] @ 2881ec │ │ │ │ ldr r3, [pc, #276] @ 2881e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62903,15 +62903,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2880c8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq r2, r2, r8, sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, ip, asr #20 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, r4, lsl #1 │ │ │ │ + addeq r0, r6, r4, rrx │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002881fc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 28806c │ │ │ │ @@ -62939,15 +62939,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2882b0 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2882b0 │ │ │ │ - bl 9d5c88 │ │ │ │ + bl 9d5c60 │ │ │ │ ldr r2, [pc, #260] @ 28837c │ │ │ │ ldr r3, [pc, #252] @ 288378 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63008,15 +63008,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 288270 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, ror #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r4, lsr #17 │ │ │ │ - strdeq pc, [r5], r4 │ │ │ │ + ldrdeq pc, [r5], r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00288388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63031,15 +63031,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288418 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288418 │ │ │ │ - bl 9d5c58 │ │ │ │ + bl 9d5c30 │ │ │ │ ldr r2, [pc, #260] @ 2884e4 │ │ │ │ ldr r3, [pc, #252] @ 2884e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63100,15 +63100,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2883d8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, ip, lsr r7 │ │ │ │ - addeq pc, r5, ip, lsl #27 │ │ │ │ + addeq pc, r5, ip, ror #26 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002884f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63123,15 +63123,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288580 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288580 │ │ │ │ - bl 9d5c58 │ │ │ │ + bl 9d5c30 │ │ │ │ ldr r2, [pc, #260] @ 28864c │ │ │ │ ldr r3, [pc, #252] @ 288648 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63192,15 +63192,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 288540 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, lsl r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r2, [r2], r4 @ │ │ │ │ - addeq pc, r5, r4, lsr #24 │ │ │ │ + addeq pc, r5, r4, lsl #24 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00288658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63218,15 +63218,15 @@ │ │ │ │ bne 2886f0 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2886f0 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2886f0 │ │ │ │ - bl 9d5330 │ │ │ │ + bl 9d5308 │ │ │ │ ldr r2, [pc, #284] @ 2887d8 │ │ │ │ ldr r3, [pc, #276] @ 2887d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63294,15 +63294,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2886b4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, ip, lsr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r0, ror #8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - umulleq pc, r5, ip, sl @ │ │ │ │ + addeq pc, r5, ip, ror sl @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002887e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63320,15 +63320,15 @@ │ │ │ │ bne 288880 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 288880 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288880 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ ldr r2, [pc, #284] @ 288968 │ │ │ │ ldr r3, [pc, #276] @ 288964 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63396,15 +63396,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288844 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r4, lsl r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r2, [r2], r0 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, ip, lsl #18 │ │ │ │ + addeq pc, r5, ip, ror #17 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288978 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63422,15 +63422,15 @@ │ │ │ │ bne 288a10 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 288a10 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288a10 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ ldr r2, [pc, #284] @ 288af8 │ │ │ │ ldr r3, [pc, #276] @ 288af4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63498,15 +63498,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2889d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r4, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r2, r0, asr #2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, ip, ror r7 @ │ │ │ │ + addeq pc, r5, ip, asr r7 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288b08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63522,15 +63522,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 288b98 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 288b98 │ │ │ │ - bl 9d5330 │ │ │ │ + bl 9d5308 │ │ │ │ ldr r2, [pc, #260] @ 288c68 │ │ │ │ ldr r3, [pc, #252] @ 288c64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63591,15 +63591,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288b5c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a21fb8 │ │ │ │ - addeq pc, r5, ip, lsl #12 │ │ │ │ + addeq pc, r5, ip, ror #11 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288c74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63614,15 +63614,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288d00 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288d00 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ ldr r2, [pc, #260] @ 288dd0 │ │ │ │ ldr r3, [pc, #252] @ 288dcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63683,15 +63683,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288cc4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, ip, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r2, r0, asr lr │ │ │ │ - addeq pc, r5, r4, lsr #9 │ │ │ │ + addeq pc, r5, r4, lsl #9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288ddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63706,15 +63706,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288e68 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288e68 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ ldr r2, [pc, #260] @ 288f38 │ │ │ │ ldr r3, [pc, #252] @ 288f34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63775,15 +63775,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288e2c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, r4, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r2, r8, ror #25 │ │ │ │ - addeq pc, r5, ip, lsr r3 @ │ │ │ │ + addeq pc, r5, ip, lsl r3 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288f44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63867,15 +63867,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 288fb8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a21bb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, r4, lsr #4 │ │ │ │ + addeq pc, r5, r4, lsl #4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrdeq r1, [r2], r8 @ │ │ │ │ │ │ │ │ 002890b0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -64442,15 +64442,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, r4, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r5, ip, ror r9 │ │ │ │ + addeq lr, r5, ip, asr r9 │ │ │ │ adceq r1, r2, ip, lsr #4 │ │ │ │ │ │ │ │ 00289940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64516,15 +64516,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a211bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r5, r0, ror #16 │ │ │ │ + addeq lr, r5, r0, asr #16 │ │ │ │ adceq r1, r2, ip, lsl #2 │ │ │ │ │ │ │ │ 00289a60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64590,15 +64590,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r2, ip, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r5, r0, asr #14 │ │ │ │ + addeq lr, r5, r0, lsr #14 │ │ │ │ adceq r0, r2, ip, ror #31 │ │ │ │ │ │ │ │ 00289b80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64660,15 +64660,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r8, ror pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, r8, lsr #12 │ │ │ │ + addeq lr, r5, r8, lsl #12 │ │ │ │ ldrdeq r0, [r2], r8 @ │ │ │ │ │ │ │ │ 00289c90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64723,15 +64723,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, r8, lsr r5 │ │ │ │ + addeq lr, r5, r8, lsl r5 │ │ │ │ adceq r0, r2, r0, ror #27 │ │ │ │ │ │ │ │ 00289d84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64786,15 +64786,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r0, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, r4, asr #8 │ │ │ │ + addeq lr, r5, r4, lsr #8 │ │ │ │ adceq r0, r2, ip, ror #25 │ │ │ │ │ │ │ │ 00289e78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64849,15 +64849,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, r0, asr r3 │ │ │ │ + addeq lr, r5, r0, lsr r3 │ │ │ │ strdeq r0, [r2], r8 @ │ │ │ │ │ │ │ │ 00289f6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64875,15 +64875,15 @@ │ │ │ │ bne 28a008 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 28a008 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28a008 │ │ │ │ - bl 9d5c78 │ │ │ │ + bl 9d5c50 │ │ │ │ ldr r2, [pc, #240] @ 28a0c0 │ │ │ │ ldr r3, [pc, #232] @ 28a0bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64939,15 +64939,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 28a020 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq r0, r2, r8, fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, ip, asr #22 │ │ │ │ - addeq lr, r5, r4, lsl #4 │ │ │ │ + addeq lr, r5, r4, ror #3 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a0d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64966,15 +64966,15 @@ │ │ │ │ bne 28a16c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a16c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a16c │ │ │ │ - bl 9d5c50 │ │ │ │ + bl 9d5c28 │ │ │ │ ldr r2, [pc, #220] @ 28a210 │ │ │ │ ldr r3, [pc, #212] @ 28a20c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65025,15 +65025,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a184 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r8, ror #19 │ │ │ │ - addeq lr, r5, r4, lsr #1 │ │ │ │ + addeq lr, r5, r4, lsl #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65052,15 +65052,15 @@ │ │ │ │ bne 28a2bc │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a2bc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a2bc │ │ │ │ - bl 9d5c50 │ │ │ │ + bl 9d5c28 │ │ │ │ ldr r2, [pc, #220] @ 28a360 │ │ │ │ ldr r3, [pc, #212] @ 28a35c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65111,15 +65111,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a2d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [r2], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r0, r2, r8, r8 │ │ │ │ - addeq sp, r5, r4, asr pc │ │ │ │ + addeq sp, r5, r4, lsr pc │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65136,15 +65136,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 28a404 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28a404 │ │ │ │ - bl 9d5c78 │ │ │ │ + bl 9d5c50 │ │ │ │ ldr r2, [pc, #212] @ 28a4a0 │ │ │ │ ldr r3, [pc, #204] @ 28a49c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65193,15 +65193,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a3c4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq r0, r2, r4, r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r0, asr r7 │ │ │ │ - ldrdeq sp, [r5], r8 │ │ │ │ + @ instruction: 0x0085ddb8 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a4ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65216,15 +65216,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28a538 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a538 │ │ │ │ - bl 9d5c50 │ │ │ │ + bl 9d5c28 │ │ │ │ ldr r2, [pc, #184] @ 28a5bc │ │ │ │ ldr r3, [pc, #176] @ 28a5b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65266,15 +65266,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a4fc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r8, lsl r6 │ │ │ │ - addeq sp, r5, r8, asr #25 │ │ │ │ + addeq sp, r5, r8, lsr #25 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a5c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65289,15 +65289,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28a654 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a654 │ │ │ │ - bl 9d5c50 │ │ │ │ + bl 9d5c28 │ │ │ │ ldr r2, [pc, #184] @ 28a6d8 │ │ │ │ ldr r3, [pc, #176] @ 28a6d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65339,15 +65339,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a618 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r8, lsr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r0, [r2], ip @ │ │ │ │ - addeq sp, r5, ip, lsr #23 │ │ │ │ + addeq sp, r5, ip, lsl #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a6e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65365,15 +65365,15 @@ │ │ │ │ bne 28a77c │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 28a77c │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28a77c │ │ │ │ - bl 9d531c │ │ │ │ + bl 9d52f4 │ │ │ │ ldr r2, [pc, #240] @ 28a838 │ │ │ │ ldr r3, [pc, #232] @ 28a834 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65429,15 +65429,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 28a794 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r0, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r0, [r2], r4 @ │ │ │ │ - umulleq sp, r5, r0, sl │ │ │ │ + addeq sp, r5, r0, ror sl │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a848 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65456,15 +65456,15 @@ │ │ │ │ bne 28a8e0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a8e0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a8e0 │ │ │ │ - bl 9d5288 │ │ │ │ + bl 9d5260 │ │ │ │ ldr r2, [pc, #220] @ 28a988 │ │ │ │ ldr r3, [pc, #212] @ 28a984 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65515,15 +65515,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a8f8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a202b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r0, ror r2 │ │ │ │ - addeq sp, r5, r0, lsr r9 │ │ │ │ + addeq sp, r5, r0, lsl r9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65542,15 +65542,15 @@ │ │ │ │ bne 28aa30 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28aa30 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28aa30 │ │ │ │ - bl 9d5288 │ │ │ │ + bl 9d5260 │ │ │ │ ldr r2, [pc, #220] @ 28aad8 │ │ │ │ ldr r3, [pc, #212] @ 28aad4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65601,15 +65601,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28aa48 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r2, r0, lsr #2 │ │ │ │ - addeq sp, r5, r0, ror #15 │ │ │ │ + addeq sp, r5, r0, asr #15 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028aae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65626,15 +65626,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 28ab78 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28ab78 │ │ │ │ - bl 9d531c │ │ │ │ + bl 9d52f4 │ │ │ │ ldr r2, [pc, #212] @ 28ac18 │ │ │ │ ldr r3, [pc, #204] @ 28ac14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65683,15 +65683,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28ab3c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, lsl r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq pc, [r1], r8 @ │ │ │ │ - addeq sp, r5, r4, ror #12 │ │ │ │ + addeq sp, r5, r4, asr #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028ac24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65706,15 +65706,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28acac │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28acac │ │ │ │ - bl 9d5288 │ │ │ │ + bl 9d5260 │ │ │ │ ldr r2, [pc, #184] @ 28ad34 │ │ │ │ ldr r3, [pc, #176] @ 28ad30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65756,15 +65756,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28ac74 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r1], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r1, r0, lsr #29 │ │ │ │ - addeq sp, r5, r4, asr r5 │ │ │ │ + addeq sp, r5, r4, lsr r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028ad40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65779,15 +65779,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28adc8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28adc8 │ │ │ │ - bl 9d5288 │ │ │ │ + bl 9d5260 │ │ │ │ ldr r2, [pc, #184] @ 28ae50 │ │ │ │ ldr r3, [pc, #176] @ 28ae4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65829,15 +65829,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28ad90 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r0, asr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r1, r4, lsl #27 │ │ │ │ - addeq sp, r5, r8, lsr r4 │ │ │ │ + addeq sp, r5, r8, lsl r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028ae5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65906,15 +65906,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq pc, r1, ip, ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r5, r4, lsr r3 │ │ │ │ + addeq sp, r5, r4, lsl r3 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r4, ror #23 │ │ │ │ │ │ │ │ 0028af8c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -65995,15 +65995,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, lsr fp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r5, ip, ror #3 │ │ │ │ + addeq sp, r5, ip, asr #3 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ umlaleq pc, r1, ip, sl @ │ │ │ │ │ │ │ │ 0028b0d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66059,15 +66059,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r4, lsr sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq sp, [r5], r8 │ │ │ │ + ldrdeq sp, [r5], r8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r0, lsr #19 │ │ │ │ │ │ │ │ 0028b1c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66123,15 +66123,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, lsr r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r5, r0 │ │ │ │ + addeq ip, r5, r0, ror #31 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r8, lsr #17 │ │ │ │ │ │ │ │ 0028b2c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66187,15 +66187,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r4, asr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r8, lsl #30 │ │ │ │ + addeq ip, r5, r8, ror #29 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x00a1f7b0 │ │ │ │ │ │ │ │ 0028b3b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66720,15 +66720,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r0, lsl #17 │ │ │ │ + addeq ip, r5, r0, ror #16 │ │ │ │ adceq pc, r1, r0, lsl #1 │ │ │ │ │ │ │ │ 0028baf0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66828,15 +66828,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq ip, [r5], r8 │ │ │ │ + @ instruction: 0x0085c6b8 │ │ │ │ ldrdeq lr, [r1], r8 @ │ │ │ │ │ │ │ │ 0028bc98 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66936,15 +66936,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, ip, asr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r0, lsr r5 │ │ │ │ + addeq ip, r5, r0, lsl r5 │ │ │ │ adceq lr, r1, r0, lsr sp │ │ │ │ │ │ │ │ 0028be40 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67044,15 +67044,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a1ecb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r8, lsl #7 │ │ │ │ + addeq ip, r5, r8, ror #6 │ │ │ │ adceq lr, r1, r8, lsl #23 │ │ │ │ │ │ │ │ 0028bfe8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67152,15 +67152,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, ip, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r0, ror #3 │ │ │ │ + addeq ip, r5, r0, asr #3 │ │ │ │ adceq lr, r1, r0, ror #19 │ │ │ │ │ │ │ │ 0028c190 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67260,15 +67260,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r5, r8, lsr r0 │ │ │ │ + addeq ip, r5, r8, lsl r0 │ │ │ │ adceq lr, r1, r8, lsr r8 │ │ │ │ │ │ │ │ 0028c338 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67368,15 +67368,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a1e7bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq fp, r5, r0, lr │ │ │ │ + addeq fp, r5, r0, ror lr │ │ │ │ umlaleq lr, r1, r0, r6 │ │ │ │ │ │ │ │ 0028c4e0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67476,15 +67476,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, lsl r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r5, r8, ror #25 │ │ │ │ + addeq fp, r5, r8, asr #25 │ │ │ │ adceq lr, r1, r8, ror #9 │ │ │ │ │ │ │ │ 0028c688 : │ │ │ │ mov r3, #0 │ │ │ │ b 2607f8 │ │ │ │ │ │ │ │ 0028c690 : │ │ │ │ @@ -67513,46 +67513,46 @@ │ │ │ │ b 260b98 │ │ │ │ ldr r3, [pc, #180] @ 28c7a0 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c750 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d60f8 │ │ │ │ + bl 9d60d0 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c75c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d60a8 │ │ │ │ + bl 9d6080 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c75c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d60bc │ │ │ │ + bl 9d6094 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 28c6cc │ │ │ │ b 28c6f4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d60f8 │ │ │ │ + bl 9d60d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c6cc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d60d0 │ │ │ │ + bl 9d60a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c6cc │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67582,46 +67582,46 @@ │ │ │ │ b 260b98 │ │ │ │ ldr r3, [pc, #180] @ 28c8ac │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c85c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d60f8 │ │ │ │ + bl 9d60d0 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c868 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d60a8 │ │ │ │ + bl 9d6080 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c868 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d60bc │ │ │ │ + bl 9d6094 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 28c7d8 │ │ │ │ b 28c800 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d60f8 │ │ │ │ + bl 9d60d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c7d8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d60d0 │ │ │ │ + bl 9d60a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c7d8 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67668,33 +67668,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 28c9c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d592c │ │ │ │ + bl 9d5904 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c9d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d58dc │ │ │ │ + bl 9d58b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c9d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d58f0 │ │ │ │ + bl 9d58c8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67704,22 +67704,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 28c8f4 │ │ │ │ b 28c948 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d592c │ │ │ │ + bl 9d5904 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c8f4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d5904 │ │ │ │ + bl 9d58dc │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 28c8f4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -67766,33 +67766,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 28cb48 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d592c │ │ │ │ + bl 9d5904 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cb58 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d58dc │ │ │ │ + bl 9d58b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cb58 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d58f0 │ │ │ │ + bl 9d58c8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67802,22 +67802,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 28ca74 │ │ │ │ b 28cac8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d592c │ │ │ │ + bl 9d5904 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ca74 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d5904 │ │ │ │ + bl 9d58dc │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 28ca74 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -68016,21 +68016,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 28cea4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq sp, r1, r4, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r5, r4, ror #9 │ │ │ │ - addeq fp, r5, r4, asr r4 │ │ │ │ + addeq fp, r5, r4, asr #9 │ │ │ │ + addeq fp, r5, r4, lsr r4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r5, r4, ror #8 │ │ │ │ + addeq fp, r5, r4, asr #8 │ │ │ │ adceq sp, r1, r8, lsl sp │ │ │ │ - addeq fp, r5, ip, asr #7 │ │ │ │ - ldrheq fp, [r4], #-16 @ │ │ │ │ + addeq fp, r5, ip, lsr #7 │ │ │ │ + @ instruction: 0x0074b190 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028cea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68128,22 +68128,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 28d060 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq sp, r1, r0, asr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r5, r0, lsr #6 │ │ │ │ - umulleq fp, r5, lr, r2 │ │ │ │ + addeq fp, r5, r0, lsl #6 │ │ │ │ + addeq fp, r5, lr, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r5, r8, lsr #5 │ │ │ │ + addeq fp, r5, r8, lsl #5 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sp, r1, r8, asr fp │ │ │ │ - addeq fp, r5, r4, lsl r2 │ │ │ │ - ldrsheq sl, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + strdeq fp, [r5], r4 │ │ │ │ + ldrsbeq sl, [r4], #-248 @ 0xffffff08 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68240,24 +68240,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 28d220 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - @ instruction: 0x0085b1b0 │ │ │ │ + umulleq fp, r5, r0, r1 │ │ │ │ adceq sp, r1, r4, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r5, r4, ror #1 │ │ │ │ + addeq fp, r5, r4, asr #1 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r5, r8, ror #1 │ │ │ │ + addeq fp, r5, r8, asr #1 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umlaleq sp, r1, r8, r9 │ │ │ │ - addeq fp, r5, r4, asr r0 │ │ │ │ - rsbseq sl, r4, r8, lsr lr │ │ │ │ + addeq fp, r5, r4, lsr r0 │ │ │ │ + rsbseq sl, r4, r8, lsl lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68357,22 +68357,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 28d3e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ ldrdeq sp, [r1], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0085afb4 │ │ │ │ - addeq sl, r5, lr, lsr #30 │ │ │ │ + umulleq sl, r5, r4, pc @ │ │ │ │ + addeq sl, r5, lr, lsl #30 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sl, r5, ip, lsr #30 │ │ │ │ + addeq sl, r5, ip, lsl #30 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrdeq sp, [r1], ip @ │ │ │ │ - umulleq sl, r5, r0, lr │ │ │ │ - rsbseq sl, r4, r4, ror ip │ │ │ │ + addeq sl, r5, r0, ror lr │ │ │ │ + rsbseq sl, r4, r4, asr ip │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d3e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68469,20 +68469,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 28d594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ strdeq sp, [r1], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r5, r0, ror #27 │ │ │ │ - addeq sl, r5, r0, asr sp │ │ │ │ + addeq sl, r5, r0, asr #27 │ │ │ │ + addeq sl, r5, r0, lsr sp │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ adceq sp, r1, r0, lsr #12 │ │ │ │ - ldrdeq sl, [r5], r8 │ │ │ │ - ldrheq sl, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x0085acb8 │ │ │ │ + @ instruction: 0x0074aa9c │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d598 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68575,19 +68575,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 28d730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq sp, r1, ip, asr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r5, r6, asr #23 │ │ │ │ + addeq sl, r5, r6, lsr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ umlaleq sp, r1, r4, r4 │ │ │ │ - addeq sl, r5, r8, lsr fp │ │ │ │ - rsbseq sl, r4, ip, lsl r9 │ │ │ │ + addeq sl, r5, r8, lsl fp │ │ │ │ + ldrsheq sl, [r4], #-140 @ 0xffffff74 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -68805,22 +68805,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 28dac8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 28dacc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - umulleq sl, r5, r4, sl │ │ │ │ - @ instruction: 0x0085a9b0 │ │ │ │ + addeq sl, r5, r4, ror sl │ │ │ │ + umulleq sl, r5, r0, r9 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq sl, r5, r8, ror #15 │ │ │ │ - rsbseq sl, r4, r0, lsr r6 │ │ │ │ - rsbseq sl, r4, ip, asr #12 │ │ │ │ - umulleq sl, r5, r4, r7 │ │ │ │ - rsbseq sl, r4, r0, lsl #11 │ │ │ │ + addeq sl, r5, r8, asr #15 │ │ │ │ + rsbseq sl, r4, r0, lsl r6 │ │ │ │ + rsbseq sl, r4, ip, lsr #12 │ │ │ │ + addeq sl, r5, r4, ror r7 │ │ │ │ + rsbseq sl, r4, r0, ror #10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028dad0 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 28db40 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -68990,31 +68990,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -69140,23 +69140,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a1cebc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - umulleq sl, r5, r4, r5 │ │ │ │ - addeq sl, r5, r4, lsr #10 │ │ │ │ + addeq sl, r5, r4, ror r5 │ │ │ │ + addeq sl, r5, r4, lsl #10 │ │ │ │ adceq ip, r1, ip, lsr #25 │ │ │ │ - addeq sl, r5, r8, lsr #6 │ │ │ │ - addeq sl, r5, ip, lsr #5 │ │ │ │ - @ instruction: 0x0074a094 │ │ │ │ - addeq sl, r5, r0, lsl #5 │ │ │ │ - rsbseq sl, r4, r8, asr #1 │ │ │ │ - rsbseq sl, r4, r4, ror #1 │ │ │ │ + addeq sl, r5, r8, lsl #6 │ │ │ │ + addeq sl, r5, ip, lsl #5 │ │ │ │ + rsbseq sl, r4, r4, ror r0 │ │ │ │ + addeq sl, r5, r0, ror #4 │ │ │ │ + rsbseq sl, r4, r8, lsr #1 │ │ │ │ + rsbseq sl, r4, r4, asr #1 │ │ │ │ │ │ │ │ 0028dff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -69371,22 +69371,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 28e380 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 28e384 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - ldrdeq sl, [r5], r8 │ │ │ │ - addeq sl, r5, r2, lsl #2 │ │ │ │ + @ instruction: 0x0085a1b8 │ │ │ │ + addeq sl, r5, r2, ror #1 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - addeq r9, r5, r0, lsr pc │ │ │ │ - rsbseq r9, r4, r8, ror sp │ │ │ │ - @ instruction: 0x00749d94 │ │ │ │ - ldrdeq r9, [r5], ip │ │ │ │ - rsbseq r9, r4, r8, asr #25 │ │ │ │ + addeq r9, r5, r0, lsl pc │ │ │ │ + rsbseq r9, r4, r8, asr sp │ │ │ │ + rsbseq r9, r4, r4, ror sp │ │ │ │ + @ instruction: 0x00859ebc │ │ │ │ + rsbseq r9, r4, r8, lsr #25 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028e388 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69486,59 +69486,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -69566,43 +69566,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -69658,33 +69658,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -69744,37 +69744,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -69830,15 +69830,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -70323,35 +70323,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq ip, r1, ip, asr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r9, r5, ip, asr sp │ │ │ │ - addeq r9, r5, lr, lsl r6 │ │ │ │ + addeq r9, r5, ip, lsr sp │ │ │ │ + strdeq r9, [r5], lr │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq fp, r1, r8, lsr #28 │ │ │ │ - ldrdeq r9, [r5], sl │ │ │ │ + @ instruction: 0x008593ba │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r9, r5, r8, lsr #4 │ │ │ │ - rsbseq r9, r4, r0, ror r0 │ │ │ │ - rsbseq r9, r4, ip, lsl #1 │ │ │ │ - @ instruction: 0x008591b4 │ │ │ │ - @ instruction: 0x00748f9c │ │ │ │ + addeq r9, r5, r8, lsl #4 │ │ │ │ + rsbseq r9, r4, r0, asr r0 │ │ │ │ + rsbseq r9, r4, ip, rrx │ │ │ │ + umulleq r9, r5, r4, r1 │ │ │ │ + rsbseq r8, r4, ip, ror pc │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - addeq r9, r5, r0, asr #32 │ │ │ │ - rsbseq r8, r4, r0, lsl #30 │ │ │ │ - rsbseq r8, r4, r4, lsl #29 │ │ │ │ - addeq r9, r5, ip, lsl r0 │ │ │ │ - rsbseq r8, r4, r0, lsl #28 │ │ │ │ + addeq r9, r5, r0, lsr #32 │ │ │ │ + rsbseq r8, r4, r0, ror #29 │ │ │ │ + rsbseq r8, r4, r4, ror #28 │ │ │ │ + strdeq r8, [r5], ip │ │ │ │ + rsbseq r8, r4, r0, ror #27 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028f294 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70447,59 +70447,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -70525,39 +70525,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -70614,33 +70614,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -70700,35 +70700,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -70786,15 +70786,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -70968,19 +70968,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r1, r8, asr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r5, r0, ror #28 │ │ │ │ + addeq r8, r5, r0, asr #28 │ │ │ │ strdeq sl, [r1], r4 @ │ │ │ │ - addeq r8, r5, r8, ror r6 │ │ │ │ - addeq r8, r5, r0, lsl r6 │ │ │ │ - ldrsheq r8, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r8, r5, r8, asr r6 │ │ │ │ + strdeq r8, [r5], r0 │ │ │ │ + ldrsbeq r8, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 0028fc5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 28fd64 │ │ │ │ @@ -71043,15 +71043,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, lsr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r5, r8, lsl #11 │ │ │ │ + addeq r8, r5, r8, ror #10 │ │ │ │ svcvc 0x00800000 │ │ │ │ strdeq sl, [r1], r4 @ │ │ │ │ │ │ │ │ 0028fd78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -71119,15 +71119,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r4, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r8, r5, r0, ror #8 │ │ │ │ + addeq r8, r5, r0, asr #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r1, ip, asr #25 │ │ │ │ │ │ │ │ 0028fea0 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28fee8 │ │ │ │ @@ -71155,17 +71155,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 28ff24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r8, r5, ip, lsr #6 │ │ │ │ - rsbseq r8, r4, r4, ror r1 │ │ │ │ - @ instruction: 0x00748190 │ │ │ │ + addeq r8, r5, ip, lsl #6 │ │ │ │ + rsbseq r8, r4, r4, asr r1 │ │ │ │ + rsbseq r8, r4, r0, ror r1 │ │ │ │ │ │ │ │ 0028ff28 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ff74 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -71192,17 +71192,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 28ffb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r8, r5, r0, lsr #5 │ │ │ │ - rsbseq r8, r4, r8, ror #1 │ │ │ │ - rsbseq r8, r4, r4, lsl #2 │ │ │ │ + addeq r8, r5, r0, lsl #5 │ │ │ │ + rsbseq r8, r4, r8, asr #1 │ │ │ │ + rsbseq r8, r4, r4, ror #1 │ │ │ │ │ │ │ │ 0028ffb4 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29000c │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -71232,17 +71232,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r8, r5, r8, lsl #4 │ │ │ │ - rsbseq r8, r4, r0, asr r0 │ │ │ │ - rsbseq r8, r4, ip, rrx │ │ │ │ + addeq r8, r5, r8, ror #3 │ │ │ │ + rsbseq r8, r4, r0, lsr r0 │ │ │ │ + rsbseq r8, r4, ip, asr #32 │ │ │ │ │ │ │ │ 0029004c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -71281,17 +71281,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r8, r5, ip, asr #2 │ │ │ │ - @ instruction: 0x00747f94 │ │ │ │ - ldrheq r7, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r8, r5, ip, lsr #2 │ │ │ │ + rsbseq r7, r4, r4, ror pc │ │ │ │ + @ instruction: 0x00747f90 │ │ │ │ │ │ │ │ 00290108 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 290140 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -71313,17 +71313,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29017c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrdeq r8, [r5], r4 │ │ │ │ - rsbseq r7, r4, ip, lsl pc │ │ │ │ - rsbseq r7, r4, r8, lsr pc │ │ │ │ + strheq r8, [r5], r4 │ │ │ │ + ldrsheq r7, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r7, r4, r8, lsl pc │ │ │ │ │ │ │ │ 00290180 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2901c8 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -72224,21 +72224,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 290d44 │ │ │ │ b 290c3c │ │ │ │ bl 24aa60 │ │ │ │ - addeq r7, r5, r6, lsl #22 │ │ │ │ - ldrdeq r7, [r5], r7 @ │ │ │ │ + addeq r7, r5, r6, ror #21 │ │ │ │ + @ instruction: 0x00857ab7 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r7, r5, r8, lsl r3 │ │ │ │ - rsbseq r7, r4, ip, ror #3 │ │ │ │ + strdeq r7, [r5], r8 │ │ │ │ + rsbseq r7, r4, ip, asr #3 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 00290f70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -72512,22 +72512,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ adceq r9, r1, ip, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r7, [r5], ip │ │ │ │ - addeq r7, r5, ip, asr r0 │ │ │ │ + strheq r7, [r5], ip │ │ │ │ + addeq r7, r5, ip, lsr r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r0, asr #16 │ │ │ │ - addeq r6, r5, ip, lsl #30 │ │ │ │ - addeq r6, r5, r8, ror #29 │ │ │ │ - addeq r6, r5, r4, lsr #29 │ │ │ │ - rsbseq r6, r4, r4, ror sp │ │ │ │ + addeq r6, r5, ip, ror #29 │ │ │ │ + addeq r6, r5, r8, asr #29 │ │ │ │ + addeq r6, r5, r4, lsl #29 │ │ │ │ + rsbseq r6, r4, r4, asr sp │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002913e4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72672,15 +72672,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 291608 │ │ │ │ mov r0, r4 │ │ │ │ bl 29159c │ │ │ │ - bl 731714 │ │ │ │ + bl 7316ec │ │ │ │ b 291600 │ │ │ │ │ │ │ │ 00291610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -72700,59 +72700,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ ldr r2, [pc, #16] @ 29167c │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2915e4 │ │ │ │ - ldrsbeq r6, [r4], #-184 @ 0xffffff48 @ │ │ │ │ - addeq r7, r5, r4, asr #6 │ │ │ │ - ldrheq r6, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + ldrheq r6, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r7, r5, r4, lsr #6 │ │ │ │ + @ instruction: 0x00746b94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 00291680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002916a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002916cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002916f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291718 : │ │ │ │ @@ -72792,53 +72792,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00291790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002917b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002917e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -72861,15 +72861,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 993c54 │ │ │ │ + bl 993c2c │ │ │ │ ldr r2, [pc, #64] @ 2918e0 │ │ │ │ ldr r3, [pc, #56] @ 2918dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -72904,15 +72904,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 993cc4 │ │ │ │ + bl 993c9c │ │ │ │ ldr r2, [pc, #64] @ 291984 │ │ │ │ ldr r3, [pc, #56] @ 291980 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -72974,15 +72974,15 @@ │ │ │ │ 00291a18 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 291a50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d62c8 │ │ │ │ + bl 9d62a0 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73000,36 +73000,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00291a78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6398 │ │ │ │ + bl 9d6370 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291a9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d62f0 │ │ │ │ + bl 9d62c8 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6334 │ │ │ │ + bl 9d630c │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291ae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -80699,20 +80699,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 298da4 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ umlaleq r1, r1, ip, sp @ │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - rsbseq lr, r3, r4, lsl #30 │ │ │ │ + rsbseq lr, r3, r4, ror #29 │ │ │ │ ldr r1, [pc, #8] @ 298db8 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98ff04 │ │ │ │ - rsbseq lr, r3, r8, ror #29 │ │ │ │ + b 98fedc │ │ │ │ + rsbseq lr, r3, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 298fc4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -80789,26 +80789,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a7bb8 │ │ │ │ + bl 9a7b90 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248ae0 │ │ │ │ bl 2495fc │ │ │ │ ldr r1, [pc, #160] @ 298fcc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 298fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ b 298ec0 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 298e8c │ │ │ │ ldr ip, [pc, #132] @ 298fd4 │ │ │ │ ldr r3, [pc, #132] @ 298fd8 │ │ │ │ ldr r1, [pc, #132] @ 298fdc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -80833,32 +80833,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 298ffc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ ldr r0, [pc, #68] @ 299000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ bl 24aa60 │ │ │ │ adceq r1, r1, ip, lsr sp │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - addeq pc, r4, r0, lsl #21 │ │ │ │ - rsbseq fp, pc, r4, asr #9 │ │ │ │ - addeq r9, r2, r8, lsl #31 │ │ │ │ - addeq pc, r4, r0, asr sl @ │ │ │ │ - ldrheq r0, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrheq r0, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - addeq pc, r4, r8, lsr #20 │ │ │ │ + addeq pc, r4, r0, ror #20 │ │ │ │ + rsbseq fp, pc, r4, lsr #9 │ │ │ │ + addeq r9, r2, r8, ror #30 │ │ │ │ + addeq pc, r4, r0, lsr sl @ │ │ │ │ + @ instruction: 0x0074039c │ │ │ │ @ instruction: 0x00740394 │ │ │ │ + addeq pc, r4, r8, lsl #20 │ │ │ │ + rsbseq r0, r4, r4, ror r3 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - rsbseq r0, r4, r0, lsr #7 │ │ │ │ - addeq pc, r4, r4, lsl #20 │ │ │ │ - rsbseq r0, r4, r0, ror r3 │ │ │ │ + rsbseq r0, r4, r0, lsl #7 │ │ │ │ + addeq pc, r4, r4, ror #19 │ │ │ │ + rsbseq r0, r4, r0, asr r3 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x00740398 │ │ │ │ + rsbseq r0, r4, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2992d8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -80962,58 +80962,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 975ab4 │ │ │ │ + bl 975a8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29912c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 2490d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2992b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 299300 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ ldr r0, [pc, #256] @ 299304 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 997fd8 │ │ │ │ + bl 997fb0 │ │ │ │ b 299144 │ │ │ │ ldr r3, [pc, #240] @ 299308 │ │ │ │ ldr ip, [pc, #240] @ 29930c │ │ │ │ ldr r1, [pc, #240] @ 299310 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #1 │ │ │ │ b 299174 │ │ │ │ ldr r3, [pc, #200] @ 299314 │ │ │ │ ldr ip, [pc, #200] @ 299318 │ │ │ │ ldr r1, [pc, #200] @ 29931c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 29923c │ │ │ │ mov r0, #20 │ │ │ │ bl 2487d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -81034,44 +81034,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 24884c │ │ │ │ mov r7, r0 │ │ │ │ b 2991ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r1], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r4, r0, ror #6 │ │ │ │ - rsbseq r0, r4, r4, ror #6 │ │ │ │ - rsbseq r0, r4, r4, ror r3 │ │ │ │ - rsbseq r0, r4, r8, lsr #6 │ │ │ │ - addeq r4, r0, r8, ror sp │ │ │ │ - rsbseq r0, r4, ip, lsr r3 │ │ │ │ - rsbseq r0, r4, r8, lsr #6 │ │ │ │ + rsbseq r0, r4, r0, asr #6 │ │ │ │ + rsbseq r0, r4, r4, asr #6 │ │ │ │ + rsbseq r0, r4, r4, asr r3 │ │ │ │ + rsbseq r0, r4, r8, lsl #6 │ │ │ │ + addeq r4, r0, r8, asr sp │ │ │ │ + rsbseq r0, r4, ip, lsl r3 │ │ │ │ + rsbseq r0, r4, r8, lsl #6 │ │ │ │ adceq r1, r1, r0, lsr #19 │ │ │ │ - rsbseq r0, r4, r0, ror r2 │ │ │ │ - rsbseq r0, r4, r0, lsl #5 │ │ │ │ - addeq pc, r4, ip, lsl #15 │ │ │ │ - ldrsheq r0, [r4], #-16 @ │ │ │ │ - ldrsheq r0, [r4], #-4 @ │ │ │ │ - addeq pc, r4, r4, asr r7 @ │ │ │ │ - rsbseq r0, r4, r0, ror #3 │ │ │ │ - rsbseq r0, r4, r0, asr #1 │ │ │ │ - rsbseq lr, sp, r8, ror #16 │ │ │ │ - @ instruction: 0x0074019c │ │ │ │ + rsbseq r0, r4, r0, asr r2 │ │ │ │ + rsbseq r0, r4, r0, ror #4 │ │ │ │ + addeq pc, r4, ip, ror #14 │ │ │ │ + ldrsbeq r0, [r4], #-16 @ │ │ │ │ + ldrsbeq r0, [r4], #-4 @ │ │ │ │ + addeq pc, r4, r4, lsr r7 @ │ │ │ │ + rsbseq r0, r4, r0, asr #3 │ │ │ │ + rsbseq r0, r4, r0, lsr #1 │ │ │ │ + rsbseq lr, sp, r8, asr #16 │ │ │ │ + rsbseq r0, r4, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2993d4 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2993a8 │ │ │ │ mov r6, r1 │ │ │ │ - bl 730d6c │ │ │ │ + bl 730d44 │ │ │ │ ldr r3, [pc, #120] @ 2993d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2993dc │ │ │ │ ldr r5, [pc, #112] @ 2993e0 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -81083,35 +81083,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 298dbc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 2993e8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 98ff04 │ │ │ │ + b 98fedc │ │ │ │ ldr r3, [pc, #60] @ 2993ec │ │ │ │ ldr lr, [pc, #60] @ 2993f0 │ │ │ │ ldr r1, [pc, #60] @ 2993f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 2487ec │ │ │ │ ldrdeq r1, [r1], r4 @ │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - rsbseq pc, r3, r8, lsr #31 │ │ │ │ + rsbseq pc, r3, r8, lsl #31 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - strdeq pc, [r4], r4 │ │ │ │ - rsbseq r0, r4, r8, ror #1 │ │ │ │ - rsbseq pc, r3, ip, asr pc @ │ │ │ │ + ldrdeq pc, [r4], r4 │ │ │ │ + rsbseq r0, r4, r8, asr #1 │ │ │ │ + rsbseq pc, r3, ip, lsr pc @ │ │ │ │ │ │ │ │ 002993f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2994d4 │ │ │ │ @@ -81141,15 +81141,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 2994f0 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 9a25c8 │ │ │ │ + bl 9a25a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2994ac │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -81164,22 +81164,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 97c7a0 │ │ │ │ + blhi 97c7a0 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adceq r1, r1, ip, asr #13 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - strdeq pc, [r4], r0 │ │ │ │ - rsbseq r3, sl, r8, lsl #13 │ │ │ │ - rsbseq pc, r3, r8, asr lr @ │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ + rsbseq r3, sl, r8, ror #12 │ │ │ │ + rsbseq pc, r3, r8, lsr lr @ │ │ │ │ │ │ │ │ 00299500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 2995ec │ │ │ │ @@ -81193,34 +81193,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 999638 │ │ │ │ + bl 999610 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 99c8cc │ │ │ │ + bl 99c8a4 │ │ │ │ ldr r6, [pc, #148] @ 2995f8 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2995e0 │ │ │ │ ldr r3, [pc, #136] @ 2995fc │ │ │ │ ldr r1, [pc, #136] @ 299600 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99befc │ │ │ │ + bl 99bed4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99c4ec │ │ │ │ + bl 99c4c4 │ │ │ │ ldr r2, [pc, #96] @ 299604 │ │ │ │ ldr r3, [pc, #72] @ 2995f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -81235,15 +81235,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0073ff90 │ │ │ │ + rsbseq pc, r3, r0, ror pc @ │ │ │ │ @ instruction: 0x00a115bc │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ adceq r1, r1, r8, ror r5 │ │ │ │ │ │ │ │ 00299608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -81289,15 +81289,15 @@ │ │ │ │ bl 24b00c │ │ │ │ ldr r1, [pc, #136] @ 29973c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2996f4 │ │ │ │ ldr r1, [pc, #100] @ 299740 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -81314,22 +81314,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 298dbc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 29974c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98ff04 │ │ │ │ + b 98fedc │ │ │ │ strdeq r1, [r1], ip @ │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - rsbseq lr, r3, ip, asr #12 │ │ │ │ + rsbseq lr, r3, ip, lsr #12 │ │ │ │ adceq r4, r1, r4, lsl #20 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rsbseq pc, r3, r8, lsl ip @ │ │ │ │ + ldrsheq pc, [r3], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 00299750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -81348,15 +81348,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 2487d4 │ │ │ │ ldr fp, [pc, #1248] @ 299c80 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 701548 │ │ │ │ + bl 701520 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 5d2c54 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -81375,15 +81375,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 299c18 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 9a7b24 │ │ │ │ + bl 9a7afc │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 24a658 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -81483,15 +81483,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 299b78 │ │ │ │ ldr r1, [pc, #744] @ 299ca4 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 98ff04 │ │ │ │ + bl 98fedc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 2997e0 │ │ │ │ @@ -81505,17 +81505,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a7bb8 │ │ │ │ + bl 9a7b90 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 248ae0 │ │ │ │ ldr r2, [pc, #632] @ 299cb4 │ │ │ │ ldr r3, [pc, #572] @ 299c7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -81542,15 +81542,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 24a868 │ │ │ │ b 299a20 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 299cc4 │ │ │ │ @@ -81561,44 +81561,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 299ab4 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 299cd0 │ │ │ │ ldr r2, [pc, #448] @ 299cd4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 299cd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 299ab4 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 2495fc │ │ │ │ ldr r3, [pc, #400] @ 299cdc │ │ │ │ ldr r1, [pc, #400] @ 299ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 299ce4 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 299ab4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 299ce8 │ │ │ │ ldr r3, [pc, #348] @ 299cec │ │ │ │ ldr r2, [pc, #348] @ 299cf0 │ │ │ │ @@ -81606,22 +81606,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299c20 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 98ff04 │ │ │ │ + bl 98fedc │ │ │ │ b 299a2c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 299cf4 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 299cf8 │ │ │ │ @@ -81630,25 +81630,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 299ab4 │ │ │ │ mov r7, #0 │ │ │ │ b 299a2c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 299608 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 98ff04 │ │ │ │ + bl 98fedc │ │ │ │ b 299a2c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 2998dc │ │ │ │ ldr r3, [pc, #172] @ 299d00 │ │ │ │ ldr ip, [pc, #172] @ 299d04 │ │ │ │ ldr r1, [pc, #172] @ 299d08 │ │ │ │ @@ -81660,47 +81660,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r1, r0, lsl #7 │ │ │ │ muleq r0, ip, sp │ │ │ │ + rsbseq pc, r3, ip, ror ip @ │ │ │ │ @ instruction: 0x0073fc9c │ │ │ │ - ldrheq pc, [r3], #-204 @ 0xffffff34 @ │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ andeq r5, r0, r8, lsr #5 │ │ │ │ - rsbseq pc, r3, r0, ror #20 │ │ │ │ + rsbseq pc, r3, r0, asr #20 │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - rsbseq pc, r3, ip, asr r9 @ │ │ │ │ - @ instruction: 0x0084efb0 │ │ │ │ - rsbseq pc, r3, ip, asr #21 │ │ │ │ - rsbseq pc, r3, r8, lsl r9 @ │ │ │ │ + rsbseq pc, r3, ip, lsr r9 @ │ │ │ │ + umulleq lr, r4, r0, pc @ │ │ │ │ + rsbseq pc, r3, ip, lsr #21 │ │ │ │ + ldrsheq pc, [r3], #-136 @ 0xffffff78 @ │ │ │ │ adceq r1, r1, r0, ror #1 │ │ │ │ - addeq lr, r4, ip, lsl pc │ │ │ │ - rsbseq pc, r3, r8, lsr sl @ │ │ │ │ - rsbseq pc, r3, r4, lsl #17 │ │ │ │ - addeq lr, r4, r4, asr #29 │ │ │ │ - rsbseq pc, r3, ip, lsl fp @ │ │ │ │ - rsbseq pc, r3, r4, lsr #16 │ │ │ │ - addeq lr, r4, ip, lsl #29 │ │ │ │ - rsbseq pc, r3, r4, ror #19 │ │ │ │ - rsbseq pc, r3, ip, ror #15 │ │ │ │ - ldrsheq pc, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - ldrheq pc, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - addeq lr, r4, ip, asr #28 │ │ │ │ - rsbseq pc, r3, r0, lsl #15 │ │ │ │ - addeq lr, r4, r8, lsl lr │ │ │ │ - ldrsbeq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - @ instruction: 0x0073f998 │ │ │ │ - @ instruction: 0x0084edb0 │ │ │ │ - rsbseq pc, r3, ip, lsl #14 │ │ │ │ - addeq lr, r4, r0, asr sp │ │ │ │ - addeq r9, r2, r0, lsl #5 │ │ │ │ - ldrheq pc, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + strdeq lr, [r4], ip │ │ │ │ + rsbseq pc, r3, r8, lsl sl @ │ │ │ │ + rsbseq pc, r3, r4, ror #16 │ │ │ │ + addeq lr, r4, r4, lsr #29 │ │ │ │ + ldrsheq pc, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq pc, r3, r4, lsl #16 │ │ │ │ + addeq lr, r4, ip, ror #28 │ │ │ │ + rsbseq pc, r3, r4, asr #19 │ │ │ │ + rsbseq pc, r3, ip, asr #15 │ │ │ │ + ldrsbeq pc, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x0073f798 │ │ │ │ + addeq lr, r4, ip, lsr #28 │ │ │ │ + rsbseq pc, r3, r0, ror #14 │ │ │ │ + strdeq lr, [r4], r8 │ │ │ │ + ldrheq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq pc, r3, r8, ror r9 @ │ │ │ │ + umulleq lr, r4, r0, sp │ │ │ │ + rsbseq pc, r3, ip, ror #13 │ │ │ │ + addeq lr, r4, r0, lsr sp │ │ │ │ + addeq r9, r2, r0, ror #4 │ │ │ │ + @ instruction: 0x0073f698 │ │ │ │ │ │ │ │ 00299d0c : │ │ │ │ mov r3, #0 │ │ │ │ b 299608 │ │ │ │ │ │ │ │ 00299d14 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -81717,15 +81717,15 @@ │ │ │ │ b 29b204 │ │ │ │ │ │ │ │ 00299d34 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 299d74 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81740,15 +81740,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 299e0c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81783,15 +81783,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 299eb8 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 299e7c │ │ │ │ @@ -81821,15 +81821,15 @@ │ │ │ │ adceq r4, r1, r4, lsl fp │ │ │ │ │ │ │ │ 00299ebc : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 299efc │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81844,15 +81844,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 299f94 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81887,15 +81887,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 29a040 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 29a004 │ │ │ │ @@ -81969,15 +81969,15 @@ │ │ │ │ 0029a0c4 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029a0cc : │ │ │ │ ldr r3, [pc, #40] @ 29a0fc │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82002,21 +82002,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 29a188 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 732c80 │ │ │ │ + bl 732c58 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82034,15 +82034,15 @@ │ │ │ │ │ │ │ │ 0029a19c : │ │ │ │ ldr r3, [pc, #192] @ 29a264 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 29a268 │ │ │ │ mov r1, r0 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 29a26c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -82091,15 +82091,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 29a2cc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -82153,15 +82153,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 29a40c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 29a410 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -82200,17 +82200,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29a41c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r3, r1, r4, ror sp │ │ │ │ - addeq lr, r4, r4, lsr #13 │ │ │ │ - addeq lr, r4, r0, lsr #12 │ │ │ │ - rsbseq pc, r3, ip, lsr #5 │ │ │ │ + addeq lr, r4, r4, lsl #13 │ │ │ │ + addeq lr, r4, r0, lsl #12 │ │ │ │ + rsbseq pc, r3, ip, lsl #5 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 0029a420 : │ │ │ │ b 29c01c │ │ │ │ │ │ │ │ 0029a424 : │ │ │ │ ldr r3, [pc, #52] @ 29a460 │ │ │ │ @@ -82223,33 +82223,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 29a468 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ strdeq r0, [r1], r0 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrsbeq lr, [pc], #-188 @ │ │ │ │ + ldrheq lr, [pc], #-188 @ │ │ │ │ │ │ │ │ 0029a46c : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 29a498 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 975ab4 │ │ │ │ + b 975a8c │ │ │ │ │ │ │ │ 0029a4a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 29a604 │ │ │ │ @@ -82258,19 +82258,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 29a60c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a5d8 │ │ │ │ - bl 75f050 │ │ │ │ + bl 75f028 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 24acc4 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -82337,27 +82337,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, ror #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r3, [r1], r0 @ │ │ │ │ adceq r0, r1, r0, lsl #11 │ │ │ │ - addeq lr, r4, r8, lsr r4 │ │ │ │ - ldrsbeq pc, [r3], #-4 @ │ │ │ │ - rsbseq pc, r3, r0, asr #1 │ │ │ │ + addeq lr, r4, r8, lsl r4 │ │ │ │ + ldrheq pc, [r3], #-4 @ │ │ │ │ + rsbseq pc, r3, r0, lsr #1 │ │ │ │ │ │ │ │ 0029a620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 29a6dc │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a6b4 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -82369,15 +82369,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 29a6e0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 71f4b4 │ │ │ │ + bl 71f48c │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82391,49 +82391,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r3, r1, ip, lsl #21 │ │ │ │ adceq r3, r1, ip, asr #20 │ │ │ │ - addeq lr, r4, ip, asr r3 │ │ │ │ - ldrsheq lr, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq lr, r3, r4, ror #31 │ │ │ │ + addeq lr, r4, ip, lsr r3 │ │ │ │ + ldrsbeq lr, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq lr, r3, r4, asr #31 │ │ │ │ │ │ │ │ 0029a6f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 29a758 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a730 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75f178 │ │ │ │ + b 75f150 │ │ │ │ ldr r3, [pc, #36] @ 29a75c │ │ │ │ ldr ip, [pc, #36] @ 29a760 │ │ │ │ ldr r1, [pc, #36] @ 29a764 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ @ instruction: 0x00a139bc │ │ │ │ - addeq lr, r4, r0, ror #5 │ │ │ │ - rsbseq lr, r3, ip, ror pc │ │ │ │ - rsbseq lr, r3, r8, ror #30 │ │ │ │ + addeq lr, r4, r0, asr #5 │ │ │ │ + rsbseq lr, r3, ip, asr pc │ │ │ │ + rsbseq lr, r3, r8, asr #30 │ │ │ │ │ │ │ │ 0029a768 : │ │ │ │ b 29c034 │ │ │ │ │ │ │ │ 0029a76c : │ │ │ │ b 29c114 │ │ │ │ │ │ │ │ @@ -82466,17 +82466,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29a7fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq lr, r4, ip, asr #4 │ │ │ │ - ldrsheq lr, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsbeq lr, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + addeq lr, r4, ip, lsr #4 │ │ │ │ + ldrsbeq lr, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + ldrheq lr, [r3], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029a800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -82517,17 +82517,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29a8c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq lr, r4, r8, lsl #3 │ │ │ │ - rsbseq lr, r3, r0, lsr lr │ │ │ │ - rsbseq lr, r3, ip, lsl #28 │ │ │ │ + addeq lr, r4, r8, ror #2 │ │ │ │ + rsbseq lr, r3, r0, lsl lr │ │ │ │ + rsbseq lr, r3, ip, ror #27 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029a8c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82558,17 +82558,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29a95c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq lr, r4, ip, ror #1 │ │ │ │ - @ instruction: 0x0073ed94 │ │ │ │ - rsbseq lr, r3, r0, ror sp │ │ │ │ + addeq lr, r4, ip, asr #1 │ │ │ │ + rsbseq lr, r3, r4, ror sp │ │ │ │ + rsbseq lr, r3, r0, asr sp │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029a960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82602,17 +82602,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29aa04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq lr, r4, r4, asr #32 │ │ │ │ - rsbseq lr, r3, ip, ror #25 │ │ │ │ - rsbseq lr, r3, r8, asr #25 │ │ │ │ + addeq lr, r4, r4, lsr #32 │ │ │ │ + rsbseq lr, r3, ip, asr #25 │ │ │ │ + rsbseq lr, r3, r8, lsr #25 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029aa08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -82669,17 +82669,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29ab08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq sp, r4, r0, asr #30 │ │ │ │ - rsbseq lr, r3, r8, ror #23 │ │ │ │ - rsbseq lr, r3, r4, asr #23 │ │ │ │ + addeq sp, r4, r0, lsr #30 │ │ │ │ + rsbseq lr, r3, r8, asr #23 │ │ │ │ + rsbseq lr, r3, r4, lsr #23 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -82693,32 +82693,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 29ab5c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq pc, r0, r4, ror #31 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - rsbseq sp, r3, ip, asr #2 │ │ │ │ + rsbseq sp, r3, ip, lsr #2 │ │ │ │ ldr r3, [pc, #20] @ 29ab7c │ │ │ │ ldr r1, [pc, #20] @ 29ab80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 255ae4 │ │ │ │ adceq r1, lr, r0, lsl #10 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 7323a4 │ │ │ │ + b 73237c │ │ │ │ ldr r1, [pc, #8] @ 29aba0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98ff04 │ │ │ │ - rsbseq sp, r3, r0, lsl #2 │ │ │ │ + b 98fedc │ │ │ │ + rsbseq sp, r3, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 29ac20 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -82801,15 +82801,15 @@ │ │ │ │ beq 29ad70 │ │ │ │ ldr r9, [pc, #256] @ 29adfc │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 98ff04 │ │ │ │ + bl 98fedc │ │ │ │ bl 255b28 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -82824,23 +82824,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 29ad40 │ │ │ │ ldr r3, [pc, #160] @ 29ae00 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 730d6c │ │ │ │ + bl 730d44 │ │ │ │ bl 255d68 │ │ │ │ ldr r0, [pc, #140] @ 29ae04 │ │ │ │ ldr r1, [pc, #140] @ 29ae08 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 29ae0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 98ff04 │ │ │ │ + bl 98fedc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29aba4 │ │ │ │ ldr r3, [pc, #104] @ 29ae10 │ │ │ │ ldr ip, [pc, #104] @ 29ae14 │ │ │ │ @@ -82857,29 +82857,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ ldrdeq pc, [r0], r8 @ │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - rsbseq lr, r3, ip, lsl #21 │ │ │ │ + rsbseq lr, r3, ip, ror #20 │ │ │ │ adceq r1, lr, r0, lsl #8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ adceq r1, lr, r8, lsl #7 │ │ │ │ - ldrsheq lr, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq lr, [r3], #-148 @ 0xffffff6c @ │ │ │ │ adceq r1, lr, r8, lsl #6 │ │ │ │ strdeq r1, [lr], r0 @ │ │ │ │ - rsbseq lr, r3, r0, ror r9 │ │ │ │ + rsbseq lr, r3, r0, asr r9 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - addeq sp, r4, r4, lsl #26 │ │ │ │ - addeq r8, r2, r0, lsr r1 │ │ │ │ + addeq sp, r4, r4, ror #25 │ │ │ │ + addeq r8, r2, r0, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - ldrdeq sp, [r4], ip │ │ │ │ - rsbseq lr, r3, r8, lsl r9 │ │ │ │ - ldrsbeq ip, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x0084dcbc │ │ │ │ + ldrsheq lr, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + ldrheq ip, [r3], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29ae80 │ │ │ │ @@ -83091,15 +83091,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 29b1fc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -83120,15 +83120,15 @@ │ │ │ │ b 29b104 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r0, ip, lsl #21 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ @ instruction: 0x00ae0fb8 │ │ │ │ - rsbseq ip, r3, r4, ror #23 │ │ │ │ + rsbseq ip, r3, r4, asr #23 │ │ │ │ adceq pc, r0, r0, lsl sl @ │ │ │ │ adceq r0, lr, ip, lsr pc │ │ │ │ ldrdeq r0, [lr], ip @ │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 0029b204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -83194,15 +83194,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b2f4 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 98ff04 │ │ │ │ + b 98fedc │ │ │ │ ldr r3, [pc, #84] @ 29b350 │ │ │ │ ldr ip, [pc, #84] @ 29b354 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 29b358 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -83216,22 +83216,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq pc, r0, ip, lsl #17 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ @ instruction: 0x00ae0dbc │ │ │ │ - rsbseq lr, r3, r0, asr #8 │ │ │ │ + rsbseq lr, r3, r0, lsr #8 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - @ instruction: 0x0084d7b0 │ │ │ │ - ldrdeq r7, [r2], ip │ │ │ │ + umulleq sp, r4, r0, r7 │ │ │ │ + @ instruction: 0x00827bbc │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq sp, r4, r8, lsl #15 │ │ │ │ - rsbseq lr, r3, r8, asr #7 │ │ │ │ - rsbseq ip, r3, r8, lsl #19 │ │ │ │ + addeq sp, r4, r8, ror #14 │ │ │ │ + rsbseq lr, r3, r8, lsr #7 │ │ │ │ + rsbseq ip, r3, r8, ror #18 │ │ │ │ │ │ │ │ 0029b368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -83275,15 +83275,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 248588 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 98ff04 │ │ │ │ + bl 98fedc │ │ │ │ ldr r2, [pc, #88] @ 29b490 │ │ │ │ ldr r3, [pc, #60] @ 29b478 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -83298,15 +83298,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq pc, r0, r4, r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r0, ip, ror #14 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ umlaleq r0, lr, r4, ip │ │ │ │ - rsbseq lr, r3, r8, lsl r3 │ │ │ │ + ldrsheq lr, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ adceq pc, r0, r4, ror #13 │ │ │ │ │ │ │ │ 0029b494 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -83356,16 +83356,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 29b570 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq sp, r4, r0, ror #10 │ │ │ │ - @ instruction: 0x0073e19c │ │ │ │ + addeq sp, r4, r0, asr #10 │ │ │ │ + rsbseq lr, r3, ip, ror r1 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 0029b574 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83404,17 +83404,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b62c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq sp, r1, r4, ror #21 │ │ │ │ - addeq sp, r4, r8, lsr #9 │ │ │ │ - rsbseq lr, r3, r4, ror #1 │ │ │ │ - ldrsheq lr, [r3], #-0 @ │ │ │ │ + addeq sp, r4, r8, lsl #9 │ │ │ │ + rsbseq lr, r3, r4, asr #1 │ │ │ │ + ldrsbeq lr, [r3], #-0 @ │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 0029b630 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83462,17 +83462,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b70c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq sp, r1, r4, lsl sl │ │ │ │ - addeq sp, r4, r8, asr #7 │ │ │ │ - rsbseq lr, r3, r4 │ │ │ │ - rsbseq lr, r3, r0, lsl r0 │ │ │ │ + addeq sp, r4, r8, lsr #7 │ │ │ │ + rsbseq sp, r3, r4, ror #31 │ │ │ │ + ldrsheq sp, [r3], #-240 @ 0xffffff10 @ │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 0029b710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83527,17 +83527,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b808 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq sp, r1, r0, lsr r9 │ │ │ │ - addeq sp, r4, ip, asr #5 │ │ │ │ - rsbseq sp, r3, r8, lsl #30 │ │ │ │ - rsbseq sp, r3, r4, lsl pc │ │ │ │ + addeq sp, r4, ip, lsr #5 │ │ │ │ + rsbseq sp, r3, r8, ror #29 │ │ │ │ + ldrsheq sp, [r3], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 0029b80c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83779,17 +83779,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 29bc10 │ │ │ │ ldr r1, [pc, #128] @ 29bc14 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2c00 │ │ │ │ + bl 9a2bd8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2248 │ │ │ │ + bl 9a2220 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83866,16 +83866,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - ldrdeq ip, [r4], r0 │ │ │ │ - rsbseq sp, r3, ip, lsl #20 │ │ │ │ + @ instruction: 0x0084cdb0 │ │ │ │ + rsbseq sp, r3, ip, ror #19 │ │ │ │ │ │ │ │ 0029bd00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -83946,16 +83946,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 29be38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - umulleq ip, r4, r8, ip │ │ │ │ - ldrsbeq sp, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + addeq ip, r4, r8, ror ip │ │ │ │ + ldrheq sp, [r3], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 0029be3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84022,31 +84022,31 @@ │ │ │ │ bne 29bf24 │ │ │ │ ldr r0, [pc, #76] @ 29bf8c │ │ │ │ ldr r1, [pc, #76] @ 29bf90 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 98ff04 │ │ │ │ + bl 98fedc │ │ │ │ ldr r3, [pc, #56] @ 29bf94 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 730d6c │ │ │ │ + bl 730d44 │ │ │ │ bl 255d68 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 29aed0 │ │ │ │ adceq lr, r0, ip, ror ip │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ @ instruction: 0x00ae01b4 │ │ │ │ - rsbseq sp, r3, r0, lsr r8 │ │ │ │ + rsbseq sp, r3, r0, lsl r8 │ │ │ │ muleq r0, lr, r2 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ adceq r0, lr, r8, lsr #2 │ │ │ │ - rsbseq sp, r3, ip, lsr #15 │ │ │ │ + rsbseq sp, r3, ip, lsl #15 │ │ │ │ adceq r2, r1, r8, ror #2 │ │ │ │ │ │ │ │ 0029bf98 : │ │ │ │ ldr r3, [pc, #40] @ 29bfc8 │ │ │ │ ldr r2, [pc, #40] @ 29bfcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -84057,34 +84057,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 29bfd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ adceq lr, r0, ip, ror fp │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ strheq r0, [lr], r4 @ │ │ │ │ - rsbseq sp, r3, r4, lsr r7 │ │ │ │ + rsbseq sp, r3, r4, lsl r7 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 0029bfdc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 29bff4 │ │ │ │ ldr r0, [pc, #36] @ 29c010 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 98fc1c │ │ │ │ + b 98fbf4 │ │ │ │ ldr r0, [pc, #24] @ 29c014 │ │ │ │ ldr r1, [pc, #24] @ 29c018 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 98ff04 │ │ │ │ + b 98fedc │ │ │ │ adceq r0, lr, r0, lsl #1 │ │ │ │ adceq r0, lr, ip, rrx │ │ │ │ - ldrsheq sp, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsbeq sp, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 0029c01c : │ │ │ │ ldr r3, [pc, #12] @ 29c030 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -84127,28 +84127,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 29c10c │ │ │ │ ldr r2, [pc, #72] @ 29c110 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 98ff04 │ │ │ │ + bl 98fedc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r0, lr, r8 │ │ │ │ @ instruction: 0x00a0eab8 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - rsbseq sp, r3, r8, asr r6 │ │ │ │ + rsbseq sp, r3, r8, lsr r6 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - rsbseq sp, r3, ip, lsr r6 │ │ │ │ + rsbseq sp, r3, ip, lsl r6 │ │ │ │ adceq pc, sp, r4, lsr #31 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 0029c114 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -84178,27 +84178,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 29c1c8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 29c1cc │ │ │ │ - bl 98ff04 │ │ │ │ + bl 98fedc │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 2485ac │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 248ae0 │ │ │ │ strdeq lr, [r0], r0 @ │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ adceq pc, sp, r4, lsr #30 │ │ │ │ - rsbseq sp, r3, r4, lsr #11 │ │ │ │ + rsbseq sp, r3, r4, lsl #11 │ │ │ │ adceq pc, sp, r0, lsl #30 │ │ │ │ - rsbseq sp, r3, r0, ror #10 │ │ │ │ + rsbseq sp, r3, r0, asr #10 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 0029c1d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84240,17 +84240,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq lr, r0, r4, lsr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq ip, r4, r4, asr r9 │ │ │ │ - rsbseq sp, r3, r0, ror #9 │ │ │ │ - ldrsheq sp, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + addeq ip, r4, r4, lsr r9 │ │ │ │ + rsbseq sp, r3, r0, asr #9 │ │ │ │ + ldrsbeq sp, [r3], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 0029c294 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 29c344 │ │ │ │ @@ -84291,17 +84291,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq lr, r0, r0, ror r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - umulleq ip, r4, r0, r8 │ │ │ │ - rsbseq sp, r3, ip, lsl r4 │ │ │ │ - rsbseq sp, r3, r0, lsr r4 │ │ │ │ + addeq ip, r4, r0, ror r8 │ │ │ │ + ldrsheq sp, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sp, r3, r0, lsl r4 │ │ │ │ │ │ │ │ 0029c358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 29c42c │ │ │ │ @@ -84312,33 +84312,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #148] @ 29c438 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9809cc │ │ │ │ + bl 9809a4 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c869c │ │ │ │ + bl 9c8674 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c3e4 │ │ │ │ - bl 9975a8 │ │ │ │ + bl 997580 │ │ │ │ ldr r2, [pc, #80] @ 29c43c │ │ │ │ ldr r3, [pc, #64] @ 29c430 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84351,16 +84351,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, lr, r0, asr #9 │ │ │ │ - ldrheq sp, [r3], #-0 @ │ │ │ │ + rsbseq r4, lr, r0, lsr #9 │ │ │ │ + @ instruction: 0x0073d090 │ │ │ │ adceq lr, r0, r0, lsr r7 │ │ │ │ │ │ │ │ 0029c440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84373,21 +84373,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 29c55c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980d50 │ │ │ │ + bl 980d28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c544 │ │ │ │ mov r1, sp │ │ │ │ - bl 9c8528 │ │ │ │ + bl 9c8500 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 29c53c │ │ │ │ cmp r7, #0 │ │ │ │ beq 29c4f0 │ │ │ │ ldr r6, [pc, #160] @ 29c560 │ │ │ │ @@ -84396,20 +84396,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c4c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94ed08 │ │ │ │ + bl 94ece0 │ │ │ │ ldr r2, [pc, #100] @ 29c564 │ │ │ │ ldr r3, [pc, #84] @ 29c558 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84419,26 +84419,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 9975a8 │ │ │ │ + bl 997580 │ │ │ │ b 29c4f8 │ │ │ │ ldr r0, [pc, #28] @ 29c568 │ │ │ │ add r0, pc, r0 │ │ │ │ b 29c498 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0e6b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r4, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq sp, r3, r8, asr #5 │ │ │ │ + ldrheq r4, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq sp, r3, r8, lsr #5 │ │ │ │ adceq lr, r0, ip, lsl r6 │ │ │ │ - addeq r3, r0, ip, lsl #27 │ │ │ │ + addeq r3, r0, ip, ror #26 │ │ │ │ │ │ │ │ 0029c56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -84452,15 +84452,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 249e84 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcda8 │ │ │ │ + bl 9bcd80 │ │ │ │ cmp r6, #2 │ │ │ │ beq 29c608 │ │ │ │ ldr r2, [pc, #172] @ 29c678 │ │ │ │ ldr r3, [pc, #164] @ 29c674 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -84485,31 +84485,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 24884c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7b08 │ │ │ │ + bl 9c7ae0 │ │ │ │ b 29c650 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcca0 │ │ │ │ + bl 9bcc78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7b58 │ │ │ │ + bl 9c7b30 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 29c644 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ae0 │ │ │ │ b 29c5c4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, r0, r0, asr r5 │ │ │ │ - rsbseq sp, r3, r4, lsl #3 │ │ │ │ + rsbseq sp, r3, r4, ror #2 │ │ │ │ │ │ │ │ 0029c680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -84523,15 +84523,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 249e84 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcda8 │ │ │ │ + bl 9bcd80 │ │ │ │ cmp r5, #2 │ │ │ │ beq 29c724 │ │ │ │ cmp r5, #3 │ │ │ │ beq 29c788 │ │ │ │ ldr r2, [pc, #256] @ 29c7e8 │ │ │ │ ldr r3, [pc, #248] @ 29c7e4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -84558,31 +84558,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 24884c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7b08 │ │ │ │ + bl 9c7ae0 │ │ │ │ b 29c76c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcca0 │ │ │ │ + bl 9bcc78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c7b58 │ │ │ │ + bl 9c7b30 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 29c760 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ae0 │ │ │ │ b 29c6e0 │ │ │ │ ldr r2, [pc, #96] @ 29c7f0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bcd48 │ │ │ │ + bl 9bcd20 │ │ │ │ ldr r2, [pc, #80] @ 29c7f4 │ │ │ │ ldr r3, [pc, #60] @ 29c7e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84590,58 +84590,58 @@ │ │ │ │ bne 29c7dc │ │ │ │ ldr r2, [pc, #48] @ 29c7f8 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9bcd48 │ │ │ │ + b 9bcd20 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq lr, r0, r4, lsr r4 │ │ │ │ - rsbseq sp, r3, r4, rrx │ │ │ │ - @ instruction: 0x007db394 │ │ │ │ + rsbseq sp, r3, r4, asr #32 │ │ │ │ + rsbseq fp, sp, r4, ror r3 │ │ │ │ adceq lr, r0, r8, ror r3 │ │ │ │ - rsbseq lr, r9, r0, asr #32 │ │ │ │ + rsbseq lr, r9, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 24acc4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757a54 │ │ │ │ + bl 757a2c │ │ │ │ cmp r4, r0 │ │ │ │ beq 29c8e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75826c │ │ │ │ + bl 758244 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r3, [pc, #152] @ 29c8f0 │ │ │ │ ldr r1, [pc, #152] @ 29c8f4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #124] @ 29c8f8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754eec │ │ │ │ + bl 754ec4 │ │ │ │ ldr r1, [pc, #108] @ 29c8fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249944 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -84660,29 +84660,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2485ac │ │ │ │ ldr r8, [pc, #20] @ 29c900 │ │ │ │ add r8, pc, r8 │ │ │ │ b 29c848 │ │ │ │ - rsbseq r2, lr, r4, lsl #15 │ │ │ │ - rsbseq ip, r3, ip, lsr pc │ │ │ │ + rsbseq r2, lr, r4, ror #14 │ │ │ │ + rsbseq ip, r3, ip, lsl pc │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrsheq r2, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq r2, [lr], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 75826c │ │ │ │ + bl 758244 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 75826c │ │ │ │ + bl 758244 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 24a280 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -84717,21 +84717,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 29caa8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980d50 │ │ │ │ + bl 980d28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 29ca88 │ │ │ │ mov r1, sp │ │ │ │ - bl 8bbb10 │ │ │ │ + bl 8bbae8 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 29ca44 │ │ │ │ mov r0, r5 │ │ │ │ bl 59ffe0 │ │ │ │ ldr r2, [pc, #164] @ 29caac │ │ │ │ @@ -84756,34 +84756,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 29cab0 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29ca58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93bc04 │ │ │ │ + bl 93bbdc │ │ │ │ ldr r1, [sp] │ │ │ │ b 29c9f8 │ │ │ │ ldr r1, [pc, #36] @ 29cab4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 29ca00 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r0, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, fp, r8, lsl #8 │ │ │ │ + rsbseq r7, fp, r8, ror #7 │ │ │ │ adceq lr, r0, r4, lsl r1 │ │ │ │ - rsbseq ip, r3, ip, asr #26 │ │ │ │ - rsbseq ip, r3, ip, lsl sp │ │ │ │ + rsbseq ip, r3, ip, lsr #26 │ │ │ │ + ldrsheq ip, [r3], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 0029cab8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 29cc38 │ │ │ │ @@ -84796,44 +84796,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980cc4 │ │ │ │ + bl 980c9c │ │ │ │ ldr r1, [pc, #312] @ 29cc44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #296] @ 29cc48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #280] @ 29cc4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 29cbc8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7591a8 │ │ │ │ + bl 759180 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29cbfc │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 757840 │ │ │ │ + bl 757818 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 59ffe0 │ │ │ │ ldr r2, [pc, #196] @ 29cc50 │ │ │ │ ldr r3, [pc, #172] @ 29cc3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -84848,50 +84848,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9824c0 │ │ │ │ + bl 982498 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 29cb7c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bbcbc │ │ │ │ + bl 8bbc94 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 29cb7c │ │ │ │ ldr r2, [pc, #80] @ 29cc54 │ │ │ │ ldr r3, [pc, #80] @ 29cc58 │ │ │ │ ldr r1, [pc, #80] @ 29cc5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 9978d8 │ │ │ │ + bl 9978b0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 29cb7c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, asr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r3, r8, asr #25 │ │ │ │ - ldrheq r7, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq fp, sp, r0, lsl lr │ │ │ │ - rsbseq r4, ip, r0, lsl sl │ │ │ │ + rsbseq ip, r3, r8, lsr #25 │ │ │ │ + @ instruction: 0x007b729c │ │ │ │ + ldrsheq fp, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsheq r4, [ip], #-144 @ 0xffffff70 @ │ │ │ │ umlaleq sp, r0, r0, pc @ │ │ │ │ - rsbseq ip, fp, r4, ror #24 │ │ │ │ - addeq ip, r4, r4 │ │ │ │ - rsbseq ip, r3, r8, lsr #23 │ │ │ │ + rsbseq ip, fp, r4, asr #24 │ │ │ │ + addeq fp, r4, r4, ror #31 │ │ │ │ + rsbseq ip, r3, r8, lsl #23 │ │ │ │ │ │ │ │ 0029cc60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 29cdbc │ │ │ │ @@ -84903,26 +84903,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #280] @ 29cdc8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bbd68 │ │ │ │ + bl 8bbd40 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29cd64 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29cd08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -84949,24 +84949,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 982808 │ │ │ │ + bl 9827e0 │ │ │ │ b 29cd08 │ │ │ │ mov r1, #1 │ │ │ │ - bl 982798 │ │ │ │ + bl 982770 │ │ │ │ ldr r1, [pc, #92] @ 29cdd0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 248684 │ │ │ │ b 29cce4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 29cdd4 │ │ │ │ ldr r1, [pc, #52] @ 29cdd8 │ │ │ │ @@ -84975,21 +84975,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq sp, r0, r4, lsr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, fp, r8, lsr r1 │ │ │ │ - rsbseq fp, sp, r0, lsl #25 │ │ │ │ + rsbseq r7, fp, r8, lsl r1 │ │ │ │ + rsbseq fp, sp, r0, ror #24 │ │ │ │ adceq sp, r0, r0, lsl #28 │ │ │ │ - rsbseq sp, r9, r8, lsr #11 │ │ │ │ - addeq fp, r4, ip, ror lr │ │ │ │ - rsbseq ip, r3, r4, lsr #20 │ │ │ │ - rsbseq ip, r3, ip, lsr sl │ │ │ │ + rsbseq sp, r9, r8, lsl #11 │ │ │ │ + addeq fp, r4, ip, asr lr │ │ │ │ + rsbseq ip, r3, r4, lsl #20 │ │ │ │ + rsbseq ip, r3, ip, lsl sl │ │ │ │ │ │ │ │ 0029cde0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -85001,21 +85001,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 29ceec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980d50 │ │ │ │ + bl 980d28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29cea4 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 7591a8 │ │ │ │ + bl 759180 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 29cec8 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ceb0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -85033,36 +85033,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ mov r1, r0 │ │ │ │ b 29ce54 │ │ │ │ ldr r1, [pc, #60] @ 29cef4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 29ce60 │ │ │ │ ldr r1, [pc, #40] @ 29cef8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 29ce60 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r8, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r6, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x007b6f90 │ │ │ │ @ instruction: 0x00a0dcb4 │ │ │ │ - rsbseq ip, r3, r0, ror r9 │ │ │ │ - rsbseq ip, r3, r4, lsr r9 │ │ │ │ + rsbseq ip, r3, r0, asr r9 │ │ │ │ + rsbseq ip, r3, r4, lsl r9 │ │ │ │ │ │ │ │ 0029cefc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 29cfa8 │ │ │ │ @@ -85074,19 +85074,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 29cfb0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75afbc │ │ │ │ + bl 75af94 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59ffe0 │ │ │ │ ldr r2, [pc, #76] @ 29cfb4 │ │ │ │ ldr r3, [pc, #64] @ 29cfac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85102,15 +85102,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r0], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r2, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq r2, [lr], #-100 @ 0xffffff9c @ │ │ │ │ @ instruction: 0x00a0dbb4 │ │ │ │ │ │ │ │ 0029cfb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85123,19 +85123,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 29d06c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75b10c │ │ │ │ + bl 75b0e4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59ffe0 │ │ │ │ ldr r2, [pc, #76] @ 29d070 │ │ │ │ ldr r3, [pc, #64] @ 29d068 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85151,15 +85151,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r0, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, r7, r8, lsr #1 │ │ │ │ + rsbseq r6, r7, r8, lsl #1 │ │ │ │ strdeq sp, [r0], r8 @ │ │ │ │ │ │ │ │ 0029d074 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -85171,43 +85171,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 249e84 │ │ │ │ ldr r8, [pc, #120] @ 29d124 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bcda8 │ │ │ │ + bl 9bcd80 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754f04 │ │ │ │ + bl 754edc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 29d118 │ │ │ │ mov r4, r9 │ │ │ │ b 29d0e0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29d118 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 754ad0 │ │ │ │ + bl 754aa8 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d0d4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bcd48 │ │ │ │ + bl 9bcd20 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29d0e0 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 249b78 │ │ │ │ - rsbseq ip, r3, r4, lsr #15 │ │ │ │ + rsbseq ip, r3, r4, lsl #15 │ │ │ │ │ │ │ │ 0029d128 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -85216,19 +85216,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 249e84 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bcda8 │ │ │ │ + bl 9bcd80 │ │ │ │ ldr r0, [pc, #112] @ 29d1dc │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bbb10 │ │ │ │ + bl 8bbae8 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 29d1d0 │ │ │ │ ldr r8, [pc, #92] @ 29d1e0 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 29d198 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -85240,26 +85240,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 248b94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d18c │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bcd48 │ │ │ │ + bl 9bcd20 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29d198 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 93bc04 │ │ │ │ - ldrsheq ip, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq ip, r3, r4, ror #13 │ │ │ │ + b 93bbdc │ │ │ │ + ldrsbeq ip, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq ip, r3, r4, asr #13 │ │ │ │ ldr r0, [pc, #4] @ 29d1f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addseq r0, r2, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 29d290 │ │ │ │ ldr r2, [pc, #132] @ 29d294 │ │ │ │ @@ -85267,44 +85267,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #100] @ 29d29c │ │ │ │ ldr r1, [pc, #100] @ 29d2a0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #68] @ 29d2a4 │ │ │ │ ldr r3, [pc, #68] @ 29d2a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r4, ip, lsr #20 │ │ │ │ - rsbseq ip, r3, r4, asr r6 │ │ │ │ - rsbseq ip, r3, ip, lsr #12 │ │ │ │ - rsbseq ip, r3, r8, asr r6 │ │ │ │ - rsbseq ip, r3, r0, ror r6 │ │ │ │ + addeq fp, r4, ip, lsl #20 │ │ │ │ + rsbseq ip, r3, r4, lsr r6 │ │ │ │ + rsbseq ip, r3, ip, lsl #12 │ │ │ │ + rsbseq ip, r3, r8, lsr r6 │ │ │ │ + rsbseq ip, r3, r0, asr r6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 29d340 │ │ │ │ @@ -85314,15 +85314,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 29d348 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29d318 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -85334,21 +85334,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 29d350 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 29d2f8 │ │ │ │ - addeq fp, r4, ip, ror r9 │ │ │ │ - rsbseq ip, r3, ip, ror #11 │ │ │ │ - rsbseq ip, r3, r4, lsl #12 │ │ │ │ - rsbseq ip, r3, ip, ror #11 │ │ │ │ + addeq fp, r4, ip, asr r9 │ │ │ │ rsbseq ip, r3, ip, asr #11 │ │ │ │ + rsbseq ip, r3, r4, ror #11 │ │ │ │ + rsbseq ip, r3, ip, asr #11 │ │ │ │ + rsbseq ip, r3, ip, lsr #11 │ │ │ │ │ │ │ │ 0029d354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 29d728 │ │ │ │ @@ -85365,15 +85365,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr fp, [pc, #900] @ 29d73c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 29d740 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -85474,27 +85474,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 29d754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29d464 │ │ │ │ bl 249bcc │ │ │ │ ldr r3, [pc, #436] @ 29d758 │ │ │ │ ldr ip, [pc, #436] @ 29d75c │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 29d760 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -85502,15 +85502,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 29d4a4 │ │ │ │ ldr r3, [pc, #380] @ 29d764 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -85527,22 +85527,22 @@ │ │ │ │ beq 29d6f8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 29d768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 29d3e0 │ │ │ │ ldr r3, [pc, #264] @ 29d76c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29d49c │ │ │ │ @@ -85561,63 +85561,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 29d770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29d49c │ │ │ │ ldr r0, [pc, #140] @ 29d774 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29d464 │ │ │ │ ldr r0, [pc, #120] @ 29d778 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 29d3e0 │ │ │ │ ldr r0, [pc, #100] @ 29d77c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29d49c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq fp, [r4], r4 │ │ │ │ + @ instruction: 0x0084b8b4 │ │ │ │ umlaleq sp, r0, ip, r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r3, ip, lsr #10 │ │ │ │ - rsbseq ip, r3, r0, asr r5 │ │ │ │ + rsbseq ip, r3, ip, lsl #10 │ │ │ │ + rsbseq ip, r3, r0, lsr r5 │ │ │ │ adceq sp, r0, r0, ror #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq sp, r0, r0, ror r6 │ │ │ │ andeq r2, r0, r0, asr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq ip, r3, r8, lsr r4 │ │ │ │ - umulleq fp, r4, r0, r6 │ │ │ │ - ldrsheq ip, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq ip, r3, r8, lsr r3 │ │ │ │ + rsbseq ip, r3, r8, lsl r4 │ │ │ │ + addeq fp, r4, r0, ror r6 │ │ │ │ + ldrsbeq ip, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq ip, r3, r8, lsl r3 │ │ │ │ andeq r5, r0, r4, lsr #9 │ │ │ │ - rsbseq ip, r3, r0, ror #5 │ │ │ │ + rsbseq ip, r3, r0, asr #5 │ │ │ │ andeq r3, r0, r8, asr #7 │ │ │ │ - rsbseq ip, r3, ip, lsl #7 │ │ │ │ - rsbseq ip, r3, r0, lsr r3 │ │ │ │ - rsbseq ip, r3, ip, ror #4 │ │ │ │ - rsbseq ip, r3, r0, lsl #7 │ │ │ │ + rsbseq ip, r3, ip, ror #6 │ │ │ │ + rsbseq ip, r3, r0, lsl r3 │ │ │ │ + rsbseq ip, r3, ip, asr #4 │ │ │ │ + rsbseq ip, r3, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 29d7d0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 29d7d4 │ │ │ │ @@ -85625,28 +85625,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 29d354 │ │ │ │ - addeq fp, r4, r0, lsr #9 │ │ │ │ - rsbseq ip, r3, r8, lsl r3 │ │ │ │ - rsbseq ip, r3, ip, lsr r3 │ │ │ │ + addeq fp, r4, r0, lsl #9 │ │ │ │ + ldrsheq ip, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq ip, r3, ip, lsl r3 │ │ │ │ │ │ │ │ 0029d7dc : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 29d7ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999f18 │ │ │ │ + b 999ef0 │ │ │ │ adceq lr, sp, ip, lsl #18 │ │ │ │ │ │ │ │ 0029d7f0 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 29d830 │ │ │ │ ldr r3, [pc, #68] @ 29d844 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -85727,23 +85727,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 29dab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29d97c │ │ │ │ ldr r3, [pc, #312] @ 29daa4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29d9cc │ │ │ │ mov r4, #1 │ │ │ │ @@ -85785,55 +85785,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 29dabc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29d978 │ │ │ │ ldr r0, [pc, #96] @ 29dac0 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29d978 │ │ │ │ ldr r0, [pc, #72] @ 29dac4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29d97c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0d2b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq sp, r0, r4, lsr #5 │ │ │ │ adceq lr, sp, ip, asr r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq ip, r3, r4, ror #3 │ │ │ │ + rsbseq ip, r3, r4, asr #3 │ │ │ │ umlaleq sp, r0, r8, r1 │ │ │ │ - ldrsheq ip, [r3], #-0 @ │ │ │ │ - rsbseq ip, r3, r4, lsl r1 │ │ │ │ - ldrsheq ip, [r3], #-8 @ │ │ │ │ + ldrsbeq ip, [r3], #-0 @ │ │ │ │ + ldrsheq ip, [r3], #-4 @ │ │ │ │ + ldrsbeq ip, [r3], #-8 @ │ │ │ │ │ │ │ │ 0029dac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -85857,15 +85857,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29dbec │ │ │ │ ldr r5, [pc, #292] @ 29dc58 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999f84 │ │ │ │ + bl 999f5c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 29dba8 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -85931,20 +85931,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq sp, r0, r4, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00ade5bc │ │ │ │ adceq lr, sp, ip, asr r5 │ │ │ │ adceq ip, r0, ip, ror #30 │ │ │ │ - ldrdeq fp, [r4], ip │ │ │ │ - rsbseq fp, r3, ip, ror #29 │ │ │ │ - ldrheq fp, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - strheq fp, [r4], r4 │ │ │ │ - rsbseq fp, r3, r4, asr #29 │ │ │ │ - rsbseq fp, r3, r0, ror #30 │ │ │ │ + strheq fp, [r4], ip │ │ │ │ + rsbseq fp, r3, ip, asr #29 │ │ │ │ + @ instruction: 0x0073bf9c │ │ │ │ + umulleq fp, r4, r4, r0 │ │ │ │ + rsbseq fp, r3, r4, lsr #29 │ │ │ │ + rsbseq fp, r3, r0, asr #30 │ │ │ │ │ │ │ │ 0029dc7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -86012,15 +86012,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 29dd9c │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 29dd6c │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 999f48 │ │ │ │ + b 999f20 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -86143,17 +86143,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29df84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq sl, r4, r8, lsl #27 │ │ │ │ - @ instruction: 0x0073bb98 │ │ │ │ - rsbseq fp, r3, ip, lsl #25 │ │ │ │ + addeq sl, r4, r8, ror #26 │ │ │ │ + rsbseq fp, r3, r8, ror fp │ │ │ │ + rsbseq fp, r3, ip, ror #24 │ │ │ │ │ │ │ │ 0029df88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 29e104 │ │ │ │ @@ -86191,15 +86191,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 29e120 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 999f84 │ │ │ │ + bl 999f5c │ │ │ │ ldr r2, [pc, #228] @ 29e124 │ │ │ │ ldr r3, [pc, #196] @ 29e108 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -86230,41 +86230,41 @@ │ │ │ │ beq 29e0f0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 29e134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29dfe0 │ │ │ │ ldr r0, [pc, #64] @ 29e138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29dfe0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, ip, ror fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq ip, r0, r8, ror #22 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq lr, sp, r8, lsl #2 │ │ │ │ adceq lr, sp, r0, lsl #2 │ │ │ │ adceq lr, sp, r8, ror #1 │ │ │ │ ldrdeq lr, [sp], r0 @ │ │ │ │ ldrdeq ip, [r0], ip @ │ │ │ │ andeq r1, r0, ip, asr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r3, ip, lsr #22 │ │ │ │ - rsbseq fp, r3, r4, asr #22 │ │ │ │ + rsbseq fp, r3, ip, lsl #22 │ │ │ │ + rsbseq fp, r3, r4, lsr #22 │ │ │ │ │ │ │ │ 0029e13c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -86312,20 +86312,20 @@ │ │ │ │ bl 24b0b4 │ │ │ │ mov r2, #1 │ │ │ │ b 29e1ac │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 29e214 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addseq pc, r1, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 29e228 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addseq pc, r1, r8, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 29e2c4 │ │ │ │ ldr r3, [pc, #128] @ 29e2c8 │ │ │ │ @@ -86336,45 +86336,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 758134 │ │ │ │ + bl 75810c │ │ │ │ ldr r3, [pc, #84] @ 29e2d0 │ │ │ │ ldr r2, [pc, #84] @ 29e2d4 │ │ │ │ ldr r1, [pc, #84] @ 29e2d8 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 755d3c │ │ │ │ + bl 755d14 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrdeq ip, [r0], r0 @ │ │ │ │ andeq r4, r0, r0, asr #30 │ │ │ │ - rsbseq r6, sp, r4, lsr #18 │ │ │ │ + rsbseq r6, sp, r4, lsl #18 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsbseq fp, r3, ip, asr #19 │ │ │ │ - addeq r6, r3, r0, asr #16 │ │ │ │ + rsbseq fp, r3, ip, lsr #19 │ │ │ │ + addeq r6, r3, r0, lsr #16 │ │ │ │ ldr r0, [pc, #4] @ 29e2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 998688 │ │ │ │ - rsbseq fp, r3, ip, ror r9 │ │ │ │ + b 998660 │ │ │ │ + rsbseq fp, r3, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -86462,39 +86462,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 29e4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29e3d4 │ │ │ │ ldr r0, [pc, #52] @ 29e4c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29e3d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq ip, r0, r0, ror #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq ip, r0, r8, lsr r7 │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r3, r8, lsl #16 │ │ │ │ - rsbseq fp, r3, r4, lsr #16 │ │ │ │ + rsbseq fp, r3, r8, ror #15 │ │ │ │ + rsbseq fp, r3, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 29e6a8 │ │ │ │ ldr r2, [pc, #452] @ 29e6ac │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -86539,18 +86539,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 29e558 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 29e5ec │ │ │ │ mov r0, #0 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #272] @ 29e6b8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldr r2, [pc, #264] @ 29e6bc │ │ │ │ ldr r3, [pc, #244] @ 29e6ac │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -86558,15 +86558,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 29e6a4 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ ldr r3, [pc, #204] @ 29e6c0 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e598 │ │ │ │ @@ -86588,44 +86588,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 29e6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29e598 │ │ │ │ ldr r7, [pc, #40] @ 29e6b4 │ │ │ │ mov r4, #0 │ │ │ │ b 29e588 │ │ │ │ ldr r0, [pc, #60] @ 29e6d4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29e598 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq ip, r0, r0, lsl r6 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq ip, r0, r8, ror #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r0, lsl #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r3, r0, ror #12 │ │ │ │ - rsbseq fp, r3, r0, ror r6 │ │ │ │ + rsbseq fp, r3, r0, asr #12 │ │ │ │ + rsbseq fp, r3, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -86651,15 +86651,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29e730 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -86674,27 +86674,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 29e7f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #32] @ 29e7f0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 29e8b8 │ │ │ │ @@ -86702,75 +86702,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 29e8c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 29e848 │ │ │ │ bl 29e384 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 29e86c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 29e898 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248ae0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r4, ip, lsl r5 │ │ │ │ - rsbseq fp, r3, ip, lsl #10 │ │ │ │ - rsbseq fp, r3, r0, lsr #10 │ │ │ │ + strdeq sl, [r4], ip │ │ │ │ + rsbseq fp, r3, ip, ror #9 │ │ │ │ + rsbseq fp, r3, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 29eb30 │ │ │ │ ldr r2, [pc, #596] @ 29eb34 │ │ │ │ ldr r1, [pc, #596] @ 29eb38 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #568] @ 29eb3c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29eac8 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9adf30 │ │ │ │ + bl 9adf08 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ ldr ip, [pc, #520] @ 29eb40 │ │ │ │ ldr r6, [pc, #520] @ 29eb44 │ │ │ │ @@ -86778,48 +86778,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 29eb48 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ea8c │ │ │ │ ldr r7, [pc, #472] @ 29eb4c │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ea34 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e8bc │ │ │ │ + bl 74e894 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ea34 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29e9bc │ │ │ │ b 29e9d0 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e9d0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e9ac │ │ │ │ ldr r1, [pc, #376] @ 29eb50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29eadc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -86896,23 +86896,23 @@ │ │ │ │ bne 29eb04 │ │ │ │ b 29ea6c │ │ │ │ ldr r3, [pc, #52] @ 29eb58 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 29ea0c │ │ │ │ - addeq sl, r4, ip, asr #8 │ │ │ │ - rsbseq fp, r3, r0, asr #8 │ │ │ │ - rsbseq fp, r3, r4, asr r4 │ │ │ │ + addeq sl, r4, ip, lsr #8 │ │ │ │ + rsbseq fp, r3, r0, lsr #8 │ │ │ │ + rsbseq fp, r3, r4, lsr r4 │ │ │ │ adceq sp, sp, r0, lsl #16 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ strdeq sl, [r1], r4 @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - ldrsbeq fp, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq fp, r3, r8, ror r3 │ │ │ │ + ldrheq fp, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq fp, r3, r8, asr r3 │ │ │ │ adceq sl, r1, r0, lsl #22 │ │ │ │ adceq sl, r1, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 29ebc0 │ │ │ │ @@ -86924,96 +86924,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 977fd8 │ │ │ │ - @ instruction: 0x0084a1b0 │ │ │ │ - rsbseq fp, r3, r4, asr #3 │ │ │ │ - @ instruction: 0x0073b198 │ │ │ │ + b 977fb0 │ │ │ │ + umulleq sl, r4, r0, r1 │ │ │ │ + rsbseq fp, r3, r4, lsr #3 │ │ │ │ + rsbseq fp, r3, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 29ec4c │ │ │ │ ldr r2, [pc, #104] @ 29ec50 │ │ │ │ ldr r1, [pc, #104] @ 29ec54 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 29ec2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75527c │ │ │ │ + b 755254 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r4, r8, asr #2 │ │ │ │ + addeq sl, r4, r8, lsr #2 │ │ │ │ + rsbseq fp, r3, r4, lsl r1 │ │ │ │ rsbseq fp, r3, r4, lsr r1 │ │ │ │ - rsbseq fp, r3, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 29ecc0 │ │ │ │ ldr r5, [pc, #92] @ 29ecdc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 29ecc0 │ │ │ │ ldr r0, [pc, #68] @ 29ece0 │ │ │ │ ldr r2, [pc, #68] @ 29ece4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - ldrsbeq fp, [r3], #-4 @ │ │ │ │ - umulleq sl, r4, r4, r0 │ │ │ │ - rsbseq fp, r3, ip, ror r0 │ │ │ │ + ldrheq fp, [r3], #-4 @ │ │ │ │ + addeq sl, r4, r4, ror r0 │ │ │ │ + rsbseq fp, r3, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87034,24 +87034,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae12c │ │ │ │ + b 9ae104 │ │ │ │ │ │ │ │ 0029ed5c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 9ae12c │ │ │ │ + b 9ae104 │ │ │ │ │ │ │ │ 0029ed78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -87074,41 +87074,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae12c │ │ │ │ + b 9ae104 │ │ │ │ │ │ │ │ 0029edec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ae230 │ │ │ │ + bl 9ae208 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ee28 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9adf48 │ │ │ │ - bl 9acb50 │ │ │ │ + b 9adf20 │ │ │ │ + bl 9acb28 │ │ │ │ ldr r3, [pc, #20] @ 29ee48 │ │ │ │ ldr r1, [pc, #20] @ 29ee4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9abbe0 │ │ │ │ + bl 9abbb8 │ │ │ │ b 29ee14 │ │ │ │ - rsbseq sl, r3, r4, lsr pc │ │ │ │ + rsbseq sl, r3, r4, lsl pc │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 0029ee50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87133,23 +87133,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #176] @ 29ef80 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 29ef38 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -87161,15 +87161,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b10c8 │ │ │ │ + b 9b10a0 │ │ │ │ ldr r3, [pc, #68] @ 29ef84 │ │ │ │ ldr r1, [pc, #68] @ 29ef88 │ │ │ │ ldr r0, [pc, #68] @ 29ef8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -87181,20 +87181,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r9, r4, ip, ror #27 │ │ │ │ - rsbseq sl, r3, r8, lsr lr │ │ │ │ - rsbseq sl, r3, r0, asr lr │ │ │ │ - addeq r9, r4, r8, asr #27 │ │ │ │ - rsbseq sl, r3, r4, lsl lr │ │ │ │ - rsbseq sl, r3, r0, lsr #28 │ │ │ │ + addeq r9, r4, ip, asr #27 │ │ │ │ + rsbseq sl, r3, r8, lsl lr │ │ │ │ + rsbseq sl, r3, r0, lsr lr │ │ │ │ + addeq r9, r4, r8, lsr #27 │ │ │ │ + ldrsheq sl, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq sl, r3, r0, lsl #28 │ │ │ │ │ │ │ │ 0029ef9c : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029efa4 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -87260,16 +87260,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r9, r4, r4, lsl sp │ │ │ │ - addeq r9, r4, r4, ror #25 │ │ │ │ + strdeq r9, [r4], r4 │ │ │ │ + addeq r9, r4, r4, asr #25 │ │ │ │ │ │ │ │ 0029f098 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -87316,17 +87316,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r9, r4, ip, ror #23 │ │ │ │ - rsbseq sl, r3, r4, lsr ip │ │ │ │ - rsbseq sl, r3, r0, ror #24 │ │ │ │ + addeq r9, r4, ip, asr #23 │ │ │ │ + rsbseq sl, r3, r4, lsl ip │ │ │ │ + rsbseq sl, r3, r0, asr #24 │ │ │ │ │ │ │ │ 0029f16c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -87415,30 +87415,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 29f37c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29f1d8 │ │ │ │ ldr r0, [pc, #112] @ 29f380 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29f1d8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 29f384 │ │ │ │ ldr r1, [pc, #80] @ 29f388 │ │ │ │ ldr r0, [pc, #80] @ 29f38c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -87449,23 +87449,23 @@ │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ umlaleq fp, r0, r0, r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq fp, r0, ip, asr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq fp, r0, r8, lsl #18 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - ldrsheq sl, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsbeq sl, [r3], #-180 @ 0xffffff4c @ │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq sl, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq sl, r3, r0, lsl fp │ │ │ │ - strdeq r9, [r4], r8 │ │ │ │ - rsbseq sl, r3, ip, lsr sl │ │ │ │ - rsbseq sl, r3, r4, lsr #22 │ │ │ │ + ldrheq sl, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsheq sl, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq r9, [r4], r8 │ │ │ │ + rsbseq sl, r3, ip, lsl sl │ │ │ │ + rsbseq sl, r3, r4, lsl #22 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 0029f394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -87527,41 +87527,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 29f500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29f3e8 │ │ │ │ ldr r0, [pc, #60] @ 29f504 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29f3e8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r0, r0, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq fp, r0, r0, asr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ adceq fp, r0, r0, lsl r7 │ │ │ │ andeq r1, r0, r4, ror r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq sl, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq sl, r3, r8, ror #19 │ │ │ │ + ldrheq sl, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sl, r3, r8, asr #19 │ │ │ │ │ │ │ │ 0029f508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 29f650 │ │ │ │ @@ -87623,39 +87623,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 29f670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29f564 │ │ │ │ ldr r0, [pc, #52] @ 29f674 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29f564 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [r0], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq fp, [r0], r0 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq fp, r0, r0, lsr #11 │ │ │ │ muleq r0, r4, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r3, r4, lsr #17 │ │ │ │ - rsbseq sl, r3, r8, asr #17 │ │ │ │ + rsbseq sl, r3, r4, lsl #17 │ │ │ │ + rsbseq sl, r3, r8, lsr #17 │ │ │ │ │ │ │ │ 0029f678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -87749,17 +87749,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r0, r8, lsl #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r9, r4, r0, ror r6 │ │ │ │ + addeq r9, r4, r0, asr r6 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r4, r0, lsl lr │ │ │ │ + strdeq r9, [r4], r0 │ │ │ │ adceq fp, r0, ip, asr r3 │ │ │ │ │ │ │ │ 0029f814 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 29e384 │ │ │ │ @@ -87787,23 +87787,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 29f9d0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d593c │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d593c │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 29f954 │ │ │ │ @@ -87887,18 +87887,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 29fa24 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 997980 │ │ │ │ - addeq r9, r4, r8, asr #6 │ │ │ │ - rsbseq sl, r3, r4, asr #10 │ │ │ │ - rsbseq sl, r3, r8, lsl #7 │ │ │ │ + b 997958 │ │ │ │ + addeq r9, r4, r8, lsr #6 │ │ │ │ + rsbseq sl, r3, r4, lsr #10 │ │ │ │ + rsbseq sl, r3, r8, ror #6 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 0029fa28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87912,31 +87912,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 29faa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r3, [pc, #36] @ 29faa8 │ │ │ │ ldr r1, [pc, #36] @ 29faac │ │ │ │ ldr r0, [pc, #36] @ 29fab0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - addeq r9, r4, r8, lsr #5 │ │ │ │ - ldrsheq sl, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq sl, r3, ip, asr #9 │ │ │ │ + ldrsbeq sl, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r9, r4, r8, lsl #5 │ │ │ │ + ldrsbeq sl, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq sl, r3, ip, lsr #9 │ │ │ │ │ │ │ │ 0029fab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2a0090 │ │ │ │ @@ -88029,27 +88029,27 @@ │ │ │ │ beq 29ffac │ │ │ │ cmp r3, #2 │ │ │ │ beq 29fe6c │ │ │ │ ldr r5, [pc, #1136] @ 2a00a4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 29fdc4 │ │ │ │ ldr ip, [pc, #1108] @ 2a00a8 │ │ │ │ ldr r2, [pc, #1108] @ 2a00ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 29fcc0 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 29fca0 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -88100,15 +88100,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2a00c4 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r6, [pc, #868] @ 2a00c8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 29ffd4 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -88130,27 +88130,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e2ec │ │ │ │ b 29fc2c │ │ │ │ ldr r5, [pc, #776] @ 2a00d4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29fcc0 │ │ │ │ ldr ip, [pc, #756] @ 2a00d8 │ │ │ │ ldr r2, [pc, #756] @ 2a00dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 2ae9e0 │ │ │ │ b 29fcc0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ff9c │ │ │ │ mov r0, r4 │ │ │ │ @@ -88167,15 +88167,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2a00ec │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 29fd5c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 29fc2c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -88211,15 +88211,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2a00fc │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 29fd5c │ │ │ │ ldr r3, [pc, #476] @ 2a0100 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fb10 │ │ │ │ ldr r3, [pc, #460] @ 2a0104 │ │ │ │ @@ -88236,22 +88236,22 @@ │ │ │ │ beq 2a004c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2a010c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29fb10 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29fbd8 │ │ │ │ b 29fe2c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -88293,15 +88293,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2a0030 │ │ │ │ ldr r0, [pc, #196] @ 2a0118 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 29fb10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2a011c │ │ │ │ ldr r1, [pc, #172] @ 2a0120 │ │ │ │ ldr r0, [pc, #172] @ 2a0124 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -88311,47 +88311,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq fp, r0, r0, asr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq fp, r0, r8, lsr r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq ip, sp, ip, ror #11 │ │ │ │ - rsbseq sl, r3, ip, lsl r1 │ │ │ │ - ldrdeq r9, [r4], ip │ │ │ │ - rsbseq sl, r3, r8, asr #1 │ │ │ │ + ldrsheq sl, [r3], #-12 @ │ │ │ │ + strheq r9, [r4], ip │ │ │ │ + rsbseq sl, r3, r8, lsr #1 │ │ │ │ adceq sl, r0, r4, asr lr │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - strdeq r8, [r4], r8 @ │ │ │ │ - rsbseq sl, r3, ip, lsr #32 │ │ │ │ - rsbseq sl, r3, r4, asr #5 │ │ │ │ + ldrdeq r8, [r4], r8 @ │ │ │ │ + rsbseq sl, r3, ip │ │ │ │ + rsbseq sl, r3, r4, lsr #5 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ adceq ip, sp, r0, lsr #7 │ │ │ │ adceq ip, sp, ip, ror #6 │ │ │ │ adceq ip, sp, ip, asr r3 │ │ │ │ - ldrheq sl, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - addeq r8, r4, ip, asr #30 │ │ │ │ - rsbseq r9, r3, r8, lsr pc │ │ │ │ - addeq r8, r4, ip, ror #29 │ │ │ │ - rsbseq sl, r3, ip, lsl #4 │ │ │ │ - rsbseq r9, r3, r0, lsr #30 │ │ │ │ + @ instruction: 0x0073a29c │ │ │ │ + addeq r8, r4, ip, lsr #30 │ │ │ │ + rsbseq r9, r3, r8, lsl pc │ │ │ │ + addeq r8, r4, ip, asr #29 │ │ │ │ + rsbseq sl, r3, ip, ror #3 │ │ │ │ + rsbseq r9, r3, r0, lsl #30 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r8, r4, ip, lsr lr │ │ │ │ - rsbseq sl, r3, r8, lsr r1 │ │ │ │ - rsbseq r9, r3, r0, ror lr │ │ │ │ + addeq r8, r4, ip, lsl lr │ │ │ │ + rsbseq sl, r3, r8, lsl r1 │ │ │ │ + rsbseq r9, r3, r0, asr lr │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r3, r0, r0, asr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r3, ip │ │ │ │ - addeq r8, r4, r4, asr sp │ │ │ │ - addeq r8, r4, ip, lsr #26 │ │ │ │ - rsbseq r9, r3, r0, lsl #31 │ │ │ │ - @ instruction: 0x00848cbc │ │ │ │ - rsbseq r9, r3, r0, lsl #26 │ │ │ │ - rsbseq r9, r3, ip, lsl #30 │ │ │ │ + rsbseq r9, r3, ip, ror #31 │ │ │ │ + addeq r8, r4, r4, lsr sp │ │ │ │ + addeq r8, r4, ip, lsl #26 │ │ │ │ + rsbseq r9, r3, r0, ror #30 │ │ │ │ + umulleq r8, r4, ip, ip │ │ │ │ + rsbseq r9, r3, r0, ror #25 │ │ │ │ + rsbseq r9, r3, ip, ror #29 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002a012c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -88366,15 +88366,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ │ │ │ │ 002a017c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2a02e4 │ │ │ │ @@ -88443,40 +88443,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2a0304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a01d0 │ │ │ │ ldr r0, [pc, #56] @ 2a0308 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a01d0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r0, r8, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq sl, r0, r8, ror #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq sl, r0, r4, lsl #18 │ │ │ │ andeq r1, r0, ip, lsl #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r9, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r9, r3, r4, lsl #28 │ │ │ │ + ldrheq r9, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r9, r3, r4, ror #27 │ │ │ │ │ │ │ │ 002a030c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -88508,17 +88508,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2a03a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008489b4 │ │ │ │ - ldrsheq r9, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r9, r3, r4, ror sp │ │ │ │ + umulleq r8, r4, r4, r9 │ │ │ │ + ldrsbeq r9, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r9, r3, r4, asr sp │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002a03a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88547,24 +88547,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #76] @ 2a0484 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -88677,19 +88677,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2a0640 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r0, lsl #15 │ │ │ │ - addeq r8, r4, r8, asr #14 │ │ │ │ - addeq r8, r4, r0, lsr #14 │ │ │ │ - rsbseq r9, r3, r4, ror #14 │ │ │ │ - ldrsheq r9, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r8, r4, r0, ror #14 │ │ │ │ + addeq r8, r4, r8, lsr #14 │ │ │ │ + addeq r8, r4, r0, lsl #14 │ │ │ │ + rsbseq r9, r3, r4, asr #14 │ │ │ │ + ldrsbeq r9, [r3], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002a0644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88885,15 +88885,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a09bc │ │ │ │ @@ -88923,17 +88923,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r8, r4, ip, lsl #8 │ │ │ │ - rsbseq r9, r3, r8, lsl r4 │ │ │ │ + addeq r8, r4, ip, ror #7 │ │ │ │ ldrsheq r9, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsbeq r9, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 002a09e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2a0ac4 │ │ │ │ @@ -88944,15 +88944,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2a2f90 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a2f78 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -88983,17 +88983,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r8, r4, r8, lsr #6 │ │ │ │ - rsbseq r9, r3, r4, lsl r3 │ │ │ │ - rsbseq r9, r3, r8, lsr r3 │ │ │ │ + addeq r8, r4, r8, lsl #6 │ │ │ │ + ldrsheq r9, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r9, r3, r8, lsl r3 │ │ │ │ │ │ │ │ 002a0ad0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0ae8 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -89008,17 +89008,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2a0b2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, ip, lsr #4 │ │ │ │ - rsbseq r9, r3, r0, ror r2 │ │ │ │ - rsbseq r9, r3, r4, lsr #12 │ │ │ │ + addeq r8, r4, ip, lsl #4 │ │ │ │ + rsbseq r9, r3, r0, asr r2 │ │ │ │ + rsbseq r9, r3, r4, lsl #12 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002a0b30 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0b48 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -89034,17 +89034,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2a0b8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, ip, asr #3 │ │ │ │ - rsbseq r9, r3, r0, lsl r2 │ │ │ │ - rsbseq r9, r3, r4, asr #11 │ │ │ │ + addeq r8, r4, ip, lsr #3 │ │ │ │ + ldrsheq r9, [r3], #-16 @ │ │ │ │ + rsbseq r9, r3, r4, lsr #11 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002a0b90 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0ba8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -89060,17 +89060,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2a0bec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, ip, ror #2 │ │ │ │ - ldrheq r9, [r3], #-16 @ │ │ │ │ - rsbseq r9, r3, r4, ror #10 │ │ │ │ + addeq r8, r4, ip, asr #2 │ │ │ │ + @ instruction: 0x00739190 │ │ │ │ + rsbseq r9, r3, r4, asr #10 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002a0bf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89376,17 +89376,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2a10a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00847cb4 │ │ │ │ - ldrsheq r8, [r3], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r9, r3, ip, lsr #1 │ │ │ │ + umulleq r7, r4, r4, ip │ │ │ │ + ldrsbeq r8, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r9, r3, ip, lsl #1 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002a10a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89399,33 +89399,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 24884c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758814 │ │ │ │ + bl 7587ec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2a10d8 │ │ │ │ ldr r3, [pc, #32] @ 2a1138 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r8, r1, r0, lsl #9 │ │ │ │ - rsbseq r9, r3, r0, ror r0 │ │ │ │ - rsbseq sl, sl, r0, lsl r1 │ │ │ │ + rsbseq r9, r3, r0, asr r0 │ │ │ │ + ldrsheq sl, [sl], #-0 @ │ │ │ │ adceq sl, sp, ip, ror #31 │ │ │ │ │ │ │ │ 002a113c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89445,15 +89445,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a118c │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a11b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1180 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -89462,15 +89462,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrdeq r8, [r1], r4 @ │ │ │ │ - ldrsbeq r8, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq r8, [r3], #-184 @ 0xffffff48 @ │ │ │ │ adceq r8, r1, r4, lsl #7 │ │ │ │ │ │ │ │ 002a11e0 : │ │ │ │ ldr r3, [pc, #56] @ 2a1220 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -89515,27 +89515,27 @@ │ │ │ │ b 2a1290 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a12f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758dd4 │ │ │ │ + bl 758dac │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r7, r0 │ │ │ │ bne 2a1284 │ │ │ │ ldr r1, [pc, #108] @ 2a1330 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7575cc │ │ │ │ + bl 7575a4 │ │ │ │ cmp sl, r0 │ │ │ │ bne 2a1284 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -89548,32 +89548,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ adceq r8, r1, r0, lsl #6 │ │ │ │ ldrdeq r9, [r0], r4 @ │ │ │ │ - ldrdeq r7, [r4], r0 │ │ │ │ + @ instruction: 0x00847ab0 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r3, sp, r4, lsl #18 │ │ │ │ - rsbseq r6, r3, ip, lsr #8 │ │ │ │ - addeq r3, r3, r8, lsl #16 │ │ │ │ + rsbseq r3, sp, r4, ror #17 │ │ │ │ + rsbseq r6, r3, ip, lsl #8 │ │ │ │ + addeq r3, r3, r8, ror #15 │ │ │ │ │ │ │ │ 002a1334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 3393fc │ │ │ │ mov r1, r5 │ │ │ │ - bl 74db90 │ │ │ │ + bl 74db68 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a1398 │ │ │ │ mov r1, r6 │ │ │ │ bl 2a1224 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a13d4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -89593,73 +89593,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2a1418 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9978d8 │ │ │ │ + bl 9978b0 │ │ │ │ b 2a1378 │ │ │ │ ldr r3, [pc, #64] @ 2a141c │ │ │ │ ldr r2, [pc, #64] @ 2a1420 │ │ │ │ ldr r1, [pc, #64] @ 2a1424 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2a1428 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2a1378 │ │ │ │ - addeq r7, r4, r8, lsl #19 │ │ │ │ - ldrheq r8, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrheq r8, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r7, r4, r8, ror #18 │ │ │ │ + @ instruction: 0x007b849c │ │ │ │ + @ instruction: 0x00738998 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - addeq r7, r4, r0, asr r9 │ │ │ │ - rsbseq r8, r3, r8, ror #26 │ │ │ │ - rsbseq r8, r3, r4, lsl #19 │ │ │ │ + addeq r7, r4, r0, lsr r9 │ │ │ │ + rsbseq r8, r3, r8, asr #26 │ │ │ │ + rsbseq r8, r3, r4, ror #18 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002a142c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2a14a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1488 │ │ │ │ ldr ip, [pc, #68] @ 2a14a8 │ │ │ │ ldr r2, [pc, #68] @ 2a14ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r3, ip, lsl #18 │ │ │ │ - addeq r7, r4, ip, asr #17 │ │ │ │ - ldrheq r8, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r8, r3, ip, ror #17 │ │ │ │ + addeq r7, r4, ip, lsr #17 │ │ │ │ + @ instruction: 0x0073889c │ │ │ │ │ │ │ │ 002a14b0 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -89669,62 +89669,62 @@ │ │ │ │ beq 2a1504 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2a1518 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r8, r3, r0, ror r8 │ │ │ │ + rsbseq r8, r3, r0, asr r8 │ │ │ │ │ │ │ │ 002a151c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a155c │ │ │ │ ldr r1, [pc, #88] @ 2a1594 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a156c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2a1598 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, r3, r8, lsl r8 │ │ │ │ - rsbseq r8, r3, ip, lsl #24 │ │ │ │ + ldrsheq r8, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r8, r3, ip, ror #23 │ │ │ │ │ │ │ │ 002a159c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a15c4 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -89742,55 +89742,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1600 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2a1604 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r0, asr r7 │ │ │ │ - @ instruction: 0x00738798 │ │ │ │ - rsbseq r8, r3, r4, lsr #15 │ │ │ │ + addeq r7, r4, r0, lsr r7 │ │ │ │ + rsbseq r8, r3, r8, ror r7 │ │ │ │ + rsbseq r8, r3, r4, lsl #15 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002a1608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2a17f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1738 │ │ │ │ ldr r7, [pc, #444] @ 2a17fc │ │ │ │ ldr r2, [pc, #444] @ 2a1800 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a17c4 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2a1804 │ │ │ │ ldr r1, [pc, #384] @ 2a1808 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #368] @ 2a180c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a1794 │ │ │ │ ldr r7, [pc, #348] @ 2a1810 │ │ │ │ @@ -89798,24 +89798,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2a16c8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1794 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ ldr r2, [pc, #312] @ 2a1814 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a16bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2a16bc │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -89828,38 +89828,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24884c │ │ │ │ ldr r5, [pc, #220] @ 2a181c │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a17ac │ │ │ │ ldr r0, [pc, #196] @ 2a1820 │ │ │ │ ldr r2, [pc, #196] @ 2a1824 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 2ae654 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a17ac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24adfc │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1788 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ b 2a1788 │ │ │ │ ldr r0, [pc, #116] @ 2a1828 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24884c │ │ │ │ @@ -89868,32 +89868,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2a182c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 249608 │ │ │ │ mov r0, r3 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2a1724 │ │ │ │ - rsbseq r8, r3, r0, lsr r7 │ │ │ │ - strdeq r7, [r4], r0 │ │ │ │ - ldrsbeq r8, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r6, r3, r0, lsr #32 │ │ │ │ - rsbseq r3, sp, ip, ror #9 │ │ │ │ + rsbseq r8, r3, r0, lsl r7 │ │ │ │ + ldrdeq r7, [r4], r0 │ │ │ │ + ldrheq r8, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r6, r3, r0 │ │ │ │ + rsbseq r3, sp, ip, asr #9 │ │ │ │ adceq r7, r1, r4, lsr #29 │ │ │ │ - addeq r7, r4, r0, lsl #13 │ │ │ │ - rsbseq r8, r3, ip, asr #12 │ │ │ │ - rsbseq r8, r3, r0, ror sl │ │ │ │ - rsbseq r8, r3, r4, asr #18 │ │ │ │ - ldrdeq r7, [r4], r4 │ │ │ │ - rsbseq r8, r3, r4, asr #11 │ │ │ │ - rsbseq r8, r3, ip, ror #19 │ │ │ │ - ldrheq r7, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r7, r4, r0, ror #12 │ │ │ │ + rsbseq r8, r3, ip, lsr #12 │ │ │ │ + rsbseq r8, r3, r0, asr sl │ │ │ │ + rsbseq r8, r3, r4, lsr #18 │ │ │ │ + @ instruction: 0x008475b4 │ │ │ │ + rsbseq r8, r3, r4, lsr #11 │ │ │ │ + rsbseq r8, r3, ip, asr #19 │ │ │ │ + @ instruction: 0x007a749c │ │ │ │ │ │ │ │ 002a1830 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -89905,37 +89905,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2a18a4 │ │ │ │ ldr r5, [pc, #84] @ 2a18bc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a18a4 │ │ │ │ ldr ip, [pc, #64] @ 2a18c0 │ │ │ │ ldr r2, [pc, #64] @ 2a18c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r3, ip, ror #9 │ │ │ │ - @ instruction: 0x008474b0 │ │ │ │ - rsbseq r8, r3, r0, lsr #9 │ │ │ │ + rsbseq r8, r3, ip, asr #9 │ │ │ │ + umulleq r7, r4, r0, r4 │ │ │ │ + rsbseq r8, r3, r0, lsl #9 │ │ │ │ │ │ │ │ 002a18c8 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2a1900 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2a1918 │ │ │ │ @@ -90127,28 +90127,28 @@ │ │ │ │ b 2a1bb0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1d2c │ │ │ │ ldr r1, [pc, #728] @ 2a1e90 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1ba4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2a1ba4 │ │ │ │ ldr r3, [pc, #696] @ 2a1e94 │ │ │ │ ldr r1, [pc, #696] @ 2a1e98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 758dd4 │ │ │ │ + bl 758dac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1ba4 │ │ │ │ ldr r3, [pc, #664] @ 2a1e9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a1d5c │ │ │ │ @@ -90166,28 +90166,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2a1c90 │ │ │ │ ldr r3, [pc, #540] @ 2a1e94 │ │ │ │ ldr r1, [pc, #560] @ 2a1eac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7584d8 │ │ │ │ + bl 7584b0 │ │ │ │ ldr r2, [pc, #536] @ 2a1eb0 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 29f678 │ │ │ │ @@ -90200,15 +90200,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2a1eb8 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ ldr r2, [pc, #464] @ 2a1ebc │ │ │ │ ldr r3, [pc, #400] @ 2a1e80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -90227,15 +90227,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a1ddc │ │ │ │ ldr r0, [pc, #376] @ 2a1ec0 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2a1c30 │ │ │ │ ldr r3, [pc, #352] @ 2a1ec4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90254,22 +90254,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2a1ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a1c10 │ │ │ │ ldr r3, [pc, #240] @ 2a1ed4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1d40 │ │ │ │ ldr r3, [pc, #208] @ 2a1ec8 │ │ │ │ @@ -90285,58 +90285,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2a1ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a1d40 │ │ │ │ ldr r0, [pc, #128] @ 2a1edc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a1c10 │ │ │ │ ldr r0, [pc, #112] @ 2a1ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a1d40 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, r4, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r7, r1, r4, asr #19 │ │ │ │ adceq r8, r0, r0, lsr #31 │ │ │ │ - umulleq r7, r4, ip, r1 │ │ │ │ - @ instruction: 0x00738198 │ │ │ │ + addeq r7, r4, ip, ror r1 │ │ │ │ + rsbseq r8, r3, r8, ror r1 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - @ instruction: 0x007d2f98 │ │ │ │ + rsbseq r2, sp, r8, ror pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - strdeq r7, [r4], r4 │ │ │ │ - rsbseq r8, r3, r0, ror #1 │ │ │ │ - rsbseq r8, r3, r4, lsl #2 │ │ │ │ - ldrsheq r2, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - umulleq r7, r4, r8, r0 │ │ │ │ + ldrdeq r7, [r4], r4 │ │ │ │ + rsbseq r8, r3, r0, asr #1 │ │ │ │ + rsbseq r8, r3, r4, ror #1 │ │ │ │ + ldrsbeq r2, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r7, r4, r8, ror r0 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq r8, r0, r0, lsr lr │ │ │ │ - rsbseq r8, r3, r8 │ │ │ │ + rsbseq r7, r3, r8, ror #31 │ │ │ │ andeq r3, r0, r0, lsr sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r8, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrheq r8, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0073839c │ │ │ │ - rsbseq r8, r3, r0, ror r3 │ │ │ │ - @ instruction: 0x00738398 │ │ │ │ + rsbseq r8, r3, ip, ror r3 │ │ │ │ + rsbseq r8, r3, r0, asr r3 │ │ │ │ + rsbseq r8, r3, r8, ror r3 │ │ │ │ │ │ │ │ 002a1ee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2a208c │ │ │ │ @@ -90365,15 +90365,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2a209c │ │ │ │ ldr r1, [pc, #324] @ 2a20a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7584d8 │ │ │ │ + bl 7584b0 │ │ │ │ ldr r3, [pc, #300] @ 2a20a4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -90422,43 +90422,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2a20bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a1f50 │ │ │ │ ldr r0, [pc, #68] @ 2a20c0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a1f50 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, r0, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r8, [r0], r4 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r2, sp, r8, lsl ip │ │ │ │ - @ instruction: 0x00846db8 │ │ │ │ - addeq r6, r4, r8, lsl #27 │ │ │ │ + ldrsheq r2, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + umulleq r6, r4, r8, sp │ │ │ │ + addeq r6, r4, r8, ror #26 │ │ │ │ adceq r8, r0, r8, asr fp │ │ │ │ andeq r2, r0, r8, asr r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r8, [r3], #-16 @ │ │ │ │ - rsbseq r8, r3, r0, asr #3 │ │ │ │ + @ instruction: 0x00738190 │ │ │ │ + rsbseq r8, r3, r0, lsr #3 │ │ │ │ │ │ │ │ 002a20c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2a2178 │ │ │ │ @@ -90470,15 +90470,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a2100 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a2148 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a20f4 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a20f4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -90499,15 +90499,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r7, r1, r4, ror #8 │ │ │ │ - rsbseq r7, r3, r4, ror #24 │ │ │ │ + rsbseq r7, r3, r4, asr #24 │ │ │ │ │ │ │ │ 002a2180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -90515,15 +90515,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2a2270 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a2248 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a21e8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2a21fc │ │ │ │ @@ -90562,18 +90562,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2a2280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrheq r7, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - ldrdeq r6, [r4], ip │ │ │ │ - rsbseq r7, r3, r0, lsr #22 │ │ │ │ - ldrsheq r7, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x00737b90 │ │ │ │ + @ instruction: 0x00846abc │ │ │ │ + rsbseq r7, r3, r0, lsl #22 │ │ │ │ + ldrsbeq r7, [r3], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002a2284 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -90647,17 +90647,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2a23b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00ad9db0 │ │ │ │ - addeq r6, r4, r0, lsr #19 │ │ │ │ - rsbseq r7, r3, r8, ror #19 │ │ │ │ - ldrsbeq r7, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r6, r4, r0, lsl #19 │ │ │ │ + rsbseq r7, r3, r8, asr #19 │ │ │ │ + ldrheq r7, [r3], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002a23bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90704,45 +90704,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2a24fc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2a2500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99289c │ │ │ │ + bl 992874 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a24d4 │ │ │ │ ldr r3, [pc, #84] @ 2a2504 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a242c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2a2434 │ │ │ │ mov r9, #1 │ │ │ │ b 2a2414 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 9975a8 │ │ │ │ + bl 997580 │ │ │ │ b 2a24a8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, r4, asr #14 │ │ │ │ - addeq r6, r4, ip, asr #18 │ │ │ │ + addeq r6, r4, ip, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r9, sp, ip, lsl #26 │ │ │ │ adceq r8, r0, ip, lsl #14 │ │ │ │ adceq r8, r0, r0, ror #13 │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ - ldrsheq r7, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsbeq r7, [r3], #-216 @ 0xffffff28 @ │ │ │ │ adceq r9, sp, r4, asr ip │ │ │ │ │ │ │ │ 002a2508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90801,55 +90801,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2a2704 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2a2708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99289c │ │ │ │ + bl 992874 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a268c │ │ │ │ ldr r3, [pc, #224] @ 2a270c │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2570 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r1, [pc, #176] @ 2a2710 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a269c │ │ │ │ ldr r2, [pc, #160] @ 2a2714 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2a2718 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 9975a8 │ │ │ │ + bl 997580 │ │ │ │ b 2a2624 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r1, [pc, #108] @ 2a271c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a266c │ │ │ │ ldr r2, [pc, #92] @ 2a2720 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -90866,24 +90866,24 @@ │ │ │ │ strdeq r8, [r0], r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r8, r0, r0, ror #11 │ │ │ │ adceq r9, sp, r4, lsr #23 │ │ │ │ umlaleq r8, r0, r8, r5 │ │ │ │ adceq r8, r0, r4, ror #10 │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ - rsbseq r7, r3, ip, ror ip │ │ │ │ + rsbseq r7, r3, ip, asr ip │ │ │ │ ldrdeq r9, [sp], r4 @ │ │ │ │ - addeq r4, r1, r0, lsr #31 │ │ │ │ - rsbseq r7, r3, r4, lsr #24 │ │ │ │ - rsbseq r7, r3, r4, ror ip │ │ │ │ - rsbseq r7, r3, r4, lsr ip │ │ │ │ - ldrsheq r7, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - addeq r6, r4, ip, asr r6 │ │ │ │ - rsbseq r7, r3, r4, lsr #13 │ │ │ │ - rsbseq r7, r3, r0, ror #23 │ │ │ │ + addeq r4, r1, r0, lsl #31 │ │ │ │ + rsbseq r7, r3, r4, lsl #24 │ │ │ │ + rsbseq r7, r3, r4, asr ip │ │ │ │ + rsbseq r7, r3, r4, lsl ip │ │ │ │ + ldrsbeq r7, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + addeq r6, r4, ip, lsr r6 │ │ │ │ + rsbseq r7, r3, r4, lsl #13 │ │ │ │ + rsbseq r7, r3, r0, asr #23 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002a2734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90920,21 +90920,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2a27f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ umlaleq r9, sp, ip, r9 │ │ │ │ - addeq r6, r4, r0, lsr #11 │ │ │ │ - rsbseq r7, r3, r4, ror #11 │ │ │ │ - rsbseq r7, r3, r0, lsr #22 │ │ │ │ + addeq r6, r4, r0, lsl #11 │ │ │ │ + rsbseq r7, r3, r4, asr #11 │ │ │ │ + rsbseq r7, r3, r0, lsl #22 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - addeq r6, r4, r8, ror r5 │ │ │ │ - ldrheq r7, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r7, r3, r0, ror fp │ │ │ │ + addeq r6, r4, r8, asr r5 │ │ │ │ + @ instruction: 0x0073759c │ │ │ │ + rsbseq r7, r3, r0, asr fp │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002a27f8 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2a2870 │ │ │ │ ldr r3, [pc, #156] @ 2a28a8 │ │ │ │ @@ -90975,19 +90975,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2a28c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ strdeq r9, [sp], r8 @ │ │ │ │ - rsbseq r7, r3, r8, lsl fp │ │ │ │ - ldrsheq r7, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - addeq r6, r4, r4, lsr #9 │ │ │ │ - rsbseq r7, r3, r8, ror #9 │ │ │ │ - rsbseq r7, r3, r4, lsr #20 │ │ │ │ + ldrsheq r7, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsbeq r7, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r6, r4, r4, lsl #9 │ │ │ │ + rsbseq r7, r3, r8, asr #9 │ │ │ │ + rsbseq r7, r3, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002a28c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91015,30 +91015,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2a2958 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 249008 │ │ │ │ cmp r4, #8 │ │ │ │ beq 2a29a4 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a293c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99289c │ │ │ │ + bl 992874 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a29dc │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a293c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -91054,27 +91054,27 @@ │ │ │ │ bne 2a29e8 │ │ │ │ ldr r0, [pc, #64] @ 2a2a10 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 249008 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 9975a8 │ │ │ │ + bl 997580 │ │ │ │ b 2a298c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, r0, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r3, r4, ror sl │ │ │ │ - rsbseq r7, r4, ip, ror #21 │ │ │ │ + rsbseq r7, r3, r4, asr sl │ │ │ │ + rsbseq r7, r4, ip, asr #21 │ │ │ │ adceq r8, r0, r0, lsl #4 │ │ │ │ adceq r9, sp, r0, ror #15 │ │ │ │ - rsbseq r7, r3, ip, ror #18 │ │ │ │ + rsbseq r7, r3, ip, asr #18 │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ adceq r8, r0, r0, ror r1 │ │ │ │ - ldrheq r7, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x00737998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2a2d4c │ │ │ │ ldr r3, [pc, #800] @ 2a2d50 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -91275,31 +91275,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ strdeq r8, [r0], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r3, r8, asr #19 │ │ │ │ + rsbseq r7, r3, r8, lsr #19 │ │ │ │ adceq r8, r0, r0, rrx │ │ │ │ - rsbseq r7, r3, ip, asr #19 │ │ │ │ - ldrsbeq r7, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r7, r3, ip, lsr #19 │ │ │ │ + ldrheq r7, [r3], #-156 @ 0xffffff64 @ │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrdeq r7, [r4], r4 │ │ │ │ - rsbseq r7, r3, r8, ror #18 │ │ │ │ + @ instruction: 0x008479b4 │ │ │ │ + rsbseq r7, r3, r8, asr #18 │ │ │ │ umlaleq r7, r0, r0, pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq r7, r4, ip, asr r8 │ │ │ │ - @ instruction: 0x00737794 │ │ │ │ - addeq r7, r4, r0, lsr r8 │ │ │ │ - rsbseq r7, r3, r8, lsl #15 │ │ │ │ - addeq r7, r4, ip, lsl #16 │ │ │ │ - rsbseq r7, r3, r0, asr #15 │ │ │ │ - rsbseq r7, r3, r8, asr #15 │ │ │ │ + addeq r7, r4, ip, lsr r8 │ │ │ │ + rsbseq r7, r3, r4, ror r7 │ │ │ │ + addeq r7, r4, r0, lsl r8 │ │ │ │ + rsbseq r7, r3, r8, ror #14 │ │ │ │ + addeq r7, r4, ip, ror #15 │ │ │ │ + rsbseq r7, r3, r0, lsr #15 │ │ │ │ + rsbseq r7, r3, r8, lsr #15 │ │ │ │ │ │ │ │ 002a2d98 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2a2ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91376,16 +91376,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 248ca8 │ │ │ │ b 2a2e44 │ │ │ │ adceq r7, r0, r8, ror sp │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ + rsbseq r7, r3, r4, lsl #14 │ │ │ │ rsbseq r7, r3, r4, lsr #14 │ │ │ │ - rsbseq r7, r3, r4, asr #14 │ │ │ │ │ │ │ │ 002a2ee8 : │ │ │ │ ldr r0, [pc, #4] @ 2a2ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a2a14 │ │ │ │ adceq r6, r1, r8, asr r6 │ │ │ │ │ │ │ │ @@ -91735,17 +91735,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2a3428 │ │ │ │ ldr r0, [pc, #24] @ 2a342c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r8, asr r1 │ │ │ │ - ldrsheq r7, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - ldrsheq r7, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r7, r4, r8, lsr r1 │ │ │ │ + ldrsbeq r7, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsbeq r7, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 002a3430 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3460 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a3448 │ │ │ │ @@ -91765,17 +91765,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a349c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, ror #1 │ │ │ │ - rsbseq r7, r3, r8, lsl #7 │ │ │ │ - @ instruction: 0x00737390 │ │ │ │ + addeq r7, r4, ip, asr #1 │ │ │ │ + rsbseq r7, r3, r8, ror #6 │ │ │ │ + rsbseq r7, r3, r0, ror r3 │ │ │ │ │ │ │ │ 002a34a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -91802,17 +91802,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3528 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r0, rrx │ │ │ │ - ldrsheq r7, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r7, r3, r4, lsl #6 │ │ │ │ + addeq r7, r4, r0, asr #32 │ │ │ │ + ldrsbeq r7, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r7, r3, r4, ror #5 │ │ │ │ │ │ │ │ 002a352c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a354c │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91828,17 +91828,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3588 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r0 │ │ │ │ - @ instruction: 0x0073729c │ │ │ │ - rsbseq r7, r3, r4, lsr #5 │ │ │ │ + addeq r6, r4, r0, ror #31 │ │ │ │ + rsbseq r7, r3, ip, ror r2 │ │ │ │ + rsbseq r7, r3, r4, lsl #5 │ │ │ │ │ │ │ │ 002a358c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a35ac │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91854,17 +91854,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a35e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, lsr #31 │ │ │ │ - rsbseq r7, r3, ip, lsr r2 │ │ │ │ - rsbseq r7, r3, r4, asr #4 │ │ │ │ + addeq r6, r4, r0, lsl #31 │ │ │ │ + rsbseq r7, r3, ip, lsl r2 │ │ │ │ + rsbseq r7, r3, r4, lsr #4 │ │ │ │ │ │ │ │ 002a35ec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a360c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91880,17 +91880,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3648 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, asr #30 │ │ │ │ - ldrsbeq r7, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r7, r3, r4, ror #3 │ │ │ │ + addeq r6, r4, r0, lsr #30 │ │ │ │ + ldrheq r7, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r7, r3, r4, asr #3 │ │ │ │ │ │ │ │ 002a364c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a366c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91906,17 +91906,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a36a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, ror #29 │ │ │ │ - rsbseq r7, r3, ip, ror r1 │ │ │ │ - rsbseq r7, r3, r4, lsl #3 │ │ │ │ + addeq r6, r4, r0, asr #29 │ │ │ │ + rsbseq r7, r3, ip, asr r1 │ │ │ │ + rsbseq r7, r3, r4, ror #2 │ │ │ │ │ │ │ │ 002a36ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a36c8 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -91931,17 +91931,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3704 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, lsl #29 │ │ │ │ - rsbseq r7, r3, r0, lsr #2 │ │ │ │ - rsbseq r7, r3, r8, lsr #2 │ │ │ │ + addeq r6, r4, r4, ror #28 │ │ │ │ + rsbseq r7, r3, r0, lsl #2 │ │ │ │ + rsbseq r7, r3, r8, lsl #2 │ │ │ │ │ │ │ │ 002a3708 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3728 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91957,17 +91957,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3764 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, lsr #28 │ │ │ │ - rsbseq r7, r3, r0, asr #1 │ │ │ │ - rsbseq r7, r3, r8, asr #1 │ │ │ │ + addeq r6, r4, r4, lsl #28 │ │ │ │ + rsbseq r7, r3, r0, lsr #1 │ │ │ │ + rsbseq r7, r3, r8, lsr #1 │ │ │ │ │ │ │ │ 002a3768 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3788 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91983,17 +91983,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a37c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, asr #27 │ │ │ │ - rsbseq r7, r3, r0, rrx │ │ │ │ - rsbseq r7, r3, r8, rrx │ │ │ │ + addeq r6, r4, r4, lsr #27 │ │ │ │ + rsbseq r7, r3, r0, asr #32 │ │ │ │ + rsbseq r7, r3, r8, asr #32 │ │ │ │ │ │ │ │ 002a37c8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a37e8 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92009,17 +92009,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, ror #26 │ │ │ │ - rsbseq r7, r3, r0 │ │ │ │ - rsbseq r7, r3, r8 │ │ │ │ + addeq r6, r4, r4, asr #26 │ │ │ │ + rsbseq r6, r3, r0, ror #31 │ │ │ │ + rsbseq r6, r3, r8, ror #31 │ │ │ │ │ │ │ │ 002a3828 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3848 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92035,17 +92035,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3884 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, lsl #26 │ │ │ │ - rsbseq r6, r3, r0, lsr #31 │ │ │ │ - rsbseq r6, r3, r8, lsr #31 │ │ │ │ + addeq r6, r4, r4, ror #25 │ │ │ │ + rsbseq r6, r3, r0, lsl #31 │ │ │ │ + rsbseq r6, r3, r8, lsl #31 │ │ │ │ │ │ │ │ 002a3888 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a38a8 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92061,17 +92061,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a38e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, lsr #25 │ │ │ │ - rsbseq r6, r3, r0, asr #30 │ │ │ │ - rsbseq r6, r3, r8, asr #30 │ │ │ │ + addeq r6, r4, r4, lsl #25 │ │ │ │ + rsbseq r6, r3, r0, lsr #30 │ │ │ │ + rsbseq r6, r3, r8, lsr #30 │ │ │ │ │ │ │ │ 002a38e8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3908 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92087,17 +92087,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3944 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, asr #24 │ │ │ │ - rsbseq r6, r3, r0, ror #29 │ │ │ │ - rsbseq r6, r3, r8, ror #29 │ │ │ │ + addeq r6, r4, r4, lsr #24 │ │ │ │ + rsbseq r6, r3, r0, asr #29 │ │ │ │ + rsbseq r6, r3, r8, asr #29 │ │ │ │ │ │ │ │ 002a3948 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3968 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92113,17 +92113,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a39a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, ror #23 │ │ │ │ - rsbseq r6, r3, r0, lsl #29 │ │ │ │ - rsbseq r6, r3, r8, lsl #29 │ │ │ │ + addeq r6, r4, r4, asr #23 │ │ │ │ + rsbseq r6, r3, r0, ror #28 │ │ │ │ + rsbseq r6, r3, r8, ror #28 │ │ │ │ │ │ │ │ 002a39a8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a39c8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92139,17 +92139,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3a04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, lsl #23 │ │ │ │ - rsbseq r6, r3, r0, lsr #28 │ │ │ │ - rsbseq r6, r3, r8, lsr #28 │ │ │ │ + addeq r6, r4, r4, ror #22 │ │ │ │ + rsbseq r6, r3, r0, lsl #28 │ │ │ │ + rsbseq r6, r3, r8, lsl #28 │ │ │ │ │ │ │ │ 002a3a08 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3a28 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92165,17 +92165,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3a64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, lsr #22 │ │ │ │ - rsbseq r6, r3, r0, asr #27 │ │ │ │ - rsbseq r6, r3, r8, asr #27 │ │ │ │ + addeq r6, r4, r4, lsl #22 │ │ │ │ + rsbseq r6, r3, r0, lsr #27 │ │ │ │ + rsbseq r6, r3, r8, lsr #27 │ │ │ │ │ │ │ │ 002a3a68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3a88 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92191,17 +92191,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, asr #21 │ │ │ │ - rsbseq r6, r3, r0, ror #26 │ │ │ │ - rsbseq r6, r3, r8, ror #26 │ │ │ │ + addeq r6, r4, r4, lsr #21 │ │ │ │ + rsbseq r6, r3, r0, asr #26 │ │ │ │ + rsbseq r6, r3, r8, asr #26 │ │ │ │ │ │ │ │ 002a3ac8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3aec │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92218,17 +92218,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3b28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r0, ror #20 │ │ │ │ - ldrsheq r6, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r6, r3, r4, lsl #26 │ │ │ │ + addeq r6, r4, r0, asr #20 │ │ │ │ + ldrsbeq r6, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r6, r3, r4, ror #25 │ │ │ │ │ │ │ │ 002a3b2c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3b50 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92245,17 +92245,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3b8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - strdeq r6, [r4], ip │ │ │ │ - @ instruction: 0x00736c98 │ │ │ │ - rsbseq r6, r3, r0, lsr #25 │ │ │ │ + ldrdeq r6, [r4], ip │ │ │ │ + rsbseq r6, r3, r8, ror ip │ │ │ │ + rsbseq r6, r3, r0, lsl #25 │ │ │ │ │ │ │ │ 002a3b90 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3bb4 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92272,17 +92272,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umulleq r6, r4, r8, r9 │ │ │ │ - rsbseq r6, r3, r4, lsr ip │ │ │ │ - rsbseq r6, r3, ip, lsr ip │ │ │ │ + addeq r6, r4, r8, ror r9 │ │ │ │ + rsbseq r6, r3, r4, lsl ip │ │ │ │ + rsbseq r6, r3, ip, lsl ip │ │ │ │ │ │ │ │ 002a3bf4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3c18 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92299,17 +92299,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3c54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r6, r4, r4, lsr r9 │ │ │ │ - ldrsbeq r6, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsbeq r6, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r6, r4, r4, lsl r9 │ │ │ │ + ldrheq r6, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + ldrheq r6, [r3], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 002a3c58 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3c7c │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92326,31 +92326,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3cb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [r4], r0 │ │ │ │ - rsbseq r6, r3, ip, ror #22 │ │ │ │ - rsbseq r6, r3, r4, ror fp │ │ │ │ + @ instruction: 0x008468b0 │ │ │ │ + rsbseq r6, r3, ip, asr #22 │ │ │ │ + rsbseq r6, r3, r4, asr fp │ │ │ │ │ │ │ │ 002a3cbc : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2a3cdc │ │ │ │ ldr r3, [pc, #28] @ 2a3ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r6, r4, r4, ror #21 │ │ │ │ + addeq r6, r4, r4, asr #21 │ │ │ │ │ │ │ │ 002a3cec : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a3d18 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -92378,30 +92378,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24b3c8 │ │ │ │ - addeq r6, r4, r0, ror sl │ │ │ │ + addeq r6, r4, r0, asr sl │ │ │ │ │ │ │ │ 002a3d74 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2a3d98 │ │ │ │ ldr r3, [pc, #32] @ 2a3da4 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r6, r4, r8, lsr #20 │ │ │ │ + addeq r6, r4, r8, lsl #20 │ │ │ │ │ │ │ │ 002a3da8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2a3e08 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a3e20 │ │ │ │ @@ -92440,18 +92440,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [r4], ip │ │ │ │ - addeq r6, r4, r0, ror r9 │ │ │ │ - rsbseq r6, r3, r0, ror #19 │ │ │ │ - ldrsheq r6, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x008469bc │ │ │ │ + addeq r6, r4, r0, asr r9 │ │ │ │ + rsbseq r6, r3, r0, asr #19 │ │ │ │ + ldrsbeq r6, [r3], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 002a3e68 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a3ea8 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -92507,15 +92507,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24b3c8 │ │ │ │ - @ instruction: 0x008468b4 │ │ │ │ + umulleq r6, r4, r4, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -92623,16 +92623,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a4028 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a3fd8 │ │ │ │ - addeq r4, r8, ip, lsl #12 │ │ │ │ - addeq r4, r8, r8, lsr r5 │ │ │ │ + addeq r4, r8, ip, ror #11 │ │ │ │ + addeq r4, r8, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -92703,24 +92703,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2a425c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2a4298 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 248b94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a4250 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a4250 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -92912,15 +92912,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r5, r1, r8, asr #2 │ │ │ │ ldr r0, [pc, #4] @ 2a4574 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ umullseq r8, r1, r0, sp │ │ │ │ ldr r2, [pc, #192] @ 2a4640 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2a45a0 │ │ │ │ ldr r0, [pc, #176] @ 2a4644 │ │ │ │ @@ -92983,201 +92983,201 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #248] @ 2a4790 │ │ │ │ ldr r3, [pc, #248] @ 2a4794 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2a4798 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2a479c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r3, [pc, #220] @ 2a47a0 │ │ │ │ ldr r2, [pc, #220] @ 2a47a4 │ │ │ │ ldr r1, [pc, #220] @ 2a47a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r3, [pc, #200] @ 2a47ac │ │ │ │ ldr r2, [pc, #200] @ 2a47b0 │ │ │ │ ldr r1, [pc, #200] @ 2a47b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r3, [pc, #180] @ 2a47b8 │ │ │ │ ldr r2, [pc, #180] @ 2a47bc │ │ │ │ ldr r1, [pc, #180] @ 2a47c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r3, [pc, #160] @ 2a47c4 │ │ │ │ ldr r2, [pc, #160] @ 2a47c8 │ │ │ │ ldr r1, [pc, #160] @ 2a47cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r3, [pc, #140] @ 2a47d0 │ │ │ │ ldr r2, [pc, #140] @ 2a47d4 │ │ │ │ ldr r1, [pc, #140] @ 2a47d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r3, [pc, #120] @ 2a47dc │ │ │ │ ldr r2, [pc, #120] @ 2a47e0 │ │ │ │ ldr r1, [pc, #120] @ 2a47e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7594e4 │ │ │ │ - ldrdeq r3, [r8], r4 │ │ │ │ - ldrsheq r5, [r3], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r5, r3, ip, asr #3 │ │ │ │ + b 7594bc │ │ │ │ + @ instruction: 0x00883fb4 │ │ │ │ + ldrsbeq r5, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r5, r3, ip, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - @ instruction: 0x007dc190 │ │ │ │ + rsbseq ip, sp, r0, ror r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ - addeq r0, r0, r0, ror #11 │ │ │ │ + addeq r0, r0, r0, asr #11 │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ - addeq pc, r3, r4, asr #8 │ │ │ │ + addeq pc, r3, r4, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - rsbseq r6, r3, r0, asr r1 │ │ │ │ + rsbseq r6, r3, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - rsbseq r6, r3, ip, lsr r1 │ │ │ │ + rsbseq r6, r3, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrheq sp, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x007bd294 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsbseq fp, r4, ip, ror #21 │ │ │ │ + rsbseq fp, r4, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a483c │ │ │ │ ldr r2, [pc, #60] @ 2a4840 │ │ │ │ ldr r1, [pc, #60] @ 2a4844 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2a4848 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24884c │ │ │ │ - addeq r3, r8, r4, asr #28 │ │ │ │ - rsbseq r6, r3, r8, rrx │ │ │ │ - rsbseq r6, r3, r8, ror r0 │ │ │ │ - rsbseq r9, lr, r8, lsl r6 │ │ │ │ + addeq r3, r8, r4, lsr #28 │ │ │ │ + rsbseq r6, r3, r8, asr #32 │ │ │ │ + rsbseq r6, r3, r8, asr r0 │ │ │ │ + ldrsheq r9, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a48a0 │ │ │ │ ldr r2, [pc, #60] @ 2a48a4 │ │ │ │ ldr r1, [pc, #60] @ 2a48a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2a48ac │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24884c │ │ │ │ - addeq r3, r8, r0, ror #27 │ │ │ │ - rsbseq r6, r3, r4 │ │ │ │ - rsbseq r6, r3, r4, lsl r0 │ │ │ │ - ldrheq r9, [lr], #-84 @ 0xffffffac @ │ │ │ │ + addeq r3, r8, r0, asr #27 │ │ │ │ + rsbseq r5, r3, r4, ror #31 │ │ │ │ + ldrsheq r5, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x007e9594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4904 │ │ │ │ ldr r2, [pc, #60] @ 2a4908 │ │ │ │ ldr r1, [pc, #60] @ 2a490c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2a4910 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24884c │ │ │ │ - addeq r3, r8, ip, ror sp │ │ │ │ - rsbseq r5, r3, r0, lsr #31 │ │ │ │ - ldrheq r5, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r9, lr, r0, asr r5 │ │ │ │ + addeq r3, r8, ip, asr sp │ │ │ │ + rsbseq r5, r3, r0, lsl #31 │ │ │ │ + @ instruction: 0x00735f90 │ │ │ │ + rsbseq r9, lr, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4968 │ │ │ │ ldr r2, [pc, #60] @ 2a496c │ │ │ │ ldr r1, [pc, #60] @ 2a4970 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2a4974 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24884c │ │ │ │ - addeq r3, r8, r8, lsl sp │ │ │ │ - rsbseq r5, r3, ip, lsr pc │ │ │ │ - rsbseq r5, r3, ip, asr #30 │ │ │ │ - rsbseq r9, lr, ip, ror #9 │ │ │ │ + strdeq r3, [r8], r8 │ │ │ │ + rsbseq r5, r3, ip, lsl pc │ │ │ │ + rsbseq r5, r3, ip, lsr #30 │ │ │ │ + rsbseq r9, lr, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #400] @ 2a4b20 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #396] @ 2a4b24 │ │ │ │ @@ -93193,46 +93193,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #28 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2a4af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7a5260 │ │ │ │ + bl 7a5238 │ │ │ │ ldr r9, [pc, #312] @ 2a4b34 │ │ │ │ ldr r8, [pc, #312] @ 2a4b38 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #276] @ 2a4b3c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac394 │ │ │ │ + bl 7ac36c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 7a55bc │ │ │ │ + bl 7a5594 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2a4a98 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #228] @ 2a4b40 │ │ │ │ ldr r3, [pc, #200] @ 2a4b28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93247,55 +93247,55 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r6 │ │ │ │ - bl 7ad154 │ │ │ │ + bl 7ad12c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #108] @ 2a4b44 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ str r0, [r4, #24] │ │ │ │ b 2a4a54 │ │ │ │ ldr ip, [pc, #80] @ 2a4b48 │ │ │ │ ldr r2, [pc, #80] @ 2a4b4c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2a4a54 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00883cb0 │ │ │ │ + umulleq r3, r8, r0, ip │ │ │ │ adceq r6, r0, ip, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, r0, asr #29 │ │ │ │ - rsbseq r5, r3, r0, asr #29 │ │ │ │ - ldrheq r5, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsbeq r5, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - ldrheq r5, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r5, r3, r0, lsr #29 │ │ │ │ + rsbseq r5, r3, r0, lsr #29 │ │ │ │ + @ instruction: 0x00735e9c │ │ │ │ + ldrheq r5, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x00735e98 │ │ │ │ adceq r6, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ - rsbseq fp, sp, ip, asr #26 │ │ │ │ - rsbseq r5, r3, r0, lsr #27 │ │ │ │ + rsbseq fp, sp, ip, lsr #26 │ │ │ │ + rsbseq r5, r3, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a4c5c │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2a4c60 │ │ │ │ @@ -93311,22 +93311,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a4c6c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 988064 │ │ │ │ + bl 98803c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4be4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2a4c14 │ │ │ │ ldr r1, [pc, #132] @ 2a4c70 │ │ │ │ @@ -93336,15 +93336,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a4c7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a4c80 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #104] @ 2a4c84 │ │ │ │ ldr r3, [pc, #68] @ 2a4c64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93355,23 +93355,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r3, [r8], ip │ │ │ │ + @ instruction: 0x00883abc │ │ │ │ umlaleq r5, r0, ip, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, r4, ror #25 │ │ │ │ - ldrsbeq r5, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r5, r3, r0, lsl #26 │ │ │ │ + rsbseq r5, r3, r4, asr #25 │ │ │ │ + ldrheq r5, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r5, r3, r0, ror #25 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r8, ip, asr #20 │ │ │ │ - rsbseq r5, r3, ip, ror #24 │ │ │ │ + addeq r3, r8, ip, lsr #20 │ │ │ │ + rsbseq r5, r3, ip, asr #24 │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ adceq r5, r0, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2a4d90 │ │ │ │ @@ -93389,22 +93389,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2a4da0 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 988064 │ │ │ │ + bl 98803c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4d1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2a4d4c │ │ │ │ ldr r3, [pc, #128] @ 2a4da4 │ │ │ │ @@ -93414,15 +93414,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #664 @ 0x298 │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #96] @ 2a4db4 │ │ │ │ ldr r3, [pc, #64] @ 2a4d98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93432,23 +93432,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r8, r4, lsr #19 │ │ │ │ + addeq r3, r8, r4, lsl #19 │ │ │ │ adceq r5, r0, r4, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, ip, lsr #23 │ │ │ │ - @ instruction: 0x00735b9c │ │ │ │ - addeq r3, r8, ip, lsl r9 │ │ │ │ - rsbseq r5, r3, ip, ror #23 │ │ │ │ + rsbseq r5, r3, ip, lsl #23 │ │ │ │ + rsbseq r5, r3, ip, ror fp │ │ │ │ + strdeq r3, [r8], ip │ │ │ │ + rsbseq r5, r3, ip, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbseq r5, r3, r4, asr #22 │ │ │ │ + rsbseq r5, r3, r4, lsr #22 │ │ │ │ adceq r5, r0, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a4ec4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -93465,22 +93465,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a4ed4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 988064 │ │ │ │ + bl 98803c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4e4c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2a4e7c │ │ │ │ ldr r1, [pc, #132] @ 2a4ed8 │ │ │ │ @@ -93490,15 +93490,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a4ee4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a4ee8 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #104] @ 2a4eec │ │ │ │ ldr r3, [pc, #68] @ 2a4ecc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93509,23 +93509,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r8, r4, ror r8 │ │ │ │ + addeq r3, r8, r4, asr r8 │ │ │ │ adceq r5, r0, r4, lsr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, ip, ror sl │ │ │ │ - rsbseq r5, r3, ip, ror #20 │ │ │ │ - ldrsheq r5, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r5, r3, ip, asr sl │ │ │ │ + rsbseq r5, r3, ip, asr #20 │ │ │ │ + ldrsbeq r5, [r3], #-168 @ 0xffffff58 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r8, r4, ror #15 │ │ │ │ - rsbseq r5, r3, r4, lsl #20 │ │ │ │ + addeq r3, r8, r4, asr #15 │ │ │ │ + rsbseq r5, r3, r4, ror #19 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ umlaleq r5, r0, r8, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2a4ff8 │ │ │ │ @@ -93543,22 +93543,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2a5008 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 988064 │ │ │ │ + bl 98803c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4f84 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2a4fb4 │ │ │ │ ldr r3, [pc, #128] @ 2a500c │ │ │ │ @@ -93568,15 +93568,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #620 @ 0x26c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #96] @ 2a501c │ │ │ │ ldr r3, [pc, #64] @ 2a5000 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93586,23 +93586,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r8, ip, lsr r7 │ │ │ │ + addeq r3, r8, ip, lsl r7 │ │ │ │ strdeq r5, [r0], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r3, r4, asr #18 │ │ │ │ - rsbseq r5, r3, r4, lsr r9 │ │ │ │ - @ instruction: 0x008836b4 │ │ │ │ - rsbseq r5, r3, r0, ror #19 │ │ │ │ + rsbseq r5, r3, r4, lsr #18 │ │ │ │ + rsbseq r5, r3, r4, lsl r9 │ │ │ │ + umulleq r3, r8, r4, r6 │ │ │ │ + rsbseq r5, r3, r0, asr #19 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrsbeq r5, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + ldrheq r5, [r3], #-140 @ 0xffffff74 @ │ │ │ │ adceq r5, r0, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a506c │ │ │ │ ldr r2, [pc, #52] @ 2a5070 │ │ │ │ @@ -93610,66 +93610,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - addeq r3, r8, ip, lsl #12 │ │ │ │ - rsbseq r5, r3, r0, lsr r8 │ │ │ │ - rsbseq r5, r3, r0, asr #16 │ │ │ │ + addeq r3, r8, ip, ror #11 │ │ │ │ + rsbseq r5, r3, r0, lsl r8 │ │ │ │ + rsbseq r5, r3, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a50c4 │ │ │ │ ldr r2, [pc, #52] @ 2a50c8 │ │ │ │ ldr r1, [pc, #52] @ 2a50cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - @ instruction: 0x008835b4 │ │ │ │ - ldrsbeq r5, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r5, r3, r8, ror #15 │ │ │ │ + umulleq r3, r8, r4, r5 │ │ │ │ + ldrheq r5, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r5, r3, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a511c │ │ │ │ ldr r2, [pc, #52] @ 2a5120 │ │ │ │ ldr r1, [pc, #52] @ 2a5124 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - addeq r3, r8, ip, asr r5 │ │ │ │ - rsbseq r5, r3, r0, lsl #15 │ │ │ │ - @ instruction: 0x00735790 │ │ │ │ + addeq r3, r8, ip, lsr r5 │ │ │ │ + rsbseq r5, r3, r0, ror #14 │ │ │ │ + rsbseq r5, r3, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2a51a0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2a51a4 │ │ │ │ @@ -93677,32 +93677,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r8, r0, lsl #10 │ │ │ │ - rsbseq r5, r3, r4, lsr #14 │ │ │ │ - rsbseq r5, r3, r4, lsr r7 │ │ │ │ + addeq r3, r8, r0, ror #9 │ │ │ │ + rsbseq r5, r3, r4, lsl #14 │ │ │ │ + rsbseq r5, r3, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2a5224 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2a5228 │ │ │ │ @@ -93710,47 +93710,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r8, ip, ror r4 │ │ │ │ - rsbseq r5, r3, r0, lsr #13 │ │ │ │ - ldrheq r5, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r3, r8, ip, asr r4 │ │ │ │ + rsbseq r5, r3, r0, lsl #13 │ │ │ │ + @ instruction: 0x00735690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2a52f0 │ │ │ │ ldr r2, [pc, #168] @ 2a52f4 │ │ │ │ ldr r1, [pc, #168] @ 2a52f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a52e0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a52c0 │ │ │ │ @@ -93759,37 +93759,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2a5304 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7aca2c │ │ │ │ + bl 7aca04 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248ae0 │ │ │ │ bl 248e40 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2a527c │ │ │ │ - strdeq r3, [r8], ip │ │ │ │ - rsbseq r5, r3, r0, lsr #12 │ │ │ │ - rsbseq r5, r3, r0, lsr r6 │ │ │ │ - @ instruction: 0x008833b4 │ │ │ │ - rsbseq r5, r3, ip, lsl r6 │ │ │ │ - rsbseq r5, r3, r0, lsr r6 │ │ │ │ + ldrdeq r3, [r8], ip │ │ │ │ + rsbseq r5, r3, r0, lsl #12 │ │ │ │ + rsbseq r5, r3, r0, lsl r6 │ │ │ │ + umulleq r3, r8, r4, r3 │ │ │ │ + ldrsheq r5, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r5, r3, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2a53cc │ │ │ │ ldr r6, [pc, #172] @ 2a53d0 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -93799,15 +93799,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a538c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -93822,42 +93822,42 @@ │ │ │ │ ldr ip, [pc, #68] @ 2a53d8 │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, r8, r8, lsr #6 │ │ │ │ - rsbseq r5, r3, r4, asr #10 │ │ │ │ - rsbseq r5, r3, r8, asr #10 │ │ │ │ - rsbseq r5, r3, r4, lsl r6 │ │ │ │ + addeq r3, r8, r8, lsl #6 │ │ │ │ + rsbseq r5, r3, r4, lsr #10 │ │ │ │ + rsbseq r5, r3, r8, lsr #10 │ │ │ │ + ldrsheq r5, [r3], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2a54e0 │ │ │ │ ldr r2, [pc, #236] @ 2a54e4 │ │ │ │ ldr r1, [pc, #236] @ 2a54e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #204] @ 2a54ec │ │ │ │ ldr r3, [pc, #204] @ 2a54f0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -93900,22 +93900,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2a853c │ │ │ │ str r0, [r6] │ │ │ │ b 2a544c │ │ │ │ - addeq r3, r8, r0, asr r2 │ │ │ │ - rsbseq r5, r3, ip, ror #8 │ │ │ │ - rsbseq r5, r3, r8, lsl #9 │ │ │ │ + addeq r3, r8, r0, lsr r2 │ │ │ │ + rsbseq r5, r3, ip, asr #8 │ │ │ │ + rsbseq r5, r3, r8, ror #8 │ │ │ │ strdeq r5, [r0], ip @ │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ strdeq r6, [sp], r4 @ │ │ │ │ - rsbseq r5, r3, r0, ror #10 │ │ │ │ - rsbseq r5, r3, ip, asr #10 │ │ │ │ + rsbseq r5, r3, r0, asr #10 │ │ │ │ + rsbseq r5, r3, ip, lsr #10 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0x00917edc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -93943,19 +93943,19 @@ │ │ │ │ bl 24a658 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 7ac7d8 │ │ │ │ + bl 7ac7b0 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2a55c8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -93982,19 +93982,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ac7d8 │ │ │ │ + bl 7ac7b0 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2a55c8 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2a56e8 │ │ │ │ ldr r2, [pc, #1612] @ 2a5ca4 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -94099,19 +94099,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ac8c0 │ │ │ │ + bl 7ac898 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a55c8 │ │ │ │ mov r0, #1 │ │ │ │ b 2a55d4 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2a55c8 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -94393,32 +94393,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2a5a80 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [r0], r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r8, r8, lsl #2 │ │ │ │ - rsbseq r5, r3, r4, ror #6 │ │ │ │ - rsbseq r5, r3, r8, ror r3 │ │ │ │ + addeq r3, r8, r8, ror #1 │ │ │ │ + rsbseq r5, r3, r4, asr #6 │ │ │ │ + rsbseq r5, r3, r8, asr r3 │ │ │ │ adceq r5, r0, r0, asr #10 │ │ │ │ addseq r7, r1, r4, lsr #25 │ │ │ │ - addeq r2, r8, r0, lsr #30 │ │ │ │ - rsbseq r5, r3, r8, ror #5 │ │ │ │ - rsbseq r5, r3, r0, lsl #5 │ │ │ │ + addeq r2, r8, r0, lsl #30 │ │ │ │ + rsbseq r5, r3, r8, asr #5 │ │ │ │ + rsbseq r5, r3, r0, ror #4 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - addeq r2, r8, r8, ror #28 │ │ │ │ - rsbseq r5, r3, ip, asr #1 │ │ │ │ - rsbseq r5, r3, r0, ror #1 │ │ │ │ - addeq r2, r8, r2, ror #27 │ │ │ │ - rsbseq r5, r3, r8, ror r1 │ │ │ │ - rsbseq r5, r3, ip, asr #2 │ │ │ │ - ldrdeq r2, [r8], r4 │ │ │ │ - umulleq r2, r8, ip, ip │ │ │ │ - ldrsbeq r4, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r2, r8, r8, asr #28 │ │ │ │ + rsbseq r5, r3, ip, lsr #1 │ │ │ │ + rsbseq r5, r3, r0, asr #1 │ │ │ │ + addeq r2, r8, r2, asr #27 │ │ │ │ + rsbseq r5, r3, r8, asr r1 │ │ │ │ + rsbseq r5, r3, ip, lsr #2 │ │ │ │ + @ instruction: 0x00882cb4 │ │ │ │ + addeq r2, r8, ip, ror ip │ │ │ │ + ldrheq r4, [r3], #-244 @ 0xffffff0c @ │ │ │ │ ldr r3, [pc, #172] @ 2a5d90 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2a5d78 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2a5d04 │ │ │ │ @@ -94487,15 +94487,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2a5e2c │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999f84 │ │ │ │ + bl 999f5c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -94526,15 +94526,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2a5eb0 │ │ │ │ ldr r0, [pc, #44] @ 2a5eb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 999f84 │ │ │ │ + b 999f5c │ │ │ │ ldr r0, [pc, #20] @ 2a5eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2a5e4c │ │ │ │ adceq r3, r1, ip, lsl r8 │ │ │ │ adceq r3, r1, ip, ror #15 │ │ │ │ adceq r6, sp, ip, lsr #5 │ │ │ │ @@ -94555,15 +94555,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2a5f1c │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999f84 │ │ │ │ + b 999f5c │ │ │ │ ldr r2, [pc, #16] @ 2a5f20 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2a5ed4 │ │ │ │ umlaleq r3, r1, r4, r7 │ │ │ │ adceq r6, sp, r4, lsr r2 │ │ │ │ adceq r3, r1, r4, ror #14 │ │ │ │ @@ -94584,15 +94584,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [pc, #28] @ 2a5f84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 999f84 │ │ │ │ + b 999f5c │ │ │ │ ldr r1, [pc, #12] @ 2a5f88 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2a5f4c │ │ │ │ adceq r6, sp, ip, asr #3 │ │ │ │ strdeq r3, [r1], r8 @ │ │ │ │ │ │ │ │ @@ -94619,15 +94619,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2a1334 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2a5ff8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #72] @ 2a6048 │ │ │ │ ldr r3, [pc, #64] @ 2a6044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94677,15 +94677,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2a66a8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #1484] @ 2a66ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2a6550 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -94728,15 +94728,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2a60f4 │ │ │ │ ldr r3, [pc, #1312] @ 2a66b4 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #1280] @ 2a66ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a60f0 │ │ │ │ ldr r3, [pc, #1268] @ 2a66b8 │ │ │ │ @@ -94758,32 +94758,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2a66c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a60f4 │ │ │ │ ldr r3, [pc, #1148] @ 2a66c8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #1092] @ 2a66ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a60f0 │ │ │ │ ldr r3, [pc, #1100] @ 2a66cc │ │ │ │ @@ -94805,32 +94805,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2a66d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a60f4 │ │ │ │ ldr r3, [pc, #928] @ 2a66a8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #904] @ 2a66ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a60f0 │ │ │ │ ldr r3, [pc, #920] @ 2a66d4 │ │ │ │ @@ -94852,32 +94852,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2a66d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a60f4 │ │ │ │ ldr r3, [pc, #740] @ 2a66a8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #716] @ 2a66ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a60f0 │ │ │ │ ldr r3, [pc, #740] @ 2a66dc │ │ │ │ @@ -94899,33 +94899,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2a66e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a60f4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2a3d74 │ │ │ │ ldr r3, [pc, #556] @ 2a66b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r2, [pc, #524] @ 2a66ac │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2a60f0 │ │ │ │ ldr r2, [pc, #556] @ 2a66e4 │ │ │ │ @@ -94950,26 +94950,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2a66e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a60f4 │ │ │ │ ldr r3, [pc, #404] @ 2a66ec │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a60f0 │ │ │ │ @@ -94987,102 +94987,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2a66f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a60f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2a66f4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a60f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2a66f8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a60f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2a66fc │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a60f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2a6700 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a60f4 │ │ │ │ ldr r0, [pc, #168] @ 2a6704 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a60f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2a6708 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a60f4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a04ab8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r4, r0, r4, lsr #21 │ │ │ │ - addeq r2, r8, r4, lsl #13 │ │ │ │ + addeq r2, r8, r4, ror #12 │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r4, r0, r8, ror #19 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r6, r3, r4, lsr r4 │ │ │ │ + rsbseq r6, r3, r4, lsl r4 │ │ │ │ @ instruction: 0x000043bc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - ldrsheq r6, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsbeq r6, [r3], #-52 @ 0xffffffcc @ │ │ │ │ andeq r3, r0, ip, ror #9 │ │ │ │ - rsbseq r6, r3, r0, lsr #7 │ │ │ │ + rsbseq r6, r3, r0, lsl #7 │ │ │ │ andeq r2, r0, ip, ror #5 │ │ │ │ - rsbseq r6, r3, r8, asr #6 │ │ │ │ + rsbseq r6, r3, r8, lsr #6 │ │ │ │ andeq r3, r0, ip, asr r3 │ │ │ │ - @ instruction: 0x0073609c │ │ │ │ + rsbseq r6, r3, ip, ror r0 │ │ │ │ andeq r4, r0, ip, asr r8 │ │ │ │ - rsbseq r6, r3, r4, asr r2 │ │ │ │ - rsbseq r6, r3, r4, lsl #4 │ │ │ │ - rsbseq r6, r3, ip, ror r1 │ │ │ │ - rsbseq r6, r3, r0, lsr r2 │ │ │ │ - ldrsbeq r6, [r3], #-12 @ │ │ │ │ - rsbseq r5, r3, r8, asr #31 │ │ │ │ - rsbseq r6, r3, r8, lsr #32 │ │ │ │ + rsbseq r6, r3, r4, lsr r2 │ │ │ │ + rsbseq r6, r3, r4, ror #3 │ │ │ │ + rsbseq r6, r3, ip, asr r1 │ │ │ │ + rsbseq r6, r3, r0, lsl r2 │ │ │ │ + ldrheq r6, [r3], #-12 @ │ │ │ │ + rsbseq r5, r3, r8, lsr #31 │ │ │ │ + rsbseq r6, r3, r8 │ │ │ │ │ │ │ │ 002a670c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -95120,17 +95120,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2a67bc │ │ │ │ ldr r0, [pc, #24] @ 2a67c0 │ │ │ │ ldr r2, [pc, #24] @ 2a67c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r1, r8, r8, lsl #31 │ │ │ │ - ldrsbeq r6, [r3], #-12 @ │ │ │ │ - rsbseq r6, r3, r4, ror #1 │ │ │ │ + addeq r1, r8, r8, ror #30 │ │ │ │ + ldrheq r6, [r3], #-12 @ │ │ │ │ + rsbseq r6, r3, r4, asr #1 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -95166,30 +95166,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2a689c │ │ │ │ cmp r0, #3 │ │ │ │ beq 2a6918 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2a68b0 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #292] @ 2a69a0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2a670c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 966008 │ │ │ │ + bl 965fe0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -95243,20 +95243,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ adceq r5, sp, ip, lsl r9 │ │ │ │ adceq r5, sp, r8, ror #17 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r1, r8, r0, ror #27 │ │ │ │ - @ instruction: 0x00735f9c │ │ │ │ - rsbseq r5, r3, r0, lsr pc │ │ │ │ - @ instruction: 0x00881db8 │ │ │ │ - rsbseq r5, r3, ip, lsl #31 │ │ │ │ - rsbseq r5, r3, r8, lsl #30 │ │ │ │ + addeq r1, r8, r0, asr #27 │ │ │ │ + rsbseq r5, r3, ip, ror pc │ │ │ │ + rsbseq r5, r3, r0, lsl pc │ │ │ │ + umulleq r1, r8, r8, sp │ │ │ │ + rsbseq r5, r3, ip, ror #30 │ │ │ │ + rsbseq r5, r3, r8, ror #29 │ │ │ │ │ │ │ │ 002a69bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2a6b1c │ │ │ │ @@ -95326,38 +95326,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2a6b40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a6a08 │ │ │ │ ldr r0, [pc, #52] @ 2a6b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a6a08 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r0, r8, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r4, r0, r4, lsr r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq r2, r1, r4, ror #24 │ │ │ │ adceq r4, r0, r4, asr #1 │ │ │ │ andeq r1, r0, ip, ror r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r3, r4, lsr lr │ │ │ │ - rsbseq r5, r3, r4, asr #28 │ │ │ │ + rsbseq r5, r3, r4, lsl lr │ │ │ │ + rsbseq r5, r3, r4, lsr #28 │ │ │ │ │ │ │ │ 002a6b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5451f8 │ │ │ │ @@ -95445,15 +95445,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 544ecc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6cac │ │ │ │ bl 5cbca0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 966008 │ │ │ │ + b 965fe0 │ │ │ │ adceq r2, r1, r4, lsr #21 │ │ │ │ adceq r5, sp, r0, asr r5 │ │ │ │ │ │ │ │ 002a6cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -95502,27 +95502,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a6d54 │ │ │ │ ldr r3, [pc, #380] @ 2a6f00 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #360] @ 2a6f04 │ │ │ │ ldr ip, [pc, #360] @ 2a6f08 │ │ │ │ ldr r1, [pc, #360] @ 2a6f0c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #324] @ 2a6f10 │ │ │ │ ldr r3, [pc, #296] @ 2a6ef8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95545,27 +95545,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2a6dc4 │ │ │ │ bl 5451f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a6e60 │ │ │ │ mov r0, #12 │ │ │ │ bl 544ecc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6dc4 │ │ │ │ bl 5cbca0 │ │ │ │ b 2a6dc4 │ │ │ │ mov r0, sl │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 2a6dc4 │ │ │ │ mov r7, #1 │ │ │ │ b 2a6e94 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a670c │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -95595,21 +95595,21 @@ │ │ │ │ bl 2a6b88 │ │ │ │ b 2a6e88 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r0, r4, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r3, r0, r0, lsr #28 │ │ │ │ andeq r4, r0, r0, lsr pc │ │ │ │ - umulleq r1, r8, r0, r9 │ │ │ │ - ldrsbeq r5, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r5, r3, r0, ror #21 │ │ │ │ + addeq r1, r8, r0, ror r9 │ │ │ │ + ldrheq r5, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r5, r3, r0, asr #21 │ │ │ │ adceq r3, r0, r0, asr sp │ │ │ │ - addeq r1, r8, ip, lsl #18 │ │ │ │ - rsbseq r5, r3, r4, asr #22 │ │ │ │ - rsbseq r5, r3, r0, ror #20 │ │ │ │ + addeq r1, r8, ip, ror #17 │ │ │ │ + rsbseq r5, r3, r4, lsr #22 │ │ │ │ + rsbseq r5, r3, r0, asr #20 │ │ │ │ │ │ │ │ 002a6f20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -95702,41 +95702,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 544ecc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a6fd4 │ │ │ │ b 2a7060 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #116] @ 2a7118 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ ldr r3, [pc, #68] @ 2a711c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2a7120 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2a7118 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2a6fe8 │ │ │ │ adceq r5, sp, ip, asr r1 │ │ │ │ adceq r5, sp, r8, asr #2 │ │ │ │ adceq r2, r1, r8, asr r6 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ umlaleq r2, r1, r8, r5 │ │ │ │ @@ -95905,15 +95905,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -96012,15 +96012,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -96165,15 +96165,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -96217,19 +96217,19 @@ │ │ │ │ adceq r3, r0, r8, lsr #6 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002a7850 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2a7860 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999f18 │ │ │ │ + b 999ef0 │ │ │ │ ldrdeq r4, [sp], ip @ │ │ │ │ │ │ │ │ 002a7864 : │ │ │ │ - b 999f48 │ │ │ │ + b 999f20 │ │ │ │ │ │ │ │ 002a7868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2a793c │ │ │ │ @@ -96307,15 +96307,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2a79cc │ │ │ │ mov r0, r3 │ │ │ │ bl 2a5e30 │ │ │ │ ldr r0, [pc, #148] @ 2a7a3c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999f84 │ │ │ │ + bl 999f5c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -96326,39 +96326,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2a7a48 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2a7a4c │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ b 2a79b4 │ │ │ │ ldr r3, [pc, #68] @ 2a7a50 │ │ │ │ ldr lr, [pc, #68] @ 2a7a54 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2a7a58 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2a7a5c │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2a79fc │ │ │ │ adceq r1, r1, r8, lsl sp │ │ │ │ adceq r4, sp, ip, lsl #15 │ │ │ │ - addeq r0, r8, r0, asr sp │ │ │ │ - ldrsbeq r4, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - @ instruction: 0x00734e98 │ │ │ │ + addeq r0, r8, r0, lsr sp │ │ │ │ + ldrheq r4, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r4, r3, r8, ror lr │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - addeq r0, r8, r8, lsl sp │ │ │ │ - rsbseq r4, r3, ip, lsl #31 │ │ │ │ - rsbseq r4, r3, r4, ror #28 │ │ │ │ + strdeq r0, [r8], r8 │ │ │ │ + rsbseq r4, r3, ip, ror #30 │ │ │ │ + rsbseq r4, r3, r4, asr #28 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -96494,16 +96494,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2a7bac │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2a7bac │ │ │ │ - addeq r0, r8, r3, lsr ip │ │ │ │ addeq r0, r8, r3, lsl ip │ │ │ │ + strdeq r0, [r8], r3 │ │ │ │ │ │ │ │ 002a7c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -96642,15 +96642,15 @@ │ │ │ │ bne 2a7fa8 │ │ │ │ ldr r0, [pc, #296] @ 2a7fc0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 998688 │ │ │ │ + b 998660 │ │ │ │ mov r0, #12 │ │ │ │ bl 2487d4 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -96679,23 +96679,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2a7fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a7e28 │ │ │ │ ldr r2, [pc, #108] @ 2a7fd8 │ │ │ │ ldr r3, [pc, #64] @ 2a7fb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -96705,29 +96705,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2a7fdc │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, r8, asr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r0, ip, lsl sp │ │ │ │ adceq r2, r0, ip, ror #25 │ │ │ │ adceq r2, r0, r8, lsr #25 │ │ │ │ - rsbseq r4, r3, ip, asr #22 │ │ │ │ + rsbseq r4, r3, ip, lsr #22 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r4, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x00734a94 │ │ │ │ @ instruction: 0x00a02bb0 │ │ │ │ - ldrheq r4, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x00734a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2a80e8 │ │ │ │ ldr r3, [pc, #240] @ 2a80ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -96988,27 +96988,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2a8518 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mvn r4, #0 │ │ │ │ b 2a839c │ │ │ │ ldr r1, [pc, #248] @ 2a851c │ │ │ │ ldr r3, [pc, #248] @ 2a8520 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2a8524 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mvn r4, #0 │ │ │ │ b 2a8394 │ │ │ │ ldr r3, [pc, #212] @ 2a8528 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a818c │ │ │ │ @@ -97025,52 +97025,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2a8534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a818c │ │ │ │ ldr r0, [pc, #104] @ 2a8538 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a818c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, r0, lsl #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r0, r8, lsr #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq ip, sp, r8, asr #4 │ │ │ │ - rsbseq r4, r3, r8, lsr #18 │ │ │ │ - rsbseq r4, r3, ip, lsr #18 │ │ │ │ - rsbseq r5, r9, r0, lsl #5 │ │ │ │ - rsbseq r4, r3, r0, asr r8 │ │ │ │ - ldrsheq r3, [r4], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r4, r3, r8, lsl #16 │ │ │ │ + rsbseq ip, sp, r8, lsr #4 │ │ │ │ + rsbseq r4, r3, r8, lsl #18 │ │ │ │ + rsbseq r4, r3, ip, lsl #18 │ │ │ │ + rsbseq r5, r9, r0, ror #4 │ │ │ │ + rsbseq r4, r3, r0, lsr r8 │ │ │ │ + ldrsbeq r3, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r4, r3, r8, ror #15 │ │ │ │ adceq r2, r0, r8, ror r7 │ │ │ │ - ldrsbeq r4, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - umulleq r0, r8, r4, r3 │ │ │ │ - rsbseq r4, r3, r8, lsr #13 │ │ │ │ - ldrsbeq r4, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - addeq r0, r8, r4, ror #6 │ │ │ │ - rsbseq r4, r3, r8, ror r6 │ │ │ │ + ldrheq r4, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r0, r8, r4, ror r3 │ │ │ │ + rsbseq r4, r3, r8, lsl #13 │ │ │ │ + ldrheq r4, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r0, r8, r4, asr #6 │ │ │ │ + rsbseq r4, r3, r8, asr r6 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r4, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r4, r3, ip, asr #11 │ │ │ │ + @ instruction: 0x0073459c │ │ │ │ + rsbseq r4, r3, ip, lsr #11 │ │ │ │ │ │ │ │ 002a853c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -97199,15 +97199,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a8758 │ │ │ │ ldr r0, [pc, #184] @ 2a8800 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ mov r0, #0 │ │ │ │ b 2a8670 │ │ │ │ ldr r3, [pc, #164] @ 2a8804 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a8740 │ │ │ │ @@ -97224,40 +97224,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2a8810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a8740 │ │ │ │ ldr r0, [pc, #56] @ 2a8814 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2a8740 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, r8, lsr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r2, r0, r0, lsl r5 │ │ │ │ adceq r2, r0, r4, lsr #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r4, r3, r0, asr #8 │ │ │ │ + rsbseq r4, r3, r0, lsr #8 │ │ │ │ andeq r1, r0, ip, ror r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r3, r8, ror r3 │ │ │ │ - @ instruction: 0x00734390 │ │ │ │ + rsbseq r4, r3, r8, asr r3 │ │ │ │ + rsbseq r4, r3, r0, ror r3 │ │ │ │ │ │ │ │ 002a8818 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -97287,15 +97287,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486b4 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99166c │ │ │ │ + b 991644 │ │ │ │ │ │ │ │ 002a88a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -97432,17 +97432,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2a8ae0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq pc, r7, r8, ror lr @ │ │ │ │ - strdeq pc, [r7], r4 │ │ │ │ - rsbseq r4, r3, r0, ror #1 │ │ │ │ + addeq pc, r7, r8, asr lr @ │ │ │ │ + ldrdeq pc, [r7], r4 │ │ │ │ + rsbseq r4, r3, r0, asr #1 │ │ │ │ │ │ │ │ 002a8ae4 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a8b08 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2a8b2c │ │ │ │ @@ -97467,15 +97467,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2a8b60 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - addeq pc, r7, r8, lsl #25 │ │ │ │ + addeq pc, r7, r8, ror #24 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002a8b64 : │ │ │ │ ldr r2, [pc, #140] @ 2a8bf8 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2a8bb8 │ │ │ │ @@ -97708,17 +97708,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a8ef8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq pc, r7, r0, ror #17 │ │ │ │ - rsbseq r3, r3, ip, asr #25 │ │ │ │ - ldrsbeq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + addeq pc, r7, r0, asr #17 │ │ │ │ + rsbseq r3, r3, ip, lsr #25 │ │ │ │ + ldrheq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 002a8efc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -97931,15 +97931,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a92d0 │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 991448 │ │ │ │ + bl 991420 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2a92ec │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -97950,15 +97950,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2a9368 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2496ec │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #216] @ 2a936c │ │ │ │ ldr r3, [pc, #196] @ 2a935c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -97987,19 +97987,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2a9384 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 99166c │ │ │ │ + bl 991644 │ │ │ │ b 2a92ec │ │ │ │ ldr r1, [pc, #76] @ 2a9388 │ │ │ │ ldr r2, [pc, #76] @ 2a938c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -98008,22 +98008,22 @@ │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r0, r0, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r0, r0, lsr r9 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ adceq r1, r0, r8, lsl #17 │ │ │ │ - addeq pc, r7, r0, ror #9 │ │ │ │ - ldrsheq r3, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x0087f4b4 │ │ │ │ - ldrsbeq r3, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - @ instruction: 0x00733890 │ │ │ │ + addeq pc, r7, r0, asr #9 │ │ │ │ + ldrsbeq r3, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + umulleq pc, r7, r4, r4 @ │ │ │ │ + ldrheq r3, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r3, r3, r0, ror r8 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - addeq pc, r7, ip, ror r4 @ │ │ │ │ - rsbseq r3, r3, ip, ror r8 │ │ │ │ + addeq pc, r7, ip, asr r4 @ │ │ │ │ + rsbseq r3, r3, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -98039,25 +98039,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2a94b0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #196] @ 2a94b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #180] @ 2a94b8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980d50 │ │ │ │ + bl 980d28 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a4a8 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -98090,28 +98090,28 @@ │ │ │ │ bl 2a6b48 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2a7124 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2a6b48 │ │ │ │ - rsbseq r3, r3, r8, lsl r8 │ │ │ │ - rsbseq r3, r3, r4, lsl r8 │ │ │ │ - rsbseq r3, r3, r8, lsl #16 │ │ │ │ + ldrsheq r3, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsheq r3, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r3, r3, r8, ror #15 │ │ │ │ │ │ │ │ 002a94bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2a953c │ │ │ │ ldr r5, [pc, #100] @ 2a9540 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 980960 │ │ │ │ + bl 980938 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -98127,15 +98127,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r3, r8, lsr r7 │ │ │ │ + rsbseq r3, r3, r8, lsl r7 │ │ │ │ adceq r2, sp, r0, ror #24 │ │ │ │ adceq r0, r1, r8, ror r1 │ │ │ │ │ │ │ │ 002a9548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -98151,15 +98151,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 980960 │ │ │ │ + bl 980938 │ │ │ │ mov r1, sp │ │ │ │ bl 2a7940 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59ffe0 │ │ │ │ ldr r2, [pc, #76] @ 2a9600 │ │ │ │ ldr r3, [pc, #64] @ 2a95f8 │ │ │ │ @@ -98177,15 +98177,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a015b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, sp, r4, ror #21 │ │ │ │ + rsbseq r4, sp, r4, asr #21 │ │ │ │ adceq r1, r0, r8, ror #10 │ │ │ │ │ │ │ │ 002a9604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -98214,32 +98214,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2a9648 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 965b5c │ │ │ │ + b 965b34 │ │ │ │ ldr r1, [pc, #28] @ 2a96cc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8bd098 │ │ │ │ - rsbseq r5, sp, r4, lsr #19 │ │ │ │ - rsbseq r3, r3, r4, ror #11 │ │ │ │ - rsbseq r3, r3, r8, lsl #12 │ │ │ │ - rsbseq r3, r3, ip, ror r5 │ │ │ │ + b 8bd070 │ │ │ │ + rsbseq r5, sp, r4, lsl #19 │ │ │ │ + rsbseq r3, r3, r4, asr #11 │ │ │ │ + rsbseq r3, r3, r8, ror #11 │ │ │ │ + rsbseq r3, r3, ip, asr r5 │ │ │ │ │ │ │ │ 002a96d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2a9aac │ │ │ │ @@ -98281,15 +98281,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a9a00 │ │ │ │ ldr r3, [pc, #804] @ 2a9ac8 │ │ │ │ ldr r2, [pc, #804] @ 2a9acc │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2a9ad0 │ │ │ │ @@ -98300,59 +98300,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2a9ad8 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2a9810 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2a9adc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2a9ae0 │ │ │ │ ldr r1, [pc, #752] @ 2a9ae4 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a9894 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2a9ae8 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2a97d8 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r2, [pc, #628] @ 2a9aec │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2a97e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2a996c │ │ │ │ @@ -98361,44 +98361,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2a98f8 │ │ │ │ ldr r1, [pc, #556] @ 2a9af4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a995c │ │ │ │ ldr r1, [pc, #532] @ 2a9af8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2a9968 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2a9afc │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2a98c0 │ │ │ │ ldr r2, [pc, #424] @ 2a9b00 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a98c0 │ │ │ │ ldr r2, [pc, #416] @ 2a9b04 │ │ │ │ @@ -98412,23 +98412,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a999c │ │ │ │ ldr r1, [pc, #372] @ 2a9b08 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9770 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 965aa4 │ │ │ │ + bl 965a7c │ │ │ │ ldr r2, [pc, #328] @ 2a9b0c │ │ │ │ ldr r3, [pc, #232] @ 2a9ab0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98450,73 +98450,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2a9ac8 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2a9a60 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2a9b10 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2a9b14 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 2a997c │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #128] @ 2a9aec │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ b 2a9a40 │ │ │ │ ldr r2, [pc, #60] @ 2a9acc │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2a98a8 │ │ │ │ ldr r1, [pc, #124] @ 2a9b18 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 2a99bc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r0, r4, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r0, r0, lsl #8 │ │ │ │ - rsbseq r3, r3, r4, lsr r5 │ │ │ │ - rsbseq r5, sp, ip, lsl #17 │ │ │ │ - rsbseq r1, sp, r8, lsl #2 │ │ │ │ - ldrsheq r3, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r3, r3, r4, lsl r5 │ │ │ │ + rsbseq r5, sp, ip, ror #16 │ │ │ │ + rsbseq r1, sp, r8, ror #1 │ │ │ │ + ldrsbeq r3, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r5, r0, r4, lsl r4 │ │ │ │ andeq r4, r0, ip, ror fp │ │ │ │ - ldrheq r3, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r3, r3, r0, asr #9 │ │ │ │ - rsbseq r5, sp, r8, lsl r8 │ │ │ │ - rsbseq r0, r4, r4, lsl ip │ │ │ │ - rsbseq r1, r3, r0 │ │ │ │ - rsbseq r3, r3, r4, lsr #9 │ │ │ │ - rsbseq r3, r3, r0, asr r4 │ │ │ │ + @ instruction: 0x00733490 │ │ │ │ + rsbseq r3, r3, r0, lsr #9 │ │ │ │ + ldrsheq r5, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsheq r0, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r0, r3, r0, ror #31 │ │ │ │ + rsbseq r3, r3, r4, lsl #9 │ │ │ │ + rsbseq r3, r3, r0, lsr r4 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r3, r3, r4, lsl #8 │ │ │ │ - ldrsheq r3, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r3, r3, ip, ror #7 │ │ │ │ - rsbseq r3, r3, r4, ror #6 │ │ │ │ - rsbseq r0, r4, r4, lsr #21 │ │ │ │ - @ instruction: 0x00740a98 │ │ │ │ - rsbseq r3, r3, r4, asr r3 │ │ │ │ + rsbseq r3, r3, r4, ror #7 │ │ │ │ + ldrsbeq r3, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r3, r3, ip, asr #7 │ │ │ │ + rsbseq r3, r3, r4, asr #6 │ │ │ │ + rsbseq r0, r4, r4, lsl #21 │ │ │ │ + rsbseq r0, r4, r8, ror sl │ │ │ │ + rsbseq r3, r3, r4, lsr r3 │ │ │ │ adceq r1, r0, r8, asr r1 │ │ │ │ - ldrheq r0, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r3, r3, ip, asr #4 │ │ │ │ - ldrsbeq r3, [r3], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x0074099c │ │ │ │ + rsbseq r3, r3, ip, lsr #4 │ │ │ │ + ldrheq r3, [r3], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 002a9b1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -98528,51 +98528,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9d80 │ │ │ │ ldr r1, [pc, #584] @ 2a9da4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9d34 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9d08 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9cfc │ │ │ │ ldr r2, [pc, #536] @ 2a9da8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2a9dac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #520] @ 2a9db0 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #504] @ 2a9db4 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [pc, #488] @ 2a9db8 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r1, [pc, #468] @ 2a9dbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9d60 │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a9d60 │ │ │ │ ldr r9, [pc, #428] @ 2a9dc0 │ │ │ │ @@ -98581,46 +98581,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2a9c44 │ │ │ │ ldr r1, [pc, #412] @ 2a9dcc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a9d70 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2a9dd0 │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2a9dd4 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2a9dd8 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2a9ddc │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2a9de0 │ │ │ │ @@ -98640,69 +98640,69 @@ │ │ │ │ b 2a9b90 │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2a9dec │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9b88 │ │ │ │ b 2a9cfc │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2a9df0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9b7c │ │ │ │ b 2a9d08 │ │ │ │ ldr r1, [pc, #140] @ 2a9df4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 965768 │ │ │ │ + b 965740 │ │ │ │ ldr r1, [pc, #112] @ 2a9df8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 965768 │ │ │ │ + b 965740 │ │ │ │ ldrdeq r0, [r0], ip @ │ │ │ │ - rsbseq r3, r3, r0, asr #3 │ │ │ │ - rsbseq r3, r3, ip, ror #2 │ │ │ │ - rsbseq r3, r3, r8, asr #3 │ │ │ │ - rsbseq r3, r3, ip, asr #3 │ │ │ │ - rsbseq r3, r3, ip, asr #3 │ │ │ │ - andeq r5, r0, r0, ror #7 │ │ │ │ - ldrheq r3, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r3, r3, r0, lsr #3 │ │ │ │ + rsbseq r3, r3, ip, asr #2 │ │ │ │ rsbseq r3, r3, r8, lsr #3 │ │ │ │ - rsbseq r5, sp, r0, asr #7 │ │ │ │ - rsbseq r3, r3, r0, ror #1 │ │ │ │ - rsbseq r3, r3, r4, ror #3 │ │ │ │ - rsbseq r3, r3, r0, ror r1 │ │ │ │ - rsbseq r3, r3, ip, asr r1 │ │ │ │ - rsbseq r3, r3, r4, asr r1 │ │ │ │ + rsbseq r3, r3, ip, lsr #3 │ │ │ │ + rsbseq r3, r3, ip, lsr #3 │ │ │ │ + andeq r5, r0, r0, ror #7 │ │ │ │ + @ instruction: 0x00733198 │ │ │ │ + rsbseq r3, r3, r8, lsl #3 │ │ │ │ + rsbseq r5, sp, r0, lsr #7 │ │ │ │ + rsbseq r3, r3, r0, asr #1 │ │ │ │ + rsbseq r3, r3, r4, asr #3 │ │ │ │ + rsbseq r3, r3, r0, asr r1 │ │ │ │ + rsbseq r3, r3, ip, lsr r1 │ │ │ │ + rsbseq r3, r3, r4, lsr r1 │ │ │ │ addseq r4, r1, r4, lsr #25 │ │ │ │ - addeq r7, r2, r0, asr #19 │ │ │ │ - addeq r7, r2, r8, lsr #19 │ │ │ │ - rsbseq r7, pc, r4, ror #28 │ │ │ │ - rsbseq r3, r3, r4, lsr #32 │ │ │ │ - rsbseq r2, r3, r0, ror #31 │ │ │ │ - rsbseq r3, r3, r8, asr #32 │ │ │ │ - rsbseq r2, r3, r0, lsl #31 │ │ │ │ + addeq r7, r2, r0, lsr #19 │ │ │ │ + addeq r7, r2, r8, lsl #19 │ │ │ │ + rsbseq r7, pc, r4, asr #28 │ │ │ │ + rsbseq r3, r3, r4 │ │ │ │ + rsbseq r2, r3, r0, asr #31 │ │ │ │ + rsbseq r3, r3, r8, lsr #32 │ │ │ │ + rsbseq r2, r3, r0, ror #30 │ │ │ │ │ │ │ │ 002a9dfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2a9f80 │ │ │ │ @@ -98714,32 +98714,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #320] @ 2a9f8c │ │ │ │ ldr r6, [pc, #320] @ 2a9f90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #300] @ 2a9f94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980d50 │ │ │ │ + bl 980d28 │ │ │ │ ldr r1, [pc, #284] @ 2a9f98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980d50 │ │ │ │ + bl 980d28 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2a9f9c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -98749,15 +98749,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9759dc │ │ │ │ + bl 9759b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2a9f2c │ │ │ │ mov r0, r5 │ │ │ │ bl 59ffe0 │ │ │ │ ldr r2, [pc, #176] @ 2a9fa0 │ │ │ │ @@ -98780,15 +98780,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2a9fa4 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9759dc │ │ │ │ + bl 9759b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2a9ee0 │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -98796,19 +98796,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2aa874 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2a9ee0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r8, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, pc, ip, asr #18 │ │ │ │ - rsbseq r8, pc, r4, asr sp @ │ │ │ │ + rsbseq r0, pc, ip, lsr #18 │ │ │ │ + rsbseq r8, pc, r4, lsr sp @ │ │ │ │ adceq r0, r0, ip, asr #25 │ │ │ │ - rsbseq r2, r3, r8, asr #31 │ │ │ │ - rsbseq r1, fp, r4, ror #14 │ │ │ │ + rsbseq r2, r3, r8, lsr #31 │ │ │ │ + rsbseq r1, fp, r4, asr #14 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ adceq r0, r0, ip, lsr #24 │ │ │ │ muleq r0, r4, lr │ │ │ │ │ │ │ │ 002a9fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -98823,41 +98823,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #232] @ 2aa0e0 │ │ │ │ ldr r5, [pc, #232] @ 2aa0e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #212] @ 2aa0e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980d50 │ │ │ │ + bl 980d28 │ │ │ │ ldr ip, [pc, #196] @ 2aa0ec │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9759dc │ │ │ │ + bl 9759b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2aa084 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -98883,18 +98883,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, ip, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, pc, r0, lsr #15 │ │ │ │ - ldrheq r6, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r0, pc, r0, lsl #15 │ │ │ │ + @ instruction: 0x00746798 │ │ │ │ adceq r0, r0, r0, lsr #22 │ │ │ │ - rsbseq r2, r3, ip, lsl lr │ │ │ │ + ldrsheq r2, [r3], #-220 @ 0xffffff24 @ │ │ │ │ muleq r0, r4, lr │ │ │ │ adceq r0, r0, r8, lsl #21 │ │ │ │ │ │ │ │ 002aa0f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -98930,15 +98930,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 997980 │ │ │ │ + b 997958 │ │ │ │ ldr r1, [pc, #80] @ 2aa1ec │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5a3c68 │ │ │ │ ldr ip, [pc, #60] @ 2aa1f0 │ │ │ │ @@ -98947,24 +98947,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 997980 │ │ │ │ - rsbseq r2, r3, ip, asr sp │ │ │ │ - rsbseq r8, pc, r0, ror #20 │ │ │ │ - ldrsbeq r2, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - ldrdeq lr, [r7], ip │ │ │ │ - rsbseq r2, r3, ip, lsr #25 │ │ │ │ + b 997958 │ │ │ │ + rsbseq r2, r3, ip, lsr sp │ │ │ │ + rsbseq r8, pc, r0, asr #20 │ │ │ │ + ldrheq r2, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x0087e6bc │ │ │ │ + rsbseq r2, r3, ip, lsl #25 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - rsbseq r2, r3, r8, asr #25 │ │ │ │ - umulleq lr, r7, r8, r6 │ │ │ │ - rsbseq r2, r3, r8, ror #24 │ │ │ │ + rsbseq r2, r3, r8, lsr #25 │ │ │ │ + addeq lr, r7, r8, ror r6 │ │ │ │ + rsbseq r2, r3, r8, asr #24 │ │ │ │ │ │ │ │ 002aa1fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2aa45c │ │ │ │ @@ -98976,46 +98976,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r6, [pc, #540] @ 2aa468 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2aa46c │ │ │ │ ldr r9, [pc, #524] @ 2aa470 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9807fc │ │ │ │ + bl 9807d4 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bc4 │ │ │ │ + bl 980b9c │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2aa314 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 988064 │ │ │ │ + bl 98803c │ │ │ │ cmp r0, sl │ │ │ │ blt 2aa380 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2aa438 │ │ │ │ bne 2aa380 │ │ │ │ @@ -99045,15 +99045,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 2487d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 987db0 │ │ │ │ + bl 987d88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa2a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a4220 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -99062,20 +99062,20 @@ │ │ │ │ bne 2aa2f0 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2aa474 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 965c70 │ │ │ │ + bl 965c48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 965ccc │ │ │ │ + bl 965ca4 │ │ │ │ ldr r2, [pc, #192] @ 2aa478 │ │ │ │ ldr r3, [pc, #164] @ 2aa460 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -99113,23 +99113,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2aa488 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq r0, r0, r8, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r3, r0, asr #2 │ │ │ │ - rsbseq r2, r3, r4, asr ip │ │ │ │ - rsbseq r0, r3, r8, lsl #1 │ │ │ │ - rsbseq r2, r3, r8, asr #24 │ │ │ │ - rsbseq r2, r3, r0, asr #22 │ │ │ │ + addeq r7, r3, r0, lsr #2 │ │ │ │ + rsbseq r2, r3, r4, lsr ip │ │ │ │ + rsbseq r0, r3, r8, rrx │ │ │ │ + rsbseq r2, r3, r8, lsr #24 │ │ │ │ + rsbseq r2, r3, r0, lsr #22 │ │ │ │ adceq r0, r0, r4, ror #14 │ │ │ │ - addeq lr, r7, r8, lsl r4 │ │ │ │ - rsbseq r2, r3, r8, ror #19 │ │ │ │ - rsbseq r2, r3, r0, ror #20 │ │ │ │ + strdeq lr, [r7], r8 │ │ │ │ + rsbseq r2, r3, r8, asr #19 │ │ │ │ + rsbseq r2, r3, r0, asr #20 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002aa48c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99149,42 +99149,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 249e84 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bcda8 │ │ │ │ + bl 9bcd80 │ │ │ │ ldr r3, [pc, #108] @ 2aa564 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2aa520 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248b94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa4fc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bcca0 │ │ │ │ + bl 9bcc78 │ │ │ │ b 2aa4fc │ │ │ │ adceq r0, r0, r8, ror r6 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ │ │ │ │ 002aa568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -99199,46 +99199,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #276] @ 2aa6cc │ │ │ │ ldr r5, [pc, #276] @ 2aa6d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980d50 │ │ │ │ + bl 980d28 │ │ │ │ ldr r1, [pc, #256] @ 2aa6d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bc4 │ │ │ │ + bl 980b9c │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2aa6d8 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980d50 │ │ │ │ + bl 980d28 │ │ │ │ ldr r3, [pc, #212] @ 2aa6dc │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9759dc │ │ │ │ + bl 9759b4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2aa684 │ │ │ │ mov r0, r6 │ │ │ │ bl 59ffe0 │ │ │ │ ldr r2, [pc, #152] @ 2aa6e0 │ │ │ │ ldr r3, [pc, #120] @ 2aa6c4 │ │ │ │ @@ -99270,19 +99270,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2ab218 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2aa638 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umlaleq r0, r0, r8, r5 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r9, r4, asr #26 │ │ │ │ - rsbseq sl, ip, r0, asr #11 │ │ │ │ + rsbseq pc, r9, r4, lsr #26 │ │ │ │ + rsbseq sl, ip, r0, lsr #11 │ │ │ │ adceq r0, r0, r0, ror #10 │ │ │ │ - strdeq sl, [r2], r4 │ │ │ │ - rsbseq r8, lr, r8, lsr #2 │ │ │ │ + ldrdeq sl, [r2], r4 │ │ │ │ + rsbseq r8, lr, r8, lsl #2 │ │ │ │ andeq r2, r0, r4, asr #16 │ │ │ │ ldrdeq r0, [r0], r4 @ │ │ │ │ │ │ │ │ 002aa6e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99298,49 +99298,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #292] @ 2aa860 │ │ │ │ ldr r5, [pc, #292] @ 2aa864 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2aa868 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9807fc │ │ │ │ + bl 9807d4 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bc4 │ │ │ │ + bl 980b9c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9807fc │ │ │ │ + bl 9807d4 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980bc4 │ │ │ │ + bl 980b9c │ │ │ │ ldr r1, [pc, #188] @ 2aa86c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980d50 │ │ │ │ + bl 980d28 │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -99373,19 +99373,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r0, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, pc, ip, asr r0 @ │ │ │ │ - rsbseq r6, sl, r0, lsl sl │ │ │ │ - strdeq r9, [r3], r4 │ │ │ │ - rsbseq r2, r3, r0, lsr #15 │ │ │ │ - rsbseq r3, sp, r4, lsr pc │ │ │ │ + rsbseq r0, pc, ip, lsr r0 @ │ │ │ │ + ldrsheq r6, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r9, [r3], r4 │ │ │ │ + rsbseq r2, r3, r0, lsl #15 │ │ │ │ + rsbseq r3, sp, r4, lsl pc │ │ │ │ adceq r0, r0, r8, lsl #6 │ │ │ │ │ │ │ │ 002aa874 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99420,15 +99420,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99458,15 +99458,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99478,40 +99478,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2aaa50 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9978d8 │ │ │ │ + bl 9978b0 │ │ │ │ b 2aa8c8 │ │ │ │ ldr r3, [pc, #76] @ 2aaa54 │ │ │ │ ldr r1, [pc, #76] @ 2aaa58 │ │ │ │ ldr r0, [pc, #76] @ 2aaa5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq r0, r0, r8, lsl #5 │ │ │ │ - addeq sp, r7, r0, lsl #31 │ │ │ │ - ldrheq r2, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r2, r3, ip, ror #12 │ │ │ │ + addeq sp, r7, r0, ror #30 │ │ │ │ + @ instruction: 0x00732690 │ │ │ │ + rsbseq r2, r3, ip, asr #12 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - addeq sp, r7, r8, ror #29 │ │ │ │ - rsbseq r2, r3, r8, asr r6 │ │ │ │ - ldrsbeq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r2, r3, r0, lsl #11 │ │ │ │ - umulleq sp, r7, r4, lr │ │ │ │ + addeq sp, r7, r8, asr #29 │ │ │ │ + rsbseq r2, r3, r8, lsr r6 │ │ │ │ + ldrheq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r2, r3, r0, ror #10 │ │ │ │ + addeq sp, r7, r4, ror lr │ │ │ │ + rsbseq r2, r3, r8, lsr #10 │ │ │ │ + addeq sp, r7, ip, asr #28 │ │ │ │ + rsbseq r2, r3, r8, lsr r5 │ │ │ │ rsbseq r2, r3, r8, asr #10 │ │ │ │ - addeq sp, r7, ip, ror #28 │ │ │ │ - rsbseq r2, r3, r8, asr r5 │ │ │ │ - rsbseq r2, r3, r8, ror #10 │ │ │ │ │ │ │ │ 002aaa60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99566,15 +99566,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2aab80 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2aaaf4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aac8c │ │ │ │ @@ -99604,15 +99604,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2aac08 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 98879c │ │ │ │ + bl 988774 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2aac54 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2aab5c │ │ │ │ @@ -99629,59 +99629,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2aace4 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9978d8 │ │ │ │ + bl 9978b0 │ │ │ │ b 2aab80 │ │ │ │ ldr r3, [pc, #140] @ 2aace8 │ │ │ │ ldr ip, [pc, #140] @ 2aacec │ │ │ │ ldr r1, [pc, #140] @ 2aacf0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2aab80 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2aacf4 │ │ │ │ ldr r1, [pc, #96] @ 2aacf8 │ │ │ │ ldr r0, [pc, #96] @ 2aacfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ umlaleq r0, r0, r4, r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, ip, asr r5 │ │ │ │ + rsbseq r2, r3, ip, lsr r5 │ │ │ │ adceq r0, r0, r0, rrx │ │ │ │ - rsbseq r2, r3, r0, lsr r5 │ │ │ │ + rsbseq r2, r3, r0, lsl r5 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - addeq sp, r7, r0, asr #26 │ │ │ │ - rsbseq r2, r3, r0, lsl #10 │ │ │ │ - rsbseq r2, r3, ip, lsr #8 │ │ │ │ + addeq sp, r7, r0, lsr #26 │ │ │ │ + rsbseq r2, r3, r0, ror #9 │ │ │ │ + rsbseq r2, r3, ip, lsl #8 │ │ │ │ umullseq pc, pc, r4, pc @ │ │ │ │ - rsbseq r2, r3, ip, lsr #6 │ │ │ │ - addeq sp, r7, r0, asr #24 │ │ │ │ - ldrsheq r2, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - addeq sp, r7, r4, lsl ip │ │ │ │ - rsbseq r2, r3, r8, lsr #7 │ │ │ │ - rsbseq r2, r3, r0, lsl #6 │ │ │ │ - addeq sp, r7, r0, ror #23 │ │ │ │ - rsbseq r2, r3, ip, asr #5 │ │ │ │ - ldrsbeq r2, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r2, r3, ip, lsl #6 │ │ │ │ + addeq sp, r7, r0, lsr #24 │ │ │ │ + ldrsbeq r2, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + strdeq sp, [r7], r4 │ │ │ │ + rsbseq r2, r3, r8, lsl #7 │ │ │ │ + rsbseq r2, r3, r0, ror #5 │ │ │ │ + addeq sp, r7, r0, asr #23 │ │ │ │ + rsbseq r2, r3, ip, lsr #5 │ │ │ │ + ldrheq r2, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 002aad00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -99706,26 +99706,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r7, r8, lsl fp │ │ │ │ - rsbseq r2, r3, r8, lsl #5 │ │ │ │ - rsbseq r2, r3, r4, lsl #4 │ │ │ │ + strdeq sp, [r7], r8 │ │ │ │ + rsbseq r2, r3, r8, ror #4 │ │ │ │ + rsbseq r2, r3, r4, ror #3 │ │ │ │ │ │ │ │ 002aada8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2aae9c │ │ │ │ @@ -99760,15 +99760,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9978d8 │ │ │ │ + bl 9978b0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99779,25 +99779,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2aae4c │ │ │ │ addseq pc, pc, ip, asr sp @ │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - rsbseq r2, r3, ip, lsr #2 │ │ │ │ - addeq sp, r7, r4, asr #20 │ │ │ │ - ldrsheq r2, [r3], #-12 @ │ │ │ │ - strdeq sp, [r7], ip │ │ │ │ - rsbseq r2, r3, r0, ror #3 │ │ │ │ - rsbseq r2, r3, r4, ror #1 │ │ │ │ + rsbseq r2, r3, ip, lsl #2 │ │ │ │ + addeq sp, r7, r4, lsr #20 │ │ │ │ + ldrsbeq r2, [r3], #-12 @ │ │ │ │ + ldrdeq sp, [r7], ip │ │ │ │ + rsbseq r2, r3, r0, asr #3 │ │ │ │ + rsbseq r2, r3, r4, asr #1 │ │ │ │ │ │ │ │ 002aaec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -99839,29 +99839,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9978d8 │ │ │ │ + bl 9978b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq pc, pc, ip, lsl #24 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ andeq r2, r0, r8, ror #11 │ │ │ │ - addeq sp, r7, ip, lsl r9 │ │ │ │ - rsbseq r2, r3, r8, lsr r1 │ │ │ │ - rsbseq r2, r3, ip, lsl #2 │ │ │ │ + strdeq sp, [r7], ip │ │ │ │ + rsbseq r2, r3, r8, lsl r1 │ │ │ │ + rsbseq r2, r3, ip, ror #1 │ │ │ │ │ │ │ │ 002aafb0 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2aaff0 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -99959,28 +99959,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 997980 │ │ │ │ + b 997958 │ │ │ │ ldr r3, [pc, #172] @ 2ab1f4 │ │ │ │ ldr ip, [pc, #172] @ 2ab1f8 │ │ │ │ ldr r1, [pc, #172] @ 2ab1fc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 997980 │ │ │ │ + b 997958 │ │ │ │ ldr r3, [pc, #132] @ 2ab200 │ │ │ │ ldr ip, [pc, #132] @ 2ab204 │ │ │ │ ldr r1, [pc, #132] @ 2ab208 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -99995,33 +99995,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9978d8 │ │ │ │ - rsbseq pc, r8, r0, ror pc @ │ │ │ │ + b 9978b0 │ │ │ │ + rsbseq pc, r8, r0, asr pc @ │ │ │ │ addseq pc, pc, r0, asr #21 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - rsbseq r2, r3, r4 │ │ │ │ - addeq sp, r7, r4, ror #14 │ │ │ │ - rsbseq pc, lr, r4, ror #12 │ │ │ │ - ldrsheq r1, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r1, r3, r0, asr #28 │ │ │ │ - addeq sp, r7, ip, lsr #14 │ │ │ │ - rsbseq r1, r3, ip, asr pc │ │ │ │ - rsbseq r1, r3, r4, lsl lr │ │ │ │ - strdeq sp, [r7], r8 │ │ │ │ - rsbseq r1, r3, r4, asr pc │ │ │ │ - rsbseq r1, r3, r0, ror #27 │ │ │ │ - ldrheq r1, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - addeq sp, r7, r8, asr #13 │ │ │ │ - rsbseq r1, r3, ip, ror sp │ │ │ │ + rsbseq r1, r3, r4, ror #31 │ │ │ │ + addeq sp, r7, r4, asr #14 │ │ │ │ + rsbseq pc, lr, r4, asr #12 │ │ │ │ + ldrsbeq r1, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r1, r3, r0, lsr #28 │ │ │ │ + addeq sp, r7, ip, lsl #14 │ │ │ │ + rsbseq r1, r3, ip, lsr pc │ │ │ │ + ldrsheq r1, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + ldrdeq sp, [r7], r8 │ │ │ │ + rsbseq r1, r3, r4, lsr pc │ │ │ │ + rsbseq r1, r3, r0, asr #27 │ │ │ │ + @ instruction: 0x00731d94 │ │ │ │ + addeq sp, r7, r8, lsr #13 │ │ │ │ + rsbseq r1, r3, ip, asr sp │ │ │ │ │ │ │ │ 002ab218 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2ab9d8 │ │ │ │ @@ -100056,15 +100056,15 @@ │ │ │ │ beq 2ab718 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 249f98 │ │ │ │ ldr r2, [pc, #1844] @ 2ab9e4 │ │ │ │ ldr r1, [pc, #1844] @ 2ab9e8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98756c │ │ │ │ + bl 987544 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2ab770 │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -100171,15 +100171,15 @@ │ │ │ │ bl 248f24 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 24b270 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a3370 │ │ │ │ + bl 7a3348 │ │ │ │ ldr r2, [pc, #1388] @ 2ab9fc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2ab834 │ │ │ │ @@ -100200,23 +100200,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 249e84 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ae18c │ │ │ │ + bl 7ae164 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ab69c │ │ │ │ ldr r0, [pc, #1216] @ 2ab9ec │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2a8e84 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -100235,39 +100235,39 @@ │ │ │ │ bl 2a8efc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2488f4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2486b4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ae18c │ │ │ │ + bl 7ae164 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2ab548 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ab5d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a8fe8 │ │ │ │ mov r0, fp │ │ │ │ bl 248ae0 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab5e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ab6b4 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2ab42c │ │ │ │ ldr r2, [pc, #1036] @ 2aba10 │ │ │ │ ldr r3, [pc, #980] @ 2ab9dc │ │ │ │ @@ -100310,17 +100310,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2ab758 │ │ │ │ mov r0, fp │ │ │ │ bl 248ae0 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab6b4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98767c │ │ │ │ + bl 987654 │ │ │ │ b 2ab424 │ │ │ │ ldr r2, [pc, #864] @ 2aba28 │ │ │ │ ldr r3, [pc, #784] @ 2ab9dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -100335,15 +100335,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 997980 │ │ │ │ + b 997958 │ │ │ │ ldr r2, [pc, #792] @ 2aba38 │ │ │ │ ldr r3, [pc, #696] @ 2ab9dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100375,15 +100375,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2aba58 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2ab5fc │ │ │ │ ldr r2, [pc, #660] @ 2aba5c │ │ │ │ ldr r3, [pc, #528] @ 2ab9dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -100401,15 +100401,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2aba6c │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ cmp r9, #0 │ │ │ │ beq 2ab6b4 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a8fe8 │ │ │ │ b 2ab6b4 │ │ │ │ ldr r2, [pc, #564] @ 2aba70 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -100429,73 +100429,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2aba7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ab4a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab8dc │ │ │ │ bl 2a8fe8 │ │ │ │ mov r0, fp │ │ │ │ bl 248ae0 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab424 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ b 2ab424 │ │ │ │ mov r0, fp │ │ │ │ bl 248ae0 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2ab8d0 │ │ │ │ b 2ab424 │ │ │ │ ldr r0, [pc, #392] @ 2aba80 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ab4a4 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2aba84 │ │ │ │ ldr r3, [pc, #368] @ 2aba88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2aba8c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ cmp r9, r4 │ │ │ │ bne 2ab828 │ │ │ │ b 2ab6b4 │ │ │ │ ldr r3, [pc, #316] @ 2aba90 │ │ │ │ ldr r2, [pc, #316] @ 2aba94 │ │ │ │ ldr r1, [pc, #316] @ 2aba98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, fp │ │ │ │ bl 2489e4 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2ab828 │ │ │ │ b 2ab6b4 │ │ │ │ ldr r3, [pc, #264] @ 2aba9c │ │ │ │ ldr r2, [pc, #264] @ 2abaa0 │ │ │ │ @@ -100503,75 +100503,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2abaa8 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, fp │ │ │ │ bl 2489e4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 248654 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2ab828 │ │ │ │ b 2ab6b4 │ │ │ │ addseq pc, pc, r4, ror #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009ff8d4 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - @ instruction: 0x00731e90 │ │ │ │ - rsbseq r1, r3, r0, lsr #29 │ │ │ │ + rsbseq r1, r3, r0, ror lr │ │ │ │ + rsbseq r1, r3, r0, lsl #29 │ │ │ │ addseq pc, pc, r8, ror #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrsheq r1, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x0087d3b0 │ │ │ │ - rsbseq pc, r2, r4, lsl #8 │ │ │ │ - rsbseq pc, r2, r8, ror #7 │ │ │ │ + ldrsbeq r1, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + umulleq sp, r7, r0, r3 │ │ │ │ + rsbseq pc, r2, r4, ror #7 │ │ │ │ + rsbseq pc, r2, r8, asr #7 │ │ │ │ addseq pc, pc, r8, lsl r5 @ │ │ │ │ @ instruction: 0x009ff4bc │ │ │ │ - addeq sp, r7, ip, ror #3 │ │ │ │ - rsbseq r1, r3, r4, asr #21 │ │ │ │ - ldrsbeq r1, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + addeq sp, r7, ip, asr #3 │ │ │ │ + rsbseq r1, r3, r4, lsr #21 │ │ │ │ + ldrheq r1, [r3], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ addseq pc, pc, r4, asr r4 @ │ │ │ │ - addeq sp, r7, r8, lsl #3 │ │ │ │ - rsbseq r1, r3, r0, lsr sl │ │ │ │ - rsbseq r1, r3, r0, ror r8 │ │ │ │ + addeq sp, r7, r8, ror #2 │ │ │ │ + rsbseq r1, r3, r0, lsl sl │ │ │ │ + rsbseq r1, r3, r0, asr r8 │ │ │ │ @ instruction: 0x009ff3fc │ │ │ │ - addeq sp, r7, ip, lsr #2 │ │ │ │ - rsbseq r1, r3, r4, lsr sl │ │ │ │ - rsbseq r1, r3, r4, lsl r8 │ │ │ │ + addeq sp, r7, ip, lsl #2 │ │ │ │ + rsbseq r1, r3, r4, lsl sl │ │ │ │ + ldrsheq r1, [r3], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - rsbseq r1, r3, ip, lsl #20 │ │ │ │ - addeq sp, r7, r0, ror #1 │ │ │ │ - rsbseq r1, r3, r8, asr #15 │ │ │ │ + rsbseq r1, r3, ip, ror #19 │ │ │ │ + addeq sp, r7, r0, asr #1 │ │ │ │ + rsbseq r1, r3, r8, lsr #15 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ addseq pc, pc, r4, asr r3 @ │ │ │ │ - rsbseq r1, r3, ip, asr #20 │ │ │ │ - addeq sp, r7, r8, ror r0 │ │ │ │ - rsbseq r1, r3, r0, ror #14 │ │ │ │ + rsbseq r1, r3, ip, lsr #20 │ │ │ │ + addeq sp, r7, r8, asr r0 │ │ │ │ + rsbseq r1, r3, r0, asr #14 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r4, r0, ip, asr #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r3, r4, asr #19 │ │ │ │ - @ instruction: 0x0073199c │ │ │ │ - rsbseq r1, r3, r0, lsr #17 │ │ │ │ - addeq ip, r7, r8, asr pc │ │ │ │ - rsbseq r1, r3, r0, asr #12 │ │ │ │ - addeq ip, r7, ip, lsl pc │ │ │ │ - @ instruction: 0x00731890 │ │ │ │ - rsbseq r1, r3, r0, lsl #12 │ │ │ │ - ldrdeq ip, [r7], ip @ │ │ │ │ - rsbseq r1, r3, ip, ror r8 │ │ │ │ - rsbseq r1, r3, r4, asr #11 │ │ │ │ + rsbseq r1, r3, r4, lsr #19 │ │ │ │ + rsbseq r1, r3, ip, ror r9 │ │ │ │ + rsbseq r1, r3, r0, lsl #17 │ │ │ │ + addeq ip, r7, r8, lsr pc │ │ │ │ + rsbseq r1, r3, r0, lsr #12 │ │ │ │ + strdeq ip, [r7], ip @ │ │ │ │ + rsbseq r1, r3, r0, ror r8 │ │ │ │ + rsbseq r1, r3, r0, ror #11 │ │ │ │ + @ instruction: 0x0087cebc │ │ │ │ + rsbseq r1, r3, ip, asr r8 │ │ │ │ + rsbseq r1, r3, r4, lsr #11 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2abba4 │ │ │ │ mov r7, r2 │ │ │ │ @@ -100582,24 +100582,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74da24 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #176] @ 2abbb0 │ │ │ │ ldr r1, [pc, #176] @ 2abbb4 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2abb30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2abaac │ │ │ │ mov r0, r6 │ │ │ │ @@ -100627,20 +100627,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umulleq ip, r7, r0, lr │ │ │ │ - rsbseq fp, r2, ip, asr #23 │ │ │ │ - @ instruction: 0x007c9098 │ │ │ │ - ldrheq r1, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq lr, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x00731790 │ │ │ │ + addeq ip, r7, r0, ror lr │ │ │ │ + rsbseq fp, r2, ip, lsr #23 │ │ │ │ + rsbseq r9, ip, r8, ror r0 │ │ │ │ + @ instruction: 0x0073179c │ │ │ │ + ldrheq lr, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r1, r3, r0, ror r7 │ │ │ │ │ │ │ │ 002abbbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2abcec │ │ │ │ @@ -100653,25 +100653,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2abcf8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 758dd4 │ │ │ │ + bl 758dac │ │ │ │ ldr r2, [pc, #236] @ 2abcfc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #212] @ 2abd00 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2abc80 │ │ │ │ ldr r1, [pc, #196] @ 2abd04 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 249650 │ │ │ │ @@ -100692,15 +100692,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2abd0c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100709,37 +100709,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2abd14 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2abca4 │ │ │ │ addseq lr, pc, r4, asr #30 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - @ instruction: 0x007c8f94 │ │ │ │ - addeq ip, r7, r8, asr sp │ │ │ │ - @ instruction: 0x0072ba94 │ │ │ │ - ldrheq r1, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - ldrsheq r1, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r1, r3, r4, ror r6 │ │ │ │ - rsbseq r1, r3, r4, ror #12 │ │ │ │ - rsbseq r1, r3, ip, ror r6 │ │ │ │ - rsbseq r1, r3, r0, lsr #12 │ │ │ │ + rsbseq r8, ip, r4, ror pc │ │ │ │ + addeq ip, r7, r8, lsr sp │ │ │ │ + rsbseq fp, r2, r4, ror sl │ │ │ │ + @ instruction: 0x0073169c │ │ │ │ + ldrsbeq r1, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r1, r3, r4, asr r6 │ │ │ │ + rsbseq r1, r3, r4, asr #12 │ │ │ │ + rsbseq r1, r3, ip, asr r6 │ │ │ │ + rsbseq r1, r3, r0, lsl #12 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2abd2c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addseq r2, r1, r8, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 2abd40 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addseq r2, r1, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2abee8 │ │ │ │ @@ -100840,60 +100840,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009fedb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq ip, [r7], r8 │ │ │ │ + @ instruction: 0x0087ccb8 │ │ │ │ adceq r0, sp, r8, asr #6 │ │ │ │ addseq lr, pc, r4, ror #25 │ │ │ │ - addeq ip, r7, r4, lsr ip │ │ │ │ - addeq ip, r7, r4, lsr #26 │ │ │ │ - ldrdeq ip, [r7], r8 │ │ │ │ - rsbseq r1, r3, r0, asr #9 │ │ │ │ - rsbseq r1, r3, ip, asr #9 │ │ │ │ + addeq ip, r7, r4, lsl ip │ │ │ │ + addeq ip, r7, r4, lsl #26 │ │ │ │ + @ instruction: 0x0087cbb8 │ │ │ │ + rsbseq r1, r3, r0, lsr #9 │ │ │ │ + rsbseq r1, r3, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2ac018 │ │ │ │ ldr r3, [pc, #240] @ 2ac01c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8b7600 │ │ │ │ + bl 8b75d8 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9971b0 │ │ │ │ + bl 997188 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2abfd0 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 996f88 │ │ │ │ + bl 996f60 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8b7670 │ │ │ │ + bl 8b7648 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8b7600 │ │ │ │ + bl 8b75d8 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -100931,89 +100931,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 2487d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b8468 │ │ │ │ + bl 8b8440 │ │ │ │ ldr r1, [pc, #212] @ 2ac13c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b814 │ │ │ │ + bl 99b7ec │ │ │ │ ldr r1, [pc, #192] @ 2ac140 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99b814 │ │ │ │ + bl 99b7ec │ │ │ │ ldr r1, [pc, #148] @ 2ac144 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99b814 │ │ │ │ + bl 99b7ec │ │ │ │ ldr r1, [pc, #104] @ 2ac148 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99b814 │ │ │ │ + bl 99b7ec │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007b5998 │ │ │ │ - rsbseq r4, r4, r0, ror #3 │ │ │ │ - addeq r0, r2, r4, lsl #16 │ │ │ │ - addeq r9, r1, r8, asr #16 │ │ │ │ + rsbseq r5, fp, r8, ror r9 │ │ │ │ + rsbseq r4, r4, r0, asr #3 │ │ │ │ + addeq r0, r2, r4, ror #15 │ │ │ │ + addeq r9, r1, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2ac1e4 │ │ │ │ ldr r2, [pc, #128] @ 2ac1e8 │ │ │ │ ldr r1, [pc, #128] @ 2ac1ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #96] @ 2ac1f0 │ │ │ │ ldr ip, [pc, #96] @ 2ac1f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2ac1f8 │ │ │ │ ldr r2, [pc, #92] @ 2ac1fc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -101029,17 +101029,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq ip, r7, r4, asr #18 │ │ │ │ - rsbseq r1, r3, r8, lsr r2 │ │ │ │ - rsbseq r3, sp, r0, ror #21 │ │ │ │ + addeq ip, r7, r4, lsr #18 │ │ │ │ + rsbseq r1, r3, r8, lsl r2 │ │ │ │ + rsbseq r3, sp, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -101064,15 +101064,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2ac2a0 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -101094,28 +101094,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2ac320 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq ip, r7, r0, ror #15 │ │ │ │ - ldrheq r1, [r3], #-12 @ │ │ │ │ - rsbseq r1, r3, ip, ror #1 │ │ │ │ + addeq ip, r7, r0, asr #15 │ │ │ │ + @ instruction: 0x0073109c │ │ │ │ + rsbseq r1, r3, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2ac370 │ │ │ │ ldr r2, [pc, #52] @ 2ac374 │ │ │ │ @@ -101123,22 +101123,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2ac37c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2abf10 │ │ │ │ - addeq ip, r7, ip, ror #14 │ │ │ │ - rsbseq r1, r3, r8, asr #32 │ │ │ │ - rsbseq r1, r3, r8, ror r0 │ │ │ │ + addeq ip, r7, ip, asr #14 │ │ │ │ + rsbseq r1, r3, r8, lsr #32 │ │ │ │ + rsbseq r1, r3, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2ac3f4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -101152,23 +101152,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #28] @ 2ac3f8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ @ instruction: 0x00acfdb0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2ac4c4 │ │ │ │ @@ -101178,53 +101178,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #140] @ 2ac4d0 │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 996c0c │ │ │ │ + bl 996be4 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #84] @ 2ac4d4 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umulleq ip, r7, r8, r6 │ │ │ │ - rsbseq sp, r2, r8, lsl #18 │ │ │ │ - rsbseq sp, r2, r4, asr ip │ │ │ │ - ldrsheq sp, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + addeq ip, r7, r8, ror r6 │ │ │ │ + rsbseq sp, r2, r8, ror #17 │ │ │ │ + rsbseq sp, r2, r4, lsr ip │ │ │ │ + ldrsbeq sp, [r2], #-140 @ 0xffffff74 @ │ │ │ │ addseq r2, r1, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2ac58c │ │ │ │ mov r6, r1 │ │ │ │ @@ -101235,15 +101235,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 2a14b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac56c │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -101263,17 +101263,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0087c5bc │ │ │ │ - rsbseq sp, r2, r4, lsr r8 │ │ │ │ - rsbseq sp, r2, r0, lsr #16 │ │ │ │ + umulleq ip, r7, ip, r5 │ │ │ │ + rsbseq sp, r2, r4, lsl r8 │ │ │ │ + rsbseq sp, r2, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2ac7c0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -101281,15 +101281,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2ac7c4 │ │ │ │ ldr r1, [pc, #512] @ 2ac7c8 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2ac7a4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 248f24 │ │ │ │ @@ -101404,19 +101404,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2ac7cc │ │ │ │ ldr r0, [pc, #32] @ 2ac7d0 │ │ │ │ ldr r2, [pc, #32] @ 2ac7d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - strdeq ip, [r7], ip @ │ │ │ │ - rsbseq sp, r2, r0, ror #14 │ │ │ │ - rsbseq sp, r2, r4, ror r7 │ │ │ │ - rsbseq r0, r3, r8, ror #23 │ │ │ │ - rsbseq r0, r3, r4, lsr #24 │ │ │ │ + ldrdeq ip, [r7], ip @ │ │ │ │ + rsbseq sp, r2, r0, asr #14 │ │ │ │ + rsbseq sp, r2, r4, asr r7 │ │ │ │ + rsbseq r0, r3, r8, asr #23 │ │ │ │ + rsbseq r0, r3, r4, lsl #24 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -101437,15 +101437,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2ac8d8 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -101462,15 +101462,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2abd44 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -101482,29 +101482,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq ip, r7, r8, lsr #4 │ │ │ │ - @ instruction: 0x0072d494 │ │ │ │ - rsbseq sp, r2, r8, lsr #9 │ │ │ │ + addeq ip, r7, r8, lsl #4 │ │ │ │ + rsbseq sp, r2, r4, ror r4 │ │ │ │ + rsbseq sp, r2, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -101539,15 +101539,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2accfc │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2acd00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2acd04 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2acbcc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -101565,37 +101565,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2acbf4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2acb88 │ │ │ │ ldr r0, [pc, #712] @ 2acd0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr r3, [pc, #704] @ 2acd10 │ │ │ │ ldr r2, [pc, #704] @ 2acd14 │ │ │ │ ldr r1, [pc, #704] @ 2acd18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2acd1c │ │ │ │ ldr r2, [pc, #672] @ 2acd20 │ │ │ │ ldr r1, [pc, #672] @ 2acd24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 29f394 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -101618,15 +101618,15 @@ │ │ │ │ bl 24884c │ │ │ │ mov r4, r0 │ │ │ │ bl 249e84 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b7468 │ │ │ │ + bl 8b7440 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2acd2c │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2accf0 │ │ │ │ @@ -101650,24 +101650,24 @@ │ │ │ │ bne 2acbe8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2acc4c │ │ │ │ ldr r4, [pc, #416] @ 2acd30 │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr r3, [pc, #400] @ 2acd34 │ │ │ │ ldr r2, [pc, #400] @ 2acd38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2aca74 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -101693,15 +101693,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2acca8 │ │ │ │ ldr r0, [pc, #268] @ 2acd48 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2aca34 │ │ │ │ ldr r3, [pc, #232] @ 2acd3c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2acb88 │ │ │ │ ldr r3, [pc, #216] @ 2acd40 │ │ │ │ @@ -101714,61 +101714,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2acca0 │ │ │ │ ldr r0, [pc, #188] @ 2acd4c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2acb88 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2acd50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2aca34 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, pc, r4, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq ip, [r7], r4 │ │ │ │ - ldrsheq r0, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r0, r3, ip, asr #19 │ │ │ │ + ldrdeq ip, [r7], r4 │ │ │ │ + ldrsbeq r0, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r0, r3, ip, lsr #19 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ addseq lr, pc, r0, lsr r1 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq sp, r2, r0, asr #14 │ │ │ │ - addeq ip, r7, r8, asr r0 │ │ │ │ - rsbseq sp, r2, r8, asr #5 │ │ │ │ - rsbseq sp, r2, r0, lsr #12 │ │ │ │ - addeq ip, r7, ip, lsr #32 │ │ │ │ - rsbseq sp, r2, r0, lsr #5 │ │ │ │ - ldrheq sp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r0, r3, r4, asr #18 │ │ │ │ + rsbseq sp, r2, r0, lsr #14 │ │ │ │ + addeq ip, r7, r8, lsr r0 │ │ │ │ + rsbseq sp, r2, r8, lsr #5 │ │ │ │ + rsbseq sp, r2, r0, lsl #12 │ │ │ │ + addeq ip, r7, ip │ │ │ │ + rsbseq sp, r2, r0, lsl #5 │ │ │ │ + @ instruction: 0x0072d294 │ │ │ │ + rsbseq r0, r3, r4, lsr #18 │ │ │ │ addseq sp, pc, r4, ror #31 │ │ │ │ - ldrsheq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - addeq fp, r7, r8, lsl #30 │ │ │ │ - rsbseq sp, r2, r4, ror r1 │ │ │ │ + ldrsbeq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + addeq fp, r7, r8, ror #29 │ │ │ │ + rsbseq sp, r2, r4, asr r1 │ │ │ │ andeq r3, r0, r0, ror #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r3, r4, ror #15 │ │ │ │ - rsbseq r0, r3, ip, lsl #15 │ │ │ │ - rsbseq r0, r3, r0, lsr #14 │ │ │ │ + rsbseq r0, r3, r4, asr #15 │ │ │ │ + rsbseq r0, r3, ip, ror #14 │ │ │ │ + rsbseq r0, r3, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2acf28 │ │ │ │ ldr r2, [pc, #444] @ 2acf2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101776,15 +101776,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2acf30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2ace9c │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -101828,15 +101828,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2a07a4 │ │ │ │ @@ -101864,37 +101864,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2a06fc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r7, r0, asr #26 │ │ │ │ - rsbseq ip, r2, r8, lsr #31 │ │ │ │ - ldrsheq sp, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - addeq fp, r7, r8, ror #24 │ │ │ │ - ldrsbeq ip, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsheq ip, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - ldrdeq fp, [r7], r8 │ │ │ │ - rsbseq ip, r2, r4, asr #28 │ │ │ │ - rsbseq ip, r2, r8, asr lr │ │ │ │ + addeq fp, r7, r0, lsr #26 │ │ │ │ + rsbseq ip, r2, r8, lsl #31 │ │ │ │ + ldrsbeq sp, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq fp, r7, r8, asr #24 │ │ │ │ + ldrheq ip, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsbeq ip, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x0087bbb8 │ │ │ │ + rsbseq ip, r2, r4, lsr #28 │ │ │ │ + rsbseq ip, r2, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2ad110 │ │ │ │ ldr r2, [pc, #424] @ 2ad114 │ │ │ │ @@ -101912,15 +101912,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2ad078 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -101941,15 +101941,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2abd44 │ │ │ │ ldr r2, [pc, #228] @ 2ad128 │ │ │ │ ldr r3, [pc, #204] @ 2ad114 │ │ │ │ @@ -101991,34 +101991,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2ad13c │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2abd44 │ │ │ │ b 2ad03c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009fdbb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, ip, ip, asr r1 @ │ │ │ │ - addeq fp, r7, r8, lsr #21 │ │ │ │ - rsbseq ip, r2, ip, lsl sp │ │ │ │ - rsbseq ip, r2, r0, lsr sp │ │ │ │ + addeq fp, r7, r8, lsl #21 │ │ │ │ + ldrsheq ip, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq ip, r2, r0, lsl sp │ │ │ │ @ instruction: 0x009fdad8 │ │ │ │ umullseq sp, pc, ip, sl @ │ │ │ │ - addeq fp, r7, r8, ror #19 │ │ │ │ - rsbseq ip, r2, ip, asr #24 │ │ │ │ - rsbseq ip, r2, r0, ror #24 │ │ │ │ + addeq fp, r7, r8, asr #19 │ │ │ │ + rsbseq ip, r2, ip, lsr #24 │ │ │ │ + rsbseq ip, r2, r0, asr #24 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2ad3f0 │ │ │ │ ldr r2, [pc, #664] @ 2ad3f4 │ │ │ │ @@ -102036,15 +102036,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 2a2284 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2ad3d4 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -102056,15 +102056,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 248f24 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24b270 │ │ │ │ @@ -102111,15 +102111,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2abd44 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -102144,15 +102144,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 248f24 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24b270 │ │ │ │ mov r2, #0 │ │ │ │ @@ -102184,28 +102184,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2ad420 │ │ │ │ ldr r0, [pc, #68] @ 2ad424 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq fp, r7, r0, asr r9 │ │ │ │ + addeq fp, r7, r0, lsr r9 │ │ │ │ @ instruction: 0x009fd9b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r2, ip, lsr #23 │ │ │ │ - rsbseq ip, r2, r0, asr #23 │ │ │ │ - addeq fp, r7, ip, lsr r8 │ │ │ │ - rsbseq ip, r2, r8, lsr #21 │ │ │ │ - @ instruction: 0x0072ca94 │ │ │ │ - addeq fp, r7, r8, ror r7 │ │ │ │ - rsbseq ip, r2, ip, ror #19 │ │ │ │ - rsbseq ip, r2, r0, lsl #20 │ │ │ │ + rsbseq ip, r2, ip, lsl #23 │ │ │ │ + rsbseq ip, r2, r0, lsr #23 │ │ │ │ + addeq fp, r7, ip, lsl r8 │ │ │ │ + rsbseq ip, r2, r8, lsl #21 │ │ │ │ + rsbseq ip, r2, r4, ror sl │ │ │ │ + addeq fp, r7, r8, asr r7 │ │ │ │ + rsbseq ip, r2, ip, asr #19 │ │ │ │ + rsbseq ip, r2, r0, ror #19 │ │ │ │ addseq sp, pc, ip, lsl #15 │ │ │ │ - ldrheq pc, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq pc, r2, r8, asr #31 │ │ │ │ + @ instruction: 0x0072ff9c │ │ │ │ + rsbseq pc, r2, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2ad4c0 │ │ │ │ ldr r7, [pc, #128] @ 2ad4c4 │ │ │ │ ldr r6, [pc, #128] @ 2ad4c8 │ │ │ │ @@ -102214,40 +102214,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #88] @ 2ad4cc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad494 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ad140 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 2ac598 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ad140 │ │ │ │ - addeq fp, r7, r8, ror #12 │ │ │ │ - ldrsbeq ip, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq ip, r2, r4, lsr ip │ │ │ │ - rsbseq ip, r2, r0, lsl sp │ │ │ │ + addeq fp, r7, r8, asr #12 │ │ │ │ + ldrheq ip, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq ip, r2, r4, lsl ip │ │ │ │ + ldrsheq ip, [r2], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2ad790 │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2ad794 │ │ │ │ @@ -102275,15 +102275,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2ad5b4 │ │ │ │ @@ -102342,15 +102342,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2a2284 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad774 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -102372,15 +102372,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 249794 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -102419,19 +102419,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq sp, pc, ip, lsr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, pc, r4, asr r5 @ │ │ │ │ - addeq fp, r7, r4, lsl #9 │ │ │ │ - ldrsheq ip, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq ip, r2, r4, lsl #14 │ │ │ │ - rsbseq pc, r2, ip, lsl ip @ │ │ │ │ - rsbseq pc, r2, r8, lsr #24 │ │ │ │ + addeq fp, r7, r4, ror #8 │ │ │ │ + ldrsbeq ip, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq ip, r2, r4, ror #13 │ │ │ │ + ldrsheq pc, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq pc, r2, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2ae5e4 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102450,15 +102450,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2ae5f8 │ │ │ │ ldr r3, [pc, #3560] @ 2ae5fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -102585,15 +102585,15 @@ │ │ │ │ bge 2adbc8 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -102678,15 +102678,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2a1998 │ │ │ │ b 2ad8d8 │ │ │ │ @@ -102720,22 +102720,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2ae634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ad8a8 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -102985,15 +102985,15 @@ │ │ │ │ bl 24884c │ │ │ │ mov r9, r0 │ │ │ │ bl 249e84 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 8b7670 │ │ │ │ + bl 8b7648 │ │ │ │ b 2ad8ac │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2addbc │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -103131,45 +103131,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2ae644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ad9e0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2ae648 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 8b7670 │ │ │ │ + bl 8b7648 │ │ │ │ b 2ad8a8 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -103287,15 +103287,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -103325,50 +103325,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2ade18 │ │ │ │ ldr r0, [pc, #148] @ 2ae64c │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ad9e0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2ae650 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ad8a8 │ │ │ │ - addeq fp, r7, r4, ror #5 │ │ │ │ + addeq fp, r7, r4, asr #5 │ │ │ │ addseq sp, pc, r4, lsr r3 @ │ │ │ │ addseq sp, pc, r0, lsr r3 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq pc, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq pc, r2, r8, lsl #23 │ │ │ │ + @ instruction: 0x0072fb98 │ │ │ │ + rsbseq pc, r2, r8, ror #22 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - addeq fp, r7, lr, lsr r1 │ │ │ │ - addeq fp, r7, r4, lsr #2 │ │ │ │ - addeq fp, r7, r0, asr r1 │ │ │ │ + addeq fp, r7, lr, lsl r1 │ │ │ │ + addeq fp, r7, r4, lsl #2 │ │ │ │ + addeq fp, r7, r0, lsr r1 │ │ │ │ addseq sp, pc, ip, lsr r2 @ │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq sl, r7, sl, ror #31 │ │ │ │ - addeq sl, r7, r0, lsr #30 │ │ │ │ - @ instruction: 0x0072c190 │ │ │ │ - rsbseq ip, r2, r4, lsr #3 │ │ │ │ + addeq sl, r7, sl, asr #31 │ │ │ │ + addeq sl, r7, r0, lsl #30 │ │ │ │ + rsbseq ip, r2, r0, ror r1 │ │ │ │ + rsbseq ip, r2, r4, lsl #3 │ │ │ │ andeq r1, r0, r4, ror fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq pc, r2, r0, lsl #17 │ │ │ │ - @ instruction: 0x0087acb6 │ │ │ │ - rsbseq pc, r2, r8, lsl #9 │ │ │ │ + rsbseq pc, r2, r0, ror #16 │ │ │ │ + umulleq sl, r7, r6, ip │ │ │ │ + rsbseq pc, r2, r8, ror #8 │ │ │ │ muleq r0, r8, r9 │ │ │ │ - rsbseq pc, r2, ip, asr r1 @ │ │ │ │ - ldrsbeq pc, [r2], #-16 @ │ │ │ │ - ldrsbeq lr, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq lr, r2, r8, asr pc │ │ │ │ + rsbseq pc, r2, ip, lsr r1 @ │ │ │ │ + ldrheq pc, [r2], #-16 @ │ │ │ │ + ldrheq lr, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq lr, r2, r8, lsr pc │ │ │ │ │ │ │ │ 002ae654 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -103412,21 +103412,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ae900 │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99719c │ │ │ │ + bl 997174 │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996cf4 │ │ │ │ + bl 996ccc │ │ │ │ mov r0, r4 │ │ │ │ bl 2abf10 │ │ │ │ b 2ae770 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -103539,36 +103539,36 @@ │ │ │ │ beq 2ae914 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8b7468 │ │ │ │ + bl 8b7440 │ │ │ │ b 2ae708 │ │ │ │ ldr r1, [pc, #68] @ 2ae960 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b7468 │ │ │ │ + bl 8b7440 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2ae700 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, pc, ip, r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r7, sl, lsl #8 │ │ │ │ + addeq sl, r7, sl, ror #7 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ addseq ip, pc, r4, lsr #7 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - addeq r6, r0, r8, lsr sp │ │ │ │ + addeq r6, r0, r8, lsl sp │ │ │ │ │ │ │ │ 002ae964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2ae9d8 │ │ │ │ @@ -103583,23 +103583,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #28] @ 2ae9dc │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ adceq sp, ip, ip, asr #15 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002ae9e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -103611,43 +103611,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a0854 │ │ │ │ - strheq sl, [r7], r0 │ │ │ │ - rsbseq fp, r2, r0, lsr #6 │ │ │ │ - rsbseq fp, r2, r4, lsr r3 │ │ │ │ + umulleq sl, r7, r0, r0 │ │ │ │ + rsbseq fp, r2, r0, lsl #6 │ │ │ │ + rsbseq fp, r2, r4, lsl r3 │ │ │ │ │ │ │ │ 002aea40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2aea84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 754ae0 │ │ │ │ + bl 754ab8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2aea88 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 753f0c │ │ │ │ - rsbseq lr, r2, r8, ror r9 │ │ │ │ + b 753ee4 │ │ │ │ + rsbseq lr, r2, r8, asr r9 │ │ │ │ addseq pc, r0, r4, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2aeae8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -103655,26 +103655,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2aeaf0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq lr, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - addeq fp, r7, r8, lsl r1 │ │ │ │ - ldrheq lr, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + ldrheq lr, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + strdeq fp, [r7], r8 │ │ │ │ + @ instruction: 0x0072ea94 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -103682,17 +103682,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2aeb38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ bl 24aa60 │ │ │ │ - rsbseq lr, r2, r0, ror sl │ │ │ │ + rsbseq lr, r2, r0, asr sl │ │ │ │ │ │ │ │ 002aeb3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2aeb88 │ │ │ │ @@ -103709,15 +103709,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adceq sl, r0, ip, asr fp │ │ │ │ ldr r0, [pc, #4] @ 2aeb98 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ @ instruction: 0x0090fed4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -103783,15 +103783,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2aecc0 │ │ │ │ bl 2a7348 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2aec04 │ │ │ │ - addeq sl, r7, r4, asr #31 │ │ │ │ + addeq sl, r7, r4, lsr #31 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -103799,55 +103799,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 2487d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b8468 │ │ │ │ + bl 8b8440 │ │ │ │ ldr r1, [pc, #84] @ 2aed5c │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 99b804 │ │ │ │ + bl 99b7dc │ │ │ │ ldr r1, [pc, #60] @ 2aed60 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 99b804 │ │ │ │ + bl 99b7dc │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r2, r0, ror #25 │ │ │ │ - ldrheq lr, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq lr, r2, r0, asr #25 │ │ │ │ + @ instruction: 0x0072ed94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2aedfc │ │ │ │ ldr r2, [pc, #128] @ 2aee00 │ │ │ │ ldr r1, [pc, #128] @ 2aee04 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #96] @ 2aee08 │ │ │ │ ldr ip, [pc, #96] @ 2aee0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2aee10 │ │ │ │ ldr r2, [pc, #92] @ 2aee14 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -103863,17 +103863,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r7, r0, lsl #29 │ │ │ │ - rsbseq lr, r2, r0, lsr #12 │ │ │ │ - rsbseq r0, sp, r8, asr #29 │ │ │ │ + addeq sl, r7, r0, ror #28 │ │ │ │ + rsbseq lr, r2, r0, lsl #12 │ │ │ │ + rsbseq r0, sp, r8, lsr #29 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -103887,53 +103887,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2aeeac │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ - bl 8b7600 │ │ │ │ + bl 75458c │ │ │ │ + bl 8b75d8 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2aeecc │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8b7670 │ │ │ │ + bl 8b7648 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5f7c │ │ │ │ + bl 9b5f54 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5d64 │ │ │ │ + bl 9b5d3c │ │ │ │ ldr r4, [pc, #56] @ 2aeef4 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aee50 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sl, r7, ip, asr #27 │ │ │ │ - rsbseq lr, r2, r0, ror r5 │ │ │ │ - rsbseq r0, sp, r0, lsr #27 │ │ │ │ + addeq sl, r7, ip, lsr #27 │ │ │ │ + rsbseq lr, r2, r0, asr r5 │ │ │ │ + rsbseq r0, sp, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -103994,23 +103994,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9b5f2c │ │ │ │ + bl 9b5f04 │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 9b5f2c │ │ │ │ + bl 9b5f04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2aefec │ │ │ │ mov r0, r9 │ │ │ │ bl 2aee1c │ │ │ │ ldr r2, [pc, #268] @ 2af158 │ │ │ │ @@ -104031,15 +104031,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2af15c │ │ │ │ add r4, pc, r4 │ │ │ │ b 2aefa4 │ │ │ │ ldr r0, [pc, #196] @ 2af160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 2af044 │ │ │ │ ldr r4, [pc, #184] @ 2af164 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2aefa4 │ │ │ │ ldr r3, [pc, #176] @ 2af168 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -104058,43 +104058,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2af174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2aefb8 │ │ │ │ ldr r0, [pc, #68] @ 2af178 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2aefb8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009fbbf0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, pc, r8, lsr #23 │ │ │ │ @ instruction: 0x0090fad4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009fbad0 │ │ │ │ - rsbseq lr, r2, ip, lsr #10 │ │ │ │ - rsbseq lr, r2, r0, ror #10 │ │ │ │ - rsbseq lr, r2, r0, lsl r5 │ │ │ │ + rsbseq lr, r2, ip, lsl #10 │ │ │ │ + rsbseq lr, r2, r0, asr #10 │ │ │ │ + ldrsheq lr, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r4, r0, r0, lsl ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0072e49c │ │ │ │ - rsbseq lr, r2, ip, lsr #9 │ │ │ │ + rsbseq lr, r2, ip, ror r4 │ │ │ │ + rsbseq lr, r2, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -104584,22 +104584,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2b010c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2af7d8 │ │ │ │ ldr r2, [pc, #1940] @ 2b0110 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -104626,22 +104626,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2b0114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -104816,25 +104816,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2afb58 │ │ │ │ b 2afb54 │ │ │ │ ldr r0, [pc, #1132] @ 2b0148 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2af7d8 │ │ │ │ ldr r0, [pc, #1100] @ 2b014c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2afa08 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2afd64 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2afbc4 │ │ │ │ mov r0, r9 │ │ │ │ bl 29dac8 │ │ │ │ @@ -104876,22 +104876,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2b015c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2afc24 │ │ │ │ ldr r2, [pc, #852] @ 2b0154 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2afc24 │ │ │ │ @@ -104920,23 +104920,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2b0164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2afb64 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 29de24 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -104957,15 +104957,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2afd58 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2b016c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2afc24 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2affc8 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2afd30 │ │ │ │ @@ -104988,41 +104988,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2b0174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2afd30 │ │ │ │ bl 29dac8 │ │ │ │ b 2afd30 │ │ │ │ ldr fp, [pc, #424] @ 2b0178 │ │ │ │ add fp, pc, fp │ │ │ │ b 2aff28 │ │ │ │ ldr r0, [pc, #416] @ 2b017c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2afb64 │ │ │ │ ldr r0, [pc, #400] @ 2b0180 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2afd30 │ │ │ │ ldr r3, [pc, #380] @ 2b0184 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2afec8 │ │ │ │ ldr r3, [pc, #232] @ 2b0104 │ │ │ │ @@ -105038,21 +105038,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2b0188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2afec8 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2b018c │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2b00cc │ │ │ │ @@ -105064,67 +105064,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2aff04 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 29ded8 │ │ │ │ ldr r0, [pc, #208] @ 2b0190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2afec8 │ │ │ │ addseq fp, pc, ip, lsl r5 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, pc, r8, lsl #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009fb4d4 │ │ │ │ addseq pc, r0, r0, ror #7 │ │ │ │ - ldrdeq sl, [r7], r0 │ │ │ │ + @ instruction: 0x0087a4b0 │ │ │ │ @ instruction: 0x0090f2dc │ │ │ │ - rsbseq sp, r2, r4, lsl lr │ │ │ │ + ldrsheq sp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - rsbseq sp, r2, r4, lsl lr │ │ │ │ + ldrsheq sp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ addseq fp, pc, r4, lsl #5 │ │ │ │ - rsbseq sp, r2, r8, ror #25 │ │ │ │ + rsbseq sp, r2, r8, asr #25 │ │ │ │ andeq r4, r0, ip, asr #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sp, r2, r4, lsl sp │ │ │ │ + ldrsheq sp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ andeq r4, r0, r0, asr sl │ │ │ │ - rsbseq sp, r2, r8, lsl ip │ │ │ │ - addeq sl, r7, r8, asr #3 │ │ │ │ - rsbseq sp, r2, r0, asr #22 │ │ │ │ + ldrsheq sp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + addeq sl, r7, r8, lsr #3 │ │ │ │ + rsbseq sp, r2, r0, lsr #22 │ │ │ │ umullseq fp, pc, r0, r0 @ │ │ │ │ addseq fp, pc, r4 │ │ │ │ - rsbseq sp, r2, r8, lsl #31 │ │ │ │ + rsbseq sp, r2, r8, ror #30 │ │ │ │ addseq lr, r0, ip, lsl #29 │ │ │ │ - ldrsbeq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r9, r7, r0, ror pc │ │ │ │ - @ instruction: 0x0072db90 │ │ │ │ + ldrheq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r9, r7, r0, asr pc │ │ │ │ + rsbseq sp, r2, r0, ror fp │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ @ instruction: 0x0090edb0 │ │ │ │ - ldrsheq sp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - ldrheq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq sp, r2, r4, asr #18 │ │ │ │ + ldrsbeq sp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x0072d998 │ │ │ │ + rsbseq sp, r2, r4, lsr #18 │ │ │ │ addseq sl, pc, r4, ror #27 │ │ │ │ andeq r2, r0, ip, lsr #4 │ │ │ │ - rsbseq sp, r2, ip, lsl r8 │ │ │ │ - rsbseq sp, r2, ip, lsr #19 │ │ │ │ + ldrsheq sp, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sp, r2, ip, lsl #19 │ │ │ │ andeq r1, r0, r0, lsl r8 │ │ │ │ - rsbseq sp, r2, ip, lsl r8 │ │ │ │ + ldrsheq sp, [r2], #-124 @ 0xffffff84 @ │ │ │ │ addseq sl, pc, r8, lsr ip @ │ │ │ │ - ldrheq sp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x0072d890 │ │ │ │ andeq r4, r0, r8, lsr #15 │ │ │ │ - rsbseq sp, r2, r4, ror #14 │ │ │ │ - rsbseq sp, r2, ip, ror #11 │ │ │ │ - rsbseq sp, r2, r4, lsl r7 │ │ │ │ - rsbseq sp, r2, ip, ror #14 │ │ │ │ + rsbseq sp, r2, r4, asr #14 │ │ │ │ + rsbseq sp, r2, ip, asr #11 │ │ │ │ + ldrsheq sp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sp, r2, ip, asr #14 │ │ │ │ andeq r5, r0, ip, asr #6 │ │ │ │ - rsbseq sp, r2, r4, ror r7 │ │ │ │ + rsbseq sp, r2, r4, asr r7 │ │ │ │ addseq sl, pc, ip, lsl #21 │ │ │ │ - rsbseq sp, r2, r0, asr r7 │ │ │ │ + rsbseq sp, r2, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -105145,19 +105145,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 8b73e0 │ │ │ │ + b 8b73b8 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 29dde8 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -105298,17 +105298,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2b034c │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b0450 │ │ │ │ b 2b036c │ │ │ │ - addeq r9, r7, r8, lsl sl │ │ │ │ - rsbseq sp, r2, r0, asr #3 │ │ │ │ - rsbseq pc, ip, r8, ror #20 │ │ │ │ + strdeq r9, [r7], r8 │ │ │ │ + rsbseq sp, r2, r0, lsr #3 │ │ │ │ + rsbseq pc, ip, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2b062c │ │ │ │ ldr r1, [pc, #416] @ 2b0630 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105322,15 +105322,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b05a0 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b5d88 │ │ │ │ + bl 9b5d60 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 24a658 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -105398,38 +105398,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b0650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b04c4 │ │ │ │ ldr r0, [pc, #52] @ 2b0654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b04c4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq sl, pc, r0, r6 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, pc, r0, ror r6 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009fa5f4 │ │ │ │ @ instruction: 0x009fa5b8 │ │ │ │ @ instruction: 0x00001cb4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sp, r2, r0, lsr r2 │ │ │ │ - rsbseq sp, r2, r4, asr #4 │ │ │ │ + rsbseq sp, r2, r0, lsl r2 │ │ │ │ + rsbseq sp, r2, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2b09ec │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105445,15 +105445,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr sl, [pc, #832] @ 2b0a00 │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -105588,23 +105588,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2b0a0c │ │ │ │ ldr r0, [pc, #296] @ 2b0a10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 2b0840 │ │ │ │ ldr r1, [pc, #276] @ 2b0a14 │ │ │ │ ldr r0, [pc, #276] @ 2b0a18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 2b0864 │ │ │ │ ldr r3, [pc, #252] @ 2b0a1c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b07a4 │ │ │ │ ldr r3, [pc, #236] @ 2b0a20 │ │ │ │ @@ -105621,85 +105621,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2b0a28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2b07a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2af5c8 │ │ │ │ b 2b0864 │ │ │ │ ldr r0, [pc, #120] @ 2b0a2c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2b07a4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2b0a30 │ │ │ │ ldr r1, [pc, #96] @ 2b0a34 │ │ │ │ ldr r0, [pc, #96] @ 2b0a38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umulleq r9, r7, r0, r5 │ │ │ │ + addeq r9, r7, r0, ror r5 │ │ │ │ umullseq sl, pc, r4, r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sp, r2, ip, lsl #3 │ │ │ │ - ldrsbeq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sp, r2, ip, ror #2 │ │ │ │ + ldrheq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ addseq sl, pc, ip, asr r4 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, pc, r4, lsl #5 │ │ │ │ - addeq r9, r7, ip, lsl r3 │ │ │ │ - rsbseq sp, r2, r0, lsr #32 │ │ │ │ - addeq r9, r7, r0, lsl #6 │ │ │ │ - rsbseq ip, r2, r4, ror #31 │ │ │ │ + strdeq r9, [r7], ip │ │ │ │ + rsbseq sp, r2, r0 │ │ │ │ + addeq r9, r7, r0, ror #5 │ │ │ │ + rsbseq ip, r2, r4, asr #31 │ │ │ │ andeq r2, r0, r8, lsr #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq ip, r2, r4, lsl pc │ │ │ │ - rsbseq ip, r2, ip, lsl pc │ │ │ │ - addeq r9, r7, ip, lsr #4 │ │ │ │ - rsbseq ip, r2, r4, asr lr │ │ │ │ - ldrheq ip, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsheq ip, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsheq ip, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r9, r7, ip, lsl #4 │ │ │ │ + rsbseq ip, r2, r4, lsr lr │ │ │ │ + @ instruction: 0x0072ce94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2b0a84 │ │ │ │ ldr r2, [pc, #48] @ 2b0a88 │ │ │ │ ldr r1, [pc, #48] @ 2b0a8c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2aee1c │ │ │ │ - addeq r9, r7, r8, lsr #3 │ │ │ │ - rsbseq ip, r2, r8, asr #27 │ │ │ │ - rsbseq ip, r2, r0, lsl lr │ │ │ │ + addeq r9, r7, r8, lsl #3 │ │ │ │ + rsbseq ip, r2, r8, lsr #27 │ │ │ │ + ldrsheq ip, [r2], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2b0b24 │ │ │ │ ldr r5, [pc, #124] @ 2b0b28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105707,72 +105707,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #88] @ 2b0b30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr ip, [pc, #72] @ 2b0b34 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r7, r8, asr r1 │ │ │ │ - rsbseq ip, r2, r8, ror sp │ │ │ │ - ldrheq ip, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq ip, r2, r0, asr lr │ │ │ │ - rsbseq ip, r2, r8, asr #28 │ │ │ │ + addeq r9, r7, r8, lsr r1 │ │ │ │ + rsbseq ip, r2, r8, asr sp │ │ │ │ + @ instruction: 0x0072cd94 │ │ │ │ + rsbseq ip, r2, r0, lsr lr │ │ │ │ + rsbseq ip, r2, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2b0ba8 │ │ │ │ ldr r2, [pc, #88] @ 2b0bac │ │ │ │ ldr r1, [pc, #88] @ 2b0bb0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 5732e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b0474 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0b98 │ │ │ │ bl 2a5f24 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b5d94 │ │ │ │ - addeq r9, r7, ip, lsr #1 │ │ │ │ - rsbseq ip, r2, ip, asr #25 │ │ │ │ - rsbseq ip, r2, r4, lsl sp │ │ │ │ + b 9b5d6c │ │ │ │ + addeq r9, r7, ip, lsl #1 │ │ │ │ + rsbseq ip, r2, ip, lsr #25 │ │ │ │ + ldrsheq ip, [r2], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2b0ca8 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105782,15 +105782,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 57325c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0c58 │ │ │ │ @@ -105826,17 +105826,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2b0cb4 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2a5d94 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2b0c50 │ │ │ │ - addeq r9, r7, r4, lsr r0 │ │ │ │ - rsbseq ip, r2, r8, lsl #25 │ │ │ │ - rsbseq ip, r2, r4, asr #24 │ │ │ │ + addeq r9, r7, r4, lsl r0 │ │ │ │ + rsbseq ip, r2, r8, ror #24 │ │ │ │ + rsbseq ip, r2, r4, lsr #24 │ │ │ │ @ instruction: 0x0090ddd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2b0ef4 │ │ │ │ ldr lr, [pc, #548] @ 2b0ef8 │ │ │ │ @@ -105853,15 +105853,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #488] @ 2b0f08 │ │ │ │ ldr r3, [pc, #488] @ 2b0f0c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -105912,21 +105912,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2b0f24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b0474 │ │ │ │ ldr r2, [pc, #252] @ 2b0f28 │ │ │ │ ldr r3, [pc, #204] @ 2b0efc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -105934,74 +105934,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2b0ef0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8b73e0 │ │ │ │ + b 8b73b8 │ │ │ │ ldr r3, [pc, #188] @ 2b0f20 │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0ecc │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2b0f2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b0d40 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b0da8 │ │ │ │ b 2b0e1c │ │ │ │ ldr r0, [pc, #92] @ 2b0f30 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b0eb4 │ │ │ │ ldr r0, [pc, #76] @ 2b0f34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b0e1c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r7, ip, lsr #30 │ │ │ │ + addeq r8, r7, ip, lsl #30 │ │ │ │ addseq r9, pc, r0, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r2, r0, lsr fp │ │ │ │ - rsbseq ip, r2, r8, ror fp │ │ │ │ + rsbseq ip, r2, r0, lsl fp │ │ │ │ + rsbseq ip, r2, r8, asr fp │ │ │ │ @ instruction: 0x009f9dfc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009f9dd4 │ │ │ │ andeq r1, r0, ip, lsl #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r5, r0, r0, asr #7 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0072cb9c │ │ │ │ + rsbseq ip, r2, ip, ror fp │ │ │ │ @ instruction: 0x009f9cf0 │ │ │ │ - ldrheq ip, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq ip, r2, r0, asr #21 │ │ │ │ - rsbseq ip, r2, ip, ror #21 │ │ │ │ + @ instruction: 0x0072ca9c │ │ │ │ + rsbseq ip, r2, r0, lsr #21 │ │ │ │ + rsbseq ip, r2, ip, asr #21 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2b0f48 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addseq sp, r0, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2b105c │ │ │ │ ldr r2, [pc, #248] @ 2b1060 │ │ │ │ @@ -106009,44 +106009,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #216] @ 2b1068 │ │ │ │ ldr r3, [pc, #216] @ 2b106c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2b1070 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2b1074 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2b1078 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r3, [pc, #184] @ 2b107c │ │ │ │ ldr r2, [pc, #184] @ 2b1080 │ │ │ │ ldr r1, [pc, #184] @ 2b1084 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759658 │ │ │ │ + bl 759630 │ │ │ │ ldr r3, [pc, #164] @ 2b1088 │ │ │ │ ldr r2, [pc, #164] @ 2b108c │ │ │ │ ldr r1, [pc, #164] @ 2b1090 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759658 │ │ │ │ + bl 759630 │ │ │ │ ldr r0, [pc, #144] @ 2b1094 │ │ │ │ ldr r3, [pc, #144] @ 2b1098 │ │ │ │ ldr ip, [pc, #144] @ 2b109c │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2b10a0 │ │ │ │ ldr r1, [pc, #140] @ 2b10a4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106054,42 +106054,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7597cc │ │ │ │ + bl 7597a4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r8, r7, r8, asr sp │ │ │ │ - ldrsheq r8, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsbeq r8, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r8, r7, r8, lsr sp │ │ │ │ + ldrsbeq r8, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + ldrheq r8, [r2], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - rsbseq ip, r2, r0, ror #24 │ │ │ │ + rsbseq ip, r2, r0, asr #24 │ │ │ │ addseq r9, pc, r8, ror fp @ │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - rsbseq ip, r2, r4, lsr ip │ │ │ │ + rsbseq ip, r2, r4, lsl ip │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - addeq pc, r0, r4, lsr #28 │ │ │ │ + addeq pc, r0, r4, lsl #28 │ │ │ │ andeq r2, r0, r0, asr #5 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - rsbseq ip, r2, ip, ror #23 │ │ │ │ - ldrsheq ip, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq ip, r2, ip, asr #23 │ │ │ │ + ldrsbeq ip, [r2], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2b119c │ │ │ │ mov r5, r0 │ │ │ │ @@ -106168,15 +106168,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -106255,27 +106255,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2b16f0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b1538 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2b16f4 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ ldr r2, [pc, #864] @ 2b16f8 │ │ │ │ ldr r3, [pc, #812] @ 2b16c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106294,15 +106294,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 997b1c │ │ │ │ + bl 997af4 │ │ │ │ b 2b1390 │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2b1468 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -106351,15 +106351,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2b1700 │ │ │ │ ldr r2, [pc, #568] @ 2b1704 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b1390 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2b1708 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 249ae8 <__ioctl_time64@plt> │ │ │ │ @@ -106373,24 +106373,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2b1718 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 249554 │ │ │ │ b 2b1390 │ │ │ │ ldr r1, [pc, #464] @ 2b171c │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ad280 │ │ │ │ + bl 9ad258 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2b15e0 │ │ │ │ ldr r3, [pc, #424] @ 2b1720 │ │ │ │ mov r0, #0 │ │ │ │ @@ -106409,15 +106409,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2b1724 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2b1728 │ │ │ │ mov r0, r6 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b1538 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2b15ec │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2b12d8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -106455,66 +106455,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b1538 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2b1740 │ │ │ │ ldr r2, [pc, #176] @ 2b1744 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2b1748 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b1538 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r7, r0, lsl #22 │ │ │ │ + addeq r8, r7, r0, ror #21 │ │ │ │ addseq r9, pc, r0, asr r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq ip, r2, r8, asr #20 │ │ │ │ - rsbseq ip, r2, r8, asr #20 │ │ │ │ + rsbseq ip, r2, r8, lsr #20 │ │ │ │ + rsbseq ip, r2, r8, lsr #20 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - addeq r8, r7, r0, lsl #19 │ │ │ │ - ldrheq ip, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsbeq ip, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r8, r7, r0, ror #18 │ │ │ │ + @ instruction: 0x0072c994 │ │ │ │ + ldrheq ip, [r2], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - ldrsheq ip, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq ip, [r2], #-136 @ 0xffffff78 @ │ │ │ │ addseq r9, pc, r4, lsl #15 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - rsbseq ip, r2, r4, lsl #15 │ │ │ │ + rsbseq ip, r2, r4, ror #14 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - addeq r8, r7, r8, lsr #15 │ │ │ │ - rsbseq ip, r2, r0, lsl #16 │ │ │ │ - ldrsheq ip, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r8, r7, r8, lsl #15 │ │ │ │ + rsbseq ip, r2, r0, ror #15 │ │ │ │ + ldrsbeq ip, [r2], #-108 @ 0xffffff94 @ │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ adceq r8, r0, r4, asr r1 │ │ │ │ - ldrsbeq ip, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + ldrheq ip, [r2], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - addeq r8, r7, r0, ror #12 │ │ │ │ - rsbseq ip, r2, r4, asr #12 │ │ │ │ - ldrheq ip, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - addeq r8, r7, r8, lsr #12 │ │ │ │ - rsbseq ip, r2, r4, lsr r6 │ │ │ │ - rsbseq ip, r2, r0, lsl #11 │ │ │ │ + addeq r8, r7, r0, asr #12 │ │ │ │ + rsbseq ip, r2, r4, lsr #12 │ │ │ │ + @ instruction: 0x0072c598 │ │ │ │ + addeq r8, r7, r8, lsl #12 │ │ │ │ + rsbseq ip, r2, r4, lsl r6 │ │ │ │ + rsbseq ip, r2, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2b1c2c │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -106642,15 +106642,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 24a9b8 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9ad280 │ │ │ │ + bl 9ad258 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 249554 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1ad8 │ │ │ │ @@ -106821,20 +106821,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a7124 │ │ │ │ b 2b1778 │ │ │ │ addseq r9, pc, r8, lsr #7 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - addeq r8, r7, r0, ror #9 │ │ │ │ - addeq r8, r7, r4, lsr r4 │ │ │ │ + addeq r8, r7, r0, asr #9 │ │ │ │ + addeq r8, r7, r4, lsl r4 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - addeq r8, r7, ip, lsl #7 │ │ │ │ - ldrsheq ip, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - addeq r8, r7, r6, lsr #5 │ │ │ │ + addeq r8, r7, ip, ror #6 │ │ │ │ + ldrsbeq ip, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r8, r7, r6, lsl #5 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1cb4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -106843,53 +106843,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r8, r7, r4, asr r0 │ │ │ │ - ldrheq fp, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq fp, r2, r0, asr #31 │ │ │ │ + addeq r8, r7, r4, lsr r0 │ │ │ │ + @ instruction: 0x0072bf90 │ │ │ │ + rsbseq fp, r2, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b1d1c │ │ │ │ ldr r2, [pc, #68] @ 2b1d20 │ │ │ │ ldr r1, [pc, #68] @ 2b1d24 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r7, r8, ror #31 │ │ │ │ - rsbseq fp, r2, r4, asr #30 │ │ │ │ - rsbseq fp, r2, r4, asr pc │ │ │ │ + addeq r7, r7, r8, asr #31 │ │ │ │ + rsbseq fp, r2, r4, lsr #30 │ │ │ │ + rsbseq fp, r2, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1d8c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2b1d90 │ │ │ │ @@ -106897,53 +106897,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, r7, ip, ror pc │ │ │ │ - ldrsbeq fp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq fp, r2, r8, ror #29 │ │ │ │ + addeq r7, r7, ip, asr pc │ │ │ │ + ldrheq fp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq fp, r2, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b1df4 │ │ │ │ ldr r2, [pc, #68] @ 2b1df8 │ │ │ │ ldr r1, [pc, #68] @ 2b1dfc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r7, r0, lsl pc │ │ │ │ - rsbseq fp, r2, ip, ror #28 │ │ │ │ - rsbseq fp, r2, ip, ror lr │ │ │ │ + strdeq r7, [r7], r0 │ │ │ │ + rsbseq fp, r2, ip, asr #28 │ │ │ │ + rsbseq fp, r2, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1e64 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2b1e68 │ │ │ │ @@ -106951,90 +106951,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, r7, r4, lsr #29 │ │ │ │ - rsbseq fp, r2, r0, lsl #28 │ │ │ │ - rsbseq fp, r2, r0, lsl lr │ │ │ │ + addeq r7, r7, r4, lsl #29 │ │ │ │ + rsbseq fp, r2, r0, ror #27 │ │ │ │ + ldrsheq fp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b1ecc │ │ │ │ ldr r2, [pc, #68] @ 2b1ed0 │ │ │ │ ldr r1, [pc, #68] @ 2b1ed4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r7, r8, lsr lr │ │ │ │ - @ instruction: 0x0072bd94 │ │ │ │ - rsbseq fp, r2, r4, lsr #27 │ │ │ │ + addeq r7, r7, r8, lsl lr │ │ │ │ + rsbseq fp, r2, r4, ror sp │ │ │ │ + rsbseq fp, r2, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b1f24 │ │ │ │ ldr r2, [pc, #52] @ 2b1f28 │ │ │ │ ldr r1, [pc, #52] @ 2b1f2c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - ldrdeq r7, [r7], r0 │ │ │ │ - rsbseq fp, r2, ip, lsr #26 │ │ │ │ - rsbseq fp, r2, ip, lsr sp │ │ │ │ + @ instruction: 0x00877db0 │ │ │ │ + rsbseq fp, r2, ip, lsl #26 │ │ │ │ + rsbseq fp, r2, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2b1fdc │ │ │ │ ldr r2, [pc, #148] @ 2b1fe0 │ │ │ │ ldr r1, [pc, #148] @ 2b1fe4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b1fbc │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107044,28 +107044,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 9ad280 │ │ │ │ + bl 9ad258 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 249554 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248ae0 │ │ │ │ ldr r3, [pc, #20] @ 2b1fe8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2b1f94 │ │ │ │ - addeq r7, r7, r8, ror sp │ │ │ │ - ldrsbeq fp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq fp, r2, r0, ror #25 │ │ │ │ + addeq r7, r7, r8, asr sp │ │ │ │ + ldrheq fp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq fp, r2, r0, asr #25 │ │ │ │ strdeq r7, [r0], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2b20b0 │ │ │ │ ldr r6, [pc, #172] @ 2b20b4 │ │ │ │ @@ -107076,15 +107076,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b2070 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -107099,27 +107099,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2b20bc │ │ │ │ ldr r2, [pc, #68] @ 2b20c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r7, r7, r0, asr #25 │ │ │ │ - rsbseq fp, r2, r4, lsl ip │ │ │ │ - rsbseq fp, r2, r8, lsl ip │ │ │ │ - ldrsbeq fp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r7, r7, r0, lsr #25 │ │ │ │ + ldrsheq fp, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsheq fp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq fp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002b20c4 : │ │ │ │ ldr r3, [pc, #176] @ 2b217c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107153,27 +107153,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 248e7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2b218c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adceq r7, r0, r4, lsl r6 │ │ │ │ adceq sl, ip, r0, lsl #9 │ │ │ │ - rsbseq fp, r2, r8, asr ip │ │ │ │ + rsbseq fp, r2, r8, lsr ip │ │ │ │ adceq sl, ip, ip, lsr r4 │ │ │ │ - rsbseq fp, r2, ip, lsl ip │ │ │ │ + ldrsheq fp, [r2], #-188 @ 0xffffff44 @ │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b2238 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2b21f8 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -107340,36 +107340,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2b249c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x00877ab0 │ │ │ │ - addeq pc, r1, r4, lsl #8 │ │ │ │ - @ instruction: 0x007d4690 │ │ │ │ - rsbseq fp, r2, r0, ror #21 │ │ │ │ - ldrsbeq fp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq fp, r2, r4, asr #21 │ │ │ │ - ldrheq fp, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r2, sl, r0, ror #26 │ │ │ │ - addeq r7, r7, r5, lsl sl │ │ │ │ - rsbseq r4, sp, r0, lsr #12 │ │ │ │ - @ instruction: 0x0073809c │ │ │ │ - ldrsbeq r7, [sl], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq fp, r2, r8, lsl #20 │ │ │ │ - rsbseq fp, r2, r4, lsr #20 │ │ │ │ - rsbseq fp, r2, r0, lsr #20 │ │ │ │ - rsbseq fp, r2, r0, ror sl │ │ │ │ - rsbseq fp, r2, r0, ror sl │ │ │ │ - rsbseq fp, r2, r4, lsr sl │ │ │ │ - rsbseq fp, r2, ip, lsl #20 │ │ │ │ - rsbseq fp, r2, r4, ror #19 │ │ │ │ - ldrheq fp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq fp, r2, r0, lsr #20 │ │ │ │ + umulleq r7, r7, r0, sl @ │ │ │ │ + addeq pc, r1, r4, ror #7 │ │ │ │ + rsbseq r4, sp, r0, ror r6 │ │ │ │ + rsbseq fp, r2, r0, asr #21 │ │ │ │ + ldrheq fp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq fp, r2, r4, lsr #21 │ │ │ │ + @ instruction: 0x0072ba98 │ │ │ │ + rsbseq r2, sl, r0, asr #26 │ │ │ │ + strdeq r7, [r7], r5 │ │ │ │ + rsbseq r4, sp, r0, lsl #12 │ │ │ │ + rsbseq r8, r3, ip, ror r0 │ │ │ │ + ldrheq r7, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq fp, r2, r8, ror #19 │ │ │ │ + rsbseq fp, r2, r4, lsl #20 │ │ │ │ + rsbseq fp, r2, r0, lsl #20 │ │ │ │ + rsbseq fp, r2, r0, asr sl │ │ │ │ + rsbseq fp, r2, r0, asr sl │ │ │ │ + rsbseq fp, r2, r4, lsl sl │ │ │ │ + rsbseq fp, r2, ip, ror #19 │ │ │ │ + rsbseq fp, r2, r4, asr #19 │ │ │ │ + @ instruction: 0x0072b99c │ │ │ │ + rsbseq fp, r2, r0, lsl #20 │ │ │ │ ldr ip, [pc, #656] @ 2b2738 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2b24c0 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -107528,16 +107528,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r7, r2, lsr #17 │ │ │ │ - addeq r7, r7, r9, lsr #15 │ │ │ │ + addeq r7, r7, r2, lsl #17 │ │ │ │ + addeq r7, r7, r9, lsl #15 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107554,26 +107554,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2b2864 │ │ │ │ ldr r2, [pc, #216] @ 2b286c │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr ip, [pc, #196] @ 2b2870 │ │ │ │ ldr r3, [pc, #196] @ 2b2874 │ │ │ │ ldr r1, [pc, #196] @ 2b2878 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -107606,17 +107606,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2b281c │ │ │ │ bl 24aa60 │ │ │ │ @ instruction: 0x009f83b0 │ │ │ │ andeq r3, r0, ip, lsr #16 │ │ │ │ - rsbseq fp, r2, r0, asr #13 │ │ │ │ - addeq r7, r7, r0, ror r8 │ │ │ │ - rsbseq fp, r2, r8, lsr #13 │ │ │ │ + rsbseq fp, r2, r0, lsr #13 │ │ │ │ + addeq r7, r7, r0, asr r8 │ │ │ │ + rsbseq fp, r2, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2b298c │ │ │ │ mov r9, r3 │ │ │ │ @@ -107627,33 +107627,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7a5240 │ │ │ │ + bl 7a5218 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b2910 │ │ │ │ mov r0, #28 │ │ │ │ bl 2487d4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2748 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94a498 │ │ │ │ + bl 94a470 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b2954 │ │ │ │ mov r0, r5 │ │ │ │ - bl 965990 │ │ │ │ + bl 965968 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2b2994 │ │ │ │ ldr r3, [pc, #112] @ 2b2990 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -107771,50 +107771,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2b2b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b2a3c │ │ │ │ ldr r0, [pc, #64] @ 2b2b90 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b2a3c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, pc, r8, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, pc, r4, lsr r1 @ │ │ │ │ ldrsbeq r8, [pc], r8 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, ip, lsr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r2, r8, asr r3 │ │ │ │ - ldrsbeq fp, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq fp, r2, r8, lsr r3 │ │ │ │ + ldrheq fp, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b2cd8 │ │ │ │ @@ -107838,22 +107838,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2ca4 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7a5240 │ │ │ │ + bl 7a5218 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b2c30 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b2748 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a498 │ │ │ │ + bl 94a470 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2270 │ │ │ │ bl 24adfc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2b2c8c │ │ │ │ @@ -107870,38 +107870,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 965820 │ │ │ │ + bl 9657f8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ mov r5, #0 │ │ │ │ b 2b2c4c │ │ │ │ ldr r3, [pc, #56] @ 2b2ce4 │ │ │ │ ldr r0, [pc, #56] @ 2b2ce8 │ │ │ │ ldr r1, [pc, #56] @ 2b2cec │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b2c30 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r8, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, pc, r8, asr #29 │ │ │ │ - addeq r7, r7, r0, ror r3 │ │ │ │ - rsbseq fp, r2, ip, lsl #6 │ │ │ │ - rsbseq fp, r2, r8, lsr #3 │ │ │ │ + addeq r7, r7, r0, asr r3 │ │ │ │ + rsbseq fp, r2, ip, ror #5 │ │ │ │ + rsbseq fp, r2, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -107929,20 +107929,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2b2d34 │ │ │ │ ldr r1, [pc, #188] @ 2b2e30 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ ldr r1, [pc, #172] @ 2b2e34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2b2df0 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2b2dc8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -107959,107 +107959,107 @@ │ │ │ │ b 2b2d40 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2b2e40 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2b2d40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r3, [pc, #68] @ 2b2e44 │ │ │ │ ldr ip, [pc, #68] @ 2b2e48 │ │ │ │ ldr r1, [pc, #68] @ 2b2e4c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2b2e50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mvn r0, #0 │ │ │ │ b 2b2d44 │ │ │ │ - rsbseq fp, r2, r8, ror #4 │ │ │ │ - rsbseq fp, r2, r8, ror #4 │ │ │ │ + rsbseq fp, r2, r8, asr #4 │ │ │ │ + rsbseq fp, r2, r8, asr #4 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r7, r7, ip, lsl r2 │ │ │ │ - ldrsheq fp, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq fp, r2, r4, asr r0 │ │ │ │ + strdeq r7, [r7], ip │ │ │ │ + ldrsbeq fp, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, r2, r4, lsr r0 │ │ │ │ andeq r0, r0, lr, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2b2ecc │ │ │ │ - bl 7aede4 │ │ │ │ + bl 7aedbc │ │ │ │ ldr r1, [pc, #216] @ 2b2f5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 7aee54 │ │ │ │ + bl 7aee2c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7af018 │ │ │ │ + bl 7aeff0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b2f40 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b2e8c │ │ │ │ ldr r1, [pc, #164] @ 2b2f60 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af2fc │ │ │ │ + bl 7af2d4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2b2f28 │ │ │ │ - bl 7aede4 │ │ │ │ + bl 7aedbc │ │ │ │ ldr r1, [pc, #132] @ 2b2f64 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 7aee54 │ │ │ │ + bl 7aee2c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7af018 │ │ │ │ + bl 7aeff0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b2f40 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2b2ee8 │ │ │ │ ldr r1, [pc, #80] @ 2b2f68 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7af2fc │ │ │ │ + bl 7af2d4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0072b19c │ │ │ │ + rsbseq fp, r2, ip, ror r1 │ │ │ │ ldrdeq sl, [r0], -r8 │ │ │ │ - rsbseq fp, r2, ip, asr #2 │ │ │ │ + rsbseq fp, r2, ip, lsr #2 │ │ │ │ andeq sl, r0, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -108144,15 +108144,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2b3374 │ │ │ │ movne r5, #0 │ │ │ │ - bl 989470 │ │ │ │ + bl 989448 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b3328 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -108177,15 +108177,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2b301c │ │ │ │ mov r0, r4 │ │ │ │ - bl 94a498 │ │ │ │ + bl 94a470 │ │ │ │ b 2b301c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b32f8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 248e64 │ │ │ │ @@ -108222,15 +108222,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2b3384 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2b3388 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mvn r5, #0 │ │ │ │ b 2b3158 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2b32c8 │ │ │ │ ldr r0, [pc, #352] @ 2b338c │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -108254,145 +108254,145 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2b339c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b3214 │ │ │ │ ldr r3, [pc, #256] @ 2b33a0 │ │ │ │ ldr ip, [pc, #256] @ 2b33a4 │ │ │ │ ldr r1, [pc, #256] @ 2b33a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #3760 @ 0xeb0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b3214 │ │ │ │ ldr r1, [pc, #220] @ 2b33ac │ │ │ │ ldr r3, [pc, #220] @ 2b33b0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #212] @ 2b33b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #208] @ 2b33b8 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b3214 │ │ │ │ ldr r1, [pc, #188] @ 2b33bc │ │ │ │ ldr r3, [pc, #188] @ 2b33c0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #180] @ 2b33c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 2b33c8 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b3214 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #152] @ 2b33cc │ │ │ │ ldr r2, [pc, #152] @ 2b33d0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #148] @ 2b33d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #132] @ 2b33d8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b3214 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, ip, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, r2, ip, asr r0 │ │ │ │ + rsbseq fp, r2, ip, lsr r0 │ │ │ │ @ instruction: 0x009f7af8 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - rsbseq sl, sp, r8, lsr sp │ │ │ │ - rsbseq sl, r2, r0, asr lr │ │ │ │ - addeq r6, r7, r8, lsr #28 │ │ │ │ - rsbseq sl, r2, r8, asr ip │ │ │ │ + rsbseq sl, sp, r8, lsl sp │ │ │ │ + rsbseq sl, r2, r0, lsr lr │ │ │ │ + addeq r6, r7, r8, lsl #28 │ │ │ │ + rsbseq sl, r2, r8, lsr ip │ │ │ │ muleq r0, r9, lr │ │ │ │ - rsbseq sl, sp, r4, lsl ip │ │ │ │ - addeq r6, r7, ip, lsr #27 │ │ │ │ - rsbseq sl, r2, ip, ror #28 │ │ │ │ - ldrsbeq sl, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq r0, [r0], -r6 │ │ │ │ - addeq r6, r7, ip, ror sp │ │ │ │ - ldrsbeq sl, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq sl, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r6, r7, ip, lsl #27 │ │ │ │ + rsbseq sl, r2, ip, asr #28 │ │ │ │ ldrheq sl, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq sl, r2, ip, asr #27 │ │ │ │ - addeq r6, r7, r8, asr #26 │ │ │ │ - rsbseq sl, r2, r8, ror fp │ │ │ │ + ldrdeq r0, [r0], -r6 │ │ │ │ + addeq r6, r7, ip, asr sp │ │ │ │ + ldrheq sl, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x0072ab98 │ │ │ │ + rsbseq sl, r2, ip, lsr #27 │ │ │ │ + addeq r6, r7, r8, lsr #26 │ │ │ │ + rsbseq sl, r2, r8, asr fp │ │ │ │ andeq r0, r0, r2, asr #29 │ │ │ │ - rsbseq sl, r2, r8, ror #26 │ │ │ │ - addeq r6, r7, r8, lsl sp │ │ │ │ - rsbseq sl, r2, r8, asr #22 │ │ │ │ + rsbseq sl, r2, r8, asr #26 │ │ │ │ + strdeq r6, [r7], r8 │ │ │ │ + rsbseq sl, r2, r8, lsr #22 │ │ │ │ andeq r0, r0, r9, lsr #29 │ │ │ │ - addeq r6, r7, r4, ror #25 │ │ │ │ - rsbseq sl, r2, r4, lsl #27 │ │ │ │ - rsbseq sl, r2, r0, lsl fp │ │ │ │ + addeq r6, r7, r4, asr #25 │ │ │ │ + rsbseq sl, r2, r4, ror #26 │ │ │ │ + ldrsheq sl, [r2], #-160 @ 0xffffff60 @ │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3408 │ │ │ │ - bl 7af5e8 │ │ │ │ + bl 7af5c0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2b3428 │ │ │ │ - bl 7af5e8 │ │ │ │ + bl 7af5c0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2b3458 │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3470 │ │ │ │ - bl 75412c │ │ │ │ + bl 754104 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 248ae0 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2b34cc │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b34a4 │ │ │ │ - bl 75412c │ │ │ │ + bl 754104 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 248ae0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -108403,15 +108403,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2a44a8 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2b348c │ │ │ │ ldr r0, [pc, #4] @ 2b34e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999900 │ │ │ │ + b 9998d8 │ │ │ │ adceq r6, r0, r8, lsr #4 │ │ │ │ ldr r1, [pc, #76] @ 2b3540 │ │ │ │ ldr r2, [pc, #76] @ 2b3544 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -108428,17 +108428,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b3554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq r6, [r7], ip │ │ │ │ - rsbseq sl, r2, r4, lsr r9 │ │ │ │ - rsbseq sl, r2, r4, asr #23 │ │ │ │ + ldrdeq r6, [r7], ip │ │ │ │ + rsbseq sl, r2, r4, lsl r9 │ │ │ │ + rsbseq sl, r2, r4, lsr #23 │ │ │ │ andeq r0, r0, r7, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2b3774 │ │ │ │ ldr r3, [pc, #516] @ 2b3778 │ │ │ │ @@ -108494,15 +108494,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2b3678 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ bl 2cf588 │ │ │ │ ldr r3, [pc, #312] @ 2b3798 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 29fab4 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -108550,49 +108550,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2b37b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2b361c │ │ │ │ ldr r0, [pc, #88] @ 2b37b8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2b361c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, ip, lsr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ addseq r7, pc, r0, lsl #11 │ │ │ │ adceq r6, r0, r4, asr r1 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, ip, ror #10 │ │ │ │ umullseq fp, ip, r0, r7 │ │ │ │ umullseq r7, pc, ip, r4 @ │ │ │ │ - rsbseq sl, r2, r8, lsl #21 │ │ │ │ + rsbseq sl, r2, r8, ror #20 │ │ │ │ addseq fp, r0, r4, asr #9 │ │ │ │ andeq r2, r0, r8, lsr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r2, r8, asr #19 │ │ │ │ - ldrsbeq sl, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sl, r2, r8, lsr #19 │ │ │ │ + ldrheq sl, [r2], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2b3910 │ │ │ │ ldr r3, [pc, #316] @ 2b3914 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -108610,15 +108610,15 @@ │ │ │ │ b 2b3860 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3828 │ │ │ │ - bl 7c1010 │ │ │ │ + bl 7c0fe8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b3848 │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3848 │ │ │ │ @@ -108636,28 +108636,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 2487d4 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 7a5250 │ │ │ │ + bl 7a5228 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2b38a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b2748 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a498 │ │ │ │ + bl 94a470 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3808 │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 96587c │ │ │ │ + bl 965854 │ │ │ │ mov r5, #0 │ │ │ │ b 2b3848 │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2b3918 │ │ │ │ ldr r3, [pc, #60] @ 2b3914 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -108733,15 +108733,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 995b90 │ │ │ │ + bl 995b68 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2b39fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -108864,15 +108864,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3c7c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7aca2c │ │ │ │ + bl 7aca04 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2b3d50 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2b3d44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -108921,41 +108921,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b3d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b3bd0 │ │ │ │ ldr r0, [pc, #56] @ 2b3d64 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b3bd0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r4, lsl #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, r4, ror #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009f6ef0 │ │ │ │ andeq r3, r0, r4, lsl #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r2, ip, lsr r4 │ │ │ │ - rsbseq sl, r2, r0, lsl #9 │ │ │ │ + rsbseq sl, r2, ip, lsl r4 │ │ │ │ + rsbseq sl, r2, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2b3f9c │ │ │ │ mov r4, r2 │ │ │ │ @@ -108972,28 +108972,28 @@ │ │ │ │ beq 2b3e44 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2b3df8 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2b3ed8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9975a0 │ │ │ │ + bl 997578 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2b3fa8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b3ee4 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3df8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b3b80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ ldr r2, [pc, #420] @ 2b3fac │ │ │ │ ldr r3, [pc, #404] @ 2b3fa0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -109030,23 +109030,23 @@ │ │ │ │ beq 2b3f80 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2b3fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b3de4 │ │ │ │ ldr r8, [pc, #224] @ 2b3fc0 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2b3dd0 │ │ │ │ ldr r3, [pc, #216] @ 2b3fc4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -109065,52 +109065,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2b3fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b3de4 │ │ │ │ ldr r0, [pc, #96] @ 2b3fcc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b3de4 │ │ │ │ ldr r0, [pc, #72] @ 2b3fd0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b3de4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r6, pc, r4, sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, r0, lsl #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, pc, r4, lsl sp @ │ │ │ │ andeq r1, r0, ip, asr #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r2, r4, lsr r3 │ │ │ │ - rsbseq sl, r2, ip, lsl r3 │ │ │ │ - andeq r3, r0, r0, asr #31 │ │ │ │ rsbseq sl, r2, r4, lsl r3 │ │ │ │ - rsbseq sl, r2, ip, asr #6 │ │ │ │ - ldrheq sl, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsheq sl, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + andeq r3, r0, r0, asr #31 │ │ │ │ + ldrsheq sl, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sl, r2, ip, lsr #6 │ │ │ │ + @ instruction: 0x0072a294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2b4220 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -109132,33 +109132,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2b422c │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2b40dc │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b4098 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b5d64 │ │ │ │ + bl 9b5d3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4098 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b40d4 │ │ │ │ ldr r2, [pc, #436] @ 2b4230 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2b4234 │ │ │ │ ldr r3, [pc, #384] @ 2b4224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109166,15 +109166,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b421c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b5f2c │ │ │ │ + b 9b5f04 │ │ │ │ bl 248e40 │ │ │ │ b 2b4074 │ │ │ │ ldr r2, [pc, #340] @ 2b4238 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b4170 │ │ │ │ @@ -109230,48 +109230,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2b4250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b40f0 │ │ │ │ ldr r0, [pc, #76] @ 2b4254 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b40f0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r8, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, ip, lsl #22 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, r4, lsr #12 │ │ │ │ addseq r6, pc, ip, ror sl @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, pc, r8, lsl sl @ │ │ │ │ addseq r6, pc, r4, ror #19 │ │ │ │ andeq r4, r0, r4, lsl fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r2, r0, lsl r1 │ │ │ │ - rsbseq sl, r2, r4, ror #2 │ │ │ │ + ldrsheq sl, [r2], #-0 @ │ │ │ │ + rsbseq sl, r2, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2b4564 │ │ │ │ @@ -109293,29 +109293,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b439c │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7ac8c0 │ │ │ │ + bl 7ac898 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2b43d0 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2b42f4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b448c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 9b5f7c │ │ │ │ + bl 9b5f54 │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2b4320 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2b43e4 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -109326,15 +109326,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2b4570 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2b4574 │ │ │ │ ldr r3, [pc, #516] @ 2b4568 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109352,15 +109352,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b42b8 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7ac8c0 │ │ │ │ + bl 7ac898 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2b42d8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -109391,24 +109391,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2b4588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2b4320 │ │ │ │ bl 248e40 │ │ │ │ b 2b4334 │ │ │ │ ldr r3, [pc, #228] @ 2b4578 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -109434,53 +109434,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2b4590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b42f0 │ │ │ │ ldr r0, [pc, #96] @ 2b4594 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b42f0 │ │ │ │ ldr r0, [pc, #80] @ 2b4598 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2b4320 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r0, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, ip, lsl #17 │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ @ instruction: 0x009f67bc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sl, r2, r8 │ │ │ │ + rsbseq r9, r2, r8, ror #31 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbseq r9, r2, r8, lsr #29 │ │ │ │ - ldrsheq r9, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x00729f9c │ │ │ │ + rsbseq r9, r2, r8, lsl #29 │ │ │ │ + ldrsbeq r9, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r9, r2, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2b4604 │ │ │ │ ldr ip, [pc, #80] @ 2b4608 │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -109501,17 +109501,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b4618 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r5, r7, r8, lsr sl │ │ │ │ - rsbseq r9, r2, r0, ror r8 │ │ │ │ - rsbseq r9, r2, r0, lsl #22 │ │ │ │ + addeq r5, r7, r8, lsl sl │ │ │ │ + rsbseq r9, r2, r0, asr r8 │ │ │ │ + rsbseq r9, r2, r0, ror #21 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2b4960 │ │ │ │ ldr r3, [pc, #812] @ 2b4964 │ │ │ │ @@ -109720,17 +109720,17 @@ │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r6, pc, r8, ror #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ addseq r6, pc, r0, lsr #4 │ │ │ │ - ldrdeq r5, [r7], ip │ │ │ │ - rsbseq r9, r2, r4, lsl r5 │ │ │ │ - rsbseq r9, r2, r4, lsr #15 │ │ │ │ + @ instruction: 0x008756bc │ │ │ │ + ldrsheq r9, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r9, r2, r4, lsl #15 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2b5464 │ │ │ │ @@ -109762,28 +109762,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2b5470 │ │ │ │ bl 2a7ae8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4a88 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2b5474 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2b5478 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2a7aa0 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -110279,23 +110279,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2b5524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b4c4c │ │ │ │ bl 2a7aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4bc8 │ │ │ │ ldr r3, [pc, #536] @ 2b5488 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -110319,22 +110319,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2b552c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b4d00 │ │ │ │ ldr r2, [pc, #560] @ 2b5530 │ │ │ │ ldr r3, [pc, #356] @ 2b5468 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -110360,23 +110360,23 @@ │ │ │ │ beq 2b5450 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2b5534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b4d00 │ │ │ │ ldr r3, [pc, #368] @ 2b5518 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b4c4c │ │ │ │ ldr r3, [pc, #352] @ 2b551c │ │ │ │ @@ -110392,49 +110392,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b5538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b4c4c │ │ │ │ ldr r0, [pc, #280] @ 2b553c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b4c4c │ │ │ │ ldr r0, [pc, #264] @ 2b5540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b4c4c │ │ │ │ ldr r0, [pc, #252] @ 2b5544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b4d00 │ │ │ │ ldr r0, [pc, #240] @ 2b5548 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b4d00 │ │ │ │ addseq r6, pc, r4, ror r1 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, pc, r4, asr #2 │ │ │ │ - rsbseq r5, r2, r0, ror r6 │ │ │ │ - rsbseq r5, r2, r0, ror #5 │ │ │ │ - addeq r5, r7, r4, ror #11 │ │ │ │ + rsbseq r5, r2, r0, asr r6 │ │ │ │ + rsbseq r5, r2, r0, asr #5 │ │ │ │ + addeq r5, r7, r4, asr #11 │ │ │ │ addseq r6, pc, ip, lsl #1 │ │ │ │ - addeq r5, r7, r6, ror #4 │ │ │ │ + addeq r5, r7, r6, asr #4 │ │ │ │ umullseq r5, pc, r8, pc @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r5, pc, r4, lr @ │ │ │ │ addseq r5, pc, r8, ror #27 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ @ instruction: 0x009f5dbc │ │ │ │ umullseq r5, pc, r0, sp @ │ │ │ │ @@ -110467,24 +110467,24 @@ │ │ │ │ addseq r5, pc, r4, lsl #20 │ │ │ │ @ instruction: 0x009f59d8 │ │ │ │ addseq r5, pc, ip, lsr #19 │ │ │ │ addseq r5, pc, r0, lsl #19 │ │ │ │ andeq r4, r0, r8, lsr #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r9, r2, r0, asr #6 │ │ │ │ + rsbseq r9, r2, r0, lsr #6 │ │ │ │ andeq r3, r0, r8, asr r5 │ │ │ │ - rsbseq r9, r2, r0, ror #4 │ │ │ │ + rsbseq r9, r2, r0, asr #4 │ │ │ │ addseq r5, pc, ip, lsl r8 @ │ │ │ │ - ldrheq r9, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r9, r2, r0, lsl #3 │ │ │ │ - @ instruction: 0x00729194 │ │ │ │ - rsbseq r9, r2, r4, lsl #3 │ │ │ │ - rsbseq r9, r2, r0, lsr r1 │ │ │ │ - rsbseq r9, r2, ip, lsl r1 │ │ │ │ + @ instruction: 0x00729198 │ │ │ │ + rsbseq r9, r2, r0, ror #2 │ │ │ │ + rsbseq r9, r2, r4, ror r1 │ │ │ │ + rsbseq r9, r2, r4, ror #2 │ │ │ │ + rsbseq r9, r2, r0, lsl r1 │ │ │ │ + ldrsheq r9, [r2], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2b5708 │ │ │ │ @@ -110515,15 +110515,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2a3d74 │ │ │ │ ldr r3, [pc, #316] @ 2b5714 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #296] @ 2b5718 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2b5660 │ │ │ │ ldr r2, [pc, #276] @ 2b571c │ │ │ │ @@ -110568,45 +110568,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b572c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b5600 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2b5730 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b5600 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, pc, ip, lsr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r5, pc, ip, r5 @ │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, pc, r4, lsl r5 @ │ │ │ │ andeq r3, r0, r4, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq r8, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r8, r2, ip, lsr #30 │ │ │ │ + ldrsbeq r8, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r8, r2, ip, lsl #30 │ │ │ │ │ │ │ │ 002b5734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -110627,15 +110627,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b57c0 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a498 │ │ │ │ + bl 94a470 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -110646,46 +110646,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b37bc │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a5240 │ │ │ │ + bl 7a5218 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b5858 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2b58ac │ │ │ │ bls 2b5870 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2b58d4 │ │ │ │ ldr r3, [pc, #200] @ 2b58e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r1, [pc, #184] @ 2b58e4 │ │ │ │ ldr r3, [pc, #184] @ 2b58e8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2b58ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a498 │ │ │ │ + bl 94a470 │ │ │ │ mov r0, r4 │ │ │ │ - bl 965934 │ │ │ │ + bl 96590c │ │ │ │ mov r4, #0 │ │ │ │ b 2b57a0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 24adfc │ │ │ │ @@ -110709,17 +110709,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2b588c │ │ │ │ bl 24aa60 │ │ │ │ adceq r3, r0, ip, lsr #31 │ │ │ │ @ instruction: 0x009f53b8 │ │ │ │ andeq r3, r0, ip, lsr #16 │ │ │ │ - rsbseq r8, r2, r4, asr #12 │ │ │ │ - addeq r4, r7, ip, ror #15 │ │ │ │ rsbseq r8, r2, r4, lsr #12 │ │ │ │ + addeq r4, r7, ip, asr #15 │ │ │ │ + rsbseq r8, r2, r4, lsl #12 │ │ │ │ │ │ │ │ 002b58f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #436] @ 2b5abc │ │ │ │ @@ -110759,21 +110759,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b59cc │ │ │ │ ldr r3, [pc, #308] @ 2b5acc │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 758dd4 │ │ │ │ + bl 758dac │ │ │ │ ldr r2, [pc, #288] @ 2b5ad0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 2b5a10 │ │ │ │ @@ -110831,18 +110831,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ adceq r3, r0, r0, lsl #28 │ │ │ │ addseq r5, pc, ip, lsl #4 │ │ │ │ - strdeq r4, [r7], ip │ │ │ │ - rsbseq pc, fp, ip, asr #4 │ │ │ │ + ldrdeq r4, [r7], ip │ │ │ │ + rsbseq pc, fp, ip, lsr #4 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - ldrsheq r1, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsbeq r1, [r2], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 002b5ad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2b5c48 │ │ │ │ @@ -110864,24 +110864,24 @@ │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b5b0c │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5ba0 │ │ │ │ ldr r5, [pc, #264] @ 2b5c4c │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2b5c50 │ │ │ │ ldr r1, [pc, #256] @ 2b5c54 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b5c18 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -110898,15 +110898,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 2b5c64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -110916,42 +110916,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 2b5c74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b5bcc │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr ip, [pc, #84] @ 2b5c78 │ │ │ │ ldr r1, [pc, #84] @ 2b5c7c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2b5c80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2b5bcc │ │ │ │ adceq r3, r0, ip, lsl ip │ │ │ │ - addeq r4, r7, r0, ror #9 │ │ │ │ - rsbseq r3, r2, r0, ror sp │ │ │ │ - rsbseq r3, r2, r8, lsl #27 │ │ │ │ - addeq r4, r7, r8, ror r4 │ │ │ │ - rsbseq r8, r2, r4, asr #21 │ │ │ │ - rsbseq r8, r2, ip, lsr #5 │ │ │ │ + addeq r4, r7, r0, asr #9 │ │ │ │ + rsbseq r3, r2, r0, asr sp │ │ │ │ + rsbseq r3, r2, r8, ror #26 │ │ │ │ + addeq r4, r7, r8, asr r4 │ │ │ │ + rsbseq r8, r2, r4, lsr #21 │ │ │ │ + rsbseq r8, r2, ip, lsl #5 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - addeq r4, r7, ip, lsr #8 │ │ │ │ - rsbseq r8, r2, r4, ror #20 │ │ │ │ - rsbseq r8, r2, r4, ror #4 │ │ │ │ + addeq r4, r7, ip, lsl #8 │ │ │ │ + rsbseq r8, r2, r4, asr #20 │ │ │ │ + rsbseq r8, r2, r4, asr #4 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ - rsbseq r8, r2, r8, ror #20 │ │ │ │ - rsbseq r8, r2, r8, lsr r2 │ │ │ │ + rsbseq r8, r2, r8, asr #20 │ │ │ │ + rsbseq r8, r2, r8, lsl r2 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ │ │ │ │ 002b5c84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -111080,17 +111080,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r4, pc, r8, ror lr @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r4, pc, ip, lsl #26 │ │ │ │ - @ instruction: 0x008741b8 │ │ │ │ - ldrsheq r7, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r8, r2, r0, lsl #5 │ │ │ │ + umulleq r4, r7, r8, r1 │ │ │ │ + ldrsbeq r7, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r8, r2, r0, ror #4 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002b5ea8 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 2486b4 │ │ │ │ │ │ │ │ @@ -111258,17 +111258,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f4ad4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r4, pc, r8, asr #20 │ │ │ │ - addeq r3, r7, r8, lsl #30 │ │ │ │ - rsbseq r7, r2, r0, asr #26 │ │ │ │ - ldrsbeq r7, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r3, r7, r8, ror #29 │ │ │ │ + rsbseq r7, r2, r0, lsr #26 │ │ │ │ + ldrheq r7, [r2], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002b6158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -111392,15 +111392,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cd024 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cd070 │ │ │ │ - addeq r3, r7, ip, lsl #25 │ │ │ │ + addeq r3, r7, ip, ror #24 │ │ │ │ │ │ │ │ 002b6354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2b6640 │ │ │ │ @@ -111435,23 +111435,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6400 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2b2b94 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b6400 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 96ede4 │ │ │ │ + bl 96edbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 965820 │ │ │ │ + bl 9657f8 │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 96587c │ │ │ │ + bl 965854 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bfeec │ │ │ │ mov r0, r6 │ │ │ │ bl 2c55e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd0bc │ │ │ │ mov r0, r6 │ │ │ │ @@ -111490,43 +111490,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6598 │ │ │ │ ldr r1, [pc, #400] @ 2b6658 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b64e8 │ │ │ │ add r0, r4, #916 @ 0x394 │ │ │ │ bl 29dd48 │ │ │ │ mov r0, r7 │ │ │ │ - bl 98f5b4 │ │ │ │ + bl 98f58c │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b6500 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 248ae0 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2b650c │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 248ae0 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #900] @ 0x384 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -111565,44 +111565,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b666c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b63a4 │ │ │ │ ldr r0, [pc, #68] @ 2b6670 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b63a4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f47b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r4, pc, r0, r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x00728394 │ │ │ │ - @ instruction: 0x00728294 │ │ │ │ + rsbseq r8, r2, r4, ror r3 │ │ │ │ + rsbseq r8, r2, r4, ror r2 │ │ │ │ @ instruction: 0x009f45b0 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r8, r2, r0, lsr #1 │ │ │ │ - rsbseq r8, r2, r4, ror #1 │ │ │ │ + rsbseq r8, r2, r0, lsl #1 │ │ │ │ + rsbseq r8, r2, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2b762c │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -111716,15 +111716,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9966b0 │ │ │ │ + bl 996688 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2b6b0c │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2b7648 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 2488f4 │ │ │ │ @@ -111882,26 +111882,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9966b0 │ │ │ │ + bl 996688 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2b6908 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a8fe8 │ │ │ │ ldr r1, [pc, #2880] @ 2b7654 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2b6fd0 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2b6ba4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -112050,15 +112050,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9966b0 │ │ │ │ + bl 996688 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2b6ed4 │ │ │ │ ldr r6, [pc, #2216] @ 2b764c │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -112067,22 +112067,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 9967ec │ │ │ │ + bl 9967c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 995db0 │ │ │ │ + bl 995d88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2b6f08 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -112092,15 +112092,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2b6e48 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 995db0 │ │ │ │ + bl 995d88 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2b6e58 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2b6e2c │ │ │ │ @@ -112184,23 +112184,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2b766c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b6b98 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2b7670 │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -112358,39 +112358,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 9d5330 │ │ │ │ + bl 9d5308 │ │ │ │ ldr r3, [pc, #1040] @ 2b767c │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d5330 │ │ │ │ + bl 9d5308 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d4fdc │ │ │ │ + bl 9d4fb4 │ │ │ │ ldr r3, [pc, #980] @ 2b7680 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2b7684 │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2b750c │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -112499,15 +112499,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 995b90 │ │ │ │ + bl 995b68 │ │ │ │ cmp r5, sl │ │ │ │ bne 2b7484 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #944] @ 0x3b0 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2b7450 │ │ │ │ @@ -112564,82 +112564,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2b7690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b6b98 │ │ │ │ ldr r0, [pc, #196] @ 2b7694 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b6b98 │ │ │ │ ldr r0, [pc, #168] @ 2b7698 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b6b98 │ │ │ │ ldr r3, [pc, #140] @ 2b769c │ │ │ │ ldr r1, [pc, #140] @ 2b76a0 │ │ │ │ ldr r0, [pc, #140] @ 2b76a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2b76a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ umullseq r4, pc, r0, r4 @ │ │ │ │ addseq r4, pc, r8, ror r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, r8, ror #30 │ │ │ │ - rsbseq r8, r2, r4, ror r0 │ │ │ │ + rsbseq r8, r2, r4, asr r0 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ addseq r4, pc, ip, ror r0 @ │ │ │ │ - rsbseq r7, r2, r8, asr #24 │ │ │ │ + rsbseq r7, r2, r8, lsr #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009f3ef8 │ │ │ │ andeq r4, r0, r0, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r7, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00727798 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ addseq r3, pc, ip, lsl #22 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r3, r0, r8, lsl #13 │ │ │ │ - rsbseq r7, r2, r4, lsr #5 │ │ │ │ - ldrsheq r7, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - ldrsheq r7, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - addeq r2, r7, r0, lsl sl │ │ │ │ - rsbseq r6, r2, r8, asr #16 │ │ │ │ - rsbseq r7, r2, ip, asr #2 │ │ │ │ + rsbseq r7, r2, r4, lsl #5 │ │ │ │ + ldrsbeq r7, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsbeq r7, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq r2, [r7], r0 │ │ │ │ + rsbseq r6, r2, r8, lsr #16 │ │ │ │ + rsbseq r7, r2, ip, lsr #2 │ │ │ │ andeq r0, r0, r7, ror #24 │ │ │ │ │ │ │ │ 002b76ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -112699,24 +112699,24 @@ │ │ │ │ beq 2b77a0 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7868 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5d74 │ │ │ │ + bl 9b5d4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7ac7d8 │ │ │ │ + bl 7ac7b0 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2b7974 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112738,15 +112738,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7984 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2b77fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9b5f7c │ │ │ │ + bl 9b5f54 │ │ │ │ b 2b77fc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7744 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3b80 │ │ │ │ b 2b7744 │ │ │ │ @@ -112785,21 +112785,21 @@ │ │ │ │ bne 2b7990 │ │ │ │ ldr r2, [pc, #280] @ 2b7a0c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2b7a10 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ b 2b7724 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7954 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7954 │ │ │ │ @@ -112850,24 +112850,24 @@ │ │ │ │ addseq r3, pc, ip, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r3, pc, ip, lsl r4 @ │ │ │ │ @ instruction: 0x009f33d0 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r6, r2, r0, lsr #29 │ │ │ │ + rsbseq r6, r2, r0, lsl #29 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - rsbseq r6, r2, r8, asr #28 │ │ │ │ - addeq r2, r7, r4, ror r6 │ │ │ │ - rsbseq r6, r2, ip, lsr #9 │ │ │ │ - rsbseq r6, r2, ip, lsr r7 │ │ │ │ + rsbseq r6, r2, r8, lsr #28 │ │ │ │ + addeq r2, r7, r4, asr r6 │ │ │ │ + rsbseq r6, r2, ip, lsl #9 │ │ │ │ + rsbseq r6, r2, ip, lsl r7 │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - addeq r2, r7, r0, asr r6 │ │ │ │ - rsbseq r6, r2, r8, lsl #9 │ │ │ │ - rsbseq r6, r2, r8, lsl r7 │ │ │ │ + addeq r2, r7, r0, lsr r6 │ │ │ │ + rsbseq r6, r2, r8, ror #8 │ │ │ │ + ldrsheq r6, [r2], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002b7a34 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2b7a54 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -112910,15 +112910,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7ac8c0 │ │ │ │ + bl 7ac898 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2b7b2c │ │ │ │ ldr r2, [pc, #92] @ 2b7b50 │ │ │ │ ldr r3, [pc, #84] @ 2b7b4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -112967,15 +112967,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7ac7d8 │ │ │ │ + bl 7ac7b0 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2b7c00 │ │ │ │ ldr r2, [pc, #92] @ 2b7c24 │ │ │ │ ldr r3, [pc, #84] @ 2b7c20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113026,17 +113026,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b7ca4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r2, r7, ip, lsr #7 │ │ │ │ - rsbseq r6, r2, r4, ror #3 │ │ │ │ - rsbseq r6, r2, r4, ror r4 │ │ │ │ + addeq r2, r7, ip, lsl #7 │ │ │ │ + rsbseq r6, r2, r4, asr #3 │ │ │ │ + rsbseq r6, r2, r4, asr r4 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002b7ca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113093,17 +113093,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, pc, ip, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009f2df4 │ │ │ │ - @ instruction: 0x008722b4 │ │ │ │ - rsbseq r6, r2, ip, ror #1 │ │ │ │ - rsbseq r6, r2, ip, ror r3 │ │ │ │ + umulleq r2, r7, r4, r2 │ │ │ │ + rsbseq r6, r2, ip, asr #1 │ │ │ │ + rsbseq r6, r2, ip, asr r3 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002b7dac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113160,17 +113160,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, pc, r8, asr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009f2cf0 │ │ │ │ - @ instruction: 0x008721b0 │ │ │ │ - rsbseq r5, r2, r8, ror #31 │ │ │ │ - rsbseq r6, r2, r8, ror r2 │ │ │ │ + umulleq r2, r7, r0, r1 │ │ │ │ + rsbseq r5, r2, r8, asr #31 │ │ │ │ + rsbseq r6, r2, r8, asr r2 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -113307,15 +113307,15 @@ │ │ │ │ bne 2b82ac │ │ │ │ ldr r1, [pc, #536] @ 2b82f4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 98fa50 │ │ │ │ + b 98fa28 │ │ │ │ ldr r3, [pc, #488] @ 2b82e0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2b82f8 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -113401,15 +113401,15 @@ │ │ │ │ bne 2b82ac │ │ │ │ ldr r1, [pc, #176] @ 2b8304 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 98fa50 │ │ │ │ + b 98fa28 │ │ │ │ ldr r2, [pc, #152] @ 2b8308 │ │ │ │ ldr r3, [pc, #100] @ 2b82d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113433,27 +113433,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, pc, r4, asr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, pc, r4, lsr #24 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r6, r2, ip, lsr #16 │ │ │ │ + rsbseq r6, r2, ip, lsl #16 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, r4, ror #20 │ │ │ │ - rsbseq r6, r2, r0, lsl #13 │ │ │ │ - rsbseq r6, r2, r4, asr r6 │ │ │ │ + rsbseq r6, r2, r0, ror #12 │ │ │ │ + rsbseq r6, r2, r4, lsr r6 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ addseq r2, pc, ip, ror #17 │ │ │ │ - rsbseq r6, r2, r8, lsl #10 │ │ │ │ + rsbseq r6, r2, r8, ror #9 │ │ │ │ addseq r2, pc, ip, lsr #17 │ │ │ │ - addeq r1, r7, r8, ror #26 │ │ │ │ - rsbseq r5, r2, r0, lsr #23 │ │ │ │ - rsbseq r5, r2, r0, lsr lr │ │ │ │ + addeq r1, r7, r8, asr #26 │ │ │ │ + rsbseq r5, r2, r0, lsl #23 │ │ │ │ + rsbseq r5, r2, r0, lsl lr │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -113548,17 +113548,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, pc, ip, lsr r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, r8, ror #13 │ │ │ │ - addeq r1, r7, r8, lsr #23 │ │ │ │ - rsbseq r5, r2, r0, ror #19 │ │ │ │ - rsbseq r5, r2, r0, ror ip │ │ │ │ + addeq r1, r7, r8, lsl #23 │ │ │ │ + rsbseq r5, r2, r0, asr #19 │ │ │ │ + rsbseq r5, r2, r0, asr ip │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002b84b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113591,17 +113591,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b8558 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq r1, [r7], r8 │ │ │ │ - rsbseq r5, r2, r0, lsr r9 │ │ │ │ - rsbseq r5, r2, r0, asr #23 │ │ │ │ + ldrdeq r1, [r7], r8 │ │ │ │ + rsbseq r5, r2, r0, lsl r9 │ │ │ │ + rsbseq r5, r2, r0, lsr #23 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002b855c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113633,15 +113633,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2b8640 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 98fa50 │ │ │ │ + b 98fa28 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8614 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8614 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -113653,16 +113653,16 @@ │ │ │ │ bl 248e40 │ │ │ │ b 2b85d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d2218 │ │ │ │ b 2b85b8 │ │ │ │ addseq r2, pc, r8, lsr #11 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r6, r2, r8, asr #3 │ │ │ │ - rsbseq r6, r2, ip, ror r1 │ │ │ │ + rsbseq r6, r2, r8, lsr #3 │ │ │ │ + rsbseq r6, r2, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2b8a88 │ │ │ │ @@ -113825,15 +113825,15 @@ │ │ │ │ bl 2b855c │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b8944 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8990 │ │ │ │ - bl 7c1010 │ │ │ │ + bl 7c0fe8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b891c │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -113844,17 +113844,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b8944 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2b2b94 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b8944 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 96ebd0 │ │ │ │ + bl 96eba8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 965820 │ │ │ │ + bl 9657f8 │ │ │ │ ldr r3, [pc, #348] @ 2b8aa8 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2b86ec │ │ │ │ mov r0, r4 │ │ │ │ @@ -113935,28 +113935,28 @@ │ │ │ │ @ instruction: 0x009f24b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, pc, r0, ror r4 @ │ │ │ │ addseq r2, pc, r8, lsr #8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbseq r6, r2, ip, lsl #3 │ │ │ │ + rsbseq r6, r2, ip, ror #2 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbseq r7, ip, r0, ror r8 │ │ │ │ - strdeq r1, [r7], ip │ │ │ │ - rsbseq r5, r2, r4, lsr r4 │ │ │ │ - rsbseq r5, r2, ip, asr pc │ │ │ │ + rsbseq r7, ip, r0, asr r8 │ │ │ │ + ldrdeq r1, [r7], ip │ │ │ │ + rsbseq r5, r2, r4, lsl r4 │ │ │ │ + rsbseq r5, r2, ip, lsr pc │ │ │ │ andeq r0, r0, fp, lsl #21 │ │ │ │ - ldrdeq r1, [r7], r8 │ │ │ │ - rsbseq r5, r2, r0, lsl r4 │ │ │ │ - rsbseq r5, r2, r0, lsr #13 │ │ │ │ + @ instruction: 0x008715b8 │ │ │ │ + ldrsheq r5, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r5, r2, r0, lsl #13 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ - @ instruction: 0x008715b4 │ │ │ │ - rsbseq r5, r2, ip, ror #7 │ │ │ │ - ldrheq r5, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + umulleq r1, r7, r4, r5 │ │ │ │ + rsbseq r5, r2, ip, asr #7 │ │ │ │ + @ instruction: 0x00725e94 │ │ │ │ andeq r0, r0, r9, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3604] @ 0xe14 │ │ │ │ @@ -114073,15 +114073,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2b5c84 │ │ │ │ ldr r1, [pc, #96] @ 2b8d24 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b855c │ │ │ │ b 2b8b4c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2b8d28 │ │ │ │ ldr r1, [pc, #64] @ 2b8d2c │ │ │ │ ldr r0, [pc, #64] @ 2b8d30 │ │ │ │ @@ -114092,21 +114092,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, pc, r0, lsl r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, pc, r8, ror #31 │ │ │ │ addseq r1, pc, r8, asr #31 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r5, r2, ip, lsr #23 │ │ │ │ + rsbseq r5, r2, ip, lsl #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - @ instruction: 0x00725a94 │ │ │ │ - addeq r1, r7, r8, lsr r3 │ │ │ │ - rsbseq r5, r2, r0, ror r1 │ │ │ │ - rsbseq r5, r2, r0, lsl #8 │ │ │ │ + rsbseq r5, r2, r4, ror sl │ │ │ │ + addeq r1, r7, r8, lsl r3 │ │ │ │ + rsbseq r5, r2, r0, asr r1 │ │ │ │ + rsbseq r5, r2, r0, ror #7 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2b8f18 │ │ │ │ @@ -114196,15 +114196,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3fd4 │ │ │ │ ldr r1, [pc, #132] @ 2b8f34 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r2, [pc, #116] @ 2b8f38 │ │ │ │ ldr r3, [pc, #84] @ 2b8f1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114224,22 +114224,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r1, pc, r8, asr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009f1db4 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r5, r2, ip, asr #19 │ │ │ │ + rsbseq r5, r2, ip, lsr #19 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r2, ip, lsr #17 │ │ │ │ + rsbseq r5, r2, ip, lsl #17 │ │ │ │ addseq r1, pc, r8, asr ip @ │ │ │ │ - addeq r1, r7, r4, lsr #2 │ │ │ │ - rsbseq r4, r2, ip, asr pc │ │ │ │ - rsbseq r5, r2, ip, ror #3 │ │ │ │ + addeq r1, r7, r4, lsl #2 │ │ │ │ + rsbseq r4, r2, ip, lsr pc │ │ │ │ + rsbseq r5, r2, ip, asr #3 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2b90e0 │ │ │ │ ldr r2, [pc, #380] @ 2b90e4 │ │ │ │ @@ -114315,43 +114315,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b9100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b8fa0 │ │ │ │ ldr r0, [pc, #56] @ 2b9104 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b8fa0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f1bb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r1, pc, r8, fp @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, pc, r0, lsr fp @ │ │ │ │ andeq r5, r0, r8, lsr #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r2, r4, asr #18 │ │ │ │ - rsbseq r5, r2, r8, ror #18 │ │ │ │ + rsbseq r5, r2, r4, lsr #18 │ │ │ │ + rsbseq r5, r2, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2b92c4 │ │ │ │ mov r7, r1 │ │ │ │ @@ -114431,15 +114431,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3fd4 │ │ │ │ ldr r1, [pc, #132] @ 2b92e0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r2, [pc, #116] @ 2b92e4 │ │ │ │ ldr r3, [pc, #84] @ 2b92c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114459,22 +114459,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f19f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, pc, r0, ror #19 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsheq r5, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq r5, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r2, r0, lsl #10 │ │ │ │ + rsbseq r5, r2, r0, ror #9 │ │ │ │ addseq r1, pc, ip, lsr #17 │ │ │ │ - addeq r0, r7, r8, ror sp │ │ │ │ - ldrheq r4, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r4, r2, r0, asr #28 │ │ │ │ + addeq r0, r7, r8, asr sp │ │ │ │ + @ instruction: 0x00724b90 │ │ │ │ + rsbseq r4, r2, r0, lsr #28 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2b9674 │ │ │ │ @@ -114572,15 +114572,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3fd4 │ │ │ │ ldr r1, [pc, #516] @ 2b9694 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r2, [pc, #500] @ 2b9698 │ │ │ │ ldr r3, [pc, #464] @ 2b9678 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114612,23 +114612,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2b96a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b9488 │ │ │ │ ldr r3, [pc, #324] @ 2b96ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b9368 │ │ │ │ ldr r3, [pc, #292] @ 2b96a0 │ │ │ │ @@ -114645,40 +114645,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2b96b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b9368 │ │ │ │ ldr r0, [pc, #192] @ 2b96b4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b9368 │ │ │ │ ldr r0, [pc, #164] @ 2b96b8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b9488 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2b96bc │ │ │ │ ldr r1, [pc, #136] @ 2b96c0 │ │ │ │ ldr r0, [pc, #136] @ 2b96c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2b96c8 │ │ │ │ @@ -114698,32 +114698,32 @@ │ │ │ │ addseq r1, pc, r4, lsl #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009f17d0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsbeq r5, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r5, r2, ip, asr #5 │ │ │ │ + ldrheq r5, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r5, r2, ip, lsr #5 │ │ │ │ addseq r1, pc, r8, ror r6 @ │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r2, ip, asr #11 │ │ │ │ + rsbseq r5, r2, ip, lsr #11 │ │ │ │ andeq r1, r0, r4, lsl #18 │ │ │ │ - rsbseq r5, r2, r8, lsl #9 │ │ │ │ - ldrsbeq r5, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r5, r2, r4, ror #10 │ │ │ │ - addeq r0, r7, ip, ror #19 │ │ │ │ - rsbseq r4, r2, r4, lsr #16 │ │ │ │ - ldrheq r4, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r5, r2, r8, ror #8 │ │ │ │ + ldrheq r5, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r5, r2, r4, asr #10 │ │ │ │ + addeq r0, r7, ip, asr #19 │ │ │ │ + rsbseq r4, r2, r4, lsl #16 │ │ │ │ + @ instruction: 0x00724a94 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ - addeq r0, r7, r8, asr #19 │ │ │ │ - rsbseq r4, r2, r0, lsl #16 │ │ │ │ - @ instruction: 0x00724a90 │ │ │ │ + addeq r0, r7, r8, lsr #19 │ │ │ │ + rsbseq r4, r2, r0, ror #15 │ │ │ │ + rsbseq r4, r2, r0, ror sl │ │ │ │ andeq r0, r0, r3, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2b9b40 │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -114803,15 +114803,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3fd4 │ │ │ │ ldr r1, [pc, #820] @ 2b9b60 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r2, [pc, #804] @ 2b9b64 │ │ │ │ ldr r3, [pc, #768] @ 2b9b44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114894,15 +114894,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3fd4 │ │ │ │ ldr r1, [pc, #472] @ 2b9b70 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r2, [pc, #456] @ 2b9b74 │ │ │ │ ldr r3, [pc, #404] @ 2b9b44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114927,22 +114927,22 @@ │ │ │ │ beq 2b9ac8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2b9b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b98c0 │ │ │ │ ldr r3, [pc, #312] @ 2b9b88 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b9758 │ │ │ │ ldr r3, [pc, #280] @ 2b9b7c │ │ │ │ @@ -114959,34 +114959,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2b9b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b9758 │ │ │ │ ldr r0, [pc, #192] @ 2b9b90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b98c0 │ │ │ │ ldr r0, [pc, #172] @ 2b9b94 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b9758 │ │ │ │ ldr r3, [pc, #152] @ 2b9b98 │ │ │ │ ldr r1, [pc, #152] @ 2b9b9c │ │ │ │ ldr r0, [pc, #152] @ 2b9ba0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2b9ba4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -115005,36 +115005,36 @@ │ │ │ │ addseq r1, pc, r0, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009f13f0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r4, r2, r8, ror #31 │ │ │ │ - rsbseq r4, r2, r0, lsr pc │ │ │ │ + rsbseq r4, r2, r8, asr #31 │ │ │ │ + rsbseq r4, r2, r0, lsl pc │ │ │ │ @ instruction: 0x009f12dc │ │ │ │ addseq r1, pc, r8, lsr #5 │ │ │ │ - rsbseq r4, r2, r0, lsl #29 │ │ │ │ - rsbseq r4, r2, r4, asr #27 │ │ │ │ + rsbseq r4, r2, r0, ror #28 │ │ │ │ + rsbseq r4, r2, r4, lsr #27 │ │ │ │ addseq r1, pc, r0, ror r1 @ │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r2, r8, lsr #4 │ │ │ │ + rsbseq r5, r2, r8, lsl #4 │ │ │ │ andeq r5, r0, ip, lsl #9 │ │ │ │ - rsbseq r5, r2, r4, lsl r1 │ │ │ │ - rsbseq r5, r2, r8, ror #3 │ │ │ │ - rsbseq r5, r2, r8, lsr r1 │ │ │ │ - addeq r0, r7, r0, lsr #10 │ │ │ │ - rsbseq r4, r2, r8, asr r3 │ │ │ │ - rsbseq r4, r2, r8, ror #11 │ │ │ │ + ldrsheq r5, [r2], #-4 @ │ │ │ │ + rsbseq r5, r2, r8, asr #3 │ │ │ │ + rsbseq r5, r2, r8, lsl r1 │ │ │ │ + addeq r0, r7, r0, lsl #10 │ │ │ │ + rsbseq r4, r2, r8, lsr r3 │ │ │ │ + rsbseq r4, r2, r8, asr #11 │ │ │ │ andeq r0, r0, r3, asr #9 │ │ │ │ - strdeq r0, [r7], ip │ │ │ │ - rsbseq r4, r2, r4, lsr r3 │ │ │ │ - rsbseq r4, r2, r4, asr #11 │ │ │ │ + ldrdeq r0, [r7], ip │ │ │ │ + rsbseq r4, r2, r4, lsl r3 │ │ │ │ + rsbseq r4, r2, r4, lsr #11 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2ba03c │ │ │ │ ldr r2, [pc, #1132] @ 2ba040 │ │ │ │ @@ -115247,15 +115247,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3fd4 │ │ │ │ ldr r1, [pc, #324] @ 2ba060 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r2, [pc, #308] @ 2ba064 │ │ │ │ ldr r3, [pc, #268] @ 2ba040 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115287,33 +115287,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2ba074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b9c10 │ │ │ │ ldr r0, [pc, #128] @ 2ba078 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2b9c10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2ba07c │ │ │ │ ldr r1, [pc, #92] @ 2ba080 │ │ │ │ ldr r0, [pc, #92] @ 2ba084 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2ba088 │ │ │ │ @@ -115322,28 +115322,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r0, pc, ip, asr #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, pc, ip, lsr #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r4, r2, r4, lsr fp │ │ │ │ + rsbseq r4, r2, r4, lsl fp │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsbseq r4, r2, r0, asr #16 │ │ │ │ + rsbseq r4, r2, r0, lsr #16 │ │ │ │ addseq r0, pc, ip, ror #23 │ │ │ │ andeq r4, r0, r0, lsl #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r2, ip, lsl sp │ │ │ │ - rsbseq r4, r2, r0, ror sp │ │ │ │ - addeq r0, r7, r0 │ │ │ │ - rsbseq r3, r2, r8, lsr lr │ │ │ │ - rsbseq r4, r2, r8, asr #1 │ │ │ │ + ldrsheq r4, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r4, r2, r0, asr sp │ │ │ │ + addeq pc, r6, r0, ror #31 │ │ │ │ + rsbseq r3, r2, r8, lsl lr │ │ │ │ + rsbseq r4, r2, r8, lsr #1 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -115451,15 +115451,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2b5c84 │ │ │ │ ldr r1, [pc, #540] @ 2ba468 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r2, [pc, #524] @ 2ba46c │ │ │ │ ldr r3, [pc, #488] @ 2ba44c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115512,24 +115512,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2ba480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ba154 │ │ │ │ ldr r2, [pc, #264] @ 2ba484 │ │ │ │ ldr r3, [pc, #204] @ 2ba44c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -115546,15 +115546,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2ba488 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ba154 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2ba48c │ │ │ │ ldr r1, [pc, #168] @ 2ba490 │ │ │ │ ldr r0, [pc, #168] @ 2ba494 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2ba498 │ │ │ │ @@ -115581,36 +115581,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r0, pc, ip, asr sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, pc, ip, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsheq r4, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsbeq r4, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r4, r2, r0, lsl r5 │ │ │ │ + ldrsheq r4, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0x009f08bc │ │ │ │ addseq r0, pc, r8, lsl #17 │ │ │ │ andeq r4, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r2, r4, lsr #21 │ │ │ │ + rsbseq r4, r2, r4, lsl #21 │ │ │ │ addseq r0, pc, r0, lsr #15 │ │ │ │ - rsbseq r4, r2, r8, lsr #21 │ │ │ │ - addeq pc, r6, ip, lsr ip @ │ │ │ │ - rsbseq r3, r2, r4, ror sl │ │ │ │ - @ instruction: 0x0072459c │ │ │ │ - ldrdeq r0, [r0], -r6 │ │ │ │ - addeq pc, r6, r8, lsl ip @ │ │ │ │ + rsbseq r4, r2, r8, lsl #21 │ │ │ │ + addeq pc, r6, ip, lsl ip @ │ │ │ │ rsbseq r3, r2, r4, asr sl │ │ │ │ - rsbseq r4, r2, r0, asr #19 │ │ │ │ - strdeq pc, [r6], r4 │ │ │ │ - rsbseq r3, r2, ip, lsr #20 │ │ │ │ - ldrheq r3, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r4, r2, ip, ror r5 │ │ │ │ + ldrdeq r0, [r0], -r6 │ │ │ │ + strdeq pc, [r6], r8 │ │ │ │ + rsbseq r3, r2, r4, lsr sl │ │ │ │ + rsbseq r4, r2, r0, lsr #19 │ │ │ │ + ldrdeq pc, [r6], r4 │ │ │ │ + rsbseq r3, r2, ip, lsl #20 │ │ │ │ + @ instruction: 0x00723c9c │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #4076] @ 2bb4c0 │ │ │ │ @@ -115659,15 +115659,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2baa5c │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2bb73c │ │ │ │ ldr r0, [pc, #3900] @ 2bb4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 2bad20 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2bb734 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb228 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -115701,15 +115701,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2bba68 │ │ │ │ ldr r0, [pc, #3736] @ 2bb4d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 2baa5c │ │ │ │ cmp r7, #1 │ │ │ │ beq 2bb1c4 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -115790,26 +115790,26 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldrb r1, [r6, #16] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 9d62f0 │ │ │ │ + bl 9d62c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ lsl r9, r9, #16 │ │ │ │ lsr r9, r9, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d62f0 │ │ │ │ + bl 9d62c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ lsl r3, r5, r3 │ │ │ │ moveq r5, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ moveq lr, r9 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -116118,15 +116118,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2b5c84 │ │ │ │ ldr r1, [pc, #2132] @ 2bb50c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b855c │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2ba9b8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bacf4 │ │ │ │ @@ -116443,15 +116443,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2baccc │ │ │ │ mov r0, #8 │ │ │ │ b 2baa7c │ │ │ │ ldr r0, [pc, #856] @ 2bb52c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baa5c │ │ │ │ b 2bad2c │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -116633,75 +116633,75 @@ │ │ │ │ ldr r8, [pc, #76] @ 2bb504 │ │ │ │ ldr r6, [pc, #68] @ 2bb500 │ │ │ │ add r9, sp, #112 @ 0x70 │ │ │ │ b 2bb5cc │ │ │ │ addseq r0, pc, r8, asr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, pc, r0, lsr r6 @ │ │ │ │ - ldrdeq pc, [r6], r6 │ │ │ │ - rsbseq r4, r2, r8, lsr sl │ │ │ │ - rsbseq r4, r2, r4, lsl #22 │ │ │ │ + @ instruction: 0x0086f9b6 │ │ │ │ + rsbseq r4, r2, r8, lsl sl │ │ │ │ + rsbseq r4, r2, r4, ror #21 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb774 │ │ │ │ - addeq pc, r6, r4, asr #10 │ │ │ │ - addeq pc, r6, r0, lsl #12 │ │ │ │ + addeq pc, r6, r4, lsr #10 │ │ │ │ + addeq pc, r6, r0, ror #11 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ umullseq r0, pc, r8, r0 @ │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrheq r3, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + @ instruction: 0x00723b90 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - rsbseq r3, r2, r8, lsr #21 │ │ │ │ + rsbseq r3, r2, r8, lsl #21 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ addseq lr, pc, r0, asr #16 │ │ │ │ - rsbseq r3, r2, ip, ror #13 │ │ │ │ + rsbseq r3, r2, ip, asr #13 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - rsbseq r3, r2, r4, ror #11 │ │ │ │ + rsbseq r3, r2, r4, asr #11 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - ldrsbeq r3, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + ldrheq r3, [r2], #-208 @ 0xffffff30 @ │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ @ instruction: 0xffff91f8 │ │ │ │ - @ instruction: 0x00723390 │ │ │ │ - rsbseq r3, r2, ip, ror r0 │ │ │ │ - rsbseq r3, r2, r8, lsr r8 │ │ │ │ - rsbseq r3, r2, ip, ror #15 │ │ │ │ - rsbseq r3, r2, ip, asr r7 │ │ │ │ - rsbseq r3, r2, r4, ror #17 │ │ │ │ + rsbseq r3, r2, r0, ror r3 │ │ │ │ + rsbseq r3, r2, ip, asr r0 │ │ │ │ + rsbseq r3, r2, r8, lsl r8 │ │ │ │ + rsbseq r3, r2, ip, asr #15 │ │ │ │ + rsbseq r3, r2, ip, lsr r7 │ │ │ │ + rsbseq r3, r2, r4, asr #17 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - addeq lr, r6, r8, asr r7 │ │ │ │ + addeq lr, r6, r8, lsr r7 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x000019b0 │ │ │ │ - @ instruction: 0x00723898 │ │ │ │ + rsbseq r3, r2, r8, ror r8 │ │ │ │ andeq r4, r0, ip, lsl r6 │ │ │ │ - rsbseq r3, r2, r4, lsr #17 │ │ │ │ + rsbseq r3, r2, r4, lsl #17 │ │ │ │ @ instruction: 0xffffdc64 │ │ │ │ @ instruction: 0xffff6cbc │ │ │ │ @ instruction: 0xffffd860 │ │ │ │ - @ instruction: 0x0072369c │ │ │ │ + rsbseq r3, r2, ip, ror r6 │ │ │ │ andeq r4, r0, r0, lsr #13 │ │ │ │ - rsbseq r3, r2, r8, lsr #9 │ │ │ │ + rsbseq r3, r2, r8, lsl #9 │ │ │ │ andeq r1, r0, r8, lsr pc │ │ │ │ - ldrsbeq r3, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrheq r3, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r4, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r3, r2, r4, lsr #10 │ │ │ │ - rsbseq r3, r2, r4, lsl #14 │ │ │ │ - ldrheq r3, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrheq r3, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r3, r2, r0, lsl #8 │ │ │ │ - rsbseq r3, r2, r0, asr #9 │ │ │ │ - addeq lr, r6, r0, lsl #6 │ │ │ │ - rsbseq r2, r2, r8, lsr r1 │ │ │ │ - rsbseq r2, r2, r8, asr #7 │ │ │ │ + rsbseq r3, r2, r4, lsl #10 │ │ │ │ + rsbseq r3, r2, r4, ror #13 │ │ │ │ + @ instruction: 0x00723390 │ │ │ │ + @ instruction: 0x00723594 │ │ │ │ + rsbseq r3, r2, r0, ror #7 │ │ │ │ + rsbseq r3, r2, r0, lsr #9 │ │ │ │ + addeq lr, r6, r0, ror #5 │ │ │ │ + rsbseq r2, r2, r8, lsl r1 │ │ │ │ + rsbseq r2, r2, r8, lsr #7 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ ldr fp, [r4] │ │ │ │ ldr sl, [r4, #4] │ │ │ │ ldrb r2, [r5, #640] @ 0x280 │ │ │ │ ldrb r3, [r5, #644] @ 0x284 │ │ │ │ cmp sl, r6 │ │ │ │ cmpeq fp, r8 │ │ │ │ @@ -116768,32 +116768,32 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2bb5c4 │ │ │ │ ldr r1, [pc, #-420] @ 2bb53c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ b 2ba890 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b9bb8 │ │ │ │ b 2baa5c │ │ │ │ mov r0, #4 │ │ │ │ b 2baa7c │ │ │ │ ldr r0, [pc, #-464] @ 2bb540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baa5c │ │ │ │ b 2bad2c │ │ │ │ ldr r0, [pc, #-488] @ 2bb544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 2bad20 │ │ │ │ mov r0, #2 │ │ │ │ b 2baa7c │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2bba60 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -116801,24 +116801,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b9108 │ │ │ │ b 2baa5c │ │ │ │ ldr r0, [pc, #-544] @ 2bb548 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baa5c │ │ │ │ b 2bad2c │ │ │ │ ldr r0, [pc, #-576] @ 2bb54c │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2baa5c │ │ │ │ b 2bad2c │ │ │ │ mov r0, sl │ │ │ │ b 2ba824 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -116837,15 +116837,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2a3d74 │ │ │ │ ldr r3, [pc, #-672] @ 2bb550 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #-684] @ 2bb55c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2bbac4 │ │ │ │ mov r3, r7 │ │ │ │ @@ -116924,25 +116924,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1052] @ 2bb564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2baa5c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2bb894 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2bb894 │ │ │ │ @@ -116974,26 +116974,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1248] @ 2bb56c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2badc4 │ │ │ │ mov r0, #3 │ │ │ │ bl 5459dc │ │ │ │ b 2baa5c │ │ │ │ bl 546148 │ │ │ │ b 2baa5c │ │ │ │ ldr r2, [pc, #-1280] @ 2bb570 │ │ │ │ @@ -117013,15 +117013,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 523b74 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2baa5c │ │ │ │ ldr r0, [pc, #-1344] @ 2bb57c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 2baa5c │ │ │ │ ldr r3, [pc, #-1356] @ 2bb580 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb818 │ │ │ │ ldr r3, [pc, #-1356] @ 2bb594 │ │ │ │ @@ -117039,25 +117039,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1480] @ 2bb584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bb818 │ │ │ │ ldr r3, [pc, #-1492] @ 2bb588 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba614 │ │ │ │ ldr r3, [pc, #-1500] @ 2bb594 │ │ │ │ @@ -117074,22 +117074,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1600] @ 2bb58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ba618 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1616] @ 2bb590 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb844 │ │ │ │ @@ -117107,70 +117107,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1716] @ 2bb59c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bb844 │ │ │ │ ldr r0, [pc, #-1728] @ 2bb5a0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2badc4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-1764] @ 2bb5a4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bb818 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 9d62f0 │ │ │ │ + bl 9d62c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ lsl lr, r9, r3 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ b 2ba810 │ │ │ │ ldr r0, [pc, #-1828] @ 2bb5a8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2baa5c │ │ │ │ ldr r0, [pc, #-1860] @ 2bb5ac │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ba614 │ │ │ │ ldr r0, [pc, #-1880] @ 2bb5b0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bb844 │ │ │ │ ldr r3, [pc, #-1900] @ 2bb5b4 │ │ │ │ ldr r1, [pc, #-1900] @ 2bb5b8 │ │ │ │ ldr r0, [pc, #-1900] @ 2bb5bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1904] @ 2bb5c0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -117291,18 +117291,18 @@ │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq lr, lr, r4, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq lr, lr, ip, lsr #26 │ │ │ │ addseq lr, lr, r8, ror #25 │ │ │ │ - addeq lr, r6, r4, ror #2 │ │ │ │ - addeq lr, r6, r0, asr #2 │ │ │ │ - rsbseq r1, r2, r8, ror pc │ │ │ │ - rsbseq r2, r2, r8, lsl #4 │ │ │ │ + addeq lr, r6, r4, asr #2 │ │ │ │ + addeq lr, r6, r0, lsr #2 │ │ │ │ + rsbseq r1, r2, r8, asr pc │ │ │ │ + rsbseq r2, r2, r8, ror #3 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1640] @ 2bc5a8 │ │ │ │ ldr r3, [pc, #1640] @ 2bc5ac │ │ │ │ @@ -117341,15 +117341,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r4, [r4, #944] @ 0x3b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bbfac │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -117382,15 +117382,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r4, [r4, #944] @ 0x3b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bc030 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -117494,15 +117494,15 @@ │ │ │ │ bl 2b5c84 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b461c │ │ │ │ ldr r1, [pc, #932] @ 2bc5dc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b855c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc26c │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -117644,23 +117644,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2bc5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc100 │ │ │ │ ldr r3, [pc, #308] @ 2bc5fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc368 │ │ │ │ ldr r3, [pc, #276] @ 2bc5f0 │ │ │ │ @@ -117676,78 +117676,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2bc600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc368 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2bc604 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc100 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2bc608 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc368 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2bc60c │ │ │ │ ldr r1, [pc, #128] @ 2bc610 │ │ │ │ ldr r0, [pc, #128] @ 2bc614 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2bc618 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009eebdc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, lr, r0, asr #23 │ │ │ │ - rsbseq r2, r2, r4, asr #15 │ │ │ │ + rsbseq r2, r2, r4, lsr #15 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r2, r2, r0, lsr r7 │ │ │ │ + rsbseq r2, r2, r0, lsl r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffff9f04 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff8468 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r2, r2, ip, lsl #12 │ │ │ │ + rsbseq r2, r2, ip, ror #11 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - rsbseq r2, r2, r4, lsr #10 │ │ │ │ + rsbseq r2, r2, r4, lsl #10 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq lr, lr, ip, ror r7 │ │ │ │ andeq r5, r0, r4, lsr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq r2, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x00722f9c │ │ │ │ andeq r2, r0, ip, lsl #17 │ │ │ │ - @ instruction: 0x00722e98 │ │ │ │ - rsbseq r2, r2, r8, ror pc │ │ │ │ - ldrheq r2, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - umulleq sp, r6, r4, sl │ │ │ │ - rsbseq r1, r2, ip, asr #17 │ │ │ │ - rsbseq r1, r2, ip, asr fp │ │ │ │ + rsbseq r2, r2, r8, ror lr │ │ │ │ + rsbseq r2, r2, r8, asr pc │ │ │ │ + @ instruction: 0x00722e94 │ │ │ │ + addeq sp, r6, r4, ror sl │ │ │ │ + rsbseq r1, r2, ip, lsr #17 │ │ │ │ + rsbseq r1, r2, ip, lsr fp │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2bcd10 │ │ │ │ ldr r3, [pc, #1756] @ 2bcd14 │ │ │ │ @@ -117823,22 +117823,22 @@ │ │ │ │ bne 2bc6fc │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7b89fc │ │ │ │ + bl 7b89d4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bc868 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 7b9208 │ │ │ │ + bl 7b91e0 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bc948 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 24a5bc │ │ │ │ @@ -117856,15 +117856,15 @@ │ │ │ │ bl 2b855c │ │ │ │ ldr r3, [pc, #1352] @ 2bcd20 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 7b9250 │ │ │ │ + bl 7b9228 │ │ │ │ ldr r2, [pc, #1328] @ 2bcd24 │ │ │ │ ldr r3, [pc, #1308] @ 2bcd14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -117879,34 +117879,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bca70 │ │ │ │ mov r0, r5 │ │ │ │ bl 2bbd54 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7b9250 │ │ │ │ + bl 7b9228 │ │ │ │ b 2bc7ec │ │ │ │ ldr r3, [pc, #1224] @ 2bcd1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bc9f0 │ │ │ │ mov r9, #0 │ │ │ │ b 2bc838 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 9975a0 │ │ │ │ + bl 997578 │ │ │ │ ldr r3, [pc, #1184] @ 2bcd1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2bcb08 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ b 2bc860 │ │ │ │ ldr r3, [pc, #1148] @ 2bcd1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2bc860 │ │ │ │ ldr r3, [pc, #1140] @ 2bcd28 │ │ │ │ @@ -117928,40 +117928,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #1056] @ 2bcd34 │ │ │ │ ldr r3, [pc, #1056] @ 2bcd38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2bcd3c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc860 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9975a0 │ │ │ │ + bl 997578 │ │ │ │ ldr r3, [pc, #964] @ 2bcd1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2bcb98 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ b 2bc838 │ │ │ │ ldr r3, [pc, #964] @ 2bcd40 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc7bc │ │ │ │ ldr r3, [pc, #924] @ 2bcd2c │ │ │ │ @@ -117977,22 +117977,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2bcd44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc7bc │ │ │ │ ldr r3, [pc, #816] @ 2bcd28 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc860 │ │ │ │ ldr r3, [pc, #800] @ 2bcd2c │ │ │ │ @@ -118009,15 +118009,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #752] @ 2bcd48 │ │ │ │ ldr r3, [pc, #752] @ 2bcd4c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2bcd50 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -118040,29 +118040,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #640] @ 2bcd54 │ │ │ │ ldr r2, [pc, #640] @ 2bcd58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2bcd5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc838 │ │ │ │ ldr r3, [pc, #536] @ 2bcd28 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc88c │ │ │ │ ldr r3, [pc, #520] @ 2bcd2c │ │ │ │ @@ -118078,27 +118078,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #500] @ 2bcd60 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2bcd64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc88c │ │ │ │ ldr r3, [pc, #392] @ 2bcd28 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc968 │ │ │ │ ldr r3, [pc, #376] @ 2bcd2c │ │ │ │ @@ -118114,124 +118114,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #364] @ 2bcd68 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2bcd6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc968 │ │ │ │ ldr r0, [pc, #320] @ 2bcd70 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc7bc │ │ │ │ ldr r1, [pc, #300] @ 2bcd74 │ │ │ │ ldr r3, [pc, #300] @ 2bcd78 │ │ │ │ ldr r0, [pc, #300] @ 2bcd7c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc838 │ │ │ │ ldr r0, [pc, #268] @ 2bcd80 │ │ │ │ ldr r3, [pc, #268] @ 2bcd84 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2bcd88 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc860 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2bcd8c │ │ │ │ ldr r0, [pc, #232] @ 2bcd90 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc968 │ │ │ │ ldr r0, [pc, #208] @ 2bcd94 │ │ │ │ ldr r3, [pc, #208] @ 2bcd98 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2bcd9c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc860 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2bcda0 │ │ │ │ ldr r0, [pc, #172] @ 2bcda4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bc88c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, r8, ror #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, lr, ip, lsl #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffbe64 │ │ │ │ addseq lr, lr, r8, lsr #6 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, ip, r8, asr #13 │ │ │ │ - rsbseq r2, r2, r8, asr ip │ │ │ │ - ldrsheq r2, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r2, ip, r8, lsr #13 │ │ │ │ + rsbseq r2, r2, r8, lsr ip │ │ │ │ + ldrsbeq r2, [r2], #-176 @ 0xffffff50 @ │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq r2, r2, r0, ror #24 │ │ │ │ - rsbseq r2, ip, r4, lsl #11 │ │ │ │ - rsbseq r2, r2, r8, ror fp │ │ │ │ - rsbseq r2, r2, ip, lsr #21 │ │ │ │ - rsbseq r2, ip, r8, lsl #10 │ │ │ │ - rsbseq r2, r2, ip, asr #22 │ │ │ │ - rsbseq r2, r2, r8, lsl sl │ │ │ │ - rsbseq r2, r2, ip, ror sl │ │ │ │ - rsbseq r2, r2, r8, lsl #19 │ │ │ │ - rsbseq r2, r2, r4, lsl #20 │ │ │ │ - ldrsheq r2, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r2, r2, r8, asr sl │ │ │ │ - @ instruction: 0x007c2390 │ │ │ │ - ldrsbeq r2, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r2, r2, r8, lsr #18 │ │ │ │ - rsbseq r2, ip, r8, ror #6 │ │ │ │ - rsbseq r2, r2, r4, asr r9 │ │ │ │ - ldrsheq r2, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r2, r2, ip, asr r9 │ │ │ │ + rsbseq r2, r2, r0, asr #24 │ │ │ │ + rsbseq r2, ip, r4, ror #10 │ │ │ │ + rsbseq r2, r2, r8, asr fp │ │ │ │ + rsbseq r2, r2, ip, lsl #21 │ │ │ │ + rsbseq r2, ip, r8, ror #9 │ │ │ │ + rsbseq r2, r2, ip, lsr #22 │ │ │ │ + ldrsheq r2, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r2, r2, ip, asr sl │ │ │ │ + rsbseq r2, r2, r8, ror #18 │ │ │ │ + rsbseq r2, r2, r4, ror #19 │ │ │ │ ldrsbeq r2, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r2, ip, r8, lsl r3 │ │ │ │ - rsbseq r2, r2, r0, lsr #17 │ │ │ │ - rsbseq r2, r2, r8, lsr #17 │ │ │ │ - ldrsheq r2, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r2, r2, r4, lsl #17 │ │ │ │ + rsbseq r2, r2, r8, lsr sl │ │ │ │ + rsbseq r2, ip, r0, ror r3 │ │ │ │ + ldrheq r2, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r2, r2, r8, lsl #18 │ │ │ │ + rsbseq r2, ip, r8, asr #6 │ │ │ │ + rsbseq r2, r2, r4, lsr r9 │ │ │ │ + ldrsbeq r2, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, r2, ip, lsr r9 │ │ │ │ + ldrheq r2, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsheq r2, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r2, r2, r0, lsl #17 │ │ │ │ + rsbseq r2, r2, r8, lsl #17 │ │ │ │ + ldrsbeq r2, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r2, r2, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #1124] @ 2bd228 │ │ │ │ mov r8, r3 │ │ │ │ @@ -118266,97 +118266,97 @@ │ │ │ │ bl 2487d4 │ │ │ │ add r3, pc, #992 @ 0x3e0 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 7550ec │ │ │ │ + bl 7550c4 │ │ │ │ ldr r3, [pc, #992] @ 2bd23c │ │ │ │ ldr r2, [pc, #992] @ 2bd240 │ │ │ │ ldr r1, [pc, #992] @ 2bd244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 7550ec │ │ │ │ + bl 7550c4 │ │ │ │ ldr r1, [pc, #952] @ 2bd248 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r1, [pc, #932] @ 2bd24c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r1, [pc, #916] @ 2bd250 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #896] @ 2bd254 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #876] @ 2bd258 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #856] @ 2bd25c │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #836] @ 2bd260 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #816] @ 2bd264 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r1, [pc, #800] @ 2bd268 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #780] @ 2bd26c │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #760] @ 2bd270 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #740] @ 2bd274 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bd2d4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ str r3, [r4, #476] @ 0x1dc │ │ │ │ @@ -118373,15 +118373,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2a012c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7ac9a8 │ │ │ │ + bl 7ac980 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bd3a0 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2bd384 │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -118394,55 +118394,55 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2487d4 │ │ │ │ mov r1, fp │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 7a5250 │ │ │ │ + bl 7a5228 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2bd098 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ bl 2b2748 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94a498 │ │ │ │ + bl 94a470 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd0c8 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 96587c │ │ │ │ + bl 965854 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd0f4 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2b2b94 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2bd0f4 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 96e9bc │ │ │ │ + bl 96e994 │ │ │ │ mov r0, r6 │ │ │ │ - bl 965820 │ │ │ │ + bl 9657f8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b2190 │ │ │ │ ldr r2, [pc, #372] @ 2bd27c │ │ │ │ mvn r3, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -118450,22 +118450,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r8, [r4, #676] @ 0x2a4 │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ ldr r2, [pc, #324] @ 2bd280 │ │ │ │ ldr r0, [pc, #324] @ 2bd284 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r6, r5, #102400 @ 0x19000 │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r6, #948] @ 0x3b4 │ │ │ │ str r8, [r6, #944] @ 0x3b0 │ │ │ │ @@ -118517,51 +118517,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sp, lr, r4, asr sp │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ addseq sp, lr, r4, lsr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - addeq sp, r6, r4, asr #3 │ │ │ │ - rsbseq sp, r1, r0, asr sl │ │ │ │ - rsbseq sp, r1, r4, ror #20 │ │ │ │ - ldrheq r2, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r2, r2, ip, lsr #17 │ │ │ │ - rsbseq r2, r2, r8, lsr #17 │ │ │ │ - rsbseq r2, r2, r4, lsr #17 │ │ │ │ - @ instruction: 0x0072289c │ │ │ │ - @ instruction: 0x00722898 │ │ │ │ - @ instruction: 0x00722898 │ │ │ │ - @ instruction: 0x00722894 │ │ │ │ + addeq sp, r6, r4, lsr #3 │ │ │ │ + rsbseq sp, r1, r0, lsr sl │ │ │ │ + rsbseq sp, r1, r4, asr #20 │ │ │ │ @ instruction: 0x00722894 │ │ │ │ + rsbseq r2, r2, ip, lsl #17 │ │ │ │ rsbseq r2, r2, r8, lsl #17 │ │ │ │ + rsbseq r2, r2, r4, lsl #17 │ │ │ │ rsbseq r2, r2, ip, ror r8 │ │ │ │ + rsbseq r2, r2, r8, ror r8 │ │ │ │ + rsbseq r2, r2, r8, ror r8 │ │ │ │ rsbseq r2, r2, r4, ror r8 │ │ │ │ + rsbseq r2, r2, r4, ror r8 │ │ │ │ + rsbseq r2, r2, r8, ror #16 │ │ │ │ + rsbseq r2, r2, ip, asr r8 │ │ │ │ + rsbseq r2, r2, r4, asr r8 │ │ │ │ andeq r5, r0, r0, lsr #6 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - ldrsbeq r2, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + ldrheq r2, [r2], #-104 @ 0xffffff98 @ │ │ │ │ @ instruction: 0xffff63a0 │ │ │ │ addseq sp, lr, r8, lsr r9 │ │ │ │ andeq r2, r0, r8, lsr #11 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r2, r2, r0, ror #9 │ │ │ │ + rsbseq r2, r2, r0, asr #9 │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ @ instruction: 0xffffb774 │ │ │ │ @ instruction: 0xffffa318 │ │ │ │ addseq sp, lr, ip, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r4, r0, ip, lsr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r2, r0, ror r2 │ │ │ │ - rsbseq r2, r2, r0, lsr #5 │ │ │ │ - umulleq ip, r6, r8, fp │ │ │ │ - ldrsbeq r0, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r0, r2, r0, ror #24 │ │ │ │ + rsbseq r2, r2, r0, asr r2 │ │ │ │ + rsbseq r2, r2, r0, lsl #5 │ │ │ │ + addeq ip, r6, r8, ror fp │ │ │ │ + ldrheq r0, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r0, r2, r0, asr #24 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ cmp r8, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2bcfa8 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -118570,15 +118570,15 @@ │ │ │ │ b 2bcfb0 │ │ │ │ ldr r2, [pc, #-116] @ 2bd28c │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ b 2bd054 │ │ │ │ ldr r1, [pc, #-144] @ 2bd290 │ │ │ │ ldr r3, [pc, #-144] @ 2bd294 │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2bd480 │ │ │ │ @@ -118604,15 +118604,15 @@ │ │ │ │ bl 2a7850 │ │ │ │ b 2bd190 │ │ │ │ ldr r2, [pc, #-232] @ 2bd2a4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ b 2bd054 │ │ │ │ bl 248e40 │ │ │ │ b 2bd00c │ │ │ │ ldr r2, [pc, #-264] @ 2bd2a8 │ │ │ │ ldr r3, [pc, #-264] @ 2bd2ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -118646,28 +118646,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-416] @ 2bd2bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bce1c │ │ │ │ ldr r0, [pc, #-428] @ 2bd2c0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bce18 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-452] @ 2bd2c4 │ │ │ │ ldr r1, [pc, #-452] @ 2bd2c8 │ │ │ │ ldr r0, [pc, #-452] @ 2bd2cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-456] @ 2bd2d0 │ │ │ │ @@ -118691,53 +118691,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2bd564 │ │ │ │ ldr r1, [pc, #108] @ 2bd57c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac394 │ │ │ │ + bl 7ac36c │ │ │ │ ldr ip, [pc, #100] @ 2bd580 │ │ │ │ ldr r2, [pc, #100] @ 2bd584 │ │ │ │ ldr r1, [pc, #100] @ 2bd588 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7ad154 │ │ │ │ + bl 7ad12c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2bcda8 │ │ │ │ ldr r1, [pc, #32] @ 2bd58c │ │ │ │ add r1, pc, r1 │ │ │ │ b 2bd510 │ │ │ │ - addeq ip, r6, r8, asr fp │ │ │ │ - rsbseq sp, r1, r8, ror #7 │ │ │ │ - ldrsbeq sp, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r2, r2, r8, lsr r3 │ │ │ │ - addeq ip, r6, r4, lsl #22 │ │ │ │ - @ instruction: 0x0071d390 │ │ │ │ - @ instruction: 0x0071d39c │ │ │ │ - rsbseq r2, r2, ip, asr #5 │ │ │ │ + addeq ip, r6, r8, lsr fp │ │ │ │ + rsbseq sp, r1, r8, asr #7 │ │ │ │ + ldrheq sp, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r2, r2, r8, lsl r3 │ │ │ │ + addeq ip, r6, r4, ror #21 │ │ │ │ + rsbseq sp, r1, r0, ror r3 │ │ │ │ + rsbseq sp, r1, ip, ror r3 │ │ │ │ + rsbseq r2, r2, ip, lsr #5 │ │ │ │ │ │ │ │ 002bd590 : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -118781,15 +118781,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 9c79a0 │ │ │ │ + bl 9c7978 │ │ │ │ ldr r6, [pc, #436] @ 2bd804 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2bd6ec │ │ │ │ ldr r1, [pc, #424] @ 2bd808 │ │ │ │ ldr r3, [pc, #424] @ 2bd80c │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -118825,23 +118825,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 9975a0 │ │ │ │ + bl 997578 │ │ │ │ ldr r3, [pc, #280] @ 2bd818 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2bd724 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bbd54 │ │ │ │ b 2bd6a8 │ │ │ │ ldr r3, [pc, #240] @ 2bd81c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -118859,35 +118859,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #160] @ 2bd828 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2bd82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bd710 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2bd830 │ │ │ │ ldr r0, [pc, #116] @ 2bd834 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bd710 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2bd838 │ │ │ │ ldr r1, [pc, #88] @ 2bd83c │ │ │ │ ldr r0, [pc, #88] @ 2bd840 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2bd844 │ │ │ │ @@ -118902,21 +118902,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ addseq sp, lr, ip, ror #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r2, r8, asr #1 │ │ │ │ - rsbseq r1, r2, r0, ror sp │ │ │ │ - @ instruction: 0x00722094 │ │ │ │ - ldrheq r1, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - addeq ip, r6, r0, asr #16 │ │ │ │ - rsbseq r0, r2, r8, ror r6 │ │ │ │ - rsbseq r0, r2, r8, lsl #18 │ │ │ │ + rsbseq r2, r2, r8, lsr #1 │ │ │ │ + rsbseq r1, r2, r0, asr sp │ │ │ │ + rsbseq r2, r2, r4, ror r0 │ │ │ │ + @ instruction: 0x00721d9c │ │ │ │ + addeq ip, r6, r0, lsr #16 │ │ │ │ + rsbseq r0, r2, r8, asr r6 │ │ │ │ + rsbseq r0, r2, r8, ror #17 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2bdce8 │ │ │ │ ldr ip, [pc, #1160] @ 2bdcec │ │ │ │ @@ -119093,22 +119093,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2bdd1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2bda3c │ │ │ │ ldr r3, [pc, #460] @ 2bdd20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bda58 │ │ │ │ @@ -119125,28 +119125,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #372] @ 2bdd24 │ │ │ │ ldr r3, [pc, #372] @ 2bdd28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2bdd2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bda58 │ │ │ │ ldr r3, [pc, #328] @ 2bdd30 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdab4 │ │ │ │ ldr r3, [pc, #280] @ 2bdd14 │ │ │ │ @@ -119163,85 +119163,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2bdd34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bdab4 │ │ │ │ ldr r0, [pc, #208] @ 2bdd38 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2bda3c │ │ │ │ ldr r0, [pc, #184] @ 2bdd3c │ │ │ │ ldr r3, [pc, #184] @ 2bdd40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2bdd44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bda58 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2bdd48 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bdab4 │ │ │ │ ldr r3, [pc, #128] @ 2bdd4c │ │ │ │ ldr r1, [pc, #128] @ 2bdd50 │ │ │ │ ldr r0, [pc, #128] @ 2bdd54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2bdd58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009ed2b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r2, ip, asr #31 │ │ │ │ + rsbseq r1, r2, ip, lsr #31 │ │ │ │ addseq sp, lr, ip, ror #4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ addseq sp, lr, r0, lsr #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffab80 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r2, ip, lsr sp │ │ │ │ + rsbseq r1, r2, ip, lsl sp │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r1, ip, ip, lsr #8 │ │ │ │ - rsbseq r1, r2, r8, asr #26 │ │ │ │ - rsbseq r1, r2, r0, asr #18 │ │ │ │ + rsbseq r1, ip, ip, lsl #8 │ │ │ │ + rsbseq r1, r2, r8, lsr #26 │ │ │ │ + rsbseq r1, r2, r0, lsr #18 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - ldrsheq r1, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r1, r2, r8, asr ip │ │ │ │ - rsbseq r1, ip, r8, asr r3 │ │ │ │ - rsbseq r1, r2, ip, ror #24 │ │ │ │ - rsbseq r1, r2, r8, ror #17 │ │ │ │ - ldrsbeq r1, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - addeq ip, r6, r4, asr r3 │ │ │ │ - rsbseq r0, r2, ip, lsl #3 │ │ │ │ - rsbseq r0, r2, ip, lsl r4 │ │ │ │ + ldrsbeq r1, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r1, r2, r8, lsr ip │ │ │ │ + rsbseq r1, ip, r8, lsr r3 │ │ │ │ + rsbseq r1, r2, ip, asr #24 │ │ │ │ + rsbseq r1, r2, r8, asr #17 │ │ │ │ + ldrheq r1, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + addeq ip, r6, r4, lsr r3 │ │ │ │ + rsbseq r0, r2, ip, ror #2 │ │ │ │ + ldrsheq r0, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2be17c │ │ │ │ ldr r3, [pc, #1032] @ 2be180 │ │ │ │ @@ -119331,24 +119331,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2be1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bddc0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2b7dac │ │ │ │ mov r0, r4 │ │ │ │ bl 2b855c │ │ │ │ b 2bde60 │ │ │ │ @@ -119370,22 +119370,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2be1ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2be1b0 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2bdfbc │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -119412,28 +119412,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #396] @ 2be1b8 │ │ │ │ ldr r3, [pc, #396] @ 2be1bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2be1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bddc0 │ │ │ │ ldr r3, [pc, #352] @ 2be1c4 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2bdfc8 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -119441,15 +119441,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2be1c8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bddc0 │ │ │ │ ldr r3, [pc, #296] @ 2be1cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bde6c │ │ │ │ ldr r3, [pc, #228] @ 2be19c │ │ │ │ @@ -119466,74 +119466,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2be1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bde6c │ │ │ │ ldr r0, [pc, #176] @ 2be1d4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bdf98 │ │ │ │ ldr r0, [pc, #156] @ 2be1d8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bde6c │ │ │ │ ldr r0, [pc, #136] @ 2be1dc │ │ │ │ ldr r3, [pc, #136] @ 2be1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2be1e4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bddc0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, lr, r8, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, lr, r4, lsl #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, lr, ip, asr #26 │ │ │ │ - @ instruction: 0x0086c1ba │ │ │ │ + umulleq ip, r6, sl, r1 │ │ │ │ @ instruction: 0xffffa7c8 │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r2, r4, lsr #20 │ │ │ │ + rsbseq r1, r2, r4, lsl #20 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ - rsbseq r1, r2, r8, ror #17 │ │ │ │ - addeq ip, r6, r2, asr #32 │ │ │ │ + rsbseq r1, r2, r8, asr #17 │ │ │ │ + addeq ip, r6, r2, lsr #32 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - ldrheq r0, [ip], #-240 @ 0xffffff10 @ │ │ │ │ - @ instruction: 0x0072199c │ │ │ │ - rsbseq r1, r2, r4, asr #9 │ │ │ │ - umulleq fp, r6, r6, pc @ │ │ │ │ - ldrsheq r1, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x007c0f90 │ │ │ │ + rsbseq r1, r2, ip, ror r9 │ │ │ │ + rsbseq r1, r2, r4, lsr #9 │ │ │ │ + addeq fp, r6, r6, ror pc │ │ │ │ + ldrsbeq r1, [r2], #-132 @ 0xffffff7c @ │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq r1, r2, r4, lsr r5 │ │ │ │ - @ instruction: 0x0072179c │ │ │ │ - rsbseq r1, r2, r0, asr r5 │ │ │ │ - rsbseq r0, ip, r8, lsl #29 │ │ │ │ - rsbseq r1, r2, ip, ror #16 │ │ │ │ - rsbseq r1, r2, r8, lsl r4 │ │ │ │ + rsbseq r1, r2, r4, lsl r5 │ │ │ │ + rsbseq r1, r2, ip, ror r7 │ │ │ │ + rsbseq r1, r2, r0, lsr r5 │ │ │ │ + rsbseq r0, ip, r8, ror #28 │ │ │ │ + rsbseq r1, r2, ip, asr #16 │ │ │ │ + ldrsheq r1, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 002be1e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -119624,35 +119624,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d4fdc │ │ │ │ + bl 9d4fb4 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2be32c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2be2f8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2be3cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -119704,20 +119704,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2be4b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrsheq r1, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsbeq r1, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa688 │ │ │ │ - addeq fp, r6, ip, lsr #23 │ │ │ │ - rsbseq pc, r1, r4, ror #19 │ │ │ │ - rsbseq pc, r1, r4, ror ip @ │ │ │ │ + addeq fp, r6, ip, lsl #23 │ │ │ │ + rsbseq pc, r1, r4, asr #19 │ │ │ │ + rsbseq pc, r1, r4, asr ip @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 002be4b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -119796,22 +119796,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2be5fc │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2be5a4 │ │ │ │ ldr r0, [pc, #28] @ 2be614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bd410 │ │ │ │ + bl 8bd3e8 │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq fp, pc, r4, lsr #3 │ │ │ │ - ldrsheq r1, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsbeq r1, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 002be618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2be6b8 │ │ │ │ @@ -119868,17 +119868,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2be738 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be71c │ │ │ │ - bl 7af5e8 │ │ │ │ + bl 7af5c0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2e54 │ │ │ │ @@ -119896,21 +119896,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 2be790 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 2be794 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r4 │ │ │ │ b 2be738 │ │ │ │ addseq fp, pc, r4, lsr r0 @ │ │ │ │ - rsbseq pc, r1, r0, lsl #30 │ │ │ │ - addeq fp, r6, r0, asr #17 │ │ │ │ - ldrsheq pc, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq pc, r1, r0, ror #29 │ │ │ │ + addeq fp, r6, r0, lsr #17 │ │ │ │ + ldrsbeq pc, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ muleq r0, r7, pc @ │ │ │ │ │ │ │ │ 002be798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -119942,25 +119942,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2be7f8 │ │ │ │ ldr r0, [pc, #3816] @ 2bf70c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99bfb8 │ │ │ │ + bl 99bf90 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b33dc │ │ │ │ cmp fp, #0 │ │ │ │ beq 2bec10 │ │ │ │ ldr r1, [pc, #3784] @ 2bf710 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b804 │ │ │ │ + bl 99b7dc │ │ │ │ ldr r1, [pc, #3768] @ 2bf714 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -119973,68 +119973,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2bf718 │ │ │ │ ldr r9, [pc, #3716] @ 2bf71c │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b814 │ │ │ │ + bl 99b7ec │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b804 │ │ │ │ + bl 99b7dc │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b804 │ │ │ │ + bl 99b7dc │ │ │ │ ldr r1, [pc, #3624] @ 2bf720 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2bf1cc │ │ │ │ ldr r1, [pc, #3596] @ 2bf724 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2beb18 │ │ │ │ ldr r1, [pc, #3572] @ 2bf728 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2be954 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7c1af8 │ │ │ │ + bl 7c1ad0 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2bf254 │ │ │ │ ldr r2, [pc, #3536] @ 2bf72c │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5b4 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -120058,15 +120058,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 2487d4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99b600 │ │ │ │ + bl 99b5d8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2be99c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -120076,15 +120076,15 @@ │ │ │ │ beq 2bf32c │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2bf730 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 99b5dc │ │ │ │ + bl 99b5b4 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -120124,49 +120124,49 @@ │ │ │ │ bne 2bf318 │ │ │ │ mov r0, #8 │ │ │ │ bl 2487d4 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99b600 │ │ │ │ + bl 99b5d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bea64 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2bf734 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf15c │ │ │ │ ldr r1, [pc, #3072] @ 2bf738 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bec54 │ │ │ │ ldr r3, [pc, #3052] @ 2bf73c │ │ │ │ ldr r2, [pc, #3052] @ 2bf740 │ │ │ │ ldr r1, [pc, #3052] @ 2bf744 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2bf748 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b33dc │ │ │ │ cmp r7, #0 │ │ │ │ beq 2beb8c │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a4f4 │ │ │ │ + bl 94a4cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bec10 │ │ │ │ ldr r2, [pc, #2988] @ 2bf74c │ │ │ │ ldr r3, [pc, #2912] @ 2bf704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120174,32 +120174,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2bf220 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 94a4f4 │ │ │ │ + b 94a4cc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99bfb8 │ │ │ │ + bl 99bf90 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2be830 │ │ │ │ ldr r3, [pc, #2916] @ 2bf750 │ │ │ │ ldr ip, [pc, #2916] @ 2bf754 │ │ │ │ ldr r1, [pc, #2916] @ 2bf758 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2bf75c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #2888] @ 2bf760 │ │ │ │ ldr r3, [pc, #2792] @ 2bf704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120211,93 +120211,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7bbae8 │ │ │ │ + bl 7bbac0 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2beb74 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7b89e4 │ │ │ │ + bl 7b89bc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bf2e8 │ │ │ │ ldr r1, [pc, #2776] @ 2bf764 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b804 │ │ │ │ + bl 99b7dc │ │ │ │ ldr r1, [pc, #2760] @ 2bf768 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2bf76c │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b814 │ │ │ │ + bl 99b7ec │ │ │ │ ldr r1, [pc, #2732] @ 2bf770 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b804 │ │ │ │ + bl 99b7dc │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bed34 │ │ │ │ - bl 758ae8 │ │ │ │ + bl 758ac0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75879c │ │ │ │ + bl 758774 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf340 │ │ │ │ mov r1, r6 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2bf374 │ │ │ │ - bl 7550ec │ │ │ │ + bl 7550c4 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 7bcd50 │ │ │ │ + bl 7bcd28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2beb74 │ │ │ │ ldr r1, [pc, #2616] @ 2bf774 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2bed60 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf3a8 │ │ │ │ ldr r1, [pc, #2576] @ 2bf778 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2bf2b8 │ │ │ │ ldr r1, [pc, #2540] @ 2bf77c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf24c │ │ │ │ ldr r1, [pc, #2520] @ 2bf780 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf338 │ │ │ │ @@ -120316,37 +120316,37 @@ │ │ │ │ bne 2bf53c │ │ │ │ ldr r1, [pc, #2460] @ 2bf78c │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b814 │ │ │ │ + bl 99b7ec │ │ │ │ ldr r1, [pc, #2436] @ 2bf790 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 99b804 │ │ │ │ + bl 99b7dc │ │ │ │ ldr r1, [pc, #2412] @ 2bf794 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b804 │ │ │ │ + bl 99b7dc │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2bf798 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b804 │ │ │ │ + bl 99b7dc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2bee78 │ │ │ │ mov r0, r3 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -120398,34 +120398,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf3ec │ │ │ │ ldr r1, [pc, #2160] @ 2bf7ac │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf404 │ │ │ │ mov r1, sl │ │ │ │ bl 524ec0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2beb74 │ │ │ │ ldr r1, [pc, #2112] @ 2bf7b0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf450 │ │ │ │ ldr r1, [pc, #2092] @ 2bf7b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b814 │ │ │ │ + bl 99b7ec │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1334 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -120456,104 +120456,104 @@ │ │ │ │ beq 2bf410 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2bf63c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf6cc │ │ │ │ - bl 7a5260 │ │ │ │ + bl 7a5238 │ │ │ │ ldr r3, [pc, #1916] @ 2bf7b8 │ │ │ │ ldr r2, [pc, #1916] @ 2bf7bc │ │ │ │ ldr r1, [pc, #1916] @ 2bf7c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #1884] @ 2bf7c4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac394 │ │ │ │ + bl 7ac36c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a55bc │ │ │ │ + bl 7a5594 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bf6b8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bcda8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ ldr r1, [pc, #1820] @ 2bf7c8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf120 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf120 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bf120 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a5240 │ │ │ │ + bl 7a5218 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bf444 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf10c │ │ │ │ ldr r0, [pc, #1740] @ 2bf7cc │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bd410 │ │ │ │ + bl 8bd3e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94a498 │ │ │ │ + bl 94a470 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bf120 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a4f4 │ │ │ │ + bl 94a4cc │ │ │ │ ldr r2, [pc, #1704] @ 2bf7d0 │ │ │ │ ldr r3, [pc, #1496] @ 2bf704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2bebbc │ │ │ │ b 2bf220 │ │ │ │ ldr r0, [pc, #1668] @ 2bf7d4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99bfb8 │ │ │ │ + bl 99bf90 │ │ │ │ b 2bebe4 │ │ │ │ ldr r1, [pc, #1652] @ 2bf7d8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99b804 │ │ │ │ + bl 99b7dc │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2bec70 │ │ │ │ b 2bec84 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf224 │ │ │ │ - bl 94a4f4 │ │ │ │ + bl 94a4cc │ │ │ │ ldr r2, [pc, #1596] @ 2bf7dc │ │ │ │ ldr r3, [pc, #1376] @ 2bf704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120565,20 +120565,20 @@ │ │ │ │ b 2b33dc │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2beb18 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf188 │ │ │ │ - bl 94a4f4 │ │ │ │ + bl 94a4cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf198 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 94a4f4 │ │ │ │ + bl 94a4cc │ │ │ │ ldr r2, [pc, #1500] @ 2bf7e0 │ │ │ │ ldr r3, [pc, #1276] @ 2bf704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120603,52 +120603,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2bf7f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2bf7f4 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #1392] @ 2bf7f8 │ │ │ │ ldr r3, [pc, #1144] @ 2bf704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2bf1bc │ │ │ │ b 2bf220 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99bfb8 │ │ │ │ + bl 99bf90 │ │ │ │ b 2bebe4 │ │ │ │ ldr r3, [pc, #1340] @ 2bf7fc │ │ │ │ ldr r2, [pc, #1340] @ 2bf800 │ │ │ │ ldr r1, [pc, #1340] @ 2bf804 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2bf808 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2beb74 │ │ │ │ ldr r3, [pc, #1308] @ 2bf80c │ │ │ │ ldr r2, [pc, #1308] @ 2bf810 │ │ │ │ ldr r1, [pc, #1308] @ 2bf814 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2bf818 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2beb74 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 24adfc │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2beae8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -120663,40 +120663,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2bf824 │ │ │ │ ldr r2, [pc, #1228] @ 2bf828 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2beb74 │ │ │ │ ldr r3, [pc, #1200] @ 2bf82c │ │ │ │ ldr r1, [pc, #1200] @ 2bf830 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2bf834 │ │ │ │ ldr r2, [pc, #1192] @ 2bf838 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2beb74 │ │ │ │ ldr r3, [pc, #1164] @ 2bf83c │ │ │ │ ldr r2, [pc, #1164] @ 2bf840 │ │ │ │ ldr r1, [pc, #1164] @ 2bf844 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2bf848 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2beb74 │ │ │ │ mov r0, sl │ │ │ │ bl 2d20e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bef24 │ │ │ │ b 2beb74 │ │ │ │ ldr r0, [pc, #1112] @ 2bf84c │ │ │ │ @@ -120714,25 +120714,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2e54 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2bf620 │ │ │ │ ldr r1, [pc, #1052] @ 2bf850 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf604 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2bf118 │ │ │ │ b 2bf120 │ │ │ │ bl 2a1154 │ │ │ │ mov r5, r0 │ │ │ │ b 2befc0 │ │ │ │ mov r0, sl │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 2beb74 │ │ │ │ ldr r3, [pc, #996] @ 2bf854 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2beedc │ │ │ │ ldr r3, [pc, #980] @ 2bf858 │ │ │ │ @@ -120753,26 +120753,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2bf860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2beedc │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bec10 │ │ │ │ ldr r2, [pc, #844] @ 2bf864 │ │ │ │ ldr r3, [pc, #488] @ 2bf704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120789,15 +120789,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2bf874 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2beb74 │ │ │ │ ldr r3, [pc, #736] @ 2bf854 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bef1c │ │ │ │ @@ -120818,192 +120818,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2bf878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bef1c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf444 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bf444 │ │ │ │ b 2bf0d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b33dc │ │ │ │ cmp r7, #0 │ │ │ │ beq 2beb98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a4f4 │ │ │ │ + bl 94a4cc │ │ │ │ b 2beb98 │ │ │ │ ldr r3, [pc, #568] @ 2bf87c │ │ │ │ ldr r2, [pc, #568] @ 2bf880 │ │ │ │ ldr r1, [pc, #568] @ 2bf884 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 2bf888 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b33dc │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a4f4 │ │ │ │ + bl 94a4cc │ │ │ │ b 2beb98 │ │ │ │ ldr r0, [pc, #520] @ 2bf88c │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2beedc │ │ │ │ ldr r0, [pc, #496] @ 2bf890 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2bef1c │ │ │ │ mov r0, r5 │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b33dc │ │ │ │ b 2beb98 │ │ │ │ ldr r3, [pc, #448] @ 2bf894 │ │ │ │ ldr r2, [pc, #448] @ 2bf898 │ │ │ │ ldr r1, [pc, #448] @ 2bf89c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 2bf8a0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2bf6c0 │ │ │ │ addseq ip, lr, ip, ror #6 │ │ │ │ addseq ip, lr, r8, asr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, pc, r8, lsr pc @ │ │ │ │ addseq sl, pc, r4, ror #29 │ │ │ │ - rsbseq r1, r2, r0, lsl r5 │ │ │ │ - rsbseq ip, sp, r8, asr #15 │ │ │ │ - rsbseq r1, r2, r0, asr #3 │ │ │ │ - rsbseq r1, r2, r4, asr #3 │ │ │ │ - rsbseq r8, ip, r8, asr #32 │ │ │ │ - rsbseq fp, r2, r4, ror #21 │ │ │ │ - rsbseq r1, r2, r0, lsr r1 │ │ │ │ - ldrsbeq r7, [ip], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r1, r2, r0, lsr r0 │ │ │ │ - rsbseq r0, r2, r0, lsl #31 │ │ │ │ - rsbseq r4, lr, r8, rrx │ │ │ │ - addeq fp, r6, ip, asr #9 │ │ │ │ - rsbseq r0, r2, ip, asr pc │ │ │ │ - ldrsheq pc, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsheq r1, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq ip, sp, r8, lsr #15 │ │ │ │ + rsbseq r1, r2, r0, lsr #3 │ │ │ │ + rsbseq r1, r2, r4, lsr #3 │ │ │ │ + rsbseq r8, ip, r8, lsr #32 │ │ │ │ + rsbseq fp, r2, r4, asr #21 │ │ │ │ + rsbseq r1, r2, r0, lsl r1 │ │ │ │ + ldrheq r7, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r1, r2, r0, lsl r0 │ │ │ │ + rsbseq r0, r2, r0, ror #30 │ │ │ │ + rsbseq r4, lr, r8, asr #32 │ │ │ │ + addeq fp, r6, ip, lsr #9 │ │ │ │ + rsbseq r0, r2, ip, lsr pc │ │ │ │ + ldrsbeq pc, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ addseq fp, lr, ip, ror pc │ │ │ │ - addeq fp, r6, r4, lsr r4 │ │ │ │ - rsbseq r0, r2, r8, asr #28 │ │ │ │ - rsbseq pc, r1, r8, ror #4 │ │ │ │ + addeq fp, r6, r4, lsl r4 │ │ │ │ + rsbseq r0, r2, r8, lsr #28 │ │ │ │ + rsbseq pc, r1, r8, asr #4 │ │ │ │ @ instruction: 0x00000fbe │ │ │ │ addseq fp, lr, r4, lsl #30 │ │ │ │ - rsbseq r0, r2, r8, lsl #29 │ │ │ │ - rsbseq r0, r2, r0, lsl #29 │ │ │ │ - rsbseq sl, r1, r8, lsr ip │ │ │ │ - rsbseq r7, ip, r4, lsr #25 │ │ │ │ - ldrsheq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r0, r2, r0, asr lr │ │ │ │ - rsbseq ip, r2, r0, lsr pc │ │ │ │ - addeq fp, r1, r8, ror #23 │ │ │ │ - rsbseq r0, r2, ip, lsr lr │ │ │ │ - rsbseq r0, r2, r4, lsr lr │ │ │ │ - rsbseq r9, ip, r4, lsl #14 │ │ │ │ - rsbseq r0, r2, r8, lsr #28 │ │ │ │ + rsbseq r0, r2, r8, ror #28 │ │ │ │ + rsbseq r0, r2, r0, ror #28 │ │ │ │ + rsbseq sl, r1, r8, lsl ip │ │ │ │ + rsbseq r7, ip, r4, lsl #25 │ │ │ │ + ldrsbeq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r0, r2, r0, lsr lr │ │ │ │ + rsbseq ip, r2, r0, lsl pc │ │ │ │ + addeq fp, r1, r8, asr #23 │ │ │ │ + rsbseq r0, r2, ip, lsl lr │ │ │ │ rsbseq r0, r2, r4, lsl lr │ │ │ │ + rsbseq r9, ip, r4, ror #13 │ │ │ │ rsbseq r0, r2, r8, lsl #28 │ │ │ │ + ldrsheq r0, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r0, r2, r8, ror #27 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - ldrheq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - ldrheq sp, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - addeq r5, r1, r0, asr #22 │ │ │ │ - addeq sl, r6, r4, ror #31 │ │ │ │ - rsbseq fp, r1, r0, ror r8 │ │ │ │ - rsbseq fp, r1, r4, lsl #17 │ │ │ │ - ldrsheq r0, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq fp, sp, r4, lsl #31 │ │ │ │ - rsbseq r0, r2, r0, ror #24 │ │ │ │ + @ instruction: 0x00720d98 │ │ │ │ + @ instruction: 0x0071de9c │ │ │ │ + addeq r5, r1, r0, lsr #22 │ │ │ │ + addeq sl, r6, r4, asr #31 │ │ │ │ + rsbseq fp, r1, r0, asr r8 │ │ │ │ + rsbseq fp, r1, r4, ror #16 │ │ │ │ + ldrsbeq r0, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq fp, sp, r4, ror #30 │ │ │ │ + rsbseq r0, r2, r0, asr #24 │ │ │ │ @ instruction: 0x009eb9f4 │ │ │ │ @ instruction: 0x009fa5b8 │ │ │ │ - rsbseq r3, lr, ip, lsr sl │ │ │ │ + rsbseq r3, lr, ip, lsl sl │ │ │ │ addseq fp, lr, ip, ror r9 │ │ │ │ addseq fp, lr, r8, lsl r9 │ │ │ │ @ instruction: 0x009eb8f0 │ │ │ │ - rsbseq r0, r2, r4, lsl r8 │ │ │ │ - @ instruction: 0x0086adbc │ │ │ │ - rsbseq lr, r1, ip, ror #23 │ │ │ │ + ldrsheq r0, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + umulleq sl, r6, ip, sp │ │ │ │ + rsbseq lr, r1, ip, asr #23 │ │ │ │ andeq r0, r0, pc, lsl #30 │ │ │ │ umullseq fp, lr, r4, r8 │ │ │ │ - addeq sl, r6, ip, asr sp │ │ │ │ - rsbseq r0, r2, r0, lsl #18 │ │ │ │ - rsbseq lr, r1, r8, lsl #23 │ │ │ │ + addeq sl, r6, ip, lsr sp │ │ │ │ + rsbseq r0, r2, r0, ror #17 │ │ │ │ + rsbseq lr, r1, r8, ror #22 │ │ │ │ andeq r1, r0, r2, lsl r0 │ │ │ │ - addeq sl, r6, ip, lsr #26 │ │ │ │ - ldrsheq r0, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq lr, r1, r8, asr fp │ │ │ │ + addeq sl, r6, ip, lsl #26 │ │ │ │ + ldrsbeq r0, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq lr, r1, r8, lsr fp │ │ │ │ andeq r0, r0, r1, ror #31 │ │ │ │ - ldrsheq r0, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq lr, r1, r0, lsl #22 │ │ │ │ - addeq sl, r6, ip, asr #25 │ │ │ │ + ldrsbeq r0, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq lr, r1, r0, ror #21 │ │ │ │ + addeq sl, r6, ip, lsr #25 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - rsbseq r0, r2, r4, ror #15 │ │ │ │ - rsbseq lr, r1, ip, asr #21 │ │ │ │ - umulleq sl, r6, r8, ip │ │ │ │ + rsbseq r0, r2, r4, asr #15 │ │ │ │ + rsbseq lr, r1, ip, lsr #21 │ │ │ │ + addeq sl, r6, r8, ror ip │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addeq sl, r6, ip, ror #24 │ │ │ │ - ldrsbeq r0, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x0071ea98 │ │ │ │ + addeq sl, r6, ip, asr #24 │ │ │ │ + ldrheq r0, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq lr, r1, r8, ror sl │ │ │ │ andeq r1, r0, ip │ │ │ │ @ instruction: 0xffff9b50 │ │ │ │ - ldrsheq fp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq fp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ andeq r5, r0, r0, lsl #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r2, r0, ror #14 │ │ │ │ + rsbseq r0, r2, r0, asr #14 │ │ │ │ addseq fp, lr, r4, lsl #12 │ │ │ │ - ldrdeq sl, [r6], r8 │ │ │ │ - ldrsbeq r0, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq lr, r1, r4, lsl #18 │ │ │ │ + @ instruction: 0x0086aab8 │ │ │ │ + ldrheq r0, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq lr, r1, r4, ror #17 │ │ │ │ andeq r1, r0, pc, lsl r0 │ │ │ │ - rsbseq r0, r2, r4, ror #12 │ │ │ │ - ldrdeq sl, [r6], r8 │ │ │ │ - ldrheq r0, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq lr, r1, ip, lsl #16 │ │ │ │ + rsbseq r0, r2, r4, asr #12 │ │ │ │ + @ instruction: 0x0086a9b8 │ │ │ │ + @ instruction: 0x00720698 │ │ │ │ + rsbseq lr, r1, ip, ror #15 │ │ │ │ andeq r0, r0, r7, asr pc │ │ │ │ - rsbseq r0, r2, ip, lsr #12 │ │ │ │ - rsbseq r0, r2, r8, lsl #12 │ │ │ │ - addeq sl, r6, r8, asr #18 │ │ │ │ - rsbseq r0, r2, r0, asr r6 │ │ │ │ - rsbseq lr, r1, r4, ror r7 │ │ │ │ + rsbseq r0, r2, ip, lsl #12 │ │ │ │ + rsbseq r0, r2, r8, ror #11 │ │ │ │ + addeq sl, r6, r8, lsr #18 │ │ │ │ + rsbseq r0, r2, r0, lsr r6 │ │ │ │ + rsbseq lr, r1, r4, asr r7 │ │ │ │ andeq r0, r0, fp, asr pc │ │ │ │ │ │ │ │ 002bf8a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -121025,76 +121025,76 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf8e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7a5434 │ │ │ │ + bl 7a540c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf978 │ │ │ │ ldr r3, [pc, #120] @ 2bf998 │ │ │ │ ldr r2, [pc, #120] @ 2bf99c │ │ │ │ ldr r1, [pc, #120] @ 2bf9a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #92] @ 2bf9a4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac394 │ │ │ │ + bl 7ac36c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2bcda8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75527c │ │ │ │ + b 755254 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bf904 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ addseq r9, pc, ip, asr #28 │ │ │ │ - addeq sl, r6, r0, lsl #14 │ │ │ │ - rsbseq sl, r1, ip, lsl #31 │ │ │ │ - @ instruction: 0x0071af9c │ │ │ │ - rsbseq pc, r1, r0, lsl #30 │ │ │ │ + addeq sl, r6, r0, ror #13 │ │ │ │ + rsbseq sl, r1, ip, ror #30 │ │ │ │ + rsbseq sl, r1, ip, ror pc │ │ │ │ + rsbseq pc, r1, r0, ror #29 │ │ │ │ │ │ │ │ 002bf9a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #232] @ 2bfaac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999638 │ │ │ │ + bl 999610 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ bne 2bfa88 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfa88 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99c8cc │ │ │ │ + bl 99c8a4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2bfaa4 │ │ │ │ - bl 99c4d4 │ │ │ │ + bl 99c4ac │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -121115,34 +121115,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 24884c │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99bfb8 │ │ │ │ + bl 99bf90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bfa48 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99c4dc │ │ │ │ + b 99c4b4 │ │ │ │ ldr r1, [pc, #40] @ 2bfab8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4c0 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2bf9e4 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ - rsbseq r6, ip, ip, ror pc │ │ │ │ - rsbseq r0, r2, r4, asr r3 │ │ │ │ - rsbseq r0, r2, ip, asr #6 │ │ │ │ - rsbseq r9, r1, r0, lsr r9 │ │ │ │ + rsbseq r6, ip, ip, asr pc │ │ │ │ + rsbseq r0, r2, r4, lsr r3 │ │ │ │ + rsbseq r0, r2, ip, lsr #6 │ │ │ │ + rsbseq r9, r1, r0, lsl r9 │ │ │ │ │ │ │ │ 002bfabc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -121153,15 +121153,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 99c4d4 │ │ │ │ + bl 99c4ac │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bfbd0 │ │ │ │ ldr r3, [pc, #236] @ 2bfbfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfb2c │ │ │ │ @@ -121202,15 +121202,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2b3558 │ │ │ │ b 2bfb44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ mvn r0, #0 │ │ │ │ b 2bfb68 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ 2bfc04 │ │ │ │ ldr r1, [pc, #44] @ 2bfc08 │ │ │ │ ldr r0, [pc, #44] @ 2bfc0c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -121219,17 +121219,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq fp, lr, r0, asr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009f9bfc │ │ │ │ addseq sl, lr, ip, lsr #31 │ │ │ │ - addeq sl, r6, r8, asr #8 │ │ │ │ - rsbseq lr, r1, r0, lsl #5 │ │ │ │ - rsbseq r3, r5, ip, lsr #9 │ │ │ │ + addeq sl, r6, r8, lsr #8 │ │ │ │ + rsbseq lr, r1, r0, ror #4 │ │ │ │ + rsbseq r3, r5, ip, lsl #9 │ │ │ │ andeq r1, r0, r6, asr #1 │ │ │ │ │ │ │ │ 002bfc14 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 2487d4 │ │ │ │ @@ -121261,15 +121261,15 @@ │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ bl 2b7ca8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5d88 │ │ │ │ + bl 9b5d60 │ │ │ │ mov ip, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add r6, r4, #800 @ 0x320 │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ mov r7, r8 │ │ │ │ stm r6, {r0, r1, r2, r3} │ │ │ │ @@ -121336,15 +121336,15 @@ │ │ │ │ bne 2bfe88 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ str r3, [r4, #888] @ 0x378 │ │ │ │ ldr r1, [r4, #776] @ 0x308 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ str r3, [r4, #876] @ 0x36c │ │ │ │ ldr r3, [r4, #576] @ 0x240 │ │ │ │ ldr r5, [r4, #556] @ 0x22c │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r4, #844] @ 0x34c │ │ │ │ @@ -121407,33 +121407,33 @@ │ │ │ │ mov r2, #29 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248528 │ │ │ │ b 2bfe88 │ │ │ │ addseq sl, lr, r0, asr #29 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rsbseq r0, r2, r8, asr #32 │ │ │ │ + rsbseq r0, r2, r8, lsr #32 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq pc, r1, r4, asr #30 │ │ │ │ - ldrsbeq pc, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq pc, r1, r4, lsr #30 │ │ │ │ + ldrheq pc, [r1], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 002bfeec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bff14 │ │ │ │ add r0, r4, #832 @ 0x340 │ │ │ │ bl 24ab5c │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b5d94 │ │ │ │ + b 9b5d6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -121953,17 +121953,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009eabd0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, lr, r0, lsr #17 │ │ │ │ - strdeq r9, [r6], r0 │ │ │ │ - @ instruction: 0x0071f69c │ │ │ │ - ldrheq pc, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq r9, [r6], r0 │ │ │ │ + rsbseq pc, r1, ip, ror r6 @ │ │ │ │ + @ instruction: 0x0071f698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -122499,17 +122499,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq sl, lr, r8, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, lr, r0, asr r0 │ │ │ │ - addeq r9, r6, ip, ror #4 │ │ │ │ - rsbseq lr, r1, r8, lsl lr │ │ │ │ - rsbseq lr, r1, r4, lsr lr │ │ │ │ + addeq r9, r6, ip, asr #4 │ │ │ │ + ldrsheq lr, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq lr, r1, r4, lsl lr │ │ │ │ │ │ │ │ 002c0ff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -122702,25 +122702,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -122752,15 +122752,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 24b00c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2c13f4 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 248ae0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -122774,15 +122774,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b5d88 │ │ │ │ + bl 9b5d60 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -123097,15 +123097,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2c165c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 24b204 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2c1b64 │ │ │ │ bl 2a8e84 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 2488f4 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -123125,15 +123125,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 24a418 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 24b204 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2c1b64 │ │ │ │ bl 2a8e84 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 2488f4 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -123187,15 +123187,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2b7c28 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b5d88 │ │ │ │ + bl 9b5d60 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2c1b68 │ │ │ │ ldr r3, [pc, #156] @ 2c1b44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -123233,17 +123233,17 @@ │ │ │ │ bl 248654 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c1a9c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r9, lr, r4, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - @ instruction: 0x00868ab4 │ │ │ │ + umulleq r8, r6, r4, sl │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - rsbseq fp, r1, r8, lsl #20 │ │ │ │ + rsbseq fp, r1, r8, ror #19 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ addseq r9, lr, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -123253,15 +123253,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 2488a0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 249608 │ │ │ │ @@ -123305,15 +123305,15 @@ │ │ │ │ beq 2c1d9c │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2c1d40 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -123349,15 +123349,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b7c28 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b5d88 │ │ │ │ + bl 9b5d60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -123432,18 +123432,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248528 │ │ │ │ b 2c1e30 │ │ │ │ addseq r8, lr, r8, lsl pc │ │ │ │ andeq r1, r0, r4, asr r8 │ │ │ │ andeq r2, r0, r4, lsr #31 │ │ │ │ - rsbseq sp, r1, r4, asr #31 │ │ │ │ + rsbseq sp, r1, r4, lsr #31 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq lr, r1, r8, lsl r0 │ │ │ │ - rsbseq sp, r1, r8, asr #30 │ │ │ │ + ldrsheq sp, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sp, r1, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #648] @ 2c2120 │ │ │ │ @@ -123559,15 +123559,15 @@ │ │ │ │ bgt 2c1f38 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2c20d8 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2c20d8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -123586,15 +123586,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2c20b0 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ b 2c20dc │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2c2128 │ │ │ │ ldr r3, [pc, #60] @ 2c2124 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -123762,15 +123762,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2c2400 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -123788,15 +123788,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2c23dc │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ b 2c2404 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2c2450 │ │ │ │ ldr r3, [pc, #60] @ 2c244c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -123964,15 +123964,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2c2728 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -123990,15 +123990,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2c2704 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ b 2c272c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2c2778 │ │ │ │ ldr r3, [pc, #60] @ 2c2774 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124145,32 +124145,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq r7, [r6], r4 │ │ │ │ - @ instruction: 0x008679bc │ │ │ │ - addeq r7, r6, r4, lsl #19 │ │ │ │ - addeq r7, r6, ip, asr #18 │ │ │ │ - addeq r7, r6, ip, lsl #18 │ │ │ │ + ldrdeq r7, [r6], r4 │ │ │ │ + umulleq r7, r6, ip, r9 │ │ │ │ + addeq r7, r6, r4, ror #18 │ │ │ │ + addeq r7, r6, ip, lsr #18 │ │ │ │ + addeq r7, r6, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -124325,15 +124325,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ bl 2c1754 │ │ │ │ b 2c2b5c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, lr, ip, asr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, r4, lsr r7 │ │ │ │ + addeq r7, r6, r4, lsl r7 │ │ │ │ @ instruction: 0x009e7fb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2c2efc │ │ │ │ @@ -124382,15 +124382,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2c2ed8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ mov r0, r8 │ │ │ │ bl 24a538 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24a4fc │ │ │ │ @@ -124466,15 +124466,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2b7c28 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b5d88 │ │ │ │ + bl 9b5d60 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2c2f14 │ │ │ │ ldr r3, [pc, #92] @ 2c2f00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -124998,15 +124998,15 @@ │ │ │ │ b 2c3644 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2c3570 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e7af8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r7, r6, ip, lsl r2 │ │ │ │ + strdeq r7, [r6], ip │ │ │ │ @ instruction: 0x009e77d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #776] @ 2c3a0c │ │ │ │ @@ -125203,15 +125203,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, r1, r2 │ │ │ │ str r2, [r7, #560] @ 0x230 │ │ │ │ b 2c3810 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, lr, r4, lsl r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, lsr fp │ │ │ │ + addeq r6, r6, r8, lsl fp │ │ │ │ @ instruction: 0xffffd9d4 │ │ │ │ @ instruction: 0xffffd94c │ │ │ │ addseq r7, lr, ip, asr #4 │ │ │ │ addseq r7, lr, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -125224,15 +125224,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2c494c │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c4218 │ │ │ │ @@ -125278,25 +125278,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2c4950 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ cmp r0, #1 │ │ │ │ ble 2c3db4 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -125422,20 +125422,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 9d5918 │ │ │ │ + bl 9d58f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 9d58f0 │ │ │ │ + bl 9d58c8 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c3ed0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2c3b2c │ │ │ │ @@ -125615,15 +125615,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2c4700 │ │ │ │ @@ -125724,15 +125724,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2c496c │ │ │ │ bl 24b00c │ │ │ │ ldr r3, [pc, #1860] @ 2c4970 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 990cd0 │ │ │ │ + bl 990ca8 │ │ │ │ b 2c3a88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2c3c88 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2c3bd0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2c3e44 │ │ │ │ @@ -125775,15 +125775,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2c42c4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2c58ac │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2c4324 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2c4440 │ │ │ │ @@ -125995,15 +125995,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2c4144 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b5d88 │ │ │ │ + bl 9b5d60 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -126178,26 +126178,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2c3c1c │ │ │ │ mov ip, #0 │ │ │ │ b 2c3e9c │ │ │ │ addseq r7, lr, ip, asr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - addeq r6, r6, r0, lsr #14 │ │ │ │ - addeq r6, r6, r4, lsl r5 │ │ │ │ + addeq r6, r6, r0, lsl #14 │ │ │ │ + strdeq r6, [r6], r4 │ │ │ │ addseq r6, lr, r0, asr #26 │ │ │ │ - addeq r6, r6, r0, lsr r3 │ │ │ │ + addeq r6, r6, r0, lsl r3 │ │ │ │ @ instruction: 0x009e6bb0 │ │ │ │ - @ instruction: 0x008662b0 │ │ │ │ - addeq r6, r6, ip, lsr #4 │ │ │ │ + umulleq r6, r6, r0, r2 @ │ │ │ │ + addeq r6, r6, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd184 │ │ │ │ @ instruction: 0x009e66fc │ │ │ │ - addeq r5, r6, r4, ror #27 │ │ │ │ - addeq r5, r6, r8, lsr #27 │ │ │ │ + addeq r5, r6, r4, asr #27 │ │ │ │ + addeq r5, r6, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -126219,15 +126219,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2c4a50 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2c4a30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -126295,15 +126295,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r5, r6, r0, lsr #17 │ │ │ │ + addeq r5, r6, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -126341,15 +126341,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2c55a0 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 9d58dc │ │ │ │ + bl 9d58b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c5534 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2c546c │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -126359,15 +126359,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2c55a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2c558c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -126966,16 +126966,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2c4ea8 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2c4d70 │ │ │ │ - addeq r5, r6, r0, lsr #13 │ │ │ │ - addeq r5, r6, ip, asr r6 │ │ │ │ + addeq r5, r6, r0, lsl #13 │ │ │ │ + addeq r5, r6, ip, lsr r6 │ │ │ │ │ │ │ │ 002c55a8 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -127010,28 +127010,28 @@ │ │ │ │ bl 24ab5c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2c5600 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 9b5d94 │ │ │ │ + b 9b5d6c │ │ │ │ │ │ │ │ 002c5670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -127283,21 +127283,21 @@ │ │ │ │ ldr r0, [r6, #900] @ 0x384 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b5d88 │ │ │ │ + bl 9b5d60 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #900] @ 0x384 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #900] @ 0x384 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -127412,15 +127412,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq r4, [r6], r0 │ │ │ │ + ldrdeq r4, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -127722,19 +127722,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e4eb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, lr, r8, asr #25 │ │ │ │ - addeq r4, r6, r0, asr r6 │ │ │ │ + addeq r4, r6, r0, lsr r6 │ │ │ │ umullseq r4, lr, r4, sl │ │ │ │ - addeq r4, r6, ip, ror #9 │ │ │ │ - rsbseq r9, r1, ip, ror #26 │ │ │ │ - rsbseq r9, r1, r0, lsl #27 │ │ │ │ + addeq r4, r6, ip, asr #9 │ │ │ │ + rsbseq r9, r1, ip, asr #26 │ │ │ │ + rsbseq r9, r1, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -127965,15 +127965,15 @@ │ │ │ │ bhi 2c637c │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -127990,15 +127990,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2c65ec │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -128829,20 +128829,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r3, lr, r4, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, r0, ror #13 │ │ │ │ + addeq r3, r6, r0, asr #13 │ │ │ │ @ instruction: 0x009e3ad4 │ │ │ │ addseq r3, lr, ip, lsl #21 │ │ │ │ - umulleq r3, r6, ip, r3 │ │ │ │ - rsbseq r8, r1, ip, lsl ip │ │ │ │ - rsbseq r8, r1, r0, lsr ip │ │ │ │ + addeq r3, r6, ip, ror r3 │ │ │ │ + ldrsheq r8, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r8, r1, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -129195,19 +129195,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r3, lr, r8, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r6, ip, lsl r1 │ │ │ │ + strdeq r3, [r6], ip │ │ │ │ addseq r3, lr, ip, ror #10 │ │ │ │ - addeq r2, r6, r4, ror #27 │ │ │ │ - rsbseq r8, r1, r4, ror #12 │ │ │ │ - rsbseq r8, r1, r8, ror r6 │ │ │ │ + addeq r2, r6, r4, asr #27 │ │ │ │ + rsbseq r8, r1, r4, asr #12 │ │ │ │ + rsbseq r8, r1, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -129558,19 +129558,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r3, lr, r4, asr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r6, ip, ror #22 │ │ │ │ + addeq r2, r6, ip, asr #22 │ │ │ │ @ instruction: 0x009e2fbc │ │ │ │ - addeq r2, r6, r8, lsr r8 │ │ │ │ - ldrheq r8, [r1], #-8 @ │ │ │ │ - rsbseq r8, r1, ip, asr #1 │ │ │ │ + addeq r2, r6, r8, lsl r8 │ │ │ │ + @ instruction: 0x00718098 │ │ │ │ + rsbseq r8, r1, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -130306,20 +130306,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, lr, r0, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, ip, asr #31 │ │ │ │ + addeq r1, r6, ip, lsr #31 │ │ │ │ addseq r2, lr, r0, asr #7 │ │ │ │ addseq r2, lr, r8, ror r3 │ │ │ │ - addeq r1, r6, r8, lsl #25 │ │ │ │ - rsbseq r7, r1, r8, lsl #10 │ │ │ │ - rsbseq r7, r1, ip, lsl r5 │ │ │ │ + addeq r1, r6, r8, ror #24 │ │ │ │ + rsbseq r7, r1, r8, ror #9 │ │ │ │ + ldrsheq r7, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130672,19 +130672,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, lr, r4, ror #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, lsl #20 │ │ │ │ + addeq r1, r6, r8, ror #19 │ │ │ │ addseq r1, lr, r8, asr lr │ │ │ │ - ldrdeq r1, [r6], r0 │ │ │ │ - rsbseq r6, r1, r0, asr pc │ │ │ │ - rsbseq r6, r1, r4, ror #30 │ │ │ │ + @ instruction: 0x008616b0 │ │ │ │ + rsbseq r6, r1, r0, lsr pc │ │ │ │ + rsbseq r6, r1, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -131035,19 +131035,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e1bb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r6, r8, asr r4 │ │ │ │ + addeq r1, r6, r8, lsr r4 │ │ │ │ addseq r1, lr, r8, lsr #17 │ │ │ │ - addeq r1, r6, r4, lsr #2 │ │ │ │ - rsbseq r6, r1, r4, lsr #19 │ │ │ │ - ldrheq r6, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r1, r6, r4, lsl #2 │ │ │ │ + rsbseq r6, r1, r4, lsl #19 │ │ │ │ + @ instruction: 0x00716998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -131793,20 +131793,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e15fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r6, r8, ror #16 │ │ │ │ + addeq r0, r6, r8, asr #16 │ │ │ │ addseq r0, lr, ip, asr #25 │ │ │ │ addseq r0, lr, ip, ror ip │ │ │ │ - addeq r0, r6, ip, asr #10 │ │ │ │ - rsbseq r5, r1, ip, asr #27 │ │ │ │ - rsbseq r5, r1, r0, ror #27 │ │ │ │ + addeq r0, r6, ip, lsr #10 │ │ │ │ + rsbseq r5, r1, ip, lsr #27 │ │ │ │ + rsbseq r5, r1, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -132552,20 +132552,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r0, lr, r0, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq pc, r5, ip, lsl #25 │ │ │ │ + addeq pc, r5, ip, ror #24 │ │ │ │ ldrsheq r0, [lr], r0 @ │ │ │ │ addseq r0, lr, r0, lsr #1 │ │ │ │ - addeq pc, r5, r0, ror r9 @ │ │ │ │ - ldrsheq r5, [r1], #-16 @ │ │ │ │ - rsbseq r5, r1, r4, lsl #4 │ │ │ │ + addeq pc, r5, r0, asr r9 @ │ │ │ │ + ldrsbeq r5, [r1], #-16 @ │ │ │ │ + rsbseq r5, r1, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -133322,20 +133322,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq pc, sp, r4, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq pc, r5, r4, lsl #1 │ │ │ │ + addeq pc, r5, r4, rrx │ │ │ │ addseq pc, sp, r8, ror #9 │ │ │ │ umullseq pc, sp, r8, r4 @ │ │ │ │ - addeq lr, r5, r8, ror #26 │ │ │ │ - rsbseq r4, r1, r8, ror #11 │ │ │ │ - ldrsheq r4, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq lr, r5, r8, asr #26 │ │ │ │ + rsbseq r4, r1, r8, asr #11 │ │ │ │ + ldrsbeq r4, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -134092,20 +134092,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq pc, sp, ip, lsr r2 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq lr, r5, ip, ror r4 │ │ │ │ + addeq lr, r5, ip, asr r4 │ │ │ │ addseq lr, sp, r0, ror #17 │ │ │ │ umullseq lr, sp, r0, r8 │ │ │ │ - addeq lr, r5, r0, ror #2 │ │ │ │ - rsbseq r3, r1, r0, ror #19 │ │ │ │ - ldrsheq r3, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + addeq lr, r5, r0, asr #2 │ │ │ │ + rsbseq r3, r1, r0, asr #19 │ │ │ │ + ldrsbeq r3, [r1], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -134119,15 +134119,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ ldrb r5, [r8, #656] @ 0x290 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ beq 2cc984 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b5d88 │ │ │ │ + bl 9b5d60 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #900] @ 0x384 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -134202,15 +134202,15 @@ │ │ │ │ ldr r5, [r8, #900] @ 0x384 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 9b5d88 │ │ │ │ + bl 9b5d60 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2cc6c0 │ │ │ │ ldr r3, [pc, #2464] @ 2cd00c │ │ │ │ mov r2, #8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -134234,15 +134234,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 2ccfdc │ │ │ │ ldr r0, [r8, #900] @ 0x384 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ ldr r2, [r8, #900] @ 0x384 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #900] @ 0x384 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -134827,18 +134827,18 @@ │ │ │ │ bl 248528 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #900] @ 0x384 │ │ │ │ b 2cc73c │ │ │ │ addseq lr, sp, r4, lsr r6 │ │ │ │ andeq r1, r0, r4, asr r8 │ │ │ │ andeq r2, r0, r4, lsr #31 │ │ │ │ - rsbseq r3, r1, r4, lsl #14 │ │ │ │ + rsbseq r3, r1, r4, ror #13 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrsbeq r2, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - ldrheq r2, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + ldrheq r2, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00712d90 │ │ │ │ │ │ │ │ 002cd024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -134888,22 +134888,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd0ec │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 24ab5c │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 9b5d94 │ │ │ │ + b 9b5d6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 2cd3b8 │ │ │ │ ldr r3, [pc, #656] @ 2cd3bc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -134991,22 +134991,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2cd3dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cd2c4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2cd210 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -135032,66 +135032,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #168] @ 2cd3e4 │ │ │ │ ldr r3, [pc, #168] @ 2cd3e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2cd3ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cd178 │ │ │ │ ldr r0, [pc, #124] @ 2cd3f0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cd2ac │ │ │ │ ldr r0, [pc, #100] @ 2cd3f4 │ │ │ │ ldr r3, [pc, #100] @ 2cd3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2cd3fc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cd178 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009dd9f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009dd9dc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, sp, r0, lsl #19 │ │ │ │ andeq r1, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r1, r0, lsl ip │ │ │ │ + ldrsheq r2, [r1], #-176 @ 0xffffff50 @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r1, fp, r0, lsr #25 │ │ │ │ - rsbseq r2, r1, r0, lsr ip │ │ │ │ - ldrheq r2, [r1], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r2, r1, r0, lsr #23 │ │ │ │ - rsbseq r1, fp, ip, asr #24 │ │ │ │ - ldrsbeq r2, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - ldrsbeq r2, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r1, fp, r0, lsl #25 │ │ │ │ + rsbseq r2, r1, r0, lsl ip │ │ │ │ + @ instruction: 0x00712194 │ │ │ │ + rsbseq r2, r1, r0, lsl #23 │ │ │ │ + rsbseq r1, fp, ip, lsr #24 │ │ │ │ + ldrheq r2, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + ldrheq r2, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 2cd8dc │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -135168,55 +135168,55 @@ │ │ │ │ bne 2cd5f8 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7a7fd4 │ │ │ │ + bl 7a7fac │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2cd708 │ │ │ │ ldr fp, [pc, #916] @ 2cd8f8 │ │ │ │ ldr r9, [pc, #916] @ 2cd8fc │ │ │ │ ldr sl, [pc, #916] @ 2cd900 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #884] @ 2cd904 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac394 │ │ │ │ + bl 7ac36c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 2cd738 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a8764 │ │ │ │ + bl 7a873c │ │ │ │ ldr r1, [pc, #816] @ 2cd908 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a84ac │ │ │ │ + bl 7a8484 │ │ │ │ b 2cd490 │ │ │ │ bl 248e40 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2cd538 │ │ │ │ ldr r3, [pc, #768] @ 2cd90c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -135225,22 +135225,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2cd910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2cd510 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135263,38 +135263,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #576] @ 2cd918 │ │ │ │ ldr r3, [pc, #576] @ 2cd91c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 2cd920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cd474 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 9975a0 │ │ │ │ + bl 997578 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2cd808 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7a84 │ │ │ │ b 2cd490 │ │ │ │ ldr r3, [pc, #484] @ 2cd924 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135312,43 +135312,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #396] @ 2cd928 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2cd92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cd5c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 2cd930 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cd654 │ │ │ │ ldr r0, [pc, #336] @ 2cd934 │ │ │ │ ldr r3, [pc, #336] @ 2cd938 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 2cd93c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cd474 │ │ │ │ ldr r3, [pc, #260] @ 2cd914 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd724 │ │ │ │ ldr r3, [pc, #208] @ 2cd8f4 │ │ │ │ @@ -135364,76 +135364,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #212] @ 2cd940 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2cd944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cd724 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 2cd948 │ │ │ │ ldr r0, [pc, #168] @ 2cd94c │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cd5c8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 2cd950 │ │ │ │ ldr r0, [pc, #144] @ 2cd954 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cd724 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009dd6f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009dd6d0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, sp, r4, lsl #13 │ │ │ │ andeq r3, r0, r8, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq sp, r0, ip, asr #6 │ │ │ │ - rsbseq sp, r0, r8, ror #6 │ │ │ │ - @ instruction: 0x0085d5b4 │ │ │ │ - ldrsbeq r2, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sp, r0, ip, lsr #6 │ │ │ │ + rsbseq sp, r0, r8, asr #6 │ │ │ │ + umulleq sp, r5, r4, r5 │ │ │ │ + ldrheq r2, [r1], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r1, r8, lsr r9 │ │ │ │ + rsbseq r2, r1, r8, lsl r9 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r1, fp, r4, lsl #18 │ │ │ │ - rsbseq r2, r1, r4, asr r9 │ │ │ │ - rsbseq r1, r1, r8, lsl lr │ │ │ │ + rsbseq r1, fp, r4, ror #17 │ │ │ │ + rsbseq r2, r1, r4, lsr r9 │ │ │ │ + ldrsheq r1, [r1], #-216 @ 0xffffff28 @ │ │ │ │ andeq r3, r0, r4, lsr #2 │ │ │ │ - ldrsbeq r7, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - ldrheq r2, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r2, r1, r0, lsl r8 │ │ │ │ - ldrsheq r1, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r2, r1, r0, asr #16 │ │ │ │ - rsbseq r1, r1, r8, lsl #27 │ │ │ │ - rsbseq r2, r1, r4, ror #15 │ │ │ │ - rsbseq r1, r1, ip, lsl #25 │ │ │ │ - ldrsbeq r7, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + ldrheq r7, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x0071289c │ │ │ │ + ldrsheq r2, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsbeq r1, [fp], #-120 @ 0xffffff88 @ │ │ │ │ rsbseq r2, r1, r0, lsr #16 │ │ │ │ - @ instruction: 0x00712790 │ │ │ │ - ldrheq r1, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r1, r1, r8, ror #26 │ │ │ │ + rsbseq r2, r1, r4, asr #15 │ │ │ │ + rsbseq r1, r1, ip, ror #24 │ │ │ │ + ldrheq r7, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r2, r1, r0, lsl #16 │ │ │ │ + rsbseq r2, r1, r0, ror r7 │ │ │ │ + @ instruction: 0x00711c98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 2cdca0 │ │ │ │ ldr r3, [pc, #816] @ 2cdca4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135442,15 +135442,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 7b0304 │ │ │ │ + bl 7b02dc │ │ │ │ ldr r5, [pc, #772] @ 2cdca8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2cda18 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cda10 │ │ │ │ @@ -135459,15 +135459,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 2cdcb0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -135477,25 +135477,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 248e40 │ │ │ │ b 2cd9b8 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 9975a0 │ │ │ │ + bl 997578 │ │ │ │ ldr r3, [pc, #644] @ 2cdcb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 2cdb24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7a84 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ ldr r2, [pc, #608] @ 2cdcb8 │ │ │ │ ldr r3, [pc, #584] @ 2cdca4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135563,26 +135563,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #324] @ 2cdccc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2cdcd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cda40 │ │ │ │ ldr r3, [pc, #264] @ 2cdcc0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cdad8 │ │ │ │ ldr r3, [pc, #248] @ 2cdcc4 │ │ │ │ @@ -135599,72 +135599,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #188] @ 2cdcd4 │ │ │ │ ldr r2, [pc, #188] @ 2cdcd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2cdcdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cdad8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 2cdce0 │ │ │ │ ldr r0, [pc, #136] @ 2cdce4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cda40 │ │ │ │ ldr r1, [pc, #112] @ 2cdce8 │ │ │ │ ldr r3, [pc, #112] @ 2cdcec │ │ │ │ ldr r0, [pc, #112] @ 2cdcf0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cdad8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sp, ip, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, sp, ip, ror r1 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ - addeq sp, r5, r4, lsr r1 │ │ │ │ + addeq sp, r5, r4, lsl r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, sp, r4, asr #1 │ │ │ │ - addeq sp, r5, r4, lsl r0 │ │ │ │ + strdeq ip, [r5], r4 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r1, ip, ror r5 │ │ │ │ - rsbseq r1, r1, r0, ror r9 │ │ │ │ - rsbseq r1, fp, r4, asr #7 │ │ │ │ - rsbseq r2, r1, r0, lsl #10 │ │ │ │ - ldrsbeq r1, [r1], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r2, r1, ip, lsr #9 │ │ │ │ - rsbseq r1, r1, r0, lsr #18 │ │ │ │ - rsbseq r1, fp, r0, ror #6 │ │ │ │ - @ instruction: 0x00712498 │ │ │ │ - ldrsheq r1, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, r1, ip, asr r5 │ │ │ │ + rsbseq r1, r1, r0, asr r9 │ │ │ │ + rsbseq r1, fp, r4, lsr #7 │ │ │ │ + rsbseq r2, r1, r0, ror #9 │ │ │ │ + ldrheq r1, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r2, r1, ip, lsl #9 │ │ │ │ + rsbseq r1, r1, r0, lsl #18 │ │ │ │ + rsbseq r1, fp, r0, asr #6 │ │ │ │ + rsbseq r2, r1, r8, ror r4 │ │ │ │ + ldrsbeq r1, [r1], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 002cdcf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -135692,28 +135692,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7b0304 │ │ │ │ + bl 7b02dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cde00 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cddf8 │ │ │ │ ldr r2, [pc, #136] @ 2cde20 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2cde24 │ │ │ │ ldr r3, [pc, #92] @ 2cde1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -135729,15 +135729,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248e40 │ │ │ │ b 2cdd90 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7a84 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ b 2cddb4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, ip, asr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ addseq ip, sp, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -135752,23 +135752,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7b0304 │ │ │ │ + bl 7b02dc │ │ │ │ ldr r5, [pc, #176] @ 2cdf24 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 2cded0 │ │ │ │ bl 2b7a84 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ ldr r2, [pc, #148] @ 2cdf28 │ │ │ │ ldr r3, [pc, #136] @ 2cdf20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135791,15 +135791,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2cde8c │ │ │ │ bl 248e40 │ │ │ │ b 2cdee0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009dccdc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @@ -135826,51 +135826,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 2ce06c │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 2ce060 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7abcd4 │ │ │ │ + bl 7abcac │ │ │ │ ldr r9, [pc, #420] @ 2ce138 │ │ │ │ ldr r7, [pc, #420] @ 2ce13c │ │ │ │ ldr sl, [pc, #420] @ 2ce140 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #384] @ 2ce144 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac394 │ │ │ │ + bl 7ac36c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #344] @ 2ce148 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce07c │ │ │ │ ldr r1, [pc, #320] @ 2ce14c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7abed4 │ │ │ │ + bl 7abeac │ │ │ │ ldr r2, [pc, #300] @ 2ce150 │ │ │ │ ldr r3, [pc, #264] @ 2ce130 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135909,53 +135909,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #128] @ 2ce160 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2ce164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ce004 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2ce168 │ │ │ │ ldr r0, [pc, #84] @ 2ce16c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ce004 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, ip, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009dcbb8 │ │ │ │ - rsbseq ip, r0, ip, lsl r9 │ │ │ │ - rsbseq ip, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x0085cbb0 │ │ │ │ - rsbseq r2, r1, r8, ror r1 │ │ │ │ + ldrsheq ip, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq ip, r0, r8, lsl r9 │ │ │ │ + umulleq ip, r5, r0, fp │ │ │ │ + rsbseq r2, r1, r8, asr r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x009dcaf8 │ │ │ │ andeq r3, r0, r4, lsr #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, ip, r0, ror #6 │ │ │ │ - rsbseq r1, r1, r8, ror pc │ │ │ │ - rsbseq r2, ip, ip, lsr #6 │ │ │ │ - rsbseq r1, r1, r8, lsr #31 │ │ │ │ + rsbseq r2, ip, r0, asr #6 │ │ │ │ + rsbseq r1, r1, r8, asr pc │ │ │ │ + rsbseq r2, ip, ip, lsl #6 │ │ │ │ + rsbseq r1, r1, r8, lsl #31 │ │ │ │ │ │ │ │ 002ce170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -135980,57 +135980,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7a7fd4 │ │ │ │ + bl 7a7fac │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2ce2d8 │ │ │ │ ldr fp, [pc, #440] @ 2ce3b4 │ │ │ │ ldr r8, [pc, #440] @ 2ce3b8 │ │ │ │ ldr sl, [pc, #440] @ 2ce3bc │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #408] @ 2ce3c0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac394 │ │ │ │ + bl 7ac36c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #368] @ 2ce3c4 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce2f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a8764 │ │ │ │ + bl 7a873c │ │ │ │ ldr r1, [pc, #336] @ 2ce3c8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a84ac │ │ │ │ + bl 7a8484 │ │ │ │ ldr r2, [pc, #304] @ 2ce3cc │ │ │ │ ldr r3, [pc, #268] @ 2ce3ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136041,15 +136041,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7a84 │ │ │ │ b 2ce294 │ │ │ │ bl 248e40 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 2ce1c4 │ │ │ │ ldr r3, [pc, #208] @ 2ce3d0 │ │ │ │ @@ -136070,53 +136070,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #128] @ 2ce3dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2ce3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ce268 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2ce3e4 │ │ │ │ ldr r0, [pc, #84] @ 2ce3e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ce268 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, ip, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, sp, r4, ror r9 │ │ │ │ - ldrheq ip, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - ldrsbeq ip, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - addeq ip, r5, r8, asr #18 │ │ │ │ - rsbseq r1, r1, ip, lsr #30 │ │ │ │ + @ instruction: 0x0070c694 │ │ │ │ + ldrheq ip, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq ip, r5, r8, lsr #18 │ │ │ │ + rsbseq r1, r1, ip, lsl #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ addseq ip, sp, r0, lsl #17 │ │ │ │ andeq r3, r0, r4, lsr #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r6, r8, r4, lsl sp │ │ │ │ - ldrsheq r1, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r6, r8, r0, ror #25 │ │ │ │ - rsbseq r1, r1, r0, lsr sp │ │ │ │ + ldrsheq r6, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq r1, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r6, r8, r0, asr #25 │ │ │ │ + rsbseq r1, r1, r0, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -136175,15 +136175,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce4a8 │ │ │ │ ldr r5, [pc, #1416] @ 2cea70 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cee7c │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1380] @ 2cea74 │ │ │ │ ldr r3, [pc, #1380] @ 2cea78 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -136207,15 +136207,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce634 │ │ │ │ ldr r1, [pc, #1300] @ 2cea80 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1276] @ 2cea84 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -136230,17 +136230,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9900bc │ │ │ │ + bl 990094 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1180] @ 2cea8c │ │ │ │ ldr r3, [pc, #1120] @ 2cea54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #103424 @ 0x19400 │ │ │ │ @@ -136256,34 +136256,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b5d64 │ │ │ │ + bl 9b5d3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cec5c │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1080] @ 2cea90 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1052] @ 2cea94 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r5, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b5b58 │ │ │ │ + bl 9b5b30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ add fp, sp, #82944 @ 0x14400 │ │ │ │ mov sl, #0 │ │ │ │ add fp, fp, #16 │ │ │ │ str sl, [r3, #-952] @ 0xfffffc48 │ │ │ │ str sl, [r3, #-948] @ 0xfffffc4c │ │ │ │ @@ -136421,15 +136421,15 @@ │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136438,15 +136438,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #404] @ 2cea9c │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ce7e8 │ │ │ │ mov r6, r3 │ │ │ │ b 2ce4e0 │ │ │ │ ldr r1, [pc, #376] @ 2ceaa0 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -136463,15 +136463,15 @@ │ │ │ │ bne 2ced3c │ │ │ │ ldr r0, [pc, #320] @ 2ceaa4 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3584] @ 0xe00 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 2ce85c │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -136495,20 +136495,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #196] @ 2ceaa8 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 249608 │ │ │ │ @@ -136523,47 +136523,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq ip, sp, ip, ror #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ @ instruction: 0x009dc6b4 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r1, r1, r4, ror #25 │ │ │ │ rsbseq r1, r1, r4, asr #25 │ │ │ │ + rsbseq r1, r1, r4, lsr #25 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbseq r1, r1, ip, ror ip │ │ │ │ + rsbseq r1, r1, ip, asr ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r0, r1, r4, lsr #4 │ │ │ │ - ldrsheq r0, [r1], #-16 @ │ │ │ │ - ldrsbeq r1, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r1, r1, r8, lsr #23 │ │ │ │ + rsbseq r0, r1, r4, lsl #4 │ │ │ │ + ldrsbeq r0, [r1], #-16 @ │ │ │ │ + ldrheq r1, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r1, r1, r8, lsl #23 │ │ │ │ addseq ip, sp, ip, lsr #10 │ │ │ │ - rsbseq r0, r1, r4, lsl #2 │ │ │ │ - rsbseq r1, r1, r4, lsl fp │ │ │ │ + rsbseq r0, r1, r4, ror #1 │ │ │ │ + ldrsheq r1, [r1], #-164 @ 0xffffff5c @ │ │ │ │ andeq r3, r0, r0, lsl r1 │ │ │ │ - ldrsheq r1, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsbeq r1, [r1], #-156 @ 0xffffff64 @ │ │ │ │ andeq r1, r0, r8, ror lr │ │ │ │ - @ instruction: 0x00711894 │ │ │ │ - rsbseq pc, r0, r8, ror sp @ │ │ │ │ - rsbseq pc, r0, r4, lsr ip @ │ │ │ │ - rsbseq pc, r0, ip, asr fp @ │ │ │ │ + rsbseq r1, r1, r4, ror r8 │ │ │ │ + rsbseq pc, r0, r8, asr sp @ │ │ │ │ + rsbseq pc, r0, r4, lsl ip @ │ │ │ │ + rsbseq pc, r0, ip, lsr fp @ │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ - rsbseq r1, r1, r8, lsr #10 │ │ │ │ - rsbseq r1, r1, r0, lsl #8 │ │ │ │ - rsbseq r1, r1, r0, lsr #11 │ │ │ │ + rsbseq r1, r1, r8, lsl #10 │ │ │ │ + rsbseq r1, r1, r0, ror #7 │ │ │ │ + rsbseq r1, r1, r0, lsl #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r1, r8, asr #10 │ │ │ │ - rsbseq r1, r1, r8, lsl r4 │ │ │ │ - rsbseq r1, r1, r4, asr #10 │ │ │ │ - addeq fp, r5, r8, lsl #25 │ │ │ │ - @ instruction: 0x0071129c │ │ │ │ + rsbseq r1, r1, r8, lsr #10 │ │ │ │ + ldrsheq r1, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r1, r1, r4, lsr #10 │ │ │ │ + addeq fp, r5, r8, ror #24 │ │ │ │ + rsbseq r1, r1, ip, ror r2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ mov r6, sl │ │ │ │ @@ -136576,15 +136576,15 @@ │ │ │ │ ldr r8, [pc, #-120] @ 2ceaac │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r3, [fp, #3712] @ 0xe80 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strb r5, [r3, r2] │ │ │ │ ldr r3, [fp, #3712] @ 0xe80 │ │ │ │ add r3, r3, r2 │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -136601,18 +136601,18 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 2cec10 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 9b61cc │ │ │ │ + bl 9b61a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 249608 │ │ │ │ @@ -136621,28 +136621,28 @@ │ │ │ │ ldr r2, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r3, [fp, #3544] @ 0xdd8 │ │ │ │ str r2, [r5, #900] @ 0x384 │ │ │ │ str r3, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 9abc3c │ │ │ │ + bl 9abc14 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-332] @ 2ceab0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ b 2ce578 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b5d88 │ │ │ │ + bl 9b5d60 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b5d94 │ │ │ │ + bl 9b5d6c │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 249608 │ │ │ │ @@ -136657,15 +136657,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #960 @ 0x3c0 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #616 @ 0x268 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9b5fc0 │ │ │ │ + bl 9b5f98 │ │ │ │ b 2ce64c │ │ │ │ ldr r1, [pc, #-472] @ 2ceab4 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ce7c8 │ │ │ │ ldr r1, [pc, #-468] @ 2ceacc │ │ │ │ @@ -136685,15 +136685,15 @@ │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136702,29 +136702,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-624] @ 2ceab8 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2ce7c8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #976 @ 0x3d0 │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136733,23 +136733,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-744] @ 2ceabc │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ce978 │ │ │ │ ldr r0, [pc, #-764] @ 2ceac0 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ce7e8 │ │ │ │ ldr r3, [pc, #-792] @ 2ceac4 │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 2ceb0c │ │ │ │ ldr r3, [pc, #-808] @ 2ceac8 │ │ │ │ @@ -136772,44 +136772,44 @@ │ │ │ │ sub r8, sl, #976 @ 0x3d0 │ │ │ │ str r1, [sl, #-976] @ 0xfffffc30 │ │ │ │ str r1, [sl, #-972] @ 0xfffffc34 │ │ │ │ str r1, [sl, #-968] @ 0xfffffc38 │ │ │ │ str r1, [sl, #-964] @ 0xfffffc3c │ │ │ │ mov r0, r8 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sl, #-968] @ 0xfffffc38 │ │ │ │ ldr r2, [sl, #-976] @ 0xfffffc30 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-928] @ 2cead4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ceb18 │ │ │ │ mvn r0, #0 │ │ │ │ b 2ce5e8 │ │ │ │ ldr r0, [pc, #-948] @ 2cead8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2ce7c8 │ │ │ │ ldr r0, [pc, #-980] @ 2ceadc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ceb18 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1008] @ 2ceae0 │ │ │ │ ldr r0, [pc, #-1008] @ 2ceae4 │ │ │ │ ldr r2, [pc, #-1008] @ 2ceae8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -136817,26 +136817,26 @@ │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 991114 │ │ │ │ + bl 9910ec │ │ │ │ mov r0, r4 │ │ │ │ bl 2ce3f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cef00 │ │ │ │ ldr r5, [pc, #48] @ 2cef48 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 990010 │ │ │ │ + bl 98ffe8 │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 98f5b4 │ │ │ │ + bl 98f58c │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -136874,15 +136874,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -136896,18 +136896,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq fp, sp, r8, lsr #23 │ │ │ │ adceq sp, sl, ip, asr #11 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrheq r1, [r1], #-20 @ 0xffffffec @ │ │ │ │ - addeq fp, r5, r8, asr fp │ │ │ │ - rsbseq r1, r1, ip, asr r1 │ │ │ │ - rsbseq pc, r0, ip, ror #1 │ │ │ │ + @ instruction: 0x00711194 │ │ │ │ + addeq fp, r5, r8, lsr fp │ │ │ │ + rsbseq r1, r1, ip, lsr r1 │ │ │ │ + rsbseq pc, r0, ip, asr #1 │ │ │ │ │ │ │ │ 002cf040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -136959,15 +136959,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r2, [pc, #280] @ 2cf248 │ │ │ │ ldr r3, [pc, #244] @ 2cf228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137000,52 +137000,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2cf258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cf0ac │ │ │ │ ldr r0, [pc, #88] @ 2cf25c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2cf0ac │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009dbabc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, sp, r8, lsl #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq sp, sl, ip, lsr #9 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r1, r1, r4, lsl #1 │ │ │ │ - rsbseq r1, r1, r8, rrx │ │ │ │ + rsbseq r1, r1, r4, rrx │ │ │ │ + rsbseq r1, r1, r8, asr #32 │ │ │ │ adceq sp, sl, r4, asr r4 │ │ │ │ addseq fp, sp, ip, ror #19 │ │ │ │ andeq r3, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r1, ip, lsr r2 │ │ │ │ - rsbseq r1, r1, ip, ror r2 │ │ │ │ + rsbseq r1, r1, ip, lsl r2 │ │ │ │ + rsbseq r1, r1, ip, asr r2 │ │ │ │ │ │ │ │ 002cf260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2cf310 │ │ │ │ @@ -137071,33 +137071,33 @@ │ │ │ │ beq 2cf2e4 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 9900bc │ │ │ │ + bl 990094 │ │ │ │ b 2cf2ec │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r3, [pc, #44] @ 2cf320 │ │ │ │ ldr r1, [pc, #44] @ 2cf324 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 98fa50 │ │ │ │ + b 98fa28 │ │ │ │ addseq fp, sp, r0, lsr #17 │ │ │ │ adceq sp, sl, r0, ror #5 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r0, r1, r4, asr #29 │ │ │ │ + rsbseq r0, r1, r4, lsr #29 │ │ │ │ adceq sp, sl, ip, ror #4 │ │ │ │ - rsbseq r0, r1, r4, ror #28 │ │ │ │ + rsbseq r0, r1, r4, asr #28 │ │ │ │ │ │ │ │ 002cf328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 2cf468 │ │ │ │ @@ -137120,20 +137120,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 2cf3a4 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b5d64 │ │ │ │ + bl 9b5d3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf420 │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b61cc │ │ │ │ + bl 9b61a4 │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -137142,49 +137142,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf404 │ │ │ │ ldr r1, [pc, #140] @ 2cf474 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2b855c │ │ │ │ ldr r1, [pc, #108] @ 2cf478 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 98fa50 │ │ │ │ + b 98fa28 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf460 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf3a4 │ │ │ │ ldr r2, [pc, #60] @ 2cf47c │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2cf3a4 │ │ │ │ bl 248e40 │ │ │ │ b 2cf42c │ │ │ │ @ instruction: 0x009db7dc │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - ldrsheq pc, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq pc, r0, r4, ror r3 @ │ │ │ │ - rsbseq pc, r0, r0, asr r3 @ │ │ │ │ + ldrsbeq pc, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq pc, r0, r4, asr r3 @ │ │ │ │ + rsbseq pc, r0, r0, lsr r3 @ │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ │ │ │ │ 002cf480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -137234,26 +137234,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf500 │ │ │ │ ldr r1, [pc, #52] @ 2cf584 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2cf328 │ │ │ │ addseq fp, sp, r0, lsl #13 │ │ │ │ adceq sp, sl, r0, asr #1 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r0, r1, r8, lsr #25 │ │ │ │ + rsbseq r0, r1, r8, lsl #25 │ │ │ │ adceq sp, sl, r0, lsl #1 │ │ │ │ - rsbseq r0, r1, r0, lsl #25 │ │ │ │ + rsbseq r0, r1, r0, ror #24 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbseq r0, r1, r4, lsl ip │ │ │ │ + ldrsheq r0, [r1], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 002cf588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 2cf638 │ │ │ │ @@ -137268,41 +137268,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 2487d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98ff08 │ │ │ │ + bl 98fee0 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ ldr r2, [pc, #80] @ 2cf63c │ │ │ │ ldr r1, [pc, #80] @ 2cf640 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 990cf4 │ │ │ │ + bl 990ccc │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq ip, sl, r0, asr #31 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - rsbseq r0, r1, r8, asr #29 │ │ │ │ + rsbseq r0, r1, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 2cf8ac │ │ │ │ mov r6, r0 │ │ │ │ @@ -137402,15 +137402,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7c28 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b855c │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ ldr r2, [pc, #184] @ 2cf8c4 │ │ │ │ ldr r3, [pc, #160] @ 2cf8b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -137452,17 +137452,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2cf728 │ │ │ │ @ instruction: 0x009db4b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, sp, ip, ror r4 │ │ │ │ - rsbseq r0, r1, r0, lsr #13 │ │ │ │ + rsbseq r0, r1, r0, lsl #13 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq lr, r0, ip, ror #31 │ │ │ │ + rsbseq lr, r0, ip, asr #31 │ │ │ │ addseq fp, sp, r0, lsl r3 │ │ │ │ addseq fp, sp, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 2cf998 │ │ │ │ @@ -137504,22 +137504,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7dac │ │ │ │ ldr r1, [pc, #36] @ 2cf9a4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2b855c │ │ │ │ addseq fp, sp, r8, lsr r2 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq lr, r0, r0, asr lr │ │ │ │ - ldrsbeq lr, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq lr, r0, r0, lsr lr │ │ │ │ + ldrheq lr, [r0], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 2cfa44 │ │ │ │ ldr r3, [pc, #132] @ 2cfa48 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -137850,15 +137850,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 29e13c │ │ │ │ b 2cfd7c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, r8, asr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, ip, asr #29 │ │ │ │ - rsbseq r0, r1, r8, ror #1 │ │ │ │ + rsbseq r0, r1, r8, asr #1 │ │ │ │ addseq sl, sp, r8, lsl #27 │ │ │ │ addseq sl, sp, r0, lsl #26 │ │ │ │ addseq sl, sp, r8, lsr #25 │ │ │ │ │ │ │ │ 002cfef8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -137954,15 +137954,15 @@ │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, r8, lsr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, ip, ror fp │ │ │ │ blne 2d0078 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rsbseq r6, fp, r0, lsl r9 │ │ │ │ + ldrsheq r6, [fp], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x009daaf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -138035,40 +138035,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2d021c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0148 │ │ │ │ ldr r0, [pc, #56] @ 2d0220 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0148 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, r4, ror sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r4, ror #20 │ │ │ │ addseq sl, sp, r0, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, lsr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r1, r0, lsl #6 │ │ │ │ - rsbseq r0, r1, r8, lsr r3 │ │ │ │ + rsbseq r0, r1, r0, ror #5 │ │ │ │ + rsbseq r0, r1, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -138167,29 +138167,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2d04ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d028c │ │ │ │ ldr r0, [pc, #244] @ 2d04f0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d028c │ │ │ │ ldr r3, [pc, #224] @ 2d04f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d035c │ │ │ │ ldr r3, [pc, #188] @ 2d04e4 │ │ │ │ @@ -138206,54 +138206,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #132] @ 2d04f8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2d04fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d035c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2d0500 │ │ │ │ ldr r0, [pc, #84] @ 2d0504 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d035c │ │ │ │ addseq sl, sp, ip, asr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r8, lsr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r4, lsr r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r1, r8, ror r1 │ │ │ │ - ldrheq r0, [r1], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r0, r1, r8, asr r1 │ │ │ │ + @ instruction: 0x00710194 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r0, r1, r0, lsl #3 │ │ │ │ - rsbseq pc, r0, r0, lsl #1 │ │ │ │ - rsbseq r0, r1, r8, asr #2 │ │ │ │ - rsbseq pc, r0, ip, asr #1 │ │ │ │ + rsbseq r0, r1, r0, ror #2 │ │ │ │ + rsbseq pc, r0, r0, rrx │ │ │ │ + rsbseq r0, r1, r8, lsr #2 │ │ │ │ + rsbseq pc, r0, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 2d0770 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -138329,28 +138329,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #308] @ 2d0794 │ │ │ │ ldr r3, [pc, #308] @ 2d0798 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2d079c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d05d0 │ │ │ │ ldr r3, [pc, #240] @ 2d0788 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d05d0 │ │ │ │ ldr r3, [pc, #224] @ 2d078c │ │ │ │ @@ -138368,15 +138368,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #164] @ 2d07a0 │ │ │ │ ldr r3, [pc, #164] @ 2d07a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2d07a8 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -138387,48 +138387,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2d07b4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d05d0 │ │ │ │ ldr r0, [pc, #108] @ 2d07b8 │ │ │ │ ldr r3, [pc, #108] @ 2d07bc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 2d07c0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d05d0 │ │ │ │ @ instruction: 0x009da5f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, ip, asr #11 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ umullseq sl, sp, r8, r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq lr, sl, ip, ror r9 │ │ │ │ - rsbseq pc, r0, r8, lsr #31 │ │ │ │ - rsbseq lr, r0, r4, lsr #29 │ │ │ │ - rsbseq lr, sl, r0, ror #17 │ │ │ │ - rsbseq pc, r0, r4, lsr #30 │ │ │ │ - rsbseq lr, r0, r8, lsl #28 │ │ │ │ - ldrheq lr, [sl], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq pc, r0, r0, ror #29 │ │ │ │ - rsbseq lr, r0, ip, asr #28 │ │ │ │ - @ instruction: 0x007ae890 │ │ │ │ - rsbseq pc, r0, ip, asr #29 │ │ │ │ - rsbseq lr, r0, r0, lsr #28 │ │ │ │ + rsbseq lr, sl, ip, asr r9 │ │ │ │ + rsbseq pc, r0, r8, lsl #31 │ │ │ │ + rsbseq lr, r0, r4, lsl #29 │ │ │ │ + rsbseq lr, sl, r0, asr #17 │ │ │ │ + rsbseq pc, r0, r4, lsl #30 │ │ │ │ + rsbseq lr, r0, r8, ror #27 │ │ │ │ + @ instruction: 0x007ae89c │ │ │ │ + rsbseq pc, r0, r0, asr #29 │ │ │ │ + rsbseq lr, r0, ip, lsr #28 │ │ │ │ + rsbseq lr, sl, r0, ror r8 │ │ │ │ + rsbseq pc, r0, ip, lsr #29 │ │ │ │ + rsbseq lr, r0, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 2d0d60 │ │ │ │ @@ -138464,15 +138464,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0894 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 7c2700 │ │ │ │ + bl 7c26d8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2d0a90 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d0a14 │ │ │ │ @@ -138512,23 +138512,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 2d0d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 2d0868 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -138552,24 +138552,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2d0d88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0894 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0868 │ │ │ │ b 2d0978 │ │ │ │ @@ -138590,46 +138590,46 @@ │ │ │ │ beq 2d0ad4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 2d0d8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0890 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 9975a0 │ │ │ │ + bl 997578 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2d0c58 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ mvn r4, #0 │ │ │ │ b 2d0894 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 2d0d90 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0954 │ │ │ │ ldr r0, [pc, #696] @ 2d0d94 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0890 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 2498fc │ │ │ │ ldr r3, [pc, #616] @ 2d0d6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -138655,33 +138655,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #548] @ 2d0d9c │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2d0da0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0ab4 │ │ │ │ ldr r0, [pc, #504] @ 2d0da4 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0894 │ │ │ │ ldr r3, [pc, #424] @ 2d0d6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0ab4 │ │ │ │ ldr r3, [pc, #448] @ 2d0d98 │ │ │ │ @@ -138704,15 +138704,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #364] @ 2d0da8 │ │ │ │ ldr r3, [pc, #364] @ 2d0dac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2d0db0 │ │ │ │ @@ -138736,88 +138736,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #248] @ 2d0db4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2d0db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0aac │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 2d0dbc │ │ │ │ ldr r0, [pc, #200] @ 2d0dc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0aac │ │ │ │ ldr r3, [pc, #172] @ 2d0dc4 │ │ │ │ ldr r0, [pc, #172] @ 2d0dc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0ab4 │ │ │ │ ldr ip, [pc, #144] @ 2d0dcc │ │ │ │ ldr r3, [pc, #144] @ 2d0dd0 │ │ │ │ ldr r0, [pc, #144] @ 2d0dd4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0ab4 │ │ │ │ addseq sl, sp, r8, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r0, lsl #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, sp, r0, lsl #5 │ │ │ │ andeq r3, r0, r0, lsl #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq pc, r0, r4, lsr #26 │ │ │ │ + rsbseq pc, r0, r4, lsl #26 │ │ │ │ andeq r1, r0, r4, ror r5 │ │ │ │ - rsbseq pc, r0, r4, lsl sp @ │ │ │ │ - rsbseq pc, r0, r0, lsl #25 │ │ │ │ - ldrsheq pc, [r0], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq pc, r0, r4, ror ip @ │ │ │ │ + ldrsheq pc, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq pc, r0, r0, ror #24 │ │ │ │ + ldrsbeq pc, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq pc, r0, r4, asr ip @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq pc, r0, r4, asr #21 │ │ │ │ - @ instruction: 0x0070e990 │ │ │ │ - rsbseq pc, r0, r4, lsr #23 │ │ │ │ - rsbseq lr, sl, r0, lsr #7 │ │ │ │ - rsbseq pc, r0, r8, lsl sl @ │ │ │ │ - rsbseq lr, r0, r4, asr #17 │ │ │ │ - ldrsbeq pc, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq lr, r0, r8, lsr r8 │ │ │ │ - @ instruction: 0x0070fa9c │ │ │ │ - rsbseq lr, r0, ip, lsl #17 │ │ │ │ - rsbseq pc, r0, r4, lsr #18 │ │ │ │ - rsbseq lr, r0, r8, ror #16 │ │ │ │ - @ instruction: 0x007ae29c │ │ │ │ - rsbseq pc, r0, r4, lsl r9 @ │ │ │ │ - rsbseq lr, r0, ip, lsr r8 │ │ │ │ + rsbseq pc, r0, r4, lsr #21 │ │ │ │ + rsbseq lr, r0, r0, ror r9 │ │ │ │ + rsbseq pc, r0, r4, lsl #23 │ │ │ │ + rsbseq lr, sl, r0, lsl #7 │ │ │ │ + ldrsheq pc, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq lr, r0, r4, lsr #17 │ │ │ │ + ldrheq pc, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq lr, r0, r8, lsl r8 │ │ │ │ + rsbseq pc, r0, ip, ror sl @ │ │ │ │ + rsbseq lr, r0, ip, ror #16 │ │ │ │ + rsbseq pc, r0, r4, lsl #18 │ │ │ │ + rsbseq lr, r0, r8, asr #16 │ │ │ │ + rsbseq lr, sl, ip, ror r2 │ │ │ │ + ldrsheq pc, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq lr, r0, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 2d14a8 │ │ │ │ ldr r3, [pc, #1716] @ 2d14ac │ │ │ │ @@ -138944,26 +138944,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2d14cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0e78 │ │ │ │ ldr r3, [pc, #1188] @ 2d14d0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0f04 │ │ │ │ ldr r3, [pc, #1156] @ 2d14c4 │ │ │ │ @@ -138980,23 +138980,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2d14d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0f04 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d114c │ │ │ │ ldr r3, [pc, #1052] @ 2d14d8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139017,28 +139017,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #956] @ 2d14dc │ │ │ │ ldr r3, [pc, #956] @ 2d14e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2d14e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7dac │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7dac │ │ │ │ ldr r1, [pc, #892] @ 2d14e8 │ │ │ │ @@ -139056,21 +139056,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2d14ec │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0e78 │ │ │ │ ldr r0, [pc, #816] @ 2d14f0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d0f04 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 248e88 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -139104,29 +139104,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #632] @ 2d14f4 │ │ │ │ ldr r2, [pc, #632] @ 2d14f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2d14fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d11ec │ │ │ │ ldr r3, [pc, #508] @ 2d14b4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 2d1360 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -139149,27 +139149,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #464] @ 2d1500 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2d1504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d11ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 2d14d8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d12c4 │ │ │ │ @@ -139188,110 +139188,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #316] @ 2d1508 │ │ │ │ ldr r2, [pc, #316] @ 2d150c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d1510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d11ec │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2d1514 │ │ │ │ ldr r0, [pc, #264] @ 2d1518 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d11ec │ │ │ │ ldr r0, [pc, #240] @ 2d151c │ │ │ │ ldr r3, [pc, #240] @ 2d1520 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2d1524 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d114c │ │ │ │ ldr r1, [pc, #208] @ 2d1528 │ │ │ │ ldr r3, [pc, #208] @ 2d152c │ │ │ │ ldr r0, [pc, #208] @ 2d1530 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d11ec │ │ │ │ ldr r1, [pc, #176] @ 2d1534 │ │ │ │ ldr r3, [pc, #176] @ 2d1538 │ │ │ │ ldr r0, [pc, #176] @ 2d153c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d11ec │ │ │ │ addseq r9, sp, r8, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, sp, r8, lsl #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009d9bf8 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r4, r0, ip, ror #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq pc, r0, r8, asr #15 │ │ │ │ + rsbseq pc, r0, r8, lsr #15 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq lr, r0, r8, lsr #11 │ │ │ │ + rsbseq lr, r0, r8, lsl #11 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - ldrheq sp, [sl], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq pc, r0, r8, ror #15 │ │ │ │ - ldrsbeq lr, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrheq pc, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq pc, r0, r4, asr #13 │ │ │ │ - rsbseq lr, r0, ip, asr #9 │ │ │ │ - rsbseq sp, sl, r0, ror #26 │ │ │ │ - rsbseq pc, r0, r8, ror r6 @ │ │ │ │ - rsbseq lr, r0, r0, ror r2 │ │ │ │ - ldrheq pc, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq lr, r0, r4, asr #3 │ │ │ │ - ldrsbeq pc, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrsheq pc, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x007ade9c │ │ │ │ + rsbseq pc, r0, r8, asr #15 │ │ │ │ + ldrheq lr, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x0070f794 │ │ │ │ + rsbseq pc, r0, r4, lsr #13 │ │ │ │ + rsbseq lr, r0, ip, lsr #9 │ │ │ │ + rsbseq sp, sl, r0, asr #26 │ │ │ │ + rsbseq pc, r0, r8, asr r6 @ │ │ │ │ + rsbseq lr, r0, r0, asr r2 │ │ │ │ + @ instruction: 0x0070f590 │ │ │ │ + rsbseq lr, r0, r4, lsr #3 │ │ │ │ + ldrheq pc, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsbeq pc, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq lr, r0, r0, lsl #2 │ │ │ │ + ldrheq pc, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq lr, r0, r0, asr r1 │ │ │ │ + @ instruction: 0x007adb90 │ │ │ │ + ldrheq pc, [r0], #-68 @ 0xffffffbc @ │ │ │ │ rsbseq lr, r0, r0, lsr #2 │ │ │ │ - ldrsbeq pc, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq lr, r0, r0, ror r1 │ │ │ │ - ldrheq sp, [sl], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsbeq pc, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq lr, r0, r0, asr #2 │ │ │ │ - rsbseq sp, sl, r0, lsl #23 │ │ │ │ - @ instruction: 0x0070f494 │ │ │ │ - rsbseq lr, r0, r8, lsl r1 │ │ │ │ - rsbseq pc, r0, ip, lsl r3 @ │ │ │ │ - rsbseq pc, r0, r4, lsr r3 @ │ │ │ │ - rsbseq lr, r0, ip, ror #1 │ │ │ │ + rsbseq sp, sl, r0, ror #22 │ │ │ │ + rsbseq pc, r0, r4, ror r4 @ │ │ │ │ + ldrsheq lr, [r0], #-8 @ │ │ │ │ + ldrsheq pc, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq pc, r0, r4, lsl r3 @ │ │ │ │ + rsbseq lr, r0, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2d171c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139376,57 +139376,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #136] @ 2d1744 │ │ │ │ ldr r3, [pc, #136] @ 2d1748 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2d174c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1640 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2d1750 │ │ │ │ ldr r3, [pc, #88] @ 2d1754 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2d1758 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1640 │ │ │ │ @ instruction: 0x009d95b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r9, sp, r4, r5 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ addseq r9, sp, r0, ror #10 │ │ │ │ addseq r9, sp, r0, lsr #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq sp, sl, r0, lsr #18 │ │ │ │ - rsbseq pc, r0, r8, ror r2 @ │ │ │ │ - rsbseq sp, r0, r4, lsr lr │ │ │ │ - rsbseq sp, sl, r4, ror #17 │ │ │ │ - rsbseq pc, r0, r4, lsr r2 @ │ │ │ │ - rsbseq sp, r0, r4, ror lr │ │ │ │ + rsbseq sp, sl, r0, lsl #18 │ │ │ │ + rsbseq pc, r0, r8, asr r2 @ │ │ │ │ + rsbseq sp, r0, r4, lsl lr │ │ │ │ + rsbseq sp, sl, r4, asr #17 │ │ │ │ + rsbseq pc, r0, r4, lsl r2 @ │ │ │ │ + rsbseq sp, r0, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2d1e30 │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -139555,26 +139555,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 2d1e54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d17f4 │ │ │ │ ldr r3, [pc, #1184] @ 2d1e58 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1880 │ │ │ │ ldr r3, [pc, #1152] @ 2d1e4c │ │ │ │ @@ -139591,22 +139591,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2d1e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1880 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1ad4 │ │ │ │ ldr r3, [pc, #1052] @ 2d1e60 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139627,28 +139627,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #956] @ 2d1e64 │ │ │ │ ldr r3, [pc, #956] @ 2d1e68 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2d1e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7dac │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7dac │ │ │ │ ldr r1, [pc, #892] @ 2d1e70 │ │ │ │ @@ -139666,21 +139666,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2d1e74 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d17f4 │ │ │ │ ldr r0, [pc, #816] @ 2d1e78 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1880 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 248e88 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -139714,29 +139714,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #632] @ 2d1e7c │ │ │ │ ldr r2, [pc, #632] @ 2d1e80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2d1e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1b74 │ │ │ │ ldr r2, [pc, #508] @ 2d1e3c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2d1ce8 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -139759,27 +139759,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #464] @ 2d1e88 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2d1e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1b74 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 2d1e60 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d1c4c │ │ │ │ @@ -139798,110 +139798,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #316] @ 2d1e90 │ │ │ │ ldr r2, [pc, #316] @ 2d1e94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d1e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1b74 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2d1e9c │ │ │ │ ldr r0, [pc, #264] @ 2d1ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1b74 │ │ │ │ ldr r0, [pc, #240] @ 2d1ea4 │ │ │ │ ldr r3, [pc, #240] @ 2d1ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2d1eac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1ad4 │ │ │ │ ldr r1, [pc, #208] @ 2d1eb0 │ │ │ │ ldr r3, [pc, #208] @ 2d1eb4 │ │ │ │ ldr r0, [pc, #208] @ 2d1eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1b74 │ │ │ │ ldr r1, [pc, #176] @ 2d1ebc │ │ │ │ ldr r3, [pc, #176] @ 2d1ec0 │ │ │ │ ldr r0, [pc, #176] @ 2d1ec4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1b74 │ │ │ │ addseq r9, sp, r0, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, sp, r0, lsl #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, sp, ip, ror #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r4, r0, r0, ror fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrheq lr, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x0070ef90 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - rsbseq sp, r0, r0, lsr #24 │ │ │ │ + rsbseq sp, r0, r0, lsl #24 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq sp, sl, r4, lsr r5 │ │ │ │ - rsbseq lr, r0, r0, ror #28 │ │ │ │ - rsbseq sp, r0, r8, asr #20 │ │ │ │ - rsbseq lr, r0, ip, lsr #28 │ │ │ │ - rsbseq lr, r0, ip, lsr #29 │ │ │ │ - rsbseq sp, r0, r4, asr #22 │ │ │ │ - ldrsbeq sp, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrsheq lr, [r0], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq sp, r0, r8, ror #17 │ │ │ │ - @ instruction: 0x0070ed98 │ │ │ │ - rsbseq sp, r0, ip, lsr r8 │ │ │ │ - rsbseq lr, r0, r0, asr sl │ │ │ │ - rsbseq lr, r0, ip, ror #20 │ │ │ │ + rsbseq sp, sl, r4, lsl r5 │ │ │ │ + rsbseq lr, r0, r0, asr #28 │ │ │ │ + rsbseq sp, r0, r8, lsr #20 │ │ │ │ + rsbseq lr, r0, ip, lsl #28 │ │ │ │ + rsbseq lr, r0, ip, lsl #29 │ │ │ │ + rsbseq sp, r0, r4, lsr #22 │ │ │ │ + ldrheq sp, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsbeq lr, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq sp, r0, r8, asr #17 │ │ │ │ + rsbseq lr, r0, r8, ror sp │ │ │ │ + rsbseq sp, r0, ip, lsl r8 │ │ │ │ + rsbseq lr, r0, r0, lsr sl │ │ │ │ + rsbseq lr, r0, ip, asr #20 │ │ │ │ + rsbseq sp, r0, r8, ror r7 │ │ │ │ + @ instruction: 0x0070ec9c │ │ │ │ + rsbseq sp, r0, r8, asr #15 │ │ │ │ + rsbseq sp, sl, r8, lsl #4 │ │ │ │ + rsbseq lr, r0, ip, lsr #22 │ │ │ │ @ instruction: 0x0070d798 │ │ │ │ - ldrheq lr, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq sp, r0, r8, ror #15 │ │ │ │ - rsbseq sp, sl, r8, lsr #4 │ │ │ │ - rsbseq lr, r0, ip, asr #22 │ │ │ │ - ldrheq sp, [r0], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsheq sp, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq lr, r0, ip, lsl #22 │ │ │ │ - @ instruction: 0x0070d790 │ │ │ │ - @ instruction: 0x0070e994 │ │ │ │ - rsbseq lr, r0, ip, lsr #19 │ │ │ │ - rsbseq sp, r0, r4, ror #14 │ │ │ │ + ldrsbeq sp, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq lr, r0, ip, ror #21 │ │ │ │ + rsbseq sp, r0, r0, ror r7 │ │ │ │ + rsbseq lr, r0, r4, ror r9 │ │ │ │ + rsbseq lr, r0, ip, lsl #19 │ │ │ │ + rsbseq sp, r0, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2d20a4 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139986,57 +139986,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #136] @ 2d20cc │ │ │ │ ldr r3, [pc, #136] @ 2d20d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2d20d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1fc8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2d20d8 │ │ │ │ ldr r3, [pc, #88] @ 2d20dc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2d20e0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d1fc8 │ │ │ │ addseq r8, sp, r0, lsr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, sp, ip, lsl #24 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ @ instruction: 0x009d8bd8 │ │ │ │ umullseq r8, sp, r8, fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x007acf98 │ │ │ │ - rsbseq lr, r0, r0, lsr #20 │ │ │ │ - rsbseq sp, r0, ip, lsr #9 │ │ │ │ - rsbseq ip, sl, ip, asr pc │ │ │ │ - ldrsbeq lr, [r0], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq sp, r0, ip, ror #9 │ │ │ │ + rsbseq ip, sl, r8, ror pc │ │ │ │ + rsbseq lr, r0, r0, lsl #20 │ │ │ │ + rsbseq sp, r0, ip, lsl #9 │ │ │ │ + rsbseq ip, sl, ip, lsr pc │ │ │ │ + ldrheq lr, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq sp, r0, ip, asr #9 │ │ │ │ │ │ │ │ 002d20e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 2d2188 │ │ │ │ @@ -140064,26 +140064,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, sl, r4, ror r7 │ │ │ │ - rsbseq lr, r0, r8, asr #18 │ │ │ │ - addeq r8, r5, r0, lsr sl │ │ │ │ + rsbseq r6, sl, r4, asr r7 │ │ │ │ rsbseq lr, r0, r8, lsr #18 │ │ │ │ + addeq r8, r5, r0, lsl sl │ │ │ │ + rsbseq lr, r0, r8, lsl #18 │ │ │ │ │ │ │ │ 002d2198 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -140160,15 +140160,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acc20 │ │ │ │ + bl 7acbf8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 2d2588 │ │ │ │ ldr r3, [pc, #656] @ 2d257c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -140191,15 +140191,15 @@ │ │ │ │ bhi 2d234c │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 2d24a4 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 9b5f7c │ │ │ │ + bl 9b5f54 │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 2d2370 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2d2400 │ │ │ │ mov r2, #0 │ │ │ │ @@ -140263,24 +140263,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 2d25a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2d2370 │ │ │ │ ldr r2, [pc, #228] @ 2d2590 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d234c │ │ │ │ @@ -140303,54 +140303,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2d25a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2d234c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 2d25ac │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2d2370 │ │ │ │ ldr r0, [pc, #76] @ 2d25b0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2d234c │ │ │ │ addseq r8, sp, r8, ror #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009d88d0 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ addseq r8, sp, r4, lsr r8 │ │ │ │ addseq r8, sp, r0, asr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq fp, r0, r8, ror #31 │ │ │ │ + rsbseq fp, r0, r8, asr #31 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0070be9c │ │ │ │ - rsbseq fp, r0, r4, lsr #31 │ │ │ │ - rsbseq fp, r0, r0, asr #29 │ │ │ │ + rsbseq fp, r0, ip, ror lr │ │ │ │ + rsbseq fp, r0, r4, lsl #31 │ │ │ │ + rsbseq fp, r0, r0, lsr #29 │ │ │ │ │ │ │ │ 002d25b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -140409,19 +140409,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 24a034 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2d26d0 │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b5d44 │ │ │ │ + bl 9b5d1c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 9b5f2c │ │ │ │ + bl 9b5f04 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 2d2634 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7a34 │ │ │ │ b 2d2634 │ │ │ │ @@ -140453,44 +140453,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a5240 │ │ │ │ + bl 7a5218 │ │ │ │ ldr r8, [pc, #2736] @ 2d3218 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d29ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2794 │ │ │ │ ldr r0, [pc, #2712] @ 2d321c │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24884c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a498 │ │ │ │ + bl 94a470 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 7a5250 │ │ │ │ + bl 7a5228 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d2a90 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d29a0 │ │ │ │ ldr r0, [pc, #2656] @ 2d3220 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24884c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94a498 │ │ │ │ + bl 94a470 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2d3224 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -140514,15 +140514,15 @@ │ │ │ │ bne 2d2848 │ │ │ │ ldr r3, [pc, #2536] @ 2d3228 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 2d2b98 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7a5240 │ │ │ │ + bl 7a5218 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 2d286c │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -140531,15 +140531,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a5240 │ │ │ │ + bl 7a5218 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d28ac │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d2ad8 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -140598,29 +140598,29 @@ │ │ │ │ bl 2b855c │ │ │ │ ldr r1, [pc, #2220] @ 2d323c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7b54 │ │ │ │ b 2d29e4 │ │ │ │ - bl 94a498 │ │ │ │ + bl 94a470 │ │ │ │ mov r9, #0 │ │ │ │ b 2d27d4 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 9975a0 │ │ │ │ + bl 997578 │ │ │ │ ldr r3, [pc, #2164] @ 2d3238 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2d2c90 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7a84 │ │ │ │ ldr r2, [pc, #2132] @ 2d3240 │ │ │ │ ldr r3, [pc, #2084] @ 2d3214 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -140661,15 +140661,15 @@ │ │ │ │ bne 2d2e54 │ │ │ │ mov r0, fp │ │ │ │ bl 24ac88 │ │ │ │ b 2d2a50 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 9975a0 │ │ │ │ + bl 997578 │ │ │ │ ldr r3, [pc, #1936] @ 2d3238 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2d2f9c │ │ │ │ mov r0, r4 │ │ │ │ @@ -140710,33 +140710,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #1764] @ 2d3250 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 2d3254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7c0f84 │ │ │ │ + bl 7c0f5c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d2ee4 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -140772,27 +140772,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #1524] @ 2d3258 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 2d325c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a84 │ │ │ │ ldr r3, [pc, #1452] @ 2d3244 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d29d4 │ │ │ │ ldr r3, [pc, #1436] @ 2d3248 │ │ │ │ @@ -140808,27 +140808,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #1388] @ 2d3260 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2d3264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d29d4 │ │ │ │ ldr r3, [pc, #1344] @ 2d3268 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d302c │ │ │ │ ldr r3, [pc, #1292] @ 2d3248 │ │ │ │ @@ -140844,23 +140844,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2d326c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d294c │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140883,29 +140883,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #1104] @ 2d3270 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 2d3274 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 2d3278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a84 │ │ │ │ ldr r3, [pc, #1000] @ 2d3244 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2a84 │ │ │ │ ldr r3, [pc, #984] @ 2d3248 │ │ │ │ @@ -140921,31 +140921,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #964] @ 2d327c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 2d3280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a84 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 9975a0 │ │ │ │ + bl 997578 │ │ │ │ ldr r3, [pc, #832] @ 2d3238 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d2a84 │ │ │ │ ldr r3, [pc, #820] @ 2d3244 │ │ │ │ @@ -140967,27 +140967,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #788] @ 2d3284 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 2d3288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a84 │ │ │ │ ldr r3, [pc, #672] @ 2d3244 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2ab8 │ │ │ │ ldr r3, [pc, #656] @ 2d3248 │ │ │ │ @@ -141003,27 +141003,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #652] @ 2d328c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2d3290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2ab8 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d294c │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 2d2dbc │ │ │ │ ldr r3, [pc, #508] @ 2d3244 │ │ │ │ @@ -141043,162 +141043,162 @@ │ │ │ │ beq 2d3150 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #500] @ 2d3294 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2d3298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a50 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 2d329c │ │ │ │ ldr r0, [pc, #452] @ 2d32a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d29d4 │ │ │ │ ldr r0, [pc, #428] @ 2d32a4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2d9c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 2d32a8 │ │ │ │ ldr r0, [pc, #404] @ 2d32ac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2ab8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 2d32b0 │ │ │ │ ldr r0, [pc, #376] @ 2d32b4 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a84 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 2d32b8 │ │ │ │ ldr r0, [pc, #348] @ 2d32bc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a50 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 2d32c0 │ │ │ │ ldr r0, [pc, #320] @ 2d32c4 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a84 │ │ │ │ ldr r3, [pc, #296] @ 2d32c8 │ │ │ │ ldr r0, [pc, #296] @ 2d32cc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 2d32d0 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a84 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 2d32d4 │ │ │ │ ldr r0, [pc, #256] @ 2d32d8 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a84 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 2d32dc │ │ │ │ ldr r0, [pc, #228] @ 2d32e0 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2d2a84 │ │ │ │ addseq r8, sp, ip, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009d83b8 │ │ │ │ - rsbseq lr, r0, r4, lsr r3 │ │ │ │ - ldrsheq lr, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r4, fp, r8, asr #2 │ │ │ │ + rsbseq lr, r0, r4, lsl r3 │ │ │ │ + ldrsbeq lr, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r4, fp, r8, lsr #2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - ldrsbeq ip, [sl], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r9, fp, r0, lsr #10 │ │ │ │ + ldrheq ip, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r9, fp, r0, lsl #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ addseq r8, sp, r0, lsr r1 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsheq sp, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq ip, r0, r8, lsl #19 │ │ │ │ - rsbseq sp, r0, r4, asr #29 │ │ │ │ - @ instruction: 0x0070c890 │ │ │ │ - rsbseq sp, r0, ip, asr #27 │ │ │ │ - rsbseq ip, r0, r0, lsl #16 │ │ │ │ + ldrsbeq sp, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq ip, r0, r8, ror #18 │ │ │ │ + rsbseq sp, r0, r4, lsr #29 │ │ │ │ + rsbseq ip, r0, r0, ror r8 │ │ │ │ + rsbseq sp, r0, ip, lsr #27 │ │ │ │ + rsbseq ip, r0, r0, ror #15 │ │ │ │ @ instruction: 0x000041b0 │ │ │ │ - ldrsheq sp, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - ldrheq ip, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq sp, r0, r8, ror #27 │ │ │ │ - rsbseq ip, r0, ip, asr #13 │ │ │ │ - @ instruction: 0x0070dc90 │ │ │ │ - rsbseq ip, r0, ip, lsr r6 │ │ │ │ - @ instruction: 0x0070db9c │ │ │ │ - rsbseq ip, r0, r4, lsl #11 │ │ │ │ - ldrsbeq sp, [r0], #-168 @ 0xffffff58 @ │ │ │ │ - ldrsheq ip, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq sp, r0, r0, asr sl │ │ │ │ - rsbseq ip, r0, r4, asr r4 │ │ │ │ - rsbseq sp, r0, r8, ror #19 │ │ │ │ - rsbseq ip, r0, r0, lsr #9 │ │ │ │ - ldrsbeq sp, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq sp, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x007ac19c │ │ │ │ + rsbseq sp, r0, r8, asr #27 │ │ │ │ + rsbseq ip, r0, ip, lsr #13 │ │ │ │ + rsbseq sp, r0, r0, ror ip │ │ │ │ + rsbseq ip, r0, ip, lsl r6 │ │ │ │ + rsbseq sp, r0, ip, ror fp │ │ │ │ + rsbseq ip, r0, r4, ror #10 │ │ │ │ + ldrheq sp, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsbeq ip, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, r0, r0, lsr sl │ │ │ │ + rsbseq ip, r0, r4, lsr r4 │ │ │ │ + rsbseq sp, r0, r8, asr #19 │ │ │ │ + rsbseq ip, r0, r0, lsl #9 │ │ │ │ + ldrheq sp, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq sp, r0, r4, lsr #19 │ │ │ │ + rsbseq ip, r0, r8, asr #8 │ │ │ │ + rsbseq sp, r0, ip, ror #19 │ │ │ │ + rsbseq ip, r0, r4, lsr #8 │ │ │ │ + rsbseq sp, r0, r4, ror r9 │ │ │ │ + rsbseq ip, r0, r0, lsl #8 │ │ │ │ rsbseq sp, r0, r4, asr #19 │ │ │ │ - rsbseq ip, r0, r8, ror #8 │ │ │ │ - rsbseq sp, r0, ip, lsl #20 │ │ │ │ - rsbseq ip, r0, r4, asr #8 │ │ │ │ - @ instruction: 0x0070d994 │ │ │ │ - rsbseq ip, r0, r0, lsr #8 │ │ │ │ - rsbseq sp, r0, r4, ror #19 │ │ │ │ - ldrsheq ip, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq fp, sl, ip, lsr lr │ │ │ │ - ldrsbeq ip, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq sp, r0, r8, ror #20 │ │ │ │ - rsbseq sp, r0, r4, lsr r9 │ │ │ │ - rsbseq ip, r0, r8, lsr #7 │ │ │ │ - rsbseq sp, r0, ip, lsr #18 │ │ │ │ - rsbseq ip, r0, r4, lsl #7 │ │ │ │ + ldrsbeq ip, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq fp, sl, ip, lsl lr │ │ │ │ + ldrheq ip, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq sp, r0, r8, asr #20 │ │ │ │ + rsbseq sp, r0, r4, lsl r9 │ │ │ │ + rsbseq ip, r0, r8, lsl #7 │ │ │ │ + rsbseq sp, r0, ip, lsl #18 │ │ │ │ + rsbseq ip, r0, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -141241,15 +141241,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 2d33b8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d33b0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 987960 │ │ │ │ + b 987938 │ │ │ │ pop {r4, lr} │ │ │ │ b 24ab8c │ │ │ │ bl 24a8b0 │ │ │ │ b 2d33a0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -141347,18 +141347,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2d342c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, ip, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sp, r8, ror #13 │ │ │ │ - ldrheq sp, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq sp, r0, r0, lsr #15 │ │ │ │ - rsbseq sp, r0, ip, lsl #15 │ │ │ │ - rsbseq sp, r0, ip, ror r7 │ │ │ │ + @ instruction: 0x0070d790 │ │ │ │ + rsbseq sp, r0, r0, lsl #15 │ │ │ │ + rsbseq sp, r0, ip, ror #14 │ │ │ │ + rsbseq sp, r0, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2d36fc │ │ │ │ ldr r3, [pc, #380] @ 2d3700 │ │ │ │ @@ -141456,18 +141456,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d35ac │ │ │ │ b 2d35dc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, sp, ip, r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sp, r8, lsr r5 │ │ │ │ - rsbseq sp, r0, r8, lsl r6 │ │ │ │ - rsbseq sp, r0, r8, ror #11 │ │ │ │ - ldrheq sp, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq sp, r0, r8, asr r5 │ │ │ │ + ldrsheq sp, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq sp, r0, r8, asr #11 │ │ │ │ + @ instruction: 0x0070d598 │ │ │ │ + rsbseq sp, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -141552,25 +141552,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 2d3c40 │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ ldr r1, [pc, #944] @ 2d3c44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ ldr r1, [pc, #928] @ 2d3c48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 2d3b78 │ │ │ │ ldr r1, [pc, #900] @ 2d3c4c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4c0 │ │ │ │ @@ -141608,32 +141608,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 2d3a68 │ │ │ │ ldr r1, [pc, #764] @ 2d3c58 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b814 │ │ │ │ + bl 99b7ec │ │ │ │ ldr r7, [pc, #744] @ 2d3c5c │ │ │ │ ldr r1, [pc, #744] @ 2d3c60 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b814 │ │ │ │ + bl 99b7ec │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #684] @ 2d3c64 │ │ │ │ ldr r3, [pc, #632] @ 2d3c34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -141675,33 +141675,33 @@ │ │ │ │ bne 2d38ec │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 2d3924 │ │ │ │ ldr r1, [pc, #516] @ 2d3c74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b488 │ │ │ │ + bl 99b460 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3b0c │ │ │ │ ldr r1, [pc, #496] @ 2d3c78 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b488 │ │ │ │ + bl 99b460 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3998 │ │ │ │ ldr ip, [pc, #476] @ 2d3c7c │ │ │ │ ldr r3, [pc, #476] @ 2d3c80 │ │ │ │ ldr r1, [pc, #476] @ 2d3c84 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mvn r6, #0 │ │ │ │ b 2d39a4 │ │ │ │ ldr r1, [pc, #440] @ 2d3c88 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -141722,125 +141722,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 2d3c98 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 2d3c9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2d3ac0 │ │ │ │ ldr r1, [pc, #352] @ 2d3ca0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997340 │ │ │ │ + bl 997318 │ │ │ │ b 2d3ac0 │ │ │ │ ldr ip, [pc, #336] @ 2d3ca4 │ │ │ │ ldr r3, [pc, #336] @ 2d3ca8 │ │ │ │ ldr r1, [pc, #336] @ 2d3cac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 2d3cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2d3ac0 │ │ │ │ ldr r0, [pc, #308] @ 2d3cb4 │ │ │ │ ldr r3, [pc, #308] @ 2d3cb8 │ │ │ │ ldr r1, [pc, #308] @ 2d3cbc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r1, [pc, #280] @ 2d3cc0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9973dc │ │ │ │ + bl 9973b4 │ │ │ │ b 2d3ac0 │ │ │ │ ldr r1, [pc, #264] @ 2d3cc4 │ │ │ │ ldr r3, [pc, #264] @ 2d3cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 2d3ccc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 2d3cd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r1, [pc, #240] @ 2d3cd4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9973dc │ │ │ │ + bl 9973b4 │ │ │ │ b 2d3ac0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 2d3cd8 │ │ │ │ ldr r3, [pc, #220] @ 2d3cdc │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 2d3ce0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 2d3ce4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r1, [pc, #196] @ 2d3ce8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9973dc │ │ │ │ + bl 9973b4 │ │ │ │ b 2d3ac0 │ │ │ │ addseq r7, sp, r8, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009d72bc │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq sp, r0, r4, lsl #8 │ │ │ │ - rsbseq r0, r8, r4, lsr r5 │ │ │ │ - rsbseq sp, r0, ip, ror #7 │ │ │ │ - rsbseq sp, r0, r8, asr r4 │ │ │ │ - ldrheq fp, [pc], #-188 @ │ │ │ │ - rsbseq sp, r0, ip, ror #8 │ │ │ │ - rsbseq sp, r0, r0, lsr #9 │ │ │ │ + rsbseq sp, r0, r4, ror #7 │ │ │ │ + rsbseq r0, r8, r4, lsl r5 │ │ │ │ + rsbseq sp, r0, ip, asr #7 │ │ │ │ + rsbseq sp, r0, r8, lsr r4 │ │ │ │ + @ instruction: 0x007fbb9c │ │ │ │ + rsbseq sp, r0, ip, asr #8 │ │ │ │ + rsbseq sp, r0, r0, lsl #9 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x0070d490 │ │ │ │ + rsbseq sp, r0, r0, ror r4 │ │ │ │ addseq r7, sp, r4, ror #2 │ │ │ │ - rsbseq sp, r0, r0, lsr r3 │ │ │ │ - rsbseq sp, r0, r0, lsr #6 │ │ │ │ - rsbseq r6, r1, ip, asr #19 │ │ │ │ - @ instruction: 0x0070d390 │ │ │ │ - rsbseq sp, r0, r0, lsl #7 │ │ │ │ - @ instruction: 0x0070d39c │ │ │ │ - strdeq r7, [r5], r0 │ │ │ │ - ldrsheq sp, [r0], #-16 @ │ │ │ │ - ldrheq sp, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq sp, r0, r4, asr r2 │ │ │ │ - ldrsheq sp, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - addeq r7, r5, r8, ror r0 │ │ │ │ - rsbseq sp, r0, r8, ror r1 │ │ │ │ + rsbseq sp, r0, r0, lsl r3 │ │ │ │ + rsbseq sp, r0, r0, lsl #6 │ │ │ │ + rsbseq r6, r1, ip, lsr #19 │ │ │ │ + rsbseq sp, r0, r0, ror r3 │ │ │ │ + rsbseq sp, r0, r0, ror #6 │ │ │ │ + rsbseq sp, r0, ip, ror r3 │ │ │ │ + ldrdeq r7, [r5], r0 │ │ │ │ + ldrsbeq sp, [r0], #-16 @ │ │ │ │ + @ instruction: 0x0070d290 │ │ │ │ + rsbseq sp, r0, r4, lsr r2 │ │ │ │ + ldrsbeq sp, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r7, r5, r8, asr r0 │ │ │ │ + rsbseq sp, r0, r8, asr r1 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - @ instruction: 0x0070d29c │ │ │ │ - ldrsbeq r6, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - addeq r7, r5, r8, lsr r0 │ │ │ │ - rsbseq sp, r0, r8, lsr r1 │ │ │ │ + rsbseq sp, r0, ip, ror r2 │ │ │ │ + ldrheq r6, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r7, r5, r8, lsl r0 │ │ │ │ + rsbseq sp, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - rsbseq sp, r0, ip, lsr #2 │ │ │ │ - addeq r7, r5, ip │ │ │ │ + rsbseq sp, r0, ip, lsl #2 │ │ │ │ + addeq r6, r5, ip, ror #31 │ │ │ │ + rsbseq sp, r0, r8, ror #1 │ │ │ │ rsbseq sp, r0, r8, lsl #2 │ │ │ │ - rsbseq sp, r0, r8, lsr #2 │ │ │ │ - rsbseq sp, r0, ip, asr #3 │ │ │ │ - addeq r6, r5, r8, asr #31 │ │ │ │ - rsbseq sp, r0, r8, asr #1 │ │ │ │ + rsbseq sp, r0, ip, lsr #3 │ │ │ │ + addeq r6, r5, r8, lsr #31 │ │ │ │ + rsbseq sp, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq sp, r0, r4, asr #3 │ │ │ │ - rsbseq sp, r0, r4, asr r1 │ │ │ │ - addeq r6, r5, r8, lsl #31 │ │ │ │ - rsbseq sp, r0, r8, lsl #1 │ │ │ │ + rsbseq sp, r0, r4, lsr #3 │ │ │ │ + rsbseq sp, r0, r4, lsr r1 │ │ │ │ + addeq r6, r5, r8, ror #30 │ │ │ │ + rsbseq sp, r0, r8, rrx │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - rsbseq sp, r0, ip, lsr #1 │ │ │ │ + rsbseq sp, r0, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 2d3f10 │ │ │ │ ldr r3, [pc, #524] @ 2d3f14 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -141945,15 +141945,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 2d3f4c │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ mov r0, r6 │ │ │ │ bl 248ae0 │ │ │ │ mvn r0, #0 │ │ │ │ b 2d3dd8 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 2d3f50 │ │ │ │ ldr r3, [pc, #132] @ 2d3f54 │ │ │ │ @@ -141965,15 +141965,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ ldr r0, [r6] │ │ │ │ bl 249554 │ │ │ │ b 2d3eb0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r6, sp, r8, lsl lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, sp, r8, ror #27 │ │ │ │ @@ -141982,21 +141982,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ addseq r6, sp, ip, lsr sp │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r0, lsr #9 │ │ │ │ andeq r1, r0, r0, lsl #30 │ │ │ │ - rsbseq sp, r0, r0, lsl r0 │ │ │ │ - addeq r6, r5, ip, lsl #26 │ │ │ │ - rsbseq ip, r0, r4, lsl #28 │ │ │ │ + ldrsheq ip, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r6, r5, ip, ror #25 │ │ │ │ + rsbseq ip, r0, r4, ror #27 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - ldrsbeq ip, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x00856cb8 │ │ │ │ - ldrheq ip, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq ip, [r0], #-244 @ 0xffffff0c @ │ │ │ │ + umulleq r6, r5, r8, ip │ │ │ │ + @ instruction: 0x0070cd94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -142150,27 +142150,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2d4210 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r0, r8, lsr pc │ │ │ │ - rsbseq ip, r0, r8, lsl #30 │ │ │ │ - rsbseq r4, ip, r4, asr #31 │ │ │ │ - rsbseq sl, fp, ip, asr r1 │ │ │ │ - rsbseq r9, r1, r0, lsr #4 │ │ │ │ - rsbseq ip, r0, ip, ror sp │ │ │ │ - strdeq r6, [r5], r4 │ │ │ │ - ldrsheq ip, [r0], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq ip, r0, r0, asr #26 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - ldrdeq r6, [r5], r0 │ │ │ │ + rsbseq ip, r0, r8, lsl pc │ │ │ │ + rsbseq ip, r0, r8, ror #29 │ │ │ │ + rsbseq r4, ip, r4, lsr #31 │ │ │ │ + rsbseq sl, fp, ip, lsr r1 │ │ │ │ + rsbseq r9, r1, r0, lsl #4 │ │ │ │ + rsbseq ip, r0, ip, asr sp │ │ │ │ + ldrdeq r6, [r5], r4 │ │ │ │ ldrsbeq ip, [r0], #-160 @ 0xffffff60 @ │ │ │ │ rsbseq ip, r0, r0, lsr #26 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + @ instruction: 0x008569b0 │ │ │ │ + ldrheq ip, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq ip, r0, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 2d42c8 │ │ │ │ ldr r9, [pc, #156] @ 2d42cc │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -142208,16 +142208,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x0070cc98 │ │ │ │ - rsbseq ip, r0, r8, lsr #25 │ │ │ │ + rsbseq ip, r0, r8, ror ip │ │ │ │ + rsbseq ip, r0, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -142284,16 +142284,16 @@ │ │ │ │ bl 249554 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 2d42fc │ │ │ │ b 2d4380 │ │ │ │ - rsbseq ip, r0, r0, asr #23 │ │ │ │ - rsbseq ip, r0, r4, lsl #22 │ │ │ │ + rsbseq ip, r0, r0, lsr #23 │ │ │ │ + rsbseq ip, r0, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 2d457c │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -142373,29 +142373,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2d32e4 │ │ │ │ b 2d4464 │ │ │ │ ldr r1, [pc, #64] @ 2d4594 │ │ │ │ ldr r0, [pc, #64] @ 2d4598 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9989cc │ │ │ │ + bl 9989a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 249554 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 2d4464 │ │ │ │ bl 24b444 │ │ │ │ @ instruction: 0x009d66fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ addseq r6, sp, ip, lsr #13 │ │ │ │ - ldrheq ip, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x0070c998 │ │ │ │ adceq r8, sl, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -142678,38 +142678,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2d4a80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r6, sp, ip, asr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, sl, r8, asr #27 │ │ │ │ - ldrheq ip, [r0], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq ip, r0, r0, lsr r9 │ │ │ │ - rsbseq ip, r0, r8, lsr r9 │ │ │ │ + rsbseq pc, sl, r8, lsr #27 │ │ │ │ + @ instruction: 0x0070c898 │ │ │ │ + rsbseq ip, r0, r0, lsl r9 │ │ │ │ rsbseq ip, r0, r8, lsl r9 │ │ │ │ - rsbseq ip, r0, ip, ror #17 │ │ │ │ - addeq lr, r0, ip, asr fp │ │ │ │ - rsbseq ip, r0, r0, asr #15 │ │ │ │ - ldrheq ip, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsheq ip, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq ip, r0, ip, asr #17 │ │ │ │ + addeq lr, r0, ip, lsr fp │ │ │ │ rsbseq ip, r0, r0, lsr #15 │ │ │ │ @ instruction: 0x0070c790 │ │ │ │ + rsbseq ip, r0, r0, lsl #15 │ │ │ │ + rsbseq ip, r0, r0, ror r7 │ │ │ │ umullseq r6, sp, r0, r2 │ │ │ │ - addeq lr, r0, r0, asr #19 │ │ │ │ - rsbseq ip, r0, ip, asr #11 │ │ │ │ - rsbseq ip, r0, r0, lsr #11 │ │ │ │ - rsbseq ip, r0, r4, ror r5 │ │ │ │ - rsbseq pc, sl, r4, ror sl @ │ │ │ │ - addeq lr, r0, ip, lsr #18 │ │ │ │ - @ instruction: 0x008561bc │ │ │ │ - ldrheq ip, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq ip, r0, ip, asr #11 │ │ │ │ - umulleq r6, r5, r8, r1 │ │ │ │ - @ instruction: 0x0070c294 │ │ │ │ - ldrheq ip, [r0], #-84 @ 0xffffffac @ │ │ │ │ + addeq lr, r0, r0, lsr #19 │ │ │ │ + rsbseq ip, r0, ip, lsr #11 │ │ │ │ + rsbseq ip, r0, r0, lsl #11 │ │ │ │ + rsbseq ip, r0, r4, asr r5 │ │ │ │ + rsbseq pc, sl, r4, asr sl @ │ │ │ │ + addeq lr, r0, ip, lsl #18 │ │ │ │ + umulleq r6, r5, ip, r1 │ │ │ │ + @ instruction: 0x0070c29c │ │ │ │ + rsbseq ip, r0, ip, lsr #11 │ │ │ │ + addeq r6, r5, r8, ror r1 │ │ │ │ + rsbseq ip, r0, r4, ror r2 │ │ │ │ + @ instruction: 0x0070c594 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 2d4bf4 │ │ │ │ @@ -142799,15 +142799,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 2d4b18 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r6, sp, ip, ror r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ @ instruction: 0x009d5ff8 │ │ │ │ - rsbseq ip, r0, r8, ror #8 │ │ │ │ + rsbseq ip, r0, r8, asr #8 │ │ │ │ │ │ │ │ 002d4c08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -142886,15 +142886,15 @@ │ │ │ │ beq 2d4dc8 │ │ │ │ mov r5, r8 │ │ │ │ b 2d4c80 │ │ │ │ ldr r1, [pc, #360] @ 2d4eb8 │ │ │ │ ldr r0, [pc, #360] @ 2d4ebc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9989cc │ │ │ │ + bl 9989a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 249554 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -142974,23 +142974,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bl 24b444 │ │ │ │ @ instruction: 0x009d5ef4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq ip, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x0070c19c │ │ │ │ adceq r7, sl, r0, lsl r8 │ │ │ │ addseq r5, sp, ip, lsl #27 │ │ │ │ - addeq r5, r5, r8, lsr #26 │ │ │ │ - rsbseq fp, r0, r8, lsr #28 │ │ │ │ - ldrheq ip, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - addeq r5, r5, r4, lsl #26 │ │ │ │ - rsbseq fp, r0, r4, lsl #28 │ │ │ │ - rsbseq ip, r0, r4, lsl #3 │ │ │ │ + addeq r5, r5, r8, lsl #26 │ │ │ │ + rsbseq fp, r0, r8, lsl #28 │ │ │ │ + @ instruction: 0x0070c19c │ │ │ │ + addeq r5, r5, r4, ror #25 │ │ │ │ + rsbseq fp, r0, r4, ror #27 │ │ │ │ + rsbseq ip, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -143166,16 +143166,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq fp, r0, ip, asr #27 │ │ │ │ - @ instruction: 0x0070bd9c │ │ │ │ + rsbseq fp, r0, ip, lsr #27 │ │ │ │ + rsbseq fp, r0, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -143334,18 +143334,18 @@ │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 249554 │ │ │ │ str r5, [r4] │ │ │ │ b 2d524c │ │ │ │ - rsbseq fp, r0, r8, asr #25 │ │ │ │ - rsbseq fp, r0, r0, asr #25 │ │ │ │ - rsbseq fp, r0, r8, lsr #23 │ │ │ │ - rsbseq fp, r0, ip, asr fp │ │ │ │ + rsbseq fp, r0, r8, lsr #25 │ │ │ │ + rsbseq fp, r0, r0, lsr #25 │ │ │ │ + rsbseq fp, r0, r8, lsl #23 │ │ │ │ + rsbseq fp, r0, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 2d558c │ │ │ │ ldr r3, [pc, #264] @ 2d5590 │ │ │ │ @@ -143541,16 +143541,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24b234 │ │ │ │ str r8, [r4] │ │ │ │ b 2d566c │ │ │ │ bl 2d459c │ │ │ │ mov r5, r0 │ │ │ │ b 2d56fc │ │ │ │ - ldrsheq fp, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq fp, r0, r0, asr #17 │ │ │ │ + ldrsbeq fp, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq fp, r0, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 2d5b98 │ │ │ │ mov r4, r3 │ │ │ │ @@ -143776,15 +143776,15 @@ │ │ │ │ beq 2d5938 │ │ │ │ b 2d5ac0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 2d5bac │ │ │ │ ldr r0, [pc, #116] @ 2d5bb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9989cc │ │ │ │ + bl 9989a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 249554 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -143800,20 +143800,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 2d5bb4 │ │ │ │ ldr r0, [pc, #40] @ 2d5bb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d5b40 │ │ │ │ addseq r5, sp, r0, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, r0, r8, asr #13 │ │ │ │ + rsbseq fp, r0, r8, lsr #13 │ │ │ │ @ instruction: 0x009d52f8 │ │ │ │ - rsbseq fp, r0, r0, ror r6 │ │ │ │ - ldrsbeq fp, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq fp, r0, r0, asr r6 │ │ │ │ + ldrheq fp, [r0], #-52 @ 0xffffffcc @ │ │ │ │ adceq r6, sl, r8, lsr #20 │ │ │ │ - rsbseq fp, r0, r0, lsl #7 │ │ │ │ + rsbseq fp, r0, r0, ror #6 │ │ │ │ ldrdeq r6, [sl], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -144003,18 +144003,18 @@ │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 249554 │ │ │ │ str r5, [r4] │ │ │ │ b 2d5ca8 │ │ │ │ - rsbseq fp, r0, r8, lsr r2 │ │ │ │ - ldrsheq fp, [r0], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq fp, r0, r0, lsr r1 │ │ │ │ - rsbseq fp, r0, r8, ror #1 │ │ │ │ + rsbseq fp, r0, r8, lsl r2 │ │ │ │ + ldrsbeq fp, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq fp, r0, r0, lsl r1 │ │ │ │ + rsbseq fp, r0, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 2d622c │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -144201,15 +144201,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 2d6130 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 2d6244 │ │ │ │ ldr r0, [pc, #104] @ 2d6248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9989cc │ │ │ │ + bl 9989a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 249554 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144221,19 +144221,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 2d5ff8 │ │ │ │ bl 24b444 │ │ │ │ addseq r4, sp, r8, lsl ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sl, r0, ip, lsl #31 │ │ │ │ + rsbseq sl, r0, ip, ror #30 │ │ │ │ @ instruction: 0x009d4bbc │ │ │ │ - rsbseq sl, r0, r4, lsr pc │ │ │ │ + rsbseq sl, r0, r4, lsl pc │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - rsbseq sl, r0, r0, lsr sp │ │ │ │ + rsbseq sl, r0, r0, lsl sp │ │ │ │ adceq r6, sl, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 2d6390 │ │ │ │ @@ -144486,16 +144486,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24b234 │ │ │ │ str r8, [r4] │ │ │ │ b 2d6524 │ │ │ │ bl 2d459c │ │ │ │ mov r5, r0 │ │ │ │ b 2d65bc │ │ │ │ - rsbseq sl, r0, ip, lsr sl │ │ │ │ - rsbseq sl, r0, r8, lsl #20 │ │ │ │ + rsbseq sl, r0, ip, lsl sl │ │ │ │ + rsbseq sl, r0, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -144950,47 +144950,47 @@ │ │ │ │ b 2d6bf4 │ │ │ │ mov r6, r0 │ │ │ │ b 2d6a88 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sp, r0, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, sp, ip, ror r0 │ │ │ │ - rsbseq sl, r0, r4, asr r1 │ │ │ │ - rsbseq sl, r0, ip, lsr #2 │ │ │ │ - rsbseq sl, r0, r0, lsl r1 │ │ │ │ - ldrsheq sl, [r0], #-8 @ │ │ │ │ - rsbseq sp, sl, r4, lsl #16 │ │ │ │ - ldrsheq sl, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq sl, r0, r4, ror r3 │ │ │ │ - rsbseq sl, r0, ip, ror r3 │ │ │ │ + rsbseq sl, r0, r4, lsr r1 │ │ │ │ + rsbseq sl, r0, ip, lsl #2 │ │ │ │ + ldrsheq sl, [r0], #-0 @ │ │ │ │ + ldrsbeq sl, [r0], #-8 @ │ │ │ │ + rsbseq sp, sl, r4, ror #15 │ │ │ │ + ldrsbeq sl, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sl, r0, r4, asr r3 │ │ │ │ rsbseq sl, r0, ip, asr r3 │ │ │ │ rsbseq sl, r0, ip, lsr r3 │ │ │ │ - @ instruction: 0x0070a198 │ │ │ │ - @ instruction: 0x007ad698 │ │ │ │ + rsbseq sl, r0, ip, lsl r3 │ │ │ │ + rsbseq sl, r0, r8, ror r1 │ │ │ │ + rsbseq sp, sl, r8, ror r6 │ │ │ │ │ │ │ │ 002d6dc8 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 2d4c08 │ │ │ │ ldr r2, [pc, #4] @ 2d6de0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9008 │ │ │ │ - rsbseq sl, r0, ip, ror #4 │ │ │ │ + rsbseq sl, r0, ip, asr #4 │ │ │ │ ldr r2, [pc, #4] @ 2d6df0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9008 │ │ │ │ - rsbseq sl, r0, r0, lsl #5 │ │ │ │ + rsbseq sl, r0, r0, ror #4 │ │ │ │ ldr r2, [pc, #4] @ 2d6e00 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d8f44 │ │ │ │ - rsbseq sl, r0, ip, asr #4 │ │ │ │ + rsbseq sl, r0, ip, lsr #4 │ │ │ │ ldr r2, [pc, #4] @ 2d6e10 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d8f44 │ │ │ │ - rsbseq sl, r0, r0, ror #4 │ │ │ │ + rsbseq sl, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2d6e70 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2d90d4 │ │ │ │ @@ -145006,15 +145006,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r0, r0, asr #4 │ │ │ │ + rsbseq sl, r0, r0, lsr #4 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2d6ec4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -145044,15 +145044,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq sl, [r0], #-20 @ 0xffffffec @ │ │ │ │ + ldrheq sl, [r0], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2d6f68 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2d90d4 │ │ │ │ @@ -145068,15 +145068,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r0, r4, lsr #2 │ │ │ │ + rsbseq sl, r0, r4, lsl #2 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2d6fbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -145106,15 +145106,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq sl, [r0], #-8 @ │ │ │ │ + @ instruction: 0x0070a098 │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -145184,28 +145184,28 @@ │ │ │ │ umlaleq r5, sl, r8, r4 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 2d713c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98fa50 │ │ │ │ - rsbseq r0, r0, r4, ror #22 │ │ │ │ + b 98fa28 │ │ │ │ + rsbseq r0, r0, r4, asr #22 │ │ │ │ ldr r3, [pc, #28] @ 2d7164 │ │ │ │ ldr r2, [pc, #28] @ 2d7168 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2d716c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x009d39d4 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r0, r0, ip, lsr fp │ │ │ │ + rsbseq r0, r0, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -145263,18 +145263,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 987cc8 │ │ │ │ + bl 987ca0 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -145639,51 +145639,51 @@ │ │ │ │ beq 2d7914 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d79b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 2d7940 │ │ │ │ - bl 99ed98 │ │ │ │ + bl 99ed70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2d7880 │ │ │ │ ldr r3, [pc, #384] @ 2d79f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d78a4 │ │ │ │ b 2d78b8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d78b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d7894 │ │ │ │ - bl 99ed98 │ │ │ │ + bl 99ed70 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d79e4 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2d78f8 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d79c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7950 │ │ │ │ @@ -145736,15 +145736,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 2d784c │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 2d7a00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 990a28 │ │ │ │ + bl 990a00 │ │ │ │ b 2d78f8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24b484 │ │ │ │ addseq r3, sp, r4, lsr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, sp, ip, lsl #6 │ │ │ │ andeq r4, r0, ip, asr #32 │ │ │ │ @@ -145867,41 +145867,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 99ed98 │ │ │ │ + bl 99ed70 │ │ │ │ ldr r9, [pc, #408] @ 2d7d88 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2d7c18 │ │ │ │ ldr r3, [pc, #384] @ 2d7d8c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7c4c │ │ │ │ mov r3, #0 │ │ │ │ b 2d7c3c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7c4c │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 2d7c2c │ │ │ │ - bl 99ed98 │ │ │ │ + bl 99ed70 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2d7d84 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -145937,27 +145937,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str sl, [fp] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d7c70 │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 2d7d90 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 990a28 │ │ │ │ + bl 990a00 │ │ │ │ b 2d7c70 │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -145975,17 +145975,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 24b484 │ │ │ │ addseq r2, sp, r0, lsr pc │ │ │ │ andeq r4, r0, ip, asr #32 │ │ │ │ andeq r1, r0, r4, asr #24 │ │ │ │ - addeq r2, r5, r4, asr #29 │ │ │ │ - rsbseq r9, r0, r0, ror r3 │ │ │ │ - rsbseq r9, r0, r8, asr r3 │ │ │ │ + addeq r2, r5, r4, lsr #29 │ │ │ │ + rsbseq r9, r0, r0, asr r3 │ │ │ │ + rsbseq r9, r0, r8, lsr r3 │ │ │ │ │ │ │ │ 002d7da0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -146078,18 +146078,18 @@ │ │ │ │ b 2d7ee0 │ │ │ │ mvn r5, #10 │ │ │ │ b 2d7ee0 │ │ │ │ adceq r4, sl, ip, lsr #15 │ │ │ │ addseq r2, sp, r8, asr sp │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ adceq r4, sl, r4, asr r7 │ │ │ │ - rsbeq pc, pc, ip, ror lr @ │ │ │ │ + rsbeq pc, pc, ip, asr lr @ │ │ │ │ adceq r4, sl, r0, lsl #14 │ │ │ │ - ldrsbeq r2, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r5, r1, r8, ror r4 │ │ │ │ + ldrheq r2, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r5, r1, r8, asr r4 │ │ │ │ umlaleq r4, sl, r4, r6 │ │ │ │ addseq r1, lr, r4, ror #21 │ │ │ │ │ │ │ │ 002d7f40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -146158,18 +146158,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 987cc8 │ │ │ │ + bl 987ca0 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 2d80e4 │ │ │ │ @@ -146189,15 +146189,15 @@ │ │ │ │ b 2d8098 │ │ │ │ mvn r4, #10 │ │ │ │ b 2d8098 │ │ │ │ adceq r4, sl, ip, lsl #12 │ │ │ │ @ instruction: 0x009d2bb8 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ @ instruction: 0x00aa45b8 │ │ │ │ - rsbeq pc, pc, r0, ror #25 │ │ │ │ + rsbeq pc, pc, r0, asr #25 │ │ │ │ adceq r4, sl, ip, lsr #10 │ │ │ │ ldrdeq r4, [sl], ip @ │ │ │ │ addseq r1, lr, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -146213,15 +146213,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 2d8418 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d7220 │ │ │ │ @@ -146396,50 +146396,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, sp, r4, lsl sl │ │ │ │ adceq r4, sl, r4, asr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, lr, r8, asr #17 │ │ │ │ - rsbseq r2, r2, r0, lsr #14 │ │ │ │ - rsbseq r5, r1, ip, asr #3 │ │ │ │ + rsbseq r2, r2, r0, lsl #14 │ │ │ │ + rsbseq r5, r1, ip, lsr #3 │ │ │ │ umullseq r2, sp, ip, r9 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ - rsbseq r8, r0, r4, ror pc │ │ │ │ - rsbseq r8, r0, r4, lsr #30 │ │ │ │ + rsbseq r8, r0, r4, asr pc │ │ │ │ + rsbseq r8, r0, r4, lsl #30 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - rsbseq ip, r1, r4, lsr #28 │ │ │ │ + rsbseq ip, r1, r4, lsl #28 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - ldrsbeq r8, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r8, r0, r4, asr #29 │ │ │ │ - ldrheq r8, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq r8, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r8, r0, r4, lsr #29 │ │ │ │ + @ instruction: 0x00708e90 │ │ │ │ addseq r2, sp, ip, lsr #16 │ │ │ │ - addeq r2, r5, ip, ror #17 │ │ │ │ - rsbseq r8, r0, r0, lsl #27 │ │ │ │ - rsbseq r8, r0, ip, lsr fp │ │ │ │ + addeq r2, r5, ip, asr #17 │ │ │ │ + rsbseq r8, r0, r0, ror #26 │ │ │ │ + rsbseq r8, r0, ip, lsl fp │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - addeq r2, r5, r8, asr #17 │ │ │ │ - rsbseq r8, r0, ip, asr sp │ │ │ │ - rsbseq r8, r0, r8, lsl fp │ │ │ │ + addeq r2, r5, r8, lsr #17 │ │ │ │ + rsbseq r8, r0, ip, lsr sp │ │ │ │ + ldrsheq r8, [r0], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - addeq r2, r5, r4, lsr #17 │ │ │ │ - rsbseq r8, r0, r8, lsr sp │ │ │ │ - ldrsheq r8, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r2, r5, r4, lsl #17 │ │ │ │ + rsbseq r8, r0, r8, lsl sp │ │ │ │ + ldrsbeq r8, [r0], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r2, r5, r0, lsl #17 │ │ │ │ - rsbseq r8, r0, r4, lsl sp │ │ │ │ - ldrsbeq r8, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r2, r5, r0, ror #16 │ │ │ │ + ldrsheq r8, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + ldrheq r8, [r0], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - addeq r2, r5, ip, asr r8 │ │ │ │ - ldrsheq r8, [r0], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r8, r0, ip, lsr #21 │ │ │ │ + addeq r2, r5, ip, lsr r8 │ │ │ │ + ldrsbeq r8, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r8, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - addeq r2, r5, r8, lsr r8 │ │ │ │ - rsbseq r8, r0, ip, asr #25 │ │ │ │ - rsbseq r8, r0, r8, lsl #21 │ │ │ │ + addeq r2, r5, r8, lsl r8 │ │ │ │ + rsbseq r8, r0, ip, lsr #25 │ │ │ │ + rsbseq r8, r0, r8, ror #20 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 002d84ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -146621,51 +146621,51 @@ │ │ │ │ bne 2d85f0 │ │ │ │ ldr ip, [pc, #156] @ 2d8820 │ │ │ │ add ip, pc, ip │ │ │ │ b 2d85f8 │ │ │ │ ldr r0, [pc, #148] @ 2d8824 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d84e0 │ │ │ │ - rsbseq r8, r0, ip, ror ip │ │ │ │ - rsbseq r8, r0, r0, lsl #25 │ │ │ │ - rsbseq r8, r0, r8, ror ip │ │ │ │ - rsbseq r8, r0, r0, ror ip │ │ │ │ - rsbseq r8, r0, r8, ror #24 │ │ │ │ rsbseq r8, r0, ip, asr ip │ │ │ │ + rsbseq r8, r0, r0, ror #24 │ │ │ │ + rsbseq r8, r0, r8, asr ip │ │ │ │ rsbseq r8, r0, r0, asr ip │ │ │ │ rsbseq r8, r0, r8, asr #24 │ │ │ │ rsbseq r8, r0, ip, lsr ip │ │ │ │ - rsbseq r8, r0, r4, lsr ip │ │ │ │ rsbseq r8, r0, r0, lsr ip │ │ │ │ - rsbseq r8, r0, ip, lsr #24 │ │ │ │ rsbseq r8, r0, r8, lsr #24 │ │ │ │ - andseq r1, r0, r0 │ │ │ │ - rsbseq r8, r0, r0, lsr #24 │ │ │ │ - rsbseq r6, sl, r8, lsl #20 │ │ │ │ - subeq r4, r0, r0 │ │ │ │ + rsbseq r8, r0, ip, lsl ip │ │ │ │ + rsbseq r8, r0, r4, lsl ip │ │ │ │ rsbseq r8, r0, r0, lsl ip │ │ │ │ rsbseq r8, r0, ip, lsl #24 │ │ │ │ - ldrsheq r8, [r0], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r6, sl, r0, ror #18 │ │ │ │ - rsbseq r6, sl, r0, asr r9 │ │ │ │ + rsbseq r8, r0, r8, lsl #24 │ │ │ │ + andseq r1, r0, r0 │ │ │ │ + rsbseq r8, r0, r0, lsl #24 │ │ │ │ + rsbseq r6, sl, r8, ror #19 │ │ │ │ + subeq r4, r0, r0 │ │ │ │ + ldrsheq r8, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r8, r0, ip, ror #23 │ │ │ │ + ldrsbeq r8, [r0], #-172 @ 0xffffff54 @ │ │ │ │ rsbseq r6, sl, r0, asr #18 │ │ │ │ rsbseq r6, sl, r0, lsr r9 │ │ │ │ - rsbseq r6, sl, ip, lsl r9 │ │ │ │ - rsbseq r6, sl, r8, lsl #18 │ │ │ │ - ldrsheq r6, [sl], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r6, sl, r0, ror #17 │ │ │ │ - ldrsbeq r6, [sl], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r6, sl, r0, lsr #18 │ │ │ │ + rsbseq r6, sl, r0, lsl r9 │ │ │ │ + ldrsheq r6, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r6, sl, r8, ror #17 │ │ │ │ + ldrsbeq r6, [sl], #-132 @ 0xffffff7c @ │ │ │ │ rsbseq r6, sl, r0, asr #17 │ │ │ │ ldrheq r6, [sl], #-128 @ 0xffffff80 @ │ │ │ │ rsbseq r6, sl, r0, lsr #17 │ │ │ │ - rsbseq r6, sl, ip, lsl #17 │ │ │ │ - @ instruction: 0x00708a90 │ │ │ │ - rsbseq r6, sl, r8, ror #16 │ │ │ │ - rsbseq r6, sl, ip, asr r8 │ │ │ │ - ldrsbeq r8, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x007a6890 │ │ │ │ + rsbseq r6, sl, r0, lsl #17 │ │ │ │ + rsbseq r6, sl, ip, ror #16 │ │ │ │ + rsbseq r8, r0, r0, ror sl │ │ │ │ + rsbseq r6, sl, r8, asr #16 │ │ │ │ + rsbseq r6, sl, ip, lsr r8 │ │ │ │ + ldrheq r8, [r0], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -146705,16 +146705,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2d88b4 │ │ │ │ - ldrheq r8, [r0], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r8, r0, r8, lsr #19 │ │ │ │ + @ instruction: 0x0070899c │ │ │ │ + rsbseq r8, r0, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2d8968 │ │ │ │ mov r4, r2 │ │ │ │ @@ -146738,15 +146738,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq r8, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsbeq r8, [r0], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2d89e8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -146770,15 +146770,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r8, r0, ip, ror r8 │ │ │ │ + rsbseq r8, r0, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 2d8a60 │ │ │ │ mov r4, r2 │ │ │ │ @@ -146800,15 +146800,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r0, r4, lsl #16 │ │ │ │ + rsbseq r8, r0, r4, ror #15 │ │ │ │ │ │ │ │ 002d8a64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -147388,15 +147388,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sp, r8, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r5, ip, asr #19 │ │ │ │ + addeq r1, r5, ip, lsr #19 │ │ │ │ addseq r1, sp, r8, asr #16 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -147629,17 +147629,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d96e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d96e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umulleq r1, r5, r0, r5 │ │ │ │ - rsbseq r7, r0, r8, ror fp │ │ │ │ - rsbseq r7, r0, r4, lsl #23 │ │ │ │ + addeq r1, r5, r0, ror r5 │ │ │ │ + rsbseq r7, r0, r8, asr fp │ │ │ │ + rsbseq r7, r0, r4, ror #22 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 2d97f0 │ │ │ │ @@ -147671,23 +147671,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb15c │ │ │ │ + bl 9bb134 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bb114 │ │ │ │ + bl 9bb0ec │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bb398 │ │ │ │ + bl 9bb370 │ │ │ │ ldr r2, [pc, #72] @ 2d97f8 │ │ │ │ ldr r3, [pc, #64] @ 2d97f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -147819,17 +147819,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d99dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umulleq r1, r5, r8, r2 │ │ │ │ - rsbseq r7, r0, r4, lsl #17 │ │ │ │ - rsbseq r7, r0, r0, lsr #17 │ │ │ │ + addeq r1, r5, r8, ror r2 │ │ │ │ + rsbseq r7, r0, r4, ror #16 │ │ │ │ + rsbseq r7, r0, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 2d9b98 │ │ │ │ @@ -148117,30 +148117,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 2d9e88 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 52ba64 │ │ │ │ b 2d9d90 │ │ │ │ - @ instruction: 0x007bf29c │ │ │ │ - rsbseq r7, r0, r0, asr #8 │ │ │ │ - rsbseq r7, r0, r8, lsl r4 │ │ │ │ + rsbseq pc, fp, ip, ror r2 @ │ │ │ │ rsbseq r7, r0, r0, lsr #8 │ │ │ │ + ldrsheq r7, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r7, r0, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d531c │ │ │ │ + bl 9d52f4 │ │ │ │ bl 24a0c4 │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d593c │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2da030 │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -148257,21 +148257,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 24a6b8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2da114 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2da12c │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -148284,31 +148284,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2da15c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 9ae240 │ │ │ │ + bl 9ae218 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2da0c0 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 9ae240 │ │ │ │ + bl 9ae218 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r0, r5, r8, asr fp │ │ │ │ - rsbseq r7, r0, r0, asr #2 │ │ │ │ - rsbseq r7, r0, ip, asr #2 │ │ │ │ + addeq r0, r5, r8, lsr fp │ │ │ │ + rsbseq r7, r0, r0, lsr #2 │ │ │ │ + rsbseq r7, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2da234 │ │ │ │ @@ -148333,15 +148333,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da1ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2da1ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2da23c │ │ │ │ ldr r3, [pc, #64] @ 2da238 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -148392,15 +148392,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2da7ec │ │ │ │ ldr r0, [pc, #1400] @ 2da834 │ │ │ │ ldr r1, [pc, #1400] @ 2da838 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 998ac4 │ │ │ │ + bl 998a9c │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 249608 │ │ │ │ @@ -148450,15 +148450,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 9a25c0 │ │ │ │ + bl 9a2598 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2da688 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -148512,15 +148512,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a25c0 │ │ │ │ + bl 9a2598 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2da4f0 │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -148560,23 +148560,23 @@ │ │ │ │ bl 2d9e8c │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a25c8 │ │ │ │ + bl 9a25a0 │ │ │ │ b 2da4b4 │ │ │ │ ldr r3, [pc, #740] @ 2da85c │ │ │ │ ldr r1, [pc, #740] @ 2da860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 998ac4 │ │ │ │ + bl 998a9c │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 2da844 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 2da848 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -148626,15 +148626,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 9a25c0 │ │ │ │ + bl 9a2598 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2da6fc │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 2da2e8 │ │ │ │ mov r0, #16 │ │ │ │ bl 2487d4 │ │ │ │ @@ -148651,15 +148651,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 9a25c8 │ │ │ │ + bl 9a25a0 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -148719,50 +148719,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9a25c8 │ │ │ │ + bl 9a25a0 │ │ │ │ b 2da67c │ │ │ │ ldr r0, [pc, #116] @ 2da868 │ │ │ │ ldr r1, [pc, #116] @ 2da86c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 9989cc │ │ │ │ + bl 9989a4 │ │ │ │ mvn r0, #18 │ │ │ │ b 2da334 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 2da870 │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9989cc │ │ │ │ + bl 9989a4 │ │ │ │ mvn r0, #22 │ │ │ │ b 2da334 │ │ │ │ @ instruction: 0x009d08b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r2, [sl], r0 @ │ │ │ │ - rsbseq r7, r0, r0, lsl #2 │ │ │ │ + rsbseq r7, r0, r0, ror #1 │ │ │ │ addseq r0, sp, r0, ror #15 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ adceq r2, sl, r4, lsl r0 │ │ │ │ - rsbseq r6, r0, ip, lsl sp │ │ │ │ + ldrsheq r6, [r0], #-204 @ 0xffffff34 @ │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ umlaleq r1, sl, r8, sp │ │ │ │ - rsbseq r6, r0, r0, lsr #22 │ │ │ │ - ldrheq r6, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r6, r0, r0, lsl #22 │ │ │ │ + @ instruction: 0x00706a94 │ │ │ │ │ │ │ │ 002da874 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -149064,16 +149064,16 @@ │ │ │ │ b 2dab10 │ │ │ │ mvn r6, #1 │ │ │ │ b 2dab24 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r0, sp, ip, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009cfff0 │ │ │ │ - rsbseq r3, r8, r0, lsr r3 │ │ │ │ - ldrheq lr, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r3, r8, r0, lsl r3 │ │ │ │ + @ instruction: 0x007be398 │ │ │ │ │ │ │ │ 002dad20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -149202,30 +149202,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2db008 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2db034 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 2daec4 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 2db080 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 2db084 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 2db060 │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -149240,15 +149240,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2daf80 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r2, [pc, #188] @ 2db088 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -149280,24 +149280,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2daf1c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ b 2daff8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, r8, lsr #26 │ │ │ │ addseq pc, ip, ip, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009cfcb8 │ │ │ │ ldrdeq r1, [sl], r4 @ │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbseq r6, r0, r0, ror r5 │ │ │ │ + rsbseq r6, r0, r0, asr r5 │ │ │ │ adceq r1, sl, r4, asr #11 │ │ │ │ │ │ │ │ 002db08c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -149366,17 +149366,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2db1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq pc, r4, ip, asr #21 │ │ │ │ - rsbseq r6, r0, r8, lsr r3 │ │ │ │ - ldrheq r6, [r0], #-0 @ │ │ │ │ + addeq pc, r4, ip, lsr #21 │ │ │ │ + rsbseq r6, r0, r8, lsl r3 │ │ │ │ + @ instruction: 0x00706090 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2db524 │ │ │ │ ldr r3, [pc, #852] @ 2db528 │ │ │ │ @@ -149458,15 +149458,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9ae0d0 │ │ │ │ + bl 9ae0a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2db374 │ │ │ │ ldr r2, [pc, #532] @ 2db540 │ │ │ │ ldr r3, [pc, #504] @ 2db528 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -149530,22 +149530,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2db554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2db2d0 │ │ │ │ ldr r3, [pc, #240] @ 2db558 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2db3d0 │ │ │ │ @@ -149563,57 +149563,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2db55c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2db3d0 │ │ │ │ ldr r0, [pc, #116] @ 2db560 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2db2d0 │ │ │ │ ldr r0, [pc, #88] @ 2db564 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2db3d0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, ip, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, ip, r8, lsl r9 @ │ │ │ │ - ldrheq fp, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsbeq r8, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x007db290 │ │ │ │ + ldrheq r8, [r7], #-140 @ 0xffffff74 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - @ instruction: 0x00706294 │ │ │ │ + rsbseq r6, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009cf7f0 │ │ │ │ addseq pc, ip, r0, lsr #15 │ │ │ │ andeq r4, r0, ip, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r6, r0, r8, asr #1 │ │ │ │ + rsbseq r6, r0, r8, lsr #1 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - rsbseq r6, r0, r0 │ │ │ │ - rsbseq r6, r0, r4, asr r0 │ │ │ │ - ldrsheq r5, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r5, r0, r0, ror #31 │ │ │ │ + rsbseq r6, r0, r4, lsr r0 │ │ │ │ + ldrsbeq r5, [r0], #-240 @ 0xffffff10 @ │ │ │ │ mvn r1, #29 │ │ │ │ b 2db1b8 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 2db1b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -149904,30 +149904,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2dbb18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2db648 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2dbab8 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -149944,42 +149944,42 @@ │ │ │ │ b 2db73c │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 2db844 │ │ │ │ b 2db8b4 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2dba8c │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aeefc │ │ │ │ + bl 9aeed4 │ │ │ │ b 2dba64 │ │ │ │ ldr r0, [pc, #76] @ 2dbb1c │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2db648 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, r8, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r0, r8, ror pc │ │ │ │ + rsbseq r5, r0, r8, asr pc │ │ │ │ @ instruction: 0x009cf4f8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, ip, ip, lsl #7 │ │ │ │ movshi r0, #0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, ip, lsr #22 │ │ │ │ - rsbseq r5, r0, ip, ror #21 │ │ │ │ + rsbseq r5, r0, ip, lsl #22 │ │ │ │ + rsbseq r5, r0, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 2dbec0 │ │ │ │ ldr r3, [pc, #900] @ 2dbec4 │ │ │ │ @@ -150129,25 +150129,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 2dbee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2dbbc4 │ │ │ │ ldr r3, [pc, #284] @ 2dbeec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dbcf4 │ │ │ │ @@ -150172,61 +150172,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2dbef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2dbcf4 │ │ │ │ ldr r0, [pc, #116] @ 2dbef4 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2dbbc4 │ │ │ │ ldr r0, [pc, #92] @ 2dbef8 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2dbcf4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cefdc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r7, r0, ror #31 │ │ │ │ + rsbseq r7, r7, r0, asr #31 │ │ │ │ addseq lr, ip, ip, ror pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, ip, r8, asr #29 │ │ │ │ - rsbseq r5, r0, ip, lsl #19 │ │ │ │ + rsbseq r5, r0, ip, ror #18 │ │ │ │ andeq r5, r0, r4, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, r0, asr r8 │ │ │ │ + rsbseq r5, r0, r0, lsr r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r5, r0, ip, ror #15 │ │ │ │ - ldrheq r5, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r5, r0, r8, lsl #16 │ │ │ │ + rsbseq r5, r0, ip, asr #15 │ │ │ │ + @ instruction: 0x00705790 │ │ │ │ + rsbseq r5, r0, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2dc10c │ │ │ │ ldr r1, [pc, #504] @ 2dc110 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150330,46 +150330,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2dc130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2dbf74 │ │ │ │ ldr r0, [pc, #68] @ 2dc134 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2dbf74 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, r8, lsl #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r7, r8, lsr ip │ │ │ │ + rsbseq r7, r7, r8, lsl ip │ │ │ │ addseq lr, ip, ip, asr #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, ip, r0, lsl #22 │ │ │ │ andeq r4, r0, r0, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, r8, lsr #12 │ │ │ │ - rsbseq r5, r0, r0, asr #12 │ │ │ │ + rsbseq r5, r0, r8, lsl #12 │ │ │ │ + rsbseq r5, r0, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2dc300 │ │ │ │ ldr r1, [pc, #432] @ 2dc304 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150455,46 +150455,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2dc324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2dc1b4 │ │ │ │ ldr r0, [pc, #68] @ 2dc328 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2dc1b4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, ip, asr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r7, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq r7, [r7], #-148 @ 0xffffff6c @ │ │ │ │ addseq lr, ip, ip, lsl #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, ip, ip, lsl #18 │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, r8, lsl #9 │ │ │ │ - @ instruction: 0x00705498 │ │ │ │ + rsbseq r5, r0, r8, ror #8 │ │ │ │ + rsbseq r5, r0, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 2dc840 │ │ │ │ @@ -150561,15 +150561,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 2dc638 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d97fc │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bb848 │ │ │ │ + bl 9bb820 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db1b8 │ │ │ │ ldr r2, [pc, #1000] @ 2dc854 │ │ │ │ ldr r3, [pc, #980] @ 2dc844 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -150587,15 +150587,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2dc440 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb114 │ │ │ │ + bl 9bb0ec │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2dc500 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -150605,21 +150605,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 2dc564 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb884 │ │ │ │ + bl 9bb85c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb398 │ │ │ │ + bl 9bb370 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 2e5c18 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -150627,15 +150627,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 2dc554 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dc520 │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb848 │ │ │ │ + bl 9bb820 │ │ │ │ b 2dc444 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 2dc858 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -150669,26 +150669,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 2dc868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2dc558 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -150773,69 +150773,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2dc874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2dc414 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 2dc878 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2dc414 │ │ │ │ mvn r4, #27 │ │ │ │ b 2dc444 │ │ │ │ ldr r0, [pc, #84] @ 2dc87c │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2dc558 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, ip, asr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r0, r0, lsr r4 │ │ │ │ + rsbseq r5, r0, r0, lsl r4 │ │ │ │ addseq lr, ip, r4, asr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009ce6b0 │ │ │ │ - ldrsheq r7, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq r7, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r1, r0, r4, lsr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r5, r0, r0, lsl #4 │ │ │ │ - rsbseq r7, r7, ip, ror #9 │ │ │ │ + rsbseq r5, r0, r0, ror #3 │ │ │ │ + rsbseq r7, r7, ip, asr #9 │ │ │ │ muleq r0, r4, r9 │ │ │ │ + rsbseq r4, r0, ip, lsr #31 │ │ │ │ rsbseq r4, r0, ip, asr #31 │ │ │ │ - rsbseq r4, r0, ip, ror #31 │ │ │ │ - rsbseq r5, r0, r0, asr #32 │ │ │ │ + rsbseq r5, r0, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2dd0f4 │ │ │ │ ldr r1, [pc, #2140] @ 2dd0f8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150954,15 +150954,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 52afd4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb848 │ │ │ │ + bl 9bb820 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 2dc960 │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2dced4 │ │ │ │ @@ -151055,15 +151055,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2dcf14 │ │ │ │ ldr r1, [pc, #1308] @ 2dd120 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 248ae0 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2dc970 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 2dc970 │ │ │ │ @@ -151101,15 +151101,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2dcd28 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2dcfe8 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 52ba28 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 52ba28 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -151124,18 +151124,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 2dcb34 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae24c │ │ │ │ + bl 9ae224 │ │ │ │ b 2dcb68 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae768 │ │ │ │ + bl 9ae740 │ │ │ │ b 2dccc8 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -151150,35 +151150,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 2d96ec │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb114 │ │ │ │ + bl 9bb0ec │ │ │ │ b 2dcdbc │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2dcf20 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb884 │ │ │ │ + bl 9bb85c │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb398 │ │ │ │ + bl 9bb370 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e5d04 │ │ │ │ @@ -151186,17 +151186,17 @@ │ │ │ │ bge 2dcd90 │ │ │ │ cmn r4, #4 │ │ │ │ bne 2dce14 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dcddc │ │ │ │ mov r0, sl │ │ │ │ - bl 9bb848 │ │ │ │ + bl 9bb820 │ │ │ │ mov r0, fp │ │ │ │ - bl 9bb848 │ │ │ │ + bl 9bb820 │ │ │ │ b 2dc960 │ │ │ │ ldr r3, [pc, #760] @ 2dd128 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2dc924 │ │ │ │ ldr r3, [pc, #744] @ 2dd12c │ │ │ │ @@ -151218,47 +151218,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2dd134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2dc924 │ │ │ │ ldr r0, [pc, #604] @ 2dd138 │ │ │ │ ldr r1, [pc, #604] @ 2dd13c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 998ac4 │ │ │ │ + bl 998a9c │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 2dc970 │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 2dca10 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae768 │ │ │ │ + bl 9ae740 │ │ │ │ b 2dcc10 │ │ │ │ ldr r2, [pc, #536] @ 2dd140 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d9408 │ │ │ │ @@ -151290,25 +151290,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2dd148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2dc970 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4b40 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -151327,15 +151327,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2dd0e4 │ │ │ │ ldr r1, [pc, #264] @ 2dd14c │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4b40 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 52ba28 │ │ │ │ @@ -151354,54 +151354,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 2dd150 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2dc924 │ │ │ │ ldr r0, [pc, #136] @ 2dd154 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2dc970 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9ae768 │ │ │ │ + bl 9ae740 │ │ │ │ b 2dd050 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, r4, lsl #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r0, ip, asr #29 │ │ │ │ + rsbseq r4, r0, ip, lsr #29 │ │ │ │ addseq lr, ip, r0, lsr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, ip, ip, lsl #3 │ │ │ │ - rsbseq r7, r7, r0, asr r1 │ │ │ │ - rsbseq r4, r0, ip, ror #28 │ │ │ │ - rsbseq r9, ip, r8, ror #14 │ │ │ │ - rsbseq r4, r0, r4, asr lr │ │ │ │ + rsbseq r7, r7, r0, lsr r1 │ │ │ │ + rsbseq r4, r0, ip, asr #28 │ │ │ │ + rsbseq r9, ip, r8, asr #14 │ │ │ │ + rsbseq r4, r0, r4, lsr lr │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbseq r4, r0, r4, ror sp │ │ │ │ - rsbseq r6, r7, r8, lsr pc │ │ │ │ + rsbseq r4, r0, r4, asr sp │ │ │ │ + rsbseq r6, r7, r8, lsl pc │ │ │ │ andeq r2, r0, r0, ror #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r4, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + ldrheq r4, [r0], #-156 @ 0xffffff64 @ │ │ │ │ @ instruction: 0x00a9f6b0 │ │ │ │ - rsbseq r4, r0, ip, lsr sl │ │ │ │ - rsbseq r6, r7, r4, asr #24 │ │ │ │ + rsbseq r4, r0, ip, lsl sl │ │ │ │ + rsbseq r6, r7, r4, lsr #24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r4, r0, r4, lsr r9 │ │ │ │ - rsbseq r4, r0, r0, lsr r8 │ │ │ │ - ldrsheq r4, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r4, r0, ip, lsl #19 │ │ │ │ + rsbseq r4, r0, r4, lsl r9 │ │ │ │ + rsbseq r4, r0, r0, lsl r8 │ │ │ │ + ldrsbeq r4, [r0], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 2dda80 │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -151642,15 +151642,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -151658,15 +151658,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 2ddaa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2dd260 │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -151802,15 +151802,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 2ddab0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2dd260 │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 2d9214 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -151891,40 +151891,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2dd428 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2dd428 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aeefc │ │ │ │ + bl 9aeed4 │ │ │ │ b 2dd3f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2dd620 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aeefc │ │ │ │ + bl 9aeed4 │ │ │ │ b 2dd5ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2dd734 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aeefc │ │ │ │ + bl 9aeed4 │ │ │ │ b 2dd700 │ │ │ │ ldr r3, [pc, #300] @ 2ddabc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dd490 │ │ │ │ ldr r3, [pc, #252] @ 2ddaa0 │ │ │ │ @@ -151947,65 +151947,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2ddac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2dd490 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aeefc │ │ │ │ + bl 9aeed4 │ │ │ │ b 2dd8f4 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 2ddac4 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2dd490 │ │ │ │ umullseq sp, ip, ip, r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, r0, r0, lsl #16 │ │ │ │ + rsbseq r4, r0, r0, ror #15 │ │ │ │ addseq sp, ip, r4, ror #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, ip, r0, lsl #17 │ │ │ │ - rsbseq r4, r0, r4, lsr #12 │ │ │ │ + rsbseq r4, r0, r4, lsl #12 │ │ │ │ andeq r2, r0, ip, ror #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r4, r0, ip, lsl #9 │ │ │ │ - rsbseq r3, r0, r0, lsl #22 │ │ │ │ - @ instruction: 0x00704298 │ │ │ │ + rsbseq r4, r0, ip, ror #8 │ │ │ │ + rsbseq r3, r0, r0, ror #21 │ │ │ │ + rsbseq r4, r0, r8, ror r2 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, r8, ror r8 │ │ │ │ - rsbseq r4, r0, ip, asr r0 │ │ │ │ - rsbseq r4, r0, r0, ror r0 │ │ │ │ + rsbseq r4, r0, ip, lsr r0 │ │ │ │ + rsbseq r4, r0, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 2de8e4 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -152187,30 +152187,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 24ae2c │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #2872] @ 2de900 │ │ │ │ ldr r2, [pc, #2872] @ 2de904 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 2ddfec │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -152327,15 +152327,15 @@ │ │ │ │ b 2ddd58 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2ddc90 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d97fc │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 248ae0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -152382,34 +152382,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #2112] @ 2de914 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 2de918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ddca8 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2ddff4 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2de304 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -152522,15 +152522,15 @@ │ │ │ │ bne 2de1dc │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2de254 │ │ │ │ b 2de1dc │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2ddff0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d97fc │ │ │ │ mvn r4, #3 │ │ │ │ b 2de000 │ │ │ │ @@ -152556,15 +152556,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #1424] @ 2de91c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -152572,15 +152572,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 2de920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2ddd58 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ @@ -152714,25 +152714,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 2de934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2de520 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2da038 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2de694 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -152818,28 +152818,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2de93c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2ddd58 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2de510 │ │ │ │ ldr r0, [pc, #336] @ 2de940 │ │ │ │ @@ -152848,96 +152848,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 2de944 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2ddca8 │ │ │ │ ldr r0, [pc, #296] @ 2de948 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 2de94c │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov fp, r4 │ │ │ │ b 2de3c4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2de420 │ │ │ │ b 2ddff4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2de488 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aeefc │ │ │ │ + bl 9aeed4 │ │ │ │ b 2de450 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2de128 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 2de950 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2de520 │ │ │ │ ldr r0, [pc, #144] @ 2de954 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2ddd58 │ │ │ │ addseq sp, ip, ip, lsr r0 │ │ │ │ addseq sp, ip, r8, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r3, r0, r4, asr #31 │ │ │ │ - rsbseq r8, sp, ip, ror #17 │ │ │ │ + rsbseq r3, r0, r4, lsr #31 │ │ │ │ + rsbseq r8, sp, ip, asr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, ip, r4, lsr lr │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbseq r3, r0, r8, ror #13 │ │ │ │ + rsbseq r3, r0, r8, asr #13 │ │ │ │ andeq r1, r0, r0, lsr #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r3, r0, ip, ror #22 │ │ │ │ - rsbseq r3, r0, ip, asr #20 │ │ │ │ - rsbseq r0, sl, r0, asr ip │ │ │ │ - rsbseq r3, r0, r0, lsl #15 │ │ │ │ - addeq r4, r0, r4, lsr lr │ │ │ │ - ldrsheq ip, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - addeq r4, r0, r8, ror #26 │ │ │ │ + rsbseq r3, r0, ip, asr #22 │ │ │ │ + rsbseq r3, r0, ip, lsr #20 │ │ │ │ + rsbseq r0, sl, r0, lsr ip │ │ │ │ + rsbseq r3, r0, r0, ror #14 │ │ │ │ + addeq r4, r0, r4, lsl lr │ │ │ │ + ldrsbeq ip, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r4, r0, r8, asr #26 │ │ │ │ andeq r2, r0, r0, lsr sp │ │ │ │ - ldrheq r3, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x00703590 │ │ │ │ + rsbseq r3, r0, r0, lsl r4 │ │ │ │ + rsbseq r3, r0, r4, asr r3 │ │ │ │ rsbseq r3, r0, r0, lsr r4 │ │ │ │ - rsbseq r3, r0, r4, ror r3 │ │ │ │ - rsbseq r3, r0, r0, asr r4 │ │ │ │ - rsbseq r3, r0, r8, lsl #7 │ │ │ │ - ldrheq r0, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r3, r0, r8, asr r3 │ │ │ │ - rsbseq r3, r0, ip, asr r3 │ │ │ │ - rsbseq r3, r0, r4, asr #5 │ │ │ │ + rsbseq r3, r0, r8, ror #6 │ │ │ │ + @ instruction: 0x007a079c │ │ │ │ + rsbseq r3, r0, r8, lsr r3 │ │ │ │ + rsbseq r3, r0, ip, lsr r3 │ │ │ │ + rsbseq r3, r0, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 2dee60 │ │ │ │ @@ -153099,15 +153099,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 57325c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2ded30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -153141,15 +153141,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -153158,15 +153158,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2dee98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2dea48 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 24a928 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -153216,70 +153216,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2deea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2deb14 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 2deea8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2dea48 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 2deeac │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2deb14 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, ip, r8, r1 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r3, r0, r4, asr r2 │ │ │ │ + rsbseq r3, r0, r4, lsr r2 │ │ │ │ ldrsheq ip, [ip], ip @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, ip, r4, lsr #6 │ │ │ │ - rsbseq fp, r8, r4, ror #27 │ │ │ │ + rsbseq r7, ip, r4, lsl #6 │ │ │ │ + rsbseq fp, r8, r4, asr #27 │ │ │ │ @ instruction: 0x009cbfd8 │ │ │ │ - addeq ip, r4, r0, ror r0 │ │ │ │ - ldrsheq r3, [r0], #-0 @ │ │ │ │ - rsbseq r2, r0, r4, asr r6 │ │ │ │ + addeq ip, r4, r0, asr r0 │ │ │ │ + ldrsbeq r3, [r0], #-0 @ │ │ │ │ + rsbseq r2, r0, r4, lsr r6 │ │ │ │ andeq r1, r0, r4, lsr #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r0, r8, ror #30 │ │ │ │ - rsbeq fp, pc, r4, lsr #12 │ │ │ │ + rsbseq r2, r0, r8, asr #30 │ │ │ │ + rsbeq fp, pc, r4, lsl #12 │ │ │ │ andeq r3, r0, ip, lsl #5 │ │ │ │ - rsbseq r2, r0, r8, lsr pc │ │ │ │ - rsbseq r2, r0, r0, ror lr │ │ │ │ - rsbseq r2, r0, ip, lsr #30 │ │ │ │ + rsbseq r2, r0, r8, lsl pc │ │ │ │ + rsbseq r2, r0, r0, asr lr │ │ │ │ + rsbseq r2, r0, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2df1f4 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2df1f8 │ │ │ │ @@ -153373,22 +153373,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 2def88 │ │ │ │ ldr r0, [pc, #472] @ 2df218 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 2defcc │ │ │ │ ldr r0, [pc, #456] @ 2df21c │ │ │ │ ldr r1, [pc, #456] @ 2df220 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998ac4 │ │ │ │ + bl 998a9c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 2def9c │ │ │ │ ldr r1, [pc, #432] @ 2df224 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 52ba64 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -153417,26 +153417,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2df234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2def38 │ │ │ │ ldr r3, [pc, #264] @ 2df238 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2defcc │ │ │ │ ldr r3, [pc, #232] @ 2df22c │ │ │ │ @@ -153456,60 +153456,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2df23c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2defcc │ │ │ │ ldr r0, [pc, #132] @ 2df240 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2def38 │ │ │ │ ldr r0, [pc, #108] @ 2df244 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2defcc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, ip, asr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r1, r0, ror r3 │ │ │ │ + rsbseq r5, r1, r0, asr r3 │ │ │ │ addseq fp, ip, r4, lsl #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r2, r0, r0, ror #29 │ │ │ │ - ldrsbeq r2, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r5, r1, r4, asr #5 │ │ │ │ + rsbseq r2, r0, r0, asr #29 │ │ │ │ + ldrheq r2, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r5, r1, r4, lsr #5 │ │ │ │ addseq fp, ip, r4, lsr fp │ │ │ │ - rsbseq r2, r0, r0, lsl #28 │ │ │ │ + rsbseq r2, r0, r0, ror #27 │ │ │ │ adceq sp, r9, r8, lsr r5 │ │ │ │ - rsbseq r2, r0, r4, lsr lr │ │ │ │ - rsbseq r2, pc, r8, lsr #12 │ │ │ │ + rsbseq r2, r0, r4, lsl lr │ │ │ │ + rsbseq r2, pc, r8, lsl #12 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r0, r0, lsr #25 │ │ │ │ + rsbseq r2, r0, r0, lsl #25 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbseq r2, r0, r0, lsr #27 │ │ │ │ - rsbseq r2, r0, r4, lsr ip │ │ │ │ - rsbseq r2, r0, ip, lsr #27 │ │ │ │ + rsbseq r2, r0, r0, lsl #27 │ │ │ │ + rsbseq r2, r0, r4, lsl ip │ │ │ │ + rsbseq r2, r0, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2df438 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2df43c │ │ │ │ @@ -153628,15 +153628,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 2df2dc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cb8b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, r0, lsl sp │ │ │ │ + ldrsheq r2, [r0], #-192 @ 0xffffff40 @ │ │ │ │ addseq fp, ip, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -153813,28 +153813,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d97fc │ │ │ │ cmp r9, #0 │ │ │ │ beq 2df688 │ │ │ │ b 2df67c │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aeefc │ │ │ │ + bl 9aeed4 │ │ │ │ b 2df5fc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d97fc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d97fc │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df4f4 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2df694 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -153929,26 +153929,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d97fc │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df4f0 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2df4f0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df4f0 │ │ │ │ b 2df8ec │ │ │ │ umullseq fp, ip, ip, r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, r4, lsl #22 │ │ │ │ + rsbseq r2, r0, r4, ror #21 │ │ │ │ addseq fp, ip, r4, lsl #12 │ │ │ │ - rsbseq lr, r7, r8, ror #13 │ │ │ │ + rsbseq lr, r7, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 2dfd20 │ │ │ │ ldr r3, [pc, #992] @ 2dfd24 │ │ │ │ @@ -154098,28 +154098,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2dfd48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d97fc │ │ │ │ b 2dfa04 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2dfa98 │ │ │ │ @@ -154155,15 +154155,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -154172,53 +154172,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 2dfd50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2df9f4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 2dfd54 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2df9f4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 2dfd58 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2dfbd0 │ │ │ │ @ instruction: 0x009cb1d8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, r0, lsr r6 │ │ │ │ + rsbseq r2, r0, r0, lsl r6 │ │ │ │ addseq fp, ip, ip, asr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrsheq fp, [ip], ip │ │ │ │ - rsbseq sl, r8, r0, asr #27 │ │ │ │ + rsbseq sl, r8, r0, lsr #27 │ │ │ │ andeq r5, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r0, ip, lsl #9 │ │ │ │ + rsbseq r2, r0, ip, ror #8 │ │ │ │ andeq r1, r0, r8, ror #8 │ │ │ │ - rsbseq r2, r0, ip, lsl r3 │ │ │ │ - rsbseq r2, r0, r4, lsr r3 │ │ │ │ - rsbseq r2, r0, r0, lsr #7 │ │ │ │ + ldrsheq r2, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r2, r0, r4, lsl r3 │ │ │ │ + rsbseq r2, r0, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 2dffd8 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 2dffdc │ │ │ │ @@ -154347,48 +154347,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2dfffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2dfdf4 │ │ │ │ ldr r0, [pc, #76] @ 2e0000 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2dfdf4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r0, lsr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, r8, asr #6 │ │ │ │ + rsbseq r2, r0, r8, lsr #6 │ │ │ │ addseq sl, ip, ip, asr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009cacfc │ │ │ │ andeq r4, r0, r8, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r2, r0, r0, ror #2 │ │ │ │ - rsbseq r2, r0, ip, ror r1 │ │ │ │ + rsbseq r2, r0, r0, asr #2 │ │ │ │ + rsbseq r2, r0, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 2e0394 │ │ │ │ ldr r3, [pc, #888] @ 2e0398 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -154520,15 +154520,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -154536,15 +154536,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2e03bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2e00d0 │ │ │ │ ldr r3, [pc, #316] @ 2e03c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0150 │ │ │ │ @@ -154570,68 +154570,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2e03c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e0150 │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 2e03c8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2e00d0 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e03cc │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e0150 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009caafc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r0, r8, ror #1 │ │ │ │ + rsbseq r2, r0, r8, asr #1 │ │ │ │ addseq sl, ip, ip, ror sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r2, r0, ip, ror #1 │ │ │ │ + rsbseq r2, r0, ip, asr #1 │ │ │ │ addseq sl, ip, r4, lsr #19 │ │ │ │ andeq r4, r0, r4, asr #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, ip, lsl #30 │ │ │ │ + rsbseq r1, r0, ip, ror #29 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsbseq r1, r0, r8, ror #29 │ │ │ │ - rsbseq r1, r0, r0, ror lr │ │ │ │ - ldrsheq r1, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r1, r0, r8, asr #29 │ │ │ │ + rsbseq r1, r0, r0, asr lr │ │ │ │ + ldrsbeq r1, [r0], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2e0710 │ │ │ │ ldr r3, [pc, #808] @ 2e0714 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -154762,30 +154762,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2e0738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e04a0 │ │ │ │ ldr r3, [pc, #248] @ 2e073c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0568 │ │ │ │ ldr r3, [pc, #216] @ 2e0730 │ │ │ │ @@ -154804,57 +154804,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2e0740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e0568 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2e0744 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e04a0 │ │ │ │ ldr r0, [pc, #76] @ 2e0748 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e0568 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r0, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r0, ip, asr lr │ │ │ │ + rsbseq r1, r0, ip, lsr lr │ │ │ │ umullseq sl, ip, ip, r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, ip, r0, asr r6 │ │ │ │ - ldrheq r1, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x00741790 │ │ │ │ andeq r2, r0, r4, lsr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00701c94 │ │ │ │ + rsbseq r1, r0, r4, ror ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x00701c94 │ │ │ │ - rsbseq r1, r0, r8, lsr #24 │ │ │ │ - rsbseq r1, r0, r8, lsl #25 │ │ │ │ + rsbseq r1, r0, r4, ror ip │ │ │ │ + rsbseq r1, r0, r8, lsl #24 │ │ │ │ + rsbseq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 2e0918 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 2e091c │ │ │ │ @@ -154940,47 +154940,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e093c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2e07d0 │ │ │ │ ldr r0, [pc, #72] @ 2e0940 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2e07d0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ca3b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, pc, r8, lsl #22 │ │ │ │ + rsbeq sl, pc, r8, ror #21 │ │ │ │ addseq sl, ip, r0, ror r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009ca2fc │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r1, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsheq r1, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + ldrheq r1, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq r1, [r0], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -155124,15 +155124,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 2e0af4 │ │ │ │ ldr r0, [pc, #796] @ 2e0eb0 │ │ │ │ ldr r1, [pc, #796] @ 2e0eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 998ac4 │ │ │ │ + bl 998a9c │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2d97fc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db1b8 │ │ │ │ @@ -155155,22 +155155,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 2e0ebc │ │ │ │ ldr r1, [pc, #688] @ 2e0ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 998ac4 │ │ │ │ + bl 998a9c │ │ │ │ b 2e09f4 │ │ │ │ ldr r0, [pc, #664] @ 2e0ec4 │ │ │ │ ldr r1, [pc, #664] @ 2e0ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 998ac4 │ │ │ │ + bl 998a9c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 2d97fc │ │ │ │ b 2e0bb4 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -155227,25 +155227,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2e0edc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e0ba8 │ │ │ │ ldr r3, [pc, #364] @ 2e0ee0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2e09e4 │ │ │ │ ldr r3, [pc, #332] @ 2e0ed4 │ │ │ │ @@ -155267,28 +155267,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2e0ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2e09e4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -155299,51 +155299,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 2e0c58 │ │ │ │ ldr r0, [pc, #152] @ 2e0ee8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2e09e4 │ │ │ │ mov r6, r4 │ │ │ │ b 2e0ca0 │ │ │ │ ldr r0, [pc, #116] @ 2e0eec │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e0ba8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ca1b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r0, r8, lsl #28 │ │ │ │ + rsbseq r0, r0, r8, ror #27 │ │ │ │ addseq sl, ip, r0, ror #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r8, fp, r4, lsl #11 │ │ │ │ - @ instruction: 0x00701a98 │ │ │ │ + rsbseq r8, fp, r4, ror #10 │ │ │ │ + rsbseq r1, r0, r8, ror sl │ │ │ │ strdeq fp, [r9], r8 @ │ │ │ │ - rsbseq r1, r0, ip, lsr r9 │ │ │ │ + rsbseq r1, r0, ip, lsl r9 │ │ │ │ addseq r9, ip, r4, asr pc │ │ │ │ adceq fp, r9, r0, lsl #19 │ │ │ │ - @ instruction: 0x00701890 │ │ │ │ + rsbseq r1, r0, r0, ror r8 │ │ │ │ adceq fp, r9, r0, ror #18 │ │ │ │ - ldrsbeq r1, [r0], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r2, r7, r4, asr #29 │ │ │ │ + ldrheq r1, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, r7, r4, lsr #29 │ │ │ │ andeq r3, r0, ip, asr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r0, lsl #16 │ │ │ │ + rsbseq r1, r0, r0, ror #15 │ │ │ │ andeq r2, r0, r0, ror #26 │ │ │ │ - rsbseq r1, r0, r0, lsl r6 │ │ │ │ - rsbseq r1, r0, r0, lsl r6 │ │ │ │ - rsbseq r1, r0, r4, lsr #14 │ │ │ │ + ldrsheq r1, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsheq r1, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r1, r0, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 2e1184 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -155473,53 +155473,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e11a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2e0f9c │ │ │ │ ldr r0, [pc, #76] @ 2e11ac │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2e0f9c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r4, lsl #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00701690 │ │ │ │ + rsbseq r1, r0, r0, ror r6 │ │ │ │ addseq r9, ip, r4, lsr #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, ip, ip, lsr fp │ │ │ │ andeq r5, r0, r8, lsr #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0070149c │ │ │ │ - rsbseq r1, r0, r8, asr #9 │ │ │ │ + rsbseq r1, r0, ip, ror r4 │ │ │ │ + rsbseq r1, r0, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 2e169c │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 2e16a0 │ │ │ │ @@ -155733,28 +155733,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2e16c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2e1250 │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 24a928 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -155788,69 +155788,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 2e16d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d97fc │ │ │ │ b 2e136c │ │ │ │ ldr r0, [pc, #140] @ 2e16d4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2e1250 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 2e16d8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d97fc │ │ │ │ b 2e136c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, ip, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r0, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsbeq r0, [r0], #-236 @ 0xffffff14 @ │ │ │ │ @ instruction: 0x009c98f4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r1, pc, r4, lsr r9 @ │ │ │ │ + rsbseq r1, pc, r4, lsl r9 @ │ │ │ │ addseq r9, ip, r8, lsl #15 │ │ │ │ - rsbseq r1, pc, ip, lsl #16 │ │ │ │ + rsbseq r1, pc, ip, ror #15 │ │ │ │ andeq r2, r0, ip, asr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r1, r0, r4, lsr #2 │ │ │ │ + rsbseq r1, r0, r4, lsl #2 │ │ │ │ andeq r3, r0, r0, lsr #19 │ │ │ │ - rsbseq r1, r0, ip, asr #1 │ │ │ │ - rsbseq r1, r0, ip, rrx │ │ │ │ - ldrheq r1, [r0], #-4 @ │ │ │ │ + rsbseq r1, r0, ip, lsr #1 │ │ │ │ + rsbseq r1, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x00701094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 2e1b00 │ │ │ │ ldr r3, [pc, #1032] @ 2e1b04 │ │ │ │ @@ -156027,15 +156027,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -156049,15 +156049,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2e1b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2e1770 │ │ │ │ ldr r3, [pc, #256] @ 2e1b28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1868 │ │ │ │ @@ -156076,60 +156076,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e1b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e1868 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 2e1b30 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2e1770 │ │ │ │ ldr r0, [pc, #72] @ 2e1b34 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e1868 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r0, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r0, ip, lsr #32 │ │ │ │ + rsbseq r1, r0, ip │ │ │ │ @ instruction: 0x009c93d0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r9, ip, r0, r2 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r0, r4, asr sp │ │ │ │ + rsbseq r0, r0, r4, lsr sp │ │ │ │ andeq r4, r0, r8, lsl #23 │ │ │ │ - ldrheq r0, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r0, r0, ip, lsl #26 │ │ │ │ - rsbseq r0, r0, ip, lsl #27 │ │ │ │ + @ instruction: 0x00700d90 │ │ │ │ + rsbseq r0, r0, ip, ror #25 │ │ │ │ + rsbseq r0, r0, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 2e1fec │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2e1ff0 │ │ │ │ @@ -156247,15 +156247,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 2e1d3c │ │ │ │ mov r0, sl │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -156345,28 +156345,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2e2018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e1c48 │ │ │ │ ldr r3, [pc, #292] @ 2e201c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2e1bf4 │ │ │ │ @@ -156388,65 +156388,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e2020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2e1bf4 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2e2024 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2e1bf4 │ │ │ │ ldr r0, [pc, #96] @ 2e2028 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e1c48 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c8fbc │ │ │ │ addseq r8, ip, r0, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r0, r0, ror #25 │ │ │ │ + rsbseq r0, r0, r0, asr #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009c8eb4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r2, r0, r8, lsl #16 │ │ │ │ + rsbseq r2, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r4, ror #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r0, r4, lsr sl │ │ │ │ + rsbseq r0, r0, r4, lsl sl │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ + ldrsheq r0, [r0], #-132 @ 0xffffff7c @ │ │ │ │ rsbseq r0, r0, r4, lsl r9 │ │ │ │ - rsbseq r0, r0, r4, lsr r9 │ │ │ │ - rsbseq r0, r0, r8, lsr #19 │ │ │ │ + rsbseq r0, r0, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 2e22d4 │ │ │ │ ldr r3, [pc, #656] @ 2e22d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -156548,23 +156548,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2e22fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2e20b0 │ │ │ │ ldr r3, [pc, #236] @ 2e2300 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e211c │ │ │ │ @@ -156584,54 +156584,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2e2304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e211c │ │ │ │ ldr r0, [pc, #108] @ 2e2308 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2e20b0 │ │ │ │ ldr r0, [pc, #80] @ 2e230c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e211c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c8ad8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r7, r4, lsl #22 │ │ │ │ + rsbseq r1, r7, r4, ror #21 │ │ │ │ umullseq r8, ip, r0, sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r4, sp, r0, lsr #8 │ │ │ │ + rsbseq r4, sp, r0, lsl #8 │ │ │ │ @ instruction: 0x009c89d8 │ │ │ │ andeq r3, r0, ip, ror #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrsbeq r0, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + ldrheq r0, [r0], #-112 @ 0xffffff90 @ │ │ │ │ andeq r4, r0, ip, lsl #26 │ │ │ │ - @ instruction: 0x00700798 │ │ │ │ - rsbseq r0, r0, r8, asr r7 │ │ │ │ - @ instruction: 0x00700794 │ │ │ │ + rsbseq r0, r0, r8, ror r7 │ │ │ │ + rsbseq r0, r0, r8, lsr r7 │ │ │ │ + rsbseq r0, r0, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2e24f8 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2e24fc │ │ │ │ @@ -156739,24 +156739,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 2e24e4 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 2e246c │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aeefc │ │ │ │ + bl 9aeed4 │ │ │ │ b 2e24a4 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e24c8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, ip, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, pc, r4, lsl #27 │ │ │ │ + rsbeq pc, pc, r4, ror #26 │ │ │ │ addseq r8, ip, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 2e2948 │ │ │ │ @@ -156927,27 +156927,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2e2978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d97fc │ │ │ │ b 2e2600 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 2e2694 │ │ │ │ @@ -156984,15 +156984,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157001,52 +157001,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 2e2980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e25ec │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 2e2984 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e25ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e2988 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e2800 │ │ │ │ @ instruction: 0x009c85f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r0, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrheq r0, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ addseq r8, ip, r0, asr r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, ip, r0, lsl #10 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - @ instruction: 0x00788190 │ │ │ │ + rsbseq r8, r8, r0, ror r1 │ │ │ │ andeq r2, r0, ip, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r0, r8, lsl r3 │ │ │ │ + ldrsheq r0, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r3, r0, ip, ror #12 │ │ │ │ - @ instruction: 0x0070019c │ │ │ │ - rsbseq r0, r0, r4, asr #3 │ │ │ │ - rsbseq r0, r0, r8, lsr #4 │ │ │ │ + rsbseq r0, r0, ip, ror r1 │ │ │ │ + rsbseq r0, r0, r4, lsr #3 │ │ │ │ + rsbseq r0, r0, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 2e2d94 │ │ │ │ ldr r3, [pc, #1004] @ 2e2d98 │ │ │ │ @@ -157200,26 +157200,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2e2dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d97fc │ │ │ │ b 2e2a74 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2e2b10 │ │ │ │ @@ -157255,15 +157255,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -157272,54 +157272,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 2e2dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2e2a64 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 2e2dc8 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2e2a64 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 2e2dcc │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e2c40 │ │ │ │ addseq r8, ip, r0, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0070019c │ │ │ │ + rsbseq r0, r0, ip, ror r1 │ │ │ │ addseq r8, ip, r0, ror #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, ip, r4, lsl #1 │ │ │ │ - rsbseq r7, r8, ip, asr #26 │ │ │ │ + rsbseq r7, r8, ip, lsr #26 │ │ │ │ @ instruction: 0x000038bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq pc, [pc], #-252 @ │ │ │ │ + ldrdeq pc, [pc], #-252 @ │ │ │ │ muleq r0, ip, ip │ │ │ │ + rsbeq pc, pc, r0, ror #28 │ │ │ │ rsbeq pc, pc, r0, lsl #29 │ │ │ │ - rsbeq pc, pc, r0, lsr #29 │ │ │ │ - rsbeq pc, pc, r0, lsl #30 │ │ │ │ + rsbeq pc, pc, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2e3230 │ │ │ │ ldr r3, [pc, #1092] @ 2e3234 │ │ │ │ @@ -157461,15 +157461,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157478,15 +157478,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 2e3254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e2ea8 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2d9258 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -157557,64 +157557,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e3260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e2f74 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 2e3264 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e2ea8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 2e3268 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e2f74 │ │ │ │ addseq r7, ip, ip, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, pc, r0, lsl #29 │ │ │ │ + rsbeq pc, pc, r0, ror #28 │ │ │ │ umullseq r7, ip, r8, ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, ip, r4, asr #24 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, pc, r4, ror ip @ │ │ │ │ - rsbeq lr, pc, r8, ror r9 @ │ │ │ │ + rsbeq pc, pc, r4, asr ip @ │ │ │ │ + rsbeq lr, pc, r8, asr r9 @ │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - @ instruction: 0x006ffb90 │ │ │ │ - rsbeq pc, pc, r4, lsr fp @ │ │ │ │ - @ instruction: 0x006ffb98 │ │ │ │ + rsbeq pc, pc, r0, ror fp @ │ │ │ │ + rsbeq pc, pc, r4, lsl fp @ │ │ │ │ + rsbeq pc, pc, r8, ror fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2e375c │ │ │ │ ldr r3, [pc, #1236] @ 2e3760 │ │ │ │ @@ -157791,27 +157791,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 2e3788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e3370 │ │ │ │ ldr r2, [pc, #512] @ 2e378c │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -157859,28 +157859,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2e3794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2e3348 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9258 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2e343c │ │ │ │ @@ -157911,44 +157911,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 2e379c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2e3370 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 2e37a0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2e3348 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, ip, r0, r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, ip, ip, lsr r8 │ │ │ │ - rsbseq pc, lr, r8, lsl #20 │ │ │ │ + rsbseq pc, lr, r8, ror #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, ip, r4, lsl #15 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - rsbeq lr, pc, r0, ror #11 │ │ │ │ + rsbeq lr, pc, r0, asr #11 │ │ │ │ andeq r3, r0, ip, asr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq pc, [pc], #-132 @ │ │ │ │ - rsbeq r7, pc, r4, lsl #26 │ │ │ │ + ldrdeq pc, [pc], #-132 @ │ │ │ │ + rsbeq r7, pc, r4, ror #25 │ │ │ │ andeq r1, r0, r8, ror #1 │ │ │ │ - rsbeq pc, pc, ip, ror r7 @ │ │ │ │ - strheq lr, [pc], #-48 @ │ │ │ │ - rsbeq pc, pc, r4, lsr #15 │ │ │ │ - strdeq pc, [pc], #-104 @ │ │ │ │ + rsbeq pc, pc, ip, asr r7 @ │ │ │ │ + @ instruction: 0x006fe390 │ │ │ │ + rsbeq pc, pc, r4, lsl #15 │ │ │ │ + ldrdeq pc, [pc], #-104 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 2e395c │ │ │ │ ldr r3, [pc, #412] @ 2e3960 │ │ │ │ @@ -157985,15 +157985,15 @@ │ │ │ │ bl 2e5f80 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e38fc │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 2e3968 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -158006,25 +158006,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -158053,16 +158053,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, ip, r8, asr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r7, r4, ror r3 │ │ │ │ - rsbeq pc, pc, ip, lsr #13 │ │ │ │ + rsbseq r0, r7, r4, asr r3 │ │ │ │ + rsbeq pc, pc, ip, lsl #13 │ │ │ │ addseq r7, ip, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 2e3bc0 │ │ │ │ ldr r1, [pc, #568] @ 2e3bc4 │ │ │ │ @@ -158106,17 +158106,17 @@ │ │ │ │ bne 2e3a08 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 9adf48 │ │ │ │ + bl 9adf20 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ae0d0 │ │ │ │ + bl 9ae0a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e3a9c │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db1b8 │ │ │ │ ldr r2, [pc, #372] @ 2e3bd4 │ │ │ │ ldr r3, [pc, #352] @ 2e3bc4 │ │ │ │ @@ -158154,15 +158154,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 2e3a50 │ │ │ │ ldr r0, [pc, #224] @ 2e3bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ mov r1, #7 │ │ │ │ b 2e3a50 │ │ │ │ ldr r2, [pc, #208] @ 2e3bdc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e39f0 │ │ │ │ @@ -158181,49 +158181,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e3be8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2e39f0 │ │ │ │ ldr r0, [pc, #72] @ 2e3bec │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2e39f0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, ip, r4, r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, pc, r8, lsl r9 @ │ │ │ │ + ldrsheq pc, [pc], #-136 @ │ │ │ │ addseq r7, ip, r4, asr r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrheq r7, [ip], ip │ │ │ │ - rsbeq pc, pc, r8, lsl #9 │ │ │ │ + rsbeq pc, pc, r8, ror #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006ff398 │ │ │ │ - rsbeq pc, pc, ip, lsr #7 │ │ │ │ + rsbeq pc, pc, r8, ror r3 @ │ │ │ │ + rsbeq pc, pc, ip, lsl #7 │ │ │ │ │ │ │ │ 002e3bf0 : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002e3bfc : │ │ │ │ @@ -158274,20 +158274,20 @@ │ │ │ │ bne 2e3cc4 │ │ │ │ ldr r5, [pc, #168] @ 2e3d60 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2e3cc4 │ │ │ │ ldr r5, [pc, #160] @ 2e3d64 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9adf30 │ │ │ │ + bl 9adf08 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ad5e8 │ │ │ │ + bl 9ad5c0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9adc38 │ │ │ │ + b 9adc10 │ │ │ │ ldr r5, [pc, #128] @ 2e3d68 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2e3cc4 │ │ │ │ ldr r3, [pc, #120] @ 2e3d6c │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -158359,41 +158359,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 2e3eac │ │ │ │ ldr r1, [pc, #192] @ 2e3ecc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a2b08 │ │ │ │ + bl 9a2ae0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2218 │ │ │ │ + bl 9a21f0 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 2e3ec0 │ │ │ │ ldr r1, [pc, #148] @ 2e3ed0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a2b08 │ │ │ │ + bl 9a2ae0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2218 │ │ │ │ + bl 9a21f0 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3e80 │ │ │ │ ldr r1, [pc, #104] @ 2e3ed4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a2b08 │ │ │ │ + bl 9a2ae0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2218 │ │ │ │ + bl 9a21f0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248ae0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 248ae0 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -158509,15 +158509,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 24a070 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec1c │ │ │ │ + bl 9aebf4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e430c │ │ │ │ @@ -158547,29 +158547,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 2e43a4 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a2114 │ │ │ │ + bl 9a20ec │ │ │ │ ldr r1, [pc, #672] @ 2e43a8 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 9a2114 │ │ │ │ + bl 9a20ec │ │ │ │ ldr r1, [pc, #648] @ 2e43ac │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a2114 │ │ │ │ + bl 9a20ec │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -158583,15 +158583,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 248ae0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #536] @ 2e43b0 │ │ │ │ ldr r3, [pc, #504] @ 2e4394 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -158613,15 +158613,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 2e43c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e3d88 │ │ │ │ mov r7, #1 │ │ │ │ b 2e4170 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 248e7c │ │ │ │ @@ -158632,15 +158632,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 2e43d0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2e4208 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 2e435c │ │ │ │ ldr r3, [pc, #360] @ 2e43d4 │ │ │ │ ldr r2, [pc, #360] @ 2e43d8 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -158648,64 +158648,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 2e43e0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2e4208 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 2e43e4 │ │ │ │ ldr r2, [pc, #316] @ 2e43e8 │ │ │ │ ldr r1, [pc, #316] @ 2e43ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 2e43f0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2e4208 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 2e43f4 │ │ │ │ ldr r2, [pc, #276] @ 2e43f8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 2e43fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 2e4400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2e4208 │ │ │ │ ldr r1, [pc, #240] @ 2e4404 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997340 │ │ │ │ + bl 997318 │ │ │ │ b 2e4208 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 2e4408 │ │ │ │ ldr r2, [pc, #216] @ 2e440c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 2e4410 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 2e4414 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2e4208 │ │ │ │ ldr r1, [pc, #180] @ 2e4418 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e4264 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2e441c │ │ │ │ ldr r1, [pc, #168] @ 2e4420 │ │ │ │ @@ -158716,48 +158716,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r6, ip, ip, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, ip, r0, lsl #24 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r1, ip, r4, lsl #26 │ │ │ │ + rsbseq r1, ip, r4, ror #25 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ addseq r6, ip, r4, lsl #19 │ │ │ │ - addeq r6, r4, r8, ror #20 │ │ │ │ - ldrdeq lr, [pc], #-232 @ │ │ │ │ - rsbeq sp, pc, r4, asr #32 │ │ │ │ + addeq r6, r4, r8, asr #20 │ │ │ │ + strheq lr, [pc], #-232 @ │ │ │ │ + rsbeq sp, pc, r4, lsr #32 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - addeq r6, r4, r0, lsr #20 │ │ │ │ - rsbeq lr, pc, ip, asr #28 │ │ │ │ - rsbeq sp, pc, r4 │ │ │ │ + addeq r6, r4, r0, lsl #20 │ │ │ │ + rsbeq lr, pc, ip, lsr #28 │ │ │ │ + rsbeq ip, pc, r4, ror #31 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - ldrdeq r6, [r4], ip │ │ │ │ - rsbeq lr, pc, ip, asr #26 │ │ │ │ - strheq ip, [pc], #-248 @ │ │ │ │ + @ instruction: 0x008469bc │ │ │ │ + rsbeq lr, pc, ip, lsr #26 │ │ │ │ + @ instruction: 0x006fcf98 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - addeq r6, r4, r4, lsr #19 │ │ │ │ - rsbeq lr, pc, r4, ror sp @ │ │ │ │ - rsbeq ip, pc, ip, ror pc @ │ │ │ │ + addeq r6, r4, r4, lsl #19 │ │ │ │ + rsbeq lr, pc, r4, asr sp @ │ │ │ │ + rsbeq ip, pc, ip, asr pc @ │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - addeq r6, r4, r8, ror #18 │ │ │ │ - strheq lr, [pc], #-216 @ │ │ │ │ - rsbeq ip, pc, r4, asr #30 │ │ │ │ + addeq r6, r4, r8, asr #18 │ │ │ │ + @ instruction: 0x006fed98 │ │ │ │ + rsbeq ip, pc, r4, lsr #30 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - rsbeq lr, pc, r8, asr #26 │ │ │ │ - addeq r6, r4, r8, lsl r9 │ │ │ │ - strheq lr, [pc], #-204 @ │ │ │ │ - strdeq ip, [pc], #-228 @ │ │ │ │ + rsbeq lr, pc, r8, lsr #26 │ │ │ │ + strdeq r6, [r4], r8 │ │ │ │ + @ instruction: 0x006fec9c │ │ │ │ + ldrdeq ip, [pc], #-228 @ │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - rsbeq r5, pc, ip, ror #31 │ │ │ │ - ldrdeq r6, [r4], ip │ │ │ │ - rsbeq ip, pc, r4, asr #29 │ │ │ │ - rsbeq lr, pc, ip, lsr #24 │ │ │ │ + rsbeq r5, pc, ip, asr #31 │ │ │ │ + @ instruction: 0x008468bc │ │ │ │ + rsbeq ip, pc, r4, lsr #29 │ │ │ │ + rsbeq lr, pc, ip, lsl #24 │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 002e442c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -158775,31 +158775,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 24a658 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 2e449c │ │ │ │ - bl 9acb50 │ │ │ │ + bl 9acb28 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98b090 │ │ │ │ + bl 98b068 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4484 │ │ │ │ ldr r0, [pc, #128] @ 2e4524 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ad5e8 │ │ │ │ - bl 9adc38 │ │ │ │ + bl 9ad5c0 │ │ │ │ + bl 9adc10 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e44d4 │ │ │ │ - bl 9acb50 │ │ │ │ + bl 9acb28 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98b090 │ │ │ │ + bl 98b068 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e44bc │ │ │ │ ldr r2, [pc, #76] @ 2e4528 │ │ │ │ ldr r3, [pc, #64] @ 2e4520 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158832,43 +158832,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 2e460c │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #172] @ 2e4618 │ │ │ │ ldr r2, [pc, #172] @ 2e461c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2e45f0 │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -158879,15 +158879,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e45d0 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e45d4 │ │ │ │ @ instruction: 0x009c65d0 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r0, asr #30 │ │ │ │ + rsbeq ip, pc, r0, lsr #30 │ │ │ │ │ │ │ │ 002e4620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -158907,28 +158907,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 2e4a20 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #960] @ 2e4a50 │ │ │ │ ldr r2, [pc, #960] @ 2e4a54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -159081,22 +159081,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 2e49d4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 2e4a64 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2da96c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r2, [pc, #260] @ 2e4a68 │ │ │ │ ldr r3, [pc, #224] @ 2e4a48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -159121,19 +159121,19 @@ │ │ │ │ bl 2487d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 2e4818 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9ae768 │ │ │ │ + bl 9ae740 │ │ │ │ b 2e4940 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9ae24c │ │ │ │ + bl 9ae224 │ │ │ │ b 2e4730 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 2e4900 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -159151,19 +159151,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 2e4900 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c64d8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009c64b0 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r0, lsr #28 │ │ │ │ + rsbeq ip, pc, r0, lsl #28 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, pc, r8, asr r2 @ │ │ │ │ - rsbseq r4, fp, ip, lsl #17 │ │ │ │ - rsbeq sp, pc, r0, asr #32 │ │ │ │ + rsbeq sp, pc, r8, lsr r2 @ │ │ │ │ + rsbseq r4, fp, ip, ror #16 │ │ │ │ + rsbeq sp, pc, r0, lsr #32 │ │ │ │ @ instruction: 0x009c61b8 │ │ │ │ │ │ │ │ 002e4a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159171,55 +159171,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 2e4b34 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2e4b28 │ │ │ │ mov r6, r1 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #144] @ 2e4b38 │ │ │ │ ldr r2, [pc, #144] @ 2e4b3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 2e4b08 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 2e4b0c │ │ │ │ umullseq r6, ip, r0, r0 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r0, lsl #20 │ │ │ │ + rsbeq ip, pc, r0, ror #19 │ │ │ │ │ │ │ │ 002e4b40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159235,42 +159235,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #92] @ 2e4bfc │ │ │ │ ldr r2, [pc, #92] @ 2e4c00 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9adc98 │ │ │ │ + b 9adc70 │ │ │ │ addseq r5, ip, r0, asr #31 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r8, lsl #18 │ │ │ │ + rsbeq ip, pc, r8, ror #17 │ │ │ │ │ │ │ │ 002e4c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159284,40 +159284,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #84] @ 2e4cb0 │ │ │ │ ldr r2, [pc, #84] @ 2e4cb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9adc98 │ │ │ │ + b 9adc70 │ │ │ │ @ instruction: 0x009c5ef8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, ip, asr #16 │ │ │ │ + rsbeq ip, pc, ip, lsr #16 │ │ │ │ │ │ │ │ 002e4cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -159355,43 +159355,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 2e4e94 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #348] @ 2e4ecc │ │ │ │ ldr r2, [pc, #348] @ 2e4ed0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e4e28 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e4e84 │ │ │ │ ldr r2, [pc, #228] @ 2e4ed4 │ │ │ │ ldr r3, [pc, #208] @ 2e4ec4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -159423,38 +159423,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e4ea4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2da96c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e4de8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e4de8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e4d64 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e4e6c │ │ │ │ mvn r4, #3 │ │ │ │ b 2e4de8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r4, asr #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009c5df4 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, ip, lsr r7 @ │ │ │ │ + rsbeq ip, pc, ip, lsl r7 @ │ │ │ │ addseq r5, ip, ip, lsr #26 │ │ │ │ │ │ │ │ 002e4ed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159466,37 +159466,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 2e5048 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 2e5018 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r2, [pc, #304] @ 2e5054 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2e5058 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e4fc8 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5028 │ │ │ │ ldr r3, [pc, #212] @ 2e505c │ │ │ │ ldr r2, [pc, #212] @ 2e5060 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -159512,15 +159512,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5038 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e4f80 │ │ │ │ mov r0, r6 │ │ │ │ @@ -159532,28 +159532,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2dadd8 │ │ │ │ b 2e4fa8 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e4f18 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e4f80 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e4fe4 │ │ │ │ mvn r6, #3 │ │ │ │ b 2e4fac │ │ │ │ addseq r5, ip, r4, lsr #24 │ │ │ │ - rsbeq ip, pc, ip, lsl #11 │ │ │ │ + rsbeq ip, pc, ip, ror #10 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ │ │ │ │ 002e5064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -159563,40 +159563,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2e513c │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5134 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r2, [pc, #160] @ 2e5140 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e5144 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e50f8 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e5118 │ │ │ │ ldr r3, [pc, #60] @ 2e5148 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -159606,15 +159606,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5118 │ │ │ │ umullseq r5, ip, r8, sl │ │ │ │ - rsbeq ip, pc, r4, lsl r4 @ │ │ │ │ + strdeq ip, [pc], #-52 @ │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ │ │ │ │ 002e514c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -159632,76 +159632,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 2e520c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5248 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #228] @ 2e5290 │ │ │ │ ldr r2, [pc, #228] @ 2e5294 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e5228 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5258 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e520c │ │ │ │ b 2e5258 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e51a0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e520c │ │ │ │ @ instruction: 0x009c59b0 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r0, lsl #6 │ │ │ │ + rsbeq ip, pc, r0, ror #5 │ │ │ │ │ │ │ │ 002e5298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159712,71 +159712,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e53a8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e536c │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #208] @ 2e53b4 │ │ │ │ ldr r2, [pc, #208] @ 2e53b8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5340 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e537c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e52d8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5350 │ │ │ │ addseq r5, ip, r4, ror #16 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r8, asr #3 │ │ │ │ + rsbeq ip, pc, r8, lsr #3 │ │ │ │ │ │ │ │ 002e53bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159785,49 +159785,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 2e54b0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #188] @ 2e54bc │ │ │ │ ldr r2, [pc, #188] @ 2e54c0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e5474 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 2e5458 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e5298 │ │ │ │ @@ -159836,15 +159836,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 2e5458 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5458 │ │ │ │ addseq r5, ip, r4, asr #14 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq ip, pc, r8, lsr #1 │ │ │ │ + rsbeq ip, pc, r8, lsl #1 │ │ │ │ │ │ │ │ 002e54c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159856,38 +159856,38 @@ │ │ │ │ bne 2e563c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e561c │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r2, [pc, #308] @ 2e5648 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e564c │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2e55cc │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e55bc │ │ │ │ ldr r3, [pc, #212] @ 2e5650 │ │ │ │ ldr r2, [pc, #212] @ 2e5654 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -159903,19 +159903,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e5574 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e562c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2e5574 │ │ │ │ mov r0, r6 │ │ │ │ @@ -159927,24 +159927,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2dadd8 │ │ │ │ b 2e559c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e5508 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e55e8 │ │ │ │ mvn r6, #3 │ │ │ │ b 2e55a0 │ │ │ │ addseq r5, ip, ip, lsr r6 │ │ │ │ - @ instruction: 0x006fbf9c │ │ │ │ + rsbeq fp, pc, ip, ror pc @ │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ │ │ │ │ 002e5658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -159989,28 +159989,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2e58a0 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r2, [pc, #508] @ 2e591c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2e5920 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, sl │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -160020,15 +160020,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e5814 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5890 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2e57d4 │ │ │ │ ldr r3, [pc, #368] @ 2e5924 │ │ │ │ @@ -160080,54 +160080,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2da96c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e57a4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e57a4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aeefc │ │ │ │ + bl 9aeed4 │ │ │ │ b 2e5714 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2da96c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e57d4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e57d4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dadd8 │ │ │ │ b 2e57d4 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 2dad20 │ │ │ │ b 2e5878 │ │ │ │ mvn r7, #3 │ │ │ │ b 2e57d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r5, ip, ip, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, ip, r0, ror r4 │ │ │ │ - @ instruction: 0x006fbd90 │ │ │ │ + rsbeq fp, pc, r0, ror sp @ │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ addseq r5, ip, r0, asr #6 │ │ │ │ │ │ │ │ 002e5930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -160138,40 +160138,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2e5a08 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5a00 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r2, [pc, #160] @ 2e5a0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e5a10 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e59c4 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e59e4 │ │ │ │ ldr r3, [pc, #60] @ 2e5a14 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -160181,15 +160181,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e59e4 │ │ │ │ addseq r5, ip, ip, asr #3 │ │ │ │ - rsbeq fp, pc, r8, asr #22 │ │ │ │ + rsbeq fp, pc, r8, lsr #22 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ │ │ │ │ 002e5a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -160199,54 +160199,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5ad8 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #140] @ 2e5ae4 │ │ │ │ ldr r2, [pc, #140] @ 2e5ae8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5ab8 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5abc │ │ │ │ addseq r5, ip, r4, ror #1 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r0, asr sl @ │ │ │ │ + rsbeq fp, pc, r0, lsr sl @ │ │ │ │ │ │ │ │ 002e5aec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -160258,72 +160258,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e5c04 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5bc8 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #212] @ 2e5c10 │ │ │ │ ldr r2, [pc, #212] @ 2e5c14 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5b9c │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5bd8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e5b30 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5bac │ │ │ │ addseq r5, ip, r0, lsl r0 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r0, ror r9 @ │ │ │ │ + rsbeq fp, pc, r0, asr r9 @ │ │ │ │ │ │ │ │ 002e5c18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -160335,56 +160335,56 @@ │ │ │ │ bne 2e5cf0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 52ad7c │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #148] @ 2e5cfc │ │ │ │ ldr r2, [pc, #148] @ 2e5d00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5cd0 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5cd4 │ │ │ │ addseq r4, ip, r0, ror #29 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r0, asr #16 │ │ │ │ + rsbeq fp, pc, r0, lsr #16 │ │ │ │ │ │ │ │ 002e5d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -160396,56 +160396,56 @@ │ │ │ │ bne 2e5ddc │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 52ad7c │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #148] @ 2e5de8 │ │ │ │ ldr r2, [pc, #148] @ 2e5dec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5dbc │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5dc0 │ │ │ │ @ instruction: 0x009c4df4 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r4, asr r7 @ │ │ │ │ + rsbeq fp, pc, r4, lsr r7 @ │ │ │ │ │ │ │ │ 002e5df0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160456,31 +160456,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5f6c │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 2e5f44 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #316] @ 2e5f78 │ │ │ │ ldr r2, [pc, #316] @ 2e5f7c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 24b00c │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -160491,15 +160491,15 @@ │ │ │ │ blt 2e5ee8 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 2e5f54 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5f18 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -160509,45 +160509,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 248ae0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 2e5ecc │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e5e30 │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r9 │ │ │ │ bl 24b00c │ │ │ │ mov r2, r0 │ │ │ │ b 2e5e80 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5ecc │ │ │ │ addseq r4, ip, ip, lsl #26 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r0, ror r6 @ │ │ │ │ + rsbeq fp, pc, r0, asr r6 @ │ │ │ │ │ │ │ │ 002e5f80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160558,71 +160558,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e6090 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e6054 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #208] @ 2e609c │ │ │ │ ldr r2, [pc, #208] @ 2e60a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6028 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6064 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e5fc0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6038 │ │ │ │ addseq r4, ip, ip, ror fp │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r0, ror #9 │ │ │ │ + rsbeq fp, pc, r0, asr #9 │ │ │ │ │ │ │ │ 002e60a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -160651,41 +160651,41 @@ │ │ │ │ bne 2e6204 │ │ │ │ mov r0, r4 │ │ │ │ bl 2da928 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e61e4 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #228] @ 2e621c │ │ │ │ ldr r2, [pc, #228] @ 2e6220 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6194 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e61f4 │ │ │ │ ldr r2, [pc, #120] @ 2e6224 │ │ │ │ ldr r3, [pc, #100] @ 2e6214 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160699,28 +160699,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e612c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e61a4 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e61a4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, r8, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, ip, r4, lsl sl │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r4, ror r3 @ │ │ │ │ + rsbeq fp, pc, r4, asr r3 @ │ │ │ │ addseq r4, ip, r0, ror r9 │ │ │ │ │ │ │ │ 002e6228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160732,71 +160732,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e6338 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e62fc │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #208] @ 2e6344 │ │ │ │ ldr r2, [pc, #208] @ 2e6348 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e62d0 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e630c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e6268 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e62e0 │ │ │ │ @ instruction: 0x009c48d4 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r8, lsr r2 @ │ │ │ │ + rsbeq fp, pc, r8, lsl r2 @ │ │ │ │ │ │ │ │ 002e634c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -160827,41 +160827,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 2da928 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 2e6494 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #228] @ 2e64cc │ │ │ │ ldr r2, [pc, #228] @ 2e64d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6444 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e64a4 │ │ │ │ ldr r2, [pc, #120] @ 2e64d4 │ │ │ │ ldr r3, [pc, #100] @ 2e64c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160875,28 +160875,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e63dc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e6454 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6454 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c47b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, ip, r4, lsl #15 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, pc, r4, asr #1 │ │ │ │ + rsbeq fp, pc, r4, lsr #1 │ │ │ │ addseq r4, ip, r0, asr #13 │ │ │ │ │ │ │ │ 002e64d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160909,72 +160909,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e65f0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e65b4 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #212] @ 2e65fc │ │ │ │ ldr r2, [pc, #212] @ 2e6600 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6588 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e65c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e651c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6598 │ │ │ │ addseq r4, ip, r4, lsr #12 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r4, lsl #31 │ │ │ │ + rsbeq sl, pc, r4, ror #30 │ │ │ │ │ │ │ │ 002e6604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161014,43 +161014,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e67e8 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #348] @ 2e6820 │ │ │ │ ldr r2, [pc, #348] @ 2e6824 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e677c │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e67d8 │ │ │ │ ldr r2, [pc, #228] @ 2e6828 │ │ │ │ ldr r3, [pc, #208] @ 2e6818 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161082,38 +161082,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e67f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2da96c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e673c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e673c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e66b8 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e67c0 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e673c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c44f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, ip, r8, lsr #9 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r8, ror #27 │ │ │ │ + rsbeq sl, pc, r8, asr #27 │ │ │ │ @ instruction: 0x009c43d8 │ │ │ │ │ │ │ │ 002e682c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161124,69 +161124,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e6930 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e68f4 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr ip, [pc, #200] @ 2e693c │ │ │ │ ldr r2, [pc, #200] @ 2e6940 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e68c8 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6904 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e6868 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e68d8 │ │ │ │ @ instruction: 0x009c42d0 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r8, lsr ip @ │ │ │ │ + rsbeq sl, pc, r8, lsl ip @ │ │ │ │ │ │ │ │ 002e6944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161198,72 +161198,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e6a5c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e6a20 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #212] @ 2e6a68 │ │ │ │ ldr r2, [pc, #212] @ 2e6a6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e69f4 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6a30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e6988 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6a04 │ │ │ │ @ instruction: 0x009c41b8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r8, lsl fp @ │ │ │ │ + strdeq sl, [pc], #-168 @ │ │ │ │ │ │ │ │ 002e6a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -161271,53 +161271,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2e6b2c │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #136] @ 2e6b38 │ │ │ │ ldr r2, [pc, #136] @ 2e6b3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6b0c │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6b10 │ │ │ │ addseq r4, ip, ip, lsl #1 │ │ │ │ muleq r0, r4, sp │ │ │ │ - strdeq sl, [pc], #-152 @ │ │ │ │ + ldrdeq sl, [pc], #-152 @ │ │ │ │ │ │ │ │ 002e6b40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -161326,29 +161326,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 2e6c10 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #152] @ 2e6c1c │ │ │ │ ldr r2, [pc, #152] @ 2e6c20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -161356,27 +161356,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6bf0 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6bf4 │ │ │ │ addseq r3, ip, r0, asr #31 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r4, lsr #18 │ │ │ │ + rsbeq sl, pc, r4, lsl #18 │ │ │ │ │ │ │ │ 002e6c24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161415,44 +161415,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2e6e08 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #356] @ 2e6e44 │ │ │ │ ldr r2, [pc, #356] @ 2e6e48 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, sl │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e6d9c │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6df8 │ │ │ │ ldr r2, [pc, #232] @ 2e6e4c │ │ │ │ ldr r3, [pc, #208] @ 2e6e38 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161484,39 +161484,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e6e18 │ │ │ │ mov r0, r6 │ │ │ │ bl 2da96c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e6d5c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ b 2e6d5c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e6cd4 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e6de0 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6d5c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c3ed8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, ip, r8, lsl #29 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, ip, asr #15 │ │ │ │ + rsbeq sl, pc, ip, lsr #15 │ │ │ │ @ instruction: 0x009c3db8 │ │ │ │ │ │ │ │ 002e6e50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -161542,42 +161542,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e6f84 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #188] @ 2e6f90 │ │ │ │ ldr r2, [pc, #188] @ 2e6f94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6f34 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -161593,34 +161593,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6e94 │ │ │ │ addseq r3, ip, r8, lsr #25 │ │ │ │ muleq r0, r4, sp │ │ │ │ - ldrdeq sl, [pc], #-84 @ │ │ │ │ - b 9adc38 │ │ │ │ + strheq sl, [pc], #-84 @ │ │ │ │ + b 9adc10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9adc38 │ │ │ │ + bl 9adc10 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002e6fc0 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 2e6fdc │ │ │ │ ldr r0, [pc, #16] @ 2e6fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 9b004c │ │ │ │ + b 9b0024 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 002e6fe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -161634,72 +161634,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e70fc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e70c0 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #212] @ 2e7108 │ │ │ │ ldr r2, [pc, #212] @ 2e710c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7094 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e70d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e7028 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e70a4 │ │ │ │ addseq r3, ip, r8, lsl fp │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r8, ror r4 @ │ │ │ │ + rsbeq sl, pc, r8, asr r4 @ │ │ │ │ │ │ │ │ 002e7110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161711,74 +161711,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2e7230 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e71f4 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #220] @ 2e723c │ │ │ │ ldr r2, [pc, #220] @ 2e7240 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e71c8 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e7204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e7154 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e71d8 │ │ │ │ addseq r3, ip, ip, ror #19 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, ip, asr #6 │ │ │ │ + rsbeq sl, pc, ip, lsr #6 │ │ │ │ │ │ │ │ 002e7244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161790,29 +161790,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2e736c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e7330 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #228] @ 2e7378 │ │ │ │ ldr r2, [pc, #228] @ 2e737c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -161821,45 +161821,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7304 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e7340 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e7288 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7314 │ │ │ │ @ instruction: 0x009c38b8 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r8, lsl r2 @ │ │ │ │ + strdeq sl, [pc], #-24 @ │ │ │ │ │ │ │ │ 002e7380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161870,71 +161870,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e7490 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e7454 │ │ │ │ - bl 9af778 │ │ │ │ + bl 9af750 │ │ │ │ ldr r3, [pc, #208] @ 2e749c │ │ │ │ ldr r2, [pc, #208] @ 2e74a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9abc3c │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9abc14 │ │ │ │ + bl 9adc70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7428 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9adc98 │ │ │ │ + bl 9adc70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e7464 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aec6c │ │ │ │ + bl 9aec44 │ │ │ │ b 2e73c0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9aedc4 │ │ │ │ + bl 9aed9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7438 │ │ │ │ addseq r3, ip, ip, ror r7 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq sl, pc, r0, ror #1 │ │ │ │ + rsbeq sl, pc, r0, asr #1 │ │ │ │ │ │ │ │ 002e74a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -161956,15 +161956,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, pc, r8, asr #24 │ │ │ │ + rsbeq fp, pc, r8, lsr #24 │ │ │ │ │ │ │ │ 002e7514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -161985,15 +161985,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq fp, [pc], #-184 @ │ │ │ │ + strheq fp, [pc], #-184 @ │ │ │ │ │ │ │ │ 002e7580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -162012,15 +162012,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, pc, ip, ror #22 │ │ │ │ + rsbeq fp, pc, ip, asr #22 │ │ │ │ │ │ │ │ 002e75e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -162045,82 +162045,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, pc, r0, lsl #22 │ │ │ │ + rsbeq fp, pc, r0, ror #21 │ │ │ │ │ │ │ │ 002e7660 : │ │ │ │ b 24a358 │ │ │ │ │ │ │ │ 002e7664 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2e7694 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r8, sp, r8, ror #25 │ │ │ │ │ │ │ │ 002e7698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 2e7744 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 2e7748 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #132] @ 2e774c │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7724 │ │ │ │ ldr r2, [pc, #92] @ 2e7750 │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq fp, pc, r0, lsl #21 │ │ │ │ - addeq r3, r4, r8, ror #12 │ │ │ │ - rsbeq fp, pc, ip, asr #20 │ │ │ │ - rsbeq fp, pc, r8, asr sl @ │ │ │ │ + rsbeq fp, pc, r0, ror #20 │ │ │ │ + addeq r3, r4, r8, asr #12 │ │ │ │ + rsbeq fp, pc, ip, lsr #20 │ │ │ │ + rsbeq fp, pc, r8, lsr sl @ │ │ │ │ │ │ │ │ 002e7754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -162135,59 +162135,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 2e784c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #160] @ 2e7850 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e781c │ │ │ │ ldr sl, [pc, #136] @ 2e7854 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2e781c │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e778c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x008435b0 │ │ │ │ - rsbeq pc, lr, r4, lsr #30 │ │ │ │ - rsbseq sp, r8, r4, ror #7 │ │ │ │ - rsbeq fp, pc, ip, asr #19 │ │ │ │ - rsbeq fp, pc, r0, asr #19 │ │ │ │ + umulleq r3, r4, r0, r5 │ │ │ │ + rsbeq pc, lr, r4, lsl #30 │ │ │ │ + rsbseq sp, r8, r4, asr #7 │ │ │ │ + rsbeq fp, pc, ip, lsr #19 │ │ │ │ + rsbeq fp, pc, r0, lsr #19 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -162354,21 +162354,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 2e7b24 │ │ │ │ ldr r0, [pc, #40] @ 2e7b28 │ │ │ │ ldr r2, [pc, #40] @ 2e7b2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008432bc │ │ │ │ - ldrdeq fp, [pc], #-100 @ │ │ │ │ - rsbeq fp, pc, r4, ror #13 │ │ │ │ - andeq r0, r0, sl, lsl r6 │ │ │ │ umulleq r3, r4, ip, r2 │ │ │ │ strheq fp, [pc], #-100 @ │ │ │ │ - ldrdeq fp, [pc], #-96 @ │ │ │ │ + rsbeq fp, pc, r4, asr #13 │ │ │ │ + andeq r0, r0, sl, lsl r6 │ │ │ │ + addeq r3, r4, ip, ror r2 │ │ │ │ + @ instruction: 0x006fb694 │ │ │ │ + strheq fp, [pc], #-96 @ │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -162392,18 +162392,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2e7bb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbeq fp, pc, r4, lsl #13 │ │ │ │ - addeq r3, r4, ip, lsl #4 │ │ │ │ - rsbeq fp, pc, r4, lsr #12 │ │ │ │ - rsbeq fp, pc, ip, asr #12 │ │ │ │ + rsbeq fp, pc, r4, ror #12 │ │ │ │ + addeq r3, r4, ip, ror #3 │ │ │ │ + rsbeq fp, pc, r4, lsl #12 │ │ │ │ + rsbeq fp, pc, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 2e7db4 │ │ │ │ @@ -162525,19 +162525,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, ip, ip, lsr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, r0, r0, lsr r7 │ │ │ │ + rsbseq r5, r0, r0, lsl r7 │ │ │ │ addseq r2, ip, r0, asr lr │ │ │ │ - addeq r3, r4, r0 │ │ │ │ - rsbeq fp, pc, r8, lsl r4 @ │ │ │ │ - rsbeq fp, pc, r0, ror #8 │ │ │ │ + addeq r2, r4, r0, ror #31 │ │ │ │ + strdeq fp, [pc], #-56 @ │ │ │ │ + rsbeq fp, pc, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 2e7e64 │ │ │ │ ldr r3, [pc, #120] @ 2e7e68 │ │ │ │ @@ -162569,15 +162569,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r2, ip, r0, lsr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, fp, r4, lsr r2 │ │ │ │ + rsbseq r1, fp, r4, lsl r2 │ │ │ │ @ instruction: 0x009c2cfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 2e7f74 │ │ │ │ @@ -162638,17 +162638,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r2, ip, ip, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, ip, r4, lsl ip │ │ │ │ - addeq r2, r4, ip, asr #28 │ │ │ │ - ldrdeq fp, [pc], #-36 @ │ │ │ │ - rsbeq fp, pc, r0, ror #4 │ │ │ │ + addeq r2, r4, ip, lsr #28 │ │ │ │ + strheq fp, [pc], #-36 @ │ │ │ │ + rsbeq fp, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 2e80f0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -163379,17 +163379,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, ip, r0, asr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrheq r2, [ip], r4 │ │ │ │ - addeq r2, r4, r4, ror #5 │ │ │ │ - strdeq sl, [pc], #-104 @ │ │ │ │ - rsbeq sl, pc, r4, ror r7 @ │ │ │ │ + addeq r2, r4, r4, asr #5 │ │ │ │ + ldrdeq sl, [pc], #-104 @ │ │ │ │ + rsbeq sl, pc, r4, asr r7 @ │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 002e8aec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163426,17 +163426,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2e8b9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq r3, r9, r4, lsr #21 │ │ │ │ - addeq r2, r4, r8, lsr #4 │ │ │ │ - rsbeq sl, pc, ip, lsr r6 @ │ │ │ │ - ldrdeq sl, [pc], #-100 @ │ │ │ │ + addeq r2, r4, r8, lsl #4 │ │ │ │ + rsbeq sl, pc, ip, lsl r6 @ │ │ │ │ + strheq sl, [pc], #-100 @ │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 002e8ba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -163593,18 +163593,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 2e8e2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ addseq r1, ip, r0, lsl #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r4, r0, lsr r1 │ │ │ │ + addeq r2, r4, r0, lsl r1 │ │ │ │ addseq r1, ip, r8, lsr #28 │ │ │ │ - addeq r1, r4, r4, lsr #31 │ │ │ │ - strheq sl, [pc], #-52 @ │ │ │ │ + addeq r1, r4, r4, lsl #31 │ │ │ │ + @ instruction: 0x006fa394 │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2e8f3c │ │ │ │ @@ -164422,15 +164422,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r2, r9, ip, lsr fp │ │ │ │ - @ instruction: 0x007af594 │ │ │ │ + rsbseq pc, sl, r4, ror r5 @ │ │ │ │ │ │ │ │ 002e9ae4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -164467,17 +164467,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2e9b98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ umlaleq r2, r9, r4, sl │ │ │ │ - addeq r1, r4, ip, lsr #4 │ │ │ │ - rsbeq r9, pc, r0, asr #12 │ │ │ │ - rsbeq r9, pc, r4, ror #13 │ │ │ │ + addeq r1, r4, ip, lsl #4 │ │ │ │ + rsbeq r9, pc, r0, lsr #12 │ │ │ │ + rsbeq r9, pc, r4, asr #13 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 002e9b9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165253,15 +165253,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r1, r9, ip, asr #29 │ │ │ │ - rsbseq lr, sl, ip, lsr #18 │ │ │ │ + rsbseq lr, sl, ip, lsl #18 │ │ │ │ │ │ │ │ 002ea738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -165291,15 +165291,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r1, r9, r8, asr #28 │ │ │ │ - rsbseq lr, sl, r8, lsr #17 │ │ │ │ + rsbseq lr, sl, r8, lsl #17 │ │ │ │ │ │ │ │ 002ea7c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -165333,15 +165333,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x00a91db4 │ │ │ │ - rsbseq lr, sl, r4, lsl r8 │ │ │ │ + ldrsheq lr, [sl], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 002ea868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165378,15 +165378,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r8, lsl #26 │ │ │ │ - rsbseq lr, sl, r4, ror r7 │ │ │ │ + rsbseq lr, sl, r4, asr r7 │ │ │ │ │ │ │ │ 002ea914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165426,15 +165426,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, ip, asr ip │ │ │ │ - rsbseq lr, sl, r8, asr #13 │ │ │ │ + rsbseq lr, sl, r8, lsr #13 │ │ │ │ │ │ │ │ 002ea9cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165477,15 +165477,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r4, lsr #23 │ │ │ │ - rsbseq lr, sl, r0, lsl r6 │ │ │ │ + ldrsheq lr, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 002eaa90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165531,15 +165531,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r0, ror #21 │ │ │ │ - rsbseq lr, sl, ip, asr #10 │ │ │ │ + rsbseq lr, sl, ip, lsr #10 │ │ │ │ │ │ │ │ 002eab60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -165808,19 +165808,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq pc, fp, r8, lsl #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r9, r0, asr #19 │ │ │ │ - rsbseq lr, sl, r0, asr #2 │ │ │ │ + rsbseq lr, sl, r0, lsr #2 │ │ │ │ addseq pc, fp, r4, ror #23 │ │ │ │ - addeq pc, r3, r8, lsl lr @ │ │ │ │ - rsbeq r8, pc, ip, lsr #4 │ │ │ │ - ldrdeq r8, [pc], #-44 @ │ │ │ │ + strdeq pc, [r3], r8 │ │ │ │ + rsbeq r8, pc, ip, lsl #4 │ │ │ │ + strheq r8, [pc], #-44 @ │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 002eafc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166058,17 +166058,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq pc, fp, ip, asr r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq r1, r9, r4, r3 │ │ │ │ addseq pc, fp, r0, lsl r8 @ │ │ │ │ - addeq pc, r3, r4, asr #20 │ │ │ │ - rsbeq r7, pc, r8, asr lr @ │ │ │ │ - rsbeq r7, pc, r0, lsr #30 │ │ │ │ + addeq pc, r3, r4, lsr #20 │ │ │ │ + rsbeq r7, pc, r8, lsr lr @ │ │ │ │ + rsbeq r7, pc, r0, lsl #30 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002eb390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166241,17 +166241,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bf5f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r1, r9, r8, asr r0 │ │ │ │ addseq pc, fp, r4, asr #10 │ │ │ │ - addeq pc, r3, r8, ror r7 @ │ │ │ │ - rsbeq r7, pc, ip, lsl #23 │ │ │ │ - rsbeq r7, pc, r4, ror #24 │ │ │ │ + addeq pc, r3, r8, asr r7 @ │ │ │ │ + rsbeq r7, pc, ip, ror #22 │ │ │ │ + rsbeq r7, pc, r4, asr #24 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 002eb65c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -166608,19 +166608,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq pc, fp, r4, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r9, r0, asr #21 │ │ │ │ - rsbseq sp, sl, r4, lsl #10 │ │ │ │ + rsbseq sp, sl, r4, ror #9 │ │ │ │ addseq lr, fp, r4, asr #31 │ │ │ │ - strdeq pc, [r3], r8 │ │ │ │ - rsbeq r7, pc, ip, lsl #12 │ │ │ │ - strdeq r7, [pc], #-96 @ │ │ │ │ + ldrdeq pc, [r3], r8 │ │ │ │ + rsbeq r7, pc, ip, ror #11 │ │ │ │ + ldrdeq r7, [pc], #-96 @ │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002ebbe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -166935,15 +166935,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r0, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r9, ip, asr #11 │ │ │ │ - rsbseq sp, sl, r4 │ │ │ │ + rsbseq ip, sl, r4, ror #31 │ │ │ │ addseq lr, fp, ip, lsr #21 │ │ │ │ │ │ │ │ 002ec0c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167124,15 +167124,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, ip, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a902b4 │ │ │ │ - rsbseq ip, sl, r0, lsl sp │ │ │ │ + ldrsheq ip, [sl], #-192 @ 0xffffff40 @ │ │ │ │ @ instruction: 0x009be7d0 │ │ │ │ │ │ │ │ 002ec3a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167204,15 +167204,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, ip, asr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq r0, r9, ip, lsr #3 │ │ │ │ - rsbseq ip, sl, r0, asr #23 │ │ │ │ + rsbseq ip, sl, r0, lsr #23 │ │ │ │ umullseq lr, fp, r8, r6 │ │ │ │ │ │ │ │ 002ec4d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167252,15 +167252,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r0, r9, r4, lsr #1 │ │ │ │ - ldrsbeq ip, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + ldrheq ip, [sl], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 002ec58c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -167299,15 +167299,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ strdeq pc, [r8], r0 @ │ │ │ │ - rsbseq ip, sl, r0, lsr #20 │ │ │ │ + rsbseq ip, sl, r0, lsl #20 │ │ │ │ │ │ │ │ 002ec640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167413,17 +167413,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ec800 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq pc, r8, ip, lsr #28 │ │ │ │ - addeq lr, r3, r4, asr #11 │ │ │ │ - ldrdeq r6, [pc], #-152 @ │ │ │ │ - rsbeq r6, pc, ip, asr #21 │ │ │ │ + addeq lr, r3, r4, lsr #11 │ │ │ │ + strheq r6, [pc], #-152 @ │ │ │ │ + rsbeq r6, pc, ip, lsr #21 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002ec804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167682,17 +167682,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, ip, lsl r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r8, r8, ror fp @ │ │ │ │ addseq sp, fp, r8, lsl #31 │ │ │ │ - addeq lr, r3, r0, asr #3 │ │ │ │ - ldrdeq r6, [pc], #-108 @ │ │ │ │ - ldrdeq r6, [pc], #-80 @ │ │ │ │ + addeq lr, r3, r0, lsr #3 │ │ │ │ + strheq r6, [pc], #-108 @ │ │ │ │ + strheq r6, [pc], #-80 @ │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 002ecc20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167906,17 +167906,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq sp, fp, r8, ror #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ adceq pc, r8, r4, lsr r7 @ │ │ │ │ addseq sp, fp, r0, lsr ip │ │ │ │ - addeq sp, r3, r4, ror #28 │ │ │ │ - rsbeq r6, pc, r8, ror r2 @ │ │ │ │ - rsbeq r6, pc, ip, lsl #7 │ │ │ │ + addeq sp, r3, r4, asr #28 │ │ │ │ + rsbeq r6, pc, r8, asr r2 @ │ │ │ │ + rsbeq r6, pc, ip, ror #6 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 002ecf70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168254,33 +168254,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq sp, fp, r0, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00a8f4b0 │ │ │ │ addseq sp, fp, r0, ror #14 │ │ │ │ - umulleq sp, r3, r4, r9 │ │ │ │ - rsbeq r5, pc, r8, lsr #27 │ │ │ │ - rsbeq r5, pc, ip, lsl #30 │ │ │ │ + addeq sp, r3, r4, ror r9 │ │ │ │ + rsbeq r5, pc, r8, lsl #27 │ │ │ │ + rsbeq r5, pc, ip, ror #29 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - addeq sp, r3, r0, ror r9 │ │ │ │ - rsbeq r5, pc, r4, lsl #27 │ │ │ │ - ldrdeq r5, [pc], #-232 @ │ │ │ │ + addeq sp, r3, r0, asr r9 │ │ │ │ + rsbeq r5, pc, r4, ror #26 │ │ │ │ + strheq r5, [pc], #-232 @ │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - addeq sp, r3, ip, asr #18 │ │ │ │ - rsbeq r5, pc, r0, ror #26 │ │ │ │ - rsbeq r5, pc, r4, lsr #29 │ │ │ │ + addeq sp, r3, ip, lsr #18 │ │ │ │ + rsbeq r5, pc, r0, asr #26 │ │ │ │ + rsbeq r5, pc, r4, lsl #29 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - addeq sp, r3, r8, lsr #18 │ │ │ │ - rsbeq r5, pc, ip, lsr sp @ │ │ │ │ - rsbeq r5, pc, r0, ror lr @ │ │ │ │ + addeq sp, r3, r8, lsl #18 │ │ │ │ + rsbeq r5, pc, ip, lsl sp @ │ │ │ │ + rsbeq r5, pc, r0, asr lr @ │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - addeq sp, r3, r4, lsl #18 │ │ │ │ - rsbeq r5, pc, r8, lsl sp @ │ │ │ │ - rsbeq r5, pc, r8, lsr lr @ │ │ │ │ + addeq sp, r3, r4, ror #17 │ │ │ │ + strdeq r5, [pc], #-200 @ │ │ │ │ + rsbeq r5, pc, r8, lsl lr @ │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 002ed510 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168541,19 +168541,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq sp, fp, r8, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umlaleq lr, r8, r0, sp │ │ │ │ - ldrheq fp, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x007ab79c │ │ │ │ addseq sp, fp, r8, ror r2 │ │ │ │ - addeq sp, r3, ip, lsr #9 │ │ │ │ - rsbeq r5, pc, r0, asr #17 │ │ │ │ - rsbeq r5, pc, r4, lsr sl @ │ │ │ │ + addeq sp, r3, ip, lsl #9 │ │ │ │ + rsbeq r5, pc, r0, lsr #17 │ │ │ │ + rsbeq r5, pc, r4, lsl sl @ │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 002ed92c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168740,15 +168740,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq lr, r8, ip, lsl sl │ │ │ │ - rsbseq fp, sl, r8, lsr #9 │ │ │ │ + rsbseq fp, sl, r8, lsl #9 │ │ │ │ │ │ │ │ 002edc1c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 2e8e30 │ │ │ │ @@ -168897,19 +168897,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r4, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x006f5598 │ │ │ │ + rsbeq r5, pc, r8, ror r5 @ │ │ │ │ addseq ip, fp, ip, lsl sp │ │ │ │ - addeq ip, r3, r4, asr pc │ │ │ │ - strdeq r5, [pc], #-76 @ │ │ │ │ - rsbeq r5, pc, r4, ror #6 │ │ │ │ + addeq ip, r3, r4, lsr pc │ │ │ │ + ldrdeq r5, [pc], #-76 @ │ │ │ │ + rsbeq r5, pc, r4, asr #6 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 002ede8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168957,15 +168957,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, ip, asr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, pc, r0, ror r4 @ │ │ │ │ + rsbeq r5, pc, r0, asr r4 @ │ │ │ │ addseq ip, fp, r8, lsl #24 │ │ │ │ │ │ │ │ 002edf64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169001,17 +169001,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2ee004 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ee008 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0083cdb8 │ │ │ │ - rsbeq r5, pc, ip, asr #3 │ │ │ │ - rsbeq r5, pc, ip, lsl #7 │ │ │ │ + umulleq ip, r3, r8, sp │ │ │ │ + rsbeq r5, pc, ip, lsr #3 │ │ │ │ + rsbeq r5, pc, ip, ror #6 │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 002ee00c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169307,33 +169307,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, ip, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, pc, r4, asr #3 │ │ │ │ - strheq r5, [pc], #-24 @ │ │ │ │ - rsbeq r5, pc, ip, lsr #1 │ │ │ │ - rsbeq r5, pc, r4, lsl r1 @ │ │ │ │ + rsbeq r5, pc, r4, lsr #3 │ │ │ │ + @ instruction: 0x006f5198 │ │ │ │ + rsbeq r5, pc, ip, lsl #1 │ │ │ │ strdeq r5, [pc], #-4 @ │ │ │ │ - rsbeq r5, pc, r8, ror r0 @ │ │ │ │ - rsbeq r5, pc, r4 │ │ │ │ - rsbeq r5, pc, r0, lsr #32 │ │ │ │ + ldrdeq r5, [pc], #-4 @ │ │ │ │ + rsbeq r5, pc, r8, asr r0 @ │ │ │ │ + rsbeq r4, pc, r4, ror #31 │ │ │ │ + rsbeq r5, pc, r0 │ │ │ │ addseq ip, fp, r0, asr #14 │ │ │ │ - addeq ip, r3, ip, ror #18 │ │ │ │ - rsbeq r4, pc, r0, ror pc @ │ │ │ │ - rsbeq r4, pc, ip, ror sp @ │ │ │ │ + addeq ip, r3, ip, asr #18 │ │ │ │ + rsbeq r4, pc, r0, asr pc @ │ │ │ │ + rsbeq r4, pc, ip, asr sp @ │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - addeq ip, r3, r8, asr #18 │ │ │ │ - rsbeq r4, pc, r8, asr sp @ │ │ │ │ + addeq ip, r3, r8, lsr #18 │ │ │ │ + rsbeq r4, pc, r8, lsr sp @ │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - addeq ip, r3, r0, lsr #18 │ │ │ │ - rsbeq r4, pc, r0, asr #30 │ │ │ │ - rsbeq r4, pc, r0, lsr sp @ │ │ │ │ + addeq ip, r3, r0, lsl #18 │ │ │ │ + rsbeq r4, pc, r0, lsr #30 │ │ │ │ + rsbeq r4, pc, r0, lsl sp @ │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 002ee4f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169420,16 +169420,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r4, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, pc, r8, lsr #29 │ │ │ │ - rsbeq r4, pc, r0, ror #27 │ │ │ │ + rsbeq r4, pc, r8, lsl #29 │ │ │ │ + rsbeq r4, pc, r0, asr #27 │ │ │ │ addseq ip, fp, r4, lsl #10 │ │ │ │ │ │ │ │ 002ee66c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169516,16 +169516,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, ip, lsl #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, pc, r8, lsr sp @ │ │ │ │ - rsbeq r4, pc, r8, ror #24 │ │ │ │ + rsbeq r4, pc, r8, lsl sp @ │ │ │ │ + rsbeq r4, pc, r8, asr #24 │ │ │ │ addseq ip, fp, ip, lsl #7 │ │ │ │ │ │ │ │ 002ee7e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -169925,17 +169925,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq fp, fp, r8, ror #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, fp, r8, ror #26 │ │ │ │ - umulleq fp, r3, ip, pc @ │ │ │ │ - strheq r4, [pc], #-48 @ │ │ │ │ - strdeq r4, [pc], #-92 @ │ │ │ │ + addeq fp, r3, ip, ror pc │ │ │ │ + @ instruction: 0x006f4390 │ │ │ │ + ldrdeq r4, [pc], #-92 @ │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 002eee34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -170034,19 +170034,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 2eefe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq fp, fp, r4, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, pc, r4, lsl #11 │ │ │ │ + rsbeq r4, pc, r4, ror #10 │ │ │ │ @ instruction: 0x009bbbb8 │ │ │ │ - addeq fp, r3, ip, ror #27 │ │ │ │ - rsbeq r4, pc, r0, lsl #4 │ │ │ │ - rsbeq r4, pc, r8, ror #8 │ │ │ │ + addeq fp, r3, ip, asr #27 │ │ │ │ + rsbeq r4, pc, r0, ror #3 │ │ │ │ + rsbeq r4, pc, r8, asr #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 002eefe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -170309,15 +170309,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 24a22c │ │ │ │ b 2ef2e4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq fp, fp, r0, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r4, [pc], #-60 @ │ │ │ │ + ldrdeq r4, [pc], #-60 @ │ │ │ │ addseq fp, fp, r4, lsr #16 │ │ │ │ │ │ │ │ 002ef41c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -170332,25 +170332,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #792] @ 2ef78c │ │ │ │ ldr r2, [pc, #792] @ 2ef790 │ │ │ │ ldr r1, [pc, #792] @ 2ef794 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -170533,30 +170533,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 2ef7cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bb6d8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r3, r4, lsr #18 │ │ │ │ - rsbeq r8, lr, r0, lsl r2 │ │ │ │ - ldrheq r1, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x006f3f90 │ │ │ │ + addeq fp, r3, r4, lsl #18 │ │ │ │ + strdeq r8, [lr], #-16 @ │ │ │ │ + @ instruction: 0x00771f94 │ │ │ │ + rsbeq r3, pc, r0, ror pc @ │ │ │ │ addseq fp, fp, r4, asr #8 │ │ │ │ - addeq fp, r3, r8, ror r6 │ │ │ │ - rsbeq r3, pc, ip, lsl #21 │ │ │ │ - rsbeq r3, pc, r4, lsl #27 │ │ │ │ + addeq fp, r3, r8, asr r6 │ │ │ │ + rsbeq r3, pc, ip, ror #20 │ │ │ │ + rsbeq r3, pc, r4, ror #26 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - addeq fp, r3, r4, asr r6 │ │ │ │ - rsbeq r3, pc, r8, ror #20 │ │ │ │ - rsbeq r3, pc, r4, lsr sp @ │ │ │ │ + addeq fp, r3, r4, lsr r6 │ │ │ │ + rsbeq r3, pc, r8, asr #20 │ │ │ │ + rsbeq r3, pc, r4, lsl sp @ │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - addeq fp, r3, r0, lsr r6 │ │ │ │ - rsbeq r3, pc, r4, asr #20 │ │ │ │ - rsbeq r3, pc, r4, ror #25 │ │ │ │ + addeq fp, r3, r0, lsl r6 │ │ │ │ + rsbeq r3, pc, r4, lsr #20 │ │ │ │ + rsbeq r3, pc, r4, asr #25 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 002ef7d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -171155,23 +171155,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2f0160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq fp, fp, ip, lsr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r3, [pc], #-192 @ │ │ │ │ - ldrdeq r3, [pc], #-172 @ │ │ │ │ - rsbeq r3, pc, r4, lsl #21 │ │ │ │ - rsbeq r3, pc, ip, asr #9 │ │ │ │ - ldrsbeq r0, [r9], #-16 @ │ │ │ │ + @ instruction: 0x006f3c90 │ │ │ │ + strheq r3, [pc], #-172 @ │ │ │ │ + rsbeq r3, pc, r4, ror #20 │ │ │ │ + rsbeq r3, pc, ip, lsr #9 │ │ │ │ + ldrheq r0, [r9], #-16 @ │ │ │ │ addseq sl, fp, r0, lsr #21 │ │ │ │ - addeq sl, r3, r0, lsl #25 │ │ │ │ - @ instruction: 0x006f3094 │ │ │ │ - strheq r3, [pc], #-60 @ │ │ │ │ + addeq sl, r3, r0, ror #24 │ │ │ │ + rsbeq r3, pc, r4, ror r0 @ │ │ │ │ + @ instruction: 0x006f339c │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 002f0164 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171198,22 +171198,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 758bb4 │ │ │ │ + bl 758b8c │ │ │ │ ldr r2, [pc, #676] @ 2f0490 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 24a658 │ │ │ │ ldr r3, [pc, #632] @ 2f0494 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -171246,15 +171246,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 24a22c │ │ │ │ ldr r1, [pc, #508] @ 2f0498 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f0420 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -171345,21 +171345,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 2f04ac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 2f02ac │ │ │ │ ldr r1, [pc, #112] @ 2f04b0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2f0464 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 2f04b4 │ │ │ │ b 2f02b8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @@ -171367,28 +171367,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 2f04bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ umullseq sl, fp, r8, r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, pc, r0, asr r3 @ │ │ │ │ - rsbseq lr, r8, ip, lsl lr │ │ │ │ - addeq sl, r3, ip, asr #23 │ │ │ │ - rsbeq r3, pc, r8, lsl #6 │ │ │ │ - strdeq r3, [pc], #-36 @ │ │ │ │ - rsbeq r3, pc, ip, ror r2 @ │ │ │ │ - rsbeq r3, pc, r4, asr #3 │ │ │ │ - rsbeq r3, pc, r4, lsl #3 │ │ │ │ - strheq r2, [pc], #-240 @ │ │ │ │ + rsbeq r3, pc, r0, lsr r3 @ │ │ │ │ + ldrsheq lr, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + addeq sl, r3, ip, lsr #23 │ │ │ │ + rsbeq r3, pc, r8, ror #5 │ │ │ │ + ldrdeq r3, [pc], #-36 @ │ │ │ │ + rsbeq r3, pc, ip, asr r2 @ │ │ │ │ + rsbeq r3, pc, r4, lsr #3 │ │ │ │ + rsbeq r3, pc, r4, ror #2 │ │ │ │ + @ instruction: 0x006f2f90 │ │ │ │ addseq sl, fp, r8, lsr r7 │ │ │ │ - strdeq r3, [pc], #-8 @ │ │ │ │ - strdeq r3, [pc], #-0 @ │ │ │ │ + ldrdeq r3, [pc], #-8 @ │ │ │ │ + ldrdeq r3, [pc], #-0 @ │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - rsbeq r2, pc, ip, asr #26 │ │ │ │ + rsbeq r2, pc, ip, lsr #26 │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 002f04c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -171860,17 +171860,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2f0c3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ umlaleq ip, r8, r4, r0 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - addeq sl, r3, ip, lsl #3 │ │ │ │ - rsbeq r2, pc, r0, lsr #11 │ │ │ │ - rsbeq r2, pc, r8, lsr #18 │ │ │ │ + addeq sl, r3, ip, ror #2 │ │ │ │ + rsbeq r2, pc, r0, lsl #11 │ │ │ │ + rsbeq r2, pc, r8, lsl #18 │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 002f0c40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -172200,20 +172200,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r9, fp, r8, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, fp, r0, asr sl │ │ │ │ - addeq r9, r3, r0, asr lr │ │ │ │ - rsbeq r2, pc, r8, ror r4 @ │ │ │ │ - @ instruction: 0x006f2494 │ │ │ │ addeq r9, r3, r0, lsr lr │ │ │ │ rsbeq r2, pc, r8, asr r4 @ │ │ │ │ - @ instruction: 0x006f2498 │ │ │ │ + rsbeq r2, pc, r4, ror r4 @ │ │ │ │ + addeq r9, r3, r0, lsl lr │ │ │ │ + rsbeq r2, pc, r8, lsr r4 @ │ │ │ │ + rsbeq r2, pc, r8, ror r4 @ │ │ │ │ │ │ │ │ 002f1170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -172344,29 +172344,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r9, fp, ip, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, fp, ip, lsl #17 │ │ │ │ - addeq r9, r3, ip, lsl #25 │ │ │ │ - strheq r2, [pc], #-36 @ │ │ │ │ - rsbeq r2, pc, r8, lsl #7 │ │ │ │ - addeq r9, r3, r8, ror #24 │ │ │ │ - @ instruction: 0x006f2290 │ │ │ │ - rsbeq r2, pc, r4, asr #6 │ │ │ │ - addeq r9, r3, r4, asr #24 │ │ │ │ - rsbeq r2, pc, ip, ror #4 │ │ │ │ - strdeq r2, [pc], #-40 @ │ │ │ │ - addeq r9, r3, r0, lsr #24 │ │ │ │ - rsbeq r2, pc, r8, asr #4 │ │ │ │ - strheq r2, [pc], #-36 @ │ │ │ │ - strdeq r9, [r3], ip │ │ │ │ - rsbeq r2, pc, r4, lsr #4 │ │ │ │ - ldrheq ip, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r9, r3, ip, ror #24 │ │ │ │ + @ instruction: 0x006f2294 │ │ │ │ + rsbeq r2, pc, r8, ror #6 │ │ │ │ + addeq r9, r3, r8, asr #24 │ │ │ │ + rsbeq r2, pc, r0, ror r2 @ │ │ │ │ + rsbeq r2, pc, r4, lsr #6 │ │ │ │ + addeq r9, r3, r4, lsr #24 │ │ │ │ + rsbeq r2, pc, ip, asr #4 │ │ │ │ + ldrdeq r2, [pc], #-40 @ │ │ │ │ + addeq r9, r3, r0, lsl #24 │ │ │ │ + rsbeq r2, pc, r8, lsr #4 │ │ │ │ + @ instruction: 0x006f2294 │ │ │ │ + ldrdeq r9, [r3], ip │ │ │ │ + rsbeq r2, pc, r4, lsl #4 │ │ │ │ + @ instruction: 0x007aca94 │ │ │ │ │ │ │ │ 002f13cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -172545,36 +172545,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r9, fp, ip, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, fp, r4, lsr #11 │ │ │ │ - addeq r9, r3, r0, lsr #19 │ │ │ │ - rsbeq r1, pc, r4, asr #31 │ │ │ │ - ldrdeq r2, [pc], #-0 @ │ │ │ │ + addeq r9, r3, r0, lsl #19 │ │ │ │ + rsbeq r1, pc, r4, lsr #31 │ │ │ │ + strheq r2, [pc], #-0 @ │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - addeq r9, r3, r0, ror r9 │ │ │ │ - @ instruction: 0x006f1f94 │ │ │ │ - @ instruction: 0x006f2094 │ │ │ │ + addeq r9, r3, r0, asr r9 │ │ │ │ + rsbeq r1, pc, r4, ror pc @ │ │ │ │ + rsbeq r2, pc, r4, ror r0 @ │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq r9, r3, ip, asr #18 │ │ │ │ - rsbeq r1, pc, r0, ror pc @ │ │ │ │ - rsbeq r2, pc, r8, lsl #1 │ │ │ │ - andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq r9, r3, r8, lsr #18 │ │ │ │ + addeq r9, r3, ip, lsr #18 │ │ │ │ rsbeq r1, pc, r0, asr pc @ │ │ │ │ - @ instruction: 0x006f2094 │ │ │ │ - addeq r9, r3, r4, lsl #18 │ │ │ │ - rsbeq r1, pc, r8, lsr #30 │ │ │ │ - rsbeq r2, pc, ip, lsr #1 │ │ │ │ + rsbeq r2, pc, r8, rrx │ │ │ │ + andeq r0, r0, pc, lsl r1 │ │ │ │ + addeq r9, r3, r8, lsl #18 │ │ │ │ + rsbeq r1, pc, r0, lsr pc @ │ │ │ │ + rsbeq r2, pc, r4, ror r0 @ │ │ │ │ + addeq r9, r3, r4, ror #17 │ │ │ │ + rsbeq r1, pc, r8, lsl #30 │ │ │ │ + rsbeq r2, pc, ip, lsl #1 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - addeq r9, r3, r0, ror #17 │ │ │ │ - rsbeq r1, pc, r4, lsl #30 │ │ │ │ - rsbeq r2, pc, ip, lsr #1 │ │ │ │ + addeq r9, r3, r0, asr #17 │ │ │ │ + rsbeq r1, pc, r4, ror #29 │ │ │ │ + rsbeq r2, pc, ip, lsl #1 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 002f1708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -172691,36 +172691,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009b93f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, fp, r8, ror #5 │ │ │ │ - addeq r9, r3, r8, ror #13 │ │ │ │ - rsbeq r1, pc, ip, lsl #26 │ │ │ │ - strheq r1, [pc], #-228 @ │ │ │ │ + addeq r9, r3, r8, asr #13 │ │ │ │ + rsbeq r1, pc, ip, ror #25 │ │ │ │ + @ instruction: 0x006f1e94 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - addeq r9, r3, r4, asr #13 │ │ │ │ - rsbeq r1, pc, r8, ror #25 │ │ │ │ - rsbeq r1, pc, ip, ror #28 │ │ │ │ - andeq r0, r0, r1, asr r1 │ │ │ │ - addeq r9, r3, r0, lsr #13 │ │ │ │ + addeq r9, r3, r4, lsr #13 │ │ │ │ rsbeq r1, pc, r8, asr #25 │ │ │ │ - ldrdeq r1, [pc], #-212 @ │ │ │ │ + rsbeq r1, pc, ip, asr #28 │ │ │ │ + andeq r0, r0, r1, asr r1 │ │ │ │ + addeq r9, r3, r0, lsl #13 │ │ │ │ + rsbeq r1, pc, r8, lsr #25 │ │ │ │ + strheq r1, [pc], #-212 @ │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f1944 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999900 │ │ │ │ + b 9998d8 │ │ │ │ @ instruction: 0x009c82b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -172757,15 +172757,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl 948a8c │ │ │ │ + bl 948a64 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 545de0 │ │ │ │ pop {r4, lr} │ │ │ │ b 545a98 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -172800,30 +172800,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r3, [pc, #92] @ 2f1b08 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -172856,22 +172856,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl 973fdc │ │ │ │ + bl 973fb4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 956f7c │ │ │ │ + bl 956f54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97635c │ │ │ │ + bl 976334 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f2028 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -172926,23 +172926,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, fp │ │ │ │ bl 249554 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r8 │ │ │ │ bl 24b1f8 │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl 956b3c │ │ │ │ + bl 956b14 │ │ │ │ ldr r2, [pc, #1276] @ 2f21b0 │ │ │ │ ldr r3, [pc, #1252] @ 2f219c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173071,15 +173071,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 2f1ed0 │ │ │ │ ldr r0, [pc, #760] @ 2f21c0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -173157,29 +173157,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 2f21cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 2f21d0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 2f1c94 │ │ │ │ ldr r3, [pc, #408] @ 2f21d4 │ │ │ │ ldr r2, [pc, #408] @ 2f21d8 │ │ │ │ ldr r1, [pc, #408] @ 2f21dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 2f21e0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r5, #0 │ │ │ │ b 2f1c94 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -173192,30 +173192,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2f1c94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2f1f88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f1fa4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 2f1fc8 │ │ │ │ ldr r0, [pc, #260] @ 2f21f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ b 2f1fc8 │ │ │ │ ldr fp, [pc, #248] @ 2f21f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 2f1d78 │ │ │ │ ldr r3, [pc, #232] @ 2f21f8 │ │ │ │ @@ -173227,15 +173227,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2f1c94 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 2487d4 │ │ │ │ str r0, [r7] │ │ │ │ b 2f1d98 │ │ │ │ ldr r3, [pc, #168] @ 2f2208 │ │ │ │ @@ -173247,48 +173247,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2f1c94 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b8fdc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, pc, r8, ror #14 │ │ │ │ - addeq r9, r3, r0, lsl #7 │ │ │ │ - rsbeq r1, pc, r4, asr #23 │ │ │ │ - rsbeq r1, pc, r0, lsr fp @ │ │ │ │ + rsbeq r2, pc, r8, asr #14 │ │ │ │ + addeq r9, r3, r0, ror #6 │ │ │ │ + rsbeq r1, pc, r4, lsr #23 │ │ │ │ + rsbeq r1, pc, r0, lsl fp @ │ │ │ │ addseq r8, fp, r8, ror #28 │ │ │ │ adceq sl, r8, r0, lsr #16 │ │ │ │ adceq sl, r8, ip, lsl #16 │ │ │ │ adceq sl, r8, r8, lsl #15 │ │ │ │ - strdeq r1, [pc], #-148 @ │ │ │ │ - strheq r1, [pc], #-112 @ │ │ │ │ - ldrdeq r8, [r3], r8 @ │ │ │ │ - rsbeq r1, pc, r4, lsl #15 │ │ │ │ + ldrdeq r1, [pc], #-148 @ │ │ │ │ + @ instruction: 0x006f1790 │ │ │ │ + @ instruction: 0x00838fb8 │ │ │ │ + rsbeq r1, pc, r4, ror #14 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq r8, r3, r4, lsr #31 │ │ │ │ - rsbeq r1, pc, r4, lsr #15 │ │ │ │ - rsbeq r1, pc, ip, asr #14 │ │ │ │ + addeq r8, r3, r4, lsl #31 │ │ │ │ + rsbeq r1, pc, r4, lsl #15 │ │ │ │ + rsbeq r1, pc, ip, lsr #14 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r1, pc, r8, lsl #15 │ │ │ │ - rsbeq r1, pc, r0, lsl r7 @ │ │ │ │ - addeq r8, r3, r0, asr pc │ │ │ │ - rsbeq r1, pc, r8, lsl r8 @ │ │ │ │ - addeq r8, r3, ip, ror #29 │ │ │ │ - rsbeq r1, pc, r0, lsl #15 │ │ │ │ - rsbeq r1, pc, r4, ror r6 @ │ │ │ │ - addeq r8, r3, r8, asr #29 │ │ │ │ + rsbeq r1, pc, r8, ror #14 │ │ │ │ + strdeq r1, [pc], #-96 @ │ │ │ │ + addeq r8, r3, r0, lsr pc │ │ │ │ + strdeq r1, [pc], #-120 @ │ │ │ │ + addeq r8, r3, ip, asr #29 │ │ │ │ + rsbeq r1, pc, r0, ror #14 │ │ │ │ + rsbeq r1, pc, r4, asr r6 @ │ │ │ │ + addeq r8, r3, r8, lsr #29 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r1, pc, r0, ror #13 │ │ │ │ - rsbeq r1, pc, r4, lsr #12 │ │ │ │ - addeq r8, r3, r8, ror lr │ │ │ │ + rsbeq r1, pc, r0, asr #13 │ │ │ │ + rsbeq r1, pc, r4, lsl #12 │ │ │ │ + addeq r8, r3, r8, asr lr │ │ │ │ │ │ │ │ 002f2214 : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -173392,34 +173392,34 @@ │ │ │ │ 002f2390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 2f2430 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -173491,42 +173491,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 7080fc │ │ │ │ + bl 7080d4 │ │ │ │ ldr r2, [pc, #96] @ 2f2588 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 2f258c │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - rsbeq r1, pc, r8, lsl #8 │ │ │ │ + rsbeq r1, pc, r8, ror #7 │ │ │ │ addeq sp, ip, ip, lsl #29 │ │ │ │ │ │ │ │ 002f2590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -173538,58 +173538,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b10c8 │ │ │ │ + b 9b10a0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9a4e20 <__bss_end__@@Base+0xfdbf24e8> │ │ │ │ │ │ │ │ 002f261c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r3, [pc, #120] @ 2f26b8 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -173666,55 +173666,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7080fc │ │ │ │ + bl 7080d4 │ │ │ │ ldr r2, [pc, #92] @ 2f2834 │ │ │ │ ldr r3, [pc, #92] @ 2f2838 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ strdeq sp, [ip], r4 │ │ │ │ - rsbeq r1, pc, r0, ror #2 │ │ │ │ + rsbeq r1, pc, r0, asr #2 │ │ │ │ │ │ │ │ 002f283c : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b 9b10c8 │ │ │ │ + b 9b10a0 │ │ │ │ │ │ │ │ 002f285c : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 2f2894 │ │ │ │ @@ -173761,34 +173761,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 2f2a28 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 545d50 │ │ │ │ bl 545d68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7080fc │ │ │ │ + bl 7080d4 │ │ │ │ ldr r2, [pc, #252] @ 2f2a2c │ │ │ │ ldr r3, [pc, #252] @ 2f2a30 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ bl 435ec0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f29d8 │ │ │ │ ldr r3, [pc, #172] @ 2f2a34 │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -173828,17 +173828,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, ip, lsr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ umulleq sp, ip, r4, sl │ │ │ │ - rsbeq r1, pc, r4, lsl r0 @ │ │ │ │ - addeq r8, r3, r0, ror #12 │ │ │ │ - rsbeq r0, pc, ip, lsl #31 │ │ │ │ + strdeq r0, [pc], #-244 @ │ │ │ │ + addeq r8, r3, r0, asr #12 │ │ │ │ + rsbeq r0, pc, ip, ror #30 │ │ │ │ addseq r8, fp, ip, lsr r1 │ │ │ │ │ │ │ │ 002f2a40 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -173959,22 +173959,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2f2d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f2b80 │ │ │ │ ldr r3, [pc, #208] @ 2f2d18 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2b44 │ │ │ │ ldr r3, [pc, #176] @ 2f2d0c │ │ │ │ @@ -173991,49 +173991,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2f2d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f2b44 │ │ │ │ ldr r0, [pc, #88] @ 2f2d20 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f2b80 │ │ │ │ ldr r0, [pc, #68] @ 2f2d24 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f2b44 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ addseq r8, fp, r0, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009b7ffc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r7, fp, r0, pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, pc, r8, lsr #27 │ │ │ │ + rsbeq r0, pc, r8, lsl #27 │ │ │ │ andeq r1, r0, r8, lsr r8 │ │ │ │ - strheq r0, [pc], #-196 @ │ │ │ │ - rsbeq r0, pc, r0, asr sp @ │ │ │ │ - rsbeq r0, pc, r8, asr #25 │ │ │ │ + @ instruction: 0x006f0c94 │ │ │ │ + rsbeq r0, pc, r0, lsr sp @ │ │ │ │ + rsbeq r0, pc, r8, lsr #25 │ │ │ │ │ │ │ │ 002f2d28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 2f2f20 │ │ │ │ @@ -174104,15 +174104,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2f2f40 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f2ed4 │ │ │ │ ldr r3, [pc, #208] @ 2f2f44 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -174131,50 +174131,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2f2f48 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f2d90 │ │ │ │ ldr r0, [pc, #92] @ 2f2f4c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f2d90 │ │ │ │ ldr r0, [pc, #72] @ 2f2f50 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f2d90 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ @ instruction: 0x009b7dd8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, fp, r0, asr #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, fp, r4, lsl #27 │ │ │ │ andeq r2, r0, r8, lsr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, pc, r0, ror #24 │ │ │ │ + rsbeq r0, pc, r0, asr #24 │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ + rsbeq r0, pc, r0, ror #22 │ │ │ │ rsbeq r0, pc, r0, lsl #23 │ │ │ │ - rsbeq r0, pc, r0, lsr #23 │ │ │ │ - strdeq r0, [pc], #-188 @ │ │ │ │ + ldrdeq r0, [pc], #-188 @ │ │ │ │ │ │ │ │ 002f2f54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174192,15 +174192,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2f2590 │ │ │ │ @@ -174291,22 +174291,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2f3148 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - rsbeq r0, pc, r8, ror #6 │ │ │ │ - rsbeq r0, pc, r0, lsl fp @ │ │ │ │ - @ instruction: 0x006f0398 │ │ │ │ - rsbeq r0, pc, r0, ror sl @ │ │ │ │ - addeq r7, r3, r4, asr #30 │ │ │ │ - rsbeq r0, pc, r8, asr sl @ │ │ │ │ - addeq r7, r3, r0, lsr #30 │ │ │ │ - rsbeq r0, pc, r4, lsr sl @ │ │ │ │ + rsbeq r0, pc, r8, asr #6 │ │ │ │ + strdeq r0, [pc], #-160 @ │ │ │ │ + rsbeq r0, pc, r8, ror r3 @ │ │ │ │ + rsbeq r0, pc, r0, asr sl @ │ │ │ │ + addeq r7, r3, r4, lsr #30 │ │ │ │ + rsbeq r0, pc, r8, lsr sl @ │ │ │ │ + addeq r7, r3, r0, lsl #30 │ │ │ │ + rsbeq r0, pc, r4, lsl sl @ │ │ │ │ │ │ │ │ 002f314c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f3150 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -174356,16 +174356,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #11 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq r7, r3, r0, lsl pc │ │ │ │ - ldrdeq r0, [pc], #-152 @ │ │ │ │ + strdeq r7, [r3], r0 │ │ │ │ + strheq r0, [pc], #-152 @ │ │ │ │ │ │ │ │ 002f31c0 : │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f31c8 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -174408,15 +174408,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 2f34d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #656] @ 2f34dc │ │ │ │ ldr r3, [pc, #656] @ 2f34e0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174473,22 +174473,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 2f34f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -174537,22 +174537,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2f34fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f328c │ │ │ │ ldr r2, [pc, #144] @ 2f3500 │ │ │ │ ldr r3, [pc, #88] @ 2f34cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -174560,41 +174560,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f34c0 │ │ │ │ ldr r0, [pc, #112] @ 2f3504 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #92] @ 2f3508 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 2f336c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r3, r0, asr #30 │ │ │ │ + addeq r7, r3, r0, lsr #30 │ │ │ │ addseq r7, fp, r4, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, pc, r8, ror #18 │ │ │ │ - rsbeq r0, pc, r4, ror r9 @ │ │ │ │ + rsbeq r0, pc, r8, asr #18 │ │ │ │ + rsbeq r0, pc, r4, asr r9 @ │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ @ instruction: 0x009b78d0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, fp, r8, lsl #17 │ │ │ │ andeq r2, r0, ip, lsl r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, pc, r4, asr r8 @ │ │ │ │ + rsbeq r0, pc, r4, lsr r8 @ │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - rsbeq r0, pc, ip, lsr #15 │ │ │ │ + rsbeq r0, pc, ip, lsl #15 │ │ │ │ addseq r7, fp, ip, lsr #13 │ │ │ │ - rsbeq r0, pc, r8, lsr #15 │ │ │ │ - rsbeq r0, pc, r8, lsr r7 @ │ │ │ │ + rsbeq r0, pc, r8, lsl #15 │ │ │ │ + rsbeq r0, pc, r8, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 2f36d4 │ │ │ │ ldr ip, [pc, #432] @ 2f36d8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -174678,51 +174678,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2f36f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f356c │ │ │ │ ldr r0, [pc, #64] @ 2f36fc │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f356c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b75f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, fp, r0, ror #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, fp, r8, lsr #11 │ │ │ │ - addeq r7, r3, r0, asr fp │ │ │ │ + addeq r7, r3, r0, lsr fp │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r0, [pc], #-92 @ │ │ │ │ - strdeq r0, [pc], #-84 @ │ │ │ │ + @ instruction: 0x006f059c │ │ │ │ + ldrdeq r0, [pc], #-84 @ │ │ │ │ ldr r0, [pc, #4] @ 2f370c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq ip, ip, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 2f3d64 │ │ │ │ mov r4, r1 │ │ │ │ @@ -174749,15 +174749,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 2f3d80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #1508] @ 2f3d84 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2f3ac0 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -174769,22 +174769,22 @@ │ │ │ │ bne 2f3848 │ │ │ │ bl 557b18 │ │ │ │ ldr r1, [pc, #1456] @ 2f3d88 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 756fa4 │ │ │ │ + bl 756f7c │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2f3880 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #1408] @ 2f3d8c │ │ │ │ ldr r3, [pc, #1368] @ 2f3d68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -174794,30 +174794,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 75826c │ │ │ │ + bl 758244 │ │ │ │ ldr r3, [pc, #1340] @ 2f3d90 │ │ │ │ ldr ip, [pc, #1340] @ 2f3d94 │ │ │ │ ldr r1, [pc, #1340] @ 2f3d98 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 2f3d9c │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2f37f8 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 2f3d38 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -174853,15 +174853,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 2f3dac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2f37f8 │ │ │ │ ldr r2, [pc, #1124] @ 2f3db0 │ │ │ │ ldr r3, [pc, #1124] @ 2f3db4 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -174870,15 +174870,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 43e2b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -174894,15 +174894,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7100e0 │ │ │ │ + bl 7100b8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f37f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -174931,34 +174931,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 2f3dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f37f8 │ │ │ │ ldr r3, [pc, #820] @ 2f3dcc │ │ │ │ ldr ip, [pc, #820] @ 2f3dd0 │ │ │ │ ldr r1, [pc, #820] @ 2f3dd4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2f37f8 │ │ │ │ ldr r3, [pc, #784] @ 2f3dd8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f37b0 │ │ │ │ ldr r3, [pc, #740] @ 2f3dc0 │ │ │ │ @@ -174974,21 +174974,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 2f3ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f37b0 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 2f3de0 │ │ │ │ @@ -175009,15 +175009,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2f3ce0 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -175025,15 +175025,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 2f3ce0 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 2f3938 │ │ │ │ ldr r3, [pc, #484] @ 2f3de8 │ │ │ │ ldr r2, [pc, #484] @ 2f3dec │ │ │ │ @@ -175042,15 +175042,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2f3938 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -175073,20 +175073,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -175098,25 +175098,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 2f3e00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2f3938 │ │ │ │ ldr r0, [pc, #236] @ 2f3e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f37b0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 2f3e08 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f37f8 │ │ │ │ ldr r3, [pc, #204] @ 2f3e0c │ │ │ │ ldr ip, [pc, #204] @ 2f3e10 │ │ │ │ ldr r1, [pc, #204] @ 2f3e14 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 2f3e18 │ │ │ │ @@ -175125,55 +175125,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ @ instruction: 0x009b73f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009b73d0 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r0, pc, r0, lsr #8 │ │ │ │ - ldrdeq r7, [r3], r4 │ │ │ │ + rsbeq r0, pc, r0, lsl #8 │ │ │ │ + @ instruction: 0x008379b4 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - rsbeq r0, pc, ip, lsl #8 │ │ │ │ + rsbeq r0, pc, ip, ror #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, r8, ip, lsl #15 │ │ │ │ + rsbseq r7, r8, ip, ror #14 │ │ │ │ addseq r7, fp, r0, lsl r3 │ │ │ │ - addeq r7, r3, ip, ror #17 │ │ │ │ - strdeq r0, [pc], #-76 @ │ │ │ │ - rsbeq r0, pc, ip, lsr #6 │ │ │ │ + addeq r7, r3, ip, asr #17 │ │ │ │ + ldrdeq r0, [pc], #-76 @ │ │ │ │ + rsbeq r0, pc, ip, lsl #6 │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - addeq r7, r3, r0, lsr r8 │ │ │ │ - @ instruction: 0x006f0494 │ │ │ │ - rsbeq r0, pc, ip, ror #4 │ │ │ │ + addeq r7, r3, r0, lsl r8 │ │ │ │ + rsbeq r0, pc, r4, ror r4 @ │ │ │ │ + rsbeq r0, pc, ip, asr #4 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ addeq ip, ip, r8, lsl #22 │ │ │ │ - rsbeq r0, pc, r4, asr r2 @ │ │ │ │ - rsbeq r0, pc, ip, ror #8 │ │ │ │ + rsbeq r0, pc, r4, lsr r2 @ │ │ │ │ + rsbeq r0, pc, ip, asr #8 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, pc, r0, asr #7 │ │ │ │ - addeq r7, r3, r8, lsr #13 │ │ │ │ - @ instruction: 0x006f0298 │ │ │ │ - strdeq r0, [pc], #-0 @ │ │ │ │ + rsbeq r0, pc, r0, lsr #7 │ │ │ │ + addeq r7, r3, r8, lsl #13 │ │ │ │ + rsbeq r0, pc, r8, ror r2 @ │ │ │ │ + ldrdeq r0, [pc], #-0 @ │ │ │ │ andeq r4, r0, r4, lsr #18 │ │ │ │ - rsbeq r0, pc, r4, asr #3 │ │ │ │ + rsbeq r0, pc, r4, lsr #3 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - addeq r7, r3, ip, lsr r5 │ │ │ │ - rsbeq r0, pc, r8, ror #3 │ │ │ │ - rsbeq pc, lr, ip, ror pc @ │ │ │ │ - addeq r7, r3, r8, asr r4 │ │ │ │ - ldrdeq r0, [pc], #-12 @ │ │ │ │ - @ instruction: 0x006efe94 │ │ │ │ + addeq r7, r3, ip, lsl r5 │ │ │ │ + rsbeq r0, pc, r8, asr #3 │ │ │ │ + rsbeq pc, lr, ip, asr pc @ │ │ │ │ + addeq r7, r3, r8, lsr r4 │ │ │ │ + strheq r0, [pc], #-12 @ │ │ │ │ + rsbeq pc, lr, r4, ror lr @ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - rsbeq r0, pc, r4 │ │ │ │ - rsbeq r0, pc, r8, asr r1 @ │ │ │ │ - addeq r7, r3, r4, lsl #8 │ │ │ │ - rsbeq r0, pc, r0, lsr r0 @ │ │ │ │ - rsbeq pc, lr, r4, asr #28 │ │ │ │ + rsbeq pc, lr, r4, ror #31 │ │ │ │ + rsbeq r0, pc, r8, lsr r1 @ │ │ │ │ + addeq r7, r3, r4, ror #7 │ │ │ │ + rsbeq r0, pc, r0, lsl r0 @ │ │ │ │ + rsbeq pc, lr, r4, lsr #28 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 2f40c4 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -175189,27 +175189,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 2f40d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #600] @ 2f40d8 │ │ │ │ ldr r1, [pc, #600] @ 2f40dc │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 2f40e0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #564] @ 2f40e4 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2f3f88 │ │ │ │ ldr r3, [pc, #544] @ 2f40e8 │ │ │ │ @@ -175220,26 +175220,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #504] @ 2f40f4 │ │ │ │ ldr r1, [pc, #504] @ 2f40f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #468] @ 2f40fc │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -175280,21 +175280,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2f4110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f3ec0 │ │ │ │ ldr r3, [pc, #268] @ 2f4114 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2f3f44 │ │ │ │ ldr r3, [pc, #236] @ 2f4108 │ │ │ │ @@ -175310,66 +175310,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2f4118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f3f44 │ │ │ │ ldr r2, [pc, #156] @ 2f411c │ │ │ │ ldr r3, [pc, #72] @ 2f40cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f40c0 │ │ │ │ ldr r0, [pc, #124] @ 2f4120 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #108] @ 2f4124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f3ec0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r3, r4, lsl r3 │ │ │ │ + strdeq r7, [r3], r4 │ │ │ │ @ instruction: 0x009b6cd4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, lr, r4, asr #16 │ │ │ │ - rsbseq r0, r8, ip, lsl #26 │ │ │ │ - rsbeq r0, pc, ip, lsr #32 │ │ │ │ - rsbeq r9, lr, r4, asr r4 │ │ │ │ + rsbeq r3, lr, r4, lsr #16 │ │ │ │ + rsbseq r0, r8, ip, ror #25 │ │ │ │ + rsbeq r0, pc, ip │ │ │ │ + rsbeq r9, lr, r4, lsr r4 │ │ │ │ addseq r6, fp, r4, lsl #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ addeq ip, ip, r0, ror #10 │ │ │ │ addseq sl, r8, r4, lsr #30 │ │ │ │ - strdeq pc, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq pc, [lr], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0x009b6bd0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, lr, r4, ror #29 │ │ │ │ + rsbeq pc, lr, r4, asr #29 │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ - rsbeq pc, lr, r4, ror #29 │ │ │ │ + rsbeq pc, lr, r4, asr #29 │ │ │ │ umullseq r6, fp, ip, sl │ │ │ │ - ldrdeq pc, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq pc, lr, ip, asr #28 │ │ │ │ + strheq pc, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq pc, lr, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 2f4168 │ │ │ │ ldr ip, [pc, #40] @ 2f416c │ │ │ │ ldr r1, [pc, #40] @ 2f4170 │ │ │ │ @@ -175378,17 +175378,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2f4174 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq r7, r3, r0 │ │ │ │ - rsbeq pc, lr, r8, asr #28 │ │ │ │ - rsbeq pc, lr, r0, asr #20 │ │ │ │ + addeq r6, r3, r0, ror #31 │ │ │ │ + rsbeq pc, lr, r8, lsr #28 │ │ │ │ + rsbeq pc, lr, r0, lsr #20 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -175550,15 +175550,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 2f4530 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ ldr r3, [pc, #288] @ 2f4544 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f447c │ │ │ │ @@ -175604,42 +175604,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f4558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f4438 │ │ │ │ ldr r0, [pc, #60] @ 2f455c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f4438 │ │ │ │ bl 2f4128 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r6, fp, r0, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, fp, r0, lsr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009b66dc │ │ │ │ andeq r3, r0, r4, lsl r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, lr, r4, lsr #21 │ │ │ │ - rsbeq pc, lr, ip, asr #21 │ │ │ │ + rsbeq pc, lr, r4, lsl #21 │ │ │ │ + rsbeq pc, lr, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 2f4f88 │ │ │ │ ldr r1, [pc, #2576] @ 2f4f8c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -175732,26 +175732,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 2f4fac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f45c0 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 2f45d8 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 2f45d8 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -175808,15 +175808,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #1 │ │ │ │ bl 43eb6c │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 2f45d8 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -175851,22 +175851,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 708144 │ │ │ │ + bl 70811c │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 2f4d08 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 249608 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -175974,15 +175974,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 2f4f84 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 2f4d08 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 249608 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -176091,15 +176091,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 2f4d10 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 708144 │ │ │ │ + bl 70811c │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 2f4d98 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -176120,15 +176120,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 2f4894 │ │ │ │ ldr r0, [pc, #716] @ 2f4fc0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f45c0 │ │ │ │ mov r3, #3 │ │ │ │ b 2f4ce4 │ │ │ │ mov r3, #4 │ │ │ │ b 2f4ce4 │ │ │ │ cmp ip, #0 │ │ │ │ beq 2f4c54 │ │ │ │ @@ -176216,15 +176216,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 2f4e00 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f4ccc │ │ │ │ mov r0, r7 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -176232,15 +176232,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 2f4f84 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 249608 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -176264,15 +176264,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 2f4f84 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 2f4d08 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 249608 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -176287,24 +176287,24 @@ │ │ │ │ b 2f4ce4 │ │ │ │ bl 2f4128 │ │ │ │ addseq r6, fp, r4, lsr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, fp, r0, lsl #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, fp, ip, lsr r5 │ │ │ │ - addeq r6, r3, r6, ror #21 │ │ │ │ + addeq r6, r3, r6, asr #21 │ │ │ │ andeq r4, r0, r0, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, lr, r4, lsl #18 │ │ │ │ - addeq r6, r3, r0, ror #19 │ │ │ │ - addeq r6, r3, r4, asr #18 │ │ │ │ - rsbeq pc, lr, ip, lsr #13 │ │ │ │ - ldrdeq r8, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq pc, lr, r4, ror r3 @ │ │ │ │ + rsbeq pc, lr, r4, ror #17 │ │ │ │ + addeq r6, r3, r0, asr #19 │ │ │ │ + addeq r6, r3, r4, lsr #18 │ │ │ │ + rsbeq pc, lr, ip, lsl #13 │ │ │ │ + strheq r8, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq pc, lr, r4, asr r3 @ │ │ │ │ │ │ │ │ 002f4fc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -176333,15 +176333,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 2f5544 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ bl 43eb6c │ │ │ │ ldr r3, [pc, #1256] @ 2f5548 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 2f554c │ │ │ │ @@ -176618,29 +176618,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f5570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f517c │ │ │ │ ldr r0, [pc, #132] @ 2f5574 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2f517c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 2f5578 │ │ │ │ ldr ip, [pc, #108] @ 2f557c │ │ │ │ ldr r1, [pc, #108] @ 2f5580 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -176648,33 +176648,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ addseq r5, fp, r8, lsr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r3, r4, lsr #2 │ │ │ │ - rsbeq lr, lr, ip, lsl #29 │ │ │ │ - strheq r8, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r6, r3, r4, lsl #2 │ │ │ │ + rsbeq lr, lr, ip, ror #28 │ │ │ │ + @ instruction: 0x006e8294 │ │ │ │ @ instruction: 0x009b5adc │ │ │ │ - rsbeq pc, lr, r8, asr #32 │ │ │ │ + rsbeq pc, lr, r8, lsr #32 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009b56f0 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq lr, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - strdeq lr, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - addeq r5, r3, r8, lsr ip │ │ │ │ - strdeq lr, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq lr, lr, r8, ror r6 │ │ │ │ + strheq lr, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq lr, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + addeq r5, r3, r8, lsl ip │ │ │ │ + ldrdeq lr, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq lr, lr, r8, asr r6 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 002f5588 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f558c : │ │ │ │ mov r0, #0 │ │ │ │ @@ -176700,15 +176700,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 2f564c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 756dac │ │ │ │ + bl 756d84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f5660 │ │ │ │ ldr r2, [pc, #76] @ 2f5650 │ │ │ │ ldr r3, [pc, #56] @ 2f5640 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -176723,19 +176723,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addseq r5, fp, ip, ror #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, fp, r4, asr #10 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq lr, lr, r4, ror #23 │ │ │ │ + rsbeq lr, lr, r4, asr #23 │ │ │ │ addseq r5, fp, r8, lsl r5 │ │ │ │ - rsbeq lr, lr, r0, asr fp │ │ │ │ - rsbeq lr, lr, ip, ror #22 │ │ │ │ - rsbeq lr, lr, ip, ror #22 │ │ │ │ + rsbeq lr, lr, r0, lsr fp │ │ │ │ + rsbeq lr, lr, ip, asr #22 │ │ │ │ + rsbeq lr, lr, ip, asr #22 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2e98e4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 2f5654 │ │ │ │ ldr r7, [pc, #-36] @ 2f5658 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -177010,29 +177010,29 @@ │ │ │ │ b 2f5b0c │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq lr, lr, ip, asr #21 │ │ │ │ - strheq lr, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq lr, lr, r4, lsr #21 │ │ │ │ - rsbeq lr, lr, r8, ror #20 │ │ │ │ - rsbeq lr, lr, ip, lsr sl │ │ │ │ - rsbeq lr, lr, r8, ror #19 │ │ │ │ - strheq lr, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq lr, lr, r0, asr #18 │ │ │ │ - rsbeq lr, lr, ip, lsr r9 │ │ │ │ - rsbeq sp, lr, r4, asr #23 │ │ │ │ - rsbeq lr, lr, ip, ror r8 │ │ │ │ - rsbseq sl, r1, r8, ror r0 │ │ │ │ - rsbeq lr, lr, r0, asr #15 │ │ │ │ - rsbeq lr, lr, r4, lsl #14 │ │ │ │ - rsbeq lr, lr, r4, ror #1 │ │ │ │ + rsbeq lr, lr, ip, lsr #21 │ │ │ │ + @ instruction: 0x006eea98 │ │ │ │ + rsbeq lr, lr, r4, lsl #21 │ │ │ │ + rsbeq lr, lr, r8, asr #20 │ │ │ │ + rsbeq lr, lr, ip, lsl sl │ │ │ │ + rsbeq lr, lr, r8, asr #19 │ │ │ │ + @ instruction: 0x006ee99c │ │ │ │ + rsbeq lr, lr, r0, lsr #18 │ │ │ │ + rsbeq lr, lr, ip, lsl r9 │ │ │ │ + rsbeq sp, lr, r4, lsr #23 │ │ │ │ + rsbeq lr, lr, ip, asr r8 │ │ │ │ + rsbseq sl, r1, r8, asr r0 │ │ │ │ + rsbeq lr, lr, r0, lsr #15 │ │ │ │ + rsbeq lr, lr, r4, ror #13 │ │ │ │ + rsbeq lr, lr, r4, asr #1 │ │ │ │ @ instruction: 0x009b48b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2ebd4c │ │ │ │ @@ -177537,35 +177537,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 758bb4 │ │ │ │ + bl 758b8c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f63a0 │ │ │ │ ldr r4, [pc, #212] @ 2f63e4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #208] @ 2f63e8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #184] @ 2f63ec │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 2f63f0 │ │ │ │ ldr r3, [pc, #112] @ 2f63d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -177588,28 +177588,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2f635c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, r4, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq ip, lr, r4, ror lr │ │ │ │ - ldrsheq r8, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - addeq r4, r3, r0, asr #29 │ │ │ │ - rsbeq ip, lr, r0, lsl #28 │ │ │ │ - rsbeq sp, lr, r8, asr #30 │ │ │ │ + rsbeq ip, lr, r4, asr lr │ │ │ │ + ldrsbeq r8, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r4, r3, r0, lsr #29 │ │ │ │ + rsbeq ip, lr, r0, ror #27 │ │ │ │ + rsbeq sp, lr, r8, lsr #30 │ │ │ │ @ instruction: 0x009b47b8 │ │ │ │ - addeq r4, r3, r4, lsr #28 │ │ │ │ - strdeq sp, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + addeq r4, r3, r4, lsl #28 │ │ │ │ ldrdeq sp, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + strheq sp, [lr], #-224 @ 0xffffff20 @ │ │ │ │ │ │ │ │ 002f6400 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 2f6480 │ │ │ │ @@ -177637,17 +177637,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2f648c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ umlaleq r6, r8, ip, r1 │ │ │ │ - addeq r4, r3, r0, lsr #27 │ │ │ │ - rsbeq sp, lr, ip, asr lr │ │ │ │ - rsbeq sp, lr, ip, ror #28 │ │ │ │ + addeq r4, r3, r0, lsl #27 │ │ │ │ + rsbeq sp, lr, ip, lsr lr │ │ │ │ + rsbeq sp, lr, ip, asr #28 │ │ │ │ │ │ │ │ 002f6490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 2f650c │ │ │ │ @@ -177674,17 +177674,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq r6, r8, ip, lsl #2 │ │ │ │ - addeq r4, r3, r8, lsl sp │ │ │ │ - ldrdeq sp, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq sp, lr, r4, ror #27 │ │ │ │ + strdeq r4, [r3], r8 │ │ │ │ + strheq sp, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sp, lr, r4, asr #27 │ │ │ │ │ │ │ │ 002f651c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 2f65c0 │ │ │ │ @@ -177721,17 +177721,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 2f65cc │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 249008 │ │ │ │ adceq r6, r8, r0, lsl #1 │ │ │ │ - rsbeq sp, lr, r4, asr #27 │ │ │ │ - rsbeq sp, lr, r0, asr #27 │ │ │ │ - rsbeq sp, lr, r8, lsl #27 │ │ │ │ + rsbeq sp, lr, r4, lsr #27 │ │ │ │ + rsbeq sp, lr, r0, lsr #27 │ │ │ │ + rsbeq sp, lr, r8, ror #26 │ │ │ │ │ │ │ │ 002f65d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 2f6684 │ │ │ │ @@ -177762,27 +177762,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 2f668c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ bl 2f651c │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r0, [pc, #24] @ 2f6690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ adceq r5, r8, ip, asr #31 │ │ │ │ adceq r5, r8, r0, lsl #31 │ │ │ │ - rsbeq sp, lr, r0, ror sp │ │ │ │ - rsbeq sp, lr, r4, lsr sp │ │ │ │ + rsbeq sp, lr, r0, asr sp │ │ │ │ + rsbeq sp, lr, r4, lsl sp │ │ │ │ │ │ │ │ 002f6694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 2f6870 │ │ │ │ @@ -177791,23 +177791,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 758bb4 │ │ │ │ + bl 758b8c │ │ │ │ ldr r1, [pc, #420] @ 2f687c │ │ │ │ ldr r7, [pc, #420] @ 2f6880 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758bb4 │ │ │ │ + bl 758b8c │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f67fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f678c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -177817,49 +177817,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 2f688c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 2f6890 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f67d0 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r3, [pc, #320] @ 2f6894 │ │ │ │ ldr r1, [pc, #320] @ 2f6898 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bb34 │ │ │ │ + bl 74bb0c │ │ │ │ ldr r3, [pc, #300] @ 2f689c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d964 │ │ │ │ + b 74d93c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2f681c │ │ │ │ ldr r3, [pc, #260] @ 2f68a0 │ │ │ │ ldr r2, [pc, #260] @ 2f68a4 │ │ │ │ ldr r1, [pc, #260] @ 2f68a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 2f6890 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f6748 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f684c │ │ │ │ @@ -177878,53 +177878,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 2f68b0 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r0, [pc, #120] @ 2f68b4 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r3, [pc, #100] @ 2f68b8 │ │ │ │ ldr r1, [pc, #100] @ 2f68bc │ │ │ │ ldr r0, [pc, #100] @ 2f68c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r8, ip, lsr #18 │ │ │ │ + rsbseq r8, r8, ip, lsl #18 │ │ │ │ strdeq r5, [r8], ip @ │ │ │ │ - rsbeq sp, lr, r0, lsr sp │ │ │ │ - ldrsheq r3, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sp, lr, r0, lsl sp │ │ │ │ + ldrsbeq r3, [r1], #-220 @ 0xffffff24 @ │ │ │ │ addseq r4, fp, ip, lsr r4 │ │ │ │ - strdeq r4, [r3], r0 │ │ │ │ - rsbeq r0, lr, r0, lsl #31 │ │ │ │ - @ instruction: 0x00701b94 │ │ │ │ + ldrdeq r4, [r3], r0 │ │ │ │ + rsbeq r0, lr, r0, ror #30 │ │ │ │ + rsbseq r1, r0, r4, ror fp │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ adceq r5, r8, ip, asr lr │ │ │ │ - @ instruction: 0x006e9598 │ │ │ │ + rsbeq r9, lr, r8, ror r5 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq r4, r3, ip, ror #20 │ │ │ │ - strdeq r0, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r1, r0, ip, lsl #22 │ │ │ │ + addeq r4, r3, ip, asr #20 │ │ │ │ + ldrdeq r0, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r1, r0, ip, ror #21 │ │ │ │ adceq r5, r8, ip, asr #27 │ │ │ │ - rsbeq sp, lr, ip, asr #23 │ │ │ │ - ldrdeq sp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - @ instruction: 0x008349b4 │ │ │ │ - rsbeq sp, lr, r0, ror sl │ │ │ │ - ldrdeq sp, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq sp, lr, ip, lsr #23 │ │ │ │ + strheq sp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + umulleq r4, r3, r4, r9 │ │ │ │ + rsbeq sp, lr, r0, asr sl │ │ │ │ + strheq sp, [lr], #-176 @ 0xffffff50 @ │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -177933,15 +177933,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 2f692c │ │ │ │ cmp r5, #2 │ │ │ │ beq 2f69ec │ │ │ │ cmp r5, #4 │ │ │ │ beq 2f6968 │ │ │ │ @@ -178131,39 +178131,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, r3, r4, lsl #18 │ │ │ │ + addeq r4, r3, r4, ror #17 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - umulleq r4, r3, r1, r8 │ │ │ │ + addeq r4, r3, r1, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2f6c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ ldr r3, [pc, #32] @ 2f6c74 │ │ │ │ ldr r1, [pc, #32] @ 2f6c78 │ │ │ │ ldr r0, [pc, #32] @ 2f6c7c │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 2f6490 │ │ │ │ @ instruction: 0x008c98b0 │ │ │ │ + rsbeq pc, lr, r0, lsl r7 @ │ │ │ │ + strheq sp, [lr], #-120 @ 0xffffff88 @ │ │ │ │ rsbeq pc, lr, r0, lsr r7 @ │ │ │ │ - ldrdeq sp, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq pc, lr, r0, asr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2f6e3c │ │ │ │ mov r3, r2 │ │ │ │ @@ -178269,15 +178269,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 2f6d7c │ │ │ │ b 2f6de8 │ │ │ │ addseq r3, fp, r8, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r4, r3, ip, ror #11 │ │ │ │ + addeq r4, r3, ip, asr #11 │ │ │ │ addseq r3, fp, r8, ror #27 │ │ │ │ addseq r3, fp, r0, ror #26 │ │ │ │ addseq r3, fp, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178379,20 +178379,20 @@ │ │ │ │ bl 520b68 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 2f6ef4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, fp, ip, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, lr, r8, lsl #11 │ │ │ │ + rsbeq sp, lr, r8, ror #10 │ │ │ │ addseq r3, fp, r0, lsr #24 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - ldrdeq sp, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + strheq sp, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - strheq sp, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x006ed494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -178428,25 +178428,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 2f7170 │ │ │ │ ldr r1, [pc, #192] @ 2f7174 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #172] @ 2f7178 │ │ │ │ ldr r1, [pc, #172] @ 2f717c │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #140] @ 2f7180 │ │ │ │ ldr r1, [pc, #140] @ 2f7184 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 2f7188 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -178464,29 +178464,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 2f7198 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r1, [pc, #64] @ 2f719c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74df00 │ │ │ │ - addeq r4, r3, ip, lsl #4 │ │ │ │ - strdeq r0, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq sp, r7, r0, asr #21 │ │ │ │ - rsbeq ip, lr, r8, ror #27 │ │ │ │ - rsbeq r6, lr, r0, lsl r2 │ │ │ │ + b 74ded8 │ │ │ │ + addeq r4, r3, ip, ror #3 │ │ │ │ + ldrdeq r0, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq sp, r7, r0, lsr #21 │ │ │ │ + rsbeq ip, lr, r8, asr #27 │ │ │ │ + strdeq r6, [lr], #-16 @ │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - rsbeq sp, lr, r4, lsr r3 │ │ │ │ + rsbeq sp, lr, r4, lsl r3 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq r9, ip, ip, asr #7 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ addseq r7, r8, r0, asr pc │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -178495,15 +178495,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 2f71f4 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2f7234 │ │ │ │ cmp r6, #4 │ │ │ │ beq 2f7210 │ │ │ │ @@ -178558,16 +178558,16 @@ │ │ │ │ b 5232c4 │ │ │ │ ldr r1, [pc, #16] @ 2f72c8 │ │ │ │ ldr r0, [pc, #16] @ 2f72cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 51f64c │ │ │ │ - strheq sp, [lr], #-20 @ 0xffffffec @ │ │ │ │ - strdeq pc, [lr], #-8 @ │ │ │ │ + @ instruction: 0x006ed194 │ │ │ │ + ldrdeq pc, [lr], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -178624,29 +178624,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 2f7478 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -178678,15 +178678,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -178995,15 +178995,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -179011,15 +179011,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 2f7954 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -179103,30 +179103,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 522ce4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f7c2c │ │ │ │ @@ -179389,16 +179389,16 @@ │ │ │ │ bl 24a658 │ │ │ │ b 2f7eb4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, r4, lsr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, fp, ip, lsl sp │ │ │ │ addseq r2, fp, r0, lsl ip │ │ │ │ - rsbeq ip, lr, r8, ror #10 │ │ │ │ - rsbeq lr, lr, r0, lsl #9 │ │ │ │ + rsbeq ip, lr, r8, asr #10 │ │ │ │ + rsbeq lr, lr, r0, ror #8 │ │ │ │ addseq r2, fp, ip, lsr #23 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 2f7c54 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 2f7c54 │ │ │ │ @@ -179473,15 +179473,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 522610 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -179489,17 +179489,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 522610 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 523b40 │ │ │ │ - @ instruction: 0x008331b0 │ │ │ │ - rsbeq ip, lr, r8, asr #7 │ │ │ │ - rsbeq lr, lr, ip, ror r2 │ │ │ │ + umulleq r3, r3, r0, r1 @ │ │ │ │ + rsbeq ip, lr, r8, lsr #7 │ │ │ │ + rsbeq lr, lr, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 2f8284 │ │ │ │ ldr r3, [pc, #268] @ 2f8288 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -179587,32 +179587,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 2f72d0 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 2f72d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 2f72d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2f8160 │ │ │ │ - addeq r2, r3, r8, ror #31 │ │ │ │ - rsbeq ip, lr, r0, lsl #4 │ │ │ │ - strheq lr, [lr], #-4 @ │ │ │ │ + addeq r2, r3, r8, asr #31 │ │ │ │ + rsbeq ip, lr, r0, ror #3 │ │ │ │ + @ instruction: 0x006ee094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 2f84b8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 2f84bc │ │ │ │ @@ -179620,15 +179620,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 2f84c4 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 523a8c │ │ │ │ @@ -179671,27 +179671,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #152] @ 2f84d0 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -179702,27 +179702,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 2f84d8 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2f82a4 │ │ │ │ - addeq r2, r3, r4, ror #30 │ │ │ │ - rsbeq ip, lr, ip, ror r1 │ │ │ │ - rsbeq lr, lr, r4, lsr r0 │ │ │ │ - rsbeq lr, lr, ip, lsr r0 │ │ │ │ + addeq r2, r3, r4, asr #30 │ │ │ │ + rsbeq ip, lr, ip, asr r1 │ │ │ │ + rsbeq lr, lr, r4, lsl r0 │ │ │ │ + rsbeq lr, lr, ip, lsl r0 │ │ │ │ strdeq r8, [ip], r0 │ │ │ │ - ldrdeq ip, [lr], #-4 @ │ │ │ │ - strheq ip, [lr], #-0 @ │ │ │ │ - rsbeq pc, sp, r4, lsl r2 @ │ │ │ │ - rsbseq ip, r7, r0, ror #13 │ │ │ │ + strheq ip, [lr], #-4 @ │ │ │ │ + @ instruction: 0x006ec090 │ │ │ │ + strdeq pc, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq ip, r7, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 2f860c │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 2f8610 │ │ │ │ @@ -179815,15 +179815,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 2f8698 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2f86e8 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -180128,20 +180128,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ addseq r2, fp, ip, asr #4 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ addseq r2, fp, r0, lsl #4 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - rsbeq fp, lr, r8, lsr #21 │ │ │ │ + rsbeq fp, lr, r8, lsl #21 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - rsbeq fp, lr, r4, asr sl │ │ │ │ + rsbeq fp, lr, r4, lsr sl │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - rsbeq fp, lr, r0, lsr #20 │ │ │ │ + rsbeq fp, lr, r0, lsl #20 │ │ │ │ umullseq r2, fp, r0, r0 │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ addseq r2, fp, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -180446,19 +180446,19 @@ │ │ │ │ moveq r7, #31 │ │ │ │ add r6, r6, r1, lsl #3 │ │ │ │ add r3, r5, r5, lsl #2 │ │ │ │ add r3, r6, r3, lsl #4 │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ and r0, r2, #63 @ 0x3f │ │ │ │ strb r7, [r3, #28] │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ ldr r3, [pc, #2276] @ 2f9938 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5390 │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d5368 │ │ │ │ + bl 9d593c │ │ │ │ rsb r3, r5, #0 │ │ │ │ and r3, r3, #80 @ 0x50 │ │ │ │ str r0, [r6, r3] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r3, r6, r3 │ │ │ │ tst r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ @@ -180866,17 +180866,17 @@ │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f970c │ │ │ │ cmp r5, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 2f96ec │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add r1, r4, #4096 @ 0x1000 │ │ │ │ strb r5, [r4, #41] @ 0x29 │ │ │ │ ldr r5, [r1, #692] @ 0x2b4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f970c │ │ │ │ @@ -180890,17 +180890,17 @@ │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r6, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 2f974c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add r1, r4, #4096 @ 0x1000 │ │ │ │ strb r6, [r4, #40] @ 0x28 │ │ │ │ ldr lr, [r1, #692] @ 0x2b4 │ │ │ │ cmp lr, #0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181009,27 +181009,27 @@ │ │ │ │ strb r1, [r4, #25] │ │ │ │ b 2f9698 │ │ │ │ mvn r3, r2 │ │ │ │ and r3, r3, #120 @ 0x78 │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [r4, #26] │ │ │ │ b 2f96ac │ │ │ │ - addeq r2, r3, ip, lsr r7 │ │ │ │ - @ instruction: 0x008325bc │ │ │ │ - addeq r2, r3, ip, lsl #9 │ │ │ │ + addeq r2, r3, ip, lsl r7 │ │ │ │ + umulleq r2, r3, ip, r5 │ │ │ │ addeq r2, r3, ip, ror #8 │ │ │ │ + addeq r2, r3, ip, asr #8 │ │ │ │ adceq r3, r8, ip, lsr #15 │ │ │ │ - ldrdeq r2, [r3], r0 │ │ │ │ + @ instruction: 0x008323b0 │ │ │ │ adceq r3, r8, r4, lsl #14 │ │ │ │ adceq r3, r8, r4, asr #13 │ │ │ │ - addeq r2, r3, r4, lsl #6 │ │ │ │ + addeq r2, r3, r4, ror #5 │ │ │ │ submi r0, r0, r0 │ │ │ │ adceq r3, r8, r8, ror r5 │ │ │ │ adceq r3, r8, r8, ror #10 │ │ │ │ - @ instruction: 0x008321bc │ │ │ │ + umulleq r2, r3, ip, r1 │ │ │ │ umlaleq r3, r8, r4, r4 │ │ │ │ adceq r3, r8, ip, asr #8 │ │ │ │ ldrdeq r3, [r8], ip @ │ │ │ │ umlaleq r3, r8, r8, r0 │ │ │ │ │ │ │ │ 002f9958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -181354,19 +181354,19 @@ │ │ │ │ ldr r1, [r3, #68] @ 0x44 │ │ │ │ b 2f9d9c │ │ │ │ strb r1, [r3, #125] @ 0x7d │ │ │ │ ldr r1, [r3, #148] @ 0x94 │ │ │ │ b 2f9ce8 │ │ │ │ bl 24a5b0 │ │ │ │ and r0, r0, #1 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ ldr r3, [pc, #2124] @ 2fa6c8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5390 │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d5368 │ │ │ │ + bl 9d593c │ │ │ │ ldr r3, [pc, #2112] @ 2fa6cc │ │ │ │ ldr r2, [r5, #1256] @ 0x4e8 │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r3, #68] @ 0x44 │ │ │ │ ldr r3, [r5, #1248] @ 0x4e0 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r2, [r5, #1252] @ 0x4e4 │ │ │ │ @@ -181933,103 +181933,103 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r3, #9 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sl] │ │ │ │ str r6, [sl, #4] │ │ │ │ str r3, [sl, #48] @ 0x30 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ bne 2faaf4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldrd r6, [sp, #8] │ │ │ │ ldr r3, [pc, #2060] @ 2fafb0 │ │ │ │ mov r2, #0 │ │ │ │ strd r6, [sl, #8] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ add r5, sl, #68 @ 0x44 │ │ │ │ mov r4, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #2016] @ 2fafb4 │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ str sl, [sp] │ │ │ │ strd r0, [sl, #16] │ │ │ │ mov sl, r6 │ │ │ │ and r0, r4, #3 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ ldr r3, [pc, #1992] @ 2fafb8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ ldr r3, [pc, #1976] @ 2fafb4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d4fdc │ │ │ │ + bl 9d4fb4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r9, r5 │ │ │ │ mov r6, r0 │ │ │ │ asr r0, r4, #2 │ │ │ │ sub r0, r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ lsl r0, r8, r0 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ ldr r3, [pc, #1920] @ 2fafbc │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ ldr r3, [pc, #1912] @ 2fafc0 │ │ │ │ mov r2, #0 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9d55fc │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d55d4 │ │ │ │ + bl 9d593c │ │ │ │ ldr r3, [pc, #1888] @ 2fafc4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #4]! │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d55fc │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d55d4 │ │ │ │ + bl 9d593c │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ str r0, [r5, #304] @ 0x130 │ │ │ │ bne 2fa7e0 │ │ │ │ ldr r3, [pc, #1852] @ 2fafc8 │ │ │ │ mov r2, #0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ ldr r3, [pc, #1824] @ 2fafbc │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ ldr r3, [pc, #1816] @ 2fafc0 │ │ │ │ mov r2, #0 │ │ │ │ ldr sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9d55fc │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d55d4 │ │ │ │ + bl 9d593c │ │ │ │ ldr r3, [pc, #1792] @ 2fafc4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r9, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d55fc │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d55d4 │ │ │ │ + bl 9d593c │ │ │ │ add r3, sl, #292 @ 0x124 │ │ │ │ mvn r1, #-268435456 @ 0xf0000000 │ │ │ │ str r0, [r9, #312] @ 0x138 │ │ │ │ add r0, sl, #356 @ 0x164 │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r2, [sl, #600] @ 0x258 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -182040,69 +182040,69 @@ │ │ │ │ ldr r9, [pc, #1728] @ 2fafcc │ │ │ │ ldr r7, [pc, #1728] @ 2fafd0 │ │ │ │ ldrd sl, [sp, #8] │ │ │ │ mov r4, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ ldr r3, [pc, #1668] @ 2fafd4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5390 │ │ │ │ - bl 9d59c0 │ │ │ │ + bl 9d5368 │ │ │ │ + bl 9d5998 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #1024 @ 0x400 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 2fa91c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr sl, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fab24 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #1608] @ 2fafd8 │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ ldr r3, [pc, #1604] @ 2fafdc │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ ldr r2, [pc, #1584] @ 2fafe0 │ │ │ │ ldr r3, [pc, #1584] @ 2fafe4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5390 │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d5368 │ │ │ │ + bl 9d593c │ │ │ │ ldr r2, [pc, #1540] @ 2fafe0 │ │ │ │ ldr r3, [pc, #1544] @ 2fafe8 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5390 │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d5368 │ │ │ │ + bl 9d593c │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, sl, #4096 @ 0x1000 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r3, #684] @ 0x2ac │ │ │ │ str r8, [r3, #676] @ 0x2a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ @@ -182158,23 +182158,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ ldr r3, [pc, #1176] @ 2fafb0 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ strd r0, [sp, #8] │ │ │ │ b 2fa798 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ b 2faa00 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ str r4, [r5, #84] @ 0x54 │ │ │ │ @@ -182208,33 +182208,33 @@ │ │ │ │ str r0, [r5, #136] @ 0x88 │ │ │ │ ldr r5, [r5, #144] @ 0x90 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r8, r5, #32512 @ 0x7f00 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ sub r9, r5, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ ldr r3, [pc, #1060] @ 2faffc │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #1036] @ 2fb000 │ │ │ │ bl 248f30 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #1024] @ 2fb004 │ │ │ │ mov r0, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d55fc │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d55d4 │ │ │ │ + bl 9d593c │ │ │ │ cmp r4, sl │ │ │ │ rsb r3, r0, #0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r3, [r8, #4]! │ │ │ │ bne 2fabbc │ │ │ │ add r4, r5, #16320 @ 0x3fc0 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ @@ -182259,35 +182259,35 @@ │ │ │ │ str r4, [r6], #4 │ │ │ │ ldr r3, [pc, #924] @ 2fb018 │ │ │ │ add sl, ip, #8192 @ 0x2000 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, ip │ │ │ │ b 2facb4 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ ldr r2, [pc, #900] @ 2fb01c │ │ │ │ ldr r3, [pc, #900] @ 2fb020 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1061158912 @ 0x3f400000 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ bl 24923c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #760] @ 2fafb4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9d55fc │ │ │ │ + bl 9d55d4 │ │ │ │ bl 24872c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ ldr r3, [pc, #800] @ 2faff8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d55fc │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d55d4 │ │ │ │ + bl 9d593c │ │ │ │ add r4, r4, #1 │ │ │ │ sub r1, sl, #4096 @ 0x1000 │ │ │ │ cmp r4, fp │ │ │ │ mov r3, r0 │ │ │ │ add r2, r5, r3, lsl #2 │ │ │ │ mov r3, r2 │ │ │ │ add r2, r2, #32768 @ 0x8000 │ │ │ │ @@ -182328,25 +182328,25 @@ │ │ │ │ sub fp, r3, #4 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r6, #0 │ │ │ │ ldr sl, [pc, #596] @ 2faff4 │ │ │ │ sub r0, sl, r4 │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 248f30 │ │ │ │ ldr r3, [pc, #620] @ 2fb030 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5390 │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d5368 │ │ │ │ + bl 9d593c │ │ │ │ str r0, [fp, #4]! │ │ │ │ str r4, [r5, #4]! │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ bne 2fad98 │ │ │ │ ldr r2, [pc, #588] @ 2fb034 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -182360,42 +182360,42 @@ │ │ │ │ str sl, [r3] │ │ │ │ mov r2, #21 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov sl, #1 │ │ │ │ str r2, [fp] │ │ │ │ str r3, [fp, #2048] @ 0x800 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ ldr r3, [pc, #520] @ 2fb040 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ bl 24923c │ │ │ │ ldr r3, [pc, #364] @ 2fafb4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d4fdc │ │ │ │ + bl 9d4fb4 │ │ │ │ ldr r3, [pc, #384] @ 2fafd4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 9d5390 │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d5368 │ │ │ │ + bl 9d593c │ │ │ │ ldr r2, [pc, #456] @ 2fb044 │ │ │ │ ldr r3, [pc, #456] @ 2fb048 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [fp, #4]! │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d5390 │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d5368 │ │ │ │ + bl 9d593c │ │ │ │ cmp sl, #512 @ 0x200 │ │ │ │ str r0, [fp, #2048] @ 0x800 │ │ │ │ bne 2fae1c │ │ │ │ ldr r3, [pc, #424] @ 2fb04c │ │ │ │ ldr r6, [pc, #372] @ 2fb01c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ @@ -182404,45 +182404,45 @@ │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov fp, r3 │ │ │ │ mov sl, #1 │ │ │ │ mov r4, #0 │ │ │ │ str r2, [r3] │ │ │ │ str r2, [r3, #2048] @ 0x800 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ ldr r3, [pc, #344] @ 2fb040 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ bl 24923c │ │ │ │ ldr r2, [pc, #348] @ 2fb054 │ │ │ │ ldr r3, [pc, #348] @ 2fb058 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ ldr r2, [pc, #344] @ 2fb05c │ │ │ │ ldr r3, [pc, #344] @ 2fb060 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d4fdc │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d4fb4 │ │ │ │ + bl 9d593c │ │ │ │ ldr r2, [pc, #304] @ 2fb05c │ │ │ │ ldr r3, [pc, #308] @ 2fb064 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [fp, #4]! │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d4fdc │ │ │ │ - bl 9d5964 │ │ │ │ + bl 9d4fb4 │ │ │ │ + bl 9d593c │ │ │ │ cmp sl, #512 @ 0x200 │ │ │ │ str r0, [fp, #2048] @ 0x800 │ │ │ │ bne 2faecc │ │ │ │ b 2fa73c │ │ │ │ mov r0, r7 │ │ │ │ bl 249500 │ │ │ │ ldr r3, [pc, #252] @ 2fb068 │ │ │ │ @@ -182610,17 +182610,17 @@ │ │ │ │ bne 2fb2c4 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r6, [r7, #692] @ 0x2b4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2fb200 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r0, [r4, r3, lsl #2] │ │ │ │ - bl 9d52ac │ │ │ │ + bl 9d5284 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d5390 │ │ │ │ + bl 9d5368 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r7, #696] @ 0x2b8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ ldrb r0, [r4, #25] │ │ │ │ lsr r0, r0, #7 │ │ │ │ @@ -182679,39 +182679,39 @@ │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fb318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ ldr r3, [pc, #28] @ 2fb31c │ │ │ │ ldr r1, [pc, #28] @ 2fb320 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f6490 │ │ │ │ addeq r5, ip, r0, lsl #6 │ │ │ │ - rsbeq r9, lr, r0, ror r2 │ │ │ │ - rsbeq r9, lr, r0, ror r2 │ │ │ │ + rsbeq r9, lr, r0, asr r2 │ │ │ │ + rsbeq r9, lr, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r0 │ │ │ │ and r4, r1, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d58c8 │ │ │ │ + bl 9d58a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fb388 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182723,16 +182723,16 @@ │ │ │ │ add r3, r4, #32 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #40] @ 2fb3c8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5390 │ │ │ │ - bl 9d64b8 │ │ │ │ + bl 9d5368 │ │ │ │ + bl 9d6490 │ │ │ │ add r4, r4, #19 │ │ │ │ lsl r4, r4, #3 │ │ │ │ strd r0, [r5, r4] │ │ │ │ add r1, r5, #184 @ 0xb8 │ │ │ │ ldr r0, [r5, #168] @ 0xa8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 521130 │ │ │ │ @@ -182824,15 +182824,15 @@ │ │ │ │ bl 522ce4 │ │ │ │ subs r3, r0, #0 │ │ │ │ asr r8, r3, #1 │ │ │ │ beq 2fb54c │ │ │ │ add r0, r4, r3, asr #1 │ │ │ │ ldr r1, [r6, #180] @ 0xb4 │ │ │ │ sub r5, r5, r3, asr #1 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ cmp r5, #0 │ │ │ │ add r7, r7, r8 │ │ │ │ mov r4, r1 │ │ │ │ bne 2fb50c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -182882,15 +182882,15 @@ │ │ │ │ ldr r7, [r4, #180] @ 0xb4 │ │ │ │ sub r2, r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r3, r0 │ │ │ │ str r2, [r4, #172] @ 0xac │ │ │ │ sub r5, r5, r3 │ │ │ │ sub r6, r6, r3 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ cmp r5, #0 │ │ │ │ str r1, [r4, #176] @ 0xb0 │ │ │ │ bne 2fb5d4 │ │ │ │ sub r7, r7, r1 │ │ │ │ cmp r7, r6 │ │ │ │ movge r7, r6 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -182904,15 +182904,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ bl 2f9958 │ │ │ │ b 2fb6a0 │ │ │ │ ldrd r0, [r4, #176] @ 0xb0 │ │ │ │ sub r7, r7, r3 │ │ │ │ add r0, r3, r0 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ cmp r7, #0 │ │ │ │ str r1, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -182953,15 +182953,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, r9 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ add r8, r0, #104 @ 0x68 │ │ │ │ @@ -183032,31 +183032,31 @@ │ │ │ │ str r0, [r4, #148] @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ str r3, [r2] │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r2, #20] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ - bl 702acc │ │ │ │ + bl 702aa4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a5650 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 702bcc │ │ │ │ + bl 702ba4 │ │ │ │ b 2fb774 │ │ │ │ ldr r2, [pc, #172] @ 2fb94c │ │ │ │ ldr ip, [r4, #120] @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, sl, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #264 @ 0x108 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2fb774 │ │ │ │ ldr r0, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fb8d4 │ │ │ │ bl 2fb06c │ │ │ │ str r9, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ @@ -183072,31 +183072,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 2fb95c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2fb774 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r2, r4, ror #29 │ │ │ │ + addeq pc, r2, r4, asr #29 │ │ │ │ addseq pc, sl, ip, lsl r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, lr, r4, ror lr │ │ │ │ - rsbeq r8, lr, r8, asr lr │ │ │ │ + rsbeq r8, lr, r4, asr lr │ │ │ │ + rsbeq r8, lr, r8, lsr lr │ │ │ │ addseq pc, sl, r0, lsr #7 │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0x009be3d4 │ │ │ │ - rsbeq r8, lr, r4, lsl #26 │ │ │ │ - strdeq pc, [r2], r0 │ │ │ │ - strheq r8, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r8, lr, r8, lsl #25 │ │ │ │ + rsbeq r8, lr, r4, ror #25 │ │ │ │ + ldrdeq pc, [r2], r0 │ │ │ │ + @ instruction: 0x006e8c9c │ │ │ │ + rsbeq r8, lr, r8, ror #24 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2fb9d8 │ │ │ │ ldr r2, [pc, #96] @ 2fb9dc │ │ │ │ @@ -183104,35 +183104,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #64] @ 2fb9e4 │ │ │ │ ldr ip, [pc, #64] @ 2fb9e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #48] @ 2fb9ec │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - addeq pc, r2, r4, ror ip @ │ │ │ │ - rsbeq fp, sp, ip, lsl sp │ │ │ │ - rsbseq r9, r7, r8, ror #3 │ │ │ │ + b 74c134 │ │ │ │ + addeq pc, r2, r4, asr ip @ │ │ │ │ + strdeq fp, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r9, r7, r8, asr #3 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - ldrdeq r8, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + strheq r8, [lr], #-176 @ 0xffffff50 @ │ │ │ │ addseq r3, r8, r8, lsr #22 │ │ │ │ str r1, [r0, #412] @ 0x19c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -183172,47 +183172,47 @@ │ │ │ │ b 2fba38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fbacc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ ldr r3, [pc, #28] @ 2fbad0 │ │ │ │ ldr r1, [pc, #28] @ 2fbad4 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f6490 │ │ │ │ addeq r4, ip, r0, lsl #23 │ │ │ │ - rsbeq r8, lr, r8, lsr fp │ │ │ │ - rsbeq r8, lr, r8, lsr fp │ │ │ │ + rsbeq r8, lr, r8, lsl fp │ │ │ │ + rsbeq r8, lr, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2fbb70 │ │ │ │ ldr r2, [pc, #128] @ 2fbb74 │ │ │ │ ldr r1, [pc, #128] @ 2fbb78 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #100] @ 2fbb7c │ │ │ │ ldr r1, [pc, #100] @ 2fbb80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #80] @ 2fbb84 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #76] @ 2fbb88 │ │ │ │ ldr r1, [pc, #76] @ 2fbb8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -183221,22 +183221,22 @@ │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74c15c │ │ │ │ - addeq pc, r2, r4, asr #22 │ │ │ │ - rsbeq fp, sp, r8, lsr #23 │ │ │ │ - rsbseq r9, r7, r4, ror r0 │ │ │ │ + b 74c134 │ │ │ │ + addeq pc, r2, r4, lsr #22 │ │ │ │ + rsbeq fp, sp, r8, lsl #23 │ │ │ │ + rsbseq r9, r7, r4, asr r0 │ │ │ │ muleq r0, r4, ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ addeq r4, ip, r8, ror #21 │ │ │ │ - strheq r8, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x006e8a98 │ │ │ │ addseq r3, r8, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #116] @ 2fbc1c │ │ │ │ ldr r4, [pc, #116] @ 2fbc20 │ │ │ │ @@ -183245,37 +183245,37 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #80] @ 2fbc28 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - umulleq pc, r2, r0, sl @ │ │ │ │ - rsbeq r8, lr, r4, lsr sl │ │ │ │ - rsbeq r8, lr, r8, asr sl │ │ │ │ + addeq pc, r2, r0, ror sl @ │ │ │ │ + rsbeq r8, lr, r4, lsl sl │ │ │ │ + rsbeq r8, lr, r8, lsr sl │ │ │ │ addeq r4, ip, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 2fbcd0 │ │ │ │ ldr r2, [pc, #140] @ 2fbcd4 │ │ │ │ @@ -183283,15 +183283,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr ip, [pc, #108] @ 2fbcdc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #104] @ 2fbce0 │ │ │ │ ldr r1, [pc, #104] @ 2fbce4 │ │ │ │ mov lr, #64 @ 0x40 │ │ │ │ str ip, [r0, #360] @ 0x168 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ @@ -183310,17 +183310,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq pc, [r2], r4 │ │ │ │ - rsbeq r8, lr, r4, asr #19 │ │ │ │ - @ instruction: 0x006e8990 │ │ │ │ + ldrdeq pc, [r2], r4 │ │ │ │ + rsbeq r8, lr, r4, lsr #19 │ │ │ │ + rsbeq r8, lr, r0, ror r9 │ │ │ │ addhi r8, r0, r8, lsl #17 │ │ │ │ stmhi r8, {} @ │ │ │ │ adceq sl, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ @@ -183350,25 +183350,25 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r6, [ip] │ │ │ │ bl 24a658 │ │ │ │ ldr r0, [r7, #400] @ 0x190 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #352] @ 2fbedc │ │ │ │ ldr r2, [pc, #352] @ 2fbee0 │ │ │ │ ldr r1, [pc, #352] @ 2fbee4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #28 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ sub r3, r9, r5 │ │ │ │ cmp r3, r6 │ │ │ │ movge r3, r6 │ │ │ │ @@ -183404,15 +183404,15 @@ │ │ │ │ ldr r0, [r7, #424] @ 0x1a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ lsl r2, r3, #1 │ │ │ │ bl 522ce4 │ │ │ │ asr r4, r0, #1 │ │ │ │ add r0, r4, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ cmp r4, #0 │ │ │ │ sub r6, r6, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ beq 2fbe68 │ │ │ │ cmp r6, #0 │ │ │ │ bne 2fbdac │ │ │ │ @@ -183441,17 +183441,17 @@ │ │ │ │ ldr r0, [r7, #424] @ 0x1a8 │ │ │ │ bl 522ce4 │ │ │ │ mov r4, r0 │ │ │ │ b 2fbe40 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009aedf8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0082f8bc │ │ │ │ - rsbeq r8, lr, r4, lsr #17 │ │ │ │ - strheq r8, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + umulleq pc, r2, ip, r8 @ │ │ │ │ + rsbeq r8, lr, r4, lsl #17 │ │ │ │ + @ instruction: 0x006e8894 │ │ │ │ addseq lr, sl, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #424] @ 0x1a8 │ │ │ │ @@ -183497,15 +183497,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ bl 2fbce8 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ ldr r2, [r4, #428] @ 0x1ac │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ sub r3, r3, r8, lsl r2 │ │ │ │ cmp r7, r8 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ @@ -183527,15 +183527,15 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r4, #300] @ 0x12c │ │ │ │ strb r3, [r4, #380] @ 0x17c │ │ │ │ str r9, [r4, #416] @ 0x1a0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 2fbf80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #408] @ 0x198 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -183547,25 +183547,25 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #96] @ 2fc0f0 │ │ │ │ ldr r2, [pc, #96] @ 2fc0f4 │ │ │ │ ldr r1, [pc, #96] @ 2fc0f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r1, #0 │ │ │ │ bl 5232c4 │ │ │ │ @@ -183574,17 +183574,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq pc, r2, r8, lsr #11 │ │ │ │ - @ instruction: 0x006e8594 │ │ │ │ - rsbeq r8, lr, r4, lsr #11 │ │ │ │ + addeq pc, r2, r8, lsl #11 │ │ │ │ + rsbeq r8, lr, r4, ror r5 │ │ │ │ + rsbeq r8, lr, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #660] @ 2fc3a8 │ │ │ │ ldr r3, [pc, #660] @ 2fc3ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -183600,23 +183600,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ str r9, [sp, #12] │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r6, #4] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #592] @ 2fc3b4 │ │ │ │ ldr r1, [pc, #592] @ 2fc3b8 │ │ │ │ add r3, r8, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ lsr r3, r5, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ and r2, r5, #1 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ add r8, r8, r3, lsl #2 │ │ │ │ ldr r3, [r8, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -183750,29 +183750,29 @@ │ │ │ │ sub r2, r2, #2 │ │ │ │ clz r2, r2 │ │ │ │ mov r0, #0 │ │ │ │ lsr r2, r2, #5 │ │ │ │ b 2fc1fc │ │ │ │ addseq lr, sl, r8, lsl #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq pc, [r2], r4 │ │ │ │ - rsbeq r8, lr, r8, asr #9 │ │ │ │ - ldrdeq r8, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - addeq pc, r2, ip, asr #8 │ │ │ │ + ldrdeq pc, [r2], r4 │ │ │ │ + rsbeq r8, lr, r8, lsr #9 │ │ │ │ + strheq r8, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq pc, r2, ip, lsr #8 │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ - ldrdeq r8, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + strheq r8, [lr], #-52 @ 0xffffffcc @ │ │ │ │ addseq lr, sl, r8, asr #17 │ │ │ │ - strheq r8, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r8, lr, r0, lsr #6 │ │ │ │ - addeq pc, r2, r0, lsl r3 @ │ │ │ │ - addeq pc, r2, ip, ror #5 │ │ │ │ - rsbeq r8, lr, r8, asr #6 │ │ │ │ - rsbeq r8, lr, r4, lsl #5 │ │ │ │ - ldrdeq r8, [lr], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r8, lr, ip, ror #4 │ │ │ │ + @ instruction: 0x006e8390 │ │ │ │ + rsbeq r8, lr, r0, lsl #6 │ │ │ │ + strdeq pc, [r2], r0 │ │ │ │ + addeq pc, r2, ip, asr #5 │ │ │ │ + rsbeq r8, lr, r8, lsr #6 │ │ │ │ + rsbeq r8, lr, r4, ror #4 │ │ │ │ + strheq r8, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r8, lr, ip, asr #4 │ │ │ │ ldr r2, [r0, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2fc404 │ │ │ │ ldrb r2, [r0, #365] @ 0x16d │ │ │ │ tst r2, #1 │ │ │ │ bne 2fc41c │ │ │ │ mov r0, #0 │ │ │ │ @@ -183864,15 +183864,15 @@ │ │ │ │ ldrb r3, [r0, #365] @ 0x16d │ │ │ │ tst r3, #24 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r0, #420] @ 0x1a4 │ │ │ │ b 2fc49c │ │ │ │ ldr r0, [r0, #288] @ 0x120 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ b 2fc4ec │ │ │ │ add r3, r4, r3 │ │ │ │ strb r5, [r3, #356] @ 0x164 │ │ │ │ b 2fc4a4 │ │ │ │ ldr r1, [pc, #480] @ 2fc778 │ │ │ │ ldr r0, [pc, #480] @ 2fc77c │ │ │ │ @@ -183947,25 +183947,25 @@ │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 51f64c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fc4a4 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #200] @ 2fc798 │ │ │ │ ldr r2, [pc, #200] @ 2fc79c │ │ │ │ ldr r1, [pc, #200] @ 2fc7a0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r1, r5 │ │ │ │ bl 5232c4 │ │ │ │ @@ -183983,38 +183983,38 @@ │ │ │ │ ldr r1, [pc, #108] @ 2fc7ac │ │ │ │ ldr r0, [pc, #108] @ 2fc7b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f64c │ │ │ │ b 2fc5b8 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #300] @ 0x12c │ │ │ │ b 2fc670 │ │ │ │ - addeq pc, r2, pc, lsr #3 │ │ │ │ - rsbeq r8, lr, r0, asr #6 │ │ │ │ - rsbeq r8, lr, r0, lsr #2 │ │ │ │ - addeq pc, r2, pc, ror #1 │ │ │ │ - rsbeq r8, lr, r0, asr r1 │ │ │ │ - rsbeq r8, lr, r0, asr r0 │ │ │ │ - strheq r8, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r8, lr, r0, lsr #32 │ │ │ │ - rsbeq r8, lr, r8, asr r1 │ │ │ │ - rsbeq r7, lr, r8, ror #30 │ │ │ │ - rsbeq r8, lr, r8, lsl #1 │ │ │ │ + addeq pc, r2, pc, lsl #3 │ │ │ │ + rsbeq r8, lr, r0, lsr #6 │ │ │ │ + rsbeq r8, lr, r0, lsl #2 │ │ │ │ + addeq pc, r2, pc, asr #1 │ │ │ │ + rsbeq r8, lr, r0, lsr r1 │ │ │ │ + rsbeq r8, lr, r0, lsr r0 │ │ │ │ + @ instruction: 0x006e8198 │ │ │ │ + rsbeq r8, lr, r0 │ │ │ │ + rsbeq r8, lr, r8, lsr r1 │ │ │ │ rsbeq r7, lr, r8, asr #30 │ │ │ │ - addeq lr, r2, r8, ror #30 │ │ │ │ - rsbeq r7, lr, r4, asr pc │ │ │ │ - rsbeq r7, lr, r0, ror #30 │ │ │ │ - rsbeq r8, lr, ip, lsr #32 │ │ │ │ - strheq r7, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r8, lr, r4, ror r0 │ │ │ │ - rsbeq r7, lr, r8, lsr #29 │ │ │ │ + rsbeq r8, lr, r8, rrx │ │ │ │ + rsbeq r7, lr, r8, lsr #30 │ │ │ │ + addeq lr, r2, r8, asr #30 │ │ │ │ + rsbeq r7, lr, r4, lsr pc │ │ │ │ + rsbeq r7, lr, r0, asr #30 │ │ │ │ + rsbeq r8, lr, ip │ │ │ │ + @ instruction: 0x006e7e9c │ │ │ │ + rsbeq r8, lr, r4, asr r0 │ │ │ │ + rsbeq r7, lr, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #372] @ 2fc940 │ │ │ │ ldr sl, [pc, #372] @ 2fc944 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -184025,29 +184025,29 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr fp, [pc, #324] @ 2fc94c │ │ │ │ ldr r9, [pc, #324] @ 2fc950 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a5344 │ │ │ │ add ip, r6, #16 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r0, #392] @ 0x188 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a4ec8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #400] @ 0x190 │ │ │ │ beq 2fc8fc │ │ │ │ @@ -184067,21 +184067,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a4be8 │ │ │ │ add r6, r6, #24 │ │ │ │ str r0, [r4, #288] @ 0x120 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r1, [pc, #164] @ 2fc954 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 2fc958 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r5 │ │ │ │ @@ -184097,31 +184097,31 @@ │ │ │ │ add r3, r6, #1136 @ 0x470 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2fc960 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq lr, r2, r0, ror lr │ │ │ │ - rsbeq r7, lr, ip, asr #28 │ │ │ │ - strdeq r7, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r7, lr, r4, lsl lr │ │ │ │ - rsbeq r7, lr, r0, ror #27 │ │ │ │ - @ instruction: 0x006e7d98 │ │ │ │ + addeq lr, r2, r0, asr lr │ │ │ │ + rsbeq r7, lr, ip, lsr #28 │ │ │ │ + ldrdeq r7, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq r7, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, lr, r0, asr #27 │ │ │ │ + rsbeq r7, lr, r8, ror sp │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - rsbeq r7, lr, ip, lsr pc │ │ │ │ + rsbeq r7, lr, ip, lsl pc │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 2fc9a8 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ add ip, pc, ip │ │ │ │ and r0, r0, #3 │ │ │ │ @@ -184132,33 +184132,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq pc, [r2], r8 │ │ │ │ + @ instruction: 0x0082f1b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 2fca14 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 2fca18 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 2fca18 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -184167,28 +184167,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2fca5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ ldr r3, [pc, #32] @ 2fca60 │ │ │ │ ldr r1, [pc, #32] @ 2fca64 │ │ │ │ ldr r0, [pc, #32] @ 2fca68 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 2f6490 │ │ │ │ addeq r3, ip, ip, lsl #25 │ │ │ │ - rsbeq r7, lr, r8, asr #28 │ │ │ │ - rsbeq r7, lr, ip, asr #28 │ │ │ │ - rsbeq r7, lr, r0, ror #28 │ │ │ │ + rsbeq r7, lr, r8, lsr #28 │ │ │ │ + rsbeq r7, lr, ip, lsr #28 │ │ │ │ + rsbeq r7, lr, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -184421,28 +184421,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2fcf0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2fcc38 │ │ │ │ ldr r3, [pc, #156] @ 2fcf10 │ │ │ │ ldr r2, [pc, #156] @ 2fcf14 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -184456,39 +184456,39 @@ │ │ │ │ b 2fcca4 │ │ │ │ ldr r0, [pc, #112] @ 2fcf18 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2fcc38 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, sl, r0 │ │ │ │ addseq sp, sl, r4, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, ip, r8, ror #22 │ │ │ │ - rsbeq r7, lr, r4, ror #26 │ │ │ │ - rsbeq r9, lr, ip, asr #13 │ │ │ │ - rsbeq r7, lr, r0, asr #26 │ │ │ │ - rsbseq r5, r2, r4, lsr r2 │ │ │ │ + rsbeq r7, lr, r4, asr #26 │ │ │ │ + rsbeq r9, lr, ip, lsr #13 │ │ │ │ + rsbeq r7, lr, r0, lsr #26 │ │ │ │ + rsbseq r5, r2, r4, lsl r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbeq r7, lr, r0, asr #24 │ │ │ │ + rsbeq r7, lr, r0, lsr #24 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ addseq sp, sl, r0, lsr lr │ │ │ │ - rsbeq r7, lr, r4, lsl fp │ │ │ │ + strdeq r7, [lr], #-164 @ 0xffffff5c @ │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r8, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, lr, r0, lsl #21 │ │ │ │ + rsbeq r7, lr, r0, ror #20 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - rsbeq r7, lr, ip, asr #21 │ │ │ │ - rsbeq r7, lr, r4, ror sl │ │ │ │ + rsbeq r7, lr, ip, lsr #21 │ │ │ │ + rsbeq r7, lr, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -184622,24 +184622,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2fd434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 2fd044 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 2fd424 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -184688,24 +184688,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 2fd43c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 2fd044 │ │ │ │ ldr r3, [pc, #432] @ 2fd440 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -184761,69 +184761,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2fd448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 2fd1a0 │ │ │ │ ldr r0, [pc, #156] @ 2fd44c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 2fd044 │ │ │ │ ldr r0, [pc, #128] @ 2fd450 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 2fd1a0 │ │ │ │ ldr r0, [pc, #104] @ 2fd454 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 2fd044 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, ip, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, sl, r8, lsl fp │ │ │ │ - addeq lr, r2, r0, lsr #21 │ │ │ │ + addeq lr, r2, r0, lsl #21 │ │ │ │ @ instruction: 0x009adad0 │ │ │ │ - addeq lr, r2, r2, asr sl │ │ │ │ + addeq lr, r2, r2, lsr sl │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, asr #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, lr, r0, ror r8 │ │ │ │ + rsbeq r7, lr, r0, asr r8 │ │ │ │ andeq r2, r0, r8, lsl #30 │ │ │ │ - rsbeq r7, lr, r4, ror #13 │ │ │ │ + rsbeq r7, lr, r4, asr #13 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r0, lsl sp │ │ │ │ - rsbeq r7, lr, r0, asr #13 │ │ │ │ - rsbeq r7, lr, r4, ror r6 │ │ │ │ - rsbeq r7, lr, r0, asr #13 │ │ │ │ - strheq r7, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r7, lr, r0, lsr #13 │ │ │ │ + rsbeq r7, lr, r4, asr r6 │ │ │ │ + rsbeq r7, lr, r0, lsr #13 │ │ │ │ + @ instruction: 0x006e7598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 2fd554 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 2fd558 │ │ │ │ @@ -184831,15 +184831,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #192] @ 2fd560 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -184869,28 +184869,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 43e2b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2fca6c │ │ │ │ - ldrdeq lr, [r2], r4 │ │ │ │ - rsbeq r7, lr, r8, lsr r6 │ │ │ │ - rsbeq r7, lr, r8, lsl #8 │ │ │ │ - rsbeq r7, lr, r0, lsl r4 │ │ │ │ + @ instruction: 0x0082e6b4 │ │ │ │ + rsbeq r7, lr, r8, lsl r6 │ │ │ │ + rsbeq r7, lr, r8, ror #7 │ │ │ │ + strdeq r7, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ addeq r3, ip, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 2fd654 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -184899,25 +184899,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 2fd658 │ │ │ │ ldr r1, [pc, #196] @ 2fd65c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #176] @ 2fd660 │ │ │ │ ldr r1, [pc, #176] @ 2fd664 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #144] @ 2fd668 │ │ │ │ ldr r2, [pc, #144] @ 2fd66c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 2fd670 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 2fd674 │ │ │ │ @@ -184935,34 +184935,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r1, [pc, #72] @ 2fd688 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c15c │ │ │ │ - addeq lr, r2, ip, asr #11 │ │ │ │ - rsbeq sl, sp, r4, lsl r1 │ │ │ │ - ldrsbeq r7, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r6, lr, r4, lsl #18 │ │ │ │ - rsbeq pc, sp, ip, lsr #26 │ │ │ │ + b 74c134 │ │ │ │ + addeq lr, r2, ip, lsr #11 │ │ │ │ + strdeq sl, [sp], #-4 @ │ │ │ │ + ldrheq r7, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, lr, r4, ror #17 │ │ │ │ + rsbeq pc, sp, ip, lsl #26 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq r3, ip, ip, lsr #1 │ │ │ │ - rsbeq r7, lr, ip, ror r2 │ │ │ │ + rsbeq r7, lr, ip, asr r2 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ addseq r2, r8, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -185063,29 +185063,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 522ce4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2fd7f0 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -185165,15 +185165,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -185181,15 +185181,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 2fda44 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -185249,23 +185249,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2fdc6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2fda74 │ │ │ │ ldr r3, [pc, #292] @ 2fdc70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fd930 │ │ │ │ @@ -185288,64 +185288,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2fdc74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2fd930 │ │ │ │ mov r9, r4 │ │ │ │ b 2fd898 │ │ │ │ ldr r0, [pc, #112] @ 2fdc78 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2fd930 │ │ │ │ ldr r0, [pc, #72] @ 2fdc7c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2fda74 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, ip, asr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, sl, ip, lsl r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, sl, r4, ror #3 │ │ │ │ - rsbeq r7, lr, r8, lsr #1 │ │ │ │ - strheq r7, [lr], #-8 @ │ │ │ │ + rsbeq r7, lr, r8, lsl #1 │ │ │ │ + @ instruction: 0x006e7098 │ │ │ │ andeq r2, r0, ip, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006e6f98 │ │ │ │ + rsbeq r6, lr, r8, ror pc │ │ │ │ andeq r4, r0, r0, ror #28 │ │ │ │ - rsbeq r6, lr, r0, ror pc │ │ │ │ - strheq r6, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq r6, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r6, lr, r0, asr pc │ │ │ │ + @ instruction: 0x006e6f9c │ │ │ │ + strheq r6, [lr], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 2fde0c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 2fde10 │ │ │ │ @@ -185466,36 +185466,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2fca6c │ │ │ │ - addeq sp, r2, r8, ror #25 │ │ │ │ - rsbeq r6, lr, ip, asr #24 │ │ │ │ - rsbeq r6, lr, ip, lsl sl │ │ │ │ + addeq sp, r2, r8, asr #25 │ │ │ │ + rsbeq r6, lr, ip, lsr #24 │ │ │ │ + strdeq r6, [lr], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2fdf14 │ │ │ │ ldr r2, [pc, #96] @ 2fdf18 │ │ │ │ ldr r1, [pc, #96] @ 2fdf1c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 520b68 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -185503,17 +185503,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 522610 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 523b40 │ │ │ │ - umulleq sp, r2, r4, ip │ │ │ │ - strdeq r6, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r6, lr, r0, asr #19 │ │ │ │ + addeq sp, r2, r4, ror ip │ │ │ │ + ldrdeq r6, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r6, lr, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 2fe4e8 │ │ │ │ @@ -185615,24 +185615,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 2fe518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2fdfd4 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -185701,23 +185701,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 2fe528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2fdfd4 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 2fe2d0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -185815,23 +185815,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2fe538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 2fdfd4 │ │ │ │ cmp ip, #0 │ │ │ │ beq 2fe27c │ │ │ │ b 2fe334 │ │ │ │ ldr r2, [pc, #268] @ 2fe53c │ │ │ │ ldr r3, [pc, #184] @ 2fe4ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -185843,15 +185843,15 @@ │ │ │ │ bne 2fe360 │ │ │ │ ldr r0, [pc, #236] @ 2fe540 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r2, [pc, #212] @ 2fe544 │ │ │ │ ldr r3, [pc, #120] @ 2fe4ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185860,15 +185860,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 2fe548 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r2, [pc, #152] @ 2fe54c │ │ │ │ ldr r3, [pc, #52] @ 2fe4ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185879,70 +185879,70 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 2fe4a0 │ │ │ │ @ instruction: 0x009acbd8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, sl, r4, asr #23 │ │ │ │ - umulleq sp, r2, r0, fp │ │ │ │ + addeq sp, r2, r0, ror fp │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, sl, r0, asr #22 │ │ │ │ - addeq sp, r2, r9, lsl fp │ │ │ │ + strdeq sp, [r2], r9 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, lr, r4, lsr #24 │ │ │ │ + rsbeq r6, lr, r4, lsl #24 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - rsbeq r6, lr, r8, ror #19 │ │ │ │ + rsbeq r6, lr, r8, asr #19 │ │ │ │ addseq ip, sl, ip, ror r8 │ │ │ │ addseq ip, sl, r0, ror #15 │ │ │ │ andeq r3, r0, ip, ror #4 │ │ │ │ - rsbeq r6, lr, r4, lsr #17 │ │ │ │ + rsbeq r6, lr, r4, lsl #17 │ │ │ │ addseq ip, sl, ip, ror #13 │ │ │ │ - @ instruction: 0x006e6898 │ │ │ │ + rsbeq r6, lr, r8, ror r8 │ │ │ │ addseq ip, sl, ip, lsr #13 │ │ │ │ - rsbeq r6, lr, r8, asr #17 │ │ │ │ + rsbeq r6, lr, r8, lsr #17 │ │ │ │ addseq ip, sl, r8, ror #12 │ │ │ │ - rsbeq r6, lr, r0, lsr #15 │ │ │ │ + rsbeq r6, lr, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fe590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ ldr r3, [pc, #28] @ 2fe594 │ │ │ │ ldr r1, [pc, #28] @ 2fe598 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f6490 │ │ │ │ addeq r2, ip, r0, lsl #5 │ │ │ │ - rsbeq r6, lr, r4, ror #16 │ │ │ │ - rsbeq r6, lr, r0, ror #16 │ │ │ │ + rsbeq r6, lr, r4, asr #16 │ │ │ │ + rsbeq r6, lr, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 2fe620 │ │ │ │ ldr r2, [pc, #108] @ 2fe624 │ │ │ │ ldr r1, [pc, #108] @ 2fe628 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #80] @ 2fe62c │ │ │ │ ldr ip, [pc, #80] @ 2fe630 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #76] @ 2fe634 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -185953,21 +185953,21 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ str lr, [r0, #56] @ 0x38 │ │ │ │ str ip, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - addeq sp, r2, ip, asr #11 │ │ │ │ - rsbeq r9, sp, r4, ror #1 │ │ │ │ - ldrheq r6, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + b 74c134 │ │ │ │ + addeq sp, r2, ip, lsr #11 │ │ │ │ + rsbeq r9, sp, r4, asr #1 │ │ │ │ + @ instruction: 0x00776590 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ addeq r2, ip, r4, lsl #4 │ │ │ │ - strdeq r6, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r6, [lr], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0x009814fc │ │ │ │ mov r2, #1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ b 2fedb8 │ │ │ │ mov r3, r2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r2, #1 │ │ │ │ @@ -185992,15 +185992,15 @@ │ │ │ │ bl 522ce4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2fe6d0 │ │ │ │ ldr sl, [r7, #164] @ 0xa4 │ │ │ │ ldr r1, [r8, #208] @ 0xd0 │ │ │ │ asr r4, r4, sl │ │ │ │ add r0, r4, r5 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ sub r6, r6, r4 │ │ │ │ cmp r6, #0 │ │ │ │ add r9, r9, r4 │ │ │ │ mov r5, r1 │ │ │ │ bne 2fe684 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ @@ -186047,15 +186047,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 2fe7a8 │ │ │ │ str r6, [r5, #160] @ 0xa0 │ │ │ │ ldr r3, [pc, #84] @ 2fe7e0 │ │ │ │ ldr r2, [r5, #148] @ 0x94 │ │ │ │ smull r0, r1, r7, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ffc18 │ │ │ │ ldr r3, [r5, #172] @ 0xac │ │ │ │ ldr r1, [r5, #148] @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ @@ -186092,30 +186092,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #14 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr sl, [pc, #632] @ 2feacc │ │ │ │ ldr r6, [pc, #632] @ 2fead0 │ │ │ │ add sl, pc, sl │ │ │ │ add r6, pc, r6 │ │ │ │ mov fp, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 3a5344 │ │ │ │ add ip, r5, #28 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ mov r2, r7 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -186198,21 +186198,21 @@ │ │ │ │ add r1, r4, r1 │ │ │ │ and r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 3a5050 │ │ │ │ ldr r0, [r7, #228] @ 0xe4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r1, [pc, #236] @ 2feae8 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #216] @ 2feaec │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r7, #228] @ 0xe4 │ │ │ │ blx r5 │ │ │ │ @@ -186234,44 +186234,44 @@ │ │ │ │ ldr ip, [pc, #132] @ 2feaf0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r5, #32 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ mov r1, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2fe8c0 │ │ │ │ mov r0, r8 │ │ │ │ bl 523b40 │ │ │ │ ldr ip, [pc, #92] @ 2feaf4 │ │ │ │ ldr r2, [pc, #92] @ 2feaf8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, r5, #32 │ │ │ │ mov r1, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 2fe8c0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r2, ip, lsl #7 │ │ │ │ + addeq sp, r2, ip, ror #6 │ │ │ │ addseq ip, sl, ip, lsl #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, lr, r8, lsl #28 │ │ │ │ - rsbeq r5, lr, ip, lsr #27 │ │ │ │ - rsbeq r6, lr, r4, lsr #11 │ │ │ │ + rsbeq r5, lr, r8, ror #27 │ │ │ │ + rsbeq r5, lr, ip, lsl #27 │ │ │ │ rsbeq r6, lr, r4, lsl #11 │ │ │ │ + rsbeq r6, lr, r4, ror #10 │ │ │ │ addseq ip, sl, r4, asr r2 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ addeq r1, ip, ip, asr lr │ │ │ │ andseq r1, r0, r8, ror #1 │ │ │ │ andseq r1, r0, ip, lsl #2 │ │ │ │ - rsbeq r5, lr, r8, asr #24 │ │ │ │ + rsbeq r5, lr, r8, lsr #24 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r5, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r6, lr, r0, ror r3 │ │ │ │ + strheq r5, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, lr, r0, asr r3 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -186290,25 +186290,25 @@ │ │ │ │ mov r8, r1 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r0, [r9, #228] @ 0xe4 │ │ │ │ add r1, r1, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #296] @ 2fec94 │ │ │ │ ldr r2, [pc, #296] @ 2fec98 │ │ │ │ ldr r1, [pc, #296] @ 2fec9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ add r6, sp, #28 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ sub r4, r4, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a658 │ │ │ │ @@ -186367,31 +186367,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009abff0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r2, r8, lsl r0 │ │ │ │ - strheq r5, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r5, lr, ip, asr #21 │ │ │ │ + strdeq ip, [r2], r8 │ │ │ │ + @ instruction: 0x006e5a98 │ │ │ │ + rsbeq r5, lr, ip, lsr #21 │ │ │ │ @ instruction: 0x009abedc │ │ │ │ │ │ │ │ 002feca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #1048576 @ 0x100000 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ mov r4, r2 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r3, [r5, #168] @ 0xa8 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -186405,15 +186405,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #1048576 @ 0x100000 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #168] @ 0xa8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -186426,34 +186426,34 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, r5, #1048576 @ 0x100000 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #56] @ 2fedac │ │ │ │ ldr r2, [pc, #56] @ 2fedb0 │ │ │ │ ldr r1, [pc, #56] @ 2fedb4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - addeq ip, r2, r0, lsl lr │ │ │ │ - strheq r5, [lr], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r5, lr, r0, asr #17 │ │ │ │ + strdeq ip, [r2], r0 │ │ │ │ + @ instruction: 0x006e5890 │ │ │ │ + rsbeq r5, lr, r0, lsr #17 │ │ │ │ │ │ │ │ 002fedb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -186597,17 +186597,17 @@ │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2fecf8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b 2feec8 │ │ │ │ andeq pc, r0, pc, lsl #30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - addeq ip, r2, sl, asr #27 │ │ │ │ + addeq ip, r2, sl, lsr #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq ip, r2, r4, ror sp │ │ │ │ + addeq ip, r2, r4, asr sp │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ │ │ │ │ 002ff01c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -186998,17 +186998,17 @@ │ │ │ │ bl 2feca4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strh r0, [r6, #2] │ │ │ │ b 2ff474 │ │ │ │ mov r6, r2 │ │ │ │ b 2ff584 │ │ │ │ andeq pc, r0, pc, lsl #30 │ │ │ │ - addeq ip, r2, r8, ror fp │ │ │ │ - addeq ip, r2, r0, lsr fp │ │ │ │ - addeq ip, r2, r4, lsl #22 │ │ │ │ + addeq ip, r2, r8, asr fp │ │ │ │ + addeq ip, r2, r0, lsl fp │ │ │ │ + addeq ip, r2, r4, ror #21 │ │ │ │ │ │ │ │ 002ff654 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr lr, [r0, #12] │ │ │ │ ldrb ip, [r4, #413] @ 0x19d │ │ │ │ cmp lr, #3 │ │ │ │ @@ -187139,20 +187139,20 @@ │ │ │ │ ldrh r3, [r9, #-22] @ 0xffffffea │ │ │ │ ldrb r8, [fp, #319] @ 0x13f │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r9, #-12] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ and r8, r8, #31 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r1, r8 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ ldrh r3, [r9, #-20] @ 0xffffffec │ │ │ │ ldrh r1, [r9, #-8] │ │ │ │ ldrh r6, [r9, #-14] │ │ │ │ lsr r1, r1, #8 │ │ │ │ and r2, r1, #15 │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -187170,19 +187170,19 @@ │ │ │ │ and r3, r3, #65280 @ 0xff00 │ │ │ │ lsl r2, r3, #5 │ │ │ │ ldrh r3, [r9, #-16] │ │ │ │ str r2, [sp, #24] │ │ │ │ and r3, r3, #65280 @ 0xff00 │ │ │ │ lsl r2, r3, #5 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ mov r1, r8 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ lsl r0, r0, #1 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ tst r2, #16384 @ 0x4000 │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ rsbne r3, r3, #0 │ │ │ │ strne r3, [sp, #12] │ │ │ │ tst r4, #16384 @ 0x4000 │ │ │ │ rsbne r3, r0, #0 │ │ │ │ @@ -187394,15 +187394,15 @@ │ │ │ │ ldr r8, [r0, #16] │ │ │ │ mov r3, #20480 @ 0x5000 │ │ │ │ mvn r2, #79 @ 0x4f │ │ │ │ smlabb r6, r6, r2, r3 │ │ │ │ add r8, r1, r8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ cmp r8, r6 │ │ │ │ movcc r6, #0 │ │ │ │ str r1, [r5, #16] │ │ │ │ ldrb r3, [r4, #222] @ 0xde │ │ │ │ bcs 2ffdb8 │ │ │ │ tst r3, #2 │ │ │ │ beq 2ffd74 │ │ │ │ @@ -187410,15 +187410,15 @@ │ │ │ │ ldrb r8, [r4, #316] @ 0x13c │ │ │ │ ldr r2, [pc, #412] @ 2ffe2c │ │ │ │ add r7, r7, r3 │ │ │ │ mov r3, #81920 @ 0x14000 │ │ │ │ smlabb r8, r8, r2, r3 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ cmp r7, r8 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc 2ffd74 │ │ │ │ ldrb r3, [r4, #222] @ 0xde │ │ │ │ tst r3, #32 │ │ │ │ ldrbeq r3, [r4, #221] @ 0xdd │ │ │ │ mvneq r3, r3 │ │ │ │ @@ -187524,90 +187524,90 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 2ffeac │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ ldr r2, [pc, #28] @ 2ffeb0 │ │ │ │ ldr r1, [pc, #28] @ 2ffeb4 │ │ │ │ ldr r0, [pc, #28] @ 2ffeb8 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f6400 │ │ │ │ addeq r0, ip, r8, ror #20 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - @ instruction: 0x006e4f90 │ │ │ │ - @ instruction: 0x006e4f9c │ │ │ │ + rsbeq r4, lr, r0, ror pc │ │ │ │ + rsbeq r4, lr, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 2fff84 │ │ │ │ ldr r2, [pc, #176] @ 2fff88 │ │ │ │ ldr r1, [pc, #176] @ 2fff8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 2fff90 │ │ │ │ ldr r1, [pc, #144] @ 2fff94 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #112] @ 2fff98 │ │ │ │ ldr r2, [pc, #112] @ 2fff9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 2fffa0 │ │ │ │ ldr ip, [pc, #108] @ 2fffa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 2fffa8 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #76] @ 2fffac │ │ │ │ ldr r1, [pc, #76] @ 2fffb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c15c │ │ │ │ - @ instruction: 0x0082bdb4 │ │ │ │ - rsbeq r7, sp, r4, asr #15 │ │ │ │ - @ instruction: 0x00774c90 │ │ │ │ - strheq r3, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - ldrdeq sp, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + b 74c134 │ │ │ │ + umulleq fp, r2, r4, sp │ │ │ │ + rsbeq r7, sp, r4, lsr #15 │ │ │ │ + rsbseq r4, r7, r0, ror ip │ │ │ │ + @ instruction: 0x006e3f94 │ │ │ │ + strheq sp, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ addeq r0, ip, r8, ror #18 │ │ │ │ addseq pc, r7, r8, asr #28 │ │ │ │ @@ -187740,47 +187740,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 24a9b8 <__fprintf_chk@plt> │ │ │ │ b 3000fc │ │ │ │ addseq sl, sl, ip, lsl fp │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrdeq r4, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r4, lr, r8, lsr #27 │ │ │ │ - ldrdeq fp, [r2], r4 │ │ │ │ - rsbeq r4, lr, r0, lsl #27 │ │ │ │ - addeq fp, r2, ip, ror #22 │ │ │ │ - rsbseq r1, r6, r0, ror #19 │ │ │ │ - rsbeq r4, lr, r8, lsl sp │ │ │ │ - rsbeq r4, lr, ip, ror #25 │ │ │ │ - rsbseq r1, r6, r8, ror #18 │ │ │ │ - addeq fp, r2, r8, ror #21 │ │ │ │ - @ instruction: 0x006e4c94 │ │ │ │ + strheq r4, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r4, lr, r8, lsl #27 │ │ │ │ + @ instruction: 0x0082bbb4 │ │ │ │ + rsbeq r4, lr, r0, ror #26 │ │ │ │ + addeq fp, r2, ip, asr #22 │ │ │ │ + rsbseq r1, r6, r0, asr #19 │ │ │ │ + strdeq r4, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r4, lr, ip, asr #25 │ │ │ │ + rsbseq r1, r6, r8, asr #18 │ │ │ │ + addeq fp, r2, r8, asr #21 │ │ │ │ + rsbeq r4, lr, r4, ror ip │ │ │ │ b 2fffb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -187805,20 +187805,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 300358 │ │ │ │ @@ -187839,61 +187839,61 @@ │ │ │ │ bne 3004d0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 300354 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 300518 │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 300550 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ ldr r2, [pc, #460] @ 300554 │ │ │ │ ldr r3, [pc, #460] @ 300558 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 30055c │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707dd4 │ │ │ │ + bl 707dac │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ ldr ip, [pc, #308] @ 300560 │ │ │ │ ldr r2, [pc, #308] @ 300564 │ │ │ │ @@ -187901,24 +187901,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #276] @ 30056c │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ ldr r2, [pc, #244] @ 300570 │ │ │ │ ldr r3, [pc, #244] @ 300574 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 300578 │ │ │ │ @@ -187940,18 +187940,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30033c │ │ │ │ ldr r1, [pc, #152] @ 30057c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9973dc │ │ │ │ + bl 9973b4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 30048c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 300580 │ │ │ │ ldr r2, [pc, #120] @ 300584 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -187961,36 +187961,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 300590 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 300594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq fp, r2, ip, lsl #20 │ │ │ │ + addeq fp, r2, ip, ror #19 │ │ │ │ addseq sl, sl, r4, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r4, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r4, lr, r4, asr #23 │ │ │ │ - rsbeq r4, lr, r8, lsr #23 │ │ │ │ + @ instruction: 0x006e4b9c │ │ │ │ + rsbeq r4, lr, r4, lsr #23 │ │ │ │ + rsbeq r4, lr, r8, lsl #23 │ │ │ │ addeq r0, ip, r0, lsr r5 │ │ │ │ - @ instruction: 0x006e4b98 │ │ │ │ - rsbeq r4, lr, r0, asr fp │ │ │ │ - addeq fp, r2, r0, ror #16 │ │ │ │ - rsbeq r7, sp, r0, ror r2 │ │ │ │ - rsbseq r4, r7, ip, lsr r7 │ │ │ │ - strdeq r4, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r4, lr, r8, ror fp │ │ │ │ + rsbeq r4, lr, r0, lsr fp │ │ │ │ + addeq fp, r2, r0, asr #16 │ │ │ │ + rsbeq r7, sp, r0, asr r2 │ │ │ │ + rsbseq r4, r7, ip, lsl r7 │ │ │ │ + ldrdeq r4, [lr], #-160 @ 0xffffff60 @ │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ addseq sl, sl, r8, lsl #13 │ │ │ │ - rsbeq r4, lr, r8, asr #19 │ │ │ │ - rsbeq r4, lr, ip, lsl #19 │ │ │ │ + rsbeq r4, lr, r8, lsr #19 │ │ │ │ + rsbeq r4, lr, ip, ror #18 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - addeq fp, r2, ip, ror #14 │ │ │ │ - rsbeq r4, lr, ip, lsr r9 │ │ │ │ - rsbeq r4, lr, r4, asr #19 │ │ │ │ + addeq fp, r2, ip, asr #14 │ │ │ │ + rsbeq r4, lr, ip, lsl r9 │ │ │ │ + rsbeq r4, lr, r4, lsr #19 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 2fffb4 │ │ │ │ b 2fffb4 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -188007,42 +188007,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74d830 │ │ │ │ - @ instruction: 0x0082b6b8 │ │ │ │ - rsbeq r7, sp, r4, asr #1 │ │ │ │ - @ instruction: 0x00774590 │ │ │ │ + b 74d808 │ │ │ │ + umulleq fp, r2, r8, r6 │ │ │ │ + rsbeq r7, sp, r4, lsr #1 │ │ │ │ + rsbseq r4, r7, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 300658 │ │ │ │ ldr r2, [pc, #48] @ 30065c │ │ │ │ ldr r1, [pc, #48] @ 300660 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 438a4c │ │ │ │ - addeq fp, r2, r4, ror #12 │ │ │ │ - rsbeq r4, lr, r0, lsr r8 │ │ │ │ - rsbeq r4, lr, r4, asr #16 │ │ │ │ + addeq fp, r2, r4, asr #12 │ │ │ │ + rsbeq r4, lr, r0, lsl r8 │ │ │ │ + rsbeq r4, lr, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 300980 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -188193,15 +188193,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 24a9b8 <__fprintf_chk@plt> │ │ │ │ b 300818 │ │ │ │ ldr r0, [pc, #212] @ 3009a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 300804 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188238,26 +188238,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ umullseq sl, sl, r0, r4 @ │ │ │ │ addeq r0, ip, r0, asr #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strheq r4, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r4, lr, r8, lsl #15 │ │ │ │ - rsbeq r4, lr, r8, lsl r6 │ │ │ │ - rsbeq r4, lr, ip, lsl r7 │ │ │ │ - rsbeq r4, lr, r8, asr #11 │ │ │ │ + @ instruction: 0x006e4690 │ │ │ │ + rsbeq r4, lr, r8, ror #14 │ │ │ │ + strdeq r4, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ strdeq r4, [lr], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x006e469c │ │ │ │ - rsbeq r4, lr, r4, asr #10 │ │ │ │ - rsbeq r4, lr, r0, asr r6 │ │ │ │ - addeq fp, r2, r8, lsr #6 │ │ │ │ - strdeq r4, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r4, lr, r8, asr r6 │ │ │ │ + rsbeq r4, lr, r8, lsr #11 │ │ │ │ + ldrdeq r4, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, lr, ip, ror r6 │ │ │ │ + rsbeq r4, lr, r4, lsr #10 │ │ │ │ + rsbeq r4, lr, r0, lsr r6 │ │ │ │ + addeq fp, r2, r8, lsl #6 │ │ │ │ + ldrdeq r4, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r4, lr, r8, lsr r6 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 300a80 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -188270,49 +188270,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 300a8c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r4, [pc, #116] @ 300a90 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 300a94 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r1, [pc, #96] @ 300a98 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74bb34 │ │ │ │ + bl 74bb0c │ │ │ │ ldr r3, [pc, #80] @ 300a9c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74d964 │ │ │ │ + bl 74d93c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r4, lr, ip, asr #10 │ │ │ │ - umulleq fp, r2, r8, r2 │ │ │ │ - rsbeq r6, sp, r4, lsr #25 │ │ │ │ - rsbseq r4, r7, r0, ror r1 │ │ │ │ + rsbeq r4, lr, ip, lsr #10 │ │ │ │ + addeq fp, r2, r8, ror r2 │ │ │ │ + rsbeq r6, sp, r4, lsl #25 │ │ │ │ + rsbseq r4, r7, r0, asr r1 │ │ │ │ addseq sl, sl, r4, lsl #2 │ │ │ │ - strheq r4, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - strheq pc, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x006e4598 │ │ │ │ + @ instruction: 0x006df29c │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 300d60 │ │ │ │ @@ -188485,37 +188485,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 300b50 │ │ │ │ addseq sl, sl, r8, asr r0 │ │ │ │ addeq pc, fp, ip, lsl #31 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r4, lr, ip, lsr #5 │ │ │ │ - rsbeq r4, lr, ip, lsl r4 │ │ │ │ - strdeq r4, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - strdeq r4, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r4, lr, r8, lsr #3 │ │ │ │ - rsbeq r4, lr, ip, ror r2 │ │ │ │ - rsbeq r4, lr, r0, asr #2 │ │ │ │ - rsbeq r4, lr, ip, asr #4 │ │ │ │ + rsbeq r4, lr, ip, lsl #5 │ │ │ │ + strdeq r4, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq r4, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq r4, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r4, lr, r8, lsl #3 │ │ │ │ + rsbeq r4, lr, ip, asr r2 │ │ │ │ + rsbeq r4, lr, r0, lsr #2 │ │ │ │ + rsbeq r4, lr, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 300e84 │ │ │ │ ldr r2, [pc, #224] @ 300e88 │ │ │ │ ldr r1, [pc, #224] @ 300e8c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #192] @ 300e90 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -188524,15 +188524,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 300ddc │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 300e74 │ │ │ │ ldr r6, [pc, #108] @ 300e94 │ │ │ │ ldr r8, [pc, #108] @ 300e98 │ │ │ │ @@ -188542,48 +188542,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 300e3c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2fffb4 │ │ │ │ - addeq sl, r2, r8, ror #29 │ │ │ │ - rsbeq r4, lr, ip, lsr #1 │ │ │ │ - rsbeq r4, lr, r0, asr #1 │ │ │ │ + addeq sl, r2, r8, asr #29 │ │ │ │ + rsbeq r4, lr, ip, lsl #1 │ │ │ │ + rsbeq r4, lr, r0, lsr #1 │ │ │ │ umulleq pc, fp, r8, ip @ │ │ │ │ - addeq sl, r2, r4, ror #28 │ │ │ │ - ldrdeq r4, [lr], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r4, lr, r8, ror #3 │ │ │ │ + addeq sl, r2, r4, asr #28 │ │ │ │ + strheq r4, [lr], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r4, lr, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 300f24 │ │ │ │ ldr r2, [pc, #108] @ 300f28 │ │ │ │ ldr r1, [pc, #108] @ 300f2c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr ip, [pc, #80] @ 300f30 │ │ │ │ ldr r1, [pc, #80] @ 300f34 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 300f38 │ │ │ │ @@ -188594,47 +188594,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - ldrdeq sl, [r2], r0 │ │ │ │ - rsbeq r6, sp, r0, ror #15 │ │ │ │ - rsbseq r3, r7, ip, lsr #25 │ │ │ │ + b 74c134 │ │ │ │ + @ instruction: 0x0082adb0 │ │ │ │ + rsbeq r6, sp, r0, asr #15 │ │ │ │ + rsbseq r3, r7, ip, lsl #25 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ addseq lr, r7, ip, asr #29 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - rsbeq r4, lr, r0, asr #32 │ │ │ │ + rsbeq r4, lr, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 300fec │ │ │ │ ldr r2, [pc, #148] @ 300ff0 │ │ │ │ ldr r1, [pc, #148] @ 300ff4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #116] @ 300ff8 │ │ │ │ ldr r1, [pc, #116] @ 300ffc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #84] @ 301000 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 301004 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188645,46 +188645,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r2, r0, lsr sp │ │ │ │ - rsbeq r6, sp, r0, asr #14 │ │ │ │ - rsbseq r3, r7, ip, lsl #24 │ │ │ │ - rsbeq r2, lr, r0, lsr pc │ │ │ │ - rsbeq ip, sp, r8, asr r3 │ │ │ │ + addeq sl, r2, r0, lsl sp │ │ │ │ + rsbeq r6, sp, r0, lsr #14 │ │ │ │ + rsbseq r3, r7, ip, ror #23 │ │ │ │ + rsbeq r2, lr, r0, lsl pc │ │ │ │ + rsbeq ip, sp, r8, lsr r3 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - rsbeq r4, lr, ip, rrx │ │ │ │ + rsbeq r4, lr, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3010b4 │ │ │ │ ldr r2, [pc, #148] @ 3010b8 │ │ │ │ ldr r1, [pc, #148] @ 3010bc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #116] @ 3010c0 │ │ │ │ ldr r1, [pc, #116] @ 3010c4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #84] @ 3010c8 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 3010cc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188695,21 +188695,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r2, r8, ror #24 │ │ │ │ - rsbeq r6, sp, r8, ror r6 │ │ │ │ - rsbseq r3, r7, r4, asr #22 │ │ │ │ - rsbeq r2, lr, r8, ror #28 │ │ │ │ - @ instruction: 0x006dc290 │ │ │ │ + addeq sl, r2, r8, asr #24 │ │ │ │ + rsbeq r6, sp, r8, asr r6 │ │ │ │ + rsbseq r3, r7, r4, lsr #22 │ │ │ │ + rsbeq r2, lr, r8, asr #28 │ │ │ │ + rsbeq ip, sp, r0, ror r2 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - rsbeq r3, lr, r8, asr #31 │ │ │ │ + rsbeq r3, lr, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 30133c │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -188775,30 +188775,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -188860,16 +188860,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r9, sl, r0, lsr sl │ │ │ │ addseq r9, sl, r0, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, lr, ip, ror #25 │ │ │ │ - rsbeq r3, lr, ip, ror #29 │ │ │ │ + rsbeq r3, lr, ip, asr #25 │ │ │ │ + rsbeq r3, lr, ip, asr #29 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ addseq r9, sl, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -188919,17 +188919,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 24a9b8 <__fprintf_chk@plt> │ │ │ │ b 301380 │ │ │ │ addseq r9, sl, r4, lsr #15 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r3, lr, r4, ror #20 │ │ │ │ - addeq sl, r2, r0, lsl #17 │ │ │ │ - rsbseq r8, r3, r0, lsl #30 │ │ │ │ + rsbeq r3, lr, r4, asr #20 │ │ │ │ + addeq sl, r2, r0, ror #16 │ │ │ │ + rsbseq r8, r3, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -188944,23 +188944,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 30150c │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3014dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -188971,17 +188971,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq sl, r2, r8, lsr #16 │ │ │ │ - @ instruction: 0x006e3b90 │ │ │ │ - @ instruction: 0x006e3b98 │ │ │ │ + addeq sl, r2, r8, lsl #16 │ │ │ │ + rsbeq r3, lr, r0, ror fp │ │ │ │ + rsbeq r3, lr, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -189092,20 +189092,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 24a9b8 <__fprintf_chk@plt> │ │ │ │ b 3015e0 │ │ │ │ addseq r9, sl, ip, asr #11 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r3, lr, r4, asr #16 │ │ │ │ - rsbeq r3, lr, r0, asr sl │ │ │ │ - strdeq r3, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, lr, ip, lsr sl │ │ │ │ - strheq r3, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq r3, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r3, lr, r4, lsr #16 │ │ │ │ + rsbeq r3, lr, r0, lsr sl │ │ │ │ + ldrdeq r3, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r3, lr, ip, lsl sl │ │ │ │ + @ instruction: 0x006e3798 │ │ │ │ + strheq r3, [lr], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 3017a0 │ │ │ │ ldr r6, [pc, #136] @ 3017a4 │ │ │ │ ldr r5, [pc, #136] @ 3017a8 │ │ │ │ @@ -189114,23 +189114,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 301780 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -189138,17 +189138,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq sl, r2, r4, ror r5 │ │ │ │ - ldrdeq r3, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - strdeq r3, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + addeq sl, r2, r4, asr r5 │ │ │ │ + strheq r3, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq r3, [lr], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -189176,15 +189176,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -189259,15 +189259,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -189276,15 +189276,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -189405,47 +189405,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 301a58 │ │ │ │ b 301b0c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r9, sl, r8, asr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, sl, r8, lsl r3 │ │ │ │ - umulleq sl, r2, ip, r4 │ │ │ │ - rsbeq r3, lr, r4, lsr #14 │ │ │ │ - strdeq r3, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + addeq sl, r2, ip, ror r4 │ │ │ │ + rsbeq r3, lr, r4, lsl #14 │ │ │ │ + ldrdeq r3, [lr], #-112 @ 0xffffff90 @ │ │ │ │ umullseq r9, sl, ip, r2 │ │ │ │ - rsbeq r3, lr, r8, lsl #11 │ │ │ │ - strdeq r3, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r3, lr, r8, ror #10 │ │ │ │ + ldrdeq r3, [lr], #-116 @ 0xffffff8c @ │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r3, lr, ip, lsr r3 │ │ │ │ - rsbeq r3, lr, r0, asr #11 │ │ │ │ + rsbeq r3, lr, ip, lsl r3 │ │ │ │ + rsbeq r3, lr, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 301d68 │ │ │ │ ldr r5, [pc, #256] @ 301d6c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -189456,33 +189456,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r9, [pc, #208] @ 301d74 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 301d1c │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -189499,30 +189499,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq sl, r2, r8, lsr #32 │ │ │ │ - rsbeq r3, lr, ip, lsl #7 │ │ │ │ - rsbeq r3, lr, r0, asr #5 │ │ │ │ - rsbeq r3, lr, r8, ror r3 │ │ │ │ - addeq r9, r2, r4, ror #30 │ │ │ │ - rsbeq r3, lr, r0, ror #7 │ │ │ │ - rsbeq r3, lr, r8, lsr r1 │ │ │ │ + addeq sl, r2, r8 │ │ │ │ + rsbeq r3, lr, ip, ror #6 │ │ │ │ + rsbeq r3, lr, r0, lsr #5 │ │ │ │ + rsbeq r3, lr, r8, asr r3 │ │ │ │ + addeq r9, r2, r4, asr #30 │ │ │ │ + rsbeq r3, lr, r0, asr #7 │ │ │ │ + rsbeq r3, lr, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 3022bc │ │ │ │ @@ -189546,15 +189546,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 3020e4 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -189588,15 +189588,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -189611,29 +189611,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -189642,15 +189642,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 301f9c │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 302200 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -189852,34 +189852,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2fffb4 │ │ │ │ addseq r8, sl, ip, ror #26 │ │ │ │ addseq r8, sl, r8, ror #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00829ebc │ │ │ │ - rsbeq r3, lr, r4, lsl r2 │ │ │ │ - rsbeq r3, lr, r0, asr r1 │ │ │ │ + umulleq r9, r2, ip, lr │ │ │ │ + strdeq r3, [lr], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r3, lr, r0, lsr r1 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x006e2e98 │ │ │ │ - addeq r9, r2, ip, lsr #25 │ │ │ │ - rsbeq r3, lr, r4, lsl #3 │ │ │ │ + rsbeq r2, lr, r8, ror lr │ │ │ │ + addeq r9, r2, ip, lsl #25 │ │ │ │ + rsbeq r3, lr, r4, ror #2 │ │ │ │ addseq r8, sl, r8, ror #21 │ │ │ │ - rsbeq r2, lr, ip, asr #27 │ │ │ │ + rsbeq r2, lr, ip, lsr #27 │ │ │ │ addseq r8, sl, r4, ror sl │ │ │ │ - rsbeq r3, lr, r0, lsl #1 │ │ │ │ - rsbeq r2, lr, r8, lsr sp │ │ │ │ - rsbeq r2, lr, r0, ror #31 │ │ │ │ - ldrdeq r2, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - strdeq r9, [r2], r0 │ │ │ │ - rsbeq r3, lr, r4, lsl r0 │ │ │ │ + rsbeq r3, lr, r0, rrx │ │ │ │ + rsbeq r2, lr, r8, lsl sp │ │ │ │ + rsbeq r2, lr, r0, asr #31 │ │ │ │ + strheq r2, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq r9, [r2], r0 │ │ │ │ + strdeq r2, [lr], #-244 @ 0xffffff0c @ │ │ │ │ addseq r8, sl, ip, lsr r9 │ │ │ │ - rsbeq r2, lr, r4, lsr #24 │ │ │ │ - addeq r9, r2, ip, lsr sl │ │ │ │ - rsbeq r2, lr, r4, asr #30 │ │ │ │ + rsbeq r2, lr, r4, lsl #24 │ │ │ │ + addeq r9, r2, ip, lsl sl │ │ │ │ + rsbeq r2, lr, r4, lsr #30 │ │ │ │ addseq r8, sl, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 3024b8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -189909,27 +189909,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 3023fc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 30238c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -189977,24 +189977,24 @@ │ │ │ │ bl 24a9b8 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 3024dc │ │ │ │ ldr r2, [pc, #48] @ 3024e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30245c │ │ │ │ addseq r8, sl, r4, ror #15 │ │ │ │ - addeq r9, r2, r4, lsr #18 │ │ │ │ - @ instruction: 0x006e2c90 │ │ │ │ - rsbeq r2, lr, r4, lsr #25 │ │ │ │ + addeq r9, r2, r4, lsl #18 │ │ │ │ + rsbeq r2, lr, r0, ror ip │ │ │ │ + rsbeq r2, lr, r4, lsl #25 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r2, lr, r0, lsr #20 │ │ │ │ - addeq r9, r2, ip, lsr r8 │ │ │ │ - strheq r2, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r2, lr, r8, asr #19 │ │ │ │ - addeq r9, r2, r4, ror #15 │ │ │ │ - rsbeq r2, lr, r4, lsr sp │ │ │ │ + rsbeq r2, lr, r0, lsl #20 │ │ │ │ + addeq r9, r2, ip, lsl r8 │ │ │ │ + @ instruction: 0x006e2d98 │ │ │ │ + rsbeq r2, lr, r8, lsr #19 │ │ │ │ + addeq r9, r2, r4, asr #15 │ │ │ │ + rsbeq r2, lr, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 302828 │ │ │ │ tst r2, #1 │ │ │ │ @@ -190042,30 +190042,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 302654 │ │ │ │ ldr r2, [pc, #544] @ 302838 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -190199,31 +190199,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 24a9b8 <__fprintf_chk@plt> │ │ │ │ b 30268c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, sl, r8, lsl r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, sl, r4, lsl #12 │ │ │ │ - addeq r9, r2, ip, asr #14 │ │ │ │ + addeq r9, r2, ip, lsr #14 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r2, lr, ip, lsr r8 │ │ │ │ - rsbeq r2, lr, ip, asr #24 │ │ │ │ + rsbeq r2, lr, ip, lsl r8 │ │ │ │ + rsbeq r2, lr, ip, lsr #24 │ │ │ │ addseq r8, sl, r8, lsl #9 │ │ │ │ - rsbeq r2, lr, r8, asr r7 │ │ │ │ - addeq r9, r2, r4, ror r5 │ │ │ │ - rsbeq r2, lr, r8, lsr #22 │ │ │ │ - rsbeq r2, lr, r8, lsl #14 │ │ │ │ - addeq r9, r2, r4, lsr #10 │ │ │ │ - strdeq r2, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r2, lr, r4, asr #13 │ │ │ │ - ldrdeq r9, [r2], ip │ │ │ │ - rsbeq r2, lr, r8, ror sl │ │ │ │ - rsbeq r2, lr, ip, ror #12 │ │ │ │ - addeq r9, r2, r8, lsl #9 │ │ │ │ - rsbeq r2, lr, r8, asr #20 │ │ │ │ + rsbeq r2, lr, r8, lsr r7 │ │ │ │ + addeq r9, r2, r4, asr r5 │ │ │ │ + rsbeq r2, lr, r8, lsl #22 │ │ │ │ + rsbeq r2, lr, r8, ror #13 │ │ │ │ + addeq r9, r2, r4, lsl #10 │ │ │ │ + ldrdeq r2, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r2, lr, r4, lsr #13 │ │ │ │ + @ instruction: 0x008294bc │ │ │ │ + rsbeq r2, lr, r8, asr sl │ │ │ │ + rsbeq r2, lr, ip, asr #12 │ │ │ │ + addeq r9, r2, r8, ror #8 │ │ │ │ + rsbeq r2, lr, r8, lsr #20 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 3024e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -190265,27 +190265,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 302964 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r2, lr, r0, lsr #12 │ │ │ │ + rsbeq r2, lr, r0, lsl #12 │ │ │ │ │ │ │ │ 00302968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -190305,15 +190305,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3029f8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 3029ac │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -190323,17 +190323,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r9, [r2], ip │ │ │ │ - rsbeq r2, lr, r8, ror #12 │ │ │ │ - rsbeq r2, lr, ip, ror r6 │ │ │ │ + ldrdeq r9, [r2], ip │ │ │ │ + rsbeq r2, lr, r8, asr #12 │ │ │ │ + rsbeq r2, lr, ip, asr r6 │ │ │ │ │ │ │ │ 00302a20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 302a88 │ │ │ │ @@ -190346,25 +190346,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq r9, r2, ip, asr #4 │ │ │ │ - rsbeq r2, lr, r8, ror #9 │ │ │ │ - rsbeq r2, lr, r8, lsr #11 │ │ │ │ + addeq r9, r2, ip, lsr #4 │ │ │ │ + rsbeq r2, lr, r8, asr #9 │ │ │ │ + rsbeq r2, lr, r8, lsl #11 │ │ │ │ │ │ │ │ 00302a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -190379,49 +190379,49 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - ldrdeq r9, [r2], r4 │ │ │ │ - rsbeq r2, lr, r4, ror r4 │ │ │ │ - rsbeq r2, lr, r4, lsr r5 │ │ │ │ + @ instruction: 0x008291b4 │ │ │ │ + rsbeq r2, lr, r4, asr r4 │ │ │ │ + rsbeq r2, lr, r4, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 302b70 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r1, ip, r4, lsr #21 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -190555,21 +190555,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 5226f0 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 302d1c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ ldr ip, [pc, #252] @ 302eac │ │ │ │ add ip, pc, ip │ │ │ │ b 302d6c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ ldr ip, [pc, #232] @ 302eb0 │ │ │ │ add ip, pc, ip │ │ │ │ b 302cf0 │ │ │ │ ldr r2, [pc, #224] @ 302eb4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -190595,31 +190595,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 302ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 302cd4 │ │ │ │ ldr r0, [pc, #84] @ 302ec8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 302cd4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, sl, r8, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sl, ip, ror lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -190627,16 +190627,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ ldrdeq r1, [ip], r4 │ │ │ │ - rsbeq r2, lr, r4, ror sl │ │ │ │ - @ instruction: 0x006e2a90 │ │ │ │ + rsbeq r2, lr, r4, asr sl │ │ │ │ + rsbeq r2, lr, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -190789,15 +190789,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 3030a4 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #400] @ 3032e8 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3030d4 │ │ │ │ ldr r2, [pc, #388] @ 3032f4 │ │ │ │ @@ -190820,22 +190820,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 303300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3030d4 │ │ │ │ ldr r2, [pc, #272] @ 303304 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3030b8 │ │ │ │ ldr r2, [pc, #240] @ 3032f8 │ │ │ │ @@ -190853,32 +190853,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 303308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3030b8 │ │ │ │ ldr r8, [pc, #144] @ 30330c │ │ │ │ mvn r5, #0 │ │ │ │ b 3030a4 │ │ │ │ ldr r0, [pc, #136] @ 303310 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3030b8 │ │ │ │ ldr r2, [pc, #116] @ 303314 │ │ │ │ ldr r3, [pc, #56] @ 3032dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -190886,58 +190886,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3032d4 │ │ │ │ ldr r0, [pc, #84] @ 303318 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, ip, ror fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sl, ip, lsr #22 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, sl, r0, asr #20 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r1, r0, r8, ror #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, lr, r8, asr r7 │ │ │ │ + rsbeq r2, lr, r8, lsr r7 │ │ │ │ andeq r2, r0, r4, ror #24 │ │ │ │ - rsbeq r2, lr, r4, lsl r7 │ │ │ │ + strdeq r2, [lr], #-100 @ 0xffffff9c @ │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq r2, lr, r0, lsr #14 │ │ │ │ + rsbeq r2, lr, r0, lsl #14 │ │ │ │ addseq r7, sl, ip, ror r8 │ │ │ │ - @ instruction: 0x006e269c │ │ │ │ + rsbeq r2, lr, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 3033ec │ │ │ │ ldr r2, [pc, #184] @ 3033f0 │ │ │ │ ldr r1, [pc, #184] @ 3033f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #152] @ 3033f8 │ │ │ │ ldr r1, [pc, #152] @ 3033fc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #120] @ 303400 │ │ │ │ ldr r2, [pc, #120] @ 303404 │ │ │ │ ldr r3, [pc, #120] @ 303408 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -190945,31 +190945,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 30340c │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #72] @ 303410 │ │ │ │ ldr r1, [pc, #72] @ 303414 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c15c │ │ │ │ - @ instruction: 0x00828abc │ │ │ │ - rsbeq r4, sp, r4, ror #6 │ │ │ │ - rsbseq r1, r7, r0, lsr r8 │ │ │ │ - rsbeq r1, lr, r0, lsr #25 │ │ │ │ - strheq r1, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + b 74c134 │ │ │ │ + umulleq r8, r2, ip, sl │ │ │ │ + rsbeq r4, sp, r4, asr #6 │ │ │ │ + rsbseq r1, r7, r0, lsl r8 │ │ │ │ + rsbeq r1, lr, r0, lsl #25 │ │ │ │ + @ instruction: 0x006e1c94 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ addeq r1, ip, r4, lsr #4 │ │ │ │ @ instruction: 0x0097d2f0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -191048,28 +191048,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 303590 │ │ │ │ cmp r5, #0 │ │ │ │ beq 303644 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 30370c │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 9b1328 │ │ │ │ + bl 9b1300 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 3035d4 │ │ │ │ ldr r2, [pc, #356] @ 303710 │ │ │ │ ldr r3, [pc, #336] @ 303700 │ │ │ │ @@ -191109,15 +191109,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ b 303590 │ │ │ │ ldr r2, [pc, #192] @ 30371c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 303538 │ │ │ │ ldr r2, [pc, #176] @ 303720 │ │ │ │ @@ -191135,45 +191135,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 303728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 303538 │ │ │ │ ldr r0, [pc, #72] @ 30372c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 303538 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r8, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, sl, ip, lsl r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r7, sl, r0, ror r5 │ │ │ │ addseq r7, sl, r0, asr #10 │ │ │ │ addseq r7, sl, r0, lsl r5 │ │ │ │ andeq r4, r0, r0, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r2, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r2, lr, r8, lsl r3 │ │ │ │ + ldrdeq r2, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq r2, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ ldr ip, [pc, #368] @ 3038a8 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 3038ac │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -191262,15 +191262,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 3038c0 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 3037b4 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addeq r8, r2, r4, lsr r6 │ │ │ │ + addeq r8, r2, r4, lsl r6 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedae370 <__bss_end__@@Base+0xfdffba38> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -191337,17 +191337,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 24a9b8 <__fprintf_chk@plt> │ │ │ │ b 3038f4 │ │ │ │ addseq r7, sl, r4, lsr r2 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strheq r1, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - addeq r8, r2, r0, asr #8 │ │ │ │ - rsbseq r6, r3, r8, asr r9 │ │ │ │ + @ instruction: 0x006e149c │ │ │ │ + addeq r8, r2, r0, lsr #8 │ │ │ │ + rsbseq r6, r3, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 3040ec │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -191357,15 +191357,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 3040f8 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -191789,55 +191789,55 @@ │ │ │ │ b 30406c │ │ │ │ ldr lr, [pc, #140] @ 304168 │ │ │ │ add lr, pc, lr │ │ │ │ b 30405c │ │ │ │ ldr ip, [pc, #132] @ 30416c │ │ │ │ add ip, pc, ip │ │ │ │ b 30404c │ │ │ │ - addeq r8, r2, ip, ror #7 │ │ │ │ - rsbeq r2, lr, ip, lsl r0 │ │ │ │ - rsbeq r2, lr, ip, lsr #32 │ │ │ │ + addeq r8, r2, ip, asr #7 │ │ │ │ + strdeq r1, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r2, lr, ip │ │ │ │ addseq r7, sl, r4, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r1, lr, r4, asr #6 │ │ │ │ - rsbeq r1, lr, r8, asr pc │ │ │ │ - rsbeq r1, lr, r4, ror #5 │ │ │ │ - rsbseq r2, r5, ip, lsl #5 │ │ │ │ - addeq r8, r2, r4, lsl r2 │ │ │ │ - @ instruction: 0x006e1298 │ │ │ │ - strdeq r8, [r2], r8 @ │ │ │ │ - rsbeq r1, lr, r4, asr lr │ │ │ │ - rsbeq r1, lr, r4, lsr #4 │ │ │ │ - rsbeq r1, lr, r0, asr #32 │ │ │ │ - @ instruction: 0x00827fb8 │ │ │ │ - rsbeq r1, lr, r8, lsr #25 │ │ │ │ - @ instruction: 0x006e0f98 │ │ │ │ - rsbeq r1, lr, ip, lsr #23 │ │ │ │ - rsbeq r0, lr, r0, asr lr │ │ │ │ - ldrsheq r1, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq sp, r8, r4, asr pc │ │ │ │ - rsbseq sp, r1, r8, asr ip │ │ │ │ - rsbseq r0, r8, ip, ror r3 │ │ │ │ - rsbeq r1, lr, ip, lsr #19 │ │ │ │ - rsbeq r1, lr, ip, lsr #20 │ │ │ │ - rsbeq r1, lr, r8, ror r9 │ │ │ │ - rsbseq sl, r7, ip, lsl pc │ │ │ │ - rsbeq r1, lr, r0, ror #18 │ │ │ │ - rsbeq r1, lr, r4, asr r9 │ │ │ │ - rsbeq r1, lr, r8, asr #18 │ │ │ │ + rsbeq r1, lr, r4, lsr #6 │ │ │ │ + rsbeq r1, lr, r8, lsr pc │ │ │ │ + rsbeq r1, lr, r4, asr #5 │ │ │ │ + rsbseq r2, r5, ip, ror #4 │ │ │ │ + strdeq r8, [r2], r4 │ │ │ │ + rsbeq r1, lr, r8, ror r2 │ │ │ │ + ldrdeq r8, [r2], r8 @ │ │ │ │ + rsbeq r1, lr, r4, lsr lr │ │ │ │ + rsbeq r1, lr, r4, lsl #4 │ │ │ │ + rsbeq r1, lr, r0, lsr #32 │ │ │ │ + umulleq r7, r2, r8, pc @ │ │ │ │ + rsbeq r1, lr, r8, lsl #25 │ │ │ │ + rsbeq r0, lr, r8, ror pc │ │ │ │ + rsbeq r1, lr, ip, lsl #23 │ │ │ │ + rsbeq r0, lr, r0, lsr lr │ │ │ │ + ldrsbeq r1, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq sp, r8, r4, lsr pc │ │ │ │ + rsbseq sp, r1, r8, lsr ip │ │ │ │ + rsbseq r0, r8, ip, asr r3 │ │ │ │ + rsbeq r1, lr, ip, lsl #19 │ │ │ │ + rsbeq r1, lr, ip, lsl #20 │ │ │ │ + rsbeq r1, lr, r8, asr r9 │ │ │ │ + ldrsheq sl, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r1, lr, r0, asr #18 │ │ │ │ + rsbeq r1, lr, r4, lsr r9 │ │ │ │ + rsbeq r1, lr, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -191855,22 +191855,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3042d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -191928,28 +191928,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b1328 │ │ │ │ + b 9b1300 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9b6b28 <__bss_end__@@Base+0xfdc041f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -191966,22 +191966,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 304484 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -192038,15 +192038,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b1328 │ │ │ │ + b 9b1300 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9b6ce0 <__bss_end__@@Base+0xfdc043a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -192058,138 +192058,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #100] @ 304590 │ │ │ │ ldr r1, [pc, #100] @ 304594 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #68] @ 304598 │ │ │ │ ldr r3, [pc, #68] @ 30459c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r7, [r2], r0 │ │ │ │ - @ instruction: 0x006d3198 │ │ │ │ - rsbseq r0, r7, r4, ror #12 │ │ │ │ - ldrdeq r0, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r0, lr, r8, ror #21 │ │ │ │ + ldrdeq r7, [r2], r0 │ │ │ │ + rsbeq r3, sp, r8, ror r1 │ │ │ │ + rsbseq r0, r7, r4, asr #12 │ │ │ │ + strheq r0, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r0, lr, r8, asr #21 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - rsbeq r1, lr, ip, asr #11 │ │ │ │ + rsbeq r1, lr, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 30463c │ │ │ │ ldr r2, [pc, #132] @ 304640 │ │ │ │ ldr r1, [pc, #132] @ 304644 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #100] @ 304648 │ │ │ │ ldr r1, [pc, #100] @ 30464c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #68] @ 304650 │ │ │ │ ldr r3, [pc, #68] @ 304654 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r2, r8, lsr r8 │ │ │ │ - rsbeq r3, sp, r0, ror #1 │ │ │ │ - rsbseq r0, r7, ip, lsr #11 │ │ │ │ - rsbeq r0, lr, ip, lsl sl │ │ │ │ - rsbeq r0, lr, r0, lsr sl │ │ │ │ + addeq r7, r2, r8, lsl r8 │ │ │ │ + rsbeq r3, sp, r0, asr #1 │ │ │ │ + rsbseq r0, r7, ip, lsl #11 │ │ │ │ + strdeq r0, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r0, lr, r0, lsl sl │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - rsbeq r1, lr, ip, lsr r5 │ │ │ │ + rsbeq r1, lr, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 3046f4 │ │ │ │ ldr r2, [pc, #132] @ 3046f8 │ │ │ │ ldr r1, [pc, #132] @ 3046fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #100] @ 304700 │ │ │ │ ldr r1, [pc, #100] @ 304704 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #68] @ 304708 │ │ │ │ ldr r3, [pc, #68] @ 30470c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r2, r0, lsl #15 │ │ │ │ - rsbeq r3, sp, r8, lsr #32 │ │ │ │ - ldrsheq r0, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r0, lr, r4, ror #18 │ │ │ │ - rsbeq r0, lr, r8, ror r9 │ │ │ │ + addeq r7, r2, r0, ror #14 │ │ │ │ + rsbeq r3, sp, r8 │ │ │ │ + ldrsbeq r0, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r0, lr, r4, asr #18 │ │ │ │ + rsbeq r0, lr, r8, asr r9 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - strheq r1, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x006e1494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 304980 │ │ │ │ @@ -192318,47 +192318,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3049a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 304870 │ │ │ │ ldr r5, [pc, #72] @ 3049ac │ │ │ │ mvn r4, #0 │ │ │ │ b 30485c │ │ │ │ ldr r0, [pc, #64] @ 3049b0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 304870 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r6, sl, ip, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, sl, r8, lsr #7 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, sl, r8, lsl #5 │ │ │ │ andeq r2, r0, r4, ror #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, lr, ip, lsr #32 │ │ │ │ + rsbeq r1, lr, ip │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq r1, lr, ip, lsr r0 │ │ │ │ + rsbeq r1, lr, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 304a80 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -192368,15 +192368,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -192402,32 +192402,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r7, r2, r0, lsr #8 │ │ │ │ - rsbeq r1, lr, r0, rrx │ │ │ │ - rsbeq r1, lr, r0, asr r0 │ │ │ │ + addeq r7, r2, r0, lsl #8 │ │ │ │ + rsbeq r1, lr, r0, asr #32 │ │ │ │ + rsbeq r1, lr, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 304b70 │ │ │ │ ldr r2, [pc, #204] @ 304b74 │ │ │ │ ldr r1, [pc, #204] @ 304b78 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r4, [pc, #172] @ 304b7c │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304b34 │ │ │ │ @@ -192462,36 +192462,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 304b88 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 24a9b8 <__fprintf_chk@plt> │ │ │ │ b 304ae4 │ │ │ │ - addeq r7, r2, r0, asr r3 │ │ │ │ - rsbeq r0, lr, r0, lsl #31 │ │ │ │ - @ instruction: 0x006e0f94 │ │ │ │ + addeq r7, r2, r0, lsr r3 │ │ │ │ + rsbeq r0, lr, r0, ror #30 │ │ │ │ + rsbeq r0, lr, r4, ror pc │ │ │ │ addseq r6, sl, r0, asr r0 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r0, lr, r8, lsl r3 │ │ │ │ - ldrheq r5, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r0, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x0073579c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 304ca0 │ │ │ │ ldr r2, [pc, #252] @ 304ca4 │ │ │ │ ldr r1, [pc, #252] @ 304ca8 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #220] @ 304cac │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304c64 │ │ │ │ @@ -192502,15 +192502,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 304c34 │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 304c1c │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ae0 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 304c5c │ │ │ │ @@ -192538,22 +192538,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 304cbc │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 24a9b8 <__fprintf_chk@plt> │ │ │ │ b 304be4 │ │ │ │ - addeq r7, r2, r0, asr r2 │ │ │ │ - rsbeq r0, lr, r0, lsl #29 │ │ │ │ - @ instruction: 0x006e0e94 │ │ │ │ + addeq r7, r2, r0, lsr r2 │ │ │ │ + rsbeq r0, lr, r0, ror #28 │ │ │ │ + rsbeq r0, lr, r4, ror lr │ │ │ │ addseq r5, sl, r0, asr pc │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r0, lr, r8, ror #3 │ │ │ │ - rsbseq r5, r3, ip, lsl #13 │ │ │ │ + rsbeq r0, lr, r8, asr #3 │ │ │ │ + rsbseq r5, r3, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 304f44 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -192562,15 +192562,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 304f4c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 304f50 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 304f54 │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -192583,15 +192583,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 304edc │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -192647,15 +192647,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -192679,15 +192679,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ b 304e58 │ │ │ │ ldr r2, [pc, #128] @ 304f64 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 304f68 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -192707,28 +192707,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 304f78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 304f7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r7, r2, r0, lsr #2 │ │ │ │ - rsbeq r0, lr, r8, asr #26 │ │ │ │ - rsbeq r0, lr, ip, asr sp │ │ │ │ + addeq r7, r2, r0, lsl #2 │ │ │ │ + rsbeq r0, lr, r8, lsr #26 │ │ │ │ + rsbeq r0, lr, ip, lsr sp │ │ │ │ addseq r5, sl, r0, lsl lr │ │ │ │ - rsbeq r0, lr, r4, lsr #2 │ │ │ │ + rsbeq r0, lr, r4, lsl #2 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq pc, sp, r0, ror pc @ │ │ │ │ - rsbeq r0, lr, r0, lsr #25 │ │ │ │ - addeq r6, r2, ip, asr #29 │ │ │ │ - rsbeq r0, lr, r4, lsl #22 │ │ │ │ - rsbeq r0, lr, ip, ror ip │ │ │ │ + rsbeq pc, sp, r0, asr pc @ │ │ │ │ + rsbeq r0, lr, r0, lsl #25 │ │ │ │ + addeq r6, r2, ip, lsr #29 │ │ │ │ + rsbeq r0, lr, r4, ror #21 │ │ │ │ + rsbeq r0, lr, ip, asr ip │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 305004 │ │ │ │ ldr r2, [pc, #108] @ 305008 │ │ │ │ @@ -192738,15 +192738,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 304ff4 │ │ │ │ ldr r3, [pc, #52] @ 305010 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -192755,17 +192755,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304cc0 │ │ │ │ ldr r3, [pc, #24] @ 305014 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 304fe0 │ │ │ │ - addeq r6, r2, r0, ror #28 │ │ │ │ - rsbeq r0, lr, r8, lsl #21 │ │ │ │ - @ instruction: 0x006e0a98 │ │ │ │ + addeq r6, r2, r0, asr #28 │ │ │ │ + rsbeq r0, lr, r8, ror #20 │ │ │ │ + rsbeq r0, lr, r8, ror sl │ │ │ │ addeq pc, fp, r4, lsl r6 @ │ │ │ │ strdeq pc, [fp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 30509c │ │ │ │ @@ -192776,15 +192776,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30508c │ │ │ │ ldr r3, [pc, #52] @ 3050a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -192793,17 +192793,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304cc0 │ │ │ │ ldr r3, [pc, #24] @ 3050ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 305078 │ │ │ │ - addeq r6, r2, r8, asr #27 │ │ │ │ - strdeq r0, [lr], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r0, lr, r0, lsl #20 │ │ │ │ + addeq r6, r2, r8, lsr #27 │ │ │ │ + ldrdeq r0, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r0, lr, r0, ror #19 │ │ │ │ addeq pc, fp, ip, ror r5 @ │ │ │ │ addeq pc, fp, ip, asr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 305134 │ │ │ │ @@ -192814,15 +192814,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 305124 │ │ │ │ ldr r3, [pc, #52] @ 305140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -192831,24 +192831,24 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304cc0 │ │ │ │ ldr r3, [pc, #24] @ 305144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 305110 │ │ │ │ - addeq r6, r2, r0, lsr sp │ │ │ │ - rsbeq r0, lr, r8, asr r9 │ │ │ │ - rsbeq r0, lr, r8, ror #18 │ │ │ │ + addeq r6, r2, r0, lsl sp │ │ │ │ + rsbeq r0, lr, r8, lsr r9 │ │ │ │ + rsbeq r0, lr, r8, asr #18 │ │ │ │ addeq pc, fp, r4, ror #9 │ │ │ │ addeq pc, fp, r4, asr #9 │ │ │ │ ldrb r0, [r0, #2106] @ 0x83a │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 30515c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq pc, fp, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 305220 │ │ │ │ mov r4, r0 │ │ │ │ @@ -192906,43 +192906,43 @@ │ │ │ │ ldr r1, [pc, #132] @ 3052d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #104] @ 3052d4 │ │ │ │ ldr r3, [pc, #104] @ 3052d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #84] @ 3052dc │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, r2, r8, lsr #32 │ │ │ │ - rsbeq r2, sp, r4, asr r4 │ │ │ │ - rsbseq pc, r6, r0, lsr #18 │ │ │ │ + addeq r7, r2, r8 │ │ │ │ + rsbeq r2, sp, r4, lsr r4 │ │ │ │ + rsbseq pc, r6, r0, lsl #18 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq pc, fp, r8, ror #18 │ │ │ │ addseq fp, r7, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -193007,15 +193007,15 @@ │ │ │ │ ldr r1, [r4, #2100] @ 0x834 │ │ │ │ ldr r5, [r4, #2096] @ 0x830 │ │ │ │ b 305408 │ │ │ │ ldr r0, [r4, #2100] @ 0x834 │ │ │ │ ldr r5, [r4, #2096] @ 0x830 │ │ │ │ add r0, r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ sub r6, r6, r7 │ │ │ │ cmp r6, #0 │ │ │ │ str r1, [r4, #2100] @ 0x834 │ │ │ │ ble 30542c │ │ │ │ sub r2, r5, r1 │ │ │ │ cmp r2, r6 │ │ │ │ add r1, r1, #276 @ 0x114 │ │ │ │ @@ -193049,19 +193049,19 @@ │ │ │ │ lsl r8, r8, #8 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ add r1, pc, #148 @ 0x94 │ │ │ │ ldrd r0, [r1] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [r4, #2100] @ 0x834 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #140] @ 30553c │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ ldr r3, [pc, #136] @ 305540 │ │ │ │ mul r1, r8, r0 │ │ │ │ umull r2, r1, r3, r1 │ │ │ │ lsr r1, r1, #19 │ │ │ │ add r1, r1, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -193114,25 +193114,25 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #316] @ 3056d0 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #296] @ 3056d4 │ │ │ │ ldr r1, [pc, #296] @ 3056d8 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r0, #272] @ 0x110 │ │ │ │ mov r4, r0 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r0, #104 @ 0x68 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a4f38 │ │ │ │ @@ -193186,25 +193186,25 @@ │ │ │ │ bne 30561c │ │ │ │ ldr r1, [pc, #56] @ 3056e8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 51f64c │ │ │ │ b 30561c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r2, r4, lsl sp │ │ │ │ + strdeq r6, [r2], r4 │ │ │ │ @ instruction: 0x009a55b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, sp, r0, asr #32 │ │ │ │ - @ instruction: 0x006df09c │ │ │ │ - rsbeq r0, lr, r4, asr r7 │ │ │ │ - rsbeq r0, lr, r4, ror #14 │ │ │ │ - rsbeq r0, lr, r0, lsr #14 │ │ │ │ + rsbeq pc, sp, r0, lsr #32 │ │ │ │ + rsbeq pc, sp, ip, ror r0 @ │ │ │ │ + rsbeq r0, lr, r4, lsr r7 │ │ │ │ + rsbeq r0, lr, r4, asr #14 │ │ │ │ + rsbeq r0, lr, r0, lsl #14 │ │ │ │ @ instruction: 0x009a54f8 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rsbeq r0, lr, r4, ror r6 │ │ │ │ + rsbeq r0, lr, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3057c0 │ │ │ │ ldr r2, [pc, #188] @ 3057c4 │ │ │ │ ldr r1, [pc, #188] @ 3057c8 │ │ │ │ @@ -193212,15 +193212,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #152] @ 3057cc │ │ │ │ ldr r3, [pc, #152] @ 3057d0 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ @@ -193228,45 +193228,45 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r0, [pc, #100] @ 3057d8 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [pc, #96] @ 3057dc │ │ │ │ ldr r1, [pc, #96] @ 3057e0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ ldr ip, [r5, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758130 │ │ │ │ + bl 758108 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r6, r2, ip, ror #22 │ │ │ │ - rsbeq r0, lr, ip, ror #11 │ │ │ │ - strdeq r0, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r6, r2, ip, asr #22 │ │ │ │ + rsbeq r0, lr, ip, asr #11 │ │ │ │ + ldrdeq r0, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ umulleq pc, fp, ip, r4 @ │ │ │ │ - rsbeq r0, lr, r4, ror #11 │ │ │ │ + rsbeq r0, lr, r4, asr #11 │ │ │ │ @ instruction: 0x009a53d0 │ │ │ │ andeq r4, r0, ip, ror pc │ │ │ │ - strheq r0, [lr], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r2, pc, r4, lsl sl @ │ │ │ │ + @ instruction: 0x006e0594 │ │ │ │ + strdeq r2, [pc], #-148 @ │ │ │ │ str r2, [r0, #592] @ 0x250 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #592] @ 0x250 │ │ │ │ add r0, r0, r3 │ │ │ │ ldrb r0, [r0, #596] @ 0x254 │ │ │ │ @@ -193278,40 +193278,40 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 305854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ ldr r3, [pc, #28] @ 305858 │ │ │ │ ldr r1, [pc, #28] @ 30585c │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f6490 │ │ │ │ addeq pc, fp, r4, asr #8 │ │ │ │ - rsbeq r0, lr, r8, lsr #10 │ │ │ │ - rsbeq r0, lr, r8, lsr #10 │ │ │ │ + rsbeq r0, lr, r8, lsl #10 │ │ │ │ + rsbeq r0, lr, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3058e4 │ │ │ │ ldr r2, [pc, #108] @ 3058e8 │ │ │ │ ldr r1, [pc, #108] @ 3058ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #80] @ 3058f0 │ │ │ │ ldr ip, [pc, #80] @ 3058f4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #76] @ 3058f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -193322,27 +193322,27 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #6 │ │ │ │ str lr, [r0, #56] @ 0x38 │ │ │ │ str ip, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - strdeq r6, [r2], r8 │ │ │ │ - rsbeq r1, sp, r0, lsr #28 │ │ │ │ - rsbseq pc, r6, ip, ror #5 │ │ │ │ + b 74c134 │ │ │ │ + ldrdeq r6, [r2], r8 │ │ │ │ + rsbeq r1, sp, r0, lsl #28 │ │ │ │ + rsbseq pc, r6, ip, asr #5 │ │ │ │ andeq r0, r0, r4, asr #29 │ │ │ │ addeq pc, fp, r8, asr #7 │ │ │ │ - strheq r0, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x006e049c │ │ │ │ addseq fp, r7, r0, asr r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ str r1, [r3, #216] @ 0xd8 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r2, r1 │ │ │ │ sub r3, r1, r3 │ │ │ │ @@ -193386,24 +193386,24 @@ │ │ │ │ lslne r5, r5, #7 │ │ │ │ tst r3, #1 │ │ │ │ beq 30596c │ │ │ │ bic r3, r3, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 30596c │ │ │ │ ldrb r3, [r0, #726] @ 0x2d6 │ │ │ │ tst r3, #2 │ │ │ │ beq 305968 │ │ │ │ bic r3, r3, #2 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 305968 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ beq 305a4c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ @@ -193424,19 +193424,19 @@ │ │ │ │ b 30596c │ │ │ │ ldr r1, [pc, #28] @ 305a84 │ │ │ │ ldr r0, [pc, #28] @ 305a88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f64c │ │ │ │ b 305a58 │ │ │ │ - addeq r6, r2, r4, ror r9 │ │ │ │ - rsbeq r0, lr, r4, asr r4 │ │ │ │ - rsbeq r0, lr, r4, lsl #8 │ │ │ │ - rsbeq r0, lr, r0, lsr #6 │ │ │ │ - strdeq r0, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r6, r2, r4, asr r9 │ │ │ │ + rsbeq r0, lr, r4, lsr r4 │ │ │ │ + rsbeq r0, lr, r4, ror #7 │ │ │ │ + rsbeq r0, lr, r0, lsl #6 │ │ │ │ + ldrdeq r0, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ @@ -193536,30 +193536,30 @@ │ │ │ │ tst r0, #2048 @ 0x800 │ │ │ │ beq 305ba8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #152] @ 305cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #592] @ 0x250 │ │ │ │ b 305ba8 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, r3 │ │ │ │ bne 305c10 │ │ │ │ b 305ba8 │ │ │ │ ldr r3, [pc, #112] @ 305ccc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 305ba8 │ │ │ │ ldr r0, [pc, #100] @ 305cd4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #592] @ 0x250 │ │ │ │ b 305ba8 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ add r4, r4, r6 │ │ │ │ strb r5, [r4, #596] @ 0x254 │ │ │ │ b 305bb0 │ │ │ │ @@ -193570,49 +193570,49 @@ │ │ │ │ mov r3, #9 │ │ │ │ b 305c84 │ │ │ │ ldr r0, [pc, #36] @ 305cd8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ @ instruction: 0x009a4ff0 │ │ │ │ - addeq r6, r2, r2, ror #14 │ │ │ │ + addeq r6, r2, r2, asr #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strheq r0, [lr], #-16 @ │ │ │ │ - rsbeq r0, lr, r0, ror #2 │ │ │ │ - rsbeq r0, lr, ip, ror #2 │ │ │ │ + @ instruction: 0x006e0190 │ │ │ │ + rsbeq r0, lr, r0, asr #2 │ │ │ │ + rsbeq r0, lr, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 305d40 │ │ │ │ ldr r2, [pc, #76] @ 305d44 │ │ │ │ ldr r1, [pc, #76] @ 305d48 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r0, #204] @ 0xcc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, r2, r0, lsl #17 │ │ │ │ - rsbeq r0, lr, r4, asr r1 │ │ │ │ - rsbeq r0, lr, ip, asr r0 │ │ │ │ + addeq r6, r2, r0, ror #16 │ │ │ │ + rsbeq r0, lr, r4, lsr r1 │ │ │ │ + rsbeq r0, lr, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r6, [r0, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -193620,25 +193620,25 @@ │ │ │ │ ldrne r7, [r0, #132] @ 0x84 │ │ │ │ moveq r6, r3 │ │ │ │ ldreq r7, [r0, #128] @ 0x80 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #116] @ 305e08 │ │ │ │ ldr r2, [pc, #116] @ 305e0c │ │ │ │ ldr r1, [pc, #116] @ 305e10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #568] @ 0x238 │ │ │ │ beq 305de4 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ @@ -193652,17 +193652,17 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #584] @ 0x248 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 5232c4 │ │ │ │ - addeq r6, r2, r0, ror #15 │ │ │ │ - rsbeq lr, sp, ip, lsl #17 │ │ │ │ - rsbeq lr, sp, r0, lsr #17 │ │ │ │ + addeq r6, r2, r0, asr #15 │ │ │ │ + rsbeq lr, sp, ip, ror #16 │ │ │ │ + rsbeq lr, sp, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #252] @ 305f28 │ │ │ │ ldr r3, [pc, #252] @ 305f2c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -193728,15 +193728,15 @@ │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ b 305e7c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a4cf0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, sl, ip, lsl #25 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ - rsbeq pc, sp, r0, ror #28 │ │ │ │ + rsbeq pc, sp, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #188] @ 306010 │ │ │ │ ldr r3, [pc, #188] @ 306014 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -193785,15 +193785,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ b 305d4c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r8, asr #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ - rsbeq pc, sp, ip, lsr #27 │ │ │ │ + rsbeq pc, sp, ip, lsl #27 │ │ │ │ addseq r4, sl, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r5, [r4, #610] @ 0x262 │ │ │ │ @@ -193814,15 +193814,15 @@ │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ beq 306170 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ add r0, r1, r1, lsr #31 │ │ │ │ asr r0, r0, #1 │ │ │ │ add r0, r0, #999424 @ 0xf4000 │ │ │ │ add r0, r0, #576 @ 0x240 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #308] @ 3061d4 │ │ │ │ cmp r0, r3 │ │ │ │ ble 306184 │ │ │ │ ldr r9, [pc, #300] @ 3061d8 │ │ │ │ cmp r0, r9 │ │ │ │ bgt 306138 │ │ │ │ @@ -193866,15 +193866,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r0, r9 │ │ │ │ beq 3060b0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3061e0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #160] @ 0xa0 │ │ │ │ mov r0, r9 │ │ │ │ b 3060b0 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ cmp r0, r3 │ │ │ │ bgt 306098 │ │ │ │ ldr r0, [pc, #96] @ 3061e4 │ │ │ │ @@ -193885,32 +193885,32 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ ldreq r0, [pc, #76] @ 3061e8 │ │ │ │ beq 3060b0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3061ec │ │ │ │ ldr r2, [pc, #60] @ 3061e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [pc, #48] @ 3061e8 │ │ │ │ ldr r5, [r4, #160] @ 0xa0 │ │ │ │ b 3060b0 │ │ │ │ ldr r0, [pc, #44] @ 3061f0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30610c │ │ │ │ addseq r4, sl, r0, asr #21 │ │ │ │ andeq r1, r0, r7, lsl #7 │ │ │ │ andeq sl, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq pc, sp, ip, lsr sp @ │ │ │ │ + rsbeq pc, sp, ip, lsl sp @ │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - rsbeq pc, sp, r0, asr #25 │ │ │ │ - rsbeq pc, sp, r4, lsl #26 │ │ │ │ + rsbeq pc, sp, r0, lsr #25 │ │ │ │ + rsbeq pc, sp, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #332] @ 306358 │ │ │ │ ldr r3, [pc, #332] @ 30635c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -193918,15 +193918,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 306338 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r3, r4, #560 @ 0x230 │ │ │ │ @@ -193986,25 +193986,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 306240 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r0, lsl r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ - @ instruction: 0x006dfa98 │ │ │ │ + rsbeq pc, sp, r8, ror sl @ │ │ │ │ addseq r4, sl, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -194026,25 +194026,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r8, #144] @ 0x90 │ │ │ │ cmp r2, r1 │ │ │ │ add r0, r0, #20 │ │ │ │ ldr r0, [r8, #148] @ 0x94 │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #264] @ 3064f4 │ │ │ │ ldr r2, [pc, #264] @ 3064f8 │ │ │ │ ldr r1, [pc, #264] @ 3064fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ add fp, sp, #20 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a658 │ │ │ │ @@ -194064,15 +194064,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r8, #584] @ 0x248 │ │ │ │ bl 522ce4 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, r0 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ cmp r9, #0 │ │ │ │ sub r5, r5, r9 │ │ │ │ add r7, r7, r9 │ │ │ │ mov r4, r1 │ │ │ │ beq 306498 │ │ │ │ cmp r5, #0 │ │ │ │ bne 30642c │ │ │ │ @@ -194095,17 +194095,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, ip, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r6, r2, r8, lsl #3 │ │ │ │ - rsbeq lr, sp, r8, lsr r2 │ │ │ │ - rsbeq lr, sp, ip, asr #4 │ │ │ │ + addeq r6, r2, r8, ror #2 │ │ │ │ + rsbeq lr, sp, r8, lsl r2 │ │ │ │ + rsbeq lr, sp, ip, lsr #4 │ │ │ │ addseq r4, sl, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -194140,15 +194140,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ bl 306370 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ sub r3, r3, r8 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #564] @ 0x234 │ │ │ │ mov r5, r1 │ │ │ │ ble 3065e0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -194162,15 +194162,15 @@ │ │ │ │ ldrb r3, [r4, #726] @ 0x2d6 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r6, [r4, #176] @ 0xb0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 306694 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ cmp r3, #0 │ │ │ │ bgt 3065c4 │ │ │ │ ldr r2, [r4, #180] @ 0xb4 │ │ │ │ @@ -194192,29 +194192,29 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3065c4 │ │ │ │ ldr r0, [pc, #68] @ 3066b0 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3065c4 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ mov r2, r6 │ │ │ │ cmp r2, r3 │ │ │ │ blt 306584 │ │ │ │ b 306578 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 305d4c │ │ │ │ str r6, [r4, #196] @ 0xc4 │ │ │ │ b 306610 │ │ │ │ @ instruction: 0x009a45f4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x006df890 │ │ │ │ + rsbeq pc, sp, r0, ror r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #152] @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -194249,18 +194249,18 @@ │ │ │ │ bne 3066f4 │ │ │ │ ldr r1, [pc, #24] @ 306764 │ │ │ │ ldr r0, [pc, #24] @ 306768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f64c │ │ │ │ b 306708 │ │ │ │ - rsbeq pc, sp, r8, lsl #16 │ │ │ │ - rsbeq pc, sp, r4, lsr r6 @ │ │ │ │ rsbeq pc, sp, r8, ror #15 │ │ │ │ rsbeq pc, sp, r4, lsl r6 @ │ │ │ │ + rsbeq pc, sp, r8, asr #15 │ │ │ │ + strdeq pc, [sp], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #788] @ 306a98 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -194269,30 +194269,30 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #748] @ 306aa4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #740] @ 306aa8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a5344 │ │ │ │ ldr r2, [pc, #728] @ 306aac │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r7 │ │ │ │ add r1, r0, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 523a8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 306828 │ │ │ │ @@ -194350,15 +194350,15 @@ │ │ │ │ ldr r3, [pc, #472] @ 306ab4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #588] @ 0x24c │ │ │ │ beq 306a58 │ │ │ │ ldr r3, [pc, #432] @ 306ab8 │ │ │ │ ldr r1, [pc, #432] @ 306abc │ │ │ │ ldr r5, [pc, #432] @ 306ac0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -194373,35 +194373,35 @@ │ │ │ │ str r4, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ bl 3a5050 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r8, [pc, #352] @ 306acc │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ ldr r9, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ blx r9 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #128] @ 0x80 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ blx r5 │ │ │ │ mov r3, #1 │ │ │ │ @@ -194431,15 +194431,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 306ae0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194450,44 +194450,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #116] @ 306af0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 306900 │ │ │ │ ldr r0, [pc, #100] @ 306af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3069fc │ │ │ │ - strdeq r5, [r2], r4 │ │ │ │ - @ instruction: 0x006dde98 │ │ │ │ - rsbeq sp, sp, ip, lsr lr │ │ │ │ - rsbeq pc, sp, ip, lsr #11 │ │ │ │ + ldrdeq r5, [r2], r4 │ │ │ │ + rsbeq sp, sp, r8, ror lr │ │ │ │ + rsbeq sp, sp, ip, lsl lr │ │ │ │ + rsbeq pc, sp, ip, lsl #11 │ │ │ │ addseq r4, sl, ip, asr r3 │ │ │ │ - rsbeq pc, sp, r4, lsl #13 │ │ │ │ - addeq r5, r2, lr, asr #20 │ │ │ │ + rsbeq pc, sp, r4, ror #12 │ │ │ │ + addeq r5, r2, lr, lsr #20 │ │ │ │ @ instruction: 0xfffff01c │ │ │ │ addeq lr, fp, r8, asr r3 │ │ │ │ - rsbeq pc, sp, r8, asr r4 @ │ │ │ │ - addeq r5, r2, r4, asr #24 │ │ │ │ - strdeq sp, [sp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sp, sp, r8, lsl #26 │ │ │ │ + rsbeq pc, sp, r8, lsr r4 @ │ │ │ │ + addeq r5, r2, r4, lsr #24 │ │ │ │ + ldrdeq sp, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sp, sp, r8, ror #25 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r5, r2, ip, asr fp │ │ │ │ - rsbeq sp, sp, r8, lsr #28 │ │ │ │ - rsbeq pc, sp, r4, lsr r4 @ │ │ │ │ + addeq r5, r2, ip, lsr fp │ │ │ │ + rsbeq sp, sp, r8, lsl #28 │ │ │ │ + rsbeq pc, sp, r4, lsl r4 @ │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ - addeq r5, r2, r0, lsl fp │ │ │ │ - strdeq pc, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq pc, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq r5, [r2], r0 │ │ │ │ + ldrdeq pc, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + strheq pc, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ muleq r0, r4, r5 │ │ │ │ - strheq pc, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x006df49c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #3556] @ 3078f4 │ │ │ │ ldr r3, [pc, #3556] @ 3078f8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -194584,15 +194584,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306c9c │ │ │ │ ldr r0, [pc, #3192] @ 30790c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ str r7, [r4, #204] @ 0xcc │ │ │ │ b 306b4c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ addls r1, r3, #1 │ │ │ │ @@ -194631,15 +194631,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d64 │ │ │ │ ldr r0, [pc, #3016] @ 307918 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 306ca4 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #204] @ 0xcc │ │ │ │ b 306b4c │ │ │ │ ldr r2, [pc, #2980] @ 30791c │ │ │ │ @@ -194674,27 +194674,27 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 307858 │ │ │ │ ldr r0, [pc, #2868] @ 30792c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #2808] @ 307908 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ beq 306ca4 │ │ │ │ ldr r0, [pc, #2824] @ 307930 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d5c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 306e5c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -194753,15 +194753,15 @@ │ │ │ │ ldrb r3, [r0, #726] @ 0x2d6 │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d5c │ │ │ │ cmp r7, #144 @ 0x90 │ │ │ │ mvn r2, #0 │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #3 │ │ │ │ bl 306024 │ │ │ │ @@ -194803,15 +194803,15 @@ │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ add r0, r1, r1, lsr #31 │ │ │ │ asr r0, r0, #1 │ │ │ │ add r0, r0, #999424 @ 0xf4000 │ │ │ │ add r0, r0, #576 @ 0x240 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #192] @ 0xc0 │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ add r1, r8, r6 │ │ │ │ lsl r1, r1, r9 │ │ │ │ @@ -194907,69 +194907,69 @@ │ │ │ │ ldr r3, [pc, #1912] @ 307908 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d64 │ │ │ │ ldr r0, [pc, #1952] @ 307944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d58 │ │ │ │ ldr r0, [pc, #1932] @ 307948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d5c │ │ │ │ ldr r3, [pc, #1848] @ 307908 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ca4 │ │ │ │ ldr r0, [pc, #1888] @ 30794c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d5c │ │ │ │ ldr r3, [pc, #1800] @ 307908 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ca4 │ │ │ │ ldr r0, [pc, #1844] @ 307950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d5c │ │ │ │ ldr r3, [pc, #1752] @ 307908 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ca4 │ │ │ │ ldr r0, [pc, #1800] @ 307954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d5c │ │ │ │ ldr r3, [pc, #1704] @ 307908 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ca4 │ │ │ │ ldr r0, [pc, #1756] @ 307958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d5c │ │ │ │ mvn r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #188] @ 0xbc │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ @@ -194977,15 +194977,15 @@ │ │ │ │ ldr r3, [pc, #1632] @ 307908 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d64 │ │ │ │ ldr r0, [pc, #1696] @ 30795c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d5c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 306e5c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -195019,15 +195019,15 @@ │ │ │ │ ldr r3, [pc, #1464] @ 307908 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d64 │ │ │ │ ldr r0, [pc, #1532] @ 307960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d5c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 306e5c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -195105,21 +195105,21 @@ │ │ │ │ ldr r3, [pc, #1120] @ 307908 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d64 │ │ │ │ ldr r0, [pc, #1196] @ 307968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306d58 │ │ │ │ ldr r0, [pc, #1176] @ 30796c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306d5c │ │ │ │ cmp r7, #131 @ 0x83 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ str r6, [r0, #152] @ 0x98 │ │ │ │ bne 3077a0 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ @@ -195236,35 +195236,35 @@ │ │ │ │ lsl r3, r3, r1 │ │ │ │ umull r8, r0, r3, r2 │ │ │ │ asr ip, r3, #31 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r8 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r3, [pc, #680] @ 307994 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r6, r6, r7 │ │ │ │ mov r5, r0 │ │ │ │ bge 3077e0 │ │ │ │ ldr r6, [r4, #588] @ 0x24c │ │ │ │ cmp r6, #0 │ │ │ │ beq 306d64 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ b 306d64 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ ldr r3, [pc, #612] @ 307998 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #608] @ 30799c │ │ │ │ @@ -195308,15 +195308,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f64c │ │ │ │ strb r7, [r8, #227] @ 0xe3 │ │ │ │ b 306d64 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 306d64 │ │ │ │ ldr r1, [pc, #432] @ 3079a8 │ │ │ │ ldr r0, [pc, #432] @ 3079ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f64c │ │ │ │ b 307180 │ │ │ │ @@ -195363,90 +195363,90 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, r4, r3 │ │ │ │ str r1, [r4, #156] @ 0x9c │ │ │ │ strb r2, [r3, #506] @ 0x1fa │ │ │ │ b 306d64 │ │ │ │ ldr r0, [pc, #248] @ 3079bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ b 307080 │ │ │ │ ldr r0, [pc, #232] @ 3079c0 │ │ │ │ ldr r2, [pc, #220] @ 3079b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 307834 │ │ │ │ ldr r0, [pc, #216] @ 3079c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 307850 │ │ │ │ addseq r4, sl, ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, sl, r4, ror #31 │ │ │ │ addseq r3, sl, r8, asr #31 │ │ │ │ - ldrdeq r5, [r2], r4 │ │ │ │ + @ instruction: 0x008256b4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq pc, sp, ip, ror #5 │ │ │ │ + rsbeq pc, sp, ip, asr #5 │ │ │ │ addseq r3, sl, r4, lsr lr │ │ │ │ - addeq r5, r2, r6, lsr r6 │ │ │ │ - rsbeq pc, sp, ip, ror #7 │ │ │ │ + addeq r5, r2, r6, lsl r6 │ │ │ │ + rsbeq pc, sp, ip, asr #7 │ │ │ │ addseq r3, sl, r4, lsr #27 │ │ │ │ - strdeq pc, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq lr, sp, r4, asr #31 │ │ │ │ + ldrdeq pc, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, sp, r4, lsr #31 │ │ │ │ addseq r3, sl, r8, asr #26 │ │ │ │ - strdeq pc, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq pc, sp, r0, lsr r3 @ │ │ │ │ + ldrdeq pc, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, sp, r0, lsl r3 @ │ │ │ │ andeq r1, r0, r7, lsl #7 │ │ │ │ andeq sl, r0, r8, asr #31 │ │ │ │ - ldrdeq pc, [sp], #-12 @ │ │ │ │ - rsbeq lr, sp, r8, ror #24 │ │ │ │ - rsbeq lr, sp, ip, lsr pc │ │ │ │ - rsbeq r4, pc, r0, ror #24 │ │ │ │ - rsbeq lr, sp, r0, lsl #29 │ │ │ │ - rsbeq lr, sp, r0, lsr #28 │ │ │ │ - strheq lr, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq lr, sp, r8, asr sp │ │ │ │ - strdeq lr, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - strheq lr, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - addeq r5, r2, r0, lsr #3 │ │ │ │ - rsbeq lr, sp, ip, ror #23 │ │ │ │ - rsbeq r4, pc, r8, asr #18 │ │ │ │ - rsbeq lr, sp, r8, lsr #24 │ │ │ │ - rsbeq lr, sp, r4, ror #15 │ │ │ │ - umulleq r4, r2, r6, pc @ │ │ │ │ - rsbeq lr, sp, r0, lsl #18 │ │ │ │ - rsbeq lr, sp, ip, lsr #14 │ │ │ │ - rsbeq lr, sp, r8, ror #17 │ │ │ │ - rsbeq lr, sp, r4, lsl r7 │ │ │ │ + strheq pc, [sp], #-12 @ │ │ │ │ + rsbeq lr, sp, r8, asr #24 │ │ │ │ + rsbeq lr, sp, ip, lsl pc │ │ │ │ + rsbeq r4, pc, r0, asr #24 │ │ │ │ + rsbeq lr, sp, r0, ror #28 │ │ │ │ + rsbeq lr, sp, r0, lsl #28 │ │ │ │ + @ instruction: 0x006ded98 │ │ │ │ + rsbeq lr, sp, r8, lsr sp │ │ │ │ + ldrdeq lr, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x006ded98 │ │ │ │ + addeq r5, r2, r0, lsl #3 │ │ │ │ + rsbeq lr, sp, ip, asr #23 │ │ │ │ + rsbeq r4, pc, r8, lsr #18 │ │ │ │ + rsbeq lr, sp, r8, lsl #24 │ │ │ │ + rsbeq lr, sp, r4, asr #15 │ │ │ │ + addeq r4, r2, r6, ror pc │ │ │ │ + rsbeq lr, sp, r0, ror #17 │ │ │ │ + rsbeq lr, sp, ip, lsl #14 │ │ │ │ + rsbeq lr, sp, r8, asr #17 │ │ │ │ + strdeq lr, [sp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ blcc fe9ba198 <__bss_end__@@Base+0xfdc07860> │ │ │ │ @ instruction: 0x000ee6b1 │ │ │ │ @ instruction: 0xffffe0c4 │ │ │ │ - rsbeq lr, sp, r8, lsl #12 │ │ │ │ - rsbeq lr, sp, r8, ror #14 │ │ │ │ - @ instruction: 0x006de594 │ │ │ │ - rsbeq lr, sp, ip, lsr r7 │ │ │ │ - rsbeq lr, sp, r8, ror #10 │ │ │ │ - rsbeq lr, sp, r4, lsr #14 │ │ │ │ - rsbeq lr, sp, r0, asr r5 │ │ │ │ + rsbeq lr, sp, r8, ror #11 │ │ │ │ + rsbeq lr, sp, r8, asr #14 │ │ │ │ + rsbeq lr, sp, r4, ror r5 │ │ │ │ + rsbeq lr, sp, ip, lsl r7 │ │ │ │ + rsbeq lr, sp, r8, asr #10 │ │ │ │ + rsbeq lr, sp, r4, lsl #14 │ │ │ │ + rsbeq lr, sp, r0, lsr r5 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - rsbeq lr, sp, r8, lsl #12 │ │ │ │ + rsbeq lr, sp, r8, ror #11 │ │ │ │ + rsbeq lr, sp, r0, ror r5 │ │ │ │ @ instruction: 0x006de590 │ │ │ │ - strheq lr, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3079f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq sp, fp, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 307ac8 │ │ │ │ ldr r1, [pc, #184] @ 307acc │ │ │ │ @@ -195509,25 +195509,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #192] @ 307bd8 │ │ │ │ ldr r1, [pc, #192] @ 307bdc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #160] @ 307be0 │ │ │ │ ldr r1, [pc, #160] @ 307be4 │ │ │ │ ldr r2, [pc, #160] @ 307be8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ @@ -195536,46 +195536,46 @@ │ │ │ │ ldr r3, [pc, #140] @ 307bf0 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #108] @ 307bf4 │ │ │ │ ldr r1, [pc, #108] @ 307bf8 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, r2, r4, lsl #23 │ │ │ │ - rsbeq pc, ip, ip, lsr #23 │ │ │ │ - rsbseq sp, r6, r8, ror r0 │ │ │ │ - @ instruction: 0x006dc39c │ │ │ │ - rsbeq r5, sp, r4, asr #15 │ │ │ │ + addeq r4, r2, r4, ror #22 │ │ │ │ + rsbeq pc, ip, ip, lsl #23 │ │ │ │ + rsbseq sp, r6, r8, asr r0 │ │ │ │ + rsbeq ip, sp, ip, ror r3 │ │ │ │ + rsbeq r5, sp, r4, lsr #15 │ │ │ │ andeq r1, r0, ip, lsl r7 │ │ │ │ subscc r1, r8, r6, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ addseq r9, r7, ip, lsl #23 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ - rsbeq lr, sp, r0, lsl #16 │ │ │ │ + rsbeq lr, sp, r0, ror #15 │ │ │ │ andeq r1, r0, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #552] @ 307e3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -195593,15 +195593,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #512] @ 307e4c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r7 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 523a8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 307cc0 │ │ │ │ @@ -195662,15 +195662,15 @@ │ │ │ │ strb r6, [ip, #64] @ 0x40 │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r3, [pc, #204] @ 307e5c │ │ │ │ add sl, r4, #1920 @ 0x780 │ │ │ │ @@ -195680,30 +195680,30 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r3, [pc, #136] @ 307e60 │ │ │ │ add r2, r7, #200 @ 0xc8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ add r4, r4, #2096 @ 0x830 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r2, [pc, #100] @ 307e64 │ │ │ │ ldr r3, [pc, #64] @ 307e44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195713,24 +195713,24 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 43e2b0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r2, ip, asr sl │ │ │ │ + addeq r4, r2, ip, lsr sl │ │ │ │ @ instruction: 0x009a2ef8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, sp, r8, ror #14 │ │ │ │ - rsbeq lr, sp, r4, asr #14 │ │ │ │ + rsbeq lr, sp, r8, asr #14 │ │ │ │ + rsbeq lr, sp, r4, lsr #14 │ │ │ │ umullseq r2, sl, r8, lr │ │ │ │ addeq sp, fp, r0, lsr #32 │ │ │ │ - rsbeq lr, sp, r4, ror r6 │ │ │ │ - rsbeq lr, sp, ip, lsr r6 │ │ │ │ - rsbeq lr, sp, r0, lsl #12 │ │ │ │ + rsbeq lr, sp, r4, asr r6 │ │ │ │ + rsbeq lr, sp, ip, lsl r6 │ │ │ │ + rsbeq lr, sp, r0, ror #11 │ │ │ │ addseq r2, sl, ip, lsl sp │ │ │ │ ldr r1, [pc, #128] @ 307ef0 │ │ │ │ ldr r0, [pc, #128] @ 307ef4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r1, [r0] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ @@ -195749,27 +195749,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [pc, #64] @ 307efc │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r2, sl, ip, lsr #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x008247bc │ │ │ │ - rsbeq lr, sp, r8, lsr #10 │ │ │ │ + umulleq r4, r2, ip, r7 │ │ │ │ + rsbeq lr, sp, r8, lsl #10 │ │ │ │ ldr r1, [pc, #128] @ 307f88 │ │ │ │ ldr r0, [pc, #128] @ 307f8c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r1, [r0] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ bne 307f34 │ │ │ │ @@ -195787,27 +195787,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [pc, #64] @ 307f94 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r2, sl, r4, lsl ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r4, r2, r4, lsr #14 │ │ │ │ - @ instruction: 0x006de490 │ │ │ │ + addeq r4, r2, r4, lsl #14 │ │ │ │ + rsbeq lr, sp, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #580] @ 3081f4 │ │ │ │ mov r4, r3 │ │ │ │ cmp r2, #17 │ │ │ │ @@ -195919,58 +195919,58 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 308218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30801c │ │ │ │ ldr r0, [pc, #100] @ 30821c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30801c │ │ │ │ ldr r0, [pc, #68] @ 308220 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 308000 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r2, sl, r0, ror #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, sl, r0, asr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009a2af8 │ │ │ │ - umulleq r4, r2, r0, r5 │ │ │ │ + addeq r4, r2, r0, ror r5 │ │ │ │ andeq r4, r0, r0, lsr r7 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq lr, sp, r4, ror #4 │ │ │ │ rsbeq lr, sp, r4, lsl #5 │ │ │ │ - rsbeq lr, sp, r4, lsr #5 │ │ │ │ - rsbeq lr, sp, ip, lsl r2 │ │ │ │ + strdeq lr, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #200] @ 308304 │ │ │ │ ldrb r2, [r0, #2269] @ 0x8dd │ │ │ │ ldr lr, [pc, #196] @ 308308 │ │ │ │ @@ -196022,15 +196022,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ addseq r2, sl, r8, asr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, sp, r0, ror #3 │ │ │ │ + rsbeq lr, sp, r0, asr #3 │ │ │ │ addseq r2, sl, r8, asr r8 │ │ │ │ ldr r1, [pc, #124] @ 30839c │ │ │ │ ldr r0, [pc, #124] @ 3083a0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r0, #1024 @ 0x400 │ │ │ │ @@ -196048,27 +196048,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3083a8 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @ instruction: 0x009a27fc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r4, r2, r4, lsl r3 │ │ │ │ - rsbeq lr, sp, ip, lsr #2 │ │ │ │ + strdeq r4, [r2], r4 @ │ │ │ │ + rsbeq lr, sp, ip, lsl #2 │ │ │ │ ldr r1, [pc, #124] @ 308430 │ │ │ │ ldr r0, [pc, #124] @ 308434 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r0, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ @@ -196085,27 +196085,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 30843c │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ addseq r2, sl, r8, ror #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - addeq r4, r2, r0, lsl #5 │ │ │ │ - @ instruction: 0x006de098 │ │ │ │ + addeq r4, r2, r0, ror #4 │ │ │ │ + rsbeq lr, sp, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1904] @ 308bc8 │ │ │ │ ldr r1, [pc, #1904] @ 308bcc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -196278,25 +196278,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1216] @ 308bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3084a4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bic r3, r6, #1056964608 @ 0x3f000000 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r3, [r8, #2544] @ 0x9f0 │ │ │ │ @@ -196327,15 +196327,15 @@ │ │ │ │ bne 30888c │ │ │ │ ldr r0, [pc, #1088] @ 308c04 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ and r3, r4, #253 @ 0xfd │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ beq 3084d0 │ │ │ │ ldr r3, [pc, #1004] @ 308bd8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -196535,15 +196535,15 @@ │ │ │ │ strb r3, [r8, #2268] @ 0x8dc │ │ │ │ b 3085ec │ │ │ │ ldr r0, [pc, #316] @ 308c44 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3084a4 │ │ │ │ ldr r3, [pc, #292] @ 308c48 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30875c │ │ │ │ ldr r3, [pc, #160] @ 308bd8 │ │ │ │ @@ -196558,72 +196558,72 @@ │ │ │ │ beq 308bb0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 308c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30875c │ │ │ │ mov r6, r2 │ │ │ │ b 308850 │ │ │ │ ldr r0, [pc, #172] @ 308c50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3087f8 │ │ │ │ ldr r0, [pc, #156] @ 308c54 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30875c │ │ │ │ addseq r2, sl, r4, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, sl, r4, lsr #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r2, sl, r4, asr #12 │ │ │ │ - addeq r4, r2, sp, ror #1 │ │ │ │ + addeq r4, r2, sp, asr #1 │ │ │ │ rscsgt r0, pc, r0 │ │ │ │ addseq r2, sl, r4, ror #10 │ │ │ │ umullseq r2, sl, r8, r4 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, sp, ip, ror sp │ │ │ │ - addeq r3, r2, r6, lsr #29 │ │ │ │ + rsbeq sp, sp, ip, asr sp │ │ │ │ + addeq r3, r2, r6, lsl #29 │ │ │ │ addseq r2, sl, ip, ror r3 │ │ │ │ - ldrdeq sp, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - addeq r3, r2, r8, asr lr │ │ │ │ + strheq sp, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r3, r2, r8, lsr lr │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ addseq r2, sl, ip, lsr #5 │ │ │ │ strthi r0, [r1], #-2115 @ 0xfffff7bd │ │ │ │ @ instruction: 0x009a21b4 │ │ │ │ addhi r8, r0, r1, lsl #1 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ addseq r2, sl, r4, lsl r1 │ │ │ │ stmdahi r8, {r3, fp, pc} │ │ │ │ mulhi r0, r0, sl │ │ │ │ andhi r8, r0, r0 │ │ │ │ andhi r8, r8, r8 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ streq r0, [r0], #-2565 @ 0xfffff5fb │ │ │ │ strbtvc r8, [r6], -r4, lsl #7 │ │ │ │ - rsbeq sp, sp, r0, ror #19 │ │ │ │ - andeq r2, r0, r0, asr #13 │ │ │ │ - rsbeq sp, sp, r8, lsl #19 │ │ │ │ rsbeq sp, sp, r0, asr #19 │ │ │ │ - rsbeq sp, sp, r8, lsl #19 │ │ │ │ + andeq r2, r0, r0, asr #13 │ │ │ │ + rsbeq sp, sp, r8, ror #18 │ │ │ │ + rsbeq sp, sp, r0, lsr #19 │ │ │ │ + rsbeq sp, sp, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-160] @ 0xffffff60 │ │ │ │ ldr r3, [pc, #1248] @ 309154 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ @@ -196676,15 +196676,15 @@ │ │ │ │ sub r4, r6, #40 @ 0x28 │ │ │ │ movcc r8, r3 │ │ │ │ str ip, [fp] │ │ │ │ str ip, [fp, #4] │ │ │ │ strcc r3, [r5, #2276] @ 0x8e4 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strb r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ @@ -196694,15 +196694,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, ip │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 309034 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #952] @ 309160 │ │ │ │ ldr ip, [r6, #-12] │ │ │ │ ldr r7, [r6, #-16] │ │ │ │ str ip, [r5, #2284] @ 0x8ec │ │ │ │ @@ -196749,30 +196749,30 @@ │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ sub r3, r6, #56 @ 0x38 │ │ │ │ sub r4, r6, #40 @ 0x28 │ │ │ │ movcc fp, r7 │ │ │ │ movcs fp, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r6, #-36] @ 0xffffffdc │ │ │ │ ldm r4, {r0, r1} │ │ │ │ sub r2, r6, #32 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r0, [r5, #2264] @ 0x8d8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ bl 522ce4 │ │ │ │ ldr r3, [r5, #2284] @ 0x8ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 308e14 │ │ │ │ @@ -196899,86 +196899,86 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r0, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 309174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr ip, [r5, #2284] @ 0x8ec │ │ │ │ bic r8, ip, #-16777216 @ 0xff000000 │ │ │ │ b 308dec │ │ │ │ cmp r8, #0 │ │ │ │ bne 308cfc │ │ │ │ mov r3, ip │ │ │ │ b 308ed0 │ │ │ │ ldr r0, [pc, #80] @ 309178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30904c │ │ │ │ ldr r0, [pc, #68] @ 30917c │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30904c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r0, lsr #29 │ │ │ │ addseq r1, sl, r4, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009a1bf4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq sp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq sp, sp, r0, lsr #9 │ │ │ │ - strdeq sp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq sp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sp, sp, r0, lsl #9 │ │ │ │ + ldrdeq sp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #176] @ 309248 │ │ │ │ ldr r2, [pc, #176] @ 30924c │ │ │ │ ldr r1, [pc, #176] @ 309250 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 309254 │ │ │ │ ldr r1, [pc, #144] @ 309258 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #112] @ 30925c │ │ │ │ ldr r1, [pc, #112] @ 309260 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1920 @ 0x780 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ @@ -196996,63 +196996,63 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r3, [r2], r8 │ │ │ │ - rsbeq lr, ip, r0, lsl #10 │ │ │ │ - rsbseq fp, r6, ip, asr #19 │ │ │ │ - strdeq sl, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r4, sp, r8, lsl r1 │ │ │ │ + @ instruction: 0x008234b8 │ │ │ │ + rsbeq lr, ip, r0, ror #9 │ │ │ │ + rsbseq fp, r6, ip, lsr #19 │ │ │ │ + ldrdeq sl, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r4, [sp], #-8 @ │ │ │ │ @ instruction: 0xffffe804 │ │ │ │ rsbcc r1, r8, r6, lsl #2 │ │ │ │ - rsbeq sp, sp, r8, asr r4 │ │ │ │ + rsbeq sp, sp, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3092c4 │ │ │ │ ldr r2, [pc, #68] @ 3092c8 │ │ │ │ ldr r1, [pc, #68] @ 3092cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ ldr r1, [r0, #2264] @ 0x8d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 520b68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 523b40 │ │ │ │ - strdeq r3, [r2], r4 │ │ │ │ - rsbeq sp, sp, r4, lsl #2 │ │ │ │ - rsbeq sp, sp, r4, lsl r1 │ │ │ │ + ldrdeq r3, [r2], r4 │ │ │ │ + rsbeq sp, sp, r4, ror #1 │ │ │ │ + strdeq sp, [sp], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3093a4 │ │ │ │ ldr r2, [pc, #188] @ 3093a8 │ │ │ │ ldr r1, [pc, #188] @ 3093ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #148] @ 3093b0 │ │ │ │ ldr r7, [pc, #148] @ 3093b4 │ │ │ │ ldr r6, [pc, #148] @ 3093b8 │ │ │ │ ldr r5, [pc, #148] @ 3093bc │ │ │ │ mov r4, r0 │ │ │ │ @@ -197083,17 +197083,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, r2, ip, lsl #7 │ │ │ │ - @ instruction: 0x006dd094 │ │ │ │ - rsbeq sp, sp, ip, lsr #1 │ │ │ │ + addeq r3, r2, ip, ror #6 │ │ │ │ + rsbeq sp, sp, r4, ror r0 │ │ │ │ + rsbeq sp, sp, ip, lsl #1 │ │ │ │ mulhi r0, r0, sl │ │ │ │ andhi r8, r0, r0 │ │ │ │ andhi r8, r8, r8 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ stmdahi r8, {r3, fp, pc} │ │ │ │ streq r0, [r0], #-2565 @ 0xfffff5fb │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @@ -197159,48 +197159,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 309500 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - strdeq r3, [r2], ip │ │ │ │ - rsbeq sp, sp, ip, ror r2 │ │ │ │ - rsbeq sp, sp, r8, lsl #6 │ │ │ │ - rsbeq sp, sp, r0, ror #5 │ │ │ │ - @ instruction: 0x006dd298 │ │ │ │ - rsbeq sp, sp, r4, lsr #5 │ │ │ │ + ldrdeq r3, [r2], ip │ │ │ │ rsbeq sp, sp, ip, asr r2 │ │ │ │ - rsbeq sp, sp, r4, lsl #4 │ │ │ │ - strheq sp, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq sp, sp, r8, ror #5 │ │ │ │ rsbeq sp, sp, r0, asr #5 │ │ │ │ - strheq sp, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq sp, sp, ip, ror #3 │ │ │ │ + rsbeq sp, sp, r8, ror r2 │ │ │ │ + rsbeq sp, sp, r4, lsl #5 │ │ │ │ + rsbeq sp, sp, ip, lsr r2 │ │ │ │ + rsbeq sp, sp, r4, ror #3 │ │ │ │ + @ instruction: 0x006dd298 │ │ │ │ + rsbeq sp, sp, r0, lsr #5 │ │ │ │ + @ instruction: 0x006dd290 │ │ │ │ + rsbeq sp, sp, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 309514 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f30 │ │ │ │ + b 753f08 │ │ │ │ addeq fp, fp, r0, asr r9 │ │ │ │ ldr r1, [pc, #8] @ 309528 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 98fa50 │ │ │ │ - rsbeq lr, ip, r8, ror r7 │ │ │ │ + b 98fa28 │ │ │ │ + rsbeq lr, ip, r8, asr r7 │ │ │ │ ldr r3, [pc, #28] @ 309550 │ │ │ │ ldr r2, [pc, #28] @ 309554 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 309558 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r1, sl, r8, ror #11 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq lr, ip, r0, asr r7 │ │ │ │ + rsbeq lr, ip, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 3096cc │ │ │ │ mov r8, r3 │ │ │ │ @@ -197216,15 +197216,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 3096dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 3096e0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #288] @ 3096e4 │ │ │ │ ldr r3, [pc, #288] @ 3096e8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -197267,46 +197267,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3096fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3095e8 │ │ │ │ ldr r0, [pc, #76] @ 309700 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3095e8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r0, lsr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r3, r2, r4, ror #2 │ │ │ │ - rsbeq sp, sp, r0, ror #3 │ │ │ │ - ldrdeq sp, [sp], #-16 @ │ │ │ │ + addeq r3, r2, r4, asr #2 │ │ │ │ + rsbeq sp, sp, r0, asr #3 │ │ │ │ + strheq sp, [sp], #-16 @ │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ addseq r1, sl, r8, asr r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, sl, ip, lsr #10 │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, sp, r0, lsl #2 │ │ │ │ - rsbeq sp, sp, r8, lsr #2 │ │ │ │ + rsbeq sp, sp, r0, ror #1 │ │ │ │ + rsbeq sp, sp, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 309860 │ │ │ │ ldr r2, [pc, #324] @ 309864 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -197341,15 +197341,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 309878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 309750 │ │ │ │ ldr r3, [pc, #192] @ 30987c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 309764 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -197363,49 +197363,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 309884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 309764 │ │ │ │ ldr r2, [pc, #92] @ 309888 │ │ │ │ ldr r3, [pc, #52] @ 309864 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 30985c │ │ │ │ ldr r0, [pc, #60] @ 30988c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r0, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, sl, ip, ror #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009a13b0 │ │ │ │ - rsbeq sp, sp, r4, ror r0 │ │ │ │ + rsbeq sp, sp, r4, asr r0 │ │ │ │ andeq r5, r0, r4, lsl #1 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, sp, r0, lsr r0 │ │ │ │ + rsbeq sp, sp, r0, lsl r0 │ │ │ │ @ instruction: 0x009a12f0 │ │ │ │ - rsbeq sp, sp, r0, asr #32 │ │ │ │ + rsbeq sp, sp, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 309a84 │ │ │ │ ldr r0, [pc, #476] @ 309a88 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -197458,21 +197458,21 @@ │ │ │ │ beq 309a50 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 309aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3098e4 │ │ │ │ ldr r3, [pc, #256] @ 309aa8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3098e4 │ │ │ │ ldr r3, [pc, #224] @ 309a9c │ │ │ │ @@ -197488,36 +197488,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 309aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3098e4 │ │ │ │ ldr r2, [pc, #144] @ 309ab0 │ │ │ │ ldr r3, [pc, #100] @ 309a88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 309a80 │ │ │ │ ldr r0, [pc, #112] @ 309ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r2, [pc, #96] @ 309ab8 │ │ │ │ ldr r3, [pc, #44] @ 309a88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -197531,21 +197531,21 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, sl, r4, asr r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, sl, r0, lsr r2 │ │ │ │ andeq r3, r0, r4, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006dcf9c │ │ │ │ + rsbeq ip, sp, ip, ror pc │ │ │ │ muleq r0, ip, r3 │ │ │ │ - strheq ip, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x006dce98 │ │ │ │ ldrsheq r1, [sl], ip │ │ │ │ - rsbeq ip, sp, r0, asr #29 │ │ │ │ + rsbeq ip, sp, r0, lsr #29 │ │ │ │ addseq r1, sl, r4, asr #1 │ │ │ │ - strdeq ip, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq ip, [sp], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 309c34 │ │ │ │ ldr lr, [pc, #348] @ 309c38 │ │ │ │ ldr ip, [pc, #348] @ 309c3c │ │ │ │ @@ -197561,15 +197561,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #288] @ 309c48 │ │ │ │ ldr r3, [pc, #288] @ 309c4c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -197610,48 +197610,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 309c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 309b40 │ │ │ │ ldr r0, [pc, #76] @ 309c64 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 309b40 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r2, r2, r8, lsr #24 │ │ │ │ + addeq r2, r2, r8, lsl #24 │ │ │ │ addseq r1, sl, r8, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq ip, sp, r0, ror ip │ │ │ │ - rsbeq ip, sp, r4, lsl #25 │ │ │ │ + rsbeq ip, sp, r0, asr ip │ │ │ │ + rsbeq ip, sp, r4, ror #24 │ │ │ │ @ instruction: 0x009a0ff4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009a0fd4 │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006dcd98 │ │ │ │ - ldrdeq ip, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq ip, sp, r8, ror sp │ │ │ │ + strheq ip, [sp], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 309f50 │ │ │ │ @@ -197799,15 +197799,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 309cf4 │ │ │ │ @@ -197832,30 +197832,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 309f98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ addseq r0, sl, r8, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r2, r1, ror #19 │ │ │ │ + addeq r2, r2, r1, asr #19 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r0, sl, r8, ror #27 │ │ │ │ - addeq r2, r2, r8, ror r9 │ │ │ │ + addeq r2, r2, r8, asr r9 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - rsbeq ip, sp, ip, lsl ip │ │ │ │ + strdeq ip, [sp], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - rsbeq ip, sp, r4, asr #23 │ │ │ │ - addeq r2, r2, r8, lsl #16 │ │ │ │ - rsbeq ip, sp, ip, ror #16 │ │ │ │ + rsbeq ip, sp, r4, lsr #23 │ │ │ │ + addeq r2, r2, r8, ror #15 │ │ │ │ + rsbeq ip, sp, ip, asr #16 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - ldrdeq r2, [r2], r0 │ │ │ │ - rsbeq ip, sp, r4, lsr r8 │ │ │ │ + @ instruction: 0x008227b0 │ │ │ │ + rsbeq ip, sp, r4, lsl r8 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 30a0a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -197864,34 +197864,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 30a0ac │ │ │ │ ldr r1, [pc, #228] @ 30a0b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #208] @ 30a0b4 │ │ │ │ ldr r1, [pc, #208] @ 30a0b8 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 30a0bc │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #144] @ 30a0c0 │ │ │ │ ldr r2, [pc, #144] @ 30a0c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -197916,19 +197916,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, r2, r0, asr r7 │ │ │ │ - rsbeq sp, ip, r0, ror #13 │ │ │ │ - rsbseq sl, r6, r8, lsr #23 │ │ │ │ - rsbeq ip, sp, r4, ror sl │ │ │ │ - @ instruction: 0x006dca90 │ │ │ │ + addeq r2, r2, r0, lsr r7 │ │ │ │ + rsbeq sp, ip, r0, asr #13 │ │ │ │ + rsbseq sl, r6, r8, lsl #23 │ │ │ │ + rsbeq ip, sp, r4, asr sl │ │ │ │ + rsbeq ip, sp, r0, ror sl │ │ │ │ addseq r7, r7, r4, lsl r7 │ │ │ │ addeq sl, fp, ip, lsr #28 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -197955,15 +197955,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 30a2bc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 30a284 │ │ │ │ ldr r8, [pc, #356] @ 30a2c0 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -197987,34 +197987,34 @@ │ │ │ │ beq 30a1b8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30a1f4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e4dc0 │ │ │ │ + bl 6e4d98 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 30a168 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 249608 │ │ │ │ b 30a1c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e648c │ │ │ │ + bl 6e6464 │ │ │ │ ldr r2, [pc, #168] @ 30a2c4 │ │ │ │ ldr r3, [pc, #144] @ 30a2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -198044,27 +198044,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r2, r2, r0, lsl r6 │ │ │ │ + strdeq r2, [r2], r0 │ │ │ │ addseq r0, sl, r0, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq ip, sp, ip, asr r6 │ │ │ │ - rsbeq ip, sp, ip, asr r6 │ │ │ │ + rsbeq ip, sp, ip, lsr r6 │ │ │ │ + rsbeq ip, sp, ip, lsr r6 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r0, sl, r0, lsl #18 │ │ │ │ - addeq r2, r2, r0, lsr #9 │ │ │ │ - rsbeq ip, sp, r8, asr #16 │ │ │ │ - rsbeq ip, sp, r4, lsl #10 │ │ │ │ + addeq r2, r2, r0, lsl #9 │ │ │ │ + rsbeq ip, sp, r8, lsr #16 │ │ │ │ + rsbeq ip, sp, r4, ror #9 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - rsbeq ip, sp, r4, lsl #16 │ │ │ │ + rsbeq ip, sp, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -198088,32 +198088,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 30a428 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4dc0 │ │ │ │ + bl 6e4d98 │ │ │ │ ldr ip, [pc, #236] @ 30a460 │ │ │ │ ldr r2, [pc, #236] @ 30a464 │ │ │ │ ldr r1, [pc, #236] @ 30a468 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e648c │ │ │ │ + bl 6e6464 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 30a43c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 30a3ac │ │ │ │ @@ -198154,17 +198154,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 30a3cc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r0, sl, r0, lsl r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r2, ip, lsl #7 │ │ │ │ - ldrdeq ip, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - strdeq ip, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + addeq r2, r2, ip, ror #6 │ │ │ │ + strheq ip, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq ip, [sp], #-100 @ 0xffffff9c @ │ │ │ │ addseq r0, sl, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -198211,15 +198211,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 30a5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ ldr r0, [pc, #152] @ 30a5e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198229,45 +198229,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 30a5f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #96] @ 30a5f8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e7c54 │ │ │ │ + bl 6e7c2c │ │ │ │ ldr r0, [pc, #88] @ 30a5fc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 30a600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 30a548 │ │ │ │ ldr r0, [pc, #48] @ 30a604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 30a548 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - ldrdeq ip, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + strheq ip, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r8, r0, r2 │ │ │ │ - umulleq r2, r2, r0, r1 @ │ │ │ │ - rsbeq ip, sp, r4, ror #9 │ │ │ │ - strdeq ip, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq ip, sp, r0, lsr r5 │ │ │ │ + addeq r2, r2, r0, ror r1 │ │ │ │ + rsbeq ip, sp, r4, asr #9 │ │ │ │ + ldrdeq ip, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq ip, sp, r0, lsl r5 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - rsbeq ip, sp, r0, ror r5 │ │ │ │ - rsbeq ip, sp, r8, lsl r5 │ │ │ │ + rsbeq ip, sp, r0, asr r5 │ │ │ │ + strdeq ip, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 30a7b0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 30a7b4 │ │ │ │ @@ -198284,15 +198284,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 30a69c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -198300,33 +198300,33 @@ │ │ │ │ bhi 30a69c │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30a794 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 6e4dc0 │ │ │ │ + bl 6e4d98 │ │ │ │ ldr ip, [pc, #240] @ 30a7b8 │ │ │ │ ldr r2, [pc, #240] @ 30a7bc │ │ │ │ ldr r1, [pc, #240] @ 30a7c0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e648c │ │ │ │ + bl 6e6464 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 30a77c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 30a700 │ │ │ │ @@ -198368,17 +198368,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 249608 │ │ │ │ b 30a6ac │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a04f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r2, r2, r8, lsr r0 │ │ │ │ - rsbeq ip, sp, r4, lsl #7 │ │ │ │ - rsbeq ip, sp, r0, lsr #7 │ │ │ │ + addeq r2, r2, r8, lsl r0 │ │ │ │ + rsbeq ip, sp, r4, ror #6 │ │ │ │ + rsbeq ip, sp, r0, lsl #7 │ │ │ │ @ instruction: 0x009a03dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 30a8c4 │ │ │ │ ldr r7, [pc, #228] @ 30a8c8 │ │ │ │ @@ -198387,15 +198387,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 30a8d0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [pc, #196] @ 30a8d4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 30a8a4 │ │ │ │ ldr r3, [pc, #180] @ 30a8d8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -198435,22 +198435,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 30a8e4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq r1, r2, r0, lsr #30 │ │ │ │ - rsbeq fp, sp, r8, lsl #31 │ │ │ │ - @ instruction: 0x006dbf90 │ │ │ │ + addeq r1, r2, r0, lsl #30 │ │ │ │ + rsbeq fp, sp, r8, ror #30 │ │ │ │ + rsbeq fp, sp, r0, ror pc │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ addseq r0, sl, r0, lsl r3 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, ip, r0, ror #8 │ │ │ │ - rsbeq ip, sp, r4, lsr #5 │ │ │ │ + rsbeq sp, ip, r0, asr #8 │ │ │ │ + rsbeq ip, sp, r4, lsl #5 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 30aa00 │ │ │ │ ldr r2, [pc, #256] @ 30aa04 │ │ │ │ @@ -198465,15 +198465,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 30a96c │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 6e35b4 │ │ │ │ + bl 6e358c │ │ │ │ cmp r0, #0 │ │ │ │ beq 30a96c │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30a978 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -198484,15 +198484,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 309518 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bac24 │ │ │ │ + bl 9babfc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 30a9dc │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -198516,15 +198516,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 30a608 │ │ │ │ cmp r4, #0 │ │ │ │ bne 30a92c │ │ │ │ b 30a96c │ │ │ │ addseq r0, sl, ip, lsl r2 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, ip, r8, ror r3 │ │ │ │ + rsbeq sp, ip, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 30adf0 │ │ │ │ @@ -198546,15 +198546,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30ab3c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e35b4 │ │ │ │ + bl 6e358c │ │ │ │ ldr r9, [pc, #888] @ 30ae04 │ │ │ │ ldr r8, [pc, #888] @ 30ae08 │ │ │ │ ldr sl, [pc, #888] @ 30ae0c │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -198621,29 +198621,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30ad84 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4dc0 │ │ │ │ + bl 6e4d98 │ │ │ │ ldr r2, [pc, #588] @ 30ae14 │ │ │ │ ldr r1, [pc, #588] @ 30ae18 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e648c │ │ │ │ + bl 6e6464 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 30ad64 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 30abf4 │ │ │ │ @@ -198657,15 +198657,15 @@ │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30ab3c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e35b4 │ │ │ │ + bl 6e358c │ │ │ │ cmp r0, #0 │ │ │ │ bne 30aaac │ │ │ │ ldr r2, [pc, #460] @ 30ae1c │ │ │ │ ldr r3, [pc, #416] @ 30adf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198685,28 +198685,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30adb8 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4dc0 │ │ │ │ + bl 6e4d98 │ │ │ │ ldr r1, [pc, #344] @ 30ae20 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e648c │ │ │ │ + bl 6e6464 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 30ad98 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 30acf0 │ │ │ │ @@ -198726,15 +198726,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 30aacc │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -198770,26 +198770,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r0, sl, ip, ror #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrsbeq r0, [sl], r8 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, ip, r4, lsr r2 │ │ │ │ - addeq r1, r2, r4, ror ip │ │ │ │ - addeq r1, r2, r0, ror ip │ │ │ │ - rsbeq fp, sp, r0, asr #31 │ │ │ │ + rsbeq sp, ip, r4, lsl r2 │ │ │ │ + addeq r1, r2, r4, asr ip │ │ │ │ + addeq r1, r2, r0, asr ip │ │ │ │ + rsbeq fp, sp, r0, lsr #31 │ │ │ │ @ instruction: 0x0099ffd8 │ │ │ │ - @ instruction: 0x006dbe90 │ │ │ │ - rsbeq fp, sp, ip, lsr #29 │ │ │ │ + rsbeq fp, sp, r0, ror lr │ │ │ │ + rsbeq fp, sp, ip, lsl #29 │ │ │ │ addseq pc, r9, ip, asr #29 │ │ │ │ - strheq fp, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - addeq r1, r2, ip, lsr #18 │ │ │ │ - @ instruction: 0x006db994 │ │ │ │ - rsbeq fp, sp, ip, lsl #27 │ │ │ │ + @ instruction: 0x006dbd98 │ │ │ │ + addeq r1, r2, ip, lsl #18 │ │ │ │ + rsbeq fp, sp, r4, ror r9 │ │ │ │ + rsbeq fp, sp, ip, ror #26 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 30b0b8 │ │ │ │ @@ -198815,15 +198815,15 @@ │ │ │ │ beq 30aea8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 30af24 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 30af34 │ │ │ │ ldr r3, [pc, #504] @ 30b0c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -198893,25 +198893,25 @@ │ │ │ │ b 30aee0 │ │ │ │ ldr r9, [pc, #260] @ 30b0e0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 30af50 │ │ │ │ ldr r0, [pc, #252] @ 30b0e4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 30aed8 │ │ │ │ bl 5232c4 │ │ │ │ b 30afcc │ │ │ │ ldr r1, [pc, #228] @ 30b0e8 │ │ │ │ ldr r0, [pc, #228] @ 30b0ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30aed8 │ │ │ │ ldr r3, [pc, #204] @ 30b0f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30af64 │ │ │ │ ldr r3, [pc, #140] @ 30b0c4 │ │ │ │ @@ -198927,49 +198927,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 30b0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30af64 │ │ │ │ ldr r0, [pc, #88] @ 30b0fc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30af64 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r9, r8, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r9, ip, lsl #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq pc, r9, r4, lsr ip @ │ │ │ │ - rsbeq fp, sp, r8, ror #15 │ │ │ │ + rsbeq fp, sp, r8, asr #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - strdeq ip, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq fp, sp, r4, asr #14 │ │ │ │ - rsbeq fp, sp, r8, ror ip │ │ │ │ - addeq r1, r2, r0, lsl #14 │ │ │ │ - @ instruction: 0x006dbb90 │ │ │ │ + ldrdeq ip, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq fp, sp, r4, lsr #14 │ │ │ │ + rsbeq fp, sp, r8, asr ip │ │ │ │ + addeq r1, r2, r0, ror #13 │ │ │ │ + rsbeq fp, sp, r0, ror fp │ │ │ │ andeq r1, r0, ip, ror r2 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, sp, ip, asr #22 │ │ │ │ - rsbeq fp, sp, r0, lsl #23 │ │ │ │ + rsbeq fp, sp, ip, lsr #22 │ │ │ │ + rsbeq fp, sp, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 30b3c8 │ │ │ │ ldr lr, [pc, #688] @ 30b3cc │ │ │ │ ldr ip, [pc, #688] @ 30b3d0 │ │ │ │ @@ -198985,22 +198985,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 30b3dc │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e35b4 │ │ │ │ + bl 6e358c │ │ │ │ cmp r0, r4 │ │ │ │ bne 30b1c4 │ │ │ │ ldr r2, [pc, #596] @ 30b3e0 │ │ │ │ ldr r3, [pc, #576] @ 30b3d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199029,29 +199029,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ea004 │ │ │ │ + bl 6e9fdc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30b324 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30b234 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 30b310 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, #4 │ │ │ │ bne 30b1e4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 30b1e4 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -199071,15 +199071,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9bac24 │ │ │ │ + bl 9babfc │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2487d4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -199127,42 +199127,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 30b3fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30b1d8 │ │ │ │ ldr r0, [pc, #68] @ 30b400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30b1d8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r2, r8, ror #11 │ │ │ │ + addeq r1, r2, r8, asr #11 │ │ │ │ @ instruction: 0x0099f9f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq fp, sp, r4, lsr r6 │ │ │ │ - rsbeq fp, sp, r8, asr #12 │ │ │ │ + rsbeq fp, sp, r4, lsl r6 │ │ │ │ + rsbeq fp, sp, r8, lsr #12 │ │ │ │ @ instruction: 0x0099f9b0 │ │ │ │ umullseq pc, r9, r0, r9 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - strdeq ip, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq ip, [ip], #-152 @ 0xffffff68 @ │ │ │ │ andeq r4, r0, ip, lsl #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq fp, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq fp, sp, r4, lsl #18 │ │ │ │ + strheq fp, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq fp, sp, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 30c0e8 │ │ │ │ ldr r3, [pc, #3276] @ 30c0ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -199205,15 +199205,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 30b540 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, r7 │ │ │ │ beq 30b574 │ │ │ │ ldr r3, [pc, #3116] @ 30c10c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 30b86c │ │ │ │ @@ -199283,30 +199283,30 @@ │ │ │ │ beq 30b5f8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 30b858 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 6e4dc0 │ │ │ │ + bl 6e4d98 │ │ │ │ ldr r1, [pc, #2800] @ 30c118 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 6e648c │ │ │ │ + bl 6e6464 │ │ │ │ b 30b4ec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -199399,15 +199399,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 30ba68 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, r4 │ │ │ │ beq 30ba78 │ │ │ │ ldr r3, [pc, #2340] @ 30c10c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 30bb94 │ │ │ │ @@ -199442,15 +199442,15 @@ │ │ │ │ bl 249608 │ │ │ │ b 30b608 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 30c128 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30b4ec │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 30b950 │ │ │ │ ldr r3, [pc, #2160] @ 30c10c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -199486,26 +199486,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 30c138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30b8a8 │ │ │ │ ldr r0, [pc, #2020] @ 30c13c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 30b7f4 │ │ │ │ ldr r3, [pc, #2004] @ 30c140 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b590 │ │ │ │ ldr r3, [pc, #1932] @ 30c10c │ │ │ │ @@ -199524,49 +199524,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 30c144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30b590 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, sl │ │ │ │ beq 30b688 │ │ │ │ ldr r3, [pc, #1784] @ 30c10c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 30b7f4 │ │ │ │ ldr r1, [pc, #1824] @ 30c148 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 30c14c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30b7f4 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 30c120 │ │ │ │ bne 30b774 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 30b76c │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -199583,29 +199583,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 30b5d4 │ │ │ │ ldr r7, [pc, #1700] @ 30c150 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ ldr r3, [pc, #1684] @ 30c154 │ │ │ │ ldr r2, [pc, #1684] @ 30c158 │ │ │ │ ldr r1, [pc, #1684] @ 30c15c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6e7c54 │ │ │ │ + bl 6e7c2c │ │ │ │ b 30b7f4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30bcd0 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30bcb4 │ │ │ │ @@ -199629,32 +199629,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 309518 │ │ │ │ b 30b718 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 30c168 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30b590 │ │ │ │ ldr r0, [pc, #1520] @ 30c16c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30b8a8 │ │ │ │ ldr r0, [pc, #1508] @ 30c170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30b8d4 │ │ │ │ ldr r1, [pc, #1496] @ 30c174 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 30c178 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30b7f4 │ │ │ │ ldr r3, [pc, #1468] @ 30c17c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30ba88 │ │ │ │ ldr r3, [pc, #1336] @ 30c10c │ │ │ │ @@ -199670,22 +199670,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 30c180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30ba88 │ │ │ │ ldr r3, [pc, #1352] @ 30c184 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b698 │ │ │ │ ldr r3, [pc, #1212] @ 30c10c │ │ │ │ @@ -199701,30 +199701,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 30c188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 30b698 │ │ │ │ ldr r7, [pc, #1232] @ 30c18c │ │ │ │ add r7, pc, r7 │ │ │ │ b 30bb14 │ │ │ │ ldr r0, [pc, #1224] @ 30c190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30b8a8 │ │ │ │ ldr r3, [pc, #1212] @ 30c194 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30bb00 │ │ │ │ ldr r3, [pc, #1056] @ 30c10c │ │ │ │ @@ -199740,38 +199740,38 @@ │ │ │ │ beq 30bd78 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 30c198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30bb00 │ │ │ │ ldr r0, [pc, #1096] @ 30c19c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30ba88 │ │ │ │ ldr r0, [pc, #1080] @ 30c1a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 30b698 │ │ │ │ ldr r0, [pc, #1060] @ 30c1a4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30bb00 │ │ │ │ ldr r2, [pc, #1044] @ 30c1a8 │ │ │ │ ldr r3, [pc, #852] @ 30c0ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -199807,44 +199807,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 30be78 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 30be88 │ │ │ │ ldr r3, [pc, #704] @ 30c10c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 30c020 │ │ │ │ ldr r1, [pc, #844] @ 30c1ac │ │ │ │ ldr r0, [pc, #844] @ 30c1b0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30c020 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 249608 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bac24 │ │ │ │ + bl 9babfc │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 30bff8 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 248984 │ │ │ │ @@ -199916,28 +199916,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ mov r0, sl │ │ │ │ bl 248ae0 │ │ │ │ b 30b5d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bac24 │ │ │ │ + bl 9babfc │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 30c1bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 30c120 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 248ae0 │ │ │ │ b 30b5d4 │ │ │ │ @@ -199960,90 +199960,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30bf30 │ │ │ │ ldr r0, [pc, #260] @ 30c1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 30c024 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30bf30 │ │ │ │ addseq pc, r9, r0, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0099f6f0 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq ip, ip, ip, lsr #16 │ │ │ │ - addeq r1, r2, r0, ror r2 │ │ │ │ - strheq fp, [sp], #-84 @ 0xffffffac @ │ │ │ │ - addeq r1, r2, r0, ror #4 │ │ │ │ + rsbeq ip, ip, ip, lsl #16 │ │ │ │ + addeq r1, r2, r0, asr r2 │ │ │ │ + @ instruction: 0x006db594 │ │ │ │ + addeq r1, r2, r0, asr #4 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r1, r2, r6, asr r1 │ │ │ │ - rsbeq fp, sp, r8, asr r4 │ │ │ │ - rsbeq ip, ip, ip, asr #11 │ │ │ │ + addeq r1, r2, r6, lsr r1 │ │ │ │ + rsbeq fp, sp, r8, lsr r4 │ │ │ │ + rsbeq ip, ip, ip, lsr #11 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x0099f2f0 │ │ │ │ - rsbeq fp, sp, ip, lsl r3 │ │ │ │ + strdeq fp, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r0, lsl ip │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, sp, r8, asr #14 │ │ │ │ - strheq fp, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq fp, sp, r8, lsr #14 │ │ │ │ + @ instruction: 0x006db798 │ │ │ │ andeq r4, r0, r0, lsr #26 │ │ │ │ - rsbeq fp, sp, ip, lsl #6 │ │ │ │ - ldrdeq r0, [r2], r8 │ │ │ │ - rsbeq fp, sp, r0, ror #2 │ │ │ │ - rsbeq fp, sp, ip, lsl r5 │ │ │ │ - addeq r0, r2, r0, asr #24 │ │ │ │ - @ instruction: 0x006daf90 │ │ │ │ - rsbeq sl, sp, ip, lsr #31 │ │ │ │ + rsbeq fp, sp, ip, ror #5 │ │ │ │ + @ instruction: 0x00820cb8 │ │ │ │ + rsbeq fp, sp, r0, asr #2 │ │ │ │ + strdeq fp, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r0, r2, r0, lsr #24 │ │ │ │ + rsbeq sl, sp, r0, ror pc │ │ │ │ + rsbeq sl, sp, ip, lsl #31 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - rsbeq ip, ip, r4, ror r1 │ │ │ │ - rsbeq fp, sp, ip, asr #3 │ │ │ │ - strdeq fp, [sp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq fp, sp, ip, asr #9 │ │ │ │ - addeq r0, r2, r4, ror #22 │ │ │ │ - rsbeq sl, sp, ip, ror #31 │ │ │ │ + rsbeq ip, ip, r4, asr r1 │ │ │ │ + rsbeq fp, sp, ip, lsr #3 │ │ │ │ + ldrdeq fp, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq fp, sp, ip, lsr #9 │ │ │ │ + addeq r0, r2, r4, asr #22 │ │ │ │ + rsbeq sl, sp, ip, asr #31 │ │ │ │ andeq r1, r0, ip, lsr #13 │ │ │ │ - rsbeq fp, sp, r8, asr #4 │ │ │ │ + rsbeq fp, sp, r8, lsr #4 │ │ │ │ andeq r3, r0, r8, lsr #3 │ │ │ │ - rsbeq fp, sp, r0, lsl #5 │ │ │ │ + rsbeq fp, sp, r0, ror #4 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - rsbeq fp, sp, r0, lsl r4 │ │ │ │ + strdeq fp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r1, r0, r4, asr ip │ │ │ │ - rsbeq fp, sp, r4, lsr #5 │ │ │ │ - rsbeq fp, sp, ip, ror r1 │ │ │ │ - rsbeq fp, sp, r4, lsl r2 │ │ │ │ - rsbeq fp, sp, r4, lsr #5 │ │ │ │ + rsbeq fp, sp, r4, lsl #5 │ │ │ │ + rsbeq fp, sp, ip, asr r1 │ │ │ │ + strdeq fp, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq fp, sp, r4, lsl #5 │ │ │ │ addseq lr, r9, r8, lsl #27 │ │ │ │ - addeq r0, r2, r4, lsr #17 │ │ │ │ - rsbeq sl, sp, ip, lsr #26 │ │ │ │ - rsbeq sl, sp, ip, asr #30 │ │ │ │ - rsbeq sl, sp, r8, ror #29 │ │ │ │ - rsbeq sl, sp, r8, lsl #27 │ │ │ │ + addeq r0, r2, r4, lsl #17 │ │ │ │ + rsbeq sl, sp, ip, lsl #26 │ │ │ │ + rsbeq sl, sp, ip, lsr #30 │ │ │ │ + rsbeq sl, sp, r8, asr #29 │ │ │ │ + rsbeq sl, sp, r8, ror #26 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ - rsbeq sl, sp, r0, lsr #23 │ │ │ │ + rsbeq sl, sp, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 30c4c0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -200058,27 +200058,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 30c4d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #680] @ 30c4d4 │ │ │ │ ldr r1, [pc, #680] @ 30c4d8 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 30c4dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 30c4e0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 5454d4 │ │ │ │ ldr r3, [pc, #636] @ 30c4e4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -200131,15 +200131,15 @@ │ │ │ │ bl 309518 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 30c3f0 │ │ │ │ cmp r5, #1 │ │ │ │ beq 30c40c │ │ │ │ mov r0, r8 │ │ │ │ - bl 98f5b4 │ │ │ │ + bl 98f58c │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -200152,36 +200152,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 248ae0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 523b40 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 98f5b4 │ │ │ │ + bl 98f58c │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 6e604c │ │ │ │ + bl 6e6024 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 6e604c │ │ │ │ + bl 6e6024 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 6e604c │ │ │ │ + bl 6e6024 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 6e604c │ │ │ │ + bl 6e6024 │ │ │ │ ldr r2, [pc, #308] @ 30c4f8 │ │ │ │ ldr r3, [pc, #256] @ 30c4c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 30c4bc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6e6bd0 │ │ │ │ + b 6e6ba8 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 520b68 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 30c340 │ │ │ │ @@ -200211,49 +200211,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 30c508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30c274 │ │ │ │ ldr r0, [pc, #92] @ 30c50c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30c274 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r2, r4, lsr #10 │ │ │ │ + addeq r0, r2, r4, lsl #10 │ │ │ │ addseq lr, r9, r8, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, sp, r0, asr r8 │ │ │ │ - rsbeq sl, sp, r8, ror #16 │ │ │ │ - rsbeq sl, sp, r0, asr #10 │ │ │ │ - rsbeq sl, sp, r4, asr r5 │ │ │ │ + rsbeq sl, sp, r0, lsr r8 │ │ │ │ + rsbeq sl, sp, r8, asr #16 │ │ │ │ + rsbeq sl, sp, r0, lsr #10 │ │ │ │ + rsbeq sl, sp, r4, lsr r5 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ @ instruction: 0x0099e8d8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - strdeq fp, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq fp, [ip], #-144 @ 0xffffff70 @ │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ addseq lr, r9, r8, asr r7 │ │ │ │ andeq r4, r0, r8, ror #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006dac9c │ │ │ │ - rsbeq sl, sp, r0, asr #25 │ │ │ │ + rsbeq sl, sp, ip, ror ip │ │ │ │ + rsbeq sl, sp, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 30c994 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 30c998 │ │ │ │ @@ -200279,26 +200279,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 30c9b0 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #1044] @ 30c9b4 │ │ │ │ ldr r1, [pc, #1044] @ 30c9b8 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #1008] @ 30c9bc │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -200343,15 +200343,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 248984 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6c4c │ │ │ │ + bl 6e6c24 │ │ │ │ ldr r3, [pc, #808] @ 30c9c8 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 30c9cc │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -200359,37 +200359,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 6e5fa0 │ │ │ │ + bl 6e5f78 │ │ │ │ ldr r2, [pc, #752] @ 30c9d0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fa0 │ │ │ │ + bl 6e5f78 │ │ │ │ ldr r2, [pc, #732] @ 30c9d4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fa0 │ │ │ │ + bl 6e5f78 │ │ │ │ ldr r2, [pc, #712] @ 30c9d8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fa0 │ │ │ │ + bl 6e5f78 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -200419,36 +200419,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 30c9e8 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r7 │ │ │ │ bl 30c1c8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 30c81c │ │ │ │ ldr r3, [pc, #516] @ 30c9ec │ │ │ │ ldr ip, [pc, #516] @ 30c9f0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 30c9f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 30c9f8 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #472] @ 30c9fc │ │ │ │ ldr r3, [pc, #368] @ 30c998 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200469,28 +200469,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 30ca0c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30c810 │ │ │ │ ldr r3, [pc, #372] @ 30ca10 │ │ │ │ ldr ip, [pc, #372] @ 30ca14 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 30ca18 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 30ca1c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30c810 │ │ │ │ ldr r3, [pc, #336] @ 30ca20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 30c5f8 │ │ │ │ ldr r3, [pc, #320] @ 30ca24 │ │ │ │ @@ -200505,89 +200505,89 @@ │ │ │ │ beq 30c97c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 30ca2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30c5f8 │ │ │ │ ldr r1, [pc, #232] @ 30ca30 │ │ │ │ ldr r3, [pc, #232] @ 30ca34 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 30ca38 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 30ca3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 30ca40 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30c7c8 │ │ │ │ ldr r0, [pc, #192] @ 30ca44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30c5f8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099e5f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0099e5d0 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq r0, r2, r0, lsr #3 │ │ │ │ - rsbeq sl, sp, ip, lsl #4 │ │ │ │ - strdeq sl, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + addeq r0, r2, r0, lsl #3 │ │ │ │ + rsbeq sl, sp, ip, ror #3 │ │ │ │ + ldrdeq sl, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - strheq sl, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq sl, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x006da490 │ │ │ │ + strheq sl, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbeq sl, sp, r8, lsr #24 │ │ │ │ + rsbeq sl, sp, r8, lsl #24 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addeq pc, r1, r0, ror #30 │ │ │ │ - strheq sl, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r9, sp, r0, asr #31 │ │ │ │ + addeq pc, r1, r0, asr #30 │ │ │ │ + @ instruction: 0x006daa98 │ │ │ │ + rsbeq r9, sp, r0, lsr #31 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - addeq pc, r1, r4, lsl pc @ │ │ │ │ - rsbeq sl, sp, r8, lsr sl │ │ │ │ - rsbeq r9, sp, r0, ror pc │ │ │ │ + strdeq pc, [r1], r4 │ │ │ │ + rsbeq sl, sp, r8, lsl sl │ │ │ │ + rsbeq r9, sp, r0, asr pc │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ @ instruction: 0x0099e2f8 │ │ │ │ - umulleq pc, r1, r0, lr @ │ │ │ │ - rsbeq sl, sp, r0, lsl #19 │ │ │ │ - strdeq r9, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + addeq pc, r1, r0, ror lr @ │ │ │ │ + rsbeq sl, sp, r0, ror #18 │ │ │ │ + ldrdeq r9, [sp], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - addeq pc, r1, ip, asr lr @ │ │ │ │ - rsbeq sl, sp, r8, ror #18 │ │ │ │ - strheq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addeq pc, r1, ip, lsr lr @ │ │ │ │ + rsbeq sl, sp, r8, asr #18 │ │ │ │ + @ instruction: 0x006d9e9c │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, sp, r4, ror #16 │ │ │ │ - rsbeq r9, sp, ip, lsl lr │ │ │ │ - addeq pc, r1, r8, lsr #27 │ │ │ │ - rsbeq sl, sp, r4, asr #18 │ │ │ │ - rsbeq r9, sp, r4, lsl #28 │ │ │ │ + rsbeq sl, sp, r4, asr #16 │ │ │ │ + strdeq r9, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + addeq pc, r1, r8, lsl #27 │ │ │ │ + rsbeq sl, sp, r4, lsr #18 │ │ │ │ + rsbeq r9, sp, r4, ror #27 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - rsbeq sl, sp, r8, asr #16 │ │ │ │ + rsbeq sl, sp, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 30cc48 │ │ │ │ ldr ip, [pc, #488] @ 30cc4c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -200603,25 +200603,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 30cc58 │ │ │ │ ldr r3, [pc, #448] @ 30cc5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r4, [pc, #432] @ 30cc60 │ │ │ │ ldr r3, [pc, #432] @ 30cc64 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 30cbac │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e35b4 │ │ │ │ + bl 6e358c │ │ │ │ cmp r0, #0 │ │ │ │ bne 30cb1c │ │ │ │ ldr r2, [pc, #392] @ 30cc68 │ │ │ │ ldr r3, [pc, #364] @ 30cc50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200635,15 +200635,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ea004 │ │ │ │ + bl 6e9fdc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30cb78 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 2487d4 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -200653,15 +200653,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 6ea004 │ │ │ │ + bl 6e9fdc │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 30cb38 │ │ │ │ ldr r2, [pc, #236] @ 30cc6c │ │ │ │ ldr r3, [pc, #204] @ 30cc50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200691,46 +200691,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 30cc7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30cac8 │ │ │ │ ldr r0, [pc, #76] @ 30cc80 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30cac8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r1, r4, lsr #25 │ │ │ │ + addeq pc, r1, r4, lsl #25 │ │ │ │ addseq lr, r9, ip, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r9, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - strdeq r9, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + strheq r9, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq r9, [sp], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ addseq lr, r9, ip, rrx │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, r9, ip, lsr r0 │ │ │ │ umullseq sp, r9, ip, pc @ │ │ │ │ andeq r1, r0, r0, asr sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq sl, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq sl, sp, r8, ror #13 │ │ │ │ + @ instruction: 0x006da690 │ │ │ │ + rsbeq sl, sp, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 30cf30 │ │ │ │ ldr ip, [pc, #660] @ 30cf34 │ │ │ │ mov r6, r1 │ │ │ │ @@ -200746,22 +200746,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 30cf40 │ │ │ │ ldr r3, [pc, #620] @ 30cf44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 30cf48 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e35b4 │ │ │ │ + bl 6e358c │ │ │ │ cmp r0, r4 │ │ │ │ bne 30cd4c │ │ │ │ ldr r2, [pc, #572] @ 30cf4c │ │ │ │ ldr r3, [pc, #548] @ 30cf38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200791,29 +200791,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ea004 │ │ │ │ + bl 6e9fdc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30ce8c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30cdbc │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 30ce78 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, #4 │ │ │ │ bne 30cd6c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 30cd6c │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -200831,15 +200831,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 30cf58 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9bac24 │ │ │ │ + bl 9babfc │ │ │ │ add r0, r0, #24 │ │ │ │ bl 2487d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -200881,43 +200881,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 30cf68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30cd60 │ │ │ │ ldr r0, [pc, #72] @ 30cf6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30cd60 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r1, r4, ror #20 │ │ │ │ + addeq pc, r1, r4, asr #20 │ │ │ │ addseq sp, r9, r0, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, sp, r0, lsr #21 │ │ │ │ - strheq r9, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r9, sp, r0, lsl #21 │ │ │ │ + @ instruction: 0x006d9a94 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ addseq sp, r9, ip, lsr #28 │ │ │ │ addseq sp, r9, ip, lsl #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sl, ip, r8, ror lr │ │ │ │ + rsbeq sl, ip, r8, asr lr │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, sp, ip, asr #8 │ │ │ │ - rsbeq sl, sp, r0, lsl #9 │ │ │ │ + rsbeq sl, sp, ip, lsr #8 │ │ │ │ + rsbeq sl, sp, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 30cfac │ │ │ │ add r0, pc, r0 │ │ │ │ bl 502f2c │ │ │ │ @@ -200927,70 +200927,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f6400 │ │ │ │ addeq r7, fp, r4, ror pc │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbeq sl, sp, ip, asr #8 │ │ │ │ - ldrsheq r8, [r2], #-8 @ │ │ │ │ + rsbeq sl, sp, ip, lsr #8 │ │ │ │ + ldrsbeq r8, [r2], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 30d0d4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r7, [pc, #232] @ 30d0d8 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 30d0b4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 30d0dc │ │ │ │ ldr r2, [pc, #216] @ 30d0e0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #192] @ 30d0e4 │ │ │ │ ldr r1, [pc, #192] @ 30d0e8 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #152] @ 30d0ec │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb34 │ │ │ │ + bl 74bb0c │ │ │ │ ldr r1, [pc, #140] @ 30d0f0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 30d0f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #120] @ 30d0f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d964 │ │ │ │ + bl 74d93c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -200999,27 +200999,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 30d100 │ │ │ │ ldr r0, [pc, #64] @ 30d104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbeq sl, sp, r8, lsr #8 │ │ │ │ + rsbeq sl, sp, r8, lsl #8 │ │ │ │ addseq sp, r9, r0, lsr fp │ │ │ │ - addeq pc, r1, r8, lsl r9 @ │ │ │ │ - rsbeq sl, sp, r0, lsl #8 │ │ │ │ - rsbeq sl, ip, r0, lsl #13 │ │ │ │ - rsbseq r7, r6, r0, asr #22 │ │ │ │ - rsbeq r2, sp, r0, lsr #25 │ │ │ │ - rsbeq fp, lr, ip, asr r2 │ │ │ │ + strdeq pc, [r1], r8 │ │ │ │ + rsbeq sl, sp, r0, ror #7 │ │ │ │ + rsbeq sl, ip, r0, ror #12 │ │ │ │ + rsbseq r7, r6, r0, lsr #22 │ │ │ │ + rsbeq r2, sp, r0, lsl #25 │ │ │ │ + rsbeq fp, lr, ip, lsr r2 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq pc, r1, ip, asr r8 @ │ │ │ │ - rsbeq sl, sp, ip, asr #6 │ │ │ │ - rsbseq sp, r3, r4, asr #11 │ │ │ │ + addeq pc, r1, ip, lsr r8 @ │ │ │ │ + rsbeq sl, sp, ip, lsr #6 │ │ │ │ + rsbseq sp, r3, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 30d1fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -201027,41 +201027,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 30d200 │ │ │ │ ldr r1, [pc, #204] @ 30d204 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #184] @ 30d208 │ │ │ │ ldr r1, [pc, #184] @ 30d20c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #152] @ 30d210 │ │ │ │ ldr r1, [pc, #152] @ 30d214 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #120] @ 30d218 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 30d21c │ │ │ │ ldr r3, [pc, #96] @ 30d220 │ │ │ │ ldr r0, [pc, #96] @ 30d224 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -201073,23 +201073,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq pc, [r1], ip │ │ │ │ - rsbeq sl, ip, r4, ror r5 │ │ │ │ - rsbseq r7, r6, ip, lsr sl │ │ │ │ + ldrdeq pc, [r1], ip │ │ │ │ + rsbeq sl, ip, r4, asr r5 │ │ │ │ + rsbseq r7, r6, ip, lsl sl │ │ │ │ + strheq sl, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ ldrdeq sl, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - strdeq sl, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r6, sp, r4, lsr sp │ │ │ │ - rsbeq r0, sp, ip, asr r1 │ │ │ │ + rsbeq r6, sp, r4, lsl sp │ │ │ │ + rsbeq r0, sp, ip, lsr r1 │ │ │ │ @ instruction: 0x009746b8 │ │ │ │ - rsbeq sl, sp, ip, lsr #4 │ │ │ │ + rsbeq sl, sp, ip, lsl #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 30d28c │ │ │ │ @@ -201099,28 +201099,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #40] @ 30d298 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 6e6bd8 │ │ │ │ - ldrdeq pc, [r1], r8 │ │ │ │ - rsbeq sl, sp, r0, asr #3 │ │ │ │ - rsbeq sl, sp, r8, lsr #3 │ │ │ │ - rsbeq r9, sp, ip, lsl r5 │ │ │ │ + b 6e6bb0 │ │ │ │ + @ instruction: 0x0081f6b8 │ │ │ │ + rsbeq sl, sp, r0, lsr #3 │ │ │ │ + rsbeq sl, sp, r8, lsl #3 │ │ │ │ + strdeq r9, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 30d35c │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -201129,52 +201129,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #128] @ 30d368 │ │ │ │ ldr r1, [pc, #128] @ 30d36c │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 30d370 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 30d374 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74d83c │ │ │ │ - addeq pc, r1, r8, ror #12 │ │ │ │ - rsbeq sl, sp, r4, asr #2 │ │ │ │ - rsbeq sl, sp, r8, lsr #2 │ │ │ │ - strheq sl, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r7, r6, r0, lsl #17 │ │ │ │ - @ instruction: 0x006eaf94 │ │ │ │ + b 74d814 │ │ │ │ + addeq pc, r1, r8, asr #12 │ │ │ │ + rsbeq sl, sp, r4, lsr #2 │ │ │ │ + rsbeq sl, sp, r8, lsl #2 │ │ │ │ + @ instruction: 0x006ca39c │ │ │ │ + rsbseq r7, r6, r0, ror #16 │ │ │ │ + rsbeq sl, lr, r4, ror pc │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0030d378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -201214,15 +201214,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a9784 │ │ │ │ + bl 8a975c │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 30d630 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 30d5c0 │ │ │ │ ldr r3, [pc, #600] @ 30d6a4 │ │ │ │ @@ -201230,15 +201230,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 30d674 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 80f974 │ │ │ │ + bl 80f94c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 30d3d0 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -201272,68 +201272,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8a5c4c │ │ │ │ + bl 8a5c24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 30d554 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 30d4a4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8a9984 │ │ │ │ + bl 8a995c │ │ │ │ cmp r0, #0 │ │ │ │ bge 30d4a4 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 74e850 │ │ │ │ + bl 74e828 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 80f618 │ │ │ │ + bl 80f5f0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r3, [pc, #284] @ 30d6a8 │ │ │ │ ldr r1, [pc, #284] @ 30d6ac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 30d6b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ b 30d3d8 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74e850 │ │ │ │ + bl 74e828 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 80f618 │ │ │ │ + bl 80f5f0 │ │ │ │ ldr r3, [pc, #196] @ 30d6b4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 30d6b8 │ │ │ │ ldr r3, [pc, #180] @ 30d6bc │ │ │ │ @@ -201342,31 +201342,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30d3d8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 80f618 │ │ │ │ + bl 80f5f0 │ │ │ │ ldr ip, [pc, #128] @ 30d6c0 │ │ │ │ ldr r3, [pc, #128] @ 30d6c4 │ │ │ │ ldr r1, [pc, #128] @ 30d6c8 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ b 30d3d8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 30d6cc │ │ │ │ ldr r1, [pc, #80] @ 30d6d0 │ │ │ │ ldr r0, [pc, #80] @ 30d6d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -201374,26 +201374,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq sp, r9, r4, lsl #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r9, r4, lsr r7 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - rsbeq r9, sp, r0, lsl #31 │ │ │ │ - ldrdeq r9, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - addeq pc, r1, r8, ror #7 │ │ │ │ + rsbeq r9, sp, r0, ror #30 │ │ │ │ strheq r9, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r9, sp, ip, asr lr │ │ │ │ - addeq pc, r1, ip, ror r3 @ │ │ │ │ - rsbeq r9, sp, r8, lsr lr │ │ │ │ - addeq pc, r1, r8, lsr r3 @ │ │ │ │ + addeq pc, r1, r8, asr #7 │ │ │ │ + @ instruction: 0x006d9e90 │ │ │ │ + rsbeq r9, sp, ip, lsr lr │ │ │ │ + addeq pc, r1, ip, asr r3 @ │ │ │ │ rsbeq r9, sp, r8, lsl lr │ │ │ │ - addeq pc, r1, r4, lsl #6 │ │ │ │ - rsbeq r9, sp, r4, ror #27 │ │ │ │ - rsbeq r9, sp, r4, ror #28 │ │ │ │ + addeq pc, r1, r8, lsl r3 @ │ │ │ │ + strdeq r9, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + addeq pc, r1, r4, ror #5 │ │ │ │ + rsbeq r9, sp, r4, asr #27 │ │ │ │ + rsbeq r9, sp, r4, asr #28 │ │ │ │ │ │ │ │ 0030d6d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 30da3c │ │ │ │ @@ -201425,29 +201425,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 30d8e8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30d954 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 30d984 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30d9b8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 30d7b0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30d9e8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 30da44 │ │ │ │ ldr r3, [pc, #640] @ 30da40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -201462,15 +201462,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 30da38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813b18 │ │ │ │ + bl 813af0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30d938 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30d838 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -201486,18 +201486,18 @@ │ │ │ │ bne 30d75c │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 30d764 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813b18 │ │ │ │ + bl 813af0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80f974 │ │ │ │ + bl 80f94c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30d91c │ │ │ │ cmp r5, #0 │ │ │ │ bne 30d898 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -201530,15 +201530,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ b 30d7b4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 30da18 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -201557,81 +201557,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30d914 │ │ │ │ ldr r3, [pc, #212] @ 30da60 │ │ │ │ ldr ip, [pc, #212] @ 30da64 │ │ │ │ ldr lr, [pc, #212] @ 30da68 │ │ │ │ ldr r1, [pc, #212] @ 30da6c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30d914 │ │ │ │ ldr r3, [pc, #176] @ 30da70 │ │ │ │ ldr ip, [pc, #176] @ 30da74 │ │ │ │ ldr r1, [pc, #176] @ 30da78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30d914 │ │ │ │ ldr r3, [pc, #140] @ 30da7c │ │ │ │ ldr ip, [pc, #140] @ 30da80 │ │ │ │ ldr r1, [pc, #140] @ 30da84 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30d914 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 30d898 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 30d898 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ addseq sp, r9, r4, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r9, r0, ror #6 │ │ │ │ - umulleq pc, r1, r0, r0 @ │ │ │ │ - rsbeq r9, sp, r4, asr #24 │ │ │ │ - rsbeq r9, sp, ip, ror #22 │ │ │ │ - addeq pc, r1, r0, lsr #32 │ │ │ │ - rsbeq r9, sp, r4, lsl ip │ │ │ │ - rsbeq r9, sp, r0, lsl #22 │ │ │ │ - addeq lr, r1, ip, ror #31 │ │ │ │ - rsbeq r9, sp, r8, lsl ip │ │ │ │ + addeq pc, r1, r0, ror r0 @ │ │ │ │ + rsbeq r9, sp, r4, lsr #24 │ │ │ │ + rsbeq r9, sp, ip, asr #22 │ │ │ │ + addeq pc, r1, r0 │ │ │ │ + strdeq r9, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r9, sp, r0, ror #21 │ │ │ │ + addeq lr, r1, ip, asr #31 │ │ │ │ + strdeq r9, [sp], #-184 @ 0xffffff48 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r9, sp, ip, asr #21 │ │ │ │ - @ instruction: 0x0081efbc │ │ │ │ - rsbeq r9, sp, r8, lsl ip │ │ │ │ - @ instruction: 0x006d9a9c │ │ │ │ - addeq lr, r1, ip, lsl #31 │ │ │ │ - rsbeq r9, sp, r0, lsr #24 │ │ │ │ - rsbeq r9, sp, ip, ror #20 │ │ │ │ + rsbeq r9, sp, ip, lsr #21 │ │ │ │ + umulleq lr, r1, ip, pc @ │ │ │ │ + strdeq r9, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r9, sp, ip, ror sl │ │ │ │ + addeq lr, r1, ip, ror #30 │ │ │ │ + rsbeq r9, sp, r0, lsl #24 │ │ │ │ + rsbeq r9, sp, ip, asr #20 │ │ │ │ │ │ │ │ 0030da88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -201651,67 +201651,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 80ff3c │ │ │ │ + bl 80ff14 │ │ │ │ cmp r0, r5 │ │ │ │ blt 30dbc8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 30db88 │ │ │ │ cmp r3, #2 │ │ │ │ beq 30db20 │ │ │ │ cmp r3, r5 │ │ │ │ bne 30dbe8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811d2c │ │ │ │ + bl 811d04 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 30db98 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 30dbb4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811d34 │ │ │ │ + bl 811d0c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8119e4 │ │ │ │ + bl 8119bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 807de8 │ │ │ │ + bl 807dc0 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 30db2c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811a60 │ │ │ │ + bl 811a38 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 30db38 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 811a60 │ │ │ │ + bl 811a38 │ │ │ │ mov r8, r0 │ │ │ │ b 30db38 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -201777,27 +201777,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 30ddbc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30dd10 │ │ │ │ ldr r3, [pc, #212] @ 30ddc0 │ │ │ │ ldr r0, [pc, #212] @ 30ddc4 │ │ │ │ ldr r1, [pc, #212] @ 30ddc8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 30ddcc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -201828,27 +201828,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 30dddc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30dd10 │ │ │ │ - addeq lr, r1, r0, asr #25 │ │ │ │ - ldrdeq r9, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x006d9798 │ │ │ │ + addeq lr, r1, r0, lsr #25 │ │ │ │ + strheq r9, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, sp, r8, ror r7 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - umulleq lr, r1, r0, ip │ │ │ │ - rsbeq r9, sp, r4, ror #18 │ │ │ │ - rsbeq r9, sp, r4, ror #14 │ │ │ │ + addeq lr, r1, r0, ror ip │ │ │ │ + rsbeq r9, sp, r4, asr #18 │ │ │ │ + rsbeq r9, sp, r4, asr #14 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - strdeq lr, [r1], r4 │ │ │ │ - rsbeq r9, sp, r8, ror #17 │ │ │ │ - rsbeq r9, sp, r8, asr #13 │ │ │ │ + ldrdeq lr, [r1], r4 │ │ │ │ + rsbeq r9, sp, r8, asr #17 │ │ │ │ + rsbeq r9, sp, r8, lsr #13 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 0030dde0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -202143,25 +202143,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 24a658 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 810e98 │ │ │ │ + bl 810e70 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8a9984 │ │ │ │ + bl 8a995c │ │ │ │ ldr fp, [pc, #440] @ 30e470 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 30e340 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 30e340 │ │ │ │ @@ -202182,15 +202182,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 30e334 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r3, [pc, #328] @ 30e474 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 30e384 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 30e2e8 │ │ │ │ @@ -202243,46 +202243,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 30e48c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30e3b0 │ │ │ │ ldr r0, [pc, #64] @ 30e490 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30e3b0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r0, ror #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r9, r8, ror #16 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ @ instruction: 0x0099c7d0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, lsl #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, sp, r8, ror r2 │ │ │ │ - rsbeq r9, sp, r0, lsr #5 │ │ │ │ + rsbeq r9, sp, r8, asr r2 │ │ │ │ + rsbeq r9, sp, r0, lsl #5 │ │ │ │ │ │ │ │ 0030e494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -202302,15 +202302,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 813bc8 │ │ │ │ + bl 813ba0 │ │ │ │ ldr r8, [pc, #800] @ 30e824 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30e59c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -202364,15 +202364,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 30e524 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 810e98 │ │ │ │ + bl 810e70 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -202432,32 +202432,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 30e84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30e550 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 810e98 │ │ │ │ + bl 810e70 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -202500,31 +202500,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 30e850 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30e550 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r8, ror #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r9, ip, lsl r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r9, r4, asr #11 │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, ip, lsl lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r8, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r8, sp, ip, asr pc │ │ │ │ + ldrdeq r8, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r8, sp, ip, lsr pc │ │ │ │ │ │ │ │ 0030e854 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -202773,21 +202773,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r0, [pc, #20] @ 30ec5c │ │ │ │ ldrb r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30ebe8 │ │ │ │ addseq fp, r9, ip, asr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r8, sp, r8, asr #22 │ │ │ │ + rsbeq r8, sp, r8, lsr #22 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b 9b1530 │ │ │ │ + b 9b1508 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -202801,23 +202801,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ beq 30ee9c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8a8f4c │ │ │ │ + bl 8a8f24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30ee9c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq 30ee9c │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 810e98 │ │ │ │ + bl 810e70 │ │ │ │ ldr r3, [pc, #456] @ 30eeb0 │ │ │ │ mvn r7, #0 │ │ │ │ mov lr, #0 │ │ │ │ ldr r6, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ @@ -202926,33 +202926,33 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ mvn r0, #0 │ │ │ │ b 30ede4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq fp, r9, r0, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sp, r1, r0, lsl #26 │ │ │ │ - addeq sp, r1, r4, asr ip │ │ │ │ + addeq sp, r1, r0, ror #25 │ │ │ │ + addeq sp, r1, r4, lsr ip │ │ │ │ addseq fp, r9, r0, lsr sp │ │ │ │ - addeq sp, r1, r0, ror fp │ │ │ │ - rsbeq r8, sp, ip, lsr #18 │ │ │ │ - rsbeq r8, sp, r8, lsr r9 │ │ │ │ + addeq sp, r1, r0, asr fp │ │ │ │ + rsbeq r8, sp, ip, lsl #18 │ │ │ │ + rsbeq r8, sp, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 30ef78 │ │ │ │ - bl 811c80 │ │ │ │ + bl 811c58 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 8a8f4c │ │ │ │ + bl 8a8f24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30ef2c │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -202995,18 +202995,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 30efd4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r5, fp, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 30f078 │ │ │ │ ldr r2, [pc, #136] @ 30f07c │ │ │ │ @@ -203014,47 +203014,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #424 @ 0x1a8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #104] @ 30f084 │ │ │ │ ldr r3, [pc, #104] @ 30f088 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #88] @ 30f08c │ │ │ │ orr r2, r2, #4 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #60] @ 30f090 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r1, r0, lsl #20 │ │ │ │ - rsbeq r8, ip, r4, lsr #13 │ │ │ │ - rsbseq r5, r6, r0, ror fp │ │ │ │ + addeq sp, r1, r0, ror #19 │ │ │ │ + rsbeq r8, ip, r4, lsl #13 │ │ │ │ + rsbseq r5, r6, r0, asr fp │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ - ldrdeq r8, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + strheq r8, [sp], #-116 @ 0xffffff8c @ │ │ │ │ addseq r2, r7, ip, ror r8 │ │ │ │ - strheq r8, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x006d8790 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ 30f150 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -203066,26 +203066,26 @@ │ │ │ │ ldr r1, [r3, r2] │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80ff3c │ │ │ │ + bl 80ff14 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #33] @ 0x21 │ │ │ │ strb r3, [r4, #35] @ 0x23 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 30eec8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ - bl 811bbc │ │ │ │ + bl 811b94 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 30da88 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -203154,19 +203154,19 @@ │ │ │ │ addeq r4, r0, #168 @ 0xa8 │ │ │ │ addne r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30f1fc │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ - bl 9acb50 │ │ │ │ + bl 9acb28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 80f240 │ │ │ │ + bl 80f218 │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203467,15 +203467,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 30f6fc │ │ │ │ ldrsb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ bge 30f75c │ │ │ │ @@ -203516,21 +203516,21 @@ │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, r0 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #16] @ 30f804 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ teqeq r1, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #1080] @ 30fc58 │ │ │ │ ldr r6, [pc, #1080] @ 30fc5c │ │ │ │ @@ -203541,24 +203541,24 @@ │ │ │ │ add r3, r5, #440 @ 0x1b8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #448 @ 0x1c0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #1036] @ 30fc64 │ │ │ │ add r5, r5, #456 @ 0x1c8 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ cmn r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq 30f9fc │ │ │ │ cmp r1, #1 │ │ │ │ bhi 30fa5c │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -203571,19 +203571,19 @@ │ │ │ │ add r6, r2, r3 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30f8fc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30f94c │ │ │ │ - bl 80f974 │ │ │ │ + bl 80f94c │ │ │ │ cmp r0, #0 │ │ │ │ beq 30f97c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 811bbc │ │ │ │ + bl 811b94 │ │ │ │ eor r8, r0, #1 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ b 30f980 │ │ │ │ tst r3, #4 │ │ │ │ addeq r6, r2, #168 @ 0xa8 │ │ │ │ addne r6, r2, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ @@ -203596,33 +203596,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #856] @ 30fc74 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9acb50 │ │ │ │ + bl 9acb28 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f240 │ │ │ │ + bl 80f218 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 810040 │ │ │ │ + bl 810018 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30fc34 │ │ │ │ mov r8, #1 │ │ │ │ add r9, r4, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ bl 30d6d8 │ │ │ │ @@ -203640,15 +203640,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #696] @ 30fc84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203686,15 +203686,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ ldr r2, [pc, #524] @ 30fc94 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203707,25 +203707,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 30da88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30f9dc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 811a60 │ │ │ │ + bl 811a38 │ │ │ │ cmp r0, #2 │ │ │ │ beq 30fb04 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 811a60 │ │ │ │ + bl 811a38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30fc04 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 811a60 │ │ │ │ + bl 811a38 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 30fb84 │ │ │ │ str r9, [r6, #8] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r1, [pc, #364] @ 30fc98 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -203735,15 +203735,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #254 @ 0xfe │ │ │ │ strb r3, [r6, #16] │ │ │ │ strh r2, [r6, #32] │ │ │ │ strh r3, [r6, #28] │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ - bl 8102c8 │ │ │ │ + bl 8102a0 │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ str r3, [r6, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq 30fbb4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #180] @ 0xb4 │ │ │ │ add sp, sp, #20 │ │ │ │ @@ -203757,15 +203757,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #264] @ 30fca8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30f9dc │ │ │ │ mov r0, r6 │ │ │ │ bl 30ec68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r6] │ │ │ │ ldreq r3, [r6, #20] │ │ │ │ ldrne r3, [r3, #216] @ 0xd8 │ │ │ │ @@ -203789,57 +203789,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 30fcc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 30f9dc │ │ │ │ ldr r3, [pc, #144] @ 30fccc │ │ │ │ ldr r1, [pc, #144] @ 30fcd0 │ │ │ │ ldr r0, [pc, #144] @ 30fcd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 30fcd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrdeq sp, [r1], r4 │ │ │ │ - rsbeq r7, sp, r0, lsl #31 │ │ │ │ - rsbeq r8, sp, r4, rrx │ │ │ │ - @ instruction: 0x006d7f98 │ │ │ │ - addeq sp, r1, r4, ror #1 │ │ │ │ - rsbeq r7, sp, r4, asr #30 │ │ │ │ - @ instruction: 0x006d7e94 │ │ │ │ + @ instruction: 0x0081d1b4 │ │ │ │ + rsbeq r7, sp, r0, ror #30 │ │ │ │ + rsbeq r8, sp, r4, asr #32 │ │ │ │ + rsbeq r7, sp, r8, ror pc │ │ │ │ + addeq sp, r1, r4, asr #1 │ │ │ │ + rsbeq r7, sp, r4, lsr #30 │ │ │ │ + rsbeq r7, sp, r4, ror lr │ │ │ │ andeq r0, r0, sl, ror #3 │ │ │ │ - addeq sp, r1, r8, lsr r0 │ │ │ │ - rsbeq r7, sp, ip, lsr #29 │ │ │ │ - rsbeq r7, sp, ip, ror #27 │ │ │ │ + addeq sp, r1, r8, lsl r0 │ │ │ │ + rsbeq r7, sp, ip, lsl #29 │ │ │ │ + rsbeq r7, sp, ip, asr #27 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - addeq ip, r1, r0, lsl #31 │ │ │ │ - rsbeq r7, sp, ip, lsr #27 │ │ │ │ - rsbeq r7, sp, ip, lsr #26 │ │ │ │ + addeq ip, r1, r0, ror #30 │ │ │ │ + rsbeq r7, sp, ip, lsl #27 │ │ │ │ + rsbeq r7, sp, ip, lsl #26 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ addeq r5, fp, ip, ror #7 │ │ │ │ - addeq ip, r1, r0, ror #28 │ │ │ │ - rsbeq r7, sp, ip, lsr sp │ │ │ │ - rsbeq r7, sp, r8, lsl ip │ │ │ │ + addeq ip, r1, r0, asr #28 │ │ │ │ + rsbeq r7, sp, ip, lsl sp │ │ │ │ + strdeq r7, [sp], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ - addeq ip, r1, r0, lsl lr │ │ │ │ - rsbeq r7, sp, ip, lsl #26 │ │ │ │ - rsbeq r7, sp, r4, asr #23 │ │ │ │ + strdeq ip, [r1], r0 │ │ │ │ + rsbeq r7, sp, ip, ror #25 │ │ │ │ + rsbeq r7, sp, r4, lsr #23 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - addeq ip, r1, r0, ror #27 │ │ │ │ - @ instruction: 0x006d7c94 │ │ │ │ - @ instruction: 0x006d7b98 │ │ │ │ + addeq ip, r1, r0, asr #27 │ │ │ │ + rsbeq r7, sp, r4, ror ip │ │ │ │ + rsbeq r7, sp, r8, ror fp │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ - @ instruction: 0x0081cdb4 │ │ │ │ - rsbeq r7, sp, ip, ror #22 │ │ │ │ - rsbeq r1, sp, r4, ror r3 │ │ │ │ + umulleq ip, r1, r4, sp │ │ │ │ + rsbeq r7, sp, ip, asr #22 │ │ │ │ + rsbeq r1, sp, r4, asr r3 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -203896,15 +203896,15 @@ │ │ │ │ mov r2, #7 │ │ │ │ cmp r0, #0 │ │ │ │ strb r1, [r4, #49] @ 0x31 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 30fdec │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -203912,34 +203912,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #56] @ 30fe5c │ │ │ │ ldr r2, [pc, #56] @ 30fe60 │ │ │ │ ldr r1, [pc, #56] @ 30fe64 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b 30fd94 │ │ │ │ - addeq ip, r1, ip, asr #23 │ │ │ │ - rsbeq r4, sp, r0, lsl #16 │ │ │ │ - rsbeq r4, sp, r4, lsl r8 │ │ │ │ + addeq ip, r1, ip, lsr #23 │ │ │ │ + rsbeq r4, sp, r0, ror #15 │ │ │ │ + strdeq r4, [sp], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ @@ -203982,15 +203982,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ bl 30f1b8 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30ff3c │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ add r1, r1, #1 │ │ │ │ strb r1, [r4, #19] │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ ldrb r2, [r4, #34] @ 0x22 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ @@ -204021,19 +204021,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ b 30fcdc │ │ │ │ ldr r0, [pc, #16] @ 30ffdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 30ffac │ │ │ │ addseq sl, r9, r8, lsl #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r7, sp, r4, asr r9 │ │ │ │ + rsbeq r7, sp, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ cmp r0, r2 │ │ │ │ @@ -204062,28 +204062,28 @@ │ │ │ │ cmp r5, ip │ │ │ │ strb r1, [r4, #17] │ │ │ │ beq 3100dc │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r5, [r4, #18] │ │ │ │ strbeq r6, [r4, #19] │ │ │ │ beq 3100b0 │ │ │ │ - bl 8a8f4c │ │ │ │ + bl 8a8f24 │ │ │ │ mov r7, #1 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [r4, #4] │ │ │ │ ldrne r0, [r4, #4] │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r4, #33] @ 0x21 │ │ │ │ strb r5, [r4, #18] │ │ │ │ strb r6, [r4, #19] │ │ │ │ b 31009c │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3100b0 │ │ │ │ - bl 8a8f4c │ │ │ │ + bl 8a8f24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3100b4 │ │ │ │ mov r7, #2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -204125,15 +204125,15 @@ │ │ │ │ ldrsb r2, [r4, #21] │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 31017c │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r6, r6, r3 │ │ │ │ strb r6, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204176,15 +204176,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 310248 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204228,15 +204228,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 310318 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204272,15 +204272,15 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 3103c8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204346,19 +204346,19 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 310548 │ │ │ │ - bl 811c80 │ │ │ │ + bl 811c58 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 8a8f4c │ │ │ │ + bl 8a8f24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 310524 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -204434,21 +204434,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3105c0 │ │ │ │ - bl 9acb50 │ │ │ │ + bl 9acb28 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f240 │ │ │ │ + bl 80f218 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 3105c0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -204509,21 +204509,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3106b8 │ │ │ │ - bl 9acb50 │ │ │ │ + bl 9acb28 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f240 │ │ │ │ + bl 80f218 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 3106b8 │ │ │ │ ands r3, r3, #64 @ 0x40 │ │ │ │ beq 310800 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ strb r3, [r2] │ │ │ │ ldr r3, [r4, #32] │ │ │ │ @@ -204682,15 +204682,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ lsl r2, r3, #9 │ │ │ │ strd r8, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8a9984 │ │ │ │ + bl 8a995c │ │ │ │ cmp r0, sl │ │ │ │ blt 310b88 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ @@ -204721,23 +204721,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 310c10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3108d4 │ │ │ │ cmp r1, #3 │ │ │ │ bne 310be8 │ │ │ │ ands r1, r3, #32 │ │ │ │ bne 310bc4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -204754,24 +204754,24 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r4, #40] @ 0x28 │ │ │ │ strb r1, [r4, #29] │ │ │ │ strb r3, [r4, #12] │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ bge 310a3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 310a3c │ │ │ │ ldr r0, [pc, #192] @ 310c14 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3108d4 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ mov r0, r4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -204801,30 +204801,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ @ instruction: 0x0099a2b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq ip, r1, r4, ror #2 │ │ │ │ + addeq ip, r1, r4, asr #2 │ │ │ │ umullseq sl, r9, r8, r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, r9, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r6, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, sp, ip, ror #28 │ │ │ │ - addeq fp, r1, r8, asr #28 │ │ │ │ - rsbeq r6, sp, r0, lsl #24 │ │ │ │ - @ instruction: 0x006d6d90 │ │ │ │ + @ instruction: 0x006d6e94 │ │ │ │ + rsbeq r6, sp, ip, asr #28 │ │ │ │ + addeq fp, r1, r8, lsr #28 │ │ │ │ + rsbeq r6, sp, r0, ror #23 │ │ │ │ + rsbeq r6, sp, r0, ror sp │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - addeq fp, r1, r4, lsr #28 │ │ │ │ - ldrdeq r6, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r6, sp, r8, lsl #27 │ │ │ │ + addeq fp, r1, r4, lsl #28 │ │ │ │ + strheq r6, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r6, sp, r8, ror #26 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 00310c38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204833,15 +204833,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge 310c70 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #172] @ 0xac │ │ │ │ adds r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ lsl r3, r3, #3 │ │ │ │ clz r2, r2 │ │ │ │ lsr r2, r2, #5 │ │ │ │ @@ -204853,15 +204853,15 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ strb r7, [r4, #22] │ │ │ │ strb r5, [r4, #28] │ │ │ │ strb r8, [r4, #27] │ │ │ │ str r5, [r4, #212] @ 0xd4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #44] @ 0x2c │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ @@ -204899,15 +204899,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r8, r8, r3 │ │ │ │ strb r8, [r4, #21] │ │ │ │ b 310d4c │ │ │ │ │ │ │ │ 00310d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -205095,22 +205095,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 31142c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 310de4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 310c38 │ │ │ │ b 310ee0 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r5, #23] │ │ │ │ @@ -205156,15 +205156,15 @@ │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8aa06c │ │ │ │ + bl 8aa044 │ │ │ │ cmp r0, r6 │ │ │ │ blt 310e50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3103ec │ │ │ │ cmp r0, r6 │ │ │ │ beq 310e50 │ │ │ │ @@ -205188,15 +205188,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 30fcdc │ │ │ │ ldr r0, [pc, #592] @ 311438 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 310de4 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ mov r0, r5 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #28] │ │ │ │ bl 30f1b8 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -205238,15 +205238,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8aa06c │ │ │ │ + bl 8aa044 │ │ │ │ cmp r0, r6 │ │ │ │ blt 311314 │ │ │ │ ldrb r3, [r4, #28] │ │ │ │ ldrb r2, [r4, #19] │ │ │ │ cmp r2, r3 │ │ │ │ movne r3, #4 │ │ │ │ strne r6, [r5, #40] @ 0x28 │ │ │ │ @@ -205321,40 +205321,40 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #572 @ 0x23c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r9, r9, ip, ror sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r9, ip, asr sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq fp, r1, r0, lsl #24 │ │ │ │ + addeq fp, r1, r0, ror #23 │ │ │ │ addseq r9, r9, r4, asr #25 │ │ │ │ adceq fp, r6, ip, lsl #15 │ │ │ │ addeq r3, fp, r4, lsr #31 │ │ │ │ adceq fp, r6, r4, lsr r7 │ │ │ │ addseq r9, r9, ip, lsr fp │ │ │ │ addeq r3, fp, r0, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, sp, r8, asr r9 │ │ │ │ + rsbeq r6, sp, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r9, r9, r4, ror r9 │ │ │ │ - rsbeq r6, sp, r0, asr #16 │ │ │ │ + rsbeq r6, sp, r0, lsr #16 │ │ │ │ addseq r9, r9, r8, lsr #16 │ │ │ │ addseq r9, r9, r0, lsl #16 │ │ │ │ - addeq fp, r1, r4, ror #12 │ │ │ │ - rsbeq r6, sp, r0, lsr #8 │ │ │ │ - strheq r6, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq fp, r1, ip, lsr r6 │ │ │ │ - strdeq r6, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x006d6694 │ │ │ │ + addeq fp, r1, r4, asr #12 │ │ │ │ + rsbeq r6, sp, r0, lsl #8 │ │ │ │ + @ instruction: 0x006d6590 │ │ │ │ + addeq fp, r1, ip, lsl r6 │ │ │ │ + ldrdeq r6, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r6, sp, r4, ror r6 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - addeq fp, r1, r8, lsl r6 │ │ │ │ - ldrdeq r6, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r6, sp, ip, ror r5 │ │ │ │ + strdeq fp, [r1], r8 │ │ │ │ + strheq r6, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r6, sp, ip, asr r5 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00311470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3504] @ 0xdb0 │ │ │ │ @@ -205369,25 +205369,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov r3, #0 │ │ │ │ blt 311780 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #972] @ 311894 │ │ │ │ ldr r2, [pc, #972] @ 311898 │ │ │ │ ldr r1, [pc, #972] @ 31189c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30f1b8 │ │ │ │ ldrb r1, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ sub r2, r1, #2 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -205434,15 +205434,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ strd r2, [sp] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr r3, r1, #31 │ │ │ │ lsl r2, r1, #9 │ │ │ │ - bl 8aa06c │ │ │ │ + bl 8aa044 │ │ │ │ cmp r0, #0 │ │ │ │ blt 311870 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r6, r3 │ │ │ │ ands r7, r6, fp │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ beq 3117c4 │ │ │ │ @@ -205474,15 +205474,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8a9984 │ │ │ │ + bl 8a995c │ │ │ │ cmp r0, #0 │ │ │ │ blt 311744 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq 3115cc │ │ │ │ bhi 3116d0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -205615,17 +205615,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ bl 30fcdc │ │ │ │ b 311784 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r9, r4, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq fp, r1, r8, lsr #10 │ │ │ │ - rsbeq r3, sp, ip, asr r1 │ │ │ │ - rsbeq r3, sp, r0, ror r1 │ │ │ │ + addeq fp, r1, r8, lsl #10 │ │ │ │ + rsbeq r3, sp, ip, lsr r1 │ │ │ │ + rsbeq r3, sp, r0, asr r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ umullseq r9, r9, r0, r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -205698,15 +205698,15 @@ │ │ │ │ orreq r1, r1, #160 @ 0xa0 │ │ │ │ orrne r1, r1, #224 @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r1, [r4, #27] │ │ │ │ blt 3119f4 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -205740,25 +205740,25 @@ │ │ │ │ b 311a20 │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ b 3119a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ b 311a20 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #152] @ 311b2c │ │ │ │ ldr r2, [pc, #152] @ 311b30 │ │ │ │ ldr r1, [pc, #152] @ 311b34 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ cmp r5, #5 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ ldr r1, [r4, #8] │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r6, r0 │ │ │ │ beq 311af0 │ │ │ │ @@ -205781,20 +205781,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 311b40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 311b44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq sl, r1, ip, asr pc │ │ │ │ - rsbeq r2, sp, r8, lsl #23 │ │ │ │ - rsbeq r2, sp, r4, lsr #23 │ │ │ │ - addeq sl, r1, r0, ror #29 │ │ │ │ - @ instruction: 0x006d5c98 │ │ │ │ - rsbeq r5, sp, ip, asr pc │ │ │ │ + addeq sl, r1, ip, lsr pc │ │ │ │ + rsbeq r2, sp, r8, ror #22 │ │ │ │ + rsbeq r2, sp, r4, lsl #23 │ │ │ │ + addeq sl, r1, r0, asr #29 │ │ │ │ + rsbeq r5, sp, r8, ror ip │ │ │ │ + rsbeq r5, sp, ip, lsr pc │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 00311b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -205806,39 +205806,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ beq 311c0c │ │ │ │ mov r8, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r8 │ │ │ │ ldr r0, [pc, #188] @ 311c44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r1, [pc, #180] @ 311c48 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #164] @ 311c4c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bb5c │ │ │ │ + bl 74bb34 │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 80fc08 │ │ │ │ + bl 80fbe0 │ │ │ │ ldr r3, [pc, #140] @ 311c50 │ │ │ │ ldr r1, [pc, #140] @ 311c54 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3378e8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d964 │ │ │ │ + bl 74d93c │ │ │ │ cmp r7, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -205853,19 +205853,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0x00998fb4 │ │ │ │ - rsbeq r5, sp, r8, lsl sp │ │ │ │ - rsbseq r5, r1, r4, lsr #31 │ │ │ │ - strdeq r5, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq r5, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r5, r1, r4, lsl #31 │ │ │ │ + ldrdeq r5, [sp], #-228 @ 0xffffff1c @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r6, r8, r0, lsl r3 │ │ │ │ + ldrsheq r6, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 00311c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r1, #216] @ 0xd8 │ │ │ │ @@ -205898,15 +205898,15 @@ │ │ │ │ bne 311cc0 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmn ip, #1 │ │ │ │ sub r5, r5, #20 │ │ │ │ bne 311cb4 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 9a7b24 │ │ │ │ + bl 9a7afc │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ bl 24a658 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r0, #32 │ │ │ │ @@ -205916,15 +205916,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ mvn r2, #111 @ 0x6f │ │ │ │ strb r2, [r4, #20] │ │ │ │ ldr r2, [pc, #208] @ 311e1c │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r1, #2 │ │ │ │ strb r3, [r4, #52] @ 0x34 │ │ │ │ str r6, [r4, #4] │ │ │ │ @@ -205932,15 +205932,15 @@ │ │ │ │ strb r1, [r4, #128] @ 0x80 │ │ │ │ ldr r6, [pc, #184] @ 311e20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ mov r7, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str r4, [r4, #132] @ 0x84 │ │ │ │ strb r5, [r4, #148] @ 0x94 │ │ │ │ str r7, [r4, #152] @ 0x98 │ │ │ │ strh r5, [r4, #160] @ 0xa0 │ │ │ │ strh r6, [r4, #164] @ 0xa4 │ │ │ │ @@ -205960,36 +205960,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #76] @ 311e30 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adceq sl, r6, r4, lsl #21 │ │ │ │ addeq r3, fp, r8, lsl #5 │ │ │ │ adceq sl, r6, ip, asr sl │ │ │ │ @ instruction: 0xffffe1e0 │ │ │ │ - @ instruction: 0x006d5a90 │ │ │ │ + rsbeq r5, sp, r0, ror sl │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq sl, r1, r4, lsr #24 │ │ │ │ - ldrdeq r5, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - ldrdeq r5, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + addeq sl, r1, r4, lsl #24 │ │ │ │ + strheq r5, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + strheq r5, [sp], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, sp, lsr #18 │ │ │ │ ldr r0, [pc, #4] @ 311e40 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ @ instruction: 0x008b35b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #224] @ 311f3c │ │ │ │ ldr r2, [pc, #224] @ 311f40 │ │ │ │ @@ -205997,70 +205997,70 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #192] @ 311f48 │ │ │ │ ldr r1, [pc, #192] @ 311f4c │ │ │ │ add r5, r5, #16 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr ip, [pc, #160] @ 311f50 │ │ │ │ ldr r2, [pc, #160] @ 311f54 │ │ │ │ ldr r3, [pc, #160] @ 311f58 │ │ │ │ ldr r1, [pc, #160] @ 311f5c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #120] @ 311f60 │ │ │ │ ldr r0, [pc, #120] @ 311f64 │ │ │ │ ldr r1, [pc, #120] @ 311f68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r1, r0, lsl lr │ │ │ │ - rsbeq r5, ip, ip, lsr r8 │ │ │ │ - rsbseq r2, r6, r8, lsl #26 │ │ │ │ - rsbeq r1, sp, r0, lsl #6 │ │ │ │ - rsbeq r1, sp, r4, ror #5 │ │ │ │ - @ instruction: 0x006d5f98 │ │ │ │ + strdeq sl, [r1], r0 │ │ │ │ + rsbeq r5, ip, ip, lsl r8 │ │ │ │ + rsbseq r2, r6, r8, ror #25 │ │ │ │ + rsbeq r1, sp, r0, ror #5 │ │ │ │ + rsbeq r1, sp, r4, asr #5 │ │ │ │ + rsbeq r5, sp, r8, ror pc │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - rsbeq r5, sp, r4, asr #31 │ │ │ │ + rsbeq r5, sp, r4, lsr #31 │ │ │ │ muleq r0, r4, r0 │ │ │ │ addeq r3, fp, r0, lsl #10 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ addseq r0, r7, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -206071,23 +206071,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 310c38 │ │ │ │ - addeq sl, r1, ip, ror #25 │ │ │ │ - ldrdeq r5, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r5, sp, r8, ror #29 │ │ │ │ + addeq sl, r1, ip, asr #25 │ │ │ │ + strheq r5, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, sp, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3120b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -206095,41 +206095,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3120b8 │ │ │ │ ldr r1, [pc, #196] @ 3120bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [pc, #176] @ 3120c0 │ │ │ │ ldr r7, [pc, #176] @ 3120c4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #136] @ 3120c8 │ │ │ │ ldr r2, [pc, #136] @ 3120cc │ │ │ │ add r1, r6, #376 @ 0x178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 5368dc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #88] @ 3120d0 │ │ │ │ ldr r2, [pc, #88] @ 3120d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r6, #380 @ 0x17c │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ @@ -206139,23 +206139,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umulleq sl, r1, r4, ip │ │ │ │ - rsbeq r5, sp, r8, ror lr │ │ │ │ - rsbeq r5, sp, r4, lsl #29 │ │ │ │ - @ instruction: 0x006c5698 │ │ │ │ - rsbseq r2, r6, r4, ror #22 │ │ │ │ - rsbeq r5, sp, r4, asr #28 │ │ │ │ - rsbeq r5, sp, ip, asr #28 │ │ │ │ - rsbeq r5, sp, r8, lsr #28 │ │ │ │ - rsbeq r5, sp, r0, lsr lr │ │ │ │ + addeq sl, r1, r4, ror ip │ │ │ │ + rsbeq r5, sp, r8, asr lr │ │ │ │ + rsbeq r5, sp, r4, ror #28 │ │ │ │ + rsbeq r5, ip, r8, ror r6 │ │ │ │ + rsbseq r2, r6, r4, asr #22 │ │ │ │ + rsbeq r5, sp, r4, lsr #28 │ │ │ │ + rsbeq r5, sp, ip, lsr #28 │ │ │ │ + rsbeq r5, sp, r8, lsl #28 │ │ │ │ + rsbeq r5, sp, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr fp, [pc, #1324] @ 31261c │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #1320] @ 312620 │ │ │ │ @@ -206174,15 +206174,15 @@ │ │ │ │ ldr r2, [pc, #1280] @ 31262c │ │ │ │ ldr r1, [pc, #1280] @ 312630 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #2 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ @@ -206261,23 +206261,23 @@ │ │ │ │ ldr r1, [pc, #960] @ 312648 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #14 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #932] @ 31264c │ │ │ │ ldr r1, [pc, #932] @ 312650 │ │ │ │ add ip, fp, #40 @ 0x28 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r3, r4, r4, lsl #3 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ ldr r3, [r0, #260] @ 0x104 │ │ │ │ cmp r3, #2 │ │ │ │ bls 31236c │ │ │ │ sub r4, r4, #1 │ │ │ │ orrs r4, r4, r8 │ │ │ │ @@ -206485,38 +206485,38 @@ │ │ │ │ ldr r0, [pc, #112] @ 312678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #151 @ 0x97 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq sl, r1, r0, lsl #23 │ │ │ │ + addeq sl, r1, r0, ror #22 │ │ │ │ addseq r8, r9, ip, lsl sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009989f0 │ │ │ │ - rsbeq r5, sp, r4, lsr sp │ │ │ │ - rsbeq r5, sp, r0, asr sp │ │ │ │ - rsbeq r5, sp, ip, lsr #25 │ │ │ │ - rsbeq r5, sp, r4, lsr #25 │ │ │ │ - @ instruction: 0x006d5c9c │ │ │ │ - rsbeq r5, sp, r8, lsl #25 │ │ │ │ - rsbeq r2, sp, r4, asr #7 │ │ │ │ - rsbeq r2, sp, ip, asr #6 │ │ │ │ - strheq r5, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r5, sp, ip, asr #23 │ │ │ │ - strdeq r5, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r5, sp, r4, lsl sp │ │ │ │ + rsbeq r5, sp, r0, lsr sp │ │ │ │ + rsbeq r5, sp, ip, lsl #25 │ │ │ │ + rsbeq r5, sp, r4, lsl #25 │ │ │ │ + rsbeq r5, sp, ip, ror ip │ │ │ │ + rsbeq r5, sp, r8, ror #24 │ │ │ │ + rsbeq r2, sp, r4, lsr #7 │ │ │ │ + rsbeq r2, sp, ip, lsr #6 │ │ │ │ + @ instruction: 0x006d5b9c │ │ │ │ + rsbeq r5, sp, ip, lsr #23 │ │ │ │ + ldrdeq r5, [sp], #-176 @ 0xffffff50 @ │ │ │ │ addseq r8, r9, ip, ror #15 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - strdeq r5, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r5, sp, r0, ror #21 │ │ │ │ - addeq sl, r1, r8, lsr #16 │ │ │ │ - rsbeq r5, sp, r4, lsr #18 │ │ │ │ - addeq sl, r1, r0, ror r6 │ │ │ │ - rsbeq r5, sp, r4, ror #16 │ │ │ │ - rsbeq r5, sp, ip, asr #17 │ │ │ │ + ldrdeq r5, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r5, sp, r0, asr #21 │ │ │ │ + addeq sl, r1, r8, lsl #16 │ │ │ │ + rsbeq r5, sp, r4, lsl #18 │ │ │ │ + addeq sl, r1, r0, asr r6 │ │ │ │ + rsbeq r5, sp, r4, asr #16 │ │ │ │ + rsbeq r5, sp, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #476] @ 312870 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -206533,30 +206533,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #14 │ │ │ │ mov r2, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr fp, [pc, #412] @ 312884 │ │ │ │ ldr r9, [pc, #412] @ 312888 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a5344 │ │ │ │ ldr r1, [pc, #396] @ 31288c │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #364] @ 312890 │ │ │ │ ldr r3, [pc, #364] @ 312894 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ mov r4, r0 │ │ │ │ ldrh r2, [r0, #104] @ 0x68 │ │ │ │ @@ -206577,44 +206577,44 @@ │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ beq 3127d0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a4ec8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #132] @ 0x84 │ │ │ │ beq 312848 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r1, [pc, #256] @ 312898 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #232] @ 31289c │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r8 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ blx r6 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d7c4 │ │ │ │ + bl 74d79c │ │ │ │ mov r1, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ bl 311c58 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 312804 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #148] @ 3128a0 │ │ │ │ ldr r3, [pc, #104] @ 312878 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -206631,31 +206631,31 @@ │ │ │ │ ldr ip, [pc, #84] @ 3128a4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #108 @ 0x6c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r1, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 312804 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq sl, r1, r0, ror #11 │ │ │ │ + addeq sl, r1, r0, asr #11 │ │ │ │ addseq r8, r9, r4, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r1, sp, r4, ror pc │ │ │ │ - rsbeq r1, sp, r8, lsl pc │ │ │ │ - rsbeq r5, sp, r4, lsl #15 │ │ │ │ + rsbeq r1, sp, r4, asr pc │ │ │ │ + strdeq r1, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, sp, r4, ror #14 │ │ │ │ addseq r8, r9, r0, lsr r4 │ │ │ │ - rsbeq r5, sp, r0, lsl #15 │ │ │ │ rsbeq r5, sp, r0, ror #14 │ │ │ │ + rsbeq r5, sp, r0, asr #14 │ │ │ │ addseq pc, r6, r0, asr #25 │ │ │ │ - strheq r1, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x006d1e90 │ │ │ │ @ instruction: 0x00001eb8 │ │ │ │ addseq r8, r9, r0, lsl r3 │ │ │ │ - strdeq r1, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r1, [sp], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 003128a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 3128fc │ │ │ │ @@ -206665,23 +206665,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 311b48 │ │ │ │ - addeq sl, r1, ip, lsr #7 │ │ │ │ - @ instruction: 0x006d5598 │ │ │ │ - rsbeq r5, sp, r8, lsr #11 │ │ │ │ + addeq sl, r1, ip, lsl #7 │ │ │ │ + rsbeq r5, sp, r8, ror r5 │ │ │ │ + rsbeq r5, sp, r8, lsl #11 │ │ │ │ │ │ │ │ 00312908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 312970 │ │ │ │ @@ -206691,28 +206691,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, r4, lsl #3 │ │ │ │ add r0, r0, r4, lsl #2 │ │ │ │ ldr r0, [r0, #260] @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sl, r1, ip, asr #6 │ │ │ │ - rsbeq r5, sp, r8, lsr r5 │ │ │ │ - rsbeq r5, sp, r8, asr #10 │ │ │ │ + addeq sl, r1, ip, lsr #6 │ │ │ │ + rsbeq r5, sp, r8, lsl r5 │ │ │ │ + rsbeq r5, sp, r8, lsr #10 │ │ │ │ │ │ │ │ 0031297c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #76] @ 3129e0 │ │ │ │ @@ -206723,26 +206723,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 702df8 │ │ │ │ - ldrdeq sl, [r1], r8 │ │ │ │ - ldrdeq r5, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r5, sp, r0, asr #9 │ │ │ │ + b 702dd0 │ │ │ │ + @ instruction: 0x0081a2b8 │ │ │ │ + strheq r5, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r5, sp, r0, lsr #9 │ │ │ │ │ │ │ │ 003129ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 312a40 │ │ │ │ @@ -206752,45 +206752,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #340 @ 0x154 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 702d90 │ │ │ │ - addeq sl, r1, r8, ror #4 │ │ │ │ - rsbeq r5, sp, r4, asr r4 │ │ │ │ - rsbeq r5, sp, r4, ror #8 │ │ │ │ + b 702d68 │ │ │ │ + addeq sl, r1, r8, asr #4 │ │ │ │ + rsbeq r5, sp, r4, lsr r4 │ │ │ │ + rsbeq r5, sp, r4, asr #8 │ │ │ │ │ │ │ │ 00312a4c : │ │ │ │ cmp r0, #2 │ │ │ │ bhi 312a6c │ │ │ │ ldr r3, [pc, #28] @ 312a78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sl, r1, ip, lsl r2 │ │ │ │ + strdeq sl, [r1], ip │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 312a9c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f30 │ │ │ │ + b 753f08 │ │ │ │ addeq r2, fp, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -206809,15 +206809,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8aa06c │ │ │ │ + bl 8aa044 │ │ │ │ cmp r0, #0 │ │ │ │ blt 312b2c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -206826,17 +206826,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 248e7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 312b50 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9985e8 │ │ │ │ + b 9985c0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldrdeq r5, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + strheq r5, [sp], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 312c8c │ │ │ │ ldr r3, [pc, #288] @ 312c90 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -206892,65 +206892,65 @@ │ │ │ │ beq 312c74 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 312cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 312bb4 │ │ │ │ ldr r0, [pc, #52] @ 312cb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 312bb4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00997fb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r9, r4, lsl #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r9, r0, ror #30 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r5, sp, r4, lsr #5 │ │ │ │ rsbeq r5, sp, r4, asr #5 │ │ │ │ - rsbeq r5, sp, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 312d58 │ │ │ │ ldr r2, [pc, #140] @ 312d5c │ │ │ │ ldr r1, [pc, #140] @ 312d60 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #112] @ 312d64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #100] @ 312d68 │ │ │ │ ldr r1, [pc, #100] @ 312d6c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r2, [pc, #76] @ 312d70 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -206958,17 +206958,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sl, r1, r8, asr r0 │ │ │ │ - rsbeq r4, ip, ip, asr #19 │ │ │ │ - @ instruction: 0x00761e94 │ │ │ │ + addeq sl, r1, r8, lsr r0 │ │ │ │ + rsbeq r4, ip, ip, lsr #19 │ │ │ │ + rsbseq r1, r6, r4, ror lr │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ addseq pc, r6, ip, lsr #17 │ │ │ │ addeq r2, fp, r0, lsr r7 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 312d94 │ │ │ │ @@ -207174,27 +207174,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 313220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 312f28 │ │ │ │ ldr ip, [pc, #300] @ 313224 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 312eb8 │ │ │ │ ldr ip, [pc, #268] @ 313218 │ │ │ │ @@ -207214,69 +207214,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 313228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 312eb8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 31322c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 312eb8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 313230 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 312f28 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r8, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r9, r4, lsl #26 │ │ │ │ @ instruction: 0x00997cb0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r9, r1, ip, lsr #28 │ │ │ │ - addeq r9, r1, r4, lsl lr │ │ │ │ - addeq r9, r1, r0, lsl sp │ │ │ │ - rsbeq r5, sp, r8, lsl #2 │ │ │ │ - addeq r9, r1, ip, ror #25 │ │ │ │ - rsbeq r5, sp, r0, ror #1 │ │ │ │ + addeq r9, r1, ip, lsl #28 │ │ │ │ + strdeq r9, [r1], r4 │ │ │ │ + strdeq r9, [r1], r0 │ │ │ │ + rsbeq r5, sp, r8, ror #1 │ │ │ │ + addeq r9, r1, ip, asr #25 │ │ │ │ + rsbeq r5, sp, r0, asr #1 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r4, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x006d4f94 │ │ │ │ andeq r4, r0, r8, lsr #19 │ │ │ │ - rsbeq r4, sp, ip, asr #28 │ │ │ │ - @ instruction: 0x006d4e94 │ │ │ │ - rsbeq r4, sp, r8, lsl pc │ │ │ │ + rsbeq r4, sp, ip, lsr #28 │ │ │ │ + rsbeq r4, sp, r4, ror lr │ │ │ │ + strdeq r4, [sp], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 313698 │ │ │ │ ldr ip, [pc, #1100] @ 31369c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -207302,15 +207302,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 313384 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -207330,21 +207330,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 3136b4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 7102e0 │ │ │ │ + bl 7102b8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3133ac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #876] @ 3136b8 │ │ │ │ ldr r3, [pc, #844] @ 31369c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207361,47 +207361,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 3136c0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 3136c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 313338 │ │ │ │ mov r0, fp │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ ldr r2, [pc, #780] @ 3136c8 │ │ │ │ ldr r1, [pc, #780] @ 3136cc │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, fp │ │ │ │ bl 338e68 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313638 │ │ │ │ - bl 811bbc │ │ │ │ + bl 811b94 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 80ff3c │ │ │ │ + bl 80ff14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 313338 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313460 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -207423,28 +207423,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 3134b0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 313640 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -207504,89 +207504,89 @@ │ │ │ │ bl 24b00c │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 313344 │ │ │ │ ldr ip, [pc, #248] @ 3136e8 │ │ │ │ ldr r1, [pc, #248] @ 3136ec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 3136f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 313338 │ │ │ │ ldr ip, [pc, #220] @ 3136f4 │ │ │ │ ldr r1, [pc, #220] @ 3136f8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 3136fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 313338 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 313460 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r6, r0 │ │ │ │ b 3134d8 │ │ │ │ ldr ip, [pc, #160] @ 313700 │ │ │ │ ldr r2, [pc, #160] @ 313704 │ │ │ │ ldr r1, [pc, #160] @ 313708 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 58e37c │ │ │ │ b 313338 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009978d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r9, ip, lsr #17 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq r9, r1, r4, lsr #21 │ │ │ │ - rsbeq r4, sp, r4, lsr #29 │ │ │ │ - strheq r4, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r9, r1, r4, lsl #21 │ │ │ │ + rsbeq r4, sp, r4, lsl #29 │ │ │ │ + @ instruction: 0x006d4e9c │ │ │ │ addeq r2, fp, r0, asr #2 │ │ │ │ @ instruction: 0x009977d0 │ │ │ │ - strdeq r4, [sp], #-220 @ 0xffffff24 @ │ │ │ │ ldrdeq r4, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r4, [sp], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - rsbeq r4, sp, ip, asr #28 │ │ │ │ - rsbeq r4, sp, r0, ror #28 │ │ │ │ + rsbeq r4, sp, ip, lsr #28 │ │ │ │ + rsbeq r4, sp, r0, asr #28 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - rsbeq r4, sp, ip, asr #23 │ │ │ │ - rsbeq r4, sp, r8, ror fp │ │ │ │ + rsbeq r4, sp, ip, lsr #23 │ │ │ │ + rsbeq r4, sp, r8, asr fp │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - ldrdeq r4, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r4, sp, r0, asr fp │ │ │ │ + strheq r4, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r4, sp, r0, lsr fp │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - addeq r9, r1, r8, asr #13 │ │ │ │ - rsbeq r4, ip, ip, lsr r0 │ │ │ │ - rsbseq r1, r6, r8, lsl #10 │ │ │ │ + addeq r9, r1, r8, lsr #13 │ │ │ │ + rsbeq r4, ip, ip, lsl r0 │ │ │ │ + rsbseq r1, r6, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 3139a4 │ │ │ │ mov r8, r3 │ │ │ │ @@ -207704,26 +207704,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3139cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3137c0 │ │ │ │ ldr r3, [pc, #148] @ 3139d0 │ │ │ │ ldr r1, [pc, #148] @ 3139d4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -207742,34 +207742,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 3139e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3137c0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009973f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r9, r8, asr #7 │ │ │ │ - addeq r9, r1, r8, lsr #11 │ │ │ │ - umulleq r9, r1, r0, r5 │ │ │ │ + addeq r9, r1, r8, lsl #11 │ │ │ │ + addeq r9, r1, r0, ror r5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r9, r4, asr r3 │ │ │ │ andeq r5, r0, ip, lsl r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, sp, ip, lsl #18 │ │ │ │ - strdeq r9, [r1], r0 │ │ │ │ - rsbeq r4, sp, r8, ror #15 │ │ │ │ - addeq r9, r1, ip, asr #7 │ │ │ │ - rsbeq r4, sp, r0, asr #15 │ │ │ │ + rsbeq r4, sp, ip, ror #17 │ │ │ │ + ldrdeq r9, [r1], r0 │ │ │ │ + rsbeq r4, sp, r8, asr #15 │ │ │ │ + addeq r9, r1, ip, lsr #7 │ │ │ │ + rsbeq r4, sp, r0, lsr #15 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - strdeq r4, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq r4, [sp], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 313b64 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -207783,29 +207783,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #304] @ 313b78 │ │ │ │ ldr r3, [pc, #304] @ 313b7c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 313acc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d898 │ │ │ │ + bl 70d870 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 313b80 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 313b6c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -207842,42 +207842,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 313b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 313a60 │ │ │ │ ldr r0, [pc, #64] @ 313b94 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 313a60 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq r9, r1, ip, lsr #6 │ │ │ │ + addeq r9, r1, ip, lsl #6 │ │ │ │ addseq r7, r9, r8, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, sp, ip, lsl r7 │ │ │ │ - rsbeq r4, sp, r4, lsr r7 │ │ │ │ + strdeq r4, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, sp, r4, lsl r7 │ │ │ │ ldrsbeq r7, [r9], r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r9, ip, lsl #1 │ │ │ │ andeq r1, r0, r4, lsl #26 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, sp, r4, lsl #15 │ │ │ │ - @ instruction: 0x006d4798 │ │ │ │ + rsbeq r4, sp, r4, ror #14 │ │ │ │ + rsbeq r4, sp, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 314aa8 │ │ │ │ ldr r1, [pc, #3828] @ 314aac │ │ │ │ @@ -207951,23 +207951,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 314ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f54 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 313ef4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 314374 │ │ │ │ @@ -208137,15 +208137,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -208153,15 +208153,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 314ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 313eac │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -208337,23 +208337,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 314adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314218 │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 314034 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -208455,28 +208455,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 314ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f54 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -208530,23 +208530,23 @@ │ │ │ │ beq 314a60 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 314ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f54 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 314ab8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -208573,25 +208573,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 314af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31404c │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 3140b0 │ │ │ │ b 313e38 │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -208622,23 +208622,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 314af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f54 │ │ │ │ mov r0, r2 │ │ │ │ b 3140a8 │ │ │ │ ldr r3, [pc, #864] @ 314af4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -208658,23 +208658,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 314afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314218 │ │ │ │ ldr r2, [pc, #704] @ 314ae0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -208696,25 +208696,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 314b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 314118 │ │ │ │ ldr r3, [pc, #512] @ 314ab8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -208737,22 +208737,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 314b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 313f18 │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 3140a8 │ │ │ │ ldr r0, [pc, #424] @ 314b0c │ │ │ │ @@ -208760,123 +208760,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 313eac │ │ │ │ ldr r0, [pc, #384] @ 314b10 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314218 │ │ │ │ ldr r0, [pc, #356] @ 314b14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314218 │ │ │ │ ldr r0, [pc, #328] @ 314b18 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 314118 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 313f64 │ │ │ │ ldr r0, [pc, #288] @ 314b1c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f54 │ │ │ │ ldr r0, [pc, #264] @ 314b20 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 313f18 │ │ │ │ ldr r0, [pc, #240] @ 314b24 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31404c │ │ │ │ ldr r0, [pc, #220] @ 314b28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f54 │ │ │ │ ldr r0, [pc, #196] @ 314b2c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 313f54 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 314b30 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 313f54 │ │ │ │ addseq r6, r9, r4, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r9, ip, lsr pc │ │ │ │ tsteq r1, r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r4, asr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x006d4690 │ │ │ │ + rsbeq r4, sp, r0, ror r6 │ │ │ │ addseq r6, r9, r8, ror #24 │ │ │ │ andeq r4, r0, ip, asr #1 │ │ │ │ - rsbeq r4, sp, r4, asr r6 │ │ │ │ + rsbeq r4, sp, r4, lsr r6 │ │ │ │ andeq r3, r0, r4, asr #2 │ │ │ │ - rsbeq r4, sp, r4, ror #2 │ │ │ │ + rsbeq r4, sp, r4, asr #2 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - rsbeq r3, sp, r4, ror #31 │ │ │ │ - rsbeq r3, sp, r0, ror #28 │ │ │ │ + rsbeq r3, sp, r4, asr #31 │ │ │ │ + rsbeq r3, sp, r0, asr #28 │ │ │ │ andeq r1, r0, r8, ror #16 │ │ │ │ - rsbeq r3, sp, r8, lsr #29 │ │ │ │ + rsbeq r3, sp, r8, lsl #29 │ │ │ │ andeq r3, r0, r8, lsr r7 │ │ │ │ - rsbeq r3, sp, ip, ror #24 │ │ │ │ - ldrdeq r3, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r3, sp, ip, lsr #24 │ │ │ │ + rsbeq r3, sp, ip, asr #24 │ │ │ │ + strheq r3, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r3, sp, ip, lsl #24 │ │ │ │ andeq r2, r0, r0, asr #1 │ │ │ │ - rsbeq r3, sp, r8, asr #19 │ │ │ │ - rsbeq r3, sp, ip, lsr sp │ │ │ │ - @ instruction: 0x006d3a94 │ │ │ │ - rsbeq r3, sp, ip, ror #21 │ │ │ │ - rsbeq r3, sp, r8, asr #22 │ │ │ │ - rsbeq r3, sp, r0, asr #19 │ │ │ │ - rsbeq r3, sp, r0, lsr r9 │ │ │ │ - rsbeq r3, sp, r8, lsr #23 │ │ │ │ - ldrdeq r3, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r3, sp, r4, lsr sl │ │ │ │ - @ instruction: 0x006d3a94 │ │ │ │ + rsbeq r3, sp, r8, lsr #19 │ │ │ │ + rsbeq r3, sp, ip, lsl sp │ │ │ │ + rsbeq r3, sp, r4, ror sl │ │ │ │ + rsbeq r3, sp, ip, asr #21 │ │ │ │ + rsbeq r3, sp, r8, lsr #22 │ │ │ │ + rsbeq r3, sp, r0, lsr #19 │ │ │ │ + rsbeq r3, sp, r0, lsl r9 │ │ │ │ + rsbeq r3, sp, r8, lsl #23 │ │ │ │ + strheq r3, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r3, sp, r4, lsl sl │ │ │ │ + rsbeq r3, sp, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 315ae8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -208928,15 +208928,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 315168 │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d898 │ │ │ │ + bl 70d870 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314bfc │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 3155a4 │ │ │ │ bhi 314e2c │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 315498 │ │ │ │ @@ -208970,15 +208970,15 @@ │ │ │ │ bne 3150c0 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3151a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d898 │ │ │ │ + bl 70d870 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 314b98 │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -209041,30 +209041,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 315b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314bf4 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 3150a0 │ │ │ │ bhi 31521c │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 315538 │ │ │ │ @@ -209146,25 +209146,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #2932] @ 315b08 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 315b0c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e54 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 3153e0 │ │ │ │ @@ -209204,25 +209204,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #2708] @ 315b10 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 315b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 314cd8 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3159e0 │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -209246,22 +209246,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 315b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cb0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 315708 │ │ │ │ ldr r3, [pc, #2648] @ 315bb0 │ │ │ │ @@ -209302,22 +209302,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 315b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 314cc0 │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 3155bc │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 314c5c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209341,25 +209341,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #2184] @ 315b28 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 315b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cb8 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 314c5c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209403,25 +209403,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #1944] @ 315b30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 315b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cb8 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -209468,15 +209468,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 315b3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 314c74 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 314e54 │ │ │ │ ldr r2, [pc, #1776] @ 315b9c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -209496,15 +209496,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #1588] @ 315b40 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 315b44 │ │ │ │ add r0, pc, r0 │ │ │ │ b 314fa0 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -209569,25 +209569,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #1304] @ 315b48 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 315b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cb8 │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -209604,15 +209604,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314bf4 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -209624,15 +209624,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 312aa0 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 3152f4 │ │ │ │ ldr r0, [pc, #1112] @ 315b54 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 314cc0 │ │ │ │ ldr r3, [pc, #1032] @ 315b18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 315bb0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -209650,22 +209650,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 315b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31515c │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 24a658 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -209692,22 +209692,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 315b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 314ec8 │ │ │ │ ldr r3, [pc, #860] @ 315b9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3152e0 │ │ │ │ @@ -209725,25 +209725,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #708] @ 315b64 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 315b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3152e0 │ │ │ │ ldr r3, [pc, #720] @ 315b9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314ff0 │ │ │ │ ldr r3, [pc, #720] @ 315bb0 │ │ │ │ @@ -209760,25 +209760,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #576] @ 315b6c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 315b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 314ff0 │ │ │ │ ldr r2, [pc, #580] @ 315b9c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31552c │ │ │ │ ldr r2, [pc, #580] @ 315bb0 │ │ │ │ @@ -209794,25 +209794,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #448] @ 315b74 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 315b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31552c │ │ │ │ ldr r2, [pc, #436] @ 315b9c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -209831,25 +209831,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #308] @ 315b7c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 315b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 3150ac │ │ │ │ ldr r2, [pc, #292] @ 315b9c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 314e54 │ │ │ │ @@ -209867,112 +209867,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #172] @ 315b84 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 315b88 │ │ │ │ add r0, pc, r0 │ │ │ │ b 314fa0 │ │ │ │ addseq r5, r9, r8, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00995fb0 │ │ │ │ addseq r5, r9, ip, ror pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r8, r1, r8, lsr #2 │ │ │ │ + addeq r8, r1, r8, lsl #2 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r3, sp, r4, ror #17 │ │ │ │ - rsbeq r3, sp, ip, lsl #18 │ │ │ │ - strdeq r3, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - ldrdeq r3, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r3, sp, r4, lsl #14 │ │ │ │ + rsbeq r3, sp, r4, asr #17 │ │ │ │ + rsbeq r3, sp, ip, ror #17 │ │ │ │ + ldrdeq r3, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + strheq r3, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r3, sp, r4, ror #13 │ │ │ │ andeq r5, r0, ip, lsr r2 │ │ │ │ - rsbeq r3, sp, ip, asr r9 │ │ │ │ + rsbeq r3, sp, ip, lsr r9 │ │ │ │ @ instruction: 0x000031bc │ │ │ │ - rsbeq r3, sp, r8, asr r9 │ │ │ │ - rsbeq r3, sp, ip, ror #12 │ │ │ │ - rsbeq r3, sp, r0, ror #9 │ │ │ │ - @ instruction: 0x006d359c │ │ │ │ - rsbeq r3, sp, r8, ror #7 │ │ │ │ - @ instruction: 0x008178b0 │ │ │ │ - rsbeq r3, sp, r4, lsl #13 │ │ │ │ - strheq r3, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r3, sp, r4, lsl #5 │ │ │ │ - rsbeq r3, sp, r8, asr #5 │ │ │ │ - rsbeq r3, sp, r0, asr r1 │ │ │ │ - strheq r3, [sp], #-4 @ │ │ │ │ - rsbeq r3, sp, r8, lsr #9 │ │ │ │ - rsbeq r3, sp, ip, lsl #6 │ │ │ │ + rsbeq r3, sp, r8, lsr r9 │ │ │ │ + rsbeq r3, sp, ip, asr #12 │ │ │ │ + rsbeq r3, sp, r0, asr #9 │ │ │ │ + rsbeq r3, sp, ip, ror r5 │ │ │ │ + rsbeq r3, sp, r8, asr #7 │ │ │ │ + umulleq r7, r1, r0, r8 │ │ │ │ + rsbeq r3, sp, r4, ror #12 │ │ │ │ + @ instruction: 0x006d3294 │ │ │ │ + rsbeq r3, sp, r4, ror #4 │ │ │ │ + rsbeq r3, sp, r8, lsr #5 │ │ │ │ + rsbeq r3, sp, r0, lsr r1 │ │ │ │ + @ instruction: 0x006d3094 │ │ │ │ + rsbeq r3, sp, r8, lsl #9 │ │ │ │ + rsbeq r3, sp, ip, ror #5 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ - strdeq r3, [sp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r3, sp, ip, ror r0 │ │ │ │ - rsbeq r2, sp, r0, ror #29 │ │ │ │ - rsbeq r3, sp, r0, asr #1 │ │ │ │ - rsbeq r2, sp, r4, asr lr │ │ │ │ - ldrdeq r2, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r2, sp, ip, asr #27 │ │ │ │ - rsbeq r2, sp, r0, lsr #29 │ │ │ │ - rsbeq r2, sp, r8, lsr sp │ │ │ │ - rsbeq r2, sp, r8, lsl #28 │ │ │ │ - strheq r2, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + ldrdeq r3, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r3, sp, ip, asr r0 │ │ │ │ + rsbeq r2, sp, r0, asr #29 │ │ │ │ + rsbeq r3, sp, r0, lsr #1 │ │ │ │ + rsbeq r2, sp, r4, lsr lr │ │ │ │ + strheq r2, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r2, sp, ip, lsr #27 │ │ │ │ + rsbeq r2, sp, r0, lsl #29 │ │ │ │ + rsbeq r2, sp, r8, lsl sp │ │ │ │ + rsbeq r2, sp, r8, ror #27 │ │ │ │ + @ instruction: 0x006d2c98 │ │ │ │ andeq r4, r0, r8, ror #22 │ │ │ │ - rsbeq r2, sp, r0, lsl fp │ │ │ │ - rsbeq r2, sp, ip, asr fp │ │ │ │ - rsbeq r2, sp, r0, lsr sl │ │ │ │ + strdeq r2, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, sp, ip, lsr fp │ │ │ │ + rsbeq r2, sp, r0, lsl sl │ │ │ │ andeq r1, r0, r0, lsl #24 │ │ │ │ - rsbeq r2, sp, r8, ror #21 │ │ │ │ - rsbeq r2, sp, r4, lsr #19 │ │ │ │ - rsbeq r2, sp, r4, asr #25 │ │ │ │ + rsbeq r2, sp, r8, asr #21 │ │ │ │ + rsbeq r2, sp, r4, lsl #19 │ │ │ │ + rsbeq r2, sp, r4, lsr #25 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r2, sp, r0, asr #21 │ │ │ │ - rsbeq r2, sp, r0, lsl ip │ │ │ │ - rsbeq r2, sp, r4, asr #20 │ │ │ │ - strdeq r2, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r2, sp, ip, ror #22 │ │ │ │ - rsbeq r2, sp, r8, asr #20 │ │ │ │ - rsbeq r2, sp, r8, asr #17 │ │ │ │ - rsbeq r2, sp, r8, asr #21 │ │ │ │ - rsbeq r2, sp, ip, lsr #17 │ │ │ │ - rsbeq r2, sp, r4, asr #18 │ │ │ │ + rsbeq r2, sp, r0, lsr #21 │ │ │ │ + strdeq r2, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, sp, r4, lsr #20 │ │ │ │ + ldrdeq r2, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r2, sp, ip, asr #22 │ │ │ │ + rsbeq r2, sp, r8, lsr #20 │ │ │ │ + rsbeq r2, sp, r8, lsr #17 │ │ │ │ + rsbeq r2, sp, r8, lsr #21 │ │ │ │ rsbeq r2, sp, ip, lsl #17 │ │ │ │ - rsbeq r2, sp, ip, asr #19 │ │ │ │ - rsbeq r2, sp, r8, ror #16 │ │ │ │ - rsbeq r2, sp, ip, ror #18 │ │ │ │ - rsbeq r2, sp, r4, asr #16 │ │ │ │ - rsbeq r2, sp, r0, lsr r9 │ │ │ │ + rsbeq r2, sp, r4, lsr #18 │ │ │ │ + rsbeq r2, sp, ip, ror #16 │ │ │ │ + rsbeq r2, sp, ip, lsr #19 │ │ │ │ + rsbeq r2, sp, r8, asr #16 │ │ │ │ + rsbeq r2, sp, ip, asr #18 │ │ │ │ rsbeq r2, sp, r4, lsr #16 │ │ │ │ - rsbeq r2, sp, r4, ror #19 │ │ │ │ - rsbeq r2, sp, r0, ror #17 │ │ │ │ - rsbeq r2, sp, ip, ror #15 │ │ │ │ - @ instruction: 0x006d289c │ │ │ │ - ldrdeq r2, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x006d279c │ │ │ │ + rsbeq r2, sp, r0, lsl r9 │ │ │ │ + rsbeq r2, sp, r4, lsl #16 │ │ │ │ + rsbeq r2, sp, r4, asr #19 │ │ │ │ + rsbeq r2, sp, r0, asr #17 │ │ │ │ + rsbeq r2, sp, ip, asr #15 │ │ │ │ + rsbeq r2, sp, ip, ror r8 │ │ │ │ strheq r2, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, sp, r8, asr #17 │ │ │ │ - rsbeq r2, sp, ip, lsl #15 │ │ │ │ - ldrdeq r2, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r2, sp, r8, ror #16 │ │ │ │ - rsbeq r2, sp, r0, asr r7 │ │ │ │ - rsbeq r2, sp, ip, lsl #16 │ │ │ │ + rsbeq r2, sp, ip, ror r7 │ │ │ │ + @ instruction: 0x006d2790 │ │ │ │ + rsbeq r2, sp, r8, lsr #17 │ │ │ │ + rsbeq r2, sp, ip, ror #14 │ │ │ │ + strheq r2, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r2, sp, r8, asr #16 │ │ │ │ rsbeq r2, sp, r0, lsr r7 │ │ │ │ - addeq r6, r1, ip, ror #24 │ │ │ │ - rsbeq r2, sp, r0, asr #18 │ │ │ │ - rsbeq r2, sp, r4, lsr #1 │ │ │ │ + rsbeq r2, sp, ip, ror #15 │ │ │ │ + rsbeq r2, sp, r0, lsl r7 │ │ │ │ + addeq r6, r1, ip, asr #24 │ │ │ │ + rsbeq r2, sp, r0, lsr #18 │ │ │ │ + rsbeq r2, sp, r4, lsl #1 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r2, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r2, sp, r0, ror #12 │ │ │ │ - rsbeq r2, sp, r4, lsr #19 │ │ │ │ - rsbeq r2, sp, r8, ror r6 │ │ │ │ + strheq r2, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r2, sp, r0, asr #12 │ │ │ │ + rsbeq r2, sp, r4, lsl #19 │ │ │ │ + rsbeq r2, sp, r8, asr r6 │ │ │ │ ldr r2, [pc, #-208] @ 315b8c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31557c │ │ │ │ ldr r2, [pc, #-192] @ 315bb0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -209989,26 +209989,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 315b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31557c │ │ │ │ ldr r3, [pc, #-340] @ 315b9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3155b0 │ │ │ │ ldr r3, [pc, #-340] @ 315bb0 │ │ │ │ @@ -210025,25 +210025,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #-444] @ 315b94 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 315b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3155b0 │ │ │ │ ldr r3, [pc, #-480] @ 315b9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315544 │ │ │ │ ldr r3, [pc, #-480] @ 315bb0 │ │ │ │ @@ -210060,30 +210060,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #-572] @ 315ba0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 315ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 315544 │ │ │ │ ldr r0, [pc, #-608] @ 315ba8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cb0 │ │ │ │ ldr r1, [pc, #-632] @ 315bac │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -210104,154 +210104,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 315bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 3153f8 │ │ │ │ ldr r0, [pc, #-772] @ 315bb8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31515c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 315bbc │ │ │ │ ldr r0, [pc, #-792] @ 315bc0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3152e0 │ │ │ │ ldr r0, [pc, #-812] @ 315bc4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 314ec8 │ │ │ │ ldr r2, [pc, #-832] @ 315bc8 │ │ │ │ ldr r0, [pc, #-832] @ 315bcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 314cd8 │ │ │ │ ldr r2, [pc, #-852] @ 315bd0 │ │ │ │ ldr r0, [pc, #-852] @ 315bd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 314ff0 │ │ │ │ ldr r2, [pc, #-872] @ 315bd8 │ │ │ │ ldr r0, [pc, #-872] @ 315bdc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31552c │ │ │ │ ldr r2, [pc, #-900] @ 315be0 │ │ │ │ ldr r0, [pc, #-900] @ 315be4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cb8 │ │ │ │ ldr r2, [pc, #-928] @ 315be8 │ │ │ │ ldr r0, [pc, #-928] @ 315bec │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cb8 │ │ │ │ ldr r2, [pc, #-956] @ 315bf0 │ │ │ │ ldr r0, [pc, #-956] @ 315bf4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e54 │ │ │ │ ldr r0, [pc, #-980] @ 315bf8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 3153f8 │ │ │ │ ldr r2, [pc, #-1000] @ 315bfc │ │ │ │ ldr r0, [pc, #-1000] @ 315c00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 315544 │ │ │ │ ldr r2, [pc, #-1020] @ 315c04 │ │ │ │ ldr r0, [pc, #-1020] @ 315c08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e54 │ │ │ │ ldr r2, [pc, #-1044] @ 315c0c │ │ │ │ ldr r0, [pc, #-1044] @ 315c10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e54 │ │ │ │ ldr r2, [pc, #-1068] @ 315c14 │ │ │ │ ldr r0, [pc, #-1068] @ 315c18 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cb8 │ │ │ │ ldr r0, [pc, #-1096] @ 315c1c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31557c │ │ │ │ ldr r2, [pc, #-1120] @ 315c20 │ │ │ │ ldr r0, [pc, #-1120] @ 315c24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 3150ac │ │ │ │ ldr r2, [pc, #-1144] @ 315c28 │ │ │ │ ldr r0, [pc, #-1144] @ 315c2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3155b0 │ │ │ │ ldr r3, [pc, #-1164] @ 315c30 │ │ │ │ ldr lr, [pc, #-1164] @ 315c34 │ │ │ │ ldr r1, [pc, #-1164] @ 315c38 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 315c3c │ │ │ │ @@ -210269,34 +210269,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #-1244] @ 315c44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 315c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cb8 │ │ │ │ ldr r2, [pc, #-1288] @ 315c4c │ │ │ │ ldr r0, [pc, #-1288] @ 315c50 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314cb8 │ │ │ │ │ │ │ │ 00316170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -210316,146 +210316,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 316388 │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 3161f0 │ │ │ │ ldr r1, [pc, #416] @ 31638c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337974 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 316360 │ │ │ │ ldr r1, [pc, #384] @ 316390 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #368] @ 316394 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74babc │ │ │ │ ldr r1, [pc, #348] @ 316398 │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b988 │ │ │ │ + bl 74b960 │ │ │ │ ldr r1, [pc, #332] @ 31639c │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b960 │ │ │ │ + bl 74b938 │ │ │ │ ldr r1, [pc, #312] @ 3163a0 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9e0 │ │ │ │ + bl 74b9b8 │ │ │ │ ldr r1, [pc, #296] @ 3163a4 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9e0 │ │ │ │ + bl 74b9b8 │ │ │ │ ldr r1, [pc, #280] @ 3163a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9e0 │ │ │ │ + bl 74b9b8 │ │ │ │ ldr r1, [pc, #264] @ 3163ac │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 3163b0 │ │ │ │ - bl 74b9e0 │ │ │ │ + bl 74b9b8 │ │ │ │ ldr r8, [pc, #248] @ 3163b4 │ │ │ │ ldr r1, [pc, #248] @ 3163b8 │ │ │ │ ldr r7, [pc, #248] @ 3163bc │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb34 │ │ │ │ + bl 74bb0c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #192] @ 3163c0 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339320 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 338ba0 │ │ │ │ ldr r2, [pc, #132] @ 3163c4 │ │ │ │ ldr r1, [pc, #132] @ 3163c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7545b4 │ │ │ │ + b 75458c │ │ │ │ ldr r3, [pc, #100] @ 3163cc │ │ │ │ ldr r1, [pc, #100] @ 3163d0 │ │ │ │ ldr r0, [pc, #100] @ 3163d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 3163d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbeq r1, sp, r8, asr #31 │ │ │ │ + rsbeq r1, sp, r8, lsr #31 │ │ │ │ addseq r4, r9, r4, asr #18 │ │ │ │ - ldrsheq r1, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r2, sp, r4, ror #19 │ │ │ │ - ldrdeq r2, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq fp, r4, r4, asr #15 │ │ │ │ - strheq r2, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r8, r0, ip, lsl #6 │ │ │ │ - rsbseq r8, r0, r0, lsl #6 │ │ │ │ - rsbeq r2, sp, r8, lsl #19 │ │ │ │ - rsbeq r2, sp, r8, ror r9 │ │ │ │ - addeq r6, r1, ip, ror #20 │ │ │ │ - rsbeq r1, sp, ip, lsr pc │ │ │ │ - rsbseq sl, r6, ip, ror #10 │ │ │ │ - rsbeq r1, sp, r0, asr pc │ │ │ │ + ldrsbeq r1, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r2, sp, r4, asr #19 │ │ │ │ + strheq r2, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq fp, r4, r4, lsr #15 │ │ │ │ + @ instruction: 0x006d2998 │ │ │ │ + rsbseq r8, r0, ip, ror #5 │ │ │ │ + rsbseq r8, r0, r0, ror #5 │ │ │ │ + rsbeq r2, sp, r8, ror #18 │ │ │ │ + rsbeq r2, sp, r8, asr r9 │ │ │ │ + addeq r6, r1, ip, asr #20 │ │ │ │ + rsbeq r1, sp, ip, lsl pc │ │ │ │ + rsbseq sl, r6, ip, asr #10 │ │ │ │ + rsbeq r1, sp, r0, lsr pc │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r1, sp, r4, lsl #28 │ │ │ │ - rsbeq r1, sp, ip, lsl lr │ │ │ │ - addeq r6, r1, r0, asr #19 │ │ │ │ + rsbeq r1, sp, r4, ror #27 │ │ │ │ strdeq r1, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r2, sp, r8, asr r8 │ │ │ │ + addeq r6, r1, r0, lsr #19 │ │ │ │ + ldrdeq r1, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r2, sp, r8, lsr r8 │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 003163dc : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003163e4 : │ │ │ │ @@ -210483,44 +210483,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 3164c4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 998338 │ │ │ │ + bl 998310 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 99c4cc │ │ │ │ + bl 99c4a4 │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 316508 │ │ │ │ ldr r3, [pc, #188] @ 316528 │ │ │ │ ldr r2, [pc, #188] @ 31652c │ │ │ │ ldr r1, [pc, #188] @ 316530 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80fc08 │ │ │ │ + bl 80fbe0 │ │ │ │ ldr r3, [pc, #144] @ 316534 │ │ │ │ ldr r1, [pc, #144] @ 316538 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3378e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99836c │ │ │ │ + bl 998344 │ │ │ │ ldr r2, [pc, #112] @ 31653c │ │ │ │ ldr r3, [pc, #80] @ 316520 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -210532,27 +210532,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 316540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ addseq r4, r9, r4, lsl r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009946f0 │ │ │ │ - @ instruction: 0x008168bc │ │ │ │ - rsbeq r1, ip, r0, lsr r2 │ │ │ │ - ldrsheq lr, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + umulleq r6, r1, ip, r8 │ │ │ │ + rsbeq r1, ip, r0, lsl r2 │ │ │ │ + ldrsbeq lr, [r5], #-108 @ 0xffffff94 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r1, r8, r0, lsr sl │ │ │ │ + rsbseq r1, r8, r0, lsl sl │ │ │ │ addseq r4, r9, r0, asr r6 │ │ │ │ - rsbeq r2, sp, r8, lsl r7 │ │ │ │ + strdeq r2, [sp], #-104 @ 0xffffff98 @ │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ tst r3, #2 │ │ │ │ beq 31655c │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq 3165a8 │ │ │ │ and r3, r3, #24 │ │ │ │ @@ -210702,18 +210702,18 @@ │ │ │ │ subeq r3, r2, r3 │ │ │ │ streq r3, [r0, #412] @ 0x19c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r6, r1, r8, ror #13 │ │ │ │ + addeq r6, r1, r8, asr #13 │ │ │ │ ldr r0, [pc, #4] @ 3167c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq lr, sl, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #280] @ 3168fc │ │ │ │ ldr r3, [pc, #280] @ 316900 │ │ │ │ @@ -210745,15 +210745,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3168f8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r3, [pc, #160] @ 316910 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316830 │ │ │ │ ldr r3, [pc, #144] @ 316914 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -210768,39 +210768,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 31691c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 316830 │ │ │ │ ldr r0, [pc, #52] @ 316920 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 316830 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r9, r8, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r9, r4, lsl r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r9, r4, ror #5 │ │ │ │ andeq r1, r0, r8, asr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, sp, r4, ror #7 │ │ │ │ - strdeq r2, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r2, sp, r4, asr #7 │ │ │ │ + ldrdeq r2, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #632] @ 316bb4 │ │ │ │ ldr r2, [pc, #632] @ 316bb8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210814,15 +210814,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - bl 8ac780 │ │ │ │ + bl 8ac758 │ │ │ │ ldr r8, [pc, #568] @ 316bbc │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 316a64 │ │ │ │ ldr r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne 316a64 │ │ │ │ @@ -210846,15 +210846,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #380] @ 0x17c │ │ │ │ add r1, r1, #2 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ and r6, r6, #192 @ 0xc0 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ beq 316ad0 │ │ │ │ cmp r6, #128 @ 0x80 │ │ │ │ beq 316abc │ │ │ │ cmp r6, #0 │ │ │ │ @@ -210872,15 +210872,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r2, #0 │ │ │ │ bne 316afc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ ldr r2, [pc, #344] @ 316bc4 │ │ │ │ ldr r3, [pc, #328] @ 316bb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -210933,48 +210933,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r7, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 316bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 316a54 │ │ │ │ ldr r0, [pc, #72] @ 316bd8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 316a54 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r9, r0, ror #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r4, r9, ip, r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrheq r4, [r9], r0 │ │ │ │ andeq r4, r0, ip, lsl #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, sp, r4, lsl #3 │ │ │ │ - strheq r2, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r2, sp, r4, ror #2 │ │ │ │ + @ instruction: 0x006d2194 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #476] @ 316dd0 │ │ │ │ ldr r5, [pc, #476] @ 316dd4 │ │ │ │ ldr r2, [pc, #476] @ 316dd8 │ │ │ │ @@ -210983,15 +210983,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov ip, #4 │ │ │ │ ldr r2, [pc, #432] @ 316ddc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ ldr r3, [r0, #1768] @ 0x6e8 │ │ │ │ str r3, [r0, #1128] @ 0x468 │ │ │ │ @@ -211003,23 +211003,23 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add r5, r4, #1072 @ 0x430 │ │ │ │ asr ip, ip, #31 │ │ │ │ mov r3, r0 │ │ │ │ str ip, [sp, #12] │ │ │ │ add r0, r0, #1600 @ 0x640 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac780 │ │ │ │ + bl 8ac758 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316cd0 │ │ │ │ add r5, r4, #1488 @ 0x5d0 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac780 │ │ │ │ + bl 8ac758 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316d1c │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316d70 │ │ │ │ ldr r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -211045,15 +211045,15 @@ │ │ │ │ ldr r3, [pc, #224] @ 316de0 │ │ │ │ ldr r2, [pc, #224] @ 316de4 │ │ │ │ ldr r1, [pc, #224] @ 316de8 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ b 316c80 │ │ │ │ ldr r3, [r4, #1772] @ 0x6ec │ │ │ │ add r2, r4, #1168 @ 0x490 │ │ │ │ mov r1, #0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r2, r2, #4 │ │ │ │ str r3, [r4, #1552] @ 0x610 │ │ │ │ @@ -211064,15 +211064,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 316df4 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ bne 316ca4 │ │ │ │ ldr r1, [pc, #128] @ 316df8 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #100 @ 0x64 │ │ │ │ @@ -211092,17 +211092,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r6, r1, ip, lsr r2 │ │ │ │ - strheq r2, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - @ instruction: 0x006d2190 │ │ │ │ + addeq r6, r1, ip, lsl r2 │ │ │ │ + @ instruction: 0x006d2198 │ │ │ │ + rsbeq r2, sp, r0, ror r1 │ │ │ │ strdeq lr, [sl], ip │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @@ -211118,45 +211118,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #112] @ 316eb4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #100] @ 316eb8 │ │ │ │ ldr r0, [pc, #100] @ 316ebc │ │ │ │ ldr r1, [pc, #100] @ 316ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, r1, r8, lsl r0 │ │ │ │ - rsbeq r0, ip, ip, ror r8 │ │ │ │ - rsbseq sp, r5, r4, asr #26 │ │ │ │ + strdeq r5, [r1], r8 │ │ │ │ + rsbeq r0, ip, ip, asr r8 │ │ │ │ + rsbseq sp, r5, r4, lsr #26 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ ldrdeq lr, [sl], r0 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addseq fp, r6, ip, lsr #23 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -211179,25 +211179,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 316fac │ │ │ │ ldr r1, [pc, #144] @ 316fb0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #124] @ 316fb4 │ │ │ │ ldr r1, [pc, #124] @ 316fb8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r7 │ │ │ │ add r5, r4, #1168 @ 0x490 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r0 │ │ │ │ bl 338d68 │ │ │ │ mov r3, #1 │ │ │ │ @@ -211210,34 +211210,34 @@ │ │ │ │ add r1, r4, #1600 @ 0x640 │ │ │ │ str r3, [r4, #1560] @ 0x618 │ │ │ │ str r5, [r4, #772] @ 0x304 │ │ │ │ str r7, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 338e68 │ │ │ │ - addeq r5, r1, ip, lsr #30 │ │ │ │ - rsbeq r1, sp, r0, lsl #29 │ │ │ │ - @ instruction: 0x006d1e94 │ │ │ │ - ldrdeq r1, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq r1, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r5, r1, ip, lsl #30 │ │ │ │ + rsbeq r1, sp, r0, ror #28 │ │ │ │ + rsbeq r1, sp, r4, ror lr │ │ │ │ + strheq r1, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + strheq r1, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #256] @ 3170d4 │ │ │ │ ldr r2, [pc, #256] @ 3170d8 │ │ │ │ ldr r1, [pc, #256] @ 3170dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #780 @ 0x30c │ │ │ │ bl 24a658 │ │ │ │ @@ -211285,17 +211285,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r5, r1, ip, asr lr │ │ │ │ - strheq r1, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r1, sp, r8, asr #27 │ │ │ │ + addeq r5, r1, ip, lsr lr │ │ │ │ + @ instruction: 0x006d1d90 │ │ │ │ + rsbeq r1, sp, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #388] @ 0x184 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #432] @ 3172b0 │ │ │ │ @@ -211385,43 +211385,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3172d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 317144 │ │ │ │ ldr r0, [pc, #60] @ 3172d4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 317144 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r8, lsl sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009939f8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r9, r8, lsl #19 │ │ │ │ andeq r2, r0, r0, asr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, sp, r0, asr #22 │ │ │ │ - rsbeq r1, sp, r4, ror #22 │ │ │ │ + rsbeq r1, sp, r0, lsr #22 │ │ │ │ + rsbeq r1, sp, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #396] @ 317480 │ │ │ │ ldr r2, [pc, #396] @ 317484 │ │ │ │ @@ -211503,42 +211503,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3174a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31733c │ │ │ │ ldr r0, [pc, #60] @ 3174a8 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31733c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r8, lsr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r9, r8, lsl #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r9, r8, lsr #15 │ │ │ │ addseq r3, r9, r0, ror r7 │ │ │ │ @ instruction: 0x000022b8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + strheq r1, [sp], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq r1, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - strdeq r1, [sp], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #760] @ 3177bc │ │ │ │ ldr r3, [pc, #760] @ 3177c0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211558,15 +211558,15 @@ │ │ │ │ bl 2a3da8 │ │ │ │ ldr r3, [pc, #704] @ 3177c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #680] @ 3177cc │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 317668 │ │ │ │ cmp r4, #61 @ 0x3d │ │ │ │ @@ -211665,22 +211665,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3177ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 317534 │ │ │ │ ldr r3, [pc, #256] @ 3177f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 317580 │ │ │ │ ldr r3, [pc, #224] @ 3177e4 │ │ │ │ @@ -211696,34 +211696,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3177f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 317580 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 3177f8 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 317534 │ │ │ │ ldr r0, [pc, #116] @ 3177fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 317580 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 317800 │ │ │ │ ldr r1, [pc, #96] @ 317804 │ │ │ │ ldr r0, [pc, #96] @ 317808 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 31780c │ │ │ │ @@ -211739,22 +211739,22 @@ │ │ │ │ andeq r2, r0, r8, lsr r3 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ umullseq r3, r9, r4, r5 │ │ │ │ addseq r3, r9, ip, lsr r5 │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, sp, r0, ror #15 │ │ │ │ + rsbeq r1, sp, r0, asr #15 │ │ │ │ andeq r5, r0, r0, ror #8 │ │ │ │ - rsbeq r1, sp, r0, ror #15 │ │ │ │ - @ instruction: 0x006d1790 │ │ │ │ - strdeq r1, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - umulleq r5, r1, r0, r6 │ │ │ │ - ldrdeq r1, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r1, sp, r8, ror #13 │ │ │ │ + rsbeq r1, sp, r0, asr #15 │ │ │ │ + rsbeq r1, sp, r0, ror r7 │ │ │ │ + ldrdeq r1, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r5, r1, r0, ror r6 │ │ │ │ + strheq r1, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r1, sp, r8, asr #13 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #500] @ 317a1c │ │ │ │ ldr r3, [pc, #500] @ 317a20 │ │ │ │ @@ -211858,46 +211858,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 317a40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 317884 │ │ │ │ ldr r0, [pc, #68] @ 317a44 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 317884 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009932f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009932bc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r9, ip, lsl r2 │ │ │ │ addseq r3, r9, r4, ror #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, sp, r4, asr #11 │ │ │ │ - rsbeq r1, sp, ip, ror #11 │ │ │ │ + rsbeq r1, sp, r4, lsr #11 │ │ │ │ + rsbeq r1, sp, ip, asr #11 │ │ │ │ ldrb r1, [r1] │ │ │ │ b 3170e0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1308] @ 317f84 │ │ │ │ @@ -212040,15 +212040,15 @@ │ │ │ │ movne r4, #97 @ 0x61 │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r3, #0 │ │ │ │ bne 317e20 │ │ │ │ add r0, r9, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac51c │ │ │ │ b 317b2c │ │ │ │ cmp r2, r1 │ │ │ │ ldr r3, [r3, #772] @ 0x304 │ │ │ │ movne r2, #96 @ 0x60 │ │ │ │ moveq r2, #6 │ │ │ │ strb r2, [r3, #46] @ 0x2e │ │ │ │ sub r3, r7, r4 │ │ │ │ @@ -212076,23 +212076,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 317fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 317b18 │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq 317e0c │ │ │ │ @@ -212158,29 +212158,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 317fac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 317c94 │ │ │ │ ldr r0, [pc, #268] @ 317fb0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 317b18 │ │ │ │ ldr r1, [pc, #232] @ 317fb4 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -212200,55 +212200,55 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 317fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 317db8 │ │ │ │ ldr r0, [pc, #104] @ 317fbc │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 317c94 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 317fc0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 317db8 │ │ │ │ addseq r3, r9, r8, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r9, r0, asr r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r9, r8, ror #31 │ │ │ │ andeq r3, r0, r4, lsr r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r1, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + strheq r1, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - rsbeq r1, sp, r8, ror #4 │ │ │ │ - strheq r1, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r1, sp, r8, asr #4 │ │ │ │ + @ instruction: 0x006d1198 │ │ │ │ andeq r2, r0, r0, lsl r6 │ │ │ │ - rsbeq r1, sp, r0, ror #2 │ │ │ │ - ldrdeq r1, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r1, sp, ip, asr r1 │ │ │ │ + rsbeq r1, sp, r0, asr #2 │ │ │ │ + strheq r1, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r1, sp, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3124] @ 318c14 │ │ │ │ sub sp, sp, #284 @ 0x11c │ │ │ │ @@ -212468,15 +212468,15 @@ │ │ │ │ cmp r9, #8 │ │ │ │ orreq r7, r7, #8 │ │ │ │ b 318224 │ │ │ │ add r6, sl, #1072 @ 0x430 │ │ │ │ add r6, r6, #8 │ │ │ │ add r6, r5, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ac780 │ │ │ │ + bl 8ac758 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31866c │ │ │ │ ldr r6, [r9, #1144] @ 0x478 │ │ │ │ cmp r6, #1 │ │ │ │ bne 31813c │ │ │ │ ldr r1, [r9, #1128] @ 0x468 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -212526,24 +212526,24 @@ │ │ │ │ beq 318848 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ stm sp, {r7, sl} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2020] @ 318c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 3180b4 │ │ │ │ and r9, r9, #192 @ 0xc0 │ │ │ │ subs r1, r9, #128 @ 0x80 │ │ │ │ beq 318704 │ │ │ │ subs r1, r9, #192 @ 0xc0 │ │ │ │ beq 318688 │ │ │ │ @@ -212656,31 +212656,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 318c54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3180f4 │ │ │ │ add r1, sl, #1136 @ 0x470 │ │ │ │ add r1, r1, #13 │ │ │ │ add r1, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 8abfbc │ │ │ │ + bl 8abf94 │ │ │ │ b 31813c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 318a08 │ │ │ │ add r0, r5, #752 @ 0x2f0 │ │ │ │ bl 3165c8 │ │ │ │ ldrb r3, [r5, #789] @ 0x315 │ │ │ │ @@ -212791,22 +212791,22 @@ │ │ │ │ strb r3, [r2, #47] @ 0x2f │ │ │ │ b 3187a0 │ │ │ │ ldr r0, [pc, #1036] @ 318c5c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 3180b4 │ │ │ │ ldr r0, [pc, #1008] @ 318c60 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3180f4 │ │ │ │ ldr r1, [r3, #772] @ 0x304 │ │ │ │ ldrb r2, [r1, #47] @ 0x2f │ │ │ │ orr r2, r2, #4 │ │ │ │ strb r2, [r1, #47] @ 0x2f │ │ │ │ ldrb r2, [r3, #789] @ 0x315 │ │ │ │ tst r2, #16 │ │ │ │ @@ -212857,22 +212857,22 @@ │ │ │ │ beq 318b3c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 318c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 318720 │ │ │ │ ldr r3, [pc, #724] @ 318c64 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3184a0 │ │ │ │ @@ -212889,22 +212889,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r9, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 318c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3184a0 │ │ │ │ ldr r3, [pc, #608] @ 318c70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 318694 │ │ │ │ @@ -212920,21 +212920,21 @@ │ │ │ │ beq 318b2c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 318c74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 318694 │ │ │ │ strb r2, [r3, #798] @ 0x31e │ │ │ │ ldrb r3, [r3, #781] @ 0x30d │ │ │ │ tst r3, #2 │ │ │ │ beq 3187f4 │ │ │ │ mov r3, #420 @ 0x1a4 │ │ │ │ mla r3, r4, r3, r5 │ │ │ │ @@ -212961,37 +212961,37 @@ │ │ │ │ beq 318bbc │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 318c7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 318380 │ │ │ │ ldr r0, [pc, #332] @ 318c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 318694 │ │ │ │ ldr r0, [pc, #320] @ 318c84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 318720 │ │ │ │ ldr r0, [pc, #304] @ 318c88 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3184a0 │ │ │ │ add sl, sp, #52 @ 0x34 │ │ │ │ add r1, r1, #4 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, sl │ │ │ │ bl 249608 │ │ │ │ b 318b88 │ │ │ │ @@ -213010,80 +213010,80 @@ │ │ │ │ ldrb r1, [r6, #-232] @ 0xffffff18 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r1, [r3] │ │ │ │ b 318588 │ │ │ │ ldr r0, [pc, #204] @ 318c90 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 318380 │ │ │ │ ldrb r3, [r9] │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #9 │ │ │ │ bhi 318570 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ add r3, sp, #32 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9881ec │ │ │ │ + bl 9881c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 318570 │ │ │ │ ldr r3, [pc, #140] @ 318c94 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3] │ │ │ │ b 318570 │ │ │ │ addseq r2, r9, ip, lsr fp │ │ │ │ addseq r2, r9, r4, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r4, r1, ip, asr #26 │ │ │ │ + addeq r4, r1, ip, lsr #26 │ │ │ │ addseq r2, r9, r8, asr r9 │ │ │ │ addseq r2, r9, r0, ror #17 │ │ │ │ - addeq r4, r1, r8, ror #20 │ │ │ │ + addeq r4, r1, r8, asr #20 │ │ │ │ andeq r2, r0, ip, asr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, sp, r8, lsl #26 │ │ │ │ + rsbeq r0, sp, r8, ror #25 │ │ │ │ addseq r2, r9, r4, ror r6 │ │ │ │ addseq r1, sl, r0, lsl #15 │ │ │ │ addseq r1, sl, r4, asr r7 │ │ │ │ andeq r2, r0, r4, asr r3 │ │ │ │ - rsbeq r0, sp, r0, lsr ip │ │ │ │ + rsbeq r0, sp, r0, lsl ip │ │ │ │ @ instruction: 0x009923f4 │ │ │ │ - rsbeq r0, sp, r4, asr r9 │ │ │ │ - rsbeq r0, sp, r8, asr sl │ │ │ │ + rsbeq r0, sp, r4, lsr r9 │ │ │ │ + rsbeq r0, sp, r8, lsr sl │ │ │ │ @ instruction: 0x000051b4 │ │ │ │ - rsbeq r0, sp, r8, ror #16 │ │ │ │ - rsbeq r0, sp, r8, ror #15 │ │ │ │ + rsbeq r0, sp, r8, asr #16 │ │ │ │ + rsbeq r0, sp, r8, asr #15 │ │ │ │ andeq r1, r0, r8, lsr #2 │ │ │ │ - ldrdeq r0, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + strheq r0, [sp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r4, r0, r0, lsl #5 │ │ │ │ - ldrdeq r0, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r0, sp, r4, asr #14 │ │ │ │ - ldrdeq r0, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r0, sp, r4, asr #13 │ │ │ │ + strheq r0, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r0, sp, r4, lsr #14 │ │ │ │ + strheq r0, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r0, sp, r4, lsr #13 │ │ │ │ addseq r1, sl, r8, lsl r1 │ │ │ │ - rsbeq r0, sp, r4, ror #14 │ │ │ │ + rsbeq r0, sp, r4, asr #14 │ │ │ │ addseq r1, sl, r0, asr #1 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 318cbc │ │ │ │ ldr r3, [pc, #32] @ 318ccc │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r1, r4, lsr #4 │ │ │ │ + addeq r4, r1, r4, lsl #4 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -213091,15 +213091,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 318d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq ip, sl, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 318da0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -213109,15 +213109,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -213127,18 +213127,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 318d94 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 750380 │ │ │ │ - umulleq r4, r1, r8, r1 │ │ │ │ - rsbeq r0, sp, ip, lsl r7 │ │ │ │ - rsbeq r0, sp, r4, lsr r7 │ │ │ │ + b 750358 │ │ │ │ + addeq r4, r1, r8, ror r1 │ │ │ │ + strdeq r0, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r0, sp, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 319018 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 31901c │ │ │ │ @@ -213146,15 +213146,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 319024 │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -213196,15 +213196,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 318fe0 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac51c │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 318ee4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -213277,27 +213277,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 318ed0 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac51c │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 318ee4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 318ed0 │ │ │ │ - addeq r4, r1, r0, lsl #2 │ │ │ │ + addeq r4, r1, r0, ror #1 │ │ │ │ + rsbeq r0, sp, r8, lsl #13 │ │ │ │ rsbeq r0, sp, r8, lsr #13 │ │ │ │ - rsbeq r0, sp, r8, asr #13 │ │ │ │ - umulleq r4, r1, r8, r0 │ │ │ │ + addeq r4, r1, r8, ror r0 │ │ │ │ bge fedc3adc <__bss_end__@@Base+0xfe0111a4> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -213367,17 +213367,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 319168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bge fedc3c0c <__bss_end__@@Base+0xfe0112d4> │ │ │ │ - addeq r3, r1, ip, lsl #27 │ │ │ │ + addeq r3, r1, ip, ror #26 │ │ │ │ + rsbeq r0, sp, r0, lsr #6 │ │ │ │ rsbeq r0, sp, r0, asr #6 │ │ │ │ - rsbeq r0, sp, r0, ror #6 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3192b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -213386,25 +213386,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 3192bc │ │ │ │ ldr r1, [pc, #292] @ 3192c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #272] @ 3192c4 │ │ │ │ ldr r1, [pc, #272] @ 3192c8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #240] @ 3192cc │ │ │ │ ldr r1, [pc, #240] @ 3192d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 3192d4 │ │ │ │ @@ -213441,44 +213441,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #112] @ 319300 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, r1, r8, asr #26 │ │ │ │ - rsbeq lr, fp, r0, lsl r5 │ │ │ │ - ldrsbeq fp, [r5], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r0, sp, r4, lsr #5 │ │ │ │ - strheq r0, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r3, r1, r8, lsr #26 │ │ │ │ + strdeq lr, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrheq fp, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r0, sp, r4, lsl #5 │ │ │ │ + @ instruction: 0x006d029c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r0, sp, r8, ror #4 │ │ │ │ + rsbeq r0, sp, r8, asr #4 │ │ │ │ @ instruction: 0x00969bb8 │ │ │ │ strdeq ip, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 319424 │ │ │ │ @@ -213564,28 +213564,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r1, r8, ror sl │ │ │ │ - rsbeq r0, sp, r8, lsr r0 │ │ │ │ - rsbeq r0, sp, r4, lsr #32 │ │ │ │ + addeq r3, r1, r8, asr sl │ │ │ │ + rsbeq r0, sp, r8, lsl r0 │ │ │ │ + rsbeq r0, sp, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 319514 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -213594,28 +213594,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r1, r0, lsl #20 │ │ │ │ - rsbeq pc, ip, r0, asr #31 │ │ │ │ - rsbeq pc, ip, ip, lsr #31 │ │ │ │ + addeq r3, r1, r0, ror #19 │ │ │ │ + rsbeq pc, ip, r0, lsr #31 │ │ │ │ + rsbeq pc, ip, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3195b4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3195b8 │ │ │ │ @@ -213623,15 +213623,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 319588 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -213645,32 +213645,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r1, ip, lsl #19 │ │ │ │ - rsbeq pc, ip, ip, lsr pc @ │ │ │ │ - rsbeq pc, ip, r0, asr pc @ │ │ │ │ + addeq r3, r1, ip, ror #18 │ │ │ │ + rsbeq pc, ip, ip, lsl pc @ │ │ │ │ + rsbeq pc, ip, r0, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 31969c │ │ │ │ ldr r2, [pc, #196] @ 3196a0 │ │ │ │ ldr r1, [pc, #196] @ 3196a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r9, [pc, #164] @ 3196a8 │ │ │ │ ldr r8, [pc, #164] @ 3196ac │ │ │ │ ldr r7, [pc, #164] @ 3196b0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -213678,42 +213678,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 319630 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 31967c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 8ac780 │ │ │ │ + bl 8ac758 │ │ │ │ cmp r0, #0 │ │ │ │ beq 319624 │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ cmp r4, r6 │ │ │ │ bne 319630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strdeq r3, [r1], r0 │ │ │ │ - rsbeq pc, ip, r0, lsr #29 │ │ │ │ - strheq pc, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq r3, [r1], r0 │ │ │ │ + rsbeq pc, ip, r0, lsl #29 │ │ │ │ + @ instruction: 0x006cfe94 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -213732,15 +213732,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 3199e0 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 3199e4 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -213761,15 +213761,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 319880 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 8abfbc │ │ │ │ + bl 8abf94 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 3198d4 │ │ │ │ mov r5, r1 │ │ │ │ b 3198cc │ │ │ │ tst r5, #1 │ │ │ │ @@ -213908,21 +213908,21 @@ │ │ │ │ b 31991c │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 31991c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - strdeq r3, [r1], ip │ │ │ │ + ldrdeq r3, [r1], ip │ │ │ │ addseq r1, r9, ip, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x006cfd94 │ │ │ │ - rsbeq pc, ip, r0, lsl #27 │ │ │ │ - addeq r3, r1, fp, lsl #15 │ │ │ │ - addeq r3, r1, sl, ror r6 │ │ │ │ + rsbeq pc, ip, r4, ror sp @ │ │ │ │ + rsbeq pc, ip, r0, ror #26 │ │ │ │ + addeq r3, r1, fp, ror #14 │ │ │ │ + addeq r3, r1, sl, asr r6 │ │ │ │ umullseq r1, r9, r4, r2 │ │ │ │ addseq r1, r9, r0, asr #4 │ │ │ │ │ │ │ │ 003199f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -213953,20 +213953,20 @@ │ │ │ │ ldr r2, [pc, #180] @ 319b1c │ │ │ │ ldr r1, [pc, #180] @ 319b20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #156] @ 319b24 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #140] @ 319b28 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ bl 337a14 │ │ │ │ ldr r3, [pc, #124] @ 319b2c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -213990,25 +213990,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 319b38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r1, r9, ip, lsl #2 │ │ │ │ - strdeq r3, [r1], r4 │ │ │ │ - rsbeq pc, ip, r4, asr #23 │ │ │ │ + ldrdeq r3, [r1], r4 │ │ │ │ + rsbeq pc, ip, r4, lsr #23 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ - rsbeq sp, fp, ip, lsr ip │ │ │ │ - rsbseq fp, r5, r8, lsl #2 │ │ │ │ - ldrsbeq r4, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r6, r6, r0, asr #3 │ │ │ │ + rsbeq sp, fp, ip, lsl ip │ │ │ │ + rsbseq fp, r5, r8, ror #1 │ │ │ │ + ldrheq r4, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r6, r6, r0, lsr #3 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - addeq r3, r1, ip, lsr #8 │ │ │ │ - rsbeq pc, ip, ip, asr #21 │ │ │ │ - rsbeq pc, ip, r0, ror #21 │ │ │ │ + addeq r3, r1, ip, lsl #8 │ │ │ │ + rsbeq pc, ip, ip, lsr #21 │ │ │ │ + rsbeq pc, ip, r0, asr #21 │ │ │ │ │ │ │ │ 00319b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #76] @ 319ba0 │ │ │ │ @@ -214019,26 +214019,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 702df8 │ │ │ │ - addeq r3, r1, r8, asr #7 │ │ │ │ - rsbeq pc, ip, r8, lsl #21 │ │ │ │ - @ instruction: 0x006cfa9c │ │ │ │ + b 702dd0 │ │ │ │ + addeq r3, r1, r8, lsr #7 │ │ │ │ + rsbeq pc, ip, r8, ror #20 │ │ │ │ + rsbeq pc, ip, ip, ror sl @ │ │ │ │ │ │ │ │ 00319bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 319c00 │ │ │ │ @@ -214048,23 +214048,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #352 @ 0x160 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 702d90 │ │ │ │ - addeq r3, r1, r8, asr r3 │ │ │ │ - rsbeq pc, ip, r0, lsr sl @ │ │ │ │ - rsbeq pc, ip, ip, lsl sl @ │ │ │ │ + b 702d68 │ │ │ │ + addeq r3, r1, r8, lsr r3 │ │ │ │ + rsbeq pc, ip, r0, lsl sl @ │ │ │ │ + strdeq pc, [ip], #-156 @ 0xffffff64 @ │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #40] @ 319c40 │ │ │ │ mvn r2, #0 │ │ │ │ str r1, [r0, #168] @ 0xa8 │ │ │ │ str r3, [r0, #176] @ 0xb0 │ │ │ │ str r3, [r0, #212] @ 0xd4 │ │ │ │ str r3, [r0, #216] @ 0xd8 │ │ │ │ @@ -214075,15 +214075,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldclgt 15, cr15, [r9], {255} @ 0xff │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 319c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq fp, sl, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #171] @ 0xab │ │ │ │ mov r5, r1 │ │ │ │ @@ -214123,15 +214123,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r0, #180 @ 0xb4 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ ldrh r3, [sp, #22] │ │ │ │ mov r7, r3 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ strne r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #220] @ 319e10 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -214159,49 +214159,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #112] @ 319e20 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 319e24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 319cc4 │ │ │ │ ldr r1, [pc, #72] @ 319e28 │ │ │ │ ldr r0, [pc, #72] @ 319e2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 319cc4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r0, r9, r8, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, ip, ror #28 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addseq r0, r9, r0, asr lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, ip, r0, asr #17 │ │ │ │ - rsbeq pc, ip, r0, ror #16 │ │ │ │ - @ instruction: 0x006cf890 │ │ │ │ - @ instruction: 0x006cf890 │ │ │ │ + rsbeq pc, ip, r0, lsr #17 │ │ │ │ + rsbeq pc, ip, r0, asr #16 │ │ │ │ + rsbeq pc, ip, r0, ror r8 @ │ │ │ │ + rsbeq pc, ip, r0, ror r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ and r7, r2, #255 @ 0xff │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ 31a090 │ │ │ │ @@ -214259,25 +214259,25 @@ │ │ │ │ mov r5, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r3, sp, #19 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ cmp r0, #0 │ │ │ │ strne r5, [r4, #216] @ 0xd8 │ │ │ │ b 319ec8 │ │ │ │ ldrb r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, r6 │ │ │ │ beq 319ec8 │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ strb r7, [r4, #168] @ 0xa8 │ │ │ │ b 319ec8 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ orr r5, r6, #192 @ 0xc0 │ │ │ │ cmp r3, r5 │ │ │ │ beq 319ec8 │ │ │ │ eor r3, r3, r5 │ │ │ │ @@ -214287,22 +214287,22 @@ │ │ │ │ lsr r6, r6, #5 │ │ │ │ add r7, r4, #180 @ 0xb4 │ │ │ │ and r6, r6, #1 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ ldrb r3, [sp, #19] │ │ │ │ bic r3, r3, #32 │ │ │ │ strb r3, [sp, #19] │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ strb r5, [r4, #171] @ 0xab │ │ │ │ b 319ec8 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ and r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ moveq r5, #1 │ │ │ │ addeq r2, sp, #24 │ │ │ │ @@ -214326,47 +214326,47 @@ │ │ │ │ beq 31a06c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #104] @ 31a0b4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r5, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 31a0b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 319ea0 │ │ │ │ ldr r1, [pc, #72] @ 31a0bc │ │ │ │ ldr r0, [pc, #72] @ 31a0c0 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 319ea0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, ip, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, ip, lsr #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - strheq r3, [r1], r0 │ │ │ │ + umulleq r3, r1, r0, r0 │ │ │ │ addseq r0, r9, ip, asr #24 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, ip, r8, lsr #13 │ │ │ │ - rsbeq pc, ip, ip, asr #12 │ │ │ │ - rsbeq pc, ip, ip, ror r6 @ │ │ │ │ - rsbeq pc, ip, ip, ror r6 @ │ │ │ │ + rsbeq pc, ip, r8, lsl #13 │ │ │ │ + rsbeq pc, ip, ip, lsr #12 │ │ │ │ + rsbeq pc, ip, ip, asr r6 @ │ │ │ │ + rsbeq pc, ip, ip, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #604] @ 31a338 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #600] @ 31a33c │ │ │ │ @@ -214381,31 +214381,31 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #568] @ 31a348 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #548] @ 31a34c │ │ │ │ ldr r1, [pc, #548] @ 31a350 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r8, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #19] │ │ │ │ add r7, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ac780 │ │ │ │ + bl 8ac758 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31a2c8 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmn r3, #1 │ │ │ │ bne 31a184 │ │ │ │ ldr r3, [pc, #472] @ 31a354 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -214435,19 +214435,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r8} │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31a290 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214496,56 +214496,56 @@ │ │ │ │ ldr r1, [pc, #168] @ 31a37c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #164] @ 31a380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #28 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 31a24c │ │ │ │ ldr r1, [pc, #140] @ 31a384 │ │ │ │ mov ip, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #132] @ 31a388 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #128] @ 31a38c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 31a390 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 31a24c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 31a394 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ b 31a234 │ │ │ │ - addeq r2, r1, r4, ror lr │ │ │ │ + addeq r2, r1, r4, asr lr │ │ │ │ addseq r0, r9, r4, lsr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, ip, r4, asr #9 │ │ │ │ - rsbeq sl, ip, r0, lsr #10 │ │ │ │ - rsbeq pc, ip, r0, ror #9 │ │ │ │ - rsbeq pc, ip, ip, asr #9 │ │ │ │ + rsbeq sl, ip, r4, lsr #9 │ │ │ │ + rsbeq sl, ip, r0, lsl #10 │ │ │ │ + rsbeq pc, ip, r0, asr #9 │ │ │ │ + rsbeq pc, ip, ip, lsr #9 │ │ │ │ umlaleq r2, r6, r0, r6 │ │ │ │ adceq r2, r6, r8, ror #12 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ addeq fp, sl, r8, lsr #10 │ │ │ │ - rsbeq pc, ip, r0, asr #7 │ │ │ │ + rsbeq pc, ip, r0, lsr #7 │ │ │ │ addseq r0, r9, r8, asr #17 │ │ │ │ @ instruction: 0x008ab4b4 │ │ │ │ - addeq r2, r1, ip, lsr #25 │ │ │ │ - rsbeq pc, ip, r8, ror r4 @ │ │ │ │ - rsbeq pc, ip, ip, asr r4 @ │ │ │ │ + addeq r2, r1, ip, lsl #25 │ │ │ │ + rsbeq pc, ip, r8, asr r4 @ │ │ │ │ + rsbeq pc, ip, ip, lsr r4 @ │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ - rsbeq pc, ip, r0, lsl #9 │ │ │ │ - addeq r2, r1, r8, asr ip │ │ │ │ - rsbeq pc, ip, ip, lsl r4 @ │ │ │ │ + rsbeq pc, ip, r0, ror #8 │ │ │ │ + addeq r2, r1, r8, lsr ip │ │ │ │ + strdeq pc, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r3, lsl #4 │ │ │ │ addeq fp, sl, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #180] @ 31a464 │ │ │ │ @@ -214555,55 +214555,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 31a468 │ │ │ │ ldr r1, [pc, #164] @ 31a46c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 31a470 │ │ │ │ ldr r1, [pc, #144] @ 31a474 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #112] @ 31a478 │ │ │ │ ldr lr, [pc, #112] @ 31a47c │ │ │ │ ldr ip, [pc, #112] @ 31a480 │ │ │ │ ldr r1, [pc, #112] @ 31a484 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str lr, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00812bb0 │ │ │ │ - rsbeq sp, fp, r4, ror #5 │ │ │ │ - rsbseq sl, r5, ip, lsr #15 │ │ │ │ - rsbeq r8, ip, ip, lsr #27 │ │ │ │ - @ instruction: 0x006c8d90 │ │ │ │ + umulleq r2, r1, r0, fp │ │ │ │ + rsbeq sp, fp, r4, asr #5 │ │ │ │ + rsbseq sl, r5, ip, lsl #15 │ │ │ │ + rsbeq r8, ip, ip, lsl #27 │ │ │ │ + rsbeq r8, ip, r0, ror sp │ │ │ │ addeq fp, sl, r4, asr #6 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ addseq r8, r6, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -214615,15 +214615,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, r0 │ │ │ │ bl 2ebcd4 │ │ │ │ ldrh r2, [r5, #108] @ 0x6c │ │ │ │ mov r3, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ @@ -214682,23 +214682,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8c04 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e8c04 │ │ │ │ - @ instruction: 0x00812ab8 │ │ │ │ - rsbeq pc, ip, r0, asr r1 @ │ │ │ │ - rsbeq pc, ip, ip, lsr r1 @ │ │ │ │ - @ instruction: 0x006cf290 │ │ │ │ - rsbeq pc, ip, r8, lsl #5 │ │ │ │ - @ instruction: 0x006cd990 │ │ │ │ - rsbeq pc, ip, r4, asr r2 @ │ │ │ │ + umulleq r2, r1, r8, sl │ │ │ │ + rsbeq pc, ip, r0, lsr r1 @ │ │ │ │ + rsbeq pc, ip, ip, lsl r1 @ │ │ │ │ + rsbeq pc, ip, r0, ror r2 @ │ │ │ │ + rsbeq pc, ip, r8, ror #4 │ │ │ │ + rsbeq sp, ip, r0, ror r9 │ │ │ │ rsbeq pc, ip, r4, lsr r2 @ │ │ │ │ - rsbeq sp, ip, r8, lsr #18 │ │ │ │ + rsbeq pc, ip, r4, lsl r2 @ │ │ │ │ + rsbeq sp, ip, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #340] @ 31a760 │ │ │ │ ldr ip, [pc, #340] @ 31a764 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -214750,26 +214750,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #148] @ 31a780 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 31a784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31a640 │ │ │ │ ldr r2, [pc, #108] @ 31a788 │ │ │ │ ldr r3, [pc, #68] @ 31a764 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -214780,29 +214780,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 31a790 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r0, lsl r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009904f0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009904d4 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq pc, [ip], #-12 @ │ │ │ │ - rsbeq lr, ip, r4, lsr #31 │ │ │ │ + strheq pc, [ip], #-12 @ │ │ │ │ + rsbeq lr, ip, r4, lsl #31 │ │ │ │ addseq r0, r9, r0, lsl #8 │ │ │ │ - rsbeq pc, ip, r8, lsl #1 │ │ │ │ - strheq lr, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq pc, ip, r8, rrx │ │ │ │ + @ instruction: 0x006cef94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 31a8d8 │ │ │ │ ldr r2, [pc, #300] @ 31a8dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -214853,49 +214853,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #112] @ 31a8f8 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31a8fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31a7e0 │ │ │ │ ldr r1, [pc, #68] @ 31a900 │ │ │ │ ldr r0, [pc, #68] @ 31a904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31a7e0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r0, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, r0, asr r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r0, r9, r4, lsr r3 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, r0, asr #30 │ │ │ │ - rsbeq lr, ip, r4, lsl #27 │ │ │ │ - rsbeq lr, ip, ip, lsl #30 │ │ │ │ - strheq lr, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq lr, ip, r0, lsr #30 │ │ │ │ + rsbeq lr, ip, r4, ror #26 │ │ │ │ + rsbeq lr, ip, ip, ror #29 │ │ │ │ + @ instruction: 0x006ced94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #372] @ 31aa94 │ │ │ │ ldr r3, [pc, #372] @ 31aa98 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -214936,15 +214936,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ b 31a97c │ │ │ │ ldr r3, [pc, #196] @ 31aaa8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -214966,47 +214966,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #104] @ 31aab4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31aab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31a96c │ │ │ │ ldr r1, [pc, #68] @ 31aabc │ │ │ │ ldr r0, [pc, #68] @ 31aac0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31a96c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009901fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, ip, asr #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r0, r9, r8, r1 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, r4, lsr #24 │ │ │ │ - rsbeq lr, ip, r8, asr #24 │ │ │ │ - strdeq lr, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq lr, ip, ip, ror ip │ │ │ │ + rsbeq lr, ip, r4, lsl #24 │ │ │ │ + rsbeq lr, ip, r8, lsr #24 │ │ │ │ + ldrdeq lr, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq lr, ip, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #372] @ 31ac50 │ │ │ │ ldr r3, [pc, #372] @ 31ac54 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -215047,15 +215047,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ b 31ab38 │ │ │ │ ldr r3, [pc, #196] @ 31ac64 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -215077,47 +215077,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #104] @ 31ac70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31ac74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31ab28 │ │ │ │ ldr r1, [pc, #68] @ 31ac78 │ │ │ │ ldr r0, [pc, #68] @ 31ac7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31ab28 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r0, asr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, r0, lsl r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0098ffdc │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, r8, ror #20 │ │ │ │ - rsbeq lr, ip, ip, lsl #21 │ │ │ │ - rsbeq lr, ip, ip, lsr sl │ │ │ │ - rsbeq lr, ip, r0, asr #21 │ │ │ │ + rsbeq lr, ip, r8, asr #20 │ │ │ │ + rsbeq lr, ip, ip, ror #20 │ │ │ │ + rsbeq lr, ip, ip, lsl sl │ │ │ │ + rsbeq lr, ip, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #408] @ 31ae30 │ │ │ │ ldr r3, [pc, #408] @ 31ae34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -215174,15 +215174,15 @@ │ │ │ │ tst r6, #64 @ 0x40 │ │ │ │ mvneq r3, r6, lsl #26 │ │ │ │ bicne r3, r6, #64 @ 0x40 │ │ │ │ mvneq r3, r3, lsr #26 │ │ │ │ strb r3, [r0, #170] @ 0xaa │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, #0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 31ace8 │ │ │ │ ldr r3, [pc, #180] @ 31ae44 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31acfc │ │ │ │ ldr r3, [pc, #164] @ 31ae48 │ │ │ │ @@ -215198,46 +215198,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #100] @ 31ae50 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r4, r6} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31ae54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31acfc │ │ │ │ ldr r1, [pc, #68] @ 31ae58 │ │ │ │ ldr r0, [pc, #68] @ 31ae5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31acfc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r4, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, ip, ror #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r8, r8, lsl lr @ │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r5, r4, lsl #24 │ │ │ │ - rsbeq lr, ip, ip, lsr #16 │ │ │ │ - ldrsbeq r0, [r5], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq lr, ip, ip, asr r8 │ │ │ │ + rsbseq r0, r5, r4, ror #23 │ │ │ │ + rsbeq lr, ip, ip, lsl #16 │ │ │ │ + ldrheq r0, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq lr, ip, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r0, #224] @ 0xe0 │ │ │ │ lsr r2, r2, ip │ │ │ │ rsb r1, ip, #32 │ │ │ │ @@ -215307,15 +215307,15 @@ │ │ │ │ bne 31b014 │ │ │ │ ldr r1, [r4, #176] @ 0xb0 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ strb r3, [r4, #170] @ 0xaa │ │ │ │ bne 31b05c │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ strb r5, [r4, #171] @ 0xab │ │ │ │ b 31af30 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ strb r6, [r4, #168] @ 0xa8 │ │ │ │ bne 31afe8 │ │ │ │ @@ -215327,15 +215327,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, r5 │ │ │ │ bne 31b010 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r2, [pc, #336] @ 31b140 │ │ │ │ ldr r3, [pc, #312] @ 31b12c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -215352,21 +215352,21 @@ │ │ │ │ tst r3, #1 │ │ │ │ and r3, r2, #127 @ 0x7f │ │ │ │ strb r3, [r4, #170] @ 0xaa │ │ │ │ bne 31b04c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #168 @ 0xa8 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8abfbc │ │ │ │ + bl 8abf94 │ │ │ │ ldr r1, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq 31af94 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 31af98 │ │ │ │ ldr r3, [pc, #212] @ 31b144 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31af20 │ │ │ │ ldr r3, [pc, #196] @ 31b148 │ │ │ │ @@ -215383,53 +215383,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #128] @ 31b150 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r5, r7} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 31b154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31af20 │ │ │ │ tst r3, #16 │ │ │ │ beq 31b04c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ str r3, [r4, #176] @ 0xb0 │ │ │ │ b 31b05c │ │ │ │ ldr r1, [pc, #72] @ 31b158 │ │ │ │ ldr r0, [pc, #72] @ 31b15c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31af20 │ │ │ │ addseq pc, r8, ip, lsr ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, ip, lsl ip @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r8, r4, ror #23 │ │ │ │ addseq pc, r8, r0, ror #22 │ │ │ │ addseq pc, r8, ip, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r5, r0, lsr #18 │ │ │ │ - rsbeq lr, ip, r8, asr #11 │ │ │ │ - ldrsbeq r0, [r5], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq lr, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r0, r5, r0, lsl #18 │ │ │ │ + rsbeq lr, ip, r8, lsr #11 │ │ │ │ + ldrheq r0, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + strheq lr, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r4, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, ip, #8 │ │ │ │ mvn r1, #0 │ │ │ │ lsl ip, ip, #3 │ │ │ │ lsr lr, r2, r4 │ │ │ │ @@ -215497,22 +215497,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #3 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ strb r7, [r5, #169] @ 0xa9 │ │ │ │ b 31b228 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #7 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ ldrb r3, [sp, #23] │ │ │ │ ldr r2, [r5, #216] @ 0xd8 │ │ │ │ and r7, r3, #254 @ 0xfe │ │ │ │ cmp r2, #0 │ │ │ │ strb r7, [sp, #23] │ │ │ │ orrne r7, r3, #1 │ │ │ │ strbne r7, [sp, #23] │ │ │ │ @@ -215521,30 +215521,30 @@ │ │ │ │ ldrb r7, [r5, #171] @ 0xab │ │ │ │ cmp r7, #0 │ │ │ │ strbne r7, [sp, #23] │ │ │ │ bne 31b228 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #5 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ strb r7, [r5, #171] @ 0xab │ │ │ │ b 31b228 │ │ │ │ ldrb r3, [r5, #171] @ 0xab │ │ │ │ and r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ bne 31b224 │ │ │ │ add r3, sp, #23 │ │ │ │ mov r7, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b338 │ │ │ │ str r7, [r5, #216] @ 0xd8 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b228 │ │ │ │ ldr r3, [pc, #236] @ 31b434 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -215564,60 +215564,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #156] @ 31b440 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 31b444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b23c │ │ │ │ add r3, sp, #23 │ │ │ │ mov r7, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b338 │ │ │ │ b 31b334 │ │ │ │ ldr r1, [pc, #76] @ 31b448 │ │ │ │ ldr r0, [pc, #76] @ 31b44c │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b23c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, ip, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r1, r1, ror sp │ │ │ │ + addeq r1, r1, r1, asr sp │ │ │ │ addseq pc, r8, r0, lsr r9 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0098f8d8 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, ip, r0, asr r3 │ │ │ │ - rsbeq lr, ip, r4, ror r2 │ │ │ │ - strdeq lr, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq lr, ip, r0, ror r2 │ │ │ │ + rsbeq lr, ip, r0, lsr r3 │ │ │ │ + rsbeq lr, ip, r4, asr r2 │ │ │ │ + ldrdeq lr, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, ip, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ ldr r2, [pc, #380] @ 31b5ec │ │ │ │ @@ -215656,15 +215656,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r6, r1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #216] @ 31b5fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -215691,48 +215691,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #108] @ 31b60c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31b610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31b4b8 │ │ │ │ ldr r1, [pc, #68] @ 31b614 │ │ │ │ ldr r0, [pc, #68] @ 31b618 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31b4b8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r4, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, r8, ror r6 @ │ │ │ │ addseq pc, r8, ip, asr r6 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq lr, [ip], #-0 @ │ │ │ │ - rsbeq lr, ip, r0, ror r0 │ │ │ │ - rsbeq lr, ip, r0, lsr #1 │ │ │ │ - rsbeq lr, ip, r0, lsr #1 │ │ │ │ + strheq lr, [ip], #-0 @ │ │ │ │ + rsbeq lr, ip, r0, asr r0 │ │ │ │ + rsbeq lr, ip, r0, lsl #1 │ │ │ │ + rsbeq lr, ip, r0, lsl #1 │ │ │ │ │ │ │ │ 0031b61c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -215749,15 +215749,15 @@ │ │ │ │ str r3, [r0, #172] @ 0xac │ │ │ │ ldr r3, [pc, #156] @ 31b700 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r0, r0, #180 @ 0xb4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8ac7ac │ │ │ │ + bl 8ac784 │ │ │ │ ldr r0, [pc, #132] @ 31b704 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r4, #224] @ 0xe0 │ │ │ │ bl 337e6c │ │ │ │ mov r1, #8 │ │ │ │ lsl r1, r1, r8 │ │ │ │ @@ -215769,32 +215769,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #244 @ 0xf4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ addseq pc, r8, ip, asr #9 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ @ instruction: 0xffffe584 │ │ │ │ - rsbeq sp, ip, ip, asr pc │ │ │ │ + rsbeq sp, ip, ip, lsr pc │ │ │ │ addeq sl, sl, ip, lsr #1 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 31b74c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 31b740 │ │ │ │ @@ -215832,32 +215832,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 9b1530 │ │ │ │ + b 9b1508 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 997170 │ │ │ │ + bl 997148 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 997170 │ │ │ │ + bl 997148 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -215868,60 +215868,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 31b854 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ tst r1, #1 │ │ │ │ bne 31b884 │ │ │ │ tst r1, #2 │ │ │ │ beq 31b8e0 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b8e0 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b8a4 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 31b85c │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 31b8cc │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 31b85c │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ tst r1, #8 │ │ │ │ beq 31b8f4 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 31b844 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 31b9dc │ │ │ │ @@ -215933,30 +215933,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ ldr r2, [pc, #72] @ 31b9e4 │ │ │ │ ldr r3, [pc, #64] @ 31b9e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216005,47 +216005,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 31bb50 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 9d5c50 │ │ │ │ + bl 9d5c28 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d5c58 │ │ │ │ + bl 9d5c30 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d5e9c │ │ │ │ + bl 9d5e74 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9d6130 │ │ │ │ + bl 9d6108 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 31bc2c │ │ │ │ - bl 9d5e9c │ │ │ │ + bl 9d5e74 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d645c │ │ │ │ + bl 9d6434 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 9d5c58 │ │ │ │ + bl 9d5c30 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d5d04 │ │ │ │ - bl 9d645c │ │ │ │ + bl 9d5cdc │ │ │ │ + bl 9d6434 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ ldr r3, [pc, #304] @ 31bc30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31bb68 │ │ │ │ ldr r2, [pc, #288] @ 31bc34 │ │ │ │ ldr r3, [pc, #268] @ 31bc24 │ │ │ │ @@ -216088,51 +216088,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31bc4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31bb0c │ │ │ │ ldr r0, [pc, #80] @ 31bc50 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31bb0c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, ip, lsl r1 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, r4, lsl #2 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r8, r8 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r3, r0, r0, asr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, ip, r0, asr ip │ │ │ │ - rsbeq sp, ip, ip, lsl #25 │ │ │ │ + rsbeq sp, ip, r0, lsr ip │ │ │ │ + rsbeq sp, ip, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 31bd9c │ │ │ │ ldr r2, [pc, #304] @ 31bda0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -216141,19 +216141,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 31bd24 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -216199,29 +216199,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 31bd0c │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #32] @ 31bda8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ b 31bd24 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0098eeb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0098edf0 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 31bdb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r9, sl, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -216239,29 +216239,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 996bf4 │ │ │ │ + bl 996bcc │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 996bf4 │ │ │ │ + bl 996bcc │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mov r0, r4 │ │ │ │ bl 31bc54 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -216295,21 +216295,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ mov r0, r4 │ │ │ │ bl 31b9e8 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 31bc54 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -216331,15 +216331,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248e40 │ │ │ │ ldr r2, [pc, #80] @ 31bfd0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ace68 │ │ │ │ + bl 8ace40 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -216362,32 +216362,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 31c04c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr lr, [pc, #60] @ 31c050 │ │ │ │ ldr ip, [pc, #60] @ 31c054 │ │ │ │ ldr r1, [pc, #60] @ 31c058 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - addeq r0, r1, r4, ror #31 │ │ │ │ - rsbeq fp, fp, ip, lsr #13 │ │ │ │ - rsbseq r8, r5, r8, ror fp │ │ │ │ + b 74c134 │ │ │ │ + addeq r0, r1, r4, asr #31 │ │ │ │ + rsbeq fp, fp, ip, lsl #13 │ │ │ │ + rsbseq r8, r5, r8, asr fp │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ addseq r7, r6, r4, asr r5 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 31c094 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -216422,26 +216422,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997180 │ │ │ │ + bl 997158 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 31c120 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31b81c │ │ │ │ mov r0, r5 │ │ │ │ - bl 996c5c │ │ │ │ + bl 996c34 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 31c10c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 31c23c │ │ │ │ @@ -216450,40 +216450,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ ldr ip, [pc, #196] @ 31c248 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ ldr r1, [pc, #152] @ 31c24c │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ ldr r0, [pc, #120] @ 31c250 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 337e6c │ │ │ │ ldr r0, [pc, #104] @ 31c254 │ │ │ │ ldr r3, [pc, #104] @ 31c258 │ │ │ │ @@ -216492,28 +216492,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 996c0c │ │ │ │ + bl 996be4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 996c0c │ │ │ │ + bl 996be4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31bdbc │ │ │ │ - addeq r0, r1, ip, lsl #29 │ │ │ │ - rsbeq sp, ip, ip, lsr #15 │ │ │ │ - strdeq sp, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r0, r1, ip, ror #28 │ │ │ │ + rsbeq sp, ip, ip, lsl #15 │ │ │ │ + ldrdeq sp, [ip], #-172 @ 0xffffff54 @ │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -216527,46 +216527,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 8acd2c │ │ │ │ + bl 8acd04 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 31c2cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 31c2e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 996c54 │ │ │ │ + bl 996c2c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 996c54 │ │ │ │ + bl 996c2c │ │ │ │ ldr r0, [pc, #28] @ 31c31c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 33802c │ │ │ │ - addeq r0, r1, r8, asr sp │ │ │ │ - rsbeq sp, ip, ip, ror r6 │ │ │ │ - rsbeq sp, ip, ip, asr #19 │ │ │ │ + addeq r0, r1, r8, lsr sp │ │ │ │ + rsbeq sp, ip, ip, asr r6 │ │ │ │ + rsbeq sp, ip, ip, lsr #19 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -216584,41 +216584,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 31c3cc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 31b81c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 31c36c │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 997180 │ │ │ │ + bl 997158 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31c3b8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996c5c │ │ │ │ + bl 996c34 │ │ │ │ b 31c3c4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -216669,15 +216669,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 31c464 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8abfa0 │ │ │ │ + bl 8abf78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31c4f8 │ │ │ │ cmn r0, #1 │ │ │ │ bne 31c474 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -216689,15 +216689,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c610 │ │ │ │ ldr r2, [pc, #356] @ 31c67c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ace68 │ │ │ │ + bl 8ace40 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 31c474 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -216705,19 +216705,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997170 │ │ │ │ + bl 997148 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31c5ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 996dd8 │ │ │ │ + bl 996db0 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 31c4a8 │ │ │ │ tst r3, #32 │ │ │ │ @@ -216727,15 +216727,15 @@ │ │ │ │ bne 31c4b8 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 31b81c │ │ │ │ b 31c4b8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -216776,26 +216776,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - addeq r0, r1, r0, ror #19 │ │ │ │ - rsbeq sp, ip, r8, lsr #6 │ │ │ │ - rsbeq sp, ip, r0, ror r3 │ │ │ │ - @ instruction: 0x008109bc │ │ │ │ - rsbeq sp, ip, r4, lsl #6 │ │ │ │ - rsbeq sp, ip, ip, ror #6 │ │ │ │ - umulleq r0, r1, r8, r9 │ │ │ │ - rsbeq sp, ip, r0, ror #5 │ │ │ │ - rsbeq sp, ip, ip, lsl #6 │ │ │ │ - addeq r0, r1, r4, ror r9 │ │ │ │ - strheq sp, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq sp, ip, ip, asr #5 │ │ │ │ + addeq r0, r1, r0, asr #19 │ │ │ │ + rsbeq sp, ip, r8, lsl #6 │ │ │ │ + rsbeq sp, ip, r0, asr r3 │ │ │ │ + umulleq r0, r1, ip, r9 │ │ │ │ + rsbeq sp, ip, r4, ror #5 │ │ │ │ + rsbeq sp, ip, ip, asr #6 │ │ │ │ + addeq r0, r1, r8, ror r9 │ │ │ │ + rsbeq sp, ip, r0, asr #5 │ │ │ │ + rsbeq sp, ip, ip, ror #5 │ │ │ │ + addeq r0, r1, r4, asr r9 │ │ │ │ + @ instruction: 0x006cd29c │ │ │ │ + rsbeq sp, ip, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -216836,15 +216836,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c85c │ │ │ │ ldr r2, [pc, #284] @ 31c880 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8ace68 │ │ │ │ + bl 8ace40 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -216873,29 +216873,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c778 │ │ │ │ ldr r0, [pc, #128] @ 31c884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 31c840 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c7d0 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c7d0 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c7d0 │ │ │ │ ldr r0, [pc, #76] @ 31c888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -216905,19 +216905,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 31c898 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rsbeq sp, ip, r4, ror #3 │ │ │ │ - rsbeq sp, ip, ip, ror #2 │ │ │ │ - addeq r0, r1, r0, ror r7 │ │ │ │ - strheq sp, [ip], #-4 @ │ │ │ │ - rsbeq sp, ip, ip, lsl r1 │ │ │ │ + rsbeq sp, ip, r4, asr #3 │ │ │ │ + rsbeq sp, ip, ip, asr #2 │ │ │ │ + addeq r0, r1, r0, asr r7 │ │ │ │ + @ instruction: 0x006cd094 │ │ │ │ + strdeq sp, [ip], #-12 @ │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -217068,15 +217068,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 31c958 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 8ac200 │ │ │ │ + bl 8ac1d8 │ │ │ │ b 31c958 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 31c958 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -217086,15 +217086,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31c958 │ │ │ │ mov r0, r6 │ │ │ │ bl 31b908 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #756] @ 31ce58 │ │ │ │ ldr r3, [pc, #724] @ 31ce3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -217103,24 +217103,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 996bf4 │ │ │ │ + bl 996bcc │ │ │ │ b 31ca4c │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 31cd24 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -217166,22 +217166,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 31ce6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31c924 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31c9f0 │ │ │ │ tst r3, #15 │ │ │ │ beq 31c958 │ │ │ │ b 31ca00 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -217199,15 +217199,15 @@ │ │ │ │ b 31caa0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 996bf4 │ │ │ │ + bl 996bcc │ │ │ │ b 31ca54 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 31ce70 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -217236,68 +217236,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 31cd5c │ │ │ │ b 31ca24 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997180 │ │ │ │ + bl 997158 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31ce08 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 996c5c │ │ │ │ + bl 996c34 │ │ │ │ b 31cbe4 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 31ca00 │ │ │ │ b 31c9ec │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 31caa0 │ │ │ │ ldr r0, [pc, #128] @ 31ce78 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31c924 │ │ │ │ mov r0, r4 │ │ │ │ - bl 996dd8 │ │ │ │ + bl 996db0 │ │ │ │ b 31cdbc │ │ │ │ ldr r3, [pc, #96] @ 31ce7c │ │ │ │ ldr r1, [pc, #96] @ 31ce80 │ │ │ │ ldr r0, [pc, #96] @ 31ce84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 31ce88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq lr, r8, r8, asr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r8, ip, lsl r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r0, r1, ip, lsl #13 │ │ │ │ + addeq r0, r1, ip, ror #12 │ │ │ │ @ instruction: 0x0098e1bc │ │ │ │ addseq lr, r8, r4, lsl r1 │ │ │ │ addseq lr, r8, r4, ror r0 │ │ │ │ @ instruction: 0x0098dfb8 │ │ │ │ addseq sp, r8, r8, lsl #30 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, ip, ip, lsl #27 │ │ │ │ + rsbeq ip, ip, ip, ror #26 │ │ │ │ @ instruction: 0x0098dddc │ │ │ │ umullseq sp, r8, r4, sp │ │ │ │ - rsbeq ip, ip, ip, ror ip │ │ │ │ - @ instruction: 0x008101b8 │ │ │ │ - strdeq ip, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - strdeq ip, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq ip, ip, ip, asr ip │ │ │ │ + umulleq r0, r1, r8, r1 │ │ │ │ + ldrdeq ip, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq ip, [ip], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -217414,15 +217414,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 31b81c │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 31cf2c │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac51c │ │ │ │ b 31cf2c │ │ │ │ ldr r3, [pc, #412] @ 31d224 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31cf40 │ │ │ │ ldr r3, [pc, #396] @ 31d228 │ │ │ │ @@ -217438,22 +217438,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 31d230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31cf40 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 31d12c │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -217467,15 +217467,15 @@ │ │ │ │ bl 31bc54 │ │ │ │ b 31d108 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 31cf2c │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997170 │ │ │ │ + bl 997148 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 31d1d0 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31d19c │ │ │ │ @@ -217485,31 +217485,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 31d060 │ │ │ │ ldr r0, [pc, #168] @ 31d234 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31cf40 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ b 31d178 │ │ │ │ mov r0, r7 │ │ │ │ - bl 996dd8 │ │ │ │ + bl 996db0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 31d160 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 31d238 │ │ │ │ ldr r1, [pc, #72] @ 31d23c │ │ │ │ ldr r0, [pc, #72] @ 31d240 │ │ │ │ @@ -217518,29 +217518,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq sp, r8, r8, ror #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r8, r0, lsr ip │ │ │ │ - addeq r0, r1, r3, asr #1 │ │ │ │ + addeq r0, r1, r3, lsr #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0098dbd4 │ │ │ │ andeq r4, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq ip, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq ip, ip, ip, asr #18 │ │ │ │ - addeq pc, r0, r4, ror #27 │ │ │ │ - rsbeq ip, ip, r8, lsr #14 │ │ │ │ - rsbeq ip, ip, r4, lsr #16 │ │ │ │ + @ instruction: 0x006cc990 │ │ │ │ + rsbeq ip, ip, ip, lsr #18 │ │ │ │ + addeq pc, r0, r4, asr #27 │ │ │ │ + rsbeq ip, ip, r8, lsl #14 │ │ │ │ + rsbeq ip, ip, r4, lsl #16 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #4] @ 31d254 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r8, sl, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #456] @ 31d438 │ │ │ │ ldr r2, [pc, #456] @ 31d43c │ │ │ │ @@ -217549,27 +217549,27 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #420] @ 31d444 │ │ │ │ ldr r1, [pc, #420] @ 31d448 │ │ │ │ add r4, r4, #12 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #400] @ 31d44c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmn r3, #1 │ │ │ │ add r9, r0, #120 @ 0x78 │ │ │ │ bne 31d2ec │ │ │ │ ldr r3, [pc, #364] @ 31d450 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -217607,36 +217607,36 @@ │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #236] @ 0xec │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #3 │ │ │ │ - bl 74d7c4 │ │ │ │ + bl 74d79c │ │ │ │ ldr r3, [pc, #200] @ 31d46c │ │ │ │ ldr r2, [pc, #200] @ 31d470 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ add r5, r4, #368 @ 0x170 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, #8 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3a4f38 │ │ │ │ ldr r3, [pc, #128] @ 31d474 │ │ │ │ @@ -217646,40 +217646,40 @@ │ │ │ │ mov lr, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrdeq pc, [r0], r4 │ │ │ │ - strheq r7, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r7, ip, r4, asr r3 │ │ │ │ - @ instruction: 0x006cc994 │ │ │ │ - rsbeq ip, ip, r8, lsr #19 │ │ │ │ + @ instruction: 0x0080fdb4 │ │ │ │ + @ instruction: 0x006c7390 │ │ │ │ + rsbeq r7, ip, r4, lsr r3 │ │ │ │ + rsbeq ip, ip, r4, ror r9 │ │ │ │ + rsbeq ip, ip, r8, lsl #19 │ │ │ │ addseq sp, r8, r4, ror #16 │ │ │ │ adceq pc, r5, ip, lsr #10 │ │ │ │ - addeq pc, r0, ip, asr #26 │ │ │ │ addeq pc, r0, ip, lsr #26 │ │ │ │ + addeq pc, r0, ip, lsl #26 │ │ │ │ ldrdeq pc, [r5], r0 @ │ │ │ │ - strdeq pc, [r0], r4 │ │ │ │ - rsbeq sl, fp, r4, asr #6 │ │ │ │ - rsbseq r7, r5, r0, lsl r8 │ │ │ │ - strheq ip, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq pc, [r0], r4 │ │ │ │ + rsbeq sl, fp, r4, lsr #6 │ │ │ │ + ldrsheq r7, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x006cc898 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ - addeq pc, r0, r0, asr ip @ │ │ │ │ - rsbeq ip, ip, ip, ror #16 │ │ │ │ - rsbeq ip, ip, ip, lsr r8 │ │ │ │ + addeq pc, r0, r0, lsr ip @ │ │ │ │ + rsbeq ip, ip, ip, asr #16 │ │ │ │ + rsbeq ip, ip, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #180] @ 31d54c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -217687,55 +217687,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 31d550 │ │ │ │ ldr r1, [pc, #164] @ 31d554 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 31d558 │ │ │ │ ldr r1, [pc, #144] @ 31d55c │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #112] @ 31d560 │ │ │ │ ldr lr, [pc, #112] @ 31d564 │ │ │ │ ldr ip, [pc, #112] @ 31d568 │ │ │ │ ldr r1, [pc, #112] @ 31d56c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str lr, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0080fbb8 │ │ │ │ - strdeq sl, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r7, r5, r4, asr #13 │ │ │ │ - rsbeq r5, ip, r4, asr #25 │ │ │ │ - rsbeq r5, ip, r8, lsr #25 │ │ │ │ + umulleq pc, r0, r8, fp @ │ │ │ │ + ldrdeq sl, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r7, r5, r4, lsr #13 │ │ │ │ + rsbeq r5, ip, r4, lsr #25 │ │ │ │ + rsbeq r5, ip, r8, lsl #25 │ │ │ │ addeq r8, sl, r4, lsr #11 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ addseq r6, r6, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -217747,42 +217747,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 31d608 │ │ │ │ ldr r1, [pc, #108] @ 31d60c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #88] @ 31d610 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r6, r0, #120 @ 0x78 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r2, [pc, #56] @ 31d614 │ │ │ │ ldr r1, [pc, #56] @ 31d618 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c3a0 │ │ │ │ - addeq pc, r0, r8, asr #21 │ │ │ │ - rsbeq ip, ip, r4, lsr #13 │ │ │ │ - strheq ip, [ip], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq ip, ip, r4, lsr #13 │ │ │ │ - rsbeq sl, fp, ip, asr #1 │ │ │ │ - @ instruction: 0x00757598 │ │ │ │ + b 74c378 │ │ │ │ + addeq pc, r0, r8, lsr #21 │ │ │ │ + rsbeq ip, ip, r4, lsl #13 │ │ │ │ + @ instruction: 0x006cc694 │ │ │ │ + rsbeq ip, ip, r4, lsl #13 │ │ │ │ + rsbeq sl, fp, ip, lsr #1 │ │ │ │ + rsbseq r7, r5, r8, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #308] @ 31d768 │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [pc, #304] @ 31d76c │ │ │ │ @@ -217790,15 +217790,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, r0 │ │ │ │ bl 2ebcd4 │ │ │ │ ldrh r2, [r5, #108] @ 0x6c │ │ │ │ mov r1, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ @@ -217858,23 +217858,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8c04 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e8c04 │ │ │ │ - addeq pc, r0, r4, lsl sl @ │ │ │ │ - strdeq ip, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq ip, ip, r8, lsl #12 │ │ │ │ + strdeq pc, [r0], r4 │ │ │ │ + ldrdeq ip, [ip], #-84 @ 0xffffffac @ │ │ │ │ rsbeq ip, ip, r8, ror #11 │ │ │ │ - rsbeq ip, ip, r0, ror #11 │ │ │ │ - strdeq sl, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - strheq ip, [ip], #-12 @ │ │ │ │ + rsbeq ip, ip, r8, asr #11 │ │ │ │ + rsbeq ip, ip, r0, asr #11 │ │ │ │ + ldrdeq sl, [ip], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0x006cc09c │ │ │ │ - @ instruction: 0x006ca790 │ │ │ │ + rsbeq ip, ip, ip, ror r0 │ │ │ │ + rsbeq sl, ip, r0, ror r7 │ │ │ │ │ │ │ │ 0031d78c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr fp, [pc, #308] @ 31d8d8 │ │ │ │ @@ -217906,20 +217906,20 @@ │ │ │ │ ldr r2, [pc, #216] @ 31d8e4 │ │ │ │ ldr r1, [pc, #216] @ 31d8e8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #192] @ 31d8ec │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #176] @ 31d8f0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ bl 337a14 │ │ │ │ ldr r3, [pc, #160] @ 31d8f4 │ │ │ │ mov r1, r9 │ │ │ │ @@ -217953,27 +217953,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq sp, r8, r4, ror r3 │ │ │ │ - addeq pc, r0, r4, lsl #17 │ │ │ │ - rsbeq ip, ip, r8, lsl #9 │ │ │ │ - @ instruction: 0x006b9e98 │ │ │ │ - rsbseq r7, r5, r4, ror #6 │ │ │ │ - rsbseq r0, r6, r8, lsr r8 │ │ │ │ - rsbseq r2, r6, ip, lsl r4 │ │ │ │ + addeq pc, r0, r4, ror #16 │ │ │ │ + rsbeq ip, ip, r8, ror #8 │ │ │ │ + rsbeq r9, fp, r8, ror lr │ │ │ │ + rsbseq r7, r5, r4, asr #6 │ │ │ │ + rsbseq r0, r6, r8, lsl r8 │ │ │ │ + ldrsheq r2, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - @ instruction: 0x0080f7b4 │ │ │ │ - rsbeq ip, ip, r0, lsr #7 │ │ │ │ - rsbeq ip, ip, r4, lsl #8 │ │ │ │ - umulleq pc, r0, r0, r7 @ │ │ │ │ - rsbeq ip, ip, ip, ror r3 │ │ │ │ - rsbeq ip, ip, ip, ror #7 │ │ │ │ + umulleq pc, r0, r4, r7 @ │ │ │ │ + rsbeq ip, ip, r0, lsl #7 │ │ │ │ + rsbeq ip, ip, r4, ror #7 │ │ │ │ + addeq pc, r0, r0, ror r7 @ │ │ │ │ + rsbeq ip, ip, ip, asr r3 │ │ │ │ + rsbeq ip, ip, ip, asr #7 │ │ │ │ │ │ │ │ 0031d910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #80] @ 31d978 │ │ │ │ @@ -217984,27 +217984,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 70e9b4 │ │ │ │ - addeq pc, r0, r0, lsr #14 │ │ │ │ - rsbeq ip, ip, r4, lsl r3 │ │ │ │ - rsbeq ip, ip, r0, lsl #6 │ │ │ │ + b 70e98c │ │ │ │ + addeq pc, r0, r0, lsl #14 │ │ │ │ + strdeq ip, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq ip, ip, r0, ror #5 │ │ │ │ │ │ │ │ 0031d984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 31d9d8 │ │ │ │ @@ -218014,47 +218014,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #368 @ 0x170 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70e894 │ │ │ │ - addeq pc, r0, ip, lsr #13 │ │ │ │ - @ instruction: 0x006cc290 │ │ │ │ - rsbeq ip, ip, r4, lsr #5 │ │ │ │ + b 70e86c │ │ │ │ + addeq pc, r0, ip, lsl #13 │ │ │ │ + rsbeq ip, ip, r0, ror r2 │ │ │ │ + rsbeq ip, ip, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 31d9f4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f30 │ │ │ │ + b 753f08 │ │ │ │ addeq r8, sl, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 31da80 │ │ │ │ ldr r2, [pc, #112] @ 31da84 │ │ │ │ ldr r1, [pc, #112] @ 31da88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #84] @ 31da8c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #68] @ 31da90 │ │ │ │ ldr r2, [pc, #68] @ 31da94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -218062,17 +218062,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq pc, r0, ip, asr #13 │ │ │ │ - rsbeq r9, fp, r4, lsl #25 │ │ │ │ - rsbseq r7, r5, r0, asr r1 │ │ │ │ + addeq pc, r0, ip, lsr #13 │ │ │ │ + rsbeq r9, fp, r4, ror #24 │ │ │ │ + rsbseq r7, r5, r0, lsr r1 │ │ │ │ @ instruction: 0x009662f0 │ │ │ │ strheq r8, [sl], r8 @ │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218084,15 +218084,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 31db28 │ │ │ │ ldr r1, [pc, #96] @ 31db2c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #76] @ 31db30 │ │ │ │ ldr r2, [pc, #76] @ 31db34 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -218103,17 +218103,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - addeq pc, r0, r4, lsr r6 @ │ │ │ │ - rsbeq ip, ip, r4, lsl #4 │ │ │ │ - rsbeq ip, ip, ip, lsl r2 │ │ │ │ + addeq pc, r0, r4, lsl r6 @ │ │ │ │ + rsbeq ip, ip, r4, ror #3 │ │ │ │ + strdeq ip, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ addseq sp, r8, r8, lsr r0 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 31dbd8 │ │ │ │ @@ -218125,15 +218125,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 31dbdc │ │ │ │ ldr r1, [pc, #116] @ 31dbe0 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #92] @ 31dbe4 │ │ │ │ ldr r2, [pc, #92] @ 31dbe8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -218148,17 +218148,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - umulleq pc, r0, r4, r5 @ │ │ │ │ - rsbeq ip, ip, r4, ror #2 │ │ │ │ - rsbeq ip, ip, r0, lsl #3 │ │ │ │ + addeq pc, r0, r4, ror r5 @ │ │ │ │ + rsbeq ip, ip, r4, asr #2 │ │ │ │ + rsbeq ip, ip, r0, ror #2 │ │ │ │ umullseq ip, r8, r4, pc @ │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 31dc80 │ │ │ │ @@ -218168,42 +218168,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 31dc84 │ │ │ │ ldr r1, [pc, #108] @ 31dc88 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #88] @ 31dc8c │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r2, [pc, #56] @ 31dc90 │ │ │ │ ldr r1, [pc, #56] @ 31dc94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c3a0 │ │ │ │ - addeq pc, r0, r0, ror #9 │ │ │ │ - strheq ip, [ip], #-8 @ │ │ │ │ - ldrdeq ip, [ip], #-0 @ │ │ │ │ - rsbeq ip, ip, r8, lsr #32 │ │ │ │ - rsbeq r9, fp, r0, asr sl │ │ │ │ - rsbseq r6, r5, ip, lsl pc │ │ │ │ + b 74c378 │ │ │ │ + addeq pc, r0, r0, asr #9 │ │ │ │ + @ instruction: 0x006cc098 │ │ │ │ + strheq ip, [ip], #-0 @ │ │ │ │ + rsbeq ip, ip, r8 │ │ │ │ + rsbeq r9, fp, r0, lsr sl │ │ │ │ + ldrsheq r6, [r5], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 31dde4 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -218212,28 +218212,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #268] @ 31ddf0 │ │ │ │ ldr r1, [pc, #268] @ 31ddf4 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31dd38 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -218260,42 +218260,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r6 │ │ │ │ bl 338e68 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338d68 │ │ │ │ - addeq pc, r0, r4, lsr r4 @ │ │ │ │ - rsbeq ip, ip, ip │ │ │ │ - rsbeq ip, ip, r8, lsr #32 │ │ │ │ - rsbeq r9, fp, r0, asr #19 │ │ │ │ - rsbseq r6, r5, ip, lsl #29 │ │ │ │ + addeq pc, r0, r4, lsl r4 @ │ │ │ │ + rsbeq fp, ip, ip, ror #31 │ │ │ │ + rsbeq ip, ip, r8 │ │ │ │ + rsbeq r9, fp, r0, lsr #19 │ │ │ │ + rsbseq r6, r5, ip, ror #28 │ │ │ │ addeq r7, sl, r4, asr #27 │ │ │ │ - rsbeq fp, ip, r0, ror #29 │ │ │ │ - rsbeq sl, ip, r8, lsl #9 │ │ │ │ - @ instruction: 0x006ca49c │ │ │ │ + rsbeq fp, ip, r0, asr #29 │ │ │ │ + rsbeq sl, ip, r8, ror #8 │ │ │ │ + rsbeq sl, ip, ip, ror r4 │ │ │ │ │ │ │ │ 0031de08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 31e000 │ │ │ │ @@ -218303,143 +218303,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 31e004 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r2, [pc, #448] @ 31e008 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #424] @ 31e00c │ │ │ │ ldr r6, [pc, #424] @ 31e010 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 31e014 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 31e018 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b988 │ │ │ │ + bl 74b960 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #340] @ 31e01c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #304] @ 31e020 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337a14 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 74d7c4 │ │ │ │ + bl 74d79c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #232] @ 31e024 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 31e028 │ │ │ │ ldr r6, [pc, #228] @ 31e02c │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b988 │ │ │ │ + bl 74b960 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #184] @ 31e030 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339320 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 338aa8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ bl 338eec │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq fp, [ip], #-224 @ 0xffffff20 @ │ │ │ │ - addeq pc, r0, ip, lsr #5 │ │ │ │ - rsbeq fp, ip, r0, lsl #29 │ │ │ │ - rsbeq r9, fp, r0, asr #16 │ │ │ │ - rsbseq r6, r5, ip, lsl #26 │ │ │ │ + strheq fp, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + addeq pc, r0, ip, lsl #5 │ │ │ │ + rsbeq fp, ip, r0, ror #28 │ │ │ │ + rsbeq r9, fp, r0, lsr #16 │ │ │ │ + rsbseq r6, r5, ip, ror #25 │ │ │ │ umullseq ip, r8, r4, ip │ │ │ │ - rsbeq fp, ip, ip, asr lr │ │ │ │ - rsbeq fp, ip, ip, lsr ip │ │ │ │ - rsbseq r1, r6, ip, ror #26 │ │ │ │ - rsbeq sl, ip, r8, asr #5 │ │ │ │ - rsbeq ip, ip, r4, lsl pc │ │ │ │ - ldrdeq sl, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq fp, ip, ip, lsr lr │ │ │ │ + rsbeq fp, ip, ip, lsl ip │ │ │ │ + rsbseq r1, r6, ip, asr #26 │ │ │ │ + rsbeq sl, ip, r8, lsr #5 │ │ │ │ + strdeq ip, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + strheq sl, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ ldr r0, [pc, #4] @ 31e040 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r7, sl, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 31e140 │ │ │ │ @@ -218450,18 +218450,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ ldr r7, [pc, #172] @ 31e14c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31e0c8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -218488,27 +218488,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 43e2b0 │ │ │ │ - addeq pc, r0, ip, lsr #1 │ │ │ │ - rsbeq r9, fp, r4, lsr r6 │ │ │ │ - ldrsheq r6, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + addeq pc, r0, ip, lsl #1 │ │ │ │ + rsbeq r9, fp, r4, lsl r6 │ │ │ │ + ldrsbeq r6, [r5], #-172 @ 0xffffff54 @ │ │ │ │ addseq ip, r8, r0, lsl #21 │ │ │ │ - rsbeq fp, ip, ip, ror #22 │ │ │ │ + rsbeq fp, ip, ip, asr #22 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 31e23c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -218517,25 +218517,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 31e240 │ │ │ │ ldr r1, [pc, #188] @ 31e244 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #168] @ 31e248 │ │ │ │ ldr r1, [pc, #168] @ 31e24c │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #136] @ 31e250 │ │ │ │ ldr r3, [pc, #136] @ 31e254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -218547,31 +218547,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 31e260 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq lr, r0, r8, lsr #31 │ │ │ │ - rsbeq r9, fp, r4, lsr #10 │ │ │ │ - rsbseq r6, r5, ip, ror #19 │ │ │ │ - rsbeq r5, ip, r4, lsl sp │ │ │ │ - rsbeq pc, fp, ip, lsr r1 @ │ │ │ │ + addeq lr, r0, r8, lsl #31 │ │ │ │ + rsbeq r9, fp, r4, lsl #10 │ │ │ │ + rsbseq r6, r5, ip, asr #19 │ │ │ │ + strdeq r5, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq pc, fp, ip, lsl r1 @ │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ addeq r7, sl, r0, lsr sl │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ @ instruction: 0x00965bf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -218584,23 +218584,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74d9a0 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d978 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750688 │ │ │ │ - umulleq lr, r0, r4, lr │ │ │ │ - rsbeq r9, fp, ip, lsl r4 │ │ │ │ - rsbseq r6, r5, r8, ror #17 │ │ │ │ + b 750660 │ │ │ │ + addeq lr, r0, r4, ror lr │ │ │ │ + strdeq r9, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r6, r5, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 31e354 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -218608,52 +218608,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 31e358 │ │ │ │ ldr r1, [pc, #104] @ 31e35c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #84] @ 31e360 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r2, [pc, #56] @ 31e364 │ │ │ │ ldr r1, [pc, #56] @ 31e368 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c3a0 │ │ │ │ - addeq lr, r0, ip, lsr lr │ │ │ │ - rsbeq fp, ip, r8, lsl sl │ │ │ │ - rsbeq fp, ip, r8, lsr #20 │ │ │ │ - rsbeq fp, ip, r0, asr r9 │ │ │ │ - rsbeq r9, fp, ip, ror r3 │ │ │ │ - rsbseq r6, r5, r8, asr #16 │ │ │ │ + b 74c378 │ │ │ │ + addeq lr, r0, ip, lsl lr │ │ │ │ + strdeq fp, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq fp, ip, r8, lsl #20 │ │ │ │ + rsbeq fp, ip, r0, lsr r9 │ │ │ │ + rsbeq r9, fp, ip, asr r3 │ │ │ │ + rsbseq r6, r5, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31e398 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r7, sl, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 31e480 │ │ │ │ ldr r2, [pc, #204] @ 31e484 │ │ │ │ @@ -218661,25 +218661,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #172] @ 31e48c │ │ │ │ ldr r1, [pc, #172] @ 31e490 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #140] @ 31e494 │ │ │ │ ldr r2, [pc, #140] @ 31e498 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 31e49c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -218692,31 +218692,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq lr, r0, r4, sp │ │ │ │ - rsbeq r9, fp, r4, ror #5 │ │ │ │ - ldrheq r6, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - ldrdeq r5, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - strdeq lr, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + addeq lr, r0, r4, ror sp │ │ │ │ + rsbeq r9, fp, r4, asr #5 │ │ │ │ + @ instruction: 0x00756790 │ │ │ │ + strheq r5, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq lr, [fp], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ addeq r7, sl, r0, asr r8 │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ umullseq r5, r6, r0, sl │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -218743,16 +218743,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq lr, r0, r0, asr ip │ │ │ │ - rsbeq fp, ip, ip, lsr #16 │ │ │ │ + addeq lr, r0, r0, lsr ip │ │ │ │ + rsbeq fp, ip, ip, lsl #16 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -218775,19 +218775,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74d9a0 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d978 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 248ae0 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 31e588 │ │ │ │ @@ -218795,35 +218795,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq lr, [r0], r0 │ │ │ │ - rsbeq r9, fp, ip, lsr r1 │ │ │ │ - rsbseq r6, r5, r8, lsl #12 │ │ │ │ + ldrdeq lr, [r0], r0 │ │ │ │ + rsbeq r9, fp, ip, lsl r1 │ │ │ │ + rsbseq r6, r5, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #500] @ 31e814 │ │ │ │ ldr r2, [pc, #500] @ 31e818 │ │ │ │ ldr r1, [pc, #500] @ 31e81c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr fp, [pc, #472] @ 31e820 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 31e7ec │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -218840,15 +218840,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r3, [pc, #360] @ 31e828 │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -218871,18 +218871,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31e800 │ │ │ │ ldr r0, [pc, #248] @ 31e834 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -218899,21 +218899,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -218933,23 +218933,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 31e668 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 31e524 │ │ │ │ bl 31e4e4 │ │ │ │ - addeq lr, r0, ip, lsr #22 │ │ │ │ - rsbeq r5, ip, r8, lsl #17 │ │ │ │ - strheq lr, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + addeq lr, r0, ip, lsl #22 │ │ │ │ + rsbeq r5, ip, r8, ror #16 │ │ │ │ + @ instruction: 0x006bec90 │ │ │ │ @ instruction: 0x0098c4d8 │ │ │ │ - rsbeq fp, ip, r0, asr #13 │ │ │ │ - umulleq lr, r0, r0, sl │ │ │ │ - ldrdeq r8, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x00756494 │ │ │ │ - rsbeq fp, ip, r8, lsl r6 │ │ │ │ + rsbeq fp, ip, r0, lsr #13 │ │ │ │ + addeq lr, r0, r0, ror sl │ │ │ │ + strheq r8, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r6, r5, r4, ror r4 │ │ │ │ + strdeq fp, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 31e924 │ │ │ │ ldr r2, [pc, #208] @ 31e928 │ │ │ │ @@ -218957,25 +218957,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #176] @ 31e930 │ │ │ │ ldr r1, [pc, #176] @ 31e934 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 31e938 │ │ │ │ ldr r3, [pc, #144] @ 31e93c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 31e940 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -218989,31 +218989,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq lr, [r0], r4 │ │ │ │ - rsbeq r8, fp, r4, asr #28 │ │ │ │ - rsbseq r6, r5, r0, lsl r3 │ │ │ │ - rsbeq r5, ip, r4, lsr r6 │ │ │ │ - rsbeq lr, fp, ip, asr sl │ │ │ │ + ldrdeq lr, [r0], r4 │ │ │ │ + rsbeq r8, fp, r4, lsr #28 │ │ │ │ + ldrsheq r6, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r5, ip, r4, lsl r6 │ │ │ │ + rsbeq lr, fp, ip, lsr sl │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0x008a73b4 │ │ │ │ addseq r5, r6, r8, lsl r6 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -219028,23 +219028,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 31ea4c │ │ │ │ cmp r8, #4 │ │ │ │ bne 31ea54 │ │ │ │ ldr fp, [pc, #148] @ 31ea64 │ │ │ │ ldr sl, [pc, #148] @ 31ea68 │ │ │ │ @@ -219055,22 +219055,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 7503a8 │ │ │ │ + bl 750380 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 31e9ec │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -219078,31 +219078,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 31e9c8 │ │ │ │ bl 31e4e4 │ │ │ │ - addeq lr, r0, r8, ror #15 │ │ │ │ - rsbeq r5, ip, r4, asr #10 │ │ │ │ - rsbeq lr, fp, ip, ror #18 │ │ │ │ + addeq lr, r0, r8, asr #15 │ │ │ │ + rsbeq r5, ip, r4, lsr #10 │ │ │ │ + rsbeq lr, fp, ip, asr #18 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - rsbeq fp, ip, r8, lsl #7 │ │ │ │ - rsbeq fp, ip, r8, ror r2 │ │ │ │ + rsbeq fp, ip, r8, ror #6 │ │ │ │ + rsbeq fp, ip, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31ea9c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r7, sl, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 31eb6c │ │ │ │ ldr r2, [pc, #180] @ 31eb70 │ │ │ │ @@ -219110,25 +219110,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #148] @ 31eb78 │ │ │ │ ldr r1, [pc, #148] @ 31eb7c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #116] @ 31eb80 │ │ │ │ ldr r1, [pc, #116] @ 31eb84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 31eb88 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -219146,20 +219146,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c15c │ │ │ │ - strdeq lr, [r0], ip │ │ │ │ - rsbeq r8, fp, r0, ror #23 │ │ │ │ - rsbseq r6, r5, ip, lsr #1 │ │ │ │ + b 74c134 │ │ │ │ + ldrdeq lr, [r0], ip │ │ │ │ + rsbeq r8, fp, r0, asr #23 │ │ │ │ + rsbseq r6, r5, ip, lsl #1 │ │ │ │ + rsbeq fp, ip, r0, lsr #5 │ │ │ │ rsbeq fp, ip, r0, asr #5 │ │ │ │ - rsbeq fp, ip, r0, ror #5 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ addseq r5, r6, r0, ror #11 │ │ │ │ @@ -219182,15 +219182,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #416] @ 31eda4 │ │ │ │ ldr r3, [pc, #416] @ 31eda8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -219210,15 +219210,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31ed8c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba3d0 │ │ │ │ + b 6ba3a8 │ │ │ │ ldr r2, [pc, #316] @ 31edb0 │ │ │ │ ldr r3, [pc, #288] @ 31ed98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -219239,15 +219239,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31ed8c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba364 │ │ │ │ + b 6ba33c │ │ │ │ bl 248e40 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 31ec38 │ │ │ │ ldr r3, [pc, #192] @ 31edb8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219267,46 +219267,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 31edc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31ec1c │ │ │ │ ldr r0, [pc, #76] @ 31edc8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31ec1c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq lr, r0, r4, lsl #12 │ │ │ │ + addeq lr, r0, r4, ror #11 │ │ │ │ addseq fp, r8, ip, asr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ + rsbeq fp, ip, r8, lsr #3 │ │ │ │ rsbeq fp, ip, r8, asr #3 │ │ │ │ - rsbeq fp, ip, r8, ror #3 │ │ │ │ addseq fp, r8, r8, lsl pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0098bedc │ │ │ │ addseq fp, r8, r8, lsr #29 │ │ │ │ addseq fp, r8, r8, ror #28 │ │ │ │ andeq r4, r0, r0, lsr sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, ip, r8, ror r0 │ │ │ │ - @ instruction: 0x006cb09c │ │ │ │ + rsbeq fp, ip, r8, asr r0 │ │ │ │ + rsbeq fp, ip, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 31efe4 │ │ │ │ ldr r3, [pc, #508] @ 31efe8 │ │ │ │ @@ -219323,21 +219323,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 31eff4 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [pc, #448] @ 31eff8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8ac780 │ │ │ │ + bl 8ac758 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31ee94 │ │ │ │ ldr r2, [pc, #420] @ 31effc │ │ │ │ ldr r3, [pc, #396] @ 31efe8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -219352,52 +219352,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8abfa0 │ │ │ │ + bl 8abf78 │ │ │ │ ldr r3, [pc, #340] @ 31f000 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 31ef40 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 31ee50 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #300] @ 31f004 │ │ │ │ ldr r2, [pc, #300] @ 31f008 │ │ │ │ ldr r1, [pc, #300] @ 31f00c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 31ee50 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6ba724 │ │ │ │ + bl 6ba6fc │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31ee50 │ │ │ │ ldr r2, [pc, #232] @ 31f010 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8ace68 │ │ │ │ + bl 8ace40 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 31ee50 │ │ │ │ ldr r3, [pc, #204] @ 31f014 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31eebc │ │ │ │ @@ -219415,120 +219415,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 31f020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31eebc │ │ │ │ ldr r0, [pc, #88] @ 31f024 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31eebc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r8, r4, lsr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0080e3b4 │ │ │ │ - rsbeq fp, ip, r8, asr #32 │ │ │ │ - rsbeq fp, ip, r0, lsr r0 │ │ │ │ + umulleq lr, r0, r4, r3 │ │ │ │ + rsbeq fp, ip, r8, lsr #32 │ │ │ │ + rsbeq fp, ip, r0, lsl r0 │ │ │ │ addseq fp, r8, r8, ror #25 │ │ │ │ addseq fp, r8, r4, asr #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq lr, r0, r0, ror #5 │ │ │ │ - rsbeq sl, ip, r0, asr #29 │ │ │ │ - ldrdeq sl, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + addeq lr, r0, r0, asr #5 │ │ │ │ + rsbeq sl, ip, r0, lsr #29 │ │ │ │ + strheq sl, [ip], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r1, r0, r4, lsl #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq sl, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq sl, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x006cae9c │ │ │ │ + ldrdeq sl, [ip], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 31f08c │ │ │ │ ldr r2, [pc, #76] @ 31f090 │ │ │ │ ldr r1, [pc, #76] @ 31f094 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq lr, r0, r8, ror r1 │ │ │ │ + addeq lr, r0, r8, asr r1 │ │ │ │ + rsbeq sl, ip, r8, lsr sp │ │ │ │ rsbeq sl, ip, r8, asr sp │ │ │ │ - rsbeq sl, ip, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 31f0e4 │ │ │ │ ldr r2, [pc, #52] @ 31f0e8 │ │ │ │ ldr r1, [pc, #52] @ 31f0ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 8ac544 │ │ │ │ - addeq lr, r0, r8, lsl #2 │ │ │ │ - rsbeq sl, ip, r8, lsl #27 │ │ │ │ - rsbeq sl, ip, r0, lsr #27 │ │ │ │ + b 8ac51c │ │ │ │ + addeq lr, r0, r8, ror #1 │ │ │ │ + rsbeq sl, ip, r8, ror #26 │ │ │ │ + rsbeq sl, ip, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 31f138 │ │ │ │ ldr r2, [pc, #48] @ 31f13c │ │ │ │ ldr r1, [pc, #48] @ 31f140 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6ba5d0 │ │ │ │ - strheq lr, [r0], r0 │ │ │ │ + b 6ba5a8 │ │ │ │ + umulleq lr, r0, r0, r0 │ │ │ │ + rsbeq sl, ip, r0, ror ip │ │ │ │ @ instruction: 0x006cac90 │ │ │ │ - strheq sl, [ip], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 31f1b4 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 31f1b8 │ │ │ │ @@ -219538,60 +219538,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ - bl 6ba724 │ │ │ │ + bl 6ba6fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq lr, r0, r8, asr r0 │ │ │ │ - rsbeq sl, ip, ip, asr #24 │ │ │ │ - rsbeq sl, ip, r4, lsr ip │ │ │ │ + addeq lr, r0, r8, lsr r0 │ │ │ │ + rsbeq sl, ip, ip, lsr #24 │ │ │ │ + rsbeq sl, ip, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 31f234 │ │ │ │ ldr r2, [pc, #92] @ 31f238 │ │ │ │ ldr r1, [pc, #92] @ 31f23c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f228 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248e40 │ │ │ │ - addeq sp, r0, r0, ror #31 │ │ │ │ - rsbeq sl, ip, r0, ror #24 │ │ │ │ - rsbeq sl, ip, r8, ror ip │ │ │ │ + addeq sp, r0, r0, asr #31 │ │ │ │ + rsbeq sl, ip, r0, asr #24 │ │ │ │ + rsbeq sl, ip, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 31f39c │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -219607,15 +219607,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #264] @ 31f3b0 │ │ │ │ ldr r3, [pc, #264] @ 31f3b4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -219630,15 +219630,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31f398 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba494 │ │ │ │ + b 6ba46c │ │ │ │ ldr r3, [pc, #184] @ 31f3bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f2c0 │ │ │ │ ldr r3, [pc, #168] @ 31f3c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -219654,44 +219654,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31f3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31f2c0 │ │ │ │ ldr r0, [pc, #68] @ 31f3cc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31f2c0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r0, r4, ror #30 │ │ │ │ + addeq sp, r0, r4, asr #30 │ │ │ │ @ instruction: 0x0098b8b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, ip, r4, asr #22 │ │ │ │ - rsbeq sl, ip, ip, lsl fp │ │ │ │ + rsbeq sl, ip, r4, lsr #22 │ │ │ │ + strdeq sl, [ip], #-172 @ 0xffffff54 @ │ │ │ │ addseq fp, r8, r4, ror r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r8, r4, asr r8 │ │ │ │ andeq r2, r0, r0, asr #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq sl, ip, r4, ror #22 │ │ │ │ rsbeq sl, ip, r4, lsl #23 │ │ │ │ - rsbeq sl, ip, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 31f4c8 │ │ │ │ ldr r2, [pc, #224] @ 31f4cc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -219700,67 +219700,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #184] @ 31f4d4 │ │ │ │ ldr r1, [pc, #184] @ 31f4d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #136] @ 31f4dc │ │ │ │ ldr r1, [pc, #136] @ 31f4e0 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f4b4 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f494 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 8fc8dc │ │ │ │ + b 8fc8b4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 8acac0 │ │ │ │ + bl 8aca98 │ │ │ │ b 31f474 │ │ │ │ - ldrdeq sp, [r0], r4 │ │ │ │ - rsbeq sl, ip, ip, asr #20 │ │ │ │ - rsbeq sl, ip, r4, ror #20 │ │ │ │ - rsbeq r8, fp, ip, lsl #5 │ │ │ │ - rsbseq r5, r5, r8, asr r7 │ │ │ │ + @ instruction: 0x0080ddb4 │ │ │ │ + rsbeq sl, ip, ip, lsr #20 │ │ │ │ + rsbeq sl, ip, r4, asr #20 │ │ │ │ + rsbeq r8, fp, ip, ror #4 │ │ │ │ + rsbseq r5, r5, r8, lsr r7 │ │ │ │ + rsbeq sl, ip, r0, lsr r9 │ │ │ │ rsbeq sl, ip, r0, asr r9 │ │ │ │ - rsbeq sl, ip, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 31f640 │ │ │ │ ldr r7, [pc, #324] @ 31f644 │ │ │ │ ldr r6, [pc, #324] @ 31f648 │ │ │ │ @@ -219771,21 +219771,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 7545b4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 75458c │ │ │ │ + bl 754a90 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31f5b8 │ │ │ │ ldr r1, [pc, #240] @ 31f64c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -219794,15 +219794,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 31f654 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f600 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -219820,37 +219820,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 31f664 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f598 │ │ │ │ bl 248e40 │ │ │ │ ldr r2, [pc, #92] @ 31f668 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ace68 │ │ │ │ + bl 8ace40 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x0080dcbc │ │ │ │ + umulleq sp, r0, ip, ip │ │ │ │ + rsbeq sl, ip, ip, ror r8 │ │ │ │ @ instruction: 0x006ca89c │ │ │ │ - strheq sl, [ip], #-140 @ 0xffffff74 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -219869,45 +219869,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr fp, [pc, #368] @ 31f830 │ │ │ │ ldr r1, [pc, #368] @ 31f834 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 31f724 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f7e4 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ac780 │ │ │ │ + bl 8ac758 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f7c4 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31f78c │ │ │ │ ldr r1, [pc, #236] @ 31f838 │ │ │ │ mov r2, #1 │ │ │ │ @@ -219918,33 +219918,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 31f840 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6ba364 │ │ │ │ + b 6ba33c │ │ │ │ ldr ip, [pc, #176] @ 31f844 │ │ │ │ ldr r3, [pc, #176] @ 31f848 │ │ │ │ ldr r1, [pc, #176] @ 31f84c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 31f850 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -219952,36 +219952,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 31f854 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq sp, r0, r4, lsr fp │ │ │ │ - rsbeq sl, ip, r4, lsl r7 │ │ │ │ - rsbeq sl, ip, ip, lsr r7 │ │ │ │ - rsbeq sl, ip, r8, lsl #15 │ │ │ │ - rsbeq sl, ip, r0, lsr #15 │ │ │ │ + addeq sp, r0, r4, lsl fp │ │ │ │ + strdeq sl, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sl, ip, ip, lsl r7 │ │ │ │ + rsbeq sl, ip, r8, ror #14 │ │ │ │ + rsbeq sl, ip, r0, lsl #15 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - rsbeq sl, ip, r0, ror r7 │ │ │ │ + rsbeq sl, ip, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 31f994 │ │ │ │ ldr r2, [pc, #292] @ 31f998 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -219990,33 +219990,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8ac780 │ │ │ │ + bl 8ac758 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f930 │ │ │ │ cmp r4, #0 │ │ │ │ beq 31f950 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #212] @ 31f9a0 │ │ │ │ ldr r1, [pc, #212] @ 31f9a4 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 31f8fc │ │ │ │ ldr r3, [pc, #172] @ 31f9a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -220027,15 +220027,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 31f9b4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220044,41 +220044,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sp, r0, ip, asr #18 │ │ │ │ - rsbeq sl, ip, r4, asr #11 │ │ │ │ - ldrdeq sl, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq sp, r0, ip, lsr #18 │ │ │ │ + rsbeq sl, ip, r4, lsr #11 │ │ │ │ + strheq sl, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + strheq sl, [ip], #-68 @ 0xffffffbc @ │ │ │ │ ldrdeq sl, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - strdeq sl, [ip], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 31f9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ umulleq r6, sl, r4, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -220096,17 +220096,17 @@ │ │ │ │ bne 31fa94 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 31fab0 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8ac544 │ │ │ │ + bl 8ac51c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -220151,15 +220151,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31fbc0 │ │ │ │ ldr r3, [pc, #220] @ 31fc10 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -220170,28 +220170,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #160] @ 31fc14 │ │ │ │ ldr r2, [pc, #160] @ 31fc18 │ │ │ │ ldr r1, [pc, #160] @ 31fc1c │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220200,64 +220200,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 31fc24 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq sl, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - addeq sp, r0, r8, asr #14 │ │ │ │ - rsbeq sl, ip, r8, asr #9 │ │ │ │ + ldrdeq sl, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + addeq sp, r0, r8, lsr #14 │ │ │ │ + rsbeq sl, ip, r8, lsr #9 │ │ │ │ addeq r6, sl, r4, lsr r2 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rsbeq sl, ip, r8, asr r4 │ │ │ │ rsbeq sl, ip, r8, lsr r4 │ │ │ │ + rsbeq sl, ip, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 31fc9c │ │ │ │ ldr r2, [pc, #92] @ 31fca0 │ │ │ │ ldr r1, [pc, #92] @ 31fca4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #60] @ 31fca8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #48] @ 31fcac │ │ │ │ ldr r1, [pc, #48] @ 31fcb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74c15c │ │ │ │ - addeq sp, r0, r4, lsl #12 │ │ │ │ - rsbeq r7, fp, r8, asr sl │ │ │ │ - rsbseq r4, r5, ip, lsl pc │ │ │ │ + b 74c134 │ │ │ │ + addeq sp, r0, r4, ror #11 │ │ │ │ + rsbeq r7, fp, r8, lsr sl │ │ │ │ + ldrsheq r4, [r5], #-236 @ 0xffffff14 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ addseq r4, r6, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -220267,58 +220267,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [pc, #100] @ 31fd5c │ │ │ │ ldr r7, [pc, #100] @ 31fd60 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 338d68 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338e68 │ │ │ │ - addeq sp, r0, r4, ror r5 │ │ │ │ + addeq sp, r0, r4, asr r5 │ │ │ │ + ldrdeq sl, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ strdeq sl, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq sl, ip, r0, lsl r3 │ │ │ │ - rsbeq r8, ip, r4, lsl r5 │ │ │ │ - rsbeq r8, ip, r8, lsr #10 │ │ │ │ + strdeq r8, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r8, ip, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 31fde8 │ │ │ │ ldr r2, [pc, #108] @ 31fdec │ │ │ │ ldr r1, [pc, #108] @ 31fdf0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -220330,17 +220330,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sp, r0, r4, asr #9 │ │ │ │ + addeq sp, r0, r4, lsr #9 │ │ │ │ + rsbeq sl, ip, r4, lsr #4 │ │ │ │ rsbeq sl, ip, r4, asr #4 │ │ │ │ - rsbeq sl, ip, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 31ffac │ │ │ │ ldr r1, [pc, #412] @ 31ffb0 │ │ │ │ @@ -220379,15 +220379,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 31ff20 │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 31ff28 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r2, [pc, #256] @ 31ffb8 │ │ │ │ ldr r3, [pc, #244] @ 31ffb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -220425,39 +220425,39 @@ │ │ │ │ bne 31ff8c │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 31fe7c │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8abfbc │ │ │ │ + bl 8abf94 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 31fe7c │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 31fe7c │ │ │ │ ldr r1, [pc, #44] @ 31ffc0 │ │ │ │ ldr r0, [pc, #44] @ 31ffc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 31ff4c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r8, ip, lsl #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0098acdc │ │ │ │ addseq sl, r8, r4, ror #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x0080d2b4 │ │ │ │ - ldrdeq sl, [ip], #-4 @ │ │ │ │ + umulleq sp, r0, r4, r2 │ │ │ │ + strheq sl, [ip], #-4 @ │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 32002c │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -220474,22 +220474,22 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r0, [pc, #4] @ 320038 │ │ │ │ add r0, pc, r0 │ │ │ │ b 249008 │ │ │ │ - rsbeq sl, ip, r8, asr r0 │ │ │ │ + rsbeq sl, ip, r8, lsr r0 │ │ │ │ ldr r0, [pc, #4] @ 320048 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ @ instruction: 0x008a5dbc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 32005c │ │ │ │ add r0, pc, r0 │ │ │ │ b 33802c │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -220510,15 +220510,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #1044] @ 3204d8 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -220610,15 +220610,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3201b4 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -220633,15 +220633,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3201b4 │ │ │ │ ldr r3, [pc, #588] @ 320500 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -220656,15 +220656,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3201b4 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -220693,28 +220693,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3201b4 │ │ │ │ ldr r3, [pc, #376] @ 32051c │ │ │ │ ldr ip, [pc, #376] @ 320520 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 320524 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3201b4 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 320208 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -220726,28 +220726,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 32052c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3201b4 │ │ │ │ ldr r3, [pc, #264] @ 320530 │ │ │ │ ldr ip, [pc, #264] @ 320534 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 320538 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3201b4 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -220766,110 +220766,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 320540 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3201b4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r0, r8, lsl r2 │ │ │ │ + strdeq sp, [r0], r8 │ │ │ │ umullseq sl, r8, ip, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, ip, ip, lsl r0 │ │ │ │ strdeq r9, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r9, [ip], #-252 @ 0xffffff04 @ │ │ │ │ addseq sl, r8, r8, asr sl │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ addseq sl, r8, r0, ror #18 │ │ │ │ - addeq sp, r0, ip, rrx │ │ │ │ - rsbeq r9, ip, r0, asr #29 │ │ │ │ - @ instruction: 0x006c9e9c │ │ │ │ - addeq sp, r0, r0, lsl r0 │ │ │ │ - rsbeq r9, ip, r4, lsr #29 │ │ │ │ - rsbeq r9, ip, r0, asr #28 │ │ │ │ + addeq sp, r0, ip, asr #32 │ │ │ │ + rsbeq r9, ip, r0, lsr #29 │ │ │ │ + rsbeq r9, ip, ip, ror lr │ │ │ │ + strdeq ip, [r0], r0 │ │ │ │ + rsbeq r9, ip, r4, lsl #29 │ │ │ │ + rsbeq r9, ip, r0, lsr #28 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0x0080cfb4 │ │ │ │ - rsbeq r9, ip, ip, lsl #29 │ │ │ │ - rsbeq r9, ip, r4, ror #27 │ │ │ │ - addeq ip, r0, r0, lsr #30 │ │ │ │ - rsbeq r9, ip, r4, lsr #28 │ │ │ │ - rsbeq r9, ip, r0, asr sp │ │ │ │ - addeq ip, r0, ip, ror #29 │ │ │ │ - @ instruction: 0x006c9e9c │ │ │ │ - rsbeq r9, ip, ip, lsl sp │ │ │ │ + umulleq ip, r0, r4, pc @ │ │ │ │ + rsbeq r9, ip, ip, ror #28 │ │ │ │ rsbeq r9, ip, r4, asr #27 │ │ │ │ - rsbeq r9, ip, ip, asr #25 │ │ │ │ - addeq ip, r0, r8, ror #28 │ │ │ │ - strdeq r9, [ip], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x006c9c98 │ │ │ │ - rsbeq r9, ip, r0, ror #26 │ │ │ │ - rsbeq r9, ip, ip, lsr #24 │ │ │ │ + addeq ip, r0, r0, lsl #30 │ │ │ │ + rsbeq r9, ip, r4, lsl #28 │ │ │ │ + rsbeq r9, ip, r0, lsr sp │ │ │ │ + addeq ip, r0, ip, asr #29 │ │ │ │ + rsbeq r9, ip, ip, ror lr │ │ │ │ + strdeq r9, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r9, ip, r4, lsr #27 │ │ │ │ + rsbeq r9, ip, ip, lsr #25 │ │ │ │ + addeq ip, r0, r8, asr #28 │ │ │ │ + ldrdeq r9, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r9, ip, r8, ror ip │ │ │ │ + rsbeq r9, ip, r0, asr #26 │ │ │ │ + rsbeq r9, ip, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 3205e4 │ │ │ │ ldr r2, [pc, #136] @ 3205e8 │ │ │ │ ldr r1, [pc, #136] @ 3205ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr ip, [pc, #104] @ 3205f0 │ │ │ │ ldr r3, [pc, #104] @ 3205f4 │ │ │ │ ldr r1, [pc, #104] @ 3205f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 3205fc │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq ip, r0, ip, lsr sp │ │ │ │ - rsbeq r7, fp, r8, lsr r1 │ │ │ │ - rsbseq r4, r5, r4, lsl #12 │ │ │ │ + addeq ip, r0, ip, lsl sp │ │ │ │ + rsbeq r7, fp, r8, lsl r1 │ │ │ │ + rsbseq r4, r5, r4, ror #11 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ addseq r3, r6, ip, lsr #24 │ │ │ │ - strheq r9, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x006c9c90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 320734 │ │ │ │ ldr r2, [pc, #284] @ 320738 │ │ │ │ ldr r1, [pc, #284] @ 32073c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3206f0 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3206d0 │ │ │ │ @@ -220886,28 +220886,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220925,23 +220925,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 320748 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq ip, r0, ip, ror ip │ │ │ │ + addeq ip, r0, ip, asr ip │ │ │ │ + rsbeq r9, ip, ip, asr sl │ │ │ │ rsbeq r9, ip, ip, ror sl │ │ │ │ - @ instruction: 0x006c9a9c │ │ │ │ - addeq ip, r0, r0, lsl #23 │ │ │ │ - strheq r9, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r9, ip, r4, asr fp │ │ │ │ + addeq ip, r0, r0, ror #22 │ │ │ │ + @ instruction: 0x006c9990 │ │ │ │ + rsbeq r9, ip, r4, lsr fp │ │ │ │ ldr r0, [pc, #4] @ 320758 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r5, sl, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 320b94 │ │ │ │ ldr lr, [pc, #1056] @ 320b98 │ │ │ │ @@ -220956,15 +220956,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #1004] @ 320ba8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3209b8 │ │ │ │ @@ -220982,24 +220982,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 3263e0 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 320a84 │ │ │ │ ldr r9, [pc, #916] @ 320bb0 │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 320bb4 │ │ │ │ ldr r1, [pc, #908] @ 320bb8 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 320bbc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24884c │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -221068,15 +221068,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 320bd4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #604] @ 320bd8 │ │ │ │ ldr r3, [pc, #540] @ 320b9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -221103,15 +221103,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 320be0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 3207e4 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 320944 │ │ │ │ @@ -221135,168 +221135,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 320944 │ │ │ │ ldr r3, [pc, #360] @ 320bf4 │ │ │ │ ldr ip, [pc, #360] @ 320bf8 │ │ │ │ ldr r1, [pc, #360] @ 320bfc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 320974 │ │ │ │ ldr r3, [pc, #320] @ 320c00 │ │ │ │ ldr ip, [pc, #320] @ 320c04 │ │ │ │ ldr r1, [pc, #320] @ 320c08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 320974 │ │ │ │ ldr ip, [pc, #284] @ 320c0c │ │ │ │ ldr r1, [pc, #284] @ 320c10 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 320944 │ │ │ │ ldr ip, [pc, #252] @ 320c14 │ │ │ │ ldr r1, [pc, #252] @ 320c18 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 320944 │ │ │ │ ldr ip, [pc, #216] @ 320c1c │ │ │ │ ldr r1, [pc, #216] @ 320c20 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 320974 │ │ │ │ ldr ip, [pc, #184] @ 320c24 │ │ │ │ ldr r1, [pc, #184] @ 320c28 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 320944 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - addeq ip, r0, r8, ror #22 │ │ │ │ + addeq ip, r0, r8, asr #22 │ │ │ │ addseq sl, r8, r0, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, ip, r8, lsr #22 │ │ │ │ - rsbeq r9, ip, ip, lsr fp │ │ │ │ + rsbeq r9, ip, r8, lsl #22 │ │ │ │ + rsbeq r9, ip, ip, lsl fp │ │ │ │ addseq sl, r8, r4, ror #6 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq ip, [r0], r0 │ │ │ │ - rsbeq r6, fp, r0, ror #28 │ │ │ │ - rsbseq r0, r4, ip, lsl #24 │ │ │ │ - rsbeq r9, ip, r8, ror #22 │ │ │ │ - ldrdeq r6, [pc], #-64 @ │ │ │ │ + @ instruction: 0x0080cab0 │ │ │ │ + rsbeq r6, fp, r0, asr #28 │ │ │ │ + rsbseq r0, r4, ip, ror #23 │ │ │ │ + rsbeq r9, ip, r8, asr #22 │ │ │ │ + strheq r6, [pc], #-64 @ │ │ │ │ addseq r9, r9, r8, ror #9 │ │ │ │ - rsbeq r9, ip, r8, lsl #22 │ │ │ │ - strdeq r9, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r9, ip, r8, lsr #19 │ │ │ │ - rsbeq r9, ip, ip, lsl #19 │ │ │ │ + rsbeq r9, ip, r8, ror #21 │ │ │ │ + ldrdeq r9, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r9, ip, r8, lsl #19 │ │ │ │ + rsbeq r9, ip, ip, ror #18 │ │ │ │ addseq sl, r8, r0, lsr #3 │ │ │ │ - rsbeq r9, ip, r8, lsr #19 │ │ │ │ - strdeq r9, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r9, ip, r8, lsl #19 │ │ │ │ + ldrdeq r9, [ip], #-136 @ 0xffffff78 @ │ │ │ │ @ instruction: 0x009993b0 │ │ │ │ - rsbeq r9, ip, ip, asr #19 │ │ │ │ - rsbeq r9, ip, r0, lsr #19 │ │ │ │ - rsbeq r9, ip, r4, lsl #17 │ │ │ │ - addeq ip, r0, r8, asr r8 │ │ │ │ - strheq r9, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r9, ip, r0, asr r8 │ │ │ │ - addeq ip, r0, r4, lsr #16 │ │ │ │ - @ instruction: 0x006c989c │ │ │ │ - rsbeq r9, ip, ip, lsl r8 │ │ │ │ - ldrdeq r9, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - strdeq r9, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r9, ip, r8, ror #17 │ │ │ │ - rsbeq r9, ip, ip, asr #15 │ │ │ │ - strdeq r9, [ip], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r9, ip, r0, lsr #15 │ │ │ │ - strheq r9, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r9, ip, r8, ror r7 │ │ │ │ + rsbeq r9, ip, ip, lsr #19 │ │ │ │ + rsbeq r9, ip, r0, lsl #19 │ │ │ │ + rsbeq r9, ip, r4, ror #16 │ │ │ │ + addeq ip, r0, r8, lsr r8 │ │ │ │ + @ instruction: 0x006c9798 │ │ │ │ + rsbeq r9, ip, r0, lsr r8 │ │ │ │ + addeq ip, r0, r4, lsl #16 │ │ │ │ + rsbeq r9, ip, ip, ror r8 │ │ │ │ + strdeq r9, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + strheq r9, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq r9, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r9, ip, r8, asr #17 │ │ │ │ + rsbeq r9, ip, ip, lsr #15 │ │ │ │ + ldrdeq r9, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r9, ip, r0, lsl #15 │ │ │ │ + @ instruction: 0x006c9890 │ │ │ │ + rsbeq r9, ip, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 320cc0 │ │ │ │ ldr r2, [pc, #124] @ 320cc4 │ │ │ │ ldr r1, [pc, #124] @ 320cc8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #92] @ 320ccc │ │ │ │ ldr r1, [pc, #92] @ 320cd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 320cd4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq ip, r0, r4, lsr #13 │ │ │ │ - rsbeq r6, fp, r0, asr sl │ │ │ │ - rsbseq r3, r5, ip, lsl pc │ │ │ │ + addeq ip, r0, r4, lsl #13 │ │ │ │ + rsbeq r6, fp, r0, lsr sl │ │ │ │ + ldrsheq r3, [r5], #-236 @ 0xffffff14 @ │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ umullseq r3, r6, ip, r6 │ │ │ │ - rsbeq r9, ip, r4, lsr #15 │ │ │ │ + rsbeq r9, ip, r4, lsl #15 │ │ │ │ ldr r0, [pc, #4] @ 320ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r5, sl, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 320d70 │ │ │ │ mov r4, r1 │ │ │ │ @@ -221305,15 +221305,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 320d78 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ add r4, r0, r4 │ │ │ │ strb r5, [r4, #100] @ 0x64 │ │ │ │ ldrh r1, [r0, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq 320d60 │ │ │ │ @@ -221323,42 +221323,42 @@ │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ cmp r3, ip │ │ │ │ orr r1, r1, r2 │ │ │ │ bne 320d50 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 750380 │ │ │ │ - addeq ip, r0, r8, lsr r6 │ │ │ │ - @ instruction: 0x006c9790 │ │ │ │ + b 750358 │ │ │ │ + addeq ip, r0, r8, lsl r6 │ │ │ │ rsbeq r9, ip, r0, ror r7 │ │ │ │ + rsbeq r9, ip, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 320e20 │ │ │ │ ldr r2, [pc, #140] @ 320e24 │ │ │ │ ldr r1, [pc, #140] @ 320e28 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #108] @ 320e2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r1, [pc, #96] @ 320e30 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #80] @ 320e34 │ │ │ │ ldr r2, [pc, #80] @ 320e38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ @@ -221368,17 +221368,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0080c5b0 │ │ │ │ - strdeq r6, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r3, r5, r8, asr #27 │ │ │ │ + umulleq ip, r0, r0, r5 │ │ │ │ + ldrdeq r6, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r3, r5, r8, lsr #27 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ addseq r3, r6, r0, lsl #12 │ │ │ │ addeq r5, sl, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -221388,67 +221388,67 @@ │ │ │ │ ldr r1, [pc, #76] @ 320ea8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrh r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq ip, r0, ip, ror #9 │ │ │ │ - rsbeq r9, ip, ip, lsr #12 │ │ │ │ - rsbeq r9, ip, r0, asr #12 │ │ │ │ + addeq ip, r0, ip, asr #9 │ │ │ │ + rsbeq r9, ip, ip, lsl #12 │ │ │ │ + rsbeq r9, ip, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 320efc │ │ │ │ ldr r2, [pc, #56] @ 320f00 │ │ │ │ ldr r1, [pc, #56] @ 320f04 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24a658 │ │ │ │ - addeq ip, r0, ip, ror r4 │ │ │ │ - strheq r9, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrdeq r9, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq ip, r0, ip, asr r4 │ │ │ │ + @ instruction: 0x006c959c │ │ │ │ + strheq r9, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ 320f84 │ │ │ │ ldr r2, [pc, #100] @ 320f88 │ │ │ │ ldr r1, [pc, #100] @ 320f8c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrh r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi 320f68 │ │ │ │ ldr r1, [pc, #56] @ 320f90 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -221457,58 +221457,58 @@ │ │ │ │ ldr r1, [pc, #36] @ 320f94 │ │ │ │ ldr r0, [pc, #36] @ 320f98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq ip, r0, r0, lsr #8 │ │ │ │ - rsbeq r9, ip, r0, ror #10 │ │ │ │ - rsbeq r9, ip, r4, ror r5 │ │ │ │ + addeq ip, r0, r0, lsl #8 │ │ │ │ + rsbeq r9, ip, r0, asr #10 │ │ │ │ + rsbeq r9, ip, r4, asr r5 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - rsbeq r9, ip, ip, lsr r5 │ │ │ │ - rsbeq r9, ip, ip, asr #10 │ │ │ │ + rsbeq r9, ip, ip, lsl r5 │ │ │ │ + rsbeq r9, ip, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 321014 │ │ │ │ ldr r2, [pc, #96] @ 321018 │ │ │ │ ldr r1, [pc, #96] @ 32101c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #64] @ 321020 │ │ │ │ ldr r1, [pc, #64] @ 321024 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r5, #96 @ 0x60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324340 │ │ │ │ - addeq ip, r0, ip, lsl #7 │ │ │ │ - rsbeq r9, ip, r8, asr #9 │ │ │ │ - ldrdeq r9, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r6, fp, r4, asr #13 │ │ │ │ - @ instruction: 0x00753b90 │ │ │ │ + addeq ip, r0, ip, ror #6 │ │ │ │ + rsbeq r9, ip, r8, lsr #9 │ │ │ │ + strheq r9, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r6, fp, r4, lsr #13 │ │ │ │ + rsbseq r3, r5, r0, ror fp │ │ │ │ ldr r0, [pc, #4] @ 321034 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ ldrdeq r4, [sl], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -221538,15 +221538,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 3210cc │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 3210a8 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl 995b90 │ │ │ │ + bl 995b68 │ │ │ │ add r4, r4, #1 │ │ │ │ b 321054 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 321218 │ │ │ │ @@ -221555,36 +221555,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #268] @ 321224 │ │ │ │ ldr r1, [pc, #268] @ 321228 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #232] @ 32122c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 338e68 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -221622,20 +221622,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a658 │ │ │ │ b 3211e0 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 3211d8 │ │ │ │ - addeq ip, r0, r4, lsl #5 │ │ │ │ - rsbeq r7, ip, r4, lsl r1 │ │ │ │ - rsbeq r7, ip, r8, lsr #2 │ │ │ │ - rsbeq r9, ip, r8, ror #7 │ │ │ │ - rsbeq r9, ip, r0, lsl #8 │ │ │ │ - strdeq r9, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq ip, r0, r4, ror #4 │ │ │ │ + strdeq r7, [ip], #-4 @ │ │ │ │ + rsbeq r7, ip, r8, lsl #2 │ │ │ │ + rsbeq r9, ip, r8, asr #7 │ │ │ │ + rsbeq r9, ip, r0, ror #7 │ │ │ │ + ldrdeq r9, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 321294 │ │ │ │ ldr r2, [pc, #72] @ 321298 │ │ │ │ @@ -221643,27 +221643,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #40] @ 3212a0 │ │ │ │ ldr r1, [pc, #40] @ 3212a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - addeq ip, r0, r8, lsr #2 │ │ │ │ - rsbeq r6, fp, ip, asr #8 │ │ │ │ - rsbseq r3, r5, r8, lsl r9 │ │ │ │ + b 74c134 │ │ │ │ + addeq ip, r0, r8, lsl #2 │ │ │ │ + rsbeq r6, fp, ip, lsr #8 │ │ │ │ + ldrsheq r3, [r5], #-136 @ 0xffffff78 @ │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ addseq r3, r6, r4, ror #4 │ │ │ │ │ │ │ │ 003212a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -221706,25 +221706,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 338eec │ │ │ │ ldr r6, [pc, #120] @ 3213cc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70eba4 │ │ │ │ + bl 70eb7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 321390 │ │ │ │ ldr r3, [pc, #100] @ 3213d0 │ │ │ │ ldr r1, [pc, #100] @ 3213d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 758dd4 │ │ │ │ + bl 758dac │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 3213b0 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -221734,19 +221734,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 3213d8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7575cc │ │ │ │ + b 7575a4 │ │ │ │ addseq r9, r8, ip, asr #15 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - @ instruction: 0x007c429c │ │ │ │ - ldrsbeq r0, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r4, ip, ip, ror r2 │ │ │ │ + ldrheq r0, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 003213dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 321624 │ │ │ │ @@ -221767,15 +221767,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 3389bc │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 321480 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9967ec │ │ │ │ + bl 9967c4 │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 32160c │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -221799,19 +221799,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3215c8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 338eec │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 708144 │ │ │ │ + bl 70811c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70eba4 │ │ │ │ + bl 70eb7c │ │ │ │ cmp r0, #0 │ │ │ │ bne 32159c │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3215ac │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -221831,45 +221831,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 321560 │ │ │ │ - bl 708124 │ │ │ │ + bl 7080fc │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 3215ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 70ebd0 │ │ │ │ + bl 70eba8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 321544 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 32149c │ │ │ │ ldr r0, [pc, #120] @ 32162c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r2, [pc, #96] @ 321630 │ │ │ │ ldr r3, [pc, #84] @ 321628 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -221883,23 +221883,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 321634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r8, r4, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r8, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x006c8f94 │ │ │ │ addseq r9, r8, ip, asr #10 │ │ │ │ - rsbeq r8, ip, r4, lsr pc │ │ │ │ + rsbeq r8, ip, r4, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -221984,15 +221984,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 3219ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3219c4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -222035,15 +222035,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 3216dc │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 321774 │ │ │ │ @@ -222107,15 +222107,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 321830 │ │ │ │ ldr r0, [pc, #116] @ 321a00 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r1, [pc, #96] @ 321a00 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -222131,19 +222131,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248528 │ │ │ │ b 3217a4 │ │ │ │ addseq r9, r8, ip, lsr #9 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x006c8c98 │ │ │ │ + rsbeq r8, ip, r8, ror ip │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ andeq r5, r0, ip, lsr #3 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - strdeq r8, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq r8, [ip], #-188 @ 0xffffff44 @ │ │ │ │ │ │ │ │ 00321a08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -222161,15 +222161,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -222219,15 +222219,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 321b54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 321cb8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 321c4c │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -222259,15 +222259,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 321be4 │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 321aa0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -222296,15 +222296,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ b 321bf0 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 321b8c │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -222341,17 +222341,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 321d34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 321d38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - umulleq fp, r0, r8, r6 │ │ │ │ - rsbeq r8, ip, r0, ror #17 │ │ │ │ - rsbeq r8, ip, r4, lsl #18 │ │ │ │ + addeq fp, r0, r8, ror r6 │ │ │ │ + rsbeq r8, ip, r0, asr #17 │ │ │ │ + rsbeq r8, ip, r4, ror #17 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00321d3c : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 321e48 │ │ │ │ @@ -222417,18 +222417,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00988dd0 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strheq r8, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - addeq fp, r0, ip, ror r5 │ │ │ │ - rsbeq r8, ip, r4, asr #15 │ │ │ │ - rsbeq r8, ip, r8, ror #15 │ │ │ │ + @ instruction: 0x006c8794 │ │ │ │ + addeq fp, r0, ip, asr r5 │ │ │ │ + rsbeq r8, ip, r4, lsr #15 │ │ │ │ + rsbeq r8, ip, r8, asr #15 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00321e68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -222442,15 +222442,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 321a08 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -222462,17 +222462,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 321f08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r4, asr #9 │ │ │ │ - rsbeq r8, ip, r0, lsl r7 │ │ │ │ - rsbeq r8, ip, r4, lsr r7 │ │ │ │ + addeq fp, r0, r4, lsr #9 │ │ │ │ + strdeq r8, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, ip, r4, lsl r7 │ │ │ │ │ │ │ │ 00321f0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -222503,17 +222503,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 321fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 321fa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r8, lsr #8 │ │ │ │ - rsbeq r8, ip, r0, ror r6 │ │ │ │ - @ instruction: 0x006c8694 │ │ │ │ + addeq fp, r0, r8, lsl #8 │ │ │ │ + rsbeq r8, ip, r0, asr r6 │ │ │ │ + rsbeq r8, ip, r4, ror r6 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00321fac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222549,17 +222549,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 322054 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r8, ror r3 │ │ │ │ - rsbeq r8, ip, r4, asr #11 │ │ │ │ - rsbeq r8, ip, r8, ror #11 │ │ │ │ + addeq fp, r0, r8, asr r3 │ │ │ │ + rsbeq r8, ip, r4, lsr #11 │ │ │ │ + rsbeq r8, ip, r8, asr #11 │ │ │ │ │ │ │ │ 00322058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -222569,21 +222569,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 321a08 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222601,17 +222601,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9d4910 <__bss_end__@@Base+0xfdc21fd8> │ │ │ │ ... │ │ │ │ blcc fe9d491c <__bss_end__@@Base+0xfdc21fe4> │ │ │ │ - addeq fp, r0, r0, asr #5 │ │ │ │ - rsbeq r8, ip, r8, lsl #10 │ │ │ │ - rsbeq r8, ip, ip, lsr #10 │ │ │ │ + addeq fp, r0, r0, lsr #5 │ │ │ │ + rsbeq r8, ip, r8, ror #9 │ │ │ │ + rsbeq r8, ip, ip, lsl #10 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00322128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -222641,17 +222641,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3221b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r4, lsl r2 │ │ │ │ - rsbeq r8, ip, r0, ror #8 │ │ │ │ - rsbeq r8, ip, r4, lsl #9 │ │ │ │ + strdeq fp, [r0], r4 │ │ │ │ + rsbeq r8, ip, r0, asr #8 │ │ │ │ + rsbeq r8, ip, r4, ror #8 │ │ │ │ │ │ │ │ 003221bc : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003221c4 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -222681,15 +222681,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32226c │ │ │ │ mov r5, #0 │ │ │ │ b 322260 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 321638 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -222711,17 +222711,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3222b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3222bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r4, lsl r1 │ │ │ │ - rsbeq r8, ip, ip, asr r3 │ │ │ │ - rsbeq r8, ip, r0, lsl #7 │ │ │ │ + strdeq fp, [r0], r4 │ │ │ │ + rsbeq r8, ip, ip, lsr r3 │ │ │ │ + rsbeq r8, ip, r0, ror #6 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -222789,15 +222789,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 322468 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 322444 │ │ │ │ @@ -222824,33 +222824,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - addeq sl, r0, r0, lsl #31 │ │ │ │ - rsbeq r8, ip, r8, asr #3 │ │ │ │ - rsbeq r8, ip, r0, lsl #4 │ │ │ │ - andeq r0, r0, pc, asr #3 │ │ │ │ - addeq sl, r0, ip, asr pc │ │ │ │ + addeq sl, r0, r0, ror #30 │ │ │ │ rsbeq r8, ip, r8, lsr #3 │ │ │ │ - rsbeq r8, ip, ip, ror #3 │ │ │ │ + rsbeq r8, ip, r0, ror #3 │ │ │ │ + andeq r0, r0, pc, asr #3 │ │ │ │ + addeq sl, r0, ip, lsr pc │ │ │ │ + rsbeq r8, ip, r8, lsl #3 │ │ │ │ + rsbeq r8, ip, ip, asr #3 │ │ │ │ │ │ │ │ 00322488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3224b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248ae0 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -222929,19 +222929,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r8, r4, lsr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r8, [ip], #-16 @ │ │ │ │ - rsbeq r8, ip, r8, asr #3 │ │ │ │ strheq r8, [ip], #-16 @ │ │ │ │ - strheq r7, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r4, pc, r8, lsl r8 @ │ │ │ │ + rsbeq r8, ip, r8, lsr #3 │ │ │ │ + @ instruction: 0x006c8190 │ │ │ │ + @ instruction: 0x006c7e94 │ │ │ │ + strdeq r4, [pc], #-120 @ │ │ │ │ addseq r8, r8, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 322750 │ │ │ │ mov r3, r1 │ │ │ │ @@ -223013,18 +223013,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009884dc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, ip, r8, lsl #1 │ │ │ │ - rsbeq r8, ip, r8, ror r0 │ │ │ │ - rsbeq r7, ip, ip, asr sp │ │ │ │ - strheq r4, [pc], #-96 @ │ │ │ │ + rsbeq r8, ip, r8, rrx │ │ │ │ + rsbeq r8, ip, r8, asr r0 │ │ │ │ + rsbeq r7, ip, ip, lsr sp │ │ │ │ + @ instruction: 0x006f4690 │ │ │ │ addseq r8, r8, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 3228a8 │ │ │ │ @@ -223067,15 +223067,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322830 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 322894 │ │ │ │ - bl 9975a8 │ │ │ │ + bl 997580 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32289c │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 3227f4 │ │ │ │ @@ -223092,15 +223092,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 997e00 │ │ │ │ + bl 997dd8 │ │ │ │ b 322834 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r8, r8, r0, r3 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r8, r4, asr #5 │ │ │ │ @@ -223199,42 +223199,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 322aa4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 322aa8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r0, [pc, #60] @ 322aac │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ addseq r8, r8, r8, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r8, r4, lsl r2 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r7, ip, r4, lsr #21 │ │ │ │ - rsbeq r7, ip, r0, lsr #28 │ │ │ │ + rsbeq r7, ip, r4, lsl #21 │ │ │ │ + rsbeq r7, ip, r0, lsl #28 │ │ │ │ addseq r7, r9, r8, lsr #8 │ │ │ │ - rsbeq r7, ip, r4, lsl #28 │ │ │ │ + rsbeq r7, ip, r4, ror #27 │ │ │ │ addseq r8, r8, r4, lsr #2 │ │ │ │ - rsbeq r7, ip, r0, lsl #26 │ │ │ │ - rsbeq r7, ip, ip, asr sp │ │ │ │ - rsbeq r7, ip, r4, lsl #26 │ │ │ │ + rsbeq r7, ip, r0, ror #25 │ │ │ │ + rsbeq r7, ip, ip, lsr sp │ │ │ │ + rsbeq r7, ip, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 322ff4 │ │ │ │ ldr r3, [pc, #1324] @ 322ff8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -223250,15 +223250,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 323008 │ │ │ │ @@ -223414,15 +223414,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 708144 │ │ │ │ + bl 70811c │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -223525,87 +223525,87 @@ │ │ │ │ bl 24b1f8 │ │ │ │ ldr r1, [pc, #232] @ 323030 │ │ │ │ ldr r0, [pc, #232] @ 323034 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ mov r3, #0 │ │ │ │ b 322dc8 │ │ │ │ ldr r0, [pc, #196] @ 323038 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r0, [pc, #168] @ 32303c │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 323040 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r1, [pc, #124] @ 323044 │ │ │ │ ldr r0, [pc, #124] @ 323048 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ addseq r8, r8, r4, asr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq sl, r0, ip, lsl #19 │ │ │ │ - rsbeq r7, ip, ip, lsl #26 │ │ │ │ + addeq sl, r0, ip, ror #18 │ │ │ │ rsbeq r7, ip, ip, ror #25 │ │ │ │ + rsbeq r7, ip, ip, asr #25 │ │ │ │ @ instruction: 0x00987ff0 │ │ │ │ - strdeq sl, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r7, ip, r4, lsr #25 │ │ │ │ + ldrdeq sl, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r7, ip, r4, lsl #25 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r7, ip, r4, asr #25 │ │ │ │ - rsbeq r7, ip, r0, asr #20 │ │ │ │ + rsbeq r7, ip, r4, lsr #25 │ │ │ │ + rsbeq r7, ip, r0, lsr #20 │ │ │ │ addseq r7, r9, r0, lsl #2 │ │ │ │ - rsbeq r3, pc, r4, asr #31 │ │ │ │ - rsbseq r9, sl, r8, ror #10 │ │ │ │ + rsbeq r3, pc, r4, lsr #31 │ │ │ │ + rsbseq r9, sl, r8, asr #10 │ │ │ │ addseq r7, r8, ip, lsl ip │ │ │ │ - addeq sl, r0, ip, lsr #10 │ │ │ │ - ldrdeq r7, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq r7, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r7, ip, r8, lsr r9 │ │ │ │ - rsbeq r7, ip, r8, ror #17 │ │ │ │ - addeq sl, r0, ip, lsr #9 │ │ │ │ - rsbeq r7, ip, r8, ror r8 │ │ │ │ + addeq sl, r0, ip, lsl #10 │ │ │ │ + strheq r7, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq r7, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r7, ip, r8, lsl r9 │ │ │ │ + rsbeq r7, ip, r8, asr #17 │ │ │ │ + addeq sl, r0, ip, lsl #9 │ │ │ │ + rsbeq r7, ip, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 32316c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r1, [r4] │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3230ac │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323104 │ │ │ │ @@ -223624,20 +223624,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 3349c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 32317c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r3, [pc, #116] @ 323180 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -223659,22 +223659,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 323190 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addeq r2, sl, ip, lsl #30 │ │ │ │ - addeq sl, r0, ip, lsr #7 │ │ │ │ - ldrdeq r4, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r1, r5, r4, lsr #21 │ │ │ │ - rsbeq r7, ip, ip, lsl r8 │ │ │ │ + addeq sl, r0, ip, lsl #7 │ │ │ │ + strheq r4, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r1, r5, r4, lsl #21 │ │ │ │ + strdeq r7, [ip], #-124 @ 0xffffff84 @ │ │ │ │ addeq r2, sl, r4, ror #28 │ │ │ │ - addeq sl, r0, r0, lsr #6 │ │ │ │ - @ instruction: 0x006c779c │ │ │ │ - rsbeq sp, fp, r4, lsr #26 │ │ │ │ + addeq sl, r0, r0, lsl #6 │ │ │ │ + rsbeq r7, ip, ip, ror r7 │ │ │ │ + rsbeq sp, fp, r4, lsl #26 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 323258 │ │ │ │ ldr r2, [pc, #172] @ 32325c │ │ │ │ @@ -223682,15 +223682,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 323260 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 323238 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 323204 │ │ │ │ mov r0, r4 │ │ │ │ @@ -223717,17 +223717,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0080a2bc │ │ │ │ + umulleq sl, r0, ip, r2 │ │ │ │ + rsbeq r7, ip, r8, lsl #12 │ │ │ │ rsbeq r7, ip, r8, lsr #12 │ │ │ │ - rsbeq r7, ip, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 3234c4 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -223739,15 +223739,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 321324 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -223799,15 +223799,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 708144 │ │ │ │ + bl 70811c │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -223872,23 +223872,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq sl, r0, r4, ror #3 │ │ │ │ - rsbeq r7, ip, ip, asr #10 │ │ │ │ - rsbeq r7, ip, r8, ror #10 │ │ │ │ - rsbeq r7, ip, ip, lsl r4 │ │ │ │ - strdeq r7, [ip], #-12 @ │ │ │ │ - rsbseq fp, r5, r8, lsr #25 │ │ │ │ - rsbeq r7, ip, r8, lsl #12 │ │ │ │ - rsbeq r3, pc, r0, asr #19 │ │ │ │ - rsbseq r8, sl, ip, lsr #31 │ │ │ │ + addeq sl, r0, r4, asr #3 │ │ │ │ + rsbeq r7, ip, ip, lsr #10 │ │ │ │ + rsbeq r7, ip, r8, asr #10 │ │ │ │ + strdeq r7, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq r7, [ip], #-12 @ │ │ │ │ + rsbseq fp, r5, r8, lsl #25 │ │ │ │ + rsbeq r7, ip, r8, ror #11 │ │ │ │ + rsbeq r3, pc, r0, lsr #19 │ │ │ │ + rsbseq r8, sl, ip, lsl #31 │ │ │ │ │ │ │ │ 003234e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -223984,21 +223984,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 552854 │ │ │ │ bl 3393fc │ │ │ │ mov r1, r6 │ │ │ │ - bl 74db90 │ │ │ │ + bl 74db68 │ │ │ │ ldr r2, [pc, #204] @ 323754 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 323758 │ │ │ │ @@ -224029,28 +224029,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 323764 │ │ │ │ ldr r2, [pc, #72] @ 323768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r7, r8, ip, lsl #12 │ │ │ │ - addeq r9, r0, ip, asr pc │ │ │ │ + addeq r9, r0, ip, lsr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r7, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r6, ip, r4, lsl #29 │ │ │ │ - strheq r7, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r7, ip, r0, lsr #7 │ │ │ │ - rsbseq fp, fp, r0, lsr ip │ │ │ │ - strheq r6, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r7, ip, r4, lsr #6 │ │ │ │ - rsbeq r6, ip, ip, ror lr │ │ │ │ + ldrdeq r7, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r6, ip, r4, ror #28 │ │ │ │ + @ instruction: 0x006c7398 │ │ │ │ + rsbeq r7, ip, r0, lsl #7 │ │ │ │ + rsbseq fp, fp, r0, lsl ip │ │ │ │ + @ instruction: 0x006c6e98 │ │ │ │ + rsbeq r7, ip, r4, lsl #6 │ │ │ │ + rsbeq r6, ip, ip, asr lr │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ addseq r7, r8, ip, asr #8 │ │ │ │ - ldrdeq r7, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r7, ip, r0, lsr r2 │ │ │ │ + strheq r7, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r7, ip, r0, lsl r2 │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -224096,17 +224096,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 737a14 │ │ │ │ + bl 7379ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 730d6c │ │ │ │ + bl 730d44 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, r8, r8, lsr #6 │ │ │ │ @@ -224151,26 +224151,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 32392c │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r7, ip, r0, lsr r2 │ │ │ │ - addeq r9, r0, r8, lsl ip │ │ │ │ - strdeq r7, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r7, ip, r0, lsl r2 │ │ │ │ + strdeq r9, [r0], r8 │ │ │ │ + ldrdeq r7, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 00323930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -224284,17 +224284,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 323b04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r9, r0, r8, lsr #20 │ │ │ │ - rsbeq r7, ip, r0, lsl r0 │ │ │ │ - rsbeq r7, ip, ip, asr r0 │ │ │ │ + addeq r9, r0, r8, lsl #20 │ │ │ │ + strdeq r6, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r7, ip, ip, lsr r0 │ │ │ │ │ │ │ │ 00323b08 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 323b20 │ │ │ │ @@ -224357,15 +224357,15 @@ │ │ │ │ 00323be0 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 323bf8 │ │ │ │ bx r3 │ │ │ │ - b 701540 │ │ │ │ + b 701518 │ │ │ │ │ │ │ │ 00323bfc : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323c14 │ │ │ │ @@ -224383,24 +224383,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 323c6c │ │ │ │ ldr r2, [pc, #48] @ 323c70 │ │ │ │ ldr r1, [pc, #48] @ 323c74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 759658 │ │ │ │ + bl 759630 │ │ │ │ ldr r1, [pc, #28] @ 323c78 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 74c15c │ │ │ │ + b 74c134 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq r6, ip, r4, lsr #30 │ │ │ │ + rsbeq r6, ip, r4, lsl #30 │ │ │ │ @ instruction: 0x00960adc │ │ │ │ │ │ │ │ 00323c7c : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -224419,28 +224419,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ - addeq r9, r0, r0, asr r8 │ │ │ │ - strheq r6, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r6, ip, r4, lsr lr │ │ │ │ + addeq r9, r0, r0, lsr r8 │ │ │ │ + @ instruction: 0x006c6e9c │ │ │ │ + rsbeq r6, ip, r4, lsl lr │ │ │ │ │ │ │ │ 00323ce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7194f8 │ │ │ │ + bl 7194d0 │ │ │ │ str r0, [r4, #612] @ 0x264 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7550ec │ │ │ │ + b 7550c4 │ │ │ │ │ │ │ │ 00323d08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 323dd0 │ │ │ │ @@ -224450,16 +224450,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74d0b0 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d088 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 323da8 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 323d88 │ │ │ │ @@ -224485,17 +224485,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 58753c │ │ │ │ b 323d54 │ │ │ │ - addeq r9, r0, r8, ror #15 │ │ │ │ - rsbeq r3, fp, r4, ror r9 │ │ │ │ - rsbseq r0, r5, r8, asr #28 │ │ │ │ + addeq r9, r0, r8, asr #15 │ │ │ │ + rsbeq r3, fp, r4, asr r9 │ │ │ │ + rsbseq r0, r5, r8, lsr #28 │ │ │ │ addeq r2, sl, r4, lsr #4 │ │ │ │ │ │ │ │ 00323de0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -224515,16 +224515,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74d0b0 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d088 │ │ │ │ cmp r0, #0 │ │ │ │ beq 323e70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -224533,93 +224533,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 323e94 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 587828 │ │ │ │ - addeq r9, r0, r8, ror #13 │ │ │ │ - rsbeq r3, fp, ip, ror r8 │ │ │ │ - rsbseq r0, r5, r8, asr #26 │ │ │ │ + addeq r9, r0, r8, asr #13 │ │ │ │ + rsbeq r3, fp, ip, asr r8 │ │ │ │ + rsbseq r0, r5, r8, lsr #26 │ │ │ │ addeq r2, sl, r8, ror #2 │ │ │ │ ldr r0, [pc, #4] @ 323ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r2, sl, ip, ror #3 │ │ │ │ │ │ │ │ 00323ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #56] @ 323f0c │ │ │ │ ldr r2, [pc, #56] @ 323f10 │ │ │ │ ldr r1, [pc, #56] @ 323f14 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq r9, r0, r8, lsl #13 │ │ │ │ - rsbeq r6, ip, ip, asr #26 │ │ │ │ - rsbeq r6, ip, r8, ror #26 │ │ │ │ + addeq r9, r0, r8, ror #12 │ │ │ │ + rsbeq r6, ip, ip, lsr #26 │ │ │ │ + rsbeq r6, ip, r8, asr #26 │ │ │ │ │ │ │ │ 00323f18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 323fa8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 323f8c │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #84] @ 323fac │ │ │ │ ldr r2, [pc, #84] @ 323fb0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r6, ip, r8, lsl sp │ │ │ │ - addeq r9, r0, r8, lsl #12 │ │ │ │ - rsbeq r6, ip, r4, asr #25 │ │ │ │ + strdeq r6, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r9, r0, r8, ror #11 │ │ │ │ + rsbeq r6, ip, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -224680,15 +224680,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 324158 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 750488 │ │ │ │ + bl 750460 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 32414c │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 324128 │ │ │ │ @@ -224700,15 +224700,15 @@ │ │ │ │ bl 24884c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 3240e4 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -224728,19 +224728,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 32418c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbeq r6, ip, r0, ror #23 │ │ │ │ - rsbeq r6, ip, ip, lsr fp │ │ │ │ - addeq r9, r0, r8, lsl r4 │ │ │ │ - strdeq r6, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r6, ip, r0, lsr fp │ │ │ │ + rsbeq r6, ip, r0, asr #23 │ │ │ │ + rsbeq r6, ip, ip, lsl fp │ │ │ │ + strdeq r9, [r0], r8 │ │ │ │ + ldrdeq r6, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r6, ip, r0, lsl fp │ │ │ │ │ │ │ │ 00324190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -224806,15 +224806,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 758130 │ │ │ │ + bl 758108 │ │ │ │ mov r0, sl │ │ │ │ bl 248ae0 │ │ │ │ cmp r7, r4 │ │ │ │ bne 32426c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -224837,22 +224837,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r6, r8, r4, lsl r9 │ │ │ │ - rsbeq r6, ip, r0, lsr #21 │ │ │ │ + rsbeq r6, ip, r0, lsl #21 │ │ │ │ andeq r4, r0, r0, asr #30 │ │ │ │ - rsbeq r6, ip, r8, ror #20 │ │ │ │ - rsbeq r1, sp, ip, lsl #16 │ │ │ │ - ldrdeq r6, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r9, r0, r8, ror r2 │ │ │ │ - rsbeq r6, ip, r4, asr r9 │ │ │ │ - ldrdeq r6, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r6, ip, r8, asr #20 │ │ │ │ + rsbeq r1, sp, ip, ror #15 │ │ │ │ + strheq r6, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r9, r0, r8, asr r2 │ │ │ │ + rsbeq r6, ip, r4, lsr r9 │ │ │ │ + strheq r6, [ip], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 00324340 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 3241d8 │ │ │ │ │ │ │ │ 0032434c : │ │ │ │ @@ -224922,36 +224922,36 @@ │ │ │ │ beq 324474 │ │ │ │ ldr r3, [pc, #88] @ 32449c │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7584d8 │ │ │ │ + bl 7584b0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248ae0 │ │ │ │ ldr r1, [pc, #48] @ 3244a0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 324418 │ │ │ │ ldr r0, [pc, #40] @ 3244a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74e030 │ │ │ │ + bl 74e008 │ │ │ │ ldr r1, [pc, #32] @ 3244a8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ b 32443c │ │ │ │ addseq r6, r8, r4, lsl r7 │ │ │ │ - rsbeq r6, ip, r0, ror #17 │ │ │ │ + rsbeq r6, ip, r0, asr #17 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r6, ip, ip, asr r8 │ │ │ │ - rsbeq r6, ip, ip, lsl #17 │ │ │ │ - rsbeq r6, ip, r8, lsl #17 │ │ │ │ + rsbeq r6, ip, ip, lsr r8 │ │ │ │ + rsbeq r6, ip, ip, ror #16 │ │ │ │ + rsbeq r6, ip, r8, ror #16 │ │ │ │ │ │ │ │ 003244ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -224960,29 +224960,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 324518 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24884c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758dd4 │ │ │ │ + bl 758dac │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 32451c │ │ │ │ add r1, pc, r1 │ │ │ │ b 3244c8 │ │ │ │ - rsbeq r6, ip, r0, lsr r8 │ │ │ │ - strheq r6, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r6, ip, r0, lsl r8 │ │ │ │ + @ instruction: 0x006c6798 │ │ │ │ │ │ │ │ 00324520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -224995,22 +224995,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24884c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758dd4 │ │ │ │ + bl 758dac │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 324588 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7584d8 │ │ │ │ + bl 7584b0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 3243ec │ │ │ │ @@ -225020,16 +225020,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 3245d0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 324548 │ │ │ │ - rsbeq r6, ip, ip, lsr #15 │ │ │ │ - rsbeq r6, ip, r4, lsl #14 │ │ │ │ + rsbeq r6, ip, ip, lsl #15 │ │ │ │ + rsbeq r6, ip, r4, ror #13 │ │ │ │ │ │ │ │ 003245d4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 3243ec │ │ │ │ │ │ │ │ @@ -225059,15 +225059,15 @@ │ │ │ │ bl 24884c │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759e64 │ │ │ │ + bl 759e3c │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 324628 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225085,15 +225085,15 @@ │ │ │ │ bl 24884c │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759e64 │ │ │ │ + bl 759e3c │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 324690 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225115,42 +225115,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r6, ip, r0, ror r6 │ │ │ │ - ldrdeq r6, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r6, ip, r4, asr #12 │ │ │ │ - rsbeq r6, ip, r4, ror r6 │ │ │ │ + rsbeq r6, ip, r0, asr r6 │ │ │ │ + strheq r6, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r6, ip, r4, lsr #12 │ │ │ │ + rsbeq r6, ip, r4, asr r6 │ │ │ │ ldr r0, [pc, #4] @ 324754 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r1, sl, r0, ror r9 │ │ │ │ │ │ │ │ 00324758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #96] @ 3247e4 │ │ │ │ ldr r2, [pc, #96] @ 3247e8 │ │ │ │ ldr r1, [pc, #96] @ 3247ec │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3247c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225160,37 +225160,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, ip, asr #28 │ │ │ │ - @ instruction: 0x006c6594 │ │ │ │ - rsbeq r6, ip, r8, lsr #11 │ │ │ │ + addeq r8, r0, ip, lsr #28 │ │ │ │ + rsbeq r6, ip, r4, ror r5 │ │ │ │ + rsbeq r6, ip, r8, lsl #11 │ │ │ │ │ │ │ │ 003247f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #96] @ 32487c │ │ │ │ ldr r2, [pc, #96] @ 324880 │ │ │ │ ldr r1, [pc, #96] @ 324884 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32485c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225200,37 +225200,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00808db4 │ │ │ │ - strdeq r6, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r6, ip, r0, lsl r5 │ │ │ │ + umulleq r8, r0, r4, sp │ │ │ │ + ldrdeq r6, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq r6, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 00324888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #96] @ 324914 │ │ │ │ ldr r2, [pc, #96] @ 324918 │ │ │ │ ldr r1, [pc, #96] @ 32491c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3248f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225240,37 +225240,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, ip, lsl sp │ │ │ │ - rsbeq r6, ip, r4, ror #8 │ │ │ │ - rsbeq r6, ip, r8, ror r4 │ │ │ │ + strdeq r8, [r0], ip │ │ │ │ + rsbeq r6, ip, r4, asr #8 │ │ │ │ + rsbeq r6, ip, r8, asr r4 │ │ │ │ │ │ │ │ 00324920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #96] @ 3249ac │ │ │ │ ldr r2, [pc, #96] @ 3249b0 │ │ │ │ ldr r1, [pc, #96] @ 3249b4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32498c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225280,17 +225280,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r0, r4, lsl #25 │ │ │ │ - rsbeq r6, ip, ip, asr #7 │ │ │ │ - rsbeq r6, ip, r0, ror #7 │ │ │ │ + addeq r8, r0, r4, ror #24 │ │ │ │ + rsbeq r6, ip, ip, lsr #7 │ │ │ │ + rsbeq r6, ip, r0, asr #7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 324a50 │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -225328,16 +225328,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 324a70 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq sl, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq sl, r5, r8, lsl #11 │ │ │ │ + @ instruction: 0x0075a590 │ │ │ │ + rsbseq sl, r5, r8, ror #10 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 324a9c │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -225395,16 +225395,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 324b7c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r5, r4, lsr #9 │ │ │ │ - rsbseq sl, r5, ip, ror r4 │ │ │ │ + rsbseq sl, r5, r4, lsl #9 │ │ │ │ + rsbseq sl, r5, ip, asr r4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -225732,15 +225732,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537094 │ │ │ │ adceq r7, r5, r0, ror r8 │ │ │ │ addseq r5, r8, r0, ror fp │ │ │ │ addseq r4, r9, r4, lsr #29 │ │ │ │ addseq r4, r9, r4, lsl lr │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r5, ip, ip, lsr #25 │ │ │ │ + rsbeq r5, ip, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -225762,22 +225762,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 3251bc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 707794 │ │ │ │ + bl 70776c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70d7c8 │ │ │ │ + bl 70d7a0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 58e3ac │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ mov r5, r0 │ │ │ │ bl 564240 │ │ │ │ cmp r0, #0 │ │ │ │ beq 325184 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -225878,15 +225878,15 @@ │ │ │ │ bne 325444 │ │ │ │ cmp ip, #0 │ │ │ │ beq 3252c0 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32549c │ │ │ │ mov r0, r5 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 249608 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -225895,15 +225895,15 @@ │ │ │ │ bl 24a658 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 325478 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 71a6b0 │ │ │ │ + bl 71a688 │ │ │ │ ldr r3, [pc, #556] @ 325580 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3252c0 │ │ │ │ ldr r3, [pc, #540] @ 325584 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -225929,26 +225929,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 325590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3252c0 │ │ │ │ ldr r2, [pc, #392] @ 325594 │ │ │ │ ldr r3, [pc, #360] @ 325578 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -225994,15 +225994,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 71a304 │ │ │ │ + bl 71a2dc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -226014,15 +226014,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 719f14 │ │ │ │ + bl 719eec │ │ │ │ b 325330 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 248ae0 │ │ │ │ b 325490 │ │ │ │ mov r0, ip │ │ │ │ bl 248ae0 │ │ │ │ b 32546c │ │ │ │ @@ -226030,28 +226030,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3252c0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r9, r8, ror #23 │ │ │ │ addseq r5, r8, ip, lsl #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r8, r8, ror r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, ip, ip, ror r9 │ │ │ │ + rsbeq r5, ip, ip, asr r9 │ │ │ │ addseq r5, r8, r0, lsl r7 │ │ │ │ - rsbeq r5, ip, ip, asr r8 │ │ │ │ + rsbeq r5, ip, ip, lsr r8 │ │ │ │ │ │ │ │ 0032559c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -226146,22 +226146,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 325738 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r0, ip, asr pc │ │ │ │ - rsbeq r5, ip, r8, lsr r7 │ │ │ │ - rsbeq r5, ip, r4, lsr r7 │ │ │ │ - rsbeq r5, ip, r8, lsr r7 │ │ │ │ - @ instruction: 0x006c5790 │ │ │ │ - rsbeq r5, ip, ip, asr r7 │ │ │ │ - rsbeq r5, ip, r0, lsr #14 │ │ │ │ - rsbeq r5, ip, r8, lsl #15 │ │ │ │ + addeq r7, r0, ip, lsr pc │ │ │ │ + rsbeq r5, ip, r8, lsl r7 │ │ │ │ + rsbeq r5, ip, r4, lsl r7 │ │ │ │ + rsbeq r5, ip, r8, lsl r7 │ │ │ │ + rsbeq r5, ip, r0, ror r7 │ │ │ │ + rsbeq r5, ip, ip, lsr r7 │ │ │ │ + rsbeq r5, ip, r0, lsl #14 │ │ │ │ + rsbeq r5, ip, r8, ror #14 │ │ │ │ │ │ │ │ 0032573c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -226204,15 +226204,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 3259a0 │ │ │ │ ldr r2, [pc, #432] @ 3259a4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r4 │ │ │ │ bl 249554 │ │ │ │ ldr r2, [pc, #408] @ 3259a8 │ │ │ │ ldr r3, [pc, #384] @ 325994 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -226237,15 +226237,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ b 325800 │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 3257d8 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 3257d8 │ │ │ │ @@ -226282,57 +226282,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ b 325808 │ │ │ │ ldr r2, [pc, #128] @ 3259c4 │ │ │ │ ldr r3, [pc, #128] @ 3259c8 │ │ │ │ ldr r1, [pc, #128] @ 3259cc │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3259d0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 325800 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 3259d4 │ │ │ │ ldr r3, [pc, #96] @ 3259d8 │ │ │ │ ldr r1, [pc, #96] @ 3259dc │ │ │ │ ldr r2, [pc, #96] @ 3259e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32586c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r8, r0, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, ip, ip, lsl #14 │ │ │ │ - addeq r7, r0, ip, lsl #28 │ │ │ │ - strheq r5, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r5, ip, ip, ror #13 │ │ │ │ + addeq r7, r0, ip, ror #27 │ │ │ │ + @ instruction: 0x006c5690 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ addseq r5, r8, ip, lsl #6 │ │ │ │ - rsbeq r5, ip, r8, ror r6 │ │ │ │ - umulleq r7, r0, ip, sp │ │ │ │ - rsbeq r5, ip, r4, asr #12 │ │ │ │ - strheq r5, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq r7, r0, r0, ror #25 │ │ │ │ - rsbeq r5, ip, r8, lsl #11 │ │ │ │ - strheq r5, [ip], #-84 @ 0xffffffac @ │ │ │ │ - addeq r7, r0, ip, lsr #25 │ │ │ │ - rsbeq r5, ip, ip, asr #10 │ │ │ │ + rsbeq r5, ip, r8, asr r6 │ │ │ │ + addeq r7, r0, ip, ror sp │ │ │ │ + rsbeq r5, ip, r4, lsr #12 │ │ │ │ + @ instruction: 0x006c5590 │ │ │ │ + addeq r7, r0, r0, asr #25 │ │ │ │ + rsbeq r5, ip, r8, ror #10 │ │ │ │ + @ instruction: 0x006c5594 │ │ │ │ + addeq r7, r0, ip, lsl #25 │ │ │ │ + rsbeq r5, ip, ip, lsr #10 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - rsbeq r5, ip, r8, asr r5 │ │ │ │ - addeq r7, r0, ip, ror ip │ │ │ │ - rsbeq r5, ip, r4, lsr #10 │ │ │ │ + rsbeq r5, ip, r8, lsr r5 │ │ │ │ + addeq r7, r0, ip, asr ip │ │ │ │ + rsbeq r5, ip, r4, lsl #10 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 003259e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -226469,21 +226469,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 24a8f8 <__printf_chk@plt> │ │ │ │ b 325bb8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r8, r8, lsl r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - strheq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x006ba290 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ @ instruction: 0x00984fd4 │ │ │ │ - rsbeq r5, ip, r0, asr #7 │ │ │ │ - rsbeq r5, ip, ip, asr #6 │ │ │ │ - rsbeq r5, ip, r8, ror r3 │ │ │ │ - rsbeq r5, ip, r4, lsr r3 │ │ │ │ + rsbeq r5, ip, r0, lsr #7 │ │ │ │ + rsbeq r5, ip, ip, lsr #6 │ │ │ │ + rsbeq r5, ip, r8, asr r3 │ │ │ │ + rsbeq r5, ip, r4, lsl r3 │ │ │ │ │ │ │ │ 00325c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -226575,15 +226575,15 @@ │ │ │ │ b 325d0c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r8, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r8, r4, lsl #29 │ │ │ │ @ instruction: 0x00984df8 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r5, ip, r8, lsl r2 │ │ │ │ + strdeq r5, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 00325dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 325fec │ │ │ │ @@ -226722,19 +226722,19 @@ │ │ │ │ bl 248ae0 │ │ │ │ b 325f8c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r8, asr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r8, r0, lsr sp │ │ │ │ @ instruction: 0x00984cfc │ │ │ │ - rsbeq r5, ip, r8, lsl #2 │ │ │ │ + rsbeq r5, ip, r8, ror #1 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r5, ip, r8, lsr #1 │ │ │ │ - rsbeq r5, ip, r4, asr #32 │ │ │ │ - rsbeq r5, ip, r8, ror r0 │ │ │ │ + rsbeq r5, ip, r8, lsl #1 │ │ │ │ + rsbeq r5, ip, r4, lsr #32 │ │ │ │ + rsbeq r5, ip, r8, asr r0 │ │ │ │ │ │ │ │ 00326010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -226752,26 +226752,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 3263a4 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 74dfd0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 74dfa8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #812] @ 3263a8 │ │ │ │ ldr r2, [pc, #812] @ 3263ac │ │ │ │ ldr r1, [pc, #812] @ 3263b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -226959,28 +226959,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 325200 │ │ │ │ b 326354 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r4, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r8, r0, asr #21 │ │ │ │ - addeq r7, r0, ip, ror r5 │ │ │ │ - rsbeq r1, fp, r8, lsl #12 │ │ │ │ - rsbseq fp, r3, ip, lsr #7 │ │ │ │ + addeq r7, r0, ip, asr r5 │ │ │ │ + rsbeq r1, fp, r8, ror #11 │ │ │ │ + rsbseq fp, r3, ip, lsl #7 │ │ │ │ adceq r6, r5, r4, lsr #13 │ │ │ │ - rsbseq r8, r6, r8, rrx │ │ │ │ - rsbeq r4, ip, r8, lsl #30 │ │ │ │ + rsbseq r8, r6, r8, asr #32 │ │ │ │ + rsbeq r4, ip, r8, ror #29 │ │ │ │ strdeq r6, [r5], r8 @ │ │ │ │ - rsbeq r4, ip, r4, lsr #29 │ │ │ │ + rsbeq r4, ip, r4, lsl #29 │ │ │ │ umullseq r4, r8, r8, r8 │ │ │ │ adceq r6, r5, r8, lsr r5 │ │ │ │ - ldrdeq r4, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r4, [ip], #-220 @ 0xffffff24 @ │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r4, ip, r4, lsr sp │ │ │ │ - rsbeq r4, ip, ip, asr #26 │ │ │ │ + rsbeq r4, ip, r4, lsl sp │ │ │ │ + rsbeq r4, ip, ip, lsr #26 │ │ │ │ │ │ │ │ 003263e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -227059,15 +227059,15 @@ │ │ │ │ bl 24adb4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 249554 │ │ │ │ cmp r4, #0 │ │ │ │ blt 326570 │ │ │ │ mov r0, r6 │ │ │ │ - bl 708144 │ │ │ │ + bl 70811c │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 326570 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3265a4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -227086,15 +227086,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 70a57c │ │ │ │ + bl 70a554 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3264e8 │ │ │ │ b 326570 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -227189,25 +227189,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 74dfd0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 74dfa8 │ │ │ │ + bl 754a90 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 326904 │ │ │ │ ldr r1, [pc, #464] @ 326908 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 2487d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24adfc │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -227309,25 +227309,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r8, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r6, [r0], r4 │ │ │ │ - rsbeq r0, fp, r8, asr pc │ │ │ │ - ldrsheq sl, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x00806eb4 │ │ │ │ + rsbeq r0, fp, r8, lsr pc │ │ │ │ + ldrsbeq sl, [r3], #-204 @ 0xffffff34 @ │ │ │ │ adceq r6, r5, ip, asr #32 │ │ │ │ - rsbeq r4, ip, r0, lsr #18 │ │ │ │ + rsbeq r4, ip, r0, lsl #18 │ │ │ │ adceq r5, r5, ip, asr #31 │ │ │ │ @ instruction: 0x009842b8 │ │ │ │ - rsbeq r4, ip, ip, lsr r8 │ │ │ │ + rsbeq r4, ip, ip, lsl r8 │ │ │ │ adceq r5, r5, ip, asr pc │ │ │ │ - rsbeq r4, ip, r0, lsr #16 │ │ │ │ - rsbeq r4, ip, r8, asr #11 │ │ │ │ + rsbeq r4, ip, r0, lsl #16 │ │ │ │ + rsbeq r4, ip, r8, lsr #11 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 00326930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -227366,15 +227366,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r6, r0, r4, lsl #19 │ │ │ │ + rsbseq r6, r0, r4, ror #18 │ │ │ │ │ │ │ │ 003269e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -227895,20 +227895,20 @@ │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r8, ip, ror #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r8, r4, lsl sp │ │ │ │ @ instruction: 0x00983cd4 │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strheq r4, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r4, ip, r8, lsr #3 │ │ │ │ - strheq r4, [ip], #-4 @ │ │ │ │ - rsbeq r4, ip, r4, lsr r0 │ │ │ │ + @ instruction: 0x006c4194 │ │ │ │ + rsbeq r4, ip, r8, lsl #3 │ │ │ │ + @ instruction: 0x006c4094 │ │ │ │ + rsbeq r4, ip, r4, lsl r0 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - rsbeq r3, ip, r4, asr pc │ │ │ │ + rsbeq r3, ip, r4, lsr pc │ │ │ │ │ │ │ │ 00327230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -228687,15 +228687,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 719c38 │ │ │ │ + bl 719c10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 328260 │ │ │ │ cmp r7, fp │ │ │ │ bcc 328210 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -228906,20 +228906,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 327ebc │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 328198 │ │ │ │ b 327ed0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -228946,15 +228946,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 719f14 │ │ │ │ + bl 719eec │ │ │ │ cmp r0, #0 │ │ │ │ beq 327e5c │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 24b06c │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 248ae0 │ │ │ │ @@ -229053,29 +229053,29 @@ │ │ │ │ addseq r3, r8, ip, ror r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r8, r4, asr r6 │ │ │ │ addseq r3, r8, r0, asr #11 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ - rsbeq r3, ip, ip, asr r7 │ │ │ │ - rsbeq r3, ip, r4, lsl #14 │ │ │ │ - addeq r5, r0, r0, lsl #14 │ │ │ │ - rsbeq r3, ip, r4, lsr #6 │ │ │ │ - rsbeq r3, ip, r0, ror #6 │ │ │ │ + rsbeq r3, ip, ip, lsr r7 │ │ │ │ + rsbeq r3, ip, r4, ror #13 │ │ │ │ + addeq r5, r0, r0, ror #13 │ │ │ │ + rsbeq r3, ip, r4, lsl #6 │ │ │ │ + rsbeq r3, ip, r0, asr #6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r2, ip, r8, lsr #20 │ │ │ │ + rsbeq r2, ip, r8, lsl #20 │ │ │ │ bge fedd2ed0 <__bss_end__@@Base+0xfe020598> │ │ │ │ bge fedd2ed8 <__bss_end__@@Base+0xfe0205a0> │ │ │ │ - addeq r4, r0, r0, asr #17 │ │ │ │ - rsbeq r2, ip, r4, ror #9 │ │ │ │ - rsbeq r2, ip, r0, lsr #10 │ │ │ │ + addeq r4, r0, r0, lsr #17 │ │ │ │ + rsbeq r2, ip, r4, asr #9 │ │ │ │ + rsbeq r2, ip, r0, lsl #10 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r2, ip, ip, lsl #6 │ │ │ │ + rsbeq r2, ip, ip, ror #5 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 3285d0 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 328440 │ │ │ │ @@ -229557,15 +229557,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 719c38 │ │ │ │ + bl 719c10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3291c8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 329168 │ │ │ │ @@ -229882,23 +229882,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 328c6c │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -229932,15 +229932,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 719f14 │ │ │ │ + bl 719eec │ │ │ │ cmp r0, #0 │ │ │ │ beq 328c00 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 24b06c │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 248ae0 │ │ │ │ @@ -230326,19 +230326,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 24a3c4 │ │ │ │ mvn fp, #0 │ │ │ │ b 327554 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - @ instruction: 0x00803eb0 │ │ │ │ - ldrdeq r1, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + umulleq r3, r0, r0, lr │ │ │ │ + strheq r1, [ip], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - addeq r3, r0, r0, asr lr │ │ │ │ - rsbeq r1, ip, ip, ror #20 │ │ │ │ + addeq r3, r0, r0, lsr lr │ │ │ │ + rsbeq r1, ip, ip, asr #20 │ │ │ │ │ │ │ │ 003297f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -230429,15 +230429,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, ip, r8, asr #18 │ │ │ │ + rsbeq r1, ip, r8, lsr #18 │ │ │ │ │ │ │ │ 0032996c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -230455,15 +230455,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r1, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r1, [ip], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 003299cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 329c4c │ │ │ │ @@ -230496,29 +230496,29 @@ │ │ │ │ bne 329a34 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 329b18 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 70ebd0 │ │ │ │ + bl 70eba8 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 329a98 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 708124 │ │ │ │ + bl 7080fc │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 329a40 │ │ │ │ cmp r9, #0 │ │ │ │ bne 329c40 │ │ │ │ ldr r0, [pc, #412] @ 329c58 │ │ │ │ mov r1, #0 │ │ │ │ @@ -230547,15 +230547,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 329b30 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 329b40 │ │ │ │ - bl 7194f8 │ │ │ │ + bl 7194d0 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 329a58 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -230571,49 +230571,49 @@ │ │ │ │ beq 329c28 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 329c34 │ │ │ │ ldr r0, [pc, #216] @ 329c64 │ │ │ │ ldr r9, [pc, #216] @ 329c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 997fd8 │ │ │ │ + bl 997fb0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 997fd8 │ │ │ │ + bl 997fb0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 997fd8 │ │ │ │ + bl 997fb0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 329a58 │ │ │ │ mov r9, #1 │ │ │ │ b 329b30 │ │ │ │ ldr r0, [pc, #96] @ 329c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ ldr r0, [pc, #88] @ 329c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 997fd8 │ │ │ │ + bl 997fb0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 329b78 │ │ │ │ ldr r1, [pc, #68] @ 329c74 │ │ │ │ add r1, pc, r1 │ │ │ │ b 329b84 │ │ │ │ ldr r1, [pc, #60] @ 329c78 │ │ │ │ @@ -230624,20 +230624,20 @@ │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, r4, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r9, r8, asr r4 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ adceq r2, r5, r4, asr #26 │ │ │ │ addseq r1, r8, ip, lsr r0 │ │ │ │ - rsbeq r1, ip, r4, ror #16 │ │ │ │ - rsbeq r1, ip, r8, lsl #17 │ │ │ │ - @ instruction: 0x006c1694 │ │ │ │ - rsbeq r1, ip, ip, lsr #13 │ │ │ │ - rsbeq r1, ip, r4, ror #12 │ │ │ │ - rsbeq r1, ip, r8, asr r6 │ │ │ │ + rsbeq r1, ip, r4, asr #16 │ │ │ │ + rsbeq r1, ip, r8, ror #16 │ │ │ │ + rsbeq r1, ip, r4, ror r6 │ │ │ │ + rsbeq r1, ip, ip, lsl #13 │ │ │ │ + rsbeq r1, ip, r4, asr #12 │ │ │ │ + rsbeq r1, ip, r8, lsr r6 │ │ │ │ │ │ │ │ 00329c7c : │ │ │ │ ldr r3, [pc, #16] @ 329c94 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -231104,15 +231104,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 329fa0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r8, r8, ror ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r8, r8, ror pc @ │ │ │ │ addseq r0, r8, r0, lsr #24 │ │ │ │ - @ instruction: 0x008036b6 │ │ │ │ + umulleq r3, r0, r6, r6 │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ addseq r0, r8, r4, ror #22 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 0032a3cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -231540,17 +231540,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32aa74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 32aa78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - addeq r2, r0, r8, lsr #23 │ │ │ │ - strdeq r0, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r0, ip, r0, lsl sl │ │ │ │ + addeq r2, r0, r8, lsl #23 │ │ │ │ + ldrdeq r0, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r0, [ip], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 0032aa7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -231596,15 +231596,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 99ed98 │ │ │ │ + bl 99ed70 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 32ac38 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -231621,55 +231621,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 715b8c │ │ │ │ + bl 715b64 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 32abdc │ │ │ │ ldr r1, [pc, #196] @ 32ac88 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 706774 │ │ │ │ + bl 70674c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 99ed98 │ │ │ │ + bl 99ed70 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32ac54 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 32ab00 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r5, [r6] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ab00 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 32ac8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 990a28 │ │ │ │ + bl 990a00 │ │ │ │ b 32ab00 │ │ │ │ ldr r3, [pc, #80] @ 32ac90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ b 32ab60 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 32ac94 │ │ │ │ ldr r1, [pc, #56] @ 32ac98 │ │ │ │ ldr r0, [pc, #56] @ 32ac9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -231680,17 +231680,17 @@ │ │ │ │ addseq r0, r8, r0, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r8, r8, lsr #32 │ │ │ │ addseq r0, r8, r4, lsl r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r4, asr #24 │ │ │ │ andeq r4, r0, ip, asr #32 │ │ │ │ - umulleq r2, r0, ip, r9 │ │ │ │ - rsbeq r6, fp, ip, lsr #8 │ │ │ │ - rsbeq r6, fp, r0, asr #8 │ │ │ │ + addeq r2, r0, ip, ror r9 │ │ │ │ + rsbeq r6, fp, ip, lsl #8 │ │ │ │ + rsbeq r6, fp, r0, lsr #8 │ │ │ │ │ │ │ │ 0032aca0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 32add8 │ │ │ │ @@ -231706,15 +231706,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 32ade0 │ │ │ │ ldr r8, [pc, #256] @ 32ade4 │ │ │ │ ldr r6, [pc, #256] @ 32ade8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 32ad20 │ │ │ │ - bl 7081c4 │ │ │ │ + bl 70819c │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 249284 │ │ │ │ @@ -231734,15 +231734,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 249284 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 32ad20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97e7cc │ │ │ │ + bl 97e7a4 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 32ad80 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 248684 │ │ │ │ mov r0, r4 │ │ │ │ @@ -231763,21 +231763,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 249284 │ │ │ │ b 32ad14 │ │ │ │ - rsbseq r4, r5, r4, lsr #6 │ │ │ │ + rsbseq r4, r5, r4, lsl #6 │ │ │ │ addseq pc, r8, r8, lsr #3 │ │ │ │ - ldrdeq r0, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r0, ip, ip, lsr #15 │ │ │ │ + strheq r0, [ip], #-124 @ 0xffffff84 @ │ │ │ │ rsbeq r0, ip, ip, lsl #15 │ │ │ │ - rsbseq fp, r5, r8, ror #15 │ │ │ │ - rsbeq sl, sp, ip, lsr #8 │ │ │ │ + rsbeq r0, ip, ip, ror #14 │ │ │ │ + rsbseq fp, r5, r8, asr #15 │ │ │ │ + rsbeq sl, sp, ip, lsl #8 │ │ │ │ │ │ │ │ 0032adf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -231847,40 +231847,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 32af7c │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 72bd5c │ │ │ │ + bl 72bd34 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 32af0c │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 91018c │ │ │ │ - rsbeq r0, ip, r4, ror #11 │ │ │ │ - strdeq r0, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + b 910164 │ │ │ │ + rsbeq r0, ip, r4, asr #11 │ │ │ │ + ldrdeq r0, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 0032af80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 32b25c │ │ │ │ @@ -231918,15 +231918,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 32b268 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ cmp r7, #0 │ │ │ │ beq 32b24c │ │ │ │ ldr r9, [pc, #556] @ 32b26c │ │ │ │ ldr r8, [pc, #556] @ 32b270 │ │ │ │ ldr sl, [pc, #556] @ 32b274 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -231960,129 +231960,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 32b24c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32b10c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 32b278 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b058 │ │ │ │ ldr r1, [pc, #328] @ 32b27c │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b064 │ │ │ │ ldr r1, [pc, #300] @ 32b280 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b070 │ │ │ │ ldr r1, [pc, #272] @ 32b284 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b07c │ │ │ │ ldr r1, [pc, #244] @ 32b288 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b088 │ │ │ │ ldr r1, [pc, #216] @ 32b28c │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b094 │ │ │ │ ldr r1, [pc, #188] @ 32b290 │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0a0 │ │ │ │ ldr r1, [pc, #160] @ 32b294 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0ac │ │ │ │ ldr r1, [pc, #132] @ 32b298 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b0b8 │ │ │ │ ldr r1, [pc, #104] @ 32b29c │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 32b0c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 910ae4 │ │ │ │ + bl 910abc │ │ │ │ b 32afdc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r4, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r7, r8, lsr fp @ │ │ │ │ - rsbeq r0, ip, r0, ror #9 │ │ │ │ + rsbeq r0, ip, r0, asr #9 │ │ │ │ + strheq r0, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r0, ip, r4, asr #9 │ │ │ │ ldrdeq r0, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r0, ip, r4, ror #9 │ │ │ │ - strdeq r0, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r0, ip, r4, asr #8 │ │ │ │ - rsbeq r0, ip, r0, asr #8 │ │ │ │ - rsbeq r0, ip, r8, lsr r4 │ │ │ │ - rsbeq r0, ip, r0, lsr r4 │ │ │ │ - rsbeq r0, ip, r8, lsr #8 │ │ │ │ + rsbeq r0, ip, r4, lsr #8 │ │ │ │ rsbeq r0, ip, r0, lsr #8 │ │ │ │ - rsbeq r0, ip, r4, lsl r4 │ │ │ │ - rsbeq r0, ip, ip, lsl #8 │ │ │ │ - rsbeq r0, ip, r4, lsl #8 │ │ │ │ - strdeq r0, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r0, ip, r8, lsl r4 │ │ │ │ + rsbeq r0, ip, r0, lsl r4 │ │ │ │ + rsbeq r0, ip, r8, lsl #8 │ │ │ │ + rsbeq r0, ip, r0, lsl #8 │ │ │ │ + strdeq r0, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r0, ip, ip, ror #7 │ │ │ │ + rsbeq r0, ip, r4, ror #7 │ │ │ │ + ldrdeq r0, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 0032b2a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 32b550 │ │ │ │ @@ -232116,101 +232116,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 32b44c │ │ │ │ ldr r2, [pc, #572] @ 32b56c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 32b570 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b4b4 │ │ │ │ ldr r2, [pc, #540] @ 32b574 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 32b578 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b4cc │ │ │ │ ldr r2, [pc, #508] @ 32b57c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 32b580 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b4c0 │ │ │ │ ldr r2, [pc, #476] @ 32b584 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 32b588 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32b3f0 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b4d8 │ │ │ │ ldr r2, [pc, #432] @ 32b58c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 32b590 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r1, [pc, #400] @ 32b594 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97614c │ │ │ │ + bl 976124 │ │ │ │ ldr r1, [pc, #372] @ 32b598 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97635c │ │ │ │ + bl 976334 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 32b4e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 97e688 │ │ │ │ + bl 97e660 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8c10c4 │ │ │ │ + bl 8c109c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32b328 │ │ │ │ ldr r2, [pc, #236] @ 32b59c │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b330 │ │ │ │ @@ -232225,17 +232225,17 @@ │ │ │ │ b 32b380 │ │ │ │ ldr r2, [pc, #204] @ 32b5ac │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b3dc │ │ │ │ ldr r1, [pc, #196] @ 32b5b0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9109d0 │ │ │ │ + bl 9109a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 59ffe0 │ │ │ │ ldr r2, [pc, #164] @ 32b5b4 │ │ │ │ ldr r3, [pc, #64] @ 32b554 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232253,99 +232253,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r4, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r7, r0, lsr r8 @ │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r0, ip, ip, lsr #6 │ │ │ │ - rsbeq r0, ip, ip, lsr r3 │ │ │ │ - andeq r1, r0, r8, lsl #26 │ │ │ │ - rsbseq r6, r7, r8, lsr r8 │ │ │ │ - rsbeq r0, ip, r4, lsr r3 │ │ │ │ - rsbseq r6, r7, r0, lsl r8 │ │ │ │ + rsbeq r0, ip, ip, lsl #6 │ │ │ │ rsbeq r0, ip, ip, lsl r3 │ │ │ │ - rsbseq r6, r7, r8, ror #15 │ │ │ │ - rsbeq r0, ip, r0, lsl #6 │ │ │ │ - rsbseq r6, r7, r0, asr #15 │ │ │ │ - rsbeq r0, ip, r8, ror #5 │ │ │ │ - rsbseq r6, r7, ip, lsl #15 │ │ │ │ - rsbeq r0, ip, r4, asr #5 │ │ │ │ - strheq r0, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + andeq r1, r0, r8, lsl #26 │ │ │ │ + rsbseq r6, r7, r8, lsl r8 │ │ │ │ + rsbeq r0, ip, r4, lsl r3 │ │ │ │ + ldrsheq r6, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq r0, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r6, r7, r8, asr #15 │ │ │ │ + rsbeq r0, ip, r0, ror #5 │ │ │ │ + rsbseq r6, r7, r0, lsr #15 │ │ │ │ + rsbeq r0, ip, r8, asr #5 │ │ │ │ + rsbseq r6, r7, ip, ror #14 │ │ │ │ rsbeq r0, ip, r4, lsr #5 │ │ │ │ - rsbeq r1, fp, ip, asr #16 │ │ │ │ - rsbeq r1, fp, r0, asr #16 │ │ │ │ - rsbeq r1, fp, r4, lsr r8 │ │ │ │ - rsbeq r1, fp, r8, lsr #16 │ │ │ │ - rsbeq r1, fp, ip, lsl r8 │ │ │ │ - rsbseq r6, fp, r0, ror #11 │ │ │ │ + @ instruction: 0x006c0298 │ │ │ │ + rsbeq r0, ip, r4, lsl #5 │ │ │ │ + rsbeq r1, fp, ip, lsr #16 │ │ │ │ + rsbeq r1, fp, r0, lsr #16 │ │ │ │ + rsbeq r1, fp, r4, lsl r8 │ │ │ │ + rsbeq r1, fp, r8, lsl #16 │ │ │ │ + strdeq r1, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r6, fp, r0, asr #11 │ │ │ │ addseq pc, r7, ip, lsl #12 │ │ │ │ │ │ │ │ 0032b5b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 32d224 │ │ │ │ ldr r1, [pc, #112] @ 32b64c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b630 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32b624 │ │ │ │ ldr r2, [pc, #72] @ 32b650 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 32b654 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9104c8 │ │ │ │ + b 9104a0 │ │ │ │ ldr r2, [pc, #44] @ 32b658 │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b608 │ │ │ │ ldr r1, [pc, #36] @ 32b65c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9104c8 │ │ │ │ - rsbeq r0, ip, r4, lsl #2 │ │ │ │ - rsbeq r3, fp, r8, lsl #21 │ │ │ │ - rsbseq lr, r0, r8, lsl #26 │ │ │ │ - rsbseq sl, r8, ip, asr r1 │ │ │ │ - strheq r0, [ip], #-4 @ │ │ │ │ + b 9104a0 │ │ │ │ + rsbeq r0, ip, r4, ror #1 │ │ │ │ + rsbeq r3, fp, r8, ror #20 │ │ │ │ + rsbseq lr, r0, r8, ror #25 │ │ │ │ + rsbseq sl, r8, ip, lsr r1 │ │ │ │ + @ instruction: 0x006c0094 │ │ │ │ │ │ │ │ 0032b660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 32d290 │ │ │ │ ldr r1, [pc, #28] @ 32b6a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 910410 │ │ │ │ - @ instruction: 0x0070ec98 │ │ │ │ + b 9103e8 │ │ │ │ + rsbseq lr, r0, r8, ror ip │ │ │ │ │ │ │ │ 0032b6a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 32b770 │ │ │ │ @@ -232370,17 +232370,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 32b778 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ mov r0, r5 │ │ │ │ - bl 910b40 │ │ │ │ + bl 910b18 │ │ │ │ ldr r2, [pc, #76] @ 32b77c │ │ │ │ ldr r3, [pc, #64] @ 32b774 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232393,15 +232393,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r0, ror #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, fp, r4, ror #31 │ │ │ │ + rsbeq pc, fp, r4, asr #31 │ │ │ │ addseq pc, r7, ip, ror #7 │ │ │ │ │ │ │ │ 0032b780 : │ │ │ │ mov r0, #0 │ │ │ │ b 32d2f0 │ │ │ │ │ │ │ │ 0032b788 : │ │ │ │ @@ -232422,31 +232422,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980960 │ │ │ │ + bl 980938 │ │ │ │ ldr r1, [pc, #232] @ 32b8c8 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #212] @ 32b8cc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980960 │ │ │ │ + bl 980938 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72bd5c │ │ │ │ + bl 72bd34 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 32b8a4 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -232477,24 +232477,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 32b8d4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 32b860 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r4, ror r3 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r4, r4, lsr #15 │ │ │ │ - ldrsheq lr, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - ldrsbeq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq pc, r4, r4, lsl #15 │ │ │ │ + ldrsbeq lr, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + ldrheq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ @ instruction: 0x0097f2b4 │ │ │ │ - rsbeq pc, fp, r8, ror #28 │ │ │ │ + rsbeq pc, fp, r8, asr #28 │ │ │ │ │ │ │ │ 0032b8d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 32b9b8 │ │ │ │ @@ -232506,25 +232506,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980960 │ │ │ │ + bl 980938 │ │ │ │ ldr r1, [pc, #156] @ 32b9c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980b58 │ │ │ │ + bl 980b30 │ │ │ │ ldr r1, [pc, #140] @ 32b9c8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 980960 │ │ │ │ + bl 980938 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 538d98 │ │ │ │ @@ -232547,17 +232547,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, ip, lsr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r4, ip, asr r6 @ │ │ │ │ - ldrheq lr, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r3, r3, ip, lsl #9 │ │ │ │ + rsbseq pc, r4, ip, lsr r6 @ │ │ │ │ + @ instruction: 0x0071e994 │ │ │ │ + rsbseq r3, r3, ip, ror #8 │ │ │ │ addseq pc, r7, r4, lsr #3 │ │ │ │ │ │ │ │ 0032b9d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -232656,15 +232656,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 32bbcc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 980960 │ │ │ │ + bl 980938 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 535b88 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59ffe0 │ │ │ │ @@ -232684,15 +232684,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r0, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r5, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq r5, [r3], #-148 @ 0xffffff6c @ │ │ │ │ umullseq lr, r7, r8, pc @ │ │ │ │ │ │ │ │ 0032bbd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -232730,71 +232730,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 32c0a4 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c044 │ │ │ │ ldr r1, [pc, #1040] @ 32c0a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #1028] @ 32c0ac │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #1012] @ 32c0b0 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #996] @ 32c0b4 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #980] @ 32c0b8 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #964] @ 32c0bc │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c008 │ │ │ │ ldr r2, [pc, #936] @ 32c0c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 32c0c4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bffc │ │ │ │ ldr r2, [pc, #908] @ 32c0c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 32c0cc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 32bc44 │ │ │ │ mov r0, r8 │ │ │ │ - bl 91115c │ │ │ │ + bl 911134 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 59ffe0 │ │ │ │ ldr r2, [pc, #860] @ 32c0d0 │ │ │ │ ldr r3, [pc, #792] @ 32c090 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232813,166 +232813,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 32c0a4 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c02c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c014 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32bd4c │ │ │ │ ldr r1, [pc, #700] @ 32c0d4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 32bd4c │ │ │ │ ldr r2, [pc, #632] @ 32c0a4 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c038 │ │ │ │ ldr r1, [pc, #640] @ 32c0d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #628] @ 32c0dc │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #612] @ 32c0e0 │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #596] @ 32c0e4 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #580] @ 32c0e8 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #564] @ 32c0ec │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #548] @ 32c0f0 │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #532] @ 32c0f4 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 32bd4c │ │ │ │ ldr r2, [pc, #428] @ 32c0a4 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c050 │ │ │ │ ldr r1, [pc, #468] @ 32c0f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #456] @ 32c0fc │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #440] @ 32c100 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #424] @ 32c104 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 32bd4c │ │ │ │ ldr r2, [pc, #304] @ 32c0a4 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c05c │ │ │ │ ldr r1, [pc, #360] @ 32c108 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #348] @ 32c10c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #332] @ 32c110 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #316] @ 32c114 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [pc, #300] @ 32c118 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 32bd4c │ │ │ │ ldr r2, [pc, #280] @ 32c11c │ │ │ │ add r2, pc, r2 │ │ │ │ b 32bd3c │ │ │ │ ldr r2, [pc, #272] @ 32c120 │ │ │ │ add r2, pc, r2 │ │ │ │ b 32bd18 │ │ │ │ ldr r1, [pc, #264] @ 32c124 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 32bdf4 │ │ │ │ ldr r3, [pc, #244] @ 32c128 │ │ │ │ add r3, pc, r3 │ │ │ │ b 32bddc │ │ │ │ ldr r3, [pc, #236] @ 32c12c │ │ │ │ add r3, pc, r3 │ │ │ │ b 32be50 │ │ │ │ @@ -232993,57 +232993,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ addseq lr, r7, r0, lsr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r7, r0, lsl #30 │ │ │ │ - addeq r1, r0, ip, asr #20 │ │ │ │ - strdeq pc, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq pc, fp, r8, lsr #23 │ │ │ │ + addeq r1, r0, ip, lsr #20 │ │ │ │ + ldrdeq pc, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, fp, r8, lsl #23 │ │ │ │ andeq r3, r0, ip, ror #23 │ │ │ │ - @ instruction: 0x006bfa90 │ │ │ │ - @ instruction: 0x006bfa9c │ │ │ │ - @ instruction: 0x006bfa98 │ │ │ │ - @ instruction: 0x006bfa94 │ │ │ │ - @ instruction: 0x006bfa90 │ │ │ │ - rsbeq pc, fp, ip, lsl #21 │ │ │ │ - rsbseq r5, r7, r0, asr lr │ │ │ │ + rsbeq pc, fp, r0, ror sl @ │ │ │ │ + rsbeq pc, fp, ip, ror sl @ │ │ │ │ + rsbeq pc, fp, r8, ror sl @ │ │ │ │ rsbeq pc, fp, r4, ror sl @ │ │ │ │ - rsbseq r5, r7, ip, lsr #28 │ │ │ │ - rsbeq pc, fp, r4, ror #20 │ │ │ │ + rsbeq pc, fp, r0, ror sl @ │ │ │ │ + rsbeq pc, fp, ip, ror #20 │ │ │ │ + rsbseq r5, r7, r0, lsr lr │ │ │ │ + rsbeq pc, fp, r4, asr sl @ │ │ │ │ + rsbseq r5, r7, ip, lsl #28 │ │ │ │ + rsbeq pc, fp, r4, asr #20 │ │ │ │ addseq lr, r7, r8, lsr #27 │ │ │ │ - rsbeq pc, fp, ip, ror #18 │ │ │ │ - ldrdeq pc, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq pc, fp, r4, asr r9 @ │ │ │ │ - rsbeq pc, fp, r8, ror #17 │ │ │ │ - rsbeq pc, fp, r0, asr #18 │ │ │ │ - ldrdeq pc, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq pc, fp, r0, lsr r9 @ │ │ │ │ - rsbeq pc, fp, r0, lsr r9 @ │ │ │ │ - rsbeq pc, fp, r4, lsr #17 │ │ │ │ - rsbeq pc, fp, r4, lsl #16 │ │ │ │ - rsbeq pc, fp, r8, lsl #17 │ │ │ │ - rsbeq pc, fp, ip, lsr #16 │ │ │ │ - rsbeq pc, fp, r8, lsr #16 │ │ │ │ - rsbeq pc, fp, r8, lsl #15 │ │ │ │ + rsbeq pc, fp, ip, asr #18 │ │ │ │ + strheq pc, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, fp, r4, lsr r9 @ │ │ │ │ + rsbeq pc, fp, r8, asr #17 │ │ │ │ + rsbeq pc, fp, r0, lsr #18 │ │ │ │ + strheq pc, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, fp, r0, lsl r9 @ │ │ │ │ + rsbeq pc, fp, r0, lsl r9 @ │ │ │ │ + rsbeq pc, fp, r4, lsl #17 │ │ │ │ + rsbeq pc, fp, r4, ror #15 │ │ │ │ + rsbeq pc, fp, r8, ror #16 │ │ │ │ rsbeq pc, fp, ip, lsl #16 │ │ │ │ - strheq pc, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq pc, fp, ip, lsl #15 │ │ │ │ - @ instruction: 0x006bf798 │ │ │ │ - strdeq r0, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r0, fp, ip, ror #25 │ │ │ │ - rsbeq pc, fp, r0, lsr #15 │ │ │ │ - rsbseq r2, r5, ip, lsr #31 │ │ │ │ - rsbseq r2, r5, r0, lsr #31 │ │ │ │ - @ instruction: 0x00752f94 │ │ │ │ - rsbseq r2, r5, r8, lsl #31 │ │ │ │ - rsbseq r2, r5, ip, ror pc │ │ │ │ - addeq r1, r0, ip, lsl #12 │ │ │ │ + rsbeq pc, fp, r8, lsl #16 │ │ │ │ + rsbeq pc, fp, r8, ror #14 │ │ │ │ + rsbeq pc, fp, ip, ror #15 │ │ │ │ @ instruction: 0x006bf790 │ │ │ │ + rsbeq pc, fp, ip, ror #14 │ │ │ │ + rsbeq pc, fp, r8, ror r7 @ │ │ │ │ + ldrdeq r0, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r0, fp, ip, asr #25 │ │ │ │ + rsbeq pc, fp, r0, lsl #15 │ │ │ │ + rsbseq r2, r5, ip, lsl #31 │ │ │ │ + rsbseq r2, r5, r0, lsl #31 │ │ │ │ + rsbseq r2, r5, r4, ror pc │ │ │ │ + rsbseq r2, r5, r8, ror #30 │ │ │ │ + rsbseq r2, r5, ip, asr pc │ │ │ │ + addeq r1, r0, ip, ror #11 │ │ │ │ + rsbeq pc, fp, r0, ror r7 @ │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0032c148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233062,20 +233062,20 @@ │ │ │ │ bl 32d560 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c1a8 │ │ │ │ ldr r1, [pc, #112] @ 32c20c │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 59ffe0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 91046c │ │ │ │ + bl 910444 │ │ │ │ ldr r2, [pc, #76] @ 32c210 │ │ │ │ ldr r3, [pc, #64] @ 32c208 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233088,15 +233088,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097e9bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq lr, r0, ip, ror r1 │ │ │ │ + rsbseq lr, r0, ip, asr r1 │ │ │ │ addseq lr, r7, r8, asr r9 │ │ │ │ │ │ │ │ 0032c214 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233115,20 +233115,20 @@ │ │ │ │ bl 32d390 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c288 │ │ │ │ ldr r1, [pc, #148] @ 32c2fc │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c2d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 910bf8 │ │ │ │ + bl 910bd0 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 59ffe0 │ │ │ │ ldr r2, [pc, #100] @ 32c300 │ │ │ │ ldr r3, [pc, #88] @ 32c2f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -233145,22 +233145,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 32c304 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ b 32c280 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097e8f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, fp, r4, asr #11 │ │ │ │ + rsbeq pc, fp, r4, lsr #11 │ │ │ │ addseq lr, r7, r0, lsl #17 │ │ │ │ - rsbeq pc, fp, r0, ror #10 │ │ │ │ + rsbeq pc, fp, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 32c53c │ │ │ │ @@ -233171,94 +233171,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 32c544 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ ldr r6, [pc, #492] @ 32c548 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c4c8 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75826c │ │ │ │ + bl 758244 │ │ │ │ bl 24adfc │ │ │ │ ldr r3, [pc, #456] @ 32c54c │ │ │ │ ldr r1, [pc, #456] @ 32c550 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7575cc │ │ │ │ + bl 7575a4 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 32c554 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 756dac │ │ │ │ + bl 756d84 │ │ │ │ ldr r1, [pc, #412] @ 32c558 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756dac │ │ │ │ + bl 756d84 │ │ │ │ ldr r1, [pc, #392] @ 32c55c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756dac │ │ │ │ + bl 756d84 │ │ │ │ ldr r1, [pc, #372] @ 32c560 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756dac │ │ │ │ + bl 756d84 │ │ │ │ ldr r1, [pc, #352] @ 32c564 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756dac │ │ │ │ + bl 756d84 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 32c434 │ │ │ │ mov r0, sp │ │ │ │ - bl 997e4c │ │ │ │ + bl 997e24 │ │ │ │ ldr r2, [pc, #300] @ 32c568 │ │ │ │ ldr r1, [pc, #300] @ 32c56c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757744 │ │ │ │ + bl 75771c │ │ │ │ ldr r1, [pc, #280] @ 32c570 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b2dc │ │ │ │ + bl 75b2b4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97b870 │ │ │ │ + bl 97b848 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 8c10c4 │ │ │ │ + bl 8c109c │ │ │ │ mov r0, r8 │ │ │ │ - bl 97635c │ │ │ │ + bl 976334 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32c4b4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c51c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233283,43 +233283,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 982808 │ │ │ │ + bl 9827e0 │ │ │ │ b 32c4b4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 32c578 │ │ │ │ ldr r1, [pc, #84] @ 32c57c │ │ │ │ ldr r0, [pc, #84] @ 32c580 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0097e7f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, fp, r0, lsl lr │ │ │ │ + strdeq r7, [fp], #-208 @ 0xffffff30 @ │ │ │ │ addseq lr, r7, r4, asr #15 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq lr, r4, r0, ror #23 │ │ │ │ - rsbeq pc, fp, r0, ror #17 │ │ │ │ - rsbseq sp, r2, ip, lsl #5 │ │ │ │ - rsbseq ip, r1, r4, lsl #18 │ │ │ │ - ldrdeq pc, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq sl, lr, r0, lsr #7 │ │ │ │ - rsbeq pc, fp, r8, lsl r4 @ │ │ │ │ - @ instruction: 0x0075b490 │ │ │ │ - rsbeq pc, fp, r0, lsl r4 @ │ │ │ │ + rsbseq lr, r4, r0, asr #23 │ │ │ │ + rsbeq pc, fp, r0, asr #17 │ │ │ │ + rsbseq sp, r2, ip, ror #4 │ │ │ │ + rsbseq ip, r1, r4, ror #17 │ │ │ │ + strheq pc, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq sl, lr, r0, lsl #7 │ │ │ │ + strdeq pc, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq fp, r5, r0, ror r4 │ │ │ │ + strdeq pc, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ addseq lr, r7, ip, asr #12 │ │ │ │ - addeq r1, r0, r8, ror r1 │ │ │ │ - rsbeq sp, sl, r0, lsr #5 │ │ │ │ - strheq sp, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r1, r0, r8, asr r1 │ │ │ │ + rsbeq sp, sl, r0, lsl #5 │ │ │ │ + @ instruction: 0x006ad298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 32c740 │ │ │ │ ldr r4, [pc, #420] @ 32c744 │ │ │ │ ldr r3, [pc, #420] @ 32c748 │ │ │ │ @@ -233329,37 +233329,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c660 │ │ │ │ ldr r7, [pc, #368] @ 32c74c │ │ │ │ ldr r2, [pc, #368] @ 32c750 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 32c754 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #324] @ 32c758 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 32c6a4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -233385,23 +233385,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r1, [pc, #172] @ 32c760 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 249284 │ │ │ │ b 32c660 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r1, [pc, #144] @ 32c764 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 249284 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -233424,57 +233424,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 249284 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 32c6f8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, ror r5 │ │ │ │ - rsbeq pc, fp, ip, asr #5 │ │ │ │ + rsbeq pc, fp, ip, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r1, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x006bf294 │ │ │ │ + addeq r1, r0, r4, lsr #1 │ │ │ │ + rsbeq pc, fp, r4, ror r2 @ │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - rsbeq pc, fp, r0, lsl #5 │ │ │ │ + rsbeq pc, fp, r0, ror #4 │ │ │ │ @ instruction: 0x0097e4b4 │ │ │ │ - rsbeq pc, fp, r8, lsr #4 │ │ │ │ - rsbeq pc, fp, r4, ror #3 │ │ │ │ - ldrdeq pc, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq pc, fp, r8, lsl #4 │ │ │ │ + rsbeq pc, fp, r4, asr #3 │ │ │ │ + strheq pc, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 32c848 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c808 │ │ │ │ ldr r5, [pc, #164] @ 32c84c │ │ │ │ ldr r2, [pc, #164] @ 32c850 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #116] @ 32c854 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c828 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -233482,26 +233482,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r1, [pc, #32] @ 32c858 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 249284 │ │ │ │ b 32c808 │ │ │ │ - strdeq pc, [fp], #-0 @ │ │ │ │ - strdeq r0, [r0], r8 │ │ │ │ - rsbeq pc, fp, ip, asr #1 │ │ │ │ - strheq pc, [fp], #-8 @ │ │ │ │ - rsbeq pc, fp, ip, asr #1 │ │ │ │ + ldrdeq pc, [fp], #-0 @ │ │ │ │ + ldrdeq r0, [r0], r8 │ │ │ │ + rsbeq pc, fp, ip, lsr #1 │ │ │ │ + @ instruction: 0x006bf098 │ │ │ │ + rsbeq pc, fp, ip, lsr #1 │ │ │ │ │ │ │ │ 0032c85c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 32ca44 │ │ │ │ @@ -233514,46 +233514,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 32ca58 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 701548 │ │ │ │ + bl 701520 │ │ │ │ ldr ip, [pc, #348] @ 32ca5c │ │ │ │ ldr r3, [pc, #348] @ 32ca60 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9759dc │ │ │ │ + bl 9759b4 │ │ │ │ ldr r3, [pc, #312] @ 32ca64 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32c9fc │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -233562,15 +233562,15 @@ │ │ │ │ bl 2487d4 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 7583ac │ │ │ │ + bl 758384 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233620,17 +233620,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r8, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - addeq r0, r0, r4, lsl lr │ │ │ │ - strdeq sl, [sl], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x00734b98 │ │ │ │ + strdeq r0, [r0], r4 │ │ │ │ + ldrdeq sl, [sl], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r4, r3, r8, ror fp │ │ │ │ addseq lr, r7, r4, asr r2 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ addseq lr, r7, r8, lsl r1 │ │ │ │ │ │ │ │ 0032ca6c : │ │ │ │ @@ -233639,15 +233639,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 32cc84 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 754f04 │ │ │ │ + bl 754edc │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32cc7c │ │ │ │ ldr r9, [pc, #484] @ 32cc88 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -233693,15 +233693,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 755cb4 │ │ │ │ + bl 755c8c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 32cb8c │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ @@ -233764,16 +233764,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 32cc54 │ │ │ │ - ldrheq r4, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x006b7090 │ │ │ │ + @ instruction: 0x00734990 │ │ │ │ + rsbeq r7, fp, r0, ror r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 0032cc90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -233794,26 +233794,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 2487d4 │ │ │ │ ldr r5, [pc, #88] @ 32cd40 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 701548 │ │ │ │ + bl 701520 │ │ │ │ ldr ip, [pc, #76] @ 32cd44 │ │ │ │ ldr r3, [pc, #76] @ 32cd48 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9759dc │ │ │ │ + bl 9759b4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -233832,29 +233832,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 32ce1c │ │ │ │ ldr r4, [pc, #180] @ 32ce20 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32cdd4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 330800 │ │ │ │ @@ -233862,52 +233862,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 32ce28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r0, r0, r4, lsr r9 │ │ │ │ - rsbeq sl, sl, ip, lsl r9 │ │ │ │ - rsbseq r4, r3, r8, asr #13 │ │ │ │ - rsbeq lr, fp, ip, asr fp │ │ │ │ - @ instruction: 0x006bea98 │ │ │ │ + addeq r0, r0, r4, lsl r9 │ │ │ │ + strdeq sl, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r4, r3, r8, lsr #13 │ │ │ │ + rsbeq lr, fp, ip, lsr fp │ │ │ │ + rsbeq lr, fp, r8, ror sl │ │ │ │ │ │ │ │ 0032ce2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 74e8bc │ │ │ │ + bl 74e894 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32ce98 │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ ldr ip, [pc, #128] @ 32cee4 │ │ │ │ ldr r2, [pc, #128] @ 32cee8 │ │ │ │ ldr r1, [pc, #128] @ 32ceec │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 333734 │ │ │ │ ldr r3, [pc, #80] @ 32cef0 │ │ │ │ ldr ip, [pc, #80] @ 32cef4 │ │ │ │ @@ -233915,50 +233915,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r0, r0, r8, lsr r8 │ │ │ │ - rsbeq sl, sl, r0, lsr #16 │ │ │ │ - rsbseq r4, r3, r0, asr #11 │ │ │ │ - strdeq r0, [r0], r8 │ │ │ │ - rsbeq lr, fp, r0, asr #21 │ │ │ │ - ldrdeq lr, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + addeq r0, r0, r8, lsl r8 │ │ │ │ + rsbeq sl, sl, r0, lsl #16 │ │ │ │ + rsbseq r4, r3, r0, lsr #11 │ │ │ │ + ldrdeq r0, [r0], r8 │ │ │ │ + rsbeq lr, fp, r0, lsr #21 │ │ │ │ + strheq lr, [fp], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 0032cefc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 32cf90 │ │ │ │ ldr r3, [pc, #124] @ 32cf94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 758ae8 │ │ │ │ + bl 758ac0 │ │ │ │ ldr r1, [pc, #96] @ 32cf98 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 754eec │ │ │ │ + bl 754ec4 │ │ │ │ ldr r2, [pc, #76] @ 32cf9c │ │ │ │ ldr r3, [pc, #64] @ 32cf94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -233986,25 +233986,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 32d1f0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f90 │ │ │ │ ldr r4, [pc, #556] @ 32d1f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ ldr ip, [pc, #544] @ 32d1f8 │ │ │ │ ldr r2, [pc, #544] @ 32d1fc │ │ │ │ ldr r1, [pc, #544] @ 32d200 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32d1dc │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 32d204 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -234094,19 +234094,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 32d098 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 91018c │ │ │ │ + bl 910164 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97e7cc │ │ │ │ + bl 97e7a4 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 32d1a8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 248684 │ │ │ │ mov r0, r4 │ │ │ │ @@ -234123,27 +234123,27 @@ │ │ │ │ bl 249284 │ │ │ │ b 32d0e4 │ │ │ │ ldr r1, [pc, #60] @ 32d220 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249284 │ │ │ │ b 32d188 │ │ │ │ - rsbseq r2, r5, r4, lsr #32 │ │ │ │ + rsbseq r2, r5, r4 │ │ │ │ addseq sp, r7, r8, asr fp │ │ │ │ - addeq r0, r0, r4, asr #13 │ │ │ │ - rsbeq sl, sl, ip, lsr #13 │ │ │ │ - rsbseq r4, r3, ip, asr #8 │ │ │ │ - @ instruction: 0x006be994 │ │ │ │ + addeq r0, r0, r4, lsr #13 │ │ │ │ + rsbeq sl, sl, ip, lsl #13 │ │ │ │ + rsbseq r4, r3, ip, lsr #8 │ │ │ │ + rsbeq lr, fp, r4, ror r9 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq lr, fp, ip, asr #18 │ │ │ │ - rsbeq lr, fp, ip, asr #18 │ │ │ │ - rsbseq r4, fp, r4, asr #20 │ │ │ │ - strheq lr, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x006be89c │ │ │ │ - rsbeq lr, fp, r4, asr #15 │ │ │ │ + rsbeq lr, fp, ip, lsr #18 │ │ │ │ + rsbeq lr, fp, ip, lsr #18 │ │ │ │ + rsbseq r4, fp, r4, lsr #20 │ │ │ │ + @ instruction: 0x006be898 │ │ │ │ + rsbeq lr, fp, ip, ror r8 │ │ │ │ + rsbeq lr, fp, r4, lsr #15 │ │ │ │ │ │ │ │ 0032d224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -234153,26 +234153,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 32d28c │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72cc54 │ │ │ │ + bl 72cc2c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0097d8d8 │ │ │ │ andeq r1, r0, ip, lsr #17 │ │ │ │ - rsbseq sl, r1, r4, lsl #31 │ │ │ │ + rsbseq sl, r1, r4, ror #30 │ │ │ │ │ │ │ │ 0032d290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -234181,15 +234181,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 32d2e8 │ │ │ │ ldr r3, [pc, #52] @ 32d2ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99e5ec │ │ │ │ + bl 99e5c4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -234224,50 +234224,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, ip, asr r3 │ │ │ │ - rsbeq lr, fp, r0, asr #13 │ │ │ │ - rsbeq lr, fp, r4, lsr r5 │ │ │ │ + addeq r0, r0, ip, lsr r3 │ │ │ │ + rsbeq lr, fp, r0, lsr #13 │ │ │ │ + rsbeq lr, fp, r4, lsl r5 │ │ │ │ │ │ │ │ 0032d38c : │ │ │ │ b 3aa4e4 │ │ │ │ │ │ │ │ 0032d390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 2487d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ ldr ip, [pc, #104] @ 32d424 │ │ │ │ ldr r2, [pc, #104] @ 32d428 │ │ │ │ ldr r1, [pc, #104] @ 32d42c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 3aa4ec │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -234278,26 +234278,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, r0, ror #5 │ │ │ │ - rsbeq sl, sl, r4, asr #5 │ │ │ │ - rsbseq r4, r3, r8, rrx │ │ │ │ + addeq r0, r0, r0, asr #5 │ │ │ │ + rsbeq sl, sl, r4, lsr #5 │ │ │ │ + rsbseq r4, r3, r8, asr #32 │ │ │ │ │ │ │ │ 0032d430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 717178 │ │ │ │ + bl 717150 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97e7cc │ │ │ │ + bl 97e7a4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d464 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 248684 │ │ │ │ mov r0, r5 │ │ │ │ @@ -234311,65 +234311,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 32d4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f90 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757a54 │ │ │ │ + bl 757a2c │ │ │ │ ldr r1, [pc, #68] @ 32d4e8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754ef8 │ │ │ │ + bl 754ed0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97e7cc │ │ │ │ + bl 97e7a4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d4cc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 248684 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r5, r0, asr fp │ │ │ │ + rsbseq r1, r5, r0, lsr fp │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 0032d4ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 32d558 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f90 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757a54 │ │ │ │ + bl 757a2c │ │ │ │ ldr r1, [pc, #68] @ 32d55c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754ef8 │ │ │ │ + bl 754ed0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97e7cc │ │ │ │ + bl 97e7a4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d540 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 248684 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r1, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + ldrheq r1, [r5], #-172 @ 0xffffff54 @ │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 0032d560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -234377,32 +234377,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 32d630 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 758bb4 │ │ │ │ + bl 758b8c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32d5fc │ │ │ │ ldr ip, [pc, #144] @ 32d634 │ │ │ │ ldr r2, [pc, #144] @ 32d638 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 2487d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 99e5ec │ │ │ │ + bl 99e5c4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -234414,28 +234414,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 32d644 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 32d648 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 32d5dc │ │ │ │ - strheq lr, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r1, r5, r4, asr sl │ │ │ │ - strdeq r0, [r0], ip │ │ │ │ - strheq lr, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq lr, fp, r8, lsr r4 │ │ │ │ - umulleq r0, r0, r0, r0 @ │ │ │ │ - rsbeq lr, fp, ip, asr r2 │ │ │ │ + @ instruction: 0x006be498 │ │ │ │ + rsbseq r1, r5, r4, lsr sl │ │ │ │ + ldrdeq r0, [r0], ip │ │ │ │ + @ instruction: 0x006be494 │ │ │ │ + rsbeq lr, fp, r8, lsl r4 │ │ │ │ + addeq r0, r0, r0, ror r0 │ │ │ │ + rsbeq lr, fp, ip, lsr r2 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 32d65c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ umulleq r8, r9, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1424] @ 32dc08 │ │ │ │ ldr r2, [pc, #1424] @ 32dc0c │ │ │ │ @@ -234443,15 +234443,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1388] @ 32dc14 │ │ │ │ ldr r9, [pc, #1388] @ 32dc18 │ │ │ │ ldr r2, [pc, #1388] @ 32dc1c │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -234469,517 +234469,517 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1336] @ 32dc2c │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r2, [pc, #1316] @ 32dc30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1304] @ 32dc34 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #1300] @ 32dc38 │ │ │ │ ldr r2, [pc, #1300] @ 32dc3c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r2, [pc, #1276] @ 32dc40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1264] @ 32dc44 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #1260] @ 32dc48 │ │ │ │ ldr r2, [pc, #1260] @ 32dc4c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r2, [pc, #1236] @ 32dc50 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1224] @ 32dc54 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #1220] @ 32dc58 │ │ │ │ ldr r2, [pc, #1220] @ 32dc5c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r2, [pc, #1196] @ 32dc60 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1184] @ 32dc64 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #1180] @ 32dc68 │ │ │ │ ldr r2, [pc, #1180] @ 32dc6c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r2, [pc, #1156] @ 32dc70 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1144] @ 32dc74 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #1140] @ 32dc78 │ │ │ │ ldr r2, [pc, #1140] @ 32dc7c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r2, [pc, #1116] @ 32dc80 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #1100] @ 32dc84 │ │ │ │ ldr r2, [pc, #1100] @ 32dc88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1092] @ 32dc8c │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755d3c │ │ │ │ + bl 755d14 │ │ │ │ ldr r2, [pc, #1060] @ 32dc90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #1044] @ 32dc94 │ │ │ │ ldr r6, [pc, #1044] @ 32dc98 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 32dc9c │ │ │ │ ldr r3, [pc, #1036] @ 32dca0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755d3c │ │ │ │ + bl 755d14 │ │ │ │ ldr r2, [pc, #1004] @ 32dca4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #988] @ 32dca8 │ │ │ │ ldr r6, [pc, #988] @ 32dcac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #980] @ 32dcb0 │ │ │ │ ldr r3, [pc, #980] @ 32dcb4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755d3c │ │ │ │ + bl 755d14 │ │ │ │ ldr r2, [pc, #948] @ 32dcb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #932] @ 32dcbc │ │ │ │ ldr r6, [pc, #932] @ 32dcc0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #924] @ 32dcc4 │ │ │ │ ldr r3, [pc, #924] @ 32dcc8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755d3c │ │ │ │ + bl 755d14 │ │ │ │ ldr r2, [pc, #892] @ 32dccc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #880] @ 32dcd0 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #876] @ 32dcd4 │ │ │ │ ldr r2, [pc, #876] @ 32dcd8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r2, [pc, #852] @ 32dcdc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #840] @ 32dce0 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #836] @ 32dce4 │ │ │ │ ldr r2, [pc, #836] @ 32dce8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759658 │ │ │ │ + bl 759630 │ │ │ │ ldr r2, [pc, #812] @ 32dcec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #800] @ 32dcf0 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #796] @ 32dcf4 │ │ │ │ ldr r2, [pc, #796] @ 32dcf8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759658 │ │ │ │ + bl 759630 │ │ │ │ ldr r2, [pc, #772] @ 32dcfc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #756] @ 32dd00 │ │ │ │ ldr r2, [pc, #756] @ 32dd04 │ │ │ │ ldr r1, [pc, #756] @ 32dd08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #740] @ 32dd0c │ │ │ │ - bl 759658 │ │ │ │ + bl 759630 │ │ │ │ ldr r3, [pc, #736] @ 32dd10 │ │ │ │ ldr r2, [pc, #736] @ 32dd14 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759658 │ │ │ │ + bl 759630 │ │ │ │ ldr r2, [pc, #712] @ 32dd18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #700] @ 32dd1c │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #696] @ 32dd20 │ │ │ │ ldr r2, [pc, #696] @ 32dd24 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759658 │ │ │ │ + bl 759630 │ │ │ │ ldr r2, [pc, #672] @ 32dd28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #660] @ 32dd2c │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #656] @ 32dd30 │ │ │ │ ldr r2, [pc, #656] @ 32dd34 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r2, [pc, #632] @ 32dd38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #620] @ 32dd3c │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #616] @ 32dd40 │ │ │ │ ldr r2, [pc, #616] @ 32dd44 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759658 │ │ │ │ + bl 759630 │ │ │ │ ldr r2, [pc, #592] @ 32dd48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r6, [pc, #576] @ 32dd4c │ │ │ │ ldr r3, [pc, #576] @ 32dd50 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 758134 │ │ │ │ + bl 75810c │ │ │ │ ldr r2, [pc, #544] @ 32dd54 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #532] @ 32dd58 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r3, [pc, #528] @ 32dd5c │ │ │ │ ldr r2, [pc, #528] @ 32dd60 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r2, [pc, #504] @ 32dd64 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r6, [pc, #488] @ 32dd68 │ │ │ │ ldr r0, [pc, #488] @ 32dd6c │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 758134 │ │ │ │ + bl 75810c │ │ │ │ ldr r2, [pc, #452] @ 32dd70 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759fc4 │ │ │ │ + bl 759f9c │ │ │ │ ldr r6, [pc, #436] @ 32dd74 │ │ │ │ ldr r0, [pc, #436] @ 32dd78 │ │ │ │ ldr r3, [pc, #436] @ 32dd7c │ │ │ │ ldr r2, [pc, #436] @ 32dd80 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 755d3c │ │ │ │ + bl 755d14 │ │ │ │ ldr r2, [pc, #400] @ 32dd84 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 759fc4 │ │ │ │ - addeq r0, r0, r0, lsl r1 │ │ │ │ - rsbeq sl, sl, r8 │ │ │ │ - rsbseq r3, r3, ip, lsr #27 │ │ │ │ - rsbseq r7, r2, r8, ror #11 │ │ │ │ + b 759f9c │ │ │ │ + strdeq r0, [r0], r0 @ │ │ │ │ + rsbeq r9, sl, r8, ror #31 │ │ │ │ + rsbseq r3, r3, ip, lsl #27 │ │ │ │ + rsbseq r7, r2, r8, asr #11 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ - rsbeq lr, fp, ip, ror r4 │ │ │ │ + rsbeq lr, fp, ip, asr r4 │ │ │ │ addseq sp, r7, r0, asr r4 │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - rsbeq lr, fp, ip, ror #6 │ │ │ │ - rsbeq lr, fp, r0, ror r3 │ │ │ │ + rsbeq lr, fp, ip, asr #6 │ │ │ │ + rsbeq lr, fp, r0, asr r3 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r8, lsl r8 │ │ │ │ - rsbeq lr, fp, r4, asr r3 │ │ │ │ - rsbeq ip, fp, r8, lsr #26 │ │ │ │ + rsbeq lr, fp, r4, lsr r3 │ │ │ │ + rsbeq ip, fp, r8, lsl #26 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - rsbeq lr, fp, ip, lsr #6 │ │ │ │ - rsbseq r9, r5, r8, lsr sl │ │ │ │ + rsbeq lr, fp, ip, lsl #6 │ │ │ │ + rsbseq r9, r5, r8, lsl sl │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r0, lsl r3 │ │ │ │ - rsbseq r4, r3, r8, asr #13 │ │ │ │ + strdeq lr, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r4, r3, r8, lsr #13 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - strdeq lr, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq lr, fp, r0, lsl #6 │ │ │ │ + ldrdeq lr, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, fp, r0, ror #5 │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r4, ror #5 │ │ │ │ + rsbeq lr, fp, r4, asr #5 │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ - rsbeq lr, fp, r0, ror #5 │ │ │ │ + rsbeq lr, fp, r0, asr #5 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - ldrdeq lr, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq lr, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, r4, ror #5 │ │ │ │ rsbeq lr, fp, r4, asr #5 │ │ │ │ + rsbeq lr, fp, r4, lsr #5 │ │ │ │ andeq r2, r0, r4, asr r4 │ │ │ │ - strdeq r9, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r9, [sl], #-248 @ 0xffffff08 @ │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - strheq lr, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - @ instruction: 0x006be290 │ │ │ │ - andeq r1, r0, r8, lsl sl │ │ │ │ @ instruction: 0x006be298 │ │ │ │ + rsbeq lr, fp, r0, ror r2 │ │ │ │ + andeq r1, r0, r8, lsl sl │ │ │ │ + rsbeq lr, fp, r8, ror r2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r0, lsr #5 │ │ │ │ - rsbseq r5, r6, ip, ror #8 │ │ │ │ + rsbeq lr, fp, r0, lsl #5 │ │ │ │ + rsbseq r5, r6, ip, asr #8 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ + rsbeq lr, fp, r4, ror #4 │ │ │ │ rsbeq lr, fp, r4, lsl #5 │ │ │ │ - rsbeq lr, fp, r4, lsr #5 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - @ instruction: 0x006be290 │ │ │ │ - strheq lr, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, fp, r0, ror r2 │ │ │ │ + @ instruction: 0x006be294 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ - rsbeq lr, fp, r0, lsr #5 │ │ │ │ - strheq lr, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq lr, fp, r0, lsl #5 │ │ │ │ + @ instruction: 0x006be290 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - @ instruction: 0x006be298 │ │ │ │ + rsbeq lr, fp, r8, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - rsbeq lr, fp, r0, lsr #5 │ │ │ │ - rsbeq pc, pc, r0, lsl #7 │ │ │ │ + rsbeq lr, fp, r0, lsl #5 │ │ │ │ + rsbeq pc, pc, r0, ror #6 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ - rsbeq lr, fp, r4, ror r2 │ │ │ │ - rsbeq lr, fp, r4, lsl #5 │ │ │ │ + rsbeq lr, fp, r4, asr r2 │ │ │ │ + rsbeq lr, fp, r4, ror #4 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq lr, fp, ip, ror #4 │ │ │ │ - rsbeq lr, fp, r8, lsl #5 │ │ │ │ + rsbeq lr, fp, ip, asr #4 │ │ │ │ + rsbeq lr, fp, r8, ror #4 │ │ │ │ andeq r1, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - rsbeq lr, fp, r0, ror r2 │ │ │ │ - rsbeq lr, fp, ip, ror #4 │ │ │ │ + rsbeq lr, fp, r0, asr r2 │ │ │ │ + rsbeq lr, fp, ip, asr #4 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - rsbeq lr, fp, r8, asr r2 │ │ │ │ - rsbeq lr, fp, r4, ror r2 │ │ │ │ + rsbeq lr, fp, r8, lsr r2 │ │ │ │ + rsbeq lr, fp, r4, asr r2 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - rsbeq lr, fp, r4, ror #4 │ │ │ │ - rsbeq lr, fp, ip, ror r2 │ │ │ │ + rsbeq lr, fp, r4, asr #4 │ │ │ │ + rsbeq lr, fp, ip, asr r2 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, ip, ror #4 │ │ │ │ - rsbeq r6, fp, ip, asr #11 │ │ │ │ + rsbeq lr, fp, ip, asr #4 │ │ │ │ + rsbeq r6, fp, ip, lsr #11 │ │ │ │ andeq r4, r0, r0, asr #30 │ │ │ │ - rsbeq lr, fp, r0, asr r2 │ │ │ │ - rsbeq r6, lr, r8, asr #17 │ │ │ │ + rsbeq lr, fp, r0, lsr r2 │ │ │ │ + rsbeq r6, lr, r8, lsr #17 │ │ │ │ andeq r2, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - rsbeq lr, fp, r0, ror #4 │ │ │ │ - rsbeq lr, fp, r0, ror #4 │ │ │ │ + rsbeq lr, fp, r0, asr #4 │ │ │ │ + rsbeq lr, fp, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758ae8 │ │ │ │ + bl 758ac0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 75879c │ │ │ │ + bl 758774 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 32ddd8 │ │ │ │ ldr r1, [pc, #100] @ 32de28 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7584d8 │ │ │ │ + b 7584b0 │ │ │ │ ldr r3, [pc, #76] @ 32de2c │ │ │ │ ldr ip, [pc, #76] @ 32de30 │ │ │ │ ldr r1, [pc, #76] @ 32de34 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq sp, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq pc, pc, r8, lsr #19 │ │ │ │ - rsbeq lr, fp, r0, lsr #1 │ │ │ │ - rsbeq lr, fp, r4, lsl #1 │ │ │ │ + @ instruction: 0x006bdf9c │ │ │ │ + rsbseq pc, pc, r8, lsl #19 │ │ │ │ + rsbeq lr, fp, r0, lsl #1 │ │ │ │ + rsbeq lr, fp, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 32df90 │ │ │ │ ldr r2, [pc, #320] @ 32df94 │ │ │ │ ldr r1, [pc, #320] @ 32df98 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ac0 │ │ │ │ + bl 754a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ded4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ad0 │ │ │ │ + bl 754aa8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 32df48 │ │ │ │ bl 249e84 │ │ │ │ cmp r0, #7 │ │ │ │ bls 32df6c │ │ │ │ ldr r1, [pc, #164] @ 32df9c │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -235017,41 +235017,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 32dfac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 32dfb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq pc, pc, r8, lsr r9 @ │ │ │ │ - rsbeq r9, sl, r4, lsr r8 │ │ │ │ - ldrsbeq r3, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r4, r3, ip, ror r3 │ │ │ │ - rsbseq r4, r3, r8, lsr #6 │ │ │ │ - rsbseq pc, pc, r8, lsl r8 @ │ │ │ │ - strdeq sp, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq sp, fp, r8, lsr #30 │ │ │ │ + rsbseq pc, pc, r8, lsl r9 @ │ │ │ │ + rsbeq r9, sl, r4, lsl r8 │ │ │ │ + ldrheq r3, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r4, r3, ip, asr r3 │ │ │ │ + rsbseq r4, r3, r8, lsl #6 │ │ │ │ + ldrsheq pc, [pc], #-120 @ │ │ │ │ + ldrdeq sp, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sp, fp, r8, lsl #30 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #184] @ 32e094 │ │ │ │ ldr r2, [pc, #184] @ 32e098 │ │ │ │ ldr r1, [pc, #184] @ 32e09c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 248ae0 │ │ │ │ @@ -235082,17 +235082,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq pc, [pc], #-112 @ │ │ │ │ - rsbeq r9, sl, r8, lsr #13 │ │ │ │ - rsbseq r3, r3, r8, asr #8 │ │ │ │ + @ instruction: 0x007ff790 │ │ │ │ + rsbeq r9, sl, r8, lsl #13 │ │ │ │ + rsbseq r3, r3, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e104 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e108 │ │ │ │ @@ -235100,27 +235100,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq pc, [pc], #-96 @ │ │ │ │ - rsbeq r9, sl, r4, asr #11 │ │ │ │ - rsbseq r3, r3, r8, ror #6 │ │ │ │ + ldrheq pc, [pc], #-96 @ │ │ │ │ + rsbeq r9, sl, r4, lsr #11 │ │ │ │ + rsbseq r3, r3, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e174 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e178 │ │ │ │ @@ -235128,53 +235128,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r0, ror #12 │ │ │ │ - rsbeq r9, sl, r4, asr r5 │ │ │ │ - ldrsheq r3, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq pc, pc, r0, asr #12 │ │ │ │ + rsbeq r9, sl, r4, lsr r5 │ │ │ │ + ldrsbeq r3, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e1dc │ │ │ │ ldr r2, [pc, #68] @ 32e1e0 │ │ │ │ ldr r1, [pc, #68] @ 32e1e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq pc, [pc], #-84 @ │ │ │ │ - rsbeq r9, sl, r8, ror #9 │ │ │ │ - rsbseq r3, r3, ip, lsl #5 │ │ │ │ + ldrsbeq pc, [pc], #-84 @ │ │ │ │ + rsbeq r9, sl, r8, asr #9 │ │ │ │ + rsbseq r3, r3, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e24c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e250 │ │ │ │ @@ -235182,79 +235182,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r8, lsl #11 │ │ │ │ - rsbeq r9, sl, ip, ror r4 │ │ │ │ - rsbseq r3, r3, r0, lsr #4 │ │ │ │ + rsbseq pc, pc, r8, ror #10 │ │ │ │ + rsbeq r9, sl, ip, asr r4 │ │ │ │ + rsbseq r3, r3, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e2b4 │ │ │ │ ldr r2, [pc, #68] @ 32e2b8 │ │ │ │ ldr r1, [pc, #68] @ 32e2bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, ip, lsl r5 @ │ │ │ │ - rsbeq r9, sl, r0, lsl r4 │ │ │ │ - ldrheq r3, [r3], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq pc, [pc], #-76 @ │ │ │ │ + strdeq r9, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x00733194 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e31c │ │ │ │ ldr r2, [pc, #68] @ 32e320 │ │ │ │ ldr r1, [pc, #68] @ 32e324 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq pc, [pc], #-68 @ │ │ │ │ - rsbeq r9, sl, r8, lsr #7 │ │ │ │ - rsbseq r3, r3, ip, asr #2 │ │ │ │ + @ instruction: 0x007ff494 │ │ │ │ + rsbeq r9, sl, r8, lsl #7 │ │ │ │ + rsbseq r3, r3, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e38c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e390 │ │ │ │ @@ -235262,79 +235262,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r8, asr #8 │ │ │ │ - rsbeq r9, sl, ip, lsr r3 │ │ │ │ - rsbseq r3, r3, r0, ror #1 │ │ │ │ + rsbseq pc, pc, r8, lsr #8 │ │ │ │ + rsbeq r9, sl, ip, lsl r3 │ │ │ │ + rsbseq r3, r3, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e3f4 │ │ │ │ ldr r2, [pc, #68] @ 32e3f8 │ │ │ │ ldr r1, [pc, #68] @ 32e3fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq pc, [pc], #-60 @ │ │ │ │ - ldrdeq r9, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r3, r3, r4, ror r0 │ │ │ │ + ldrheq pc, [pc], #-60 @ │ │ │ │ + strheq r9, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r3, r3, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e45c │ │ │ │ ldr r2, [pc, #68] @ 32e460 │ │ │ │ ldr r1, [pc, #68] @ 32e464 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, r4, ror r3 @ │ │ │ │ - rsbeq r9, sl, r8, ror #4 │ │ │ │ - rsbseq r3, r3, ip │ │ │ │ + rsbseq pc, pc, r4, asr r3 @ │ │ │ │ + rsbeq r9, sl, r8, asr #4 │ │ │ │ + rsbseq r2, r3, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e4cc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e4d0 │ │ │ │ @@ -235342,160 +235342,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r8, lsl #6 │ │ │ │ - strdeq r9, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r2, r3, r0, lsr #31 │ │ │ │ + rsbseq pc, pc, r8, ror #5 │ │ │ │ + ldrdeq r9, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r2, r3, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e534 │ │ │ │ ldr r2, [pc, #68] @ 32e538 │ │ │ │ ldr r1, [pc, #68] @ 32e53c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007ff29c │ │ │ │ - @ instruction: 0x006a9190 │ │ │ │ - rsbseq r2, r3, r4, lsr pc │ │ │ │ + rsbseq pc, pc, ip, ror r2 @ │ │ │ │ + rsbeq r9, sl, r0, ror r1 │ │ │ │ + rsbseq r2, r3, r4, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #332] @ 32e6b8 │ │ │ │ ldr r2, [pc, #332] @ 32e6bc │ │ │ │ ldr r1, [pc, #332] @ 32e6c0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 32e648 │ │ │ │ ldr r0, [pc, #292] @ 32e6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr r1, [pc, #284] @ 32e6c8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 756b44 │ │ │ │ + bl 756b1c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32e5e8 │ │ │ │ ldr r1, [pc, #256] @ 32e6cc │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 756ef4 │ │ │ │ + bl 756ecc │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 32e610 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75527c │ │ │ │ + bl 755254 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 758ae8 │ │ │ │ + bl 758ac0 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ ldr r1, [pc, #168] @ 32e6d0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 756d00 │ │ │ │ + bl 756cd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32e65c │ │ │ │ mov r4, #0 │ │ │ │ b 32e5e8 │ │ │ │ ldr r0, [pc, #132] @ 32e6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ mov r5, r0 │ │ │ │ b 32e5c4 │ │ │ │ ldr r2, [pc, #116] @ 32e6d8 │ │ │ │ ldr r1, [pc, #116] @ 32e6dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 32e6e0 │ │ │ │ ldr r3, [pc, #104] @ 32e6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r6 │ │ │ │ - bl 75a128 │ │ │ │ + bl 75a100 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e640 │ │ │ │ ldr r1, [pc, #72] @ 32e6e8 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7584d8 │ │ │ │ + bl 7584b0 │ │ │ │ mov r4, r0 │ │ │ │ b 32e5e8 │ │ │ │ - rsbseq pc, pc, r0, lsr #4 │ │ │ │ - rsbeq r9, sl, r8, lsl r1 │ │ │ │ - ldrheq r2, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq sp, fp, r0, asr #18 │ │ │ │ - rsbeq sp, fp, r4, asr #18 │ │ │ │ - @ instruction: 0x0074c998 │ │ │ │ - rsbeq sp, fp, r4, ror #17 │ │ │ │ - strheq sp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq pc, pc, ip, lsr #2 │ │ │ │ - ldrdeq fp, [sl], #-16 @ │ │ │ │ - strdeq sp, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq pc, pc, r0, lsl #4 │ │ │ │ + strdeq r9, [sl], #-8 @ │ │ │ │ + @ instruction: 0x00732e9c │ │ │ │ + rsbeq sp, fp, r0, lsr #18 │ │ │ │ + rsbeq sp, fp, r4, lsr #18 │ │ │ │ + rsbseq ip, r4, r8, ror r9 │ │ │ │ + rsbeq sp, fp, r4, asr #17 │ │ │ │ + @ instruction: 0x006bd890 │ │ │ │ + rsbseq pc, pc, ip, lsl #2 │ │ │ │ + strheq fp, [sl], #-16 @ │ │ │ │ + ldrdeq sp, [fp], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - rsbeq r5, fp, ip, lsr #21 │ │ │ │ + rsbeq r5, fp, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 32e754 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 32e758 │ │ │ │ @@ -235503,55 +235503,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r4, lsl #1 │ │ │ │ - rsbeq r8, sl, r8, ror pc │ │ │ │ - rsbseq r2, r3, ip, lsl sp │ │ │ │ + rsbseq pc, pc, r4, rrx │ │ │ │ + rsbeq r8, sl, r8, asr pc │ │ │ │ + ldrsheq r2, [r3], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 32e7c0 │ │ │ │ ldr r2, [pc, #72] @ 32e7c4 │ │ │ │ ldr r1, [pc, #72] @ 32e7c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, r4, lsl r0 @ │ │ │ │ - rsbeq r8, sl, r8, lsl #30 │ │ │ │ - rsbseq r2, r3, ip, lsr #25 │ │ │ │ + ldrsheq lr, [pc], #-244 @ │ │ │ │ + rsbeq r8, sl, r8, ror #29 │ │ │ │ + rsbseq r2, r3, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 32e834 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 32e838 │ │ │ │ @@ -235559,55 +235559,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, pc, r4, lsr #31 │ │ │ │ - @ instruction: 0x006a8e98 │ │ │ │ - rsbseq r2, r3, ip, lsr ip │ │ │ │ + rsbseq lr, pc, r4, lsl #31 │ │ │ │ + rsbeq r8, sl, r8, ror lr │ │ │ │ + rsbseq r2, r3, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 32e8a0 │ │ │ │ ldr r2, [pc, #72] @ 32e8a4 │ │ │ │ ldr r1, [pc, #72] @ 32e8a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, pc, r4, lsr pc @ │ │ │ │ - rsbeq r8, sl, r8, lsr #28 │ │ │ │ - rsbseq r2, r3, ip, asr #23 │ │ │ │ + rsbseq lr, pc, r4, lsl pc @ │ │ │ │ + rsbeq r8, sl, r8, lsl #28 │ │ │ │ + rsbseq r2, r3, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e918 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 32e91c │ │ │ │ @@ -235615,29 +235615,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, pc, r4, asr #29 │ │ │ │ - strheq r8, [sl], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r2, r3, ip, asr fp │ │ │ │ + rsbseq lr, pc, r4, lsr #29 │ │ │ │ + @ instruction: 0x006a8d98 │ │ │ │ + rsbseq r2, r3, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 32e9f4 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -235653,26 +235653,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r4, [pc, #124] @ 32ea08 │ │ │ │ ldr r3, [pc, #124] @ 32ea0c │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 918218 │ │ │ │ + bl 9181f0 │ │ │ │ ldr r2, [pc, #88] @ 32ea10 │ │ │ │ ldr r3, [pc, #64] @ 32e9fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235682,19 +235682,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r4, asr lr @ │ │ │ │ + rsbseq lr, pc, r4, lsr lr @ │ │ │ │ addseq ip, r7, ip, asr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r2, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r8, sl, r4, lsr #26 │ │ │ │ + ldrheq r2, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r8, sl, r4, lsl #26 │ │ │ │ umullseq ip, r7, r0, r1 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addseq ip, r7, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -235714,24 +235714,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 977ad0 │ │ │ │ + bl 977aa8 │ │ │ │ ldr r2, [pc, #80] @ 32eaf4 │ │ │ │ ldr r3, [pc, #64] @ 32eae8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235741,19 +235741,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r4, ror #26 │ │ │ │ + rsbseq lr, pc, r4, asr #26 │ │ │ │ ldrsbeq ip, [r7], ip @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, r0, ror #19 │ │ │ │ - rsbeq r8, sl, r4, lsr ip │ │ │ │ + rsbseq r2, r3, r0, asr #19 │ │ │ │ + rsbeq r8, sl, r4, lsl ip │ │ │ │ addseq ip, r7, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 32ebd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -235771,24 +235771,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 977ad0 │ │ │ │ + bl 977aa8 │ │ │ │ ldr r2, [pc, #92] @ 32ebe4 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 32ebd8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -235801,19 +235801,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r0, lsl #25 │ │ │ │ + rsbseq lr, pc, r0, ror #24 │ │ │ │ @ instruction: 0x0097bff8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r2, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r8, sl, r0, asr fp │ │ │ │ + ldrsbeq r2, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r8, sl, r0, lsr fp │ │ │ │ umullseq fp, r7, r8, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 32ecd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -235831,31 +235831,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 90fe7c │ │ │ │ + bl 90fe54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ec8c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 254f7c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 90f934 │ │ │ │ + bl 90f90c │ │ │ │ ldr r2, [pc, #80] @ 32ece4 │ │ │ │ ldr r3, [pc, #64] @ 32ecd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235865,19 +235865,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x007feb90 │ │ │ │ + rsbseq lr, pc, r0, ror fp @ │ │ │ │ addseq fp, r7, r8, lsl #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, ip, lsl #16 │ │ │ │ - rsbeq r8, sl, r0, ror #20 │ │ │ │ + rsbseq r2, r3, ip, ror #15 │ │ │ │ + rsbeq r8, sl, r0, asr #20 │ │ │ │ addseq fp, r7, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ed34 │ │ │ │ ldr r2, [pc, #52] @ 32ed38 │ │ │ │ @@ -235885,221 +235885,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - rsbseq lr, pc, ip, lsl #21 │ │ │ │ - rsbeq r8, sl, r0, lsl #19 │ │ │ │ - rsbseq r2, r3, r4, lsr #14 │ │ │ │ + rsbseq lr, pc, ip, ror #20 │ │ │ │ + rsbeq r8, sl, r0, ror #18 │ │ │ │ + rsbseq r2, r3, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ed8c │ │ │ │ ldr r2, [pc, #52] @ 32ed90 │ │ │ │ ldr r1, [pc, #52] @ 32ed94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - rsbseq lr, pc, r4, lsr sl @ │ │ │ │ - rsbeq r8, sl, r8, lsr #18 │ │ │ │ - rsbseq r2, r3, ip, asr #13 │ │ │ │ + rsbseq lr, pc, r4, lsl sl @ │ │ │ │ + rsbeq r8, sl, r8, lsl #18 │ │ │ │ + rsbseq r2, r3, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ede4 │ │ │ │ ldr r2, [pc, #52] @ 32ede8 │ │ │ │ ldr r1, [pc, #52] @ 32edec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - ldrsbeq lr, [pc], #-156 @ │ │ │ │ - ldrdeq r8, [sl], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r2, r3, r4, ror r6 │ │ │ │ + ldrheq lr, [pc], #-156 @ │ │ │ │ + strheq r8, [sl], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r2, r3, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ee3c │ │ │ │ ldr r2, [pc, #52] @ 32ee40 │ │ │ │ ldr r1, [pc, #52] @ 32ee44 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - rsbseq lr, pc, r4, lsl #19 │ │ │ │ - rsbeq r8, sl, r8, ror r8 │ │ │ │ - rsbseq r2, r3, ip, lsl r6 │ │ │ │ + rsbseq lr, pc, r4, ror #18 │ │ │ │ + rsbeq r8, sl, r8, asr r8 │ │ │ │ + ldrsheq r2, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ee94 │ │ │ │ ldr r2, [pc, #52] @ 32ee98 │ │ │ │ ldr r1, [pc, #52] @ 32ee9c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - rsbseq lr, pc, ip, lsr #18 │ │ │ │ - rsbeq r8, sl, r0, lsr #16 │ │ │ │ - rsbseq r2, r3, r4, asr #11 │ │ │ │ + rsbseq lr, pc, ip, lsl #18 │ │ │ │ + rsbeq r8, sl, r0, lsl #16 │ │ │ │ + rsbseq r2, r3, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32eeec │ │ │ │ ldr r2, [pc, #52] @ 32eef0 │ │ │ │ ldr r1, [pc, #52] @ 32eef4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - ldrsbeq lr, [pc], #-132 @ │ │ │ │ - rsbeq r8, sl, r8, asr #15 │ │ │ │ - rsbseq r2, r3, ip, ror #10 │ │ │ │ + ldrheq lr, [pc], #-132 @ │ │ │ │ + rsbeq r8, sl, r8, lsr #15 │ │ │ │ + rsbseq r2, r3, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ef44 │ │ │ │ ldr r2, [pc, #52] @ 32ef48 │ │ │ │ ldr r1, [pc, #52] @ 32ef4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - rsbseq lr, pc, ip, ror r8 @ │ │ │ │ - rsbeq r8, sl, r0, ror r7 │ │ │ │ - rsbseq r2, r3, r4, lsl r5 │ │ │ │ + rsbseq lr, pc, ip, asr r8 @ │ │ │ │ + rsbeq r8, sl, r0, asr r7 │ │ │ │ + ldrsheq r2, [r3], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ef9c │ │ │ │ ldr r2, [pc, #52] @ 32efa0 │ │ │ │ ldr r1, [pc, #52] @ 32efa4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - rsbseq lr, pc, r4, lsr #16 │ │ │ │ - rsbeq r8, sl, r8, lsl r7 │ │ │ │ - ldrheq r2, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq lr, pc, r4, lsl #16 │ │ │ │ + strdeq r8, [sl], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x0073249c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32eff4 │ │ │ │ ldr r2, [pc, #52] @ 32eff8 │ │ │ │ ldr r1, [pc, #52] @ 32effc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - rsbseq lr, pc, ip, asr #15 │ │ │ │ - rsbeq r8, sl, r0, asr #13 │ │ │ │ - rsbseq r2, r3, r4, ror #8 │ │ │ │ + rsbseq lr, pc, ip, lsr #15 │ │ │ │ + rsbeq r8, sl, r0, lsr #13 │ │ │ │ + rsbseq r2, r3, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 32f050 │ │ │ │ ldr r2, [pc, #56] @ 32f054 │ │ │ │ ldr r1, [pc, #56] @ 32f058 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ - rsbseq lr, pc, r4, ror r7 @ │ │ │ │ - rsbeq r8, sl, r8, ror #12 │ │ │ │ - rsbseq r2, r3, ip, lsl #8 │ │ │ │ + rsbseq lr, pc, r4, asr r7 @ │ │ │ │ + rsbeq r8, sl, r8, asr #12 │ │ │ │ + rsbseq r2, r3, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 32f160 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -236116,30 +236116,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 91862c │ │ │ │ + bl 918604 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 32f13c │ │ │ │ cmp r1, #0 │ │ │ │ beq 32f0fc │ │ │ │ mov r0, r1 │ │ │ │ - bl 911214 │ │ │ │ + bl 9111ec │ │ │ │ ldr r2, [pc, #112] @ 32f174 │ │ │ │ ldr r3, [pc, #96] @ 32f168 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236154,22 +236154,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 254658 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f0fc │ │ │ │ - bl 911214 │ │ │ │ + bl 9111ec │ │ │ │ b 32f0fc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, ip, lsl r7 @ │ │ │ │ + ldrsheq lr, [pc], #-108 @ │ │ │ │ umullseq fp, r7, r4, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00732398 │ │ │ │ - rsbeq r8, sl, ip, ror #11 │ │ │ │ + rsbseq r2, r3, r8, ror r3 │ │ │ │ + rsbeq r8, sl, ip, asr #11 │ │ │ │ addseq fp, r7, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 32f2e0 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -236186,15 +236186,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r4, [pc, #276] @ 32f2f4 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -236235,15 +236235,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 918938 │ │ │ │ + bl 918910 │ │ │ │ ldr r2, [pc, #88] @ 32f2fc │ │ │ │ ldr r3, [pc, #64] @ 32f2e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236253,19 +236253,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r0, lsl #12 │ │ │ │ + rsbseq lr, pc, r0, ror #11 │ │ │ │ addseq fp, r7, r8, ror r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r3, ip, ror r2 │ │ │ │ - ldrdeq r8, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r2, r3, ip, asr r2 │ │ │ │ + strheq r8, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ addseq fp, r7, ip, lsr r9 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addseq fp, r7, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -236285,15 +236285,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -236311,17 +236311,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 32f37c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 90fe7c │ │ │ │ + bl 90fe54 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 90f934 │ │ │ │ + bl 90f90c │ │ │ │ ldr r2, [pc, #84] @ 32f430 │ │ │ │ ldr r3, [pc, #68] @ 32f424 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236332,19 +236332,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r8, ror r4 @ │ │ │ │ + rsbseq lr, pc, r8, asr r4 @ │ │ │ │ @ instruction: 0x0097b7f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r2, [r3], #-0 @ │ │ │ │ - rsbeq r8, sl, r4, asr #6 │ │ │ │ + ldrsbeq r2, [r3], #-0 @ │ │ │ │ + rsbeq r8, sl, r4, lsr #6 │ │ │ │ addseq fp, r7, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 32f4a8 │ │ │ │ ldr r2, [pc, #92] @ 32f4ac │ │ │ │ @@ -236352,32 +236352,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f48c │ │ │ │ - bl 75826c │ │ │ │ + bl 758244 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24adfc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, pc, r0, asr #6 │ │ │ │ - rsbeq r8, sl, r4, lsr r2 │ │ │ │ - ldrsbeq r1, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq lr, pc, r0, lsr #6 │ │ │ │ + rsbeq r8, sl, r4, lsl r2 │ │ │ │ + ldrheq r1, [r3], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f52c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f530 │ │ │ │ @@ -236385,32 +236385,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq lr, [pc], #-44 @ │ │ │ │ - strheq r8, [sl], #-16 @ │ │ │ │ - rsbseq r1, r3, r4, asr pc │ │ │ │ + @ instruction: 0x007fe29c │ │ │ │ + @ instruction: 0x006a8190 │ │ │ │ + rsbseq r1, r3, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f5b0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f5b4 │ │ │ │ @@ -236418,32 +236418,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, r8, lsr r2 @ │ │ │ │ - rsbeq r8, sl, ip, lsr #2 │ │ │ │ - ldrsbeq r1, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq lr, pc, r8, lsl r2 @ │ │ │ │ + rsbeq r8, sl, ip, lsl #2 │ │ │ │ + ldrheq r1, [r3], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f634 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f638 │ │ │ │ @@ -236451,32 +236451,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq lr, [pc], #-20 @ │ │ │ │ - rsbeq r8, sl, r8, lsr #1 │ │ │ │ - rsbseq r1, r3, ip, asr #28 │ │ │ │ + @ instruction: 0x007fe194 │ │ │ │ + rsbeq r8, sl, r8, lsl #1 │ │ │ │ + rsbseq r1, r3, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f6b8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f6bc │ │ │ │ @@ -236484,32 +236484,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, r0, lsr r1 @ │ │ │ │ - rsbeq r8, sl, r4, lsr #32 │ │ │ │ - rsbseq r1, r3, r8, asr #27 │ │ │ │ + rsbseq lr, pc, r0, lsl r1 @ │ │ │ │ + rsbeq r8, sl, r4 │ │ │ │ + rsbseq r1, r3, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f73c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f740 │ │ │ │ @@ -236517,32 +236517,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, ip, lsr #1 │ │ │ │ - rsbeq r7, sl, r0, lsr #31 │ │ │ │ - rsbseq r1, r3, r4, asr #26 │ │ │ │ + rsbseq lr, pc, ip, lsl #1 │ │ │ │ + rsbeq r7, sl, r0, lsl #31 │ │ │ │ + rsbseq r1, r3, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f7c0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f7c4 │ │ │ │ @@ -236550,32 +236550,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, r8, lsr #32 │ │ │ │ - rsbeq r7, sl, ip, lsl pc │ │ │ │ - rsbseq r1, r3, r0, asr #25 │ │ │ │ + rsbseq lr, pc, r8 │ │ │ │ + strdeq r7, [sl], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r1, r3, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f844 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f848 │ │ │ │ @@ -236583,32 +236583,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sp, pc, r4, lsr #31 │ │ │ │ - @ instruction: 0x006a7e98 │ │ │ │ - rsbseq r1, r3, ip, lsr ip │ │ │ │ + rsbseq sp, pc, r4, lsl #31 │ │ │ │ + rsbeq r7, sl, r8, ror lr │ │ │ │ + rsbseq r1, r3, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f8c8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f8cc │ │ │ │ @@ -236616,32 +236616,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 248ae0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sp, pc, r0, lsr #30 │ │ │ │ - rsbeq r7, sl, r4, lsl lr │ │ │ │ - ldrheq r1, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq sp, pc, r0, lsl #30 │ │ │ │ + strdeq r7, [sl], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00731b98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 32f964 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -236650,15 +236650,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 524ec0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f944 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -236670,32 +236670,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007fde98 │ │ │ │ - rsbseq r1, r3, ip, lsr #22 │ │ │ │ - rsbeq r7, sl, r8, lsl #27 │ │ │ │ + rsbseq sp, pc, r8, ror lr @ │ │ │ │ + rsbseq r1, r3, ip, lsl #22 │ │ │ │ + rsbeq r7, sl, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 32fa28 │ │ │ │ ldr r2, [pc, #160] @ 32fa2c │ │ │ │ ldr r1, [pc, #160] @ 32fa30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 248ae0 │ │ │ │ @@ -236719,17 +236719,17 @@ │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248ae0 │ │ │ │ - rsbseq sp, pc, r4, lsl #28 │ │ │ │ - strdeq r7, [sl], #-200 @ 0xffffff38 @ │ │ │ │ - @ instruction: 0x00731a9c │ │ │ │ + rsbseq sp, pc, r4, ror #27 │ │ │ │ + ldrdeq r7, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r1, r3, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 32fb38 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -236738,15 +236738,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 32fb40 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #196] @ 32fb44 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fae8 │ │ │ │ @@ -236778,30 +236778,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, pc, r4, asr #26 │ │ │ │ - ldrsbeq r1, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r7, sl, ip, lsr #24 │ │ │ │ - rsbseq r5, r3, r8, lsr lr │ │ │ │ - rsbeq ip, fp, ip, asr #10 │ │ │ │ - rsbeq ip, fp, r0, asr #8 │ │ │ │ - rsbeq ip, fp, r4, ror r3 │ │ │ │ + rsbseq sp, pc, r4, lsr #26 │ │ │ │ + ldrheq r1, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r7, sl, ip, lsl #24 │ │ │ │ + rsbseq r5, r3, r8, lsl lr │ │ │ │ + rsbeq ip, fp, ip, lsr #10 │ │ │ │ + rsbeq ip, fp, r0, lsr #8 │ │ │ │ + rsbeq ip, fp, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 32fcd0 │ │ │ │ ldr ip, [pc, #356] @ 32fcd4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -236828,39 +236828,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 918218 │ │ │ │ + bl 9181f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fc7c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fc48 │ │ │ │ mov r1, r4 │ │ │ │ bl 535f64 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fc44 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 9111b8 │ │ │ │ + bl 911190 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 32fc88 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fc6c │ │ │ │ mov r1, r4 │ │ │ │ bl 535f64 │ │ │ │ @@ -236870,15 +236870,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 32dfb4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 249500 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #92] @ 32fcec │ │ │ │ ldr r3, [pc, #64] @ 32fcd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236893,17 +236893,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097afb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r7, r8, lsl #31 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r7, sl, r8, asr #21 │ │ │ │ - ldrsbeq sp, [pc], #-176 @ │ │ │ │ - rsbseq r1, r3, ip, ror #16 │ │ │ │ + rsbeq r7, sl, r8, lsr #21 │ │ │ │ + ldrheq sp, [pc], #-176 @ │ │ │ │ + rsbseq r1, r3, ip, asr #16 │ │ │ │ addseq sl, r7, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 32ff84 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -236920,15 +236920,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -237044,15 +237044,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91862c │ │ │ │ + bl 918604 │ │ │ │ ldr r2, [pc, #88] @ 32ffa0 │ │ │ │ ldr r3, [pc, #64] @ 32ff8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -237062,19 +237062,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, pc, r8, lsl #21 │ │ │ │ + rsbseq sp, pc, r8, ror #20 │ │ │ │ addseq sl, r7, r0, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, r3, r4, lsl #14 │ │ │ │ - rsbeq r7, sl, r8, asr r9 │ │ │ │ + rsbseq r1, r3, r4, ror #13 │ │ │ │ + rsbeq r7, sl, r8, lsr r9 │ │ │ │ addseq sl, r7, ip, ror sp │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ @ instruction: 0x0097abd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -237094,24 +237094,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 33021c │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 24b00c │ │ │ │ @@ -237137,20 +237137,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 33022c │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75958c │ │ │ │ + bl 759564 │ │ │ │ ldr r2, [pc, #372] @ 330230 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759df0 │ │ │ │ + bl 759dc8 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -237201,56 +237201,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 330240 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 75958c │ │ │ │ + bl 759564 │ │ │ │ ldr r2, [pc, #136] @ 330244 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 330248 │ │ │ │ - bl 759df0 │ │ │ │ + bl 759dc8 │ │ │ │ ldr r3, [pc, #120] @ 33024c │ │ │ │ ldr r2, [pc, #120] @ 330250 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759418 │ │ │ │ + bl 7593f0 │ │ │ │ ldr r2, [pc, #96] @ 330254 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759df0 │ │ │ │ + bl 759dc8 │ │ │ │ b 33006c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq sp, [pc], #-116 @ │ │ │ │ + ldrheq sp, [pc], #-116 @ │ │ │ │ addseq sl, r7, ip, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r7, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r1, r3, r4, asr r4 │ │ │ │ + @ instruction: 0x006a7690 │ │ │ │ + rsbseq r1, r3, r4, lsr r4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - rsbeq fp, fp, ip, asr pc │ │ │ │ + rsbeq fp, fp, ip, lsr pc │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - rsbeq fp, fp, r0, asr #30 │ │ │ │ + rsbeq fp, fp, r0, lsr #30 │ │ │ │ @ instruction: 0x0097a9d4 │ │ │ │ - ldrdeq fp, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + strheq fp, [fp], #-212 @ 0xffffff2c @ │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ + @ instruction: 0x006bbd94 │ │ │ │ strheq fp, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - ldrdeq fp, [fp], #-212 @ 0xffffff2c @ │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - rsbeq fp, fp, r8, asr #27 │ │ │ │ + rsbeq fp, fp, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 330604 │ │ │ │ ldr ip, [pc, #916] @ 330608 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -237280,32 +237280,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 918938 │ │ │ │ + bl 918910 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3303f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 330620 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -237346,18 +237346,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 3303f0 │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 911270 │ │ │ │ + bl 911248 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #536] @ 330624 │ │ │ │ ldr r3, [pc, #504] @ 330608 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -237409,15 +237409,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 330634 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3303f4 │ │ │ │ ldr r1, [pc, #308] @ 330638 │ │ │ │ ldr r3, [pc, #308] @ 33063c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 330640 │ │ │ │ @@ -237427,28 +237427,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 330644 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3303f4 │ │ │ │ ldr r3, [pc, #252] @ 330648 │ │ │ │ ldr ip, [pc, #252] @ 33064c │ │ │ │ ldr r1, [pc, #252] @ 330650 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 330654 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3303f4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 330658 │ │ │ │ ldr r1, [pc, #212] @ 33065c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -237457,15 +237457,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 330664 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3303f4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 330668 │ │ │ │ ldr r1, [pc, #160] @ 33066c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -237474,46 +237474,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 330674 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3303f4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r7, ip, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r7, r4, lsl #17 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - ldrsbeq sp, [pc], #-68 @ │ │ │ │ - rsbeq r7, sl, r8, asr #7 │ │ │ │ - rsbseq r1, r3, r8, ror #2 │ │ │ │ + ldrheq sp, [pc], #-68 @ │ │ │ │ + rsbeq r7, sl, r8, lsr #7 │ │ │ │ + rsbseq r1, r3, r8, asr #2 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ addseq sl, r7, r0, lsl r7 │ │ │ │ - rsbeq fp, fp, r4, lsl #23 │ │ │ │ - rsbseq sp, pc, r4, asr #5 │ │ │ │ - rsbeq fp, fp, ip, lsl #19 │ │ │ │ + rsbeq fp, fp, r4, ror #22 │ │ │ │ + rsbseq sp, pc, r4, lsr #5 │ │ │ │ + rsbeq fp, fp, ip, ror #18 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - rsbeq fp, fp, r8, asr #22 │ │ │ │ - rsbseq sp, pc, r0, lsl #5 │ │ │ │ - rsbeq fp, fp, r4, asr #18 │ │ │ │ + rsbeq fp, fp, r8, lsr #22 │ │ │ │ + rsbseq sp, pc, r0, ror #4 │ │ │ │ + rsbeq fp, fp, r4, lsr #18 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - rsbseq sp, pc, ip, lsr r2 @ │ │ │ │ - rsbeq fp, fp, r8, lsl ip │ │ │ │ - rsbeq fp, fp, r0, lsl r9 │ │ │ │ + rsbseq sp, pc, ip, lsl r2 @ │ │ │ │ + strdeq fp, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq fp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - strdeq fp, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq fp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsheq sp, [pc], #-28 @ │ │ │ │ + ldrdeq fp, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + strheq fp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq sp, [pc], #-28 @ │ │ │ │ muleq r0, r3, r2 │ │ │ │ - rsbeq fp, fp, ip, lsl fp │ │ │ │ - @ instruction: 0x006bb890 │ │ │ │ - ldrheq sp, [pc], #-24 @ │ │ │ │ + strdeq fp, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq fp, fp, r0, ror r8 │ │ │ │ + @ instruction: 0x007fd198 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 00330678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237541,27 +237541,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 330774 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33075c │ │ │ │ mov r0, r4 │ │ │ │ - bl 754aa4 │ │ │ │ - bl 754ae0 │ │ │ │ + bl 754a7c │ │ │ │ + bl 754ab8 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 33075c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7542c8 │ │ │ │ + bl 7542a0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 330718 │ │ │ │ @@ -237574,31 +237574,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, fp, ip, lsr fp │ │ │ │ + rsbeq r7, fp, ip, lsl fp │ │ │ │ │ │ │ │ 00330778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 754ae0 │ │ │ │ + bl 754ab8 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3307e8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7542c8 │ │ │ │ + bl 7542a0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3307a4 │ │ │ │ @@ -237619,25 +237619,25 @@ │ │ │ │ 00330800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #300] @ 330950 │ │ │ │ ldr r2, [pc, #300] @ 330954 │ │ │ │ ldr r1, [pc, #300] @ 330958 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 33092c │ │ │ │ @@ -237666,15 +237666,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 24ae2c │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3308dc │ │ │ │ - bl 7583ac │ │ │ │ + bl 758384 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 24b00c │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -237697,38 +237697,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq ip, pc, r8, ror #30 │ │ │ │ - rsbeq r6, sl, r0, ror #28 │ │ │ │ - rsbseq r0, r3, r4, lsl #24 │ │ │ │ + rsbseq ip, pc, r8, asr #30 │ │ │ │ + rsbeq r6, sl, r0, asr #28 │ │ │ │ + rsbseq r0, r3, r4, ror #23 │ │ │ │ │ │ │ │ 0033095c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 330fbc │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #1584] @ 330fc0 │ │ │ │ ldr r1, [pc, #1584] @ 330fc4 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 330f3c │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 330fa0 │ │ │ │ @@ -237944,40 +237944,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 330fd4 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 330cc4 │ │ │ │ ldr r3, [pc, #676] @ 330fd8 │ │ │ │ ldr ip, [pc, #676] @ 330fdc │ │ │ │ ldr r1, [pc, #676] @ 330fe0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 330fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 330cc4 │ │ │ │ ldr r3, [pc, #644] @ 330fe8 │ │ │ │ ldr ip, [pc, #644] @ 330fec │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 330ff0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -237989,15 +237989,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 331000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238009,15 +238009,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 331010 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238029,15 +238029,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 331020 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238049,15 +238049,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238069,15 +238069,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 33103c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238086,80 +238086,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 331044 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 331048 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 330cc4 │ │ │ │ ldr r3, [pc, #224] @ 33104c │ │ │ │ ldr r4, [pc, #224] @ 331050 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 331054 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 331058 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 330cc4 │ │ │ │ ldr r1, [pc, #180] @ 33105c │ │ │ │ ldr r0, [pc, #180] @ 331060 │ │ │ │ ldr r2, [pc, #180] @ 331064 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq ip, pc, r0, lsl lr @ │ │ │ │ - strdeq r6, [sl], #-200 @ 0xffffff38 @ │ │ │ │ - @ instruction: 0x00730a98 │ │ │ │ - rsbseq ip, pc, ip, lsl #21 │ │ │ │ - rsbeq fp, fp, ip, lsr #11 │ │ │ │ - rsbeq fp, fp, r8, asr r1 │ │ │ │ + ldrsheq ip, [pc], #-208 @ │ │ │ │ + ldrdeq r6, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r0, r3, r8, ror sl │ │ │ │ + rsbseq ip, pc, ip, ror #20 │ │ │ │ + rsbeq fp, fp, ip, lsl #11 │ │ │ │ + rsbeq fp, fp, r8, lsr r1 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - rsbseq ip, pc, r4, asr sl @ │ │ │ │ - @ instruction: 0x006bb494 │ │ │ │ - rsbeq fp, fp, ip, lsr #2 │ │ │ │ + rsbseq ip, pc, r4, lsr sl @ │ │ │ │ + rsbeq fp, fp, r4, ror r4 │ │ │ │ + rsbeq fp, fp, ip, lsl #2 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - rsbseq ip, pc, r0, lsr #20 │ │ │ │ - rsbeq fp, fp, r0, ror r4 │ │ │ │ - strdeq fp, [fp], #-12 @ │ │ │ │ - ldrsbeq ip, [pc], #-144 @ │ │ │ │ - rsbeq fp, fp, ip, lsr r4 │ │ │ │ - rsbeq fp, fp, r8, lsr #1 │ │ │ │ + rsbseq ip, pc, r0, lsl #20 │ │ │ │ + rsbeq fp, fp, r0, asr r4 │ │ │ │ + ldrdeq fp, [fp], #-12 @ │ │ │ │ + ldrheq ip, [pc], #-144 @ │ │ │ │ + rsbeq fp, fp, ip, lsl r4 │ │ │ │ + rsbeq fp, fp, r8, lsl #1 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - rsbseq ip, pc, r0, lsl #19 │ │ │ │ - rsbeq fp, fp, r8, lsl #8 │ │ │ │ - rsbeq fp, fp, r8, asr r0 │ │ │ │ + rsbseq ip, pc, r0, ror #18 │ │ │ │ + rsbeq fp, fp, r8, ror #7 │ │ │ │ + rsbeq fp, fp, r8, lsr r0 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - rsbseq ip, pc, r0, lsr r9 @ │ │ │ │ - ldrdeq fp, [fp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq fp, fp, r8 │ │ │ │ + rsbseq ip, pc, r0, lsl r9 @ │ │ │ │ + strheq fp, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq sl, fp, r8, ror #31 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - rsbseq ip, pc, r0, ror #17 │ │ │ │ - rsbeq fp, fp, r0, lsr #7 │ │ │ │ - strheq sl, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - @ instruction: 0x007fc890 │ │ │ │ - rsbeq fp, fp, ip, ror #6 │ │ │ │ - rsbeq sl, fp, r8, ror #30 │ │ │ │ + rsbseq ip, pc, r0, asr #17 │ │ │ │ + rsbeq fp, fp, r0, lsl #7 │ │ │ │ + @ instruction: 0x006baf9c │ │ │ │ + rsbseq ip, pc, r0, ror r8 @ │ │ │ │ + rsbeq fp, fp, ip, asr #6 │ │ │ │ + rsbeq sl, fp, r8, asr #30 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - rsbeq fp, fp, r4, asr #4 │ │ │ │ - rsbeq sl, fp, r4, lsr #30 │ │ │ │ + rsbeq fp, fp, r4, lsr #4 │ │ │ │ + rsbeq sl, fp, r4, lsl #30 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - rsbseq ip, pc, r8, lsl r8 @ │ │ │ │ - rsbeq fp, fp, ip, lsl #6 │ │ │ │ - rsbeq sl, fp, r8, ror #29 │ │ │ │ + ldrsheq ip, [pc], #-120 @ │ │ │ │ + rsbeq fp, fp, ip, ror #5 │ │ │ │ + rsbeq sl, fp, r8, asr #29 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - rsbeq sl, fp, r4, asr #29 │ │ │ │ - rsbeq fp, fp, r8, lsl #4 │ │ │ │ + rsbeq sl, fp, r4, lsr #29 │ │ │ │ + rsbeq fp, fp, r8, ror #3 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 00331068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -238167,25 +238167,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 3310b8 │ │ │ │ ldr r2, [pc, #52] @ 3310bc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7594e4 │ │ │ │ + bl 7594bc │ │ │ │ ldr r2, [pc, #28] @ 3310c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 759fc4 │ │ │ │ - rsbeq lr, sl, r0, ror ip │ │ │ │ + b 759f9c │ │ │ │ + rsbeq lr, sl, r0, asr ip │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - rsbeq fp, fp, r4, asr #4 │ │ │ │ + rsbeq fp, fp, r4, lsr #4 │ │ │ │ │ │ │ │ 003310c4 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003310cc : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -238225,22 +238225,22 @@ │ │ │ │ bl 58e3ac │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 75826c │ │ │ │ + bl 758244 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 33116c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ - strheq fp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x006bb19c │ │ │ │ │ │ │ │ 00331170 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 331188 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -238279,23 +238279,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #2840] @ 331d3c │ │ │ │ ldr r1, [pc, #2840] @ 331d40 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 5c8904 │ │ │ │ ldr r3, [pc, #2804] @ 331d44 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -238309,15 +238309,15 @@ │ │ │ │ beq 3314d4 │ │ │ │ ldr r3, [pc, #2764] @ 331d4c │ │ │ │ ldr r1, [pc, #2764] @ 331d50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7575cc │ │ │ │ + bl 7575a4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 331580 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3312c4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -238330,42 +238330,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 331530 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3313bc │ │ │ │ ldr r7, [pc, #2672] @ 331d54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 331d58 │ │ │ │ ldr r1, [pc, #2660] @ 331d5c │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 754ae0 │ │ │ │ + bl 754ab8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 33136c │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 33134c │ │ │ │ b 331cf0 │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 331ac8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7542c8 │ │ │ │ + bl 7542a0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33133c │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 331ac8 │ │ │ │ ldr r5, [pc, #2540] @ 331d60 │ │ │ │ @@ -238374,77 +238374,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 331d0c │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3313bc │ │ │ │ ldr r0, [pc, #2488] @ 331d6c │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33143c │ │ │ │ ldr r0, [pc, #2464] @ 331d70 │ │ │ │ ldr r2, [pc, #2464] @ 331d74 │ │ │ │ ldr r1, [pc, #2464] @ 331d78 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 331d7c │ │ │ │ ldr r1, [pc, #2428] @ 331d80 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 331d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f9c │ │ │ │ + bl 753f74 │ │ │ │ ldr r1, [pc, #2400] @ 331d88 │ │ │ │ ldr r0, [pc, #2400] @ 331d8c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f9c │ │ │ │ + bl 753f74 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #2372] @ 331d90 │ │ │ │ ldr r2, [pc, #2372] @ 331d94 │ │ │ │ ldr r1, [pc, #2372] @ 331d98 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 331d9c │ │ │ │ - bl 754810 │ │ │ │ - bl 72cd54 │ │ │ │ + bl 7547e8 │ │ │ │ + bl 72cd2c │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 74e8e0 │ │ │ │ + bl 74e8b8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #2312] @ 331da0 │ │ │ │ ldr r3, [pc, #2192] @ 331d2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -238463,17 +238463,17 @@ │ │ │ │ beq 3312a0 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3312a0 │ │ │ │ bl 3329e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3312a0 │ │ │ │ - bl 758ae8 │ │ │ │ + bl 758ac0 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 755e94 │ │ │ │ + bl 755e6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 331bb4 │ │ │ │ ldr r3, [pc, #2192] @ 331da4 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -238492,46 +238492,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 331dac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 331db0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 331490 │ │ │ │ ldr r3, [pc, #2092] @ 331db4 │ │ │ │ ldr ip, [pc, #2092] @ 331db8 │ │ │ │ ldr r1, [pc, #2092] @ 331dbc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 331dc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 331570 │ │ │ │ mov r0, #0 │ │ │ │ bl 248f90 │ │ │ │ ldr r7, [pc, #2052] @ 331dc4 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #2036] @ 331dc8 │ │ │ │ ldr r1, [pc, #2036] @ 331dcc │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -238694,25 +238694,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 248684 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 3312c4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #1364] @ 331df4 │ │ │ │ ldr r2, [pc, #1364] @ 331df8 │ │ │ │ ldr r1, [pc, #1364] @ 331dfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 331df0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -238777,18 +238777,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249284 │ │ │ │ b 331734 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 331e04 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ ldr r0, [pc, #1052] @ 331e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ b 331878 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 331854 │ │ │ │ mov r1, #0 │ │ │ │ b 331a28 │ │ │ │ @@ -238807,15 +238807,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 331a0c │ │ │ │ ldr r0, [pc, #952] @ 331e0c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r1, [pc, #932] @ 331e10 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249284 │ │ │ │ b 3317fc │ │ │ │ @@ -238836,69 +238836,69 @@ │ │ │ │ b 331778 │ │ │ │ ldr r1, [pc, #868] @ 331e20 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249284 │ │ │ │ b 33174c │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 7010dc │ │ │ │ + bl 7010b4 │ │ │ │ ldr r3, [pc, #844] @ 331e24 │ │ │ │ ldr ip, [pc, #844] @ 331e28 │ │ │ │ ldr r1, [pc, #844] @ 331e2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 331e30 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 331c00 │ │ │ │ ldr r1, [pc, #792] @ 331e34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9973dc │ │ │ │ + bl 9973b4 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 331b98 │ │ │ │ ldr sl, [pc, #764] @ 331e38 │ │ │ │ ldr r9, [pc, #764] @ 331e3c │ │ │ │ ldr r7, [pc, #764] @ 331e40 │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 7010dc │ │ │ │ + bl 7010b4 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9973dc │ │ │ │ + bl 9973b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 331b50 │ │ │ │ ldr r1, [pc, #676] @ 331e44 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9973dc │ │ │ │ + bl 9973b4 │ │ │ │ mov r0, fp │ │ │ │ bl 248ae0 │ │ │ │ b 331570 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 331e48 │ │ │ │ ldr r2, [pc, #648] @ 331e4c │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -238906,29 +238906,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 331e54 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r1, [pc, #616] @ 331e58 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9973dc │ │ │ │ + bl 9973b4 │ │ │ │ b 331570 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7010dc │ │ │ │ + bl 7010b4 │ │ │ │ ldr r1, [pc, #588] @ 331e5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9973dc │ │ │ │ + bl 9973b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ b 331ba8 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -238956,22 +238956,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 331990 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 331e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r1, [pc, #396] @ 331e68 │ │ │ │ ldr r0, [pc, #396] @ 331e6c │ │ │ │ ldr r2, [pc, #396] @ 331e70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -238991,113 +238991,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r9, r7, r8, asr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r7, r0, lsr r9 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq ip, pc, ip, ror r5 @ │ │ │ │ - rsbeq r6, sl, r8, ror #8 │ │ │ │ - rsbseq r0, r3, ip, lsl #4 │ │ │ │ + rsbseq ip, pc, ip, asr r5 @ │ │ │ │ + rsbeq r6, sl, r8, asr #8 │ │ │ │ + rsbseq r0, r3, ip, ror #3 │ │ │ │ andeq r1, r0, ip, asr r6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r9, r4, r0, ror #25 │ │ │ │ - rsbseq ip, pc, r8, lsr #9 │ │ │ │ - @ instruction: 0x006a6398 │ │ │ │ - rsbseq r0, r3, ip, lsr r1 │ │ │ │ - rsbseq ip, pc, r8, lsl r4 @ │ │ │ │ - rsbeq r6, sl, r0, ror #6 │ │ │ │ - rsbseq r4, r3, r4, lsr #10 │ │ │ │ - ldrdeq fp, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrheq ip, [pc], #-60 @ │ │ │ │ - strheq r6, [sl], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r0, r3, r8, asr r0 │ │ │ │ - rsbseq r6, r4, r4, lsr #14 │ │ │ │ - rsbeq fp, fp, r8, lsr #7 │ │ │ │ - rsbeq r6, fp, r8, lsr r0 │ │ │ │ - @ instruction: 0x006bb390 │ │ │ │ - rsbeq r5, fp, ip, asr #12 │ │ │ │ - rsbseq ip, pc, r0, asr #6 │ │ │ │ - rsbeq sl, fp, r4, lsl sl │ │ │ │ - rsbseq pc, r4, r0, asr #23 │ │ │ │ + rsbseq r9, r4, r0, asr #25 │ │ │ │ + rsbseq ip, pc, r8, lsl #9 │ │ │ │ + rsbeq r6, sl, r8, ror r3 │ │ │ │ + rsbseq r0, r3, ip, lsl r1 │ │ │ │ + ldrsheq ip, [pc], #-56 @ │ │ │ │ + rsbeq r6, sl, r0, asr #6 │ │ │ │ + rsbseq r4, r3, r4, lsl #10 │ │ │ │ + strheq fp, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x007fc39c │ │ │ │ + @ instruction: 0x006a6294 │ │ │ │ + rsbseq r0, r3, r8, lsr r0 │ │ │ │ + rsbseq r6, r4, r4, lsl #14 │ │ │ │ + rsbeq fp, fp, r8, lsl #7 │ │ │ │ + rsbeq r6, fp, r8, lsl r0 │ │ │ │ + rsbeq fp, fp, r0, ror r3 │ │ │ │ + rsbeq r5, fp, ip, lsr #12 │ │ │ │ + rsbseq ip, pc, r0, lsr #6 │ │ │ │ + strdeq sl, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq pc, r4, r0, lsr #23 │ │ │ │ muleq r0, r1, r6 │ │ │ │ addseq r9, r7, r4, lsl #13 │ │ │ │ adceq fp, r4, r4, lsl #6 │ │ │ │ - strdeq sl, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq sl, fp, r4, lsl r9 │ │ │ │ + ldrdeq sl, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + strdeq sl, [fp], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r9, asr #12 │ │ │ │ - rsbseq ip, pc, r0, lsl #4 │ │ │ │ - rsbeq sl, fp, r4, ror #27 │ │ │ │ - ldrdeq sl, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq ip, pc, r0, ror #3 │ │ │ │ + rsbeq sl, fp, r4, asr #27 │ │ │ │ + strheq sl, [fp], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r2, asr r6 │ │ │ │ - ldrsbeq ip, [pc], #-20 @ │ │ │ │ - strheq r6, [sl], #-8 @ │ │ │ │ - rsbseq pc, r2, ip, asr lr @ │ │ │ │ - rsbeq sl, fp, r0, ror #29 │ │ │ │ - rsbseq sp, r4, r8, ror r9 │ │ │ │ - strheq r0, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sl, fp, ip, lsl #27 │ │ │ │ - rsbeq sl, fp, r0, ror sp │ │ │ │ - rsbeq sl, fp, r8, asr sp │ │ │ │ - rsbeq sl, fp, ip, lsr sp │ │ │ │ - rsbeq sl, fp, r0, lsr #26 │ │ │ │ + ldrheq ip, [pc], #-20 @ │ │ │ │ + @ instruction: 0x006a6098 │ │ │ │ + rsbseq pc, r2, ip, lsr lr @ │ │ │ │ + rsbeq sl, fp, r0, asr #29 │ │ │ │ + rsbseq sp, r4, r8, asr r9 │ │ │ │ + @ instruction: 0x006b0494 │ │ │ │ + rsbeq sl, fp, ip, ror #26 │ │ │ │ + rsbeq sl, fp, r0, asr sp │ │ │ │ + rsbeq sl, fp, r8, lsr sp │ │ │ │ + rsbeq sl, fp, ip, lsl sp │ │ │ │ + rsbeq sl, fp, r0, lsl #26 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ - rsbseq fp, pc, ip, ror #29 │ │ │ │ - rsbeq r5, sl, r4, ror #27 │ │ │ │ - rsbseq pc, r2, r8, lsl #23 │ │ │ │ - rsbeq sl, fp, ip, lsl #22 │ │ │ │ + rsbseq fp, pc, ip, asr #29 │ │ │ │ + rsbeq r5, sl, r4, asr #27 │ │ │ │ + rsbseq pc, r2, r8, ror #22 │ │ │ │ + rsbeq sl, fp, ip, ror #21 │ │ │ │ + strheq sl, [fp], #-188 @ 0xffffff44 @ │ │ │ │ ldrdeq sl, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq sl, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq sl, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r0, fp, ip, asr #1 │ │ │ │ - strheq r0, [fp], #-8 @ │ │ │ │ - rsbeq r0, fp, r4, lsr #1 │ │ │ │ - @ instruction: 0x006b0090 │ │ │ │ - rsbeq r0, fp, ip, ror r0 │ │ │ │ - ldrheq fp, [pc], #-192 @ │ │ │ │ - rsbeq sl, fp, r8, asr ip │ │ │ │ - rsbeq sl, fp, r4, lsl #7 │ │ │ │ + ldrdeq sl, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r0, fp, ip, lsr #1 │ │ │ │ + @ instruction: 0x006b0098 │ │ │ │ + rsbeq r0, fp, r4, lsl #1 │ │ │ │ + rsbeq r0, fp, r0, ror r0 │ │ │ │ + rsbeq r0, fp, ip, asr r0 │ │ │ │ + @ instruction: 0x007fbc90 │ │ │ │ + rsbeq sl, fp, r8, lsr ip │ │ │ │ + rsbeq sl, fp, r4, ror #6 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbeq sl, fp, ip, asr #24 │ │ │ │ - @ instruction: 0x0074d498 │ │ │ │ - strdeq pc, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - @ instruction: 0x0072c394 │ │ │ │ - rsbseq pc, sl, ip, lsr #30 │ │ │ │ - rsbseq fp, pc, r4, asr #23 │ │ │ │ - rsbeq sl, fp, ip, ror #15 │ │ │ │ - @ instruction: 0x006ba290 │ │ │ │ - andeq r0, r0, r9, asr r6 │ │ │ │ - rsbeq sl, fp, r8, lsr #16 │ │ │ │ - rsbeq sl, fp, r0, asr #22 │ │ │ │ - rsbeq sl, fp, r4, ror #19 │ │ │ │ - rsbeq sl, fp, r8, asr #17 │ │ │ │ - @ instruction: 0x006ba190 │ │ │ │ + rsbeq sl, fp, ip, lsr #24 │ │ │ │ + rsbseq sp, r4, r8, ror r4 │ │ │ │ + ldrdeq pc, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq ip, r2, r4, ror r3 │ │ │ │ + rsbseq pc, sl, ip, lsl #30 │ │ │ │ + rsbseq fp, pc, r4, lsr #23 │ │ │ │ rsbeq sl, fp, ip, asr #15 │ │ │ │ + rsbeq sl, fp, r0, ror r2 │ │ │ │ + andeq r0, r0, r9, asr r6 │ │ │ │ + rsbeq sl, fp, r8, lsl #16 │ │ │ │ + rsbeq sl, fp, r0, lsr #22 │ │ │ │ + rsbeq sl, fp, r4, asr #19 │ │ │ │ + rsbeq sl, fp, r8, lsr #17 │ │ │ │ + rsbeq sl, fp, r0, ror r1 │ │ │ │ + rsbeq sl, fp, ip, lsr #15 │ │ │ │ muleq r0, r7, r5 │ │ │ │ - rsbeq sl, fp, r4, ror r1 │ │ │ │ - rsbeq sl, fp, r4, lsl sl │ │ │ │ + rsbeq sl, fp, r4, asr r1 │ │ │ │ + strdeq sl, [fp], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r2, lsl r6 │ │ │ │ - rsbeq sl, fp, r8, asr r1 │ │ │ │ - rsbeq sl, fp, r4, ror #20 │ │ │ │ + rsbeq sl, fp, r8, lsr r1 │ │ │ │ + rsbeq sl, fp, r4, asr #20 │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ │ │ │ │ 00331e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 331eec │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 999f18 │ │ │ │ + bl 999ef0 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e8bc │ │ │ │ + bl 74e894 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -239105,15 +239105,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ adceq sl, r4, r4, ror r9 │ │ │ │ │ │ │ │ 00331ef0 : │ │ │ │ - b 999f48 │ │ │ │ + b 999f20 │ │ │ │ │ │ │ │ 00331ef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 331fec │ │ │ │ @@ -239138,22 +239138,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 337e6c │ │ │ │ ldr r4, [pc, #144] @ 331ffc │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e8e0 │ │ │ │ + bl 74e8b8 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 74d9d8 │ │ │ │ + bl 74d9b0 │ │ │ │ bl 3393fc │ │ │ │ bl 338224 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 999f84 │ │ │ │ + bl 999f5c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 331fb8 │ │ │ │ ldr r3, [pc, #80] @ 331ff4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -239185,58 +239185,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 3320bc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 332080 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #128] @ 3320c0 │ │ │ │ ldr r2, [pc, #128] @ 3320c4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3320b4 │ │ │ │ ldr r1, [pc, #64] @ 3320c8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754eec │ │ │ │ + bl 754ec4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 332098 │ │ │ │ - rsbseq sl, sl, ip, lsl #10 │ │ │ │ - rsbseq fp, pc, ip, lsl r9 @ │ │ │ │ - rsbeq fp, fp, ip, lsr #4 │ │ │ │ + rsbseq sl, sl, ip, ror #9 │ │ │ │ + ldrsheq fp, [pc], #-140 @ │ │ │ │ + rsbeq fp, fp, ip, lsl #4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 3320d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r4, r9, r4, asr r0 │ │ │ │ │ │ │ │ 003320dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -239249,25 +239249,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 757a54 │ │ │ │ + bl 757a2c │ │ │ │ ldr r1, [pc, #160] @ 3321cc │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754eec │ │ │ │ + bl 754ec4 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332190 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #124] @ 3321d0 │ │ │ │ ldr r3, [pc, #112] @ 3321c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239287,42 +239287,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 33214c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r4, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ addseq r8, r7, r8, asr #19 │ │ │ │ - ldrheq fp, [pc], #-124 @ │ │ │ │ - strdeq fp, [fp], #-12 @ │ │ │ │ - rsbeq fp, fp, r4, ror #1 │ │ │ │ + @ instruction: 0x007fb79c │ │ │ │ + ldrdeq fp, [fp], #-12 @ │ │ │ │ + rsbeq fp, fp, r4, asr #1 │ │ │ │ ldr r0, [pc, #4] @ 3321ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r3, r9, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 332288 │ │ │ │ ldr r2, [pc, #128] @ 33228c │ │ │ │ ldr r1, [pc, #128] @ 332290 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #100] @ 332294 │ │ │ │ ldr r1, [pc, #100] @ 332298 │ │ │ │ ldr ip, [pc, #100] @ 33229c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -239339,20 +239339,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, pc, r0, ror r7 @ │ │ │ │ - rsbeq r5, sl, r8, ror r4 │ │ │ │ - rsbseq pc, r2, ip, lsl r2 @ │ │ │ │ + rsbseq fp, pc, r0, asr r7 @ │ │ │ │ + rsbeq r5, sl, r8, asr r4 │ │ │ │ + ldrsheq pc, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsbeq fp, fp, r0, lsl #1 │ │ │ │ - rsbseq r4, r5, r8, asr r3 │ │ │ │ + rsbeq fp, fp, r0, rrx │ │ │ │ + rsbseq r4, r5, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -239360,42 +239360,42 @@ │ │ │ │ beq 3322d0 │ │ │ │ bl 253f90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 332330 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322f4 │ │ │ │ - bl 7194f8 │ │ │ │ + bl 7194d0 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33231c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 332344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r0, [pc, #16] @ 332348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ - rsbeq sl, fp, r4, asr #31 │ │ │ │ - @ instruction: 0x006baf94 │ │ │ │ + rsbeq sl, fp, r4, lsr #31 │ │ │ │ + rsbeq sl, fp, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 332874 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -239409,24 +239409,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #1236] @ 332880 │ │ │ │ ldr r2, [pc, #1236] @ 332884 │ │ │ │ ldr r1, [pc, #1236] @ 332888 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -239494,15 +239494,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332558 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3327b0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -239518,15 +239518,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #836] @ 3328a4 │ │ │ │ ldr r3, [pc, #792] @ 33287c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239565,38 +239565,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 332678 │ │ │ │ ldr r7, [pc, #680] @ 3328b0 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 758bb4 │ │ │ │ + bl 758b8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3327f4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7550ec │ │ │ │ + bl 7550c4 │ │ │ │ ldr r1, [pc, #644] @ 3328b4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7575cc │ │ │ │ + bl 7575a4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 3328b8 │ │ │ │ ldr r2, [pc, #616] @ 3328bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 3328c0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -239607,28 +239607,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 332558 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 332558 │ │ │ │ ldr r3, [pc, #508] @ 3328c4 │ │ │ │ ldr ip, [pc, #508] @ 3328c8 │ │ │ │ ldr r1, [pc, #508] @ 3328cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332558 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 33274c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -239640,15 +239640,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332558 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 332714 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -239666,118 +239666,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3325ec │ │ │ │ ldr r0, [pc, #320] @ 3328e0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 3325ec │ │ │ │ ldr r3, [pc, #300] @ 3328e4 │ │ │ │ ldr ip, [pc, #300] @ 3328e8 │ │ │ │ ldr r1, [pc, #300] @ 3328ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332558 │ │ │ │ ldr r0, [pc, #264] @ 3328f0 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 332558 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 3328f4 │ │ │ │ ldr ip, [pc, #244] @ 3328f8 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 3328fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332558 │ │ │ │ ldr r3, [pc, #204] @ 332900 │ │ │ │ ldr r0, [pc, #204] @ 332904 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 332908 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r1, [pc, #168] @ 33290c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9973dc │ │ │ │ + bl 9973b4 │ │ │ │ b 332558 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009787b4 │ │ │ │ addseq r8, r7, r4, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, pc, ip, ror #11 │ │ │ │ - ldrdeq r5, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq pc, r2, ip, ror r0 @ │ │ │ │ - rsbseq fp, pc, r4, asr #9 │ │ │ │ - rsbeq sl, fp, r8, lsl #31 │ │ │ │ - rsbeq sl, fp, r0, ror #28 │ │ │ │ - rsbseq fp, pc, r8, ror #8 │ │ │ │ - rsbeq sl, fp, r0, lsr #28 │ │ │ │ - rsbeq sl, fp, r8, lsl #28 │ │ │ │ + rsbseq fp, pc, ip, asr #11 │ │ │ │ + strheq r5, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq pc, r2, ip, asr r0 @ │ │ │ │ + rsbseq fp, pc, r4, lsr #9 │ │ │ │ + rsbeq sl, fp, r8, ror #30 │ │ │ │ + rsbeq sl, fp, r0, asr #28 │ │ │ │ + rsbseq fp, pc, r8, asr #8 │ │ │ │ + rsbeq sl, fp, r0, lsl #28 │ │ │ │ + rsbeq sl, fp, r8, ror #27 │ │ │ │ @ instruction: 0x009785bc │ │ │ │ adceq sl, r4, r0, lsl #5 │ │ │ │ adceq sl, r4, r4, asr r2 │ │ │ │ - rsbeq r1, fp, r4, asr #22 │ │ │ │ - rsbseq r8, r4, r4, lsr r9 │ │ │ │ - rsbseq fp, pc, ip, asr #6 │ │ │ │ - rsbeq sl, fp, r8, lsr pc │ │ │ │ + rsbeq r1, fp, r4, lsr #22 │ │ │ │ + rsbseq r8, r4, r4, lsl r9 │ │ │ │ + rsbseq fp, pc, ip, lsr #6 │ │ │ │ + rsbeq sl, fp, r8, lsl pc │ │ │ │ adceq sl, r4, r0, lsr #3 │ │ │ │ - rsbseq fp, pc, ip, asr #5 │ │ │ │ - strheq sl, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sl, fp, r0, ror ip │ │ │ │ - rsbseq fp, pc, r8, ror r2 @ │ │ │ │ - rsbeq sl, fp, r0, ror sp │ │ │ │ - rsbeq sl, fp, ip, lsl ip │ │ │ │ + rsbseq fp, pc, ip, lsr #5 │ │ │ │ + @ instruction: 0x006bac94 │ │ │ │ + rsbeq sl, fp, r0, asr ip │ │ │ │ + rsbseq fp, pc, r8, asr r2 @ │ │ │ │ + rsbeq sl, fp, r0, asr sp │ │ │ │ + strdeq sl, [fp], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ - rsbeq sl, fp, r0, lsr #27 │ │ │ │ - ldrsbeq fp, [pc], #-28 @ │ │ │ │ - rsbeq sl, fp, r0, ror #23 │ │ │ │ - rsbeq sl, fp, r0, lsl #23 │ │ │ │ - rsbeq sl, fp, ip, lsr ip │ │ │ │ - @ instruction: 0x007fb190 │ │ │ │ rsbeq sl, fp, r0, lsl #27 │ │ │ │ - rsbeq sl, fp, r4, lsr fp │ │ │ │ - rsbseq fp, pc, ip, asr r1 @ │ │ │ │ - rsbeq sl, fp, r4, lsr #25 │ │ │ │ - rsbeq sl, fp, r0, lsl #22 │ │ │ │ - strheq sl, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + ldrheq fp, [pc], #-28 @ │ │ │ │ + rsbeq sl, fp, r0, asr #23 │ │ │ │ + rsbeq sl, fp, r0, ror #22 │ │ │ │ + rsbeq sl, fp, ip, lsl ip │ │ │ │ + rsbseq fp, pc, r0, ror r1 @ │ │ │ │ + rsbeq sl, fp, r0, ror #26 │ │ │ │ + rsbeq sl, fp, r4, lsl fp │ │ │ │ + rsbseq fp, pc, ip, lsr r1 @ │ │ │ │ + rsbeq sl, fp, r4, lsl #25 │ │ │ │ + rsbeq sl, fp, r0, ror #21 │ │ │ │ + @ instruction: 0x006bac9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 717528 │ │ │ │ + bl 717500 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717520 │ │ │ │ + bl 7174f8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717510 │ │ │ │ + bl 7174e8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 332960 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -239790,21 +239790,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 717528 │ │ │ │ + bl 717500 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717520 │ │ │ │ + bl 7174f8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717510 │ │ │ │ + bl 7174e8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3329cc │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -239924,15 +239924,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 33325c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3330c0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -239969,29 +239969,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ ldr r3, [pc, #1548] @ 33326c │ │ │ │ ldr lr, [pc, #1548] @ 333270 │ │ │ │ ldr r1, [pc, #1548] @ 333274 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #1508] @ 333278 │ │ │ │ ldr r3, [pc, #1460] @ 33324c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240010,42 +240010,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ ldr r3, [pc, #1412] @ 333288 │ │ │ │ ldr lr, [pc, #1412] @ 33328c │ │ │ │ ldr r1, [pc, #1412] @ 333290 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ ldr r3, [pc, #1372] @ 333294 │ │ │ │ ldr ip, [pc, #1372] @ 333298 │ │ │ │ ldr r1, [pc, #1372] @ 33329c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -240127,15 +240127,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 3332b0 │ │ │ │ movcc r3, r1 │ │ │ │ @@ -240179,15 +240179,15 @@ │ │ │ │ beq 332f34 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d62c8 │ │ │ │ + bl 9d62a0 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 3332b4 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -240251,54 +240251,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ ldr r3, [pc, #508] @ 3332c4 │ │ │ │ ldr ip, [pc, #508] @ 3332c8 │ │ │ │ ldr r1, [pc, #508] @ 3332cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 3332d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 332ea4 │ │ │ │ ldr r3, [pc, #464] @ 3332d4 │ │ │ │ ldr ip, [pc, #464] @ 3332d8 │ │ │ │ ldr r1, [pc, #464] @ 3332dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ ldr r3, [pc, #428] @ 3332e0 │ │ │ │ ldr ip, [pc, #428] @ 3332e4 │ │ │ │ ldr r1, [pc, #428] @ 3332e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 3332ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ ldr r3, [pc, #396] @ 3332f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 3332f4 │ │ │ │ ldr r1, [pc, #384] @ 3332f8 │ │ │ │ @@ -240306,15 +240306,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ ldr r2, [pc, #268] @ 3332b0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 3332fc │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -240327,15 +240327,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 333308 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 33330c │ │ │ │ @@ -240348,69 +240348,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 333318 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 332c8c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r8, [r7], r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sl, pc, ip, lsl lr @ │ │ │ │ - rsbeq sl, fp, r8, ror #22 │ │ │ │ - strheq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsheq sl, [pc], #-220 @ │ │ │ │ + rsbeq sl, fp, r8, asr #22 │ │ │ │ + @ instruction: 0x006ba794 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbseq sl, pc, r8, ror #26 │ │ │ │ - rsbeq sl, fp, r8, lsl ip │ │ │ │ - rsbeq sl, fp, r4, lsl #14 │ │ │ │ - rsbseq sl, pc, r8, lsr sp @ │ │ │ │ - rsbeq sl, fp, r4, asr r9 │ │ │ │ - ldrdeq sl, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq sl, pc, r8, asr #26 │ │ │ │ + strdeq sl, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sl, fp, r4, ror #13 │ │ │ │ + rsbseq sl, pc, r8, lsl sp @ │ │ │ │ + rsbeq sl, fp, r4, lsr r9 │ │ │ │ + strheq sl, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ addseq r7, r7, r8, lsl #29 │ │ │ │ - rsbseq sl, pc, r0, asr #25 │ │ │ │ - rsbeq sl, fp, r4, lsl #19 │ │ │ │ - rsbeq sl, fp, r8, ror #12 │ │ │ │ - @ instruction: 0x007fac90 │ │ │ │ - rsbeq sl, fp, r4, lsl r9 │ │ │ │ - rsbeq sl, fp, r8, lsr r6 │ │ │ │ - rsbseq sl, pc, ip, asr ip @ │ │ │ │ - strheq sl, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq sl, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq sl, pc, r0, lsr #25 │ │ │ │ + rsbeq sl, fp, r4, ror #18 │ │ │ │ + rsbeq sl, fp, r8, asr #12 │ │ │ │ + rsbseq sl, pc, r0, ror ip @ │ │ │ │ + strdeq sl, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq sl, fp, r8, lsl r6 │ │ │ │ + rsbseq sl, pc, ip, lsr ip @ │ │ │ │ + @ instruction: 0x006ba890 │ │ │ │ + ldrdeq sl, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrsheq sl, [pc], #-140 @ │ │ │ │ - strdeq sl, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq sl, fp, r4, lsr #5 │ │ │ │ - rsbseq sl, pc, ip, asr #17 │ │ │ │ - ldrdeq sl, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq sl, fp, r0, ror r2 │ │ │ │ + ldrsbeq sl, [pc], #-140 @ │ │ │ │ + ldrdeq sl, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sl, fp, r4, lsl #5 │ │ │ │ + rsbseq sl, pc, ip, lsr #17 │ │ │ │ + strheq sl, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sl, fp, r0, asr r2 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - @ instruction: 0x007fa890 │ │ │ │ - rsbeq sl, fp, r0, lsr #11 │ │ │ │ - rsbeq sl, fp, r8, lsr r2 │ │ │ │ - rsbseq sl, pc, r0, ror #16 │ │ │ │ - rsbeq sl, fp, ip, lsl #13 │ │ │ │ - rsbeq sl, fp, r4, lsl #4 │ │ │ │ + rsbseq sl, pc, r0, ror r8 @ │ │ │ │ + rsbeq sl, fp, r0, lsl #11 │ │ │ │ + rsbeq sl, fp, r8, lsl r2 │ │ │ │ + rsbseq sl, pc, r0, asr #16 │ │ │ │ + rsbeq sl, fp, ip, ror #12 │ │ │ │ + rsbeq sl, fp, r4, ror #3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - @ instruction: 0x006ba69c │ │ │ │ - rsbseq sl, pc, r8, lsr #16 │ │ │ │ - rsbeq sl, fp, r8, asr #3 │ │ │ │ - ldrsbeq sl, [pc], #-116 @ │ │ │ │ - rsbeq sl, fp, ip, asr #13 │ │ │ │ - rsbeq sl, fp, ip, ror #2 │ │ │ │ + rsbeq sl, fp, ip, ror r6 │ │ │ │ + rsbseq sl, pc, r8, lsl #16 │ │ │ │ + rsbeq sl, fp, r8, lsr #3 │ │ │ │ + ldrheq sl, [pc], #-116 @ │ │ │ │ + rsbeq sl, fp, ip, lsr #13 │ │ │ │ + rsbeq sl, fp, ip, asr #2 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbeq sl, fp, r0, lsr #10 │ │ │ │ - rsbeq sl, fp, ip, lsl r1 │ │ │ │ - rsbseq sl, pc, r0, lsl #15 │ │ │ │ + rsbeq sl, fp, r0, lsl #10 │ │ │ │ + strdeq sl, [fp], #-12 @ │ │ │ │ + rsbseq sl, pc, r0, ror #14 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0033331c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240506,15 +240506,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 3336b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 3336b8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -240524,15 +240524,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 3336c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 3336c8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240543,15 +240543,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 3336d8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240562,15 +240562,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 3336e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 3336e8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240586,15 +240586,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 3336f8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3334b0 │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 3336fc │ │ │ │ ldr r3, [pc, #248] @ 333700 │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 333704 │ │ │ │ @@ -240603,26 +240603,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3334b0 │ │ │ │ ldr r1, [pc, #200] @ 333708 │ │ │ │ ldr r3, [pc, #200] @ 33370c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 333710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 333714 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3334b0 │ │ │ │ ldr r3, [pc, #172] @ 333718 │ │ │ │ ldr r1, [pc, #172] @ 33371c │ │ │ │ ldr r0, [pc, #172] @ 333720 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 333724 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -240634,48 +240634,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 333730 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq sl, pc, r8, lsl #10 │ │ │ │ - @ instruction: 0x006ba49c │ │ │ │ - rsbeq r9, fp, r4, lsr #29 │ │ │ │ + rsbseq sl, pc, r8, ror #9 │ │ │ │ + rsbeq sl, fp, ip, ror r4 │ │ │ │ + rsbeq r9, fp, r4, lsl #29 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - ldrheq sl, [pc], #-76 @ │ │ │ │ - rsbeq sl, fp, r8, lsr #8 │ │ │ │ - rsbeq r9, fp, ip, asr lr │ │ │ │ + @ instruction: 0x007fa49c │ │ │ │ + rsbeq sl, fp, r8, lsl #8 │ │ │ │ + rsbeq r9, fp, ip, lsr lr │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - rsbseq sl, pc, r4, ror r4 @ │ │ │ │ - rsbeq sl, fp, ip, ror r4 │ │ │ │ - rsbeq r9, fp, r0, lsl lr │ │ │ │ + rsbseq sl, pc, r4, asr r4 @ │ │ │ │ + rsbeq sl, fp, ip, asr r4 │ │ │ │ + strdeq r9, [fp], #-208 @ 0xffffff30 @ │ │ │ │ muleq r0, sl, r1 │ │ │ │ - rsbseq sl, pc, r4, lsr #8 │ │ │ │ - ldrdeq sl, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r9, fp, r4, asr #27 │ │ │ │ + rsbseq sl, pc, r4, lsl #8 │ │ │ │ + strheq sl, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r9, fp, r4, lsr #27 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - rsbeq sl, fp, r4, lsl #10 │ │ │ │ - ldrsbeq sl, [pc], #-52 @ │ │ │ │ - rsbeq r9, fp, r8, ror sp │ │ │ │ + rsbeq sl, fp, r4, ror #9 │ │ │ │ + ldrheq sl, [pc], #-52 @ │ │ │ │ + rsbeq r9, fp, r8, asr sp │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - rsbeq sl, fp, ip, lsl #10 │ │ │ │ - rsbseq sl, pc, ip, lsl #7 │ │ │ │ - rsbeq r9, fp, r0, lsr sp │ │ │ │ - rsbeq sl, fp, r4, asr r4 │ │ │ │ - rsbseq sl, pc, r0, asr r3 @ │ │ │ │ - strdeq r9, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - andeq r0, r0, fp, lsr #3 │ │ │ │ - rsbseq sl, pc, ip, lsr #6 │ │ │ │ + rsbeq sl, fp, ip, ror #9 │ │ │ │ + rsbseq sl, pc, ip, ror #6 │ │ │ │ + rsbeq r9, fp, r0, lsl sp │ │ │ │ + rsbeq sl, fp, r4, lsr r4 │ │ │ │ + rsbseq sl, pc, r0, lsr r3 @ │ │ │ │ ldrdeq r9, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq sl, fp, r4, lsr #7 │ │ │ │ - andeq r0, r0, r1, lsr #3 │ │ │ │ - rsbseq sl, pc, r8, lsl #6 │ │ │ │ + andeq r0, r0, fp, lsr #3 │ │ │ │ + rsbseq sl, pc, ip, lsl #6 │ │ │ │ strheq r9, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq sl, fp, r0, asr r3 │ │ │ │ + rsbeq sl, fp, r4, lsl #7 │ │ │ │ + andeq r0, r0, r1, lsr #3 │ │ │ │ + rsbseq sl, pc, r8, ror #5 │ │ │ │ + @ instruction: 0x006b9c90 │ │ │ │ + rsbeq sl, fp, r0, lsr r3 │ │ │ │ │ │ │ │ 00333734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -240769,15 +240769,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 333ab8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -240787,27 +240787,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3338c4 │ │ │ │ ldr r3, [pc, #432] @ 333ac8 │ │ │ │ ldr ip, [pc, #432] @ 333acc │ │ │ │ ldr r1, [pc, #432] @ 333ad0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 333ad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3338c4 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 3339bc │ │ │ │ ldr r4, [pc, #392] @ 333ad8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 333adc │ │ │ │ ldr ip, [pc, #388] @ 333ae0 │ │ │ │ @@ -240818,27 +240818,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3338c4 │ │ │ │ ldr r3, [pc, #340] @ 333ae8 │ │ │ │ ldr ip, [pc, #340] @ 333aec │ │ │ │ ldr r1, [pc, #340] @ 333af0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3338c4 │ │ │ │ ldr r4, [pc, #304] @ 333af4 │ │ │ │ add r4, pc, r4 │ │ │ │ b 333950 │ │ │ │ ldr r3, [pc, #296] @ 333af8 │ │ │ │ ldr r4, [pc, #296] @ 333afc │ │ │ │ ldr r1, [pc, #296] @ 333b00 │ │ │ │ @@ -240847,92 +240847,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3338c4 │ │ │ │ ldr r3, [pc, #252] @ 333b04 │ │ │ │ ldr ip, [pc, #252] @ 333b08 │ │ │ │ ldr r1, [pc, #252] @ 333b0c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 333b10 │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3338c4 │ │ │ │ ldr r3, [pc, #212] @ 333b14 │ │ │ │ ldr ip, [pc, #212] @ 333b18 │ │ │ │ ldr r1, [pc, #212] @ 333b1c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 333b20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3338c4 │ │ │ │ ldr r3, [pc, #180] @ 333b24 │ │ │ │ ldr ip, [pc, #180] @ 333b28 │ │ │ │ ldr r1, [pc, #180] @ 333b2c │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3338c4 │ │ │ │ bl 24aa60 │ │ │ │ - rsbseq sl, pc, r0, lsr r2 @ │ │ │ │ - ldrsheq sl, [pc], #-8 @ │ │ │ │ - rsbeq sl, fp, r8, asr #5 │ │ │ │ - @ instruction: 0x006b9a98 │ │ │ │ + rsbseq sl, pc, r0, lsl r2 @ │ │ │ │ + ldrsbeq sl, [pc], #-8 @ │ │ │ │ + rsbeq sl, fp, r8, lsr #5 │ │ │ │ + rsbeq r9, fp, r8, ror sl │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - rsbseq sl, pc, ip, lsr #1 │ │ │ │ - strheq r9, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r9, fp, r4, asr sl │ │ │ │ - rsbseq sl, pc, ip, ror r0 @ │ │ │ │ - rsbeq r9, fp, r0, lsl #21 │ │ │ │ - rsbeq r9, fp, r0, lsr #20 │ │ │ │ + rsbseq sl, pc, ip, lsl #1 │ │ │ │ + @ instruction: 0x006b9a90 │ │ │ │ + rsbeq r9, fp, r4, lsr sl │ │ │ │ + rsbseq sl, pc, ip, asr r0 @ │ │ │ │ + rsbeq r9, fp, r0, ror #20 │ │ │ │ + rsbeq r9, fp, r0, lsl #20 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - rsbseq r4, r5, ip, lsl #19 │ │ │ │ - rsbseq sl, pc, r8, lsr r0 @ │ │ │ │ - rsbeq sl, fp, r0, asr #4 │ │ │ │ - ldrdeq r9, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq sl, pc, r0 │ │ │ │ - rsbeq sl, fp, r8, lsr r2 │ │ │ │ - rsbeq r9, fp, r8, lsr #19 │ │ │ │ - rsbseq r4, r5, r4, lsr #18 │ │ │ │ - rsbseq r9, pc, r0, asr #31 │ │ │ │ - rsbeq sl, fp, ip, asr r2 │ │ │ │ - rsbeq r9, fp, ip, asr r9 │ │ │ │ - rsbseq r9, pc, ip, lsl #31 │ │ │ │ - strheq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, fp, r4, lsr #18 │ │ │ │ + rsbseq r4, r5, ip, ror #18 │ │ │ │ + rsbseq sl, pc, r8, lsl r0 @ │ │ │ │ + rsbeq sl, fp, r0, lsr #4 │ │ │ │ + strheq r9, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r9, pc, r0, ror #31 │ │ │ │ + rsbeq sl, fp, r8, lsl r2 │ │ │ │ + rsbeq r9, fp, r8, lsl #19 │ │ │ │ + rsbseq r4, r5, r4, lsl #18 │ │ │ │ + rsbseq r9, pc, r0, lsr #31 │ │ │ │ + rsbeq sl, fp, ip, lsr r2 │ │ │ │ + rsbeq r9, fp, ip, lsr r9 │ │ │ │ + rsbseq r9, pc, ip, ror #30 │ │ │ │ + @ instruction: 0x006ba290 │ │ │ │ + rsbeq r9, fp, r4, lsl #18 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - rsbseq r9, pc, r4, asr pc @ │ │ │ │ - rsbeq sl, fp, r4, asr r2 │ │ │ │ - strdeq r9, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r9, pc, r4, lsr pc @ │ │ │ │ + rsbeq sl, fp, r4, lsr r2 │ │ │ │ + ldrdeq r9, [fp], #-136 @ 0xffffff78 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - rsbseq r9, pc, r0, lsr #30 │ │ │ │ - strdeq sl, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - strheq r9, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r9, pc, r0, lsl #30 │ │ │ │ + ldrdeq sl, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x006b989c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 333ce4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -240950,36 +240950,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 973fdc │ │ │ │ + bl 973fb4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 914de8 │ │ │ │ + bl 914dc0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97635c │ │ │ │ + bl 976334 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 333cd8 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 333c38 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 333c80 │ │ │ │ - bl 910524 │ │ │ │ + bl 9104fc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 333ccc │ │ │ │ ldr r2, [pc, #248] @ 333cf8 │ │ │ │ ldr r3, [pc, #232] @ 333cec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -240997,20 +240997,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 333bdc │ │ │ │ ldr r1, [pc, #176] @ 333cfc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b4f0 │ │ │ │ + bl 99b4c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9893e8 │ │ │ │ + bl 9893c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 333c98 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333be8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -241026,31 +241026,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ b 333c70 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ mvn r0, #0 │ │ │ │ b 333bf8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, pc, r4, asr lr @ │ │ │ │ + rsbseq r9, pc, r4, lsr lr @ │ │ │ │ @ instruction: 0x00976fbc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq sp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r3, sl, ip, lsl #22 │ │ │ │ + @ instruction: 0x0072d890 │ │ │ │ + rsbeq r3, sl, ip, ror #21 │ │ │ │ addseq r6, r7, ip, lsl pc │ │ │ │ - rsbeq r0, sp, r8, lsl #21 │ │ │ │ - @ instruction: 0x006ba090 │ │ │ │ - @ instruction: 0x006b9698 │ │ │ │ + rsbeq r0, sp, r8, ror #20 │ │ │ │ + rsbeq sl, fp, r0, ror r0 │ │ │ │ + rsbeq r9, fp, r8, ror r6 │ │ │ │ │ │ │ │ 00333d08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 3341d8 │ │ │ │ @@ -241058,24 +241058,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #1176] @ 3341e0 │ │ │ │ ldr r2, [pc, #1176] @ 3341e4 │ │ │ │ ldr r1, [pc, #1176] @ 3341e8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 3341ec │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 333dd4 │ │ │ │ @@ -241155,15 +241155,15 @@ │ │ │ │ bl 24b00c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 3340a4 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -241177,15 +241177,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 3310f4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -241310,37 +241310,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3340a4 │ │ │ │ b 333f54 │ │ │ │ ldr r0, [pc, #216] @ 334200 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r0, [pc, #196] @ 334204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r0, [pc, #180] @ 334208 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 33420c │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r0, [pc, #140] @ 334210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ ldr r3, [pc, #124] @ 334214 │ │ │ │ ldr r1, [pc, #124] @ 334218 │ │ │ │ ldr r0, [pc, #124] @ 33421c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 334220 │ │ │ │ @@ -241355,58 +241355,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 334230 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00976dfc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r9, pc, r0, asr ip @ │ │ │ │ - rsbeq r3, sl, ip, lsr r9 │ │ │ │ - rsbseq sp, r2, r0, ror #13 │ │ │ │ + rsbseq r9, pc, r0, lsr ip @ │ │ │ │ + rsbeq r3, sl, ip, lsl r9 │ │ │ │ + rsbseq sp, r2, r0, asr #13 │ │ │ │ addseq r6, r7, ip, lsr #27 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ adceq r8, r4, r8, asr #20 │ │ │ │ adceq r8, r4, r8, lsr #19 │ │ │ │ addseq r6, r7, r0, ror sl │ │ │ │ - rsbeq r9, fp, r0, lsr sp │ │ │ │ - rsbeq r9, fp, ip, lsr ip │ │ │ │ - rsbeq r9, fp, ip, ror sp │ │ │ │ - rsbeq r9, fp, r8, asr ip │ │ │ │ - rsbeq r9, fp, r8, lsl #25 │ │ │ │ - rsbseq r9, pc, r0, lsl #16 │ │ │ │ - rsbeq r9, fp, r4, lsr #3 │ │ │ │ - strheq r9, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r9, fp, r0, lsl sp │ │ │ │ + rsbeq r9, fp, ip, lsl ip │ │ │ │ + rsbeq r9, fp, ip, asr sp │ │ │ │ + rsbeq r9, fp, r8, lsr ip │ │ │ │ + rsbeq r9, fp, r8, ror #24 │ │ │ │ + rsbseq r9, pc, r0, ror #15 │ │ │ │ + rsbeq r9, fp, r4, lsl #3 │ │ │ │ + @ instruction: 0x006b9b90 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - ldrsbeq r9, [pc], #-124 @ │ │ │ │ - rsbeq r9, fp, r0, lsl #3 │ │ │ │ - rsbeq r9, fp, r8, asr #23 │ │ │ │ + ldrheq r9, [pc], #-124 @ │ │ │ │ + rsbeq r9, fp, r0, ror #2 │ │ │ │ + rsbeq r9, fp, r8, lsr #23 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 00334234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 334284 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999638 │ │ │ │ + bl 999610 │ │ │ │ ldr r4, [pc, #40] @ 334288 │ │ │ │ ldr r3, [pc, #40] @ 33428c │ │ │ │ ldr r1, [pc, #40] @ 334290 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 99cea0 │ │ │ │ - ldrheq r4, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + b 99ce78 │ │ │ │ + @ instruction: 0x0075499c │ │ │ │ @ instruction: 0x009768b8 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 00334294 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -241422,15 +241422,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 756fa4 │ │ │ │ + bl 756f7c │ │ │ │ cmn r0, #1 │ │ │ │ beq 334374 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -241451,15 +241451,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 3343cc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -241467,29 +241467,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 334300 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 756ef4 │ │ │ │ + bl 756ecc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq r6, r7, r0, ror r8 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r9, fp, ip, lsl #25 │ │ │ │ - rsbseq r9, pc, r8, ror #12 │ │ │ │ - rsbeq r9, fp, ip, lsl ip │ │ │ │ - rsbeq r9, fp, r0 │ │ │ │ + rsbeq r9, fp, ip, ror #24 │ │ │ │ + rsbseq r9, pc, r8, asr #12 │ │ │ │ + strdeq r9, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r8, fp, r0, ror #31 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 003343d0 : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -241544,15 +241544,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 334438 │ │ │ │ - bl 91115c │ │ │ │ + bl 911134 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 334518 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -241632,17 +241632,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 334628 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - rsbseq r9, pc, r9, ror #10 │ │ │ │ - @ instruction: 0x007f939c │ │ │ │ - rsbeq r8, fp, ip, lsr sp │ │ │ │ + rsbseq r9, pc, r9, asr #10 │ │ │ │ + rsbseq r9, pc, ip, ror r3 @ │ │ │ │ + rsbeq r8, fp, ip, lsl sp │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0033462c : │ │ │ │ ldr r2, [pc, #80] @ 334684 │ │ │ │ ldr r3, [pc, #80] @ 334688 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241659,15 +241659,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 33468c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71f9a4 │ │ │ │ + b 71f97c │ │ │ │ addseq r6, r7, r8, ror #9 │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 00334690 : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -241685,15 +241685,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 3346e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71f9a4 │ │ │ │ + b 71f97c │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 003346e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241853,74 +241853,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 334924 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #68] @ 3349b8 │ │ │ │ ldr r2, [pc, #68] @ 3349bc │ │ │ │ ldr r1, [pc, #68] @ 3349c0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 3349c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334938 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 3348ec │ │ │ │ b 334938 │ │ │ │ - rsbseq r4, r6, r0, asr #14 │ │ │ │ - rsbseq r1, r7, r8, ror #8 │ │ │ │ - rsbseq r9, pc, r4, lsr #2 │ │ │ │ - rsbeq r2, sl, r8, lsr #26 │ │ │ │ - rsbeq r3, ip, r0, asr #18 │ │ │ │ + rsbseq r4, r6, r0, lsr #14 │ │ │ │ + rsbseq r1, r7, r8, asr #8 │ │ │ │ + rsbseq r9, pc, r4, lsl #2 │ │ │ │ + rsbeq r2, sl, r8, lsl #26 │ │ │ │ + rsbeq r3, ip, r0, lsr #18 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 003349c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #88] @ 334a44 │ │ │ │ ldr r2, [pc, #88] @ 334a48 │ │ │ │ ldr r1, [pc, #88] @ 334a4c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 334a34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754aa4 │ │ │ │ - rsbseq r9, pc, ip, lsr #1 │ │ │ │ - strheq r2, [sl], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r0, r4, ip, ror r1 │ │ │ │ + b 754a7c │ │ │ │ + rsbseq r9, pc, ip, lsl #1 │ │ │ │ + @ instruction: 0x006a2c90 │ │ │ │ + rsbseq r0, r4, ip, asr r1 │ │ │ │ │ │ │ │ 00334a50 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 323f18 │ │ │ │ │ │ │ │ @@ -241975,40 +241975,40 @@ │ │ │ │ 00334b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ ldr r7, [pc, #156] @ 334bd8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 334bb8 │ │ │ │ ldr r4, [pc, #132] @ 334bdc │ │ │ │ ldr r2, [pc, #132] @ 334be0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334bb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -242017,54 +242017,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq ip, r2, r0, lsl #18 │ │ │ │ - rsbseq r8, pc, r8, ror #30 │ │ │ │ - rsbeq r2, sl, r4, lsr fp │ │ │ │ + rsbseq ip, r2, r0, ror #17 │ │ │ │ + rsbseq r8, pc, r8, asr #30 │ │ │ │ + rsbeq r2, sl, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 334d50 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #316] @ 334d54 │ │ │ │ ldr r1, [pc, #316] @ 334d58 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 334d1c │ │ │ │ cmp r4, #0 │ │ │ │ beq 334ce8 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 334c98 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #252] @ 334d5c │ │ │ │ ldr r1, [pc, #252] @ 334d60 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334ccc │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -242076,72 +242076,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 334b18 │ │ │ │ cmp r0, #0 │ │ │ │ bne 334ccc │ │ │ │ mov r0, r8 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr ip, [pc, #104] @ 334d70 │ │ │ │ ldr r1, [pc, #104] @ 334d74 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 334d3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr ip, [pc, #76] @ 334d78 │ │ │ │ ldr r1, [pc, #76] @ 334d7c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 334cc8 │ │ │ │ - ldrheq r8, [pc], #-232 @ │ │ │ │ - rsbeq r2, sl, r8, lsl #21 │ │ │ │ - rsbseq pc, r3, r4, asr pc @ │ │ │ │ - strheq r6, [fp], #-12 @ │ │ │ │ - ldrdeq r6, [fp], #-0 @ │ │ │ │ - rsbseq r8, pc, r8, lsl lr @ │ │ │ │ - rsbeq r9, fp, r4, lsl #6 │ │ │ │ - strheq r9, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrdeq r9, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, fp, r0, ror #4 │ │ │ │ - rsbeq r9, fp, r8, asr r2 │ │ │ │ - rsbeq r9, fp, ip, lsr r2 │ │ │ │ + @ instruction: 0x007f8e98 │ │ │ │ + rsbeq r2, sl, r8, ror #20 │ │ │ │ + rsbseq pc, r3, r4, lsr pc @ │ │ │ │ + @ instruction: 0x006b609c │ │ │ │ + strheq r6, [fp], #-0 @ │ │ │ │ + ldrsheq r8, [pc], #-216 @ │ │ │ │ + rsbeq r9, fp, r4, ror #5 │ │ │ │ + @ instruction: 0x006b929c │ │ │ │ + strheq r9, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, fp, r0, asr #4 │ │ │ │ + rsbeq r9, fp, r8, lsr r2 │ │ │ │ + rsbeq r9, fp, ip, lsl r2 │ │ │ │ │ │ │ │ 00334d80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 334be4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 334de0 │ │ │ │ @@ -242153,56 +242153,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 334e68 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 334dc0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 334e6c │ │ │ │ ldr r5, [pc, #100] @ 334e70 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334dc0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq ip, r2, r0, asr r6 │ │ │ │ - ldrheq r8, [pc], #-200 @ │ │ │ │ - rsbeq r2, sl, r4, lsl #17 │ │ │ │ + rsbseq ip, r2, r0, lsr r6 │ │ │ │ + @ instruction: 0x007f8c98 │ │ │ │ + rsbeq r2, sl, r4, ror #16 │ │ │ │ │ │ │ │ 00334e74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 74deb4 │ │ │ │ + bl 74de8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 334eb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242235,25 +242235,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00334f14 : │ │ │ │ mov r0, r1 │ │ │ │ - b 74d9a0 │ │ │ │ + b 74d978 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 74bda8 │ │ │ │ + bl 74bd80 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 334fac │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -242271,15 +242271,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 335024 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242291,29 +242291,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strheq r9, [fp], #-12 @ │ │ │ │ - rsbseq r8, pc, ip, asr #23 │ │ │ │ - rsbeq r9, fp, r8, rrx │ │ │ │ - rsbeq r9, fp, r0, lsl #1 │ │ │ │ - rsbseq r8, pc, r4, lsl #23 │ │ │ │ - rsbeq r9, fp, r4, lsr #32 │ │ │ │ + @ instruction: 0x006b909c │ │ │ │ + rsbseq r8, pc, ip, lsr #23 │ │ │ │ + rsbeq r9, fp, r8, asr #32 │ │ │ │ + rsbeq r9, fp, r0, rrx │ │ │ │ + rsbseq r8, pc, r4, ror #22 │ │ │ │ + rsbeq r9, fp, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 335384 │ │ │ │ mov r7, r3 │ │ │ │ @@ -242334,27 +242334,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ cmp r0, sl │ │ │ │ bne 335124 │ │ │ │ ldr r2, [pc, #688] @ 335398 │ │ │ │ ldr r3, [pc, #668] @ 335388 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242380,93 +242380,93 @@ │ │ │ │ bl 334f1c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3350e0 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 3351c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 813364 │ │ │ │ + bl 81333c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e4f8c │ │ │ │ + bl 7e4f64 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3350e0 │ │ │ │ - bl 7e6cdc │ │ │ │ + bl 7e6cb4 │ │ │ │ cmp r6, r0 │ │ │ │ beq 3351ac │ │ │ │ ldr r2, [pc, #524] @ 33539c │ │ │ │ ldr r1, [pc, #524] @ 3353a0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80fed0 │ │ │ │ + bl 80fea8 │ │ │ │ b 3350e0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 3351fc │ │ │ │ - bl 80f634 │ │ │ │ + bl 80f60c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 335208 │ │ │ │ mov r1, r8 │ │ │ │ - bl 810040 │ │ │ │ + bl 810018 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 3352e8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 248ae0 │ │ │ │ b 3350e0 │ │ │ │ bl 248ae0 │ │ │ │ str sl, [r7] │ │ │ │ b 3350e0 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 7e4f8c │ │ │ │ + bl 7e4f64 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33528c │ │ │ │ - bl 7e6cdc │ │ │ │ + bl 7e6cb4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335344 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f240 │ │ │ │ + bl 80f218 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 80fd34 │ │ │ │ + bl 80fd0c │ │ │ │ cmp r0, #0 │ │ │ │ blt 335280 │ │ │ │ cmp r5, #0 │ │ │ │ beq 335290 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 810040 │ │ │ │ + bl 810018 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 3352ec │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8142c0 │ │ │ │ + bl 814298 │ │ │ │ b 3351f0 │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r3, [pc, #260] @ 3353a4 │ │ │ │ ldr r2, [pc, #260] @ 3353a8 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -242475,21 +242475,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 3353ac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ cmp r6, #0 │ │ │ │ bne 335280 │ │ │ │ b 3351f0 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 80fae0 │ │ │ │ + bl 80fab8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33530c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33534c │ │ │ │ ldr r3, [pc, #156] @ 3353b0 │ │ │ │ @@ -242499,50 +242499,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r5, sl │ │ │ │ b 3352dc │ │ │ │ - bl 9acb50 │ │ │ │ + bl 9acb28 │ │ │ │ b 33522c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 3353bc │ │ │ │ ldr r2, [pc, #100] @ 3353c0 │ │ │ │ ldr r1, [pc, #100] @ 3353c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 33533c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r8, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r8, [pc], #-172 @ │ │ │ │ - rsbseq pc, r3, ip, ror #21 │ │ │ │ - rsbeq r2, sl, r0, lsr #12 │ │ │ │ + ldrsbeq r8, [pc], #-172 @ │ │ │ │ + rsbseq pc, r3, ip, asr #21 │ │ │ │ + rsbeq r2, sl, r0, lsl #12 │ │ │ │ addseq r5, r7, r4, lsr sl │ │ │ │ - strdeq r8, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r8, fp, ip, ror #28 │ │ │ │ - ldrheq r8, [pc], #-140 @ │ │ │ │ - rsbeq r8, fp, ip, lsl lr │ │ │ │ - rsbeq r8, fp, r8, lsr sp │ │ │ │ - rsbseq r8, pc, r4, asr #16 │ │ │ │ - rsbeq r8, fp, r8, asr lr │ │ │ │ - ldrdeq r8, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r8, pc, r4, lsl #16 │ │ │ │ - rsbeq r8, fp, ip, lsl #27 │ │ │ │ - @ instruction: 0x006b8c98 │ │ │ │ + ldrdeq r8, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r8, fp, ip, asr #28 │ │ │ │ + @ instruction: 0x007f889c │ │ │ │ + strdeq r8, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r8, fp, r8, lsl sp │ │ │ │ + rsbseq r8, pc, r4, lsr #16 │ │ │ │ + rsbeq r8, fp, r8, lsr lr │ │ │ │ + strheq r8, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r8, pc, r4, ror #15 │ │ │ │ + rsbeq r8, fp, ip, ror #26 │ │ │ │ + rsbeq r8, fp, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -242587,35 +242587,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 335538 │ │ │ │ - bl 80f618 │ │ │ │ + bl 80f5f0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 335544 │ │ │ │ mov r0, r7 │ │ │ │ bl 24adfc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248ae0 │ │ │ │ ldr r2, [pc, #112] @ 33556c │ │ │ │ ldr r3, [pc, #104] @ 335568 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242631,25 +242631,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 335570 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3354c8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 80f974 │ │ │ │ + bl 80f94c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3354c8 │ │ │ │ - bl 7e5290 │ │ │ │ + bl 7e5268 │ │ │ │ mov r7, r0 │ │ │ │ b 3354c8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r0, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r7, r0, lsr #12 │ │ │ │ - rsbseq r9, r4, r0, lsr #21 │ │ │ │ + rsbseq r9, r4, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 335660 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242658,15 +242658,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335650 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -242674,15 +242674,15 @@ │ │ │ │ bl 24adfc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248ae0 │ │ │ │ ldr r2, [pc, #96] @ 335668 │ │ │ │ ldr r3, [pc, #88] @ 335664 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242704,16 +242704,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 335670 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3355d8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r4, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r7, r4, lsl r5 │ │ │ │ - @ instruction: 0x00749994 │ │ │ │ - rsbseq r9, r4, r8, lsl #19 │ │ │ │ + rsbseq r9, r4, r4, ror r9 │ │ │ │ + rsbseq r9, r4, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 335744 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242722,27 +242722,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335734 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 24adfc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248ae0 │ │ │ │ ldr r2, [pc, #84] @ 33574c │ │ │ │ ldr r3, [pc, #76] @ 335748 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242761,24 +242761,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 335750 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3356c8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r4, lsl #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r7, r4, lsr #8 │ │ │ │ - rsbseq r9, r4, r4, lsr #17 │ │ │ │ + rsbseq r9, r4, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 8acd2c │ │ │ │ + b 8acd04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 33594c │ │ │ │ ldr ip, [pc, #444] @ 335950 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -242800,27 +242800,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ cmp r0, r8 │ │ │ │ bne 335864 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #308] @ 33595c │ │ │ │ ldr r3, [pc, #292] @ 335950 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -242843,69 +242843,69 @@ │ │ │ │ bl 334f1c │ │ │ │ cmp r0, r8 │ │ │ │ beq 335814 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 335910 │ │ │ │ - bl 8b87b8 │ │ │ │ + bl 8b8790 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3358d0 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8ac7ac │ │ │ │ + bl 8ac784 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33591c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248ae0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 335820 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r3, [pc, #128] @ 335960 │ │ │ │ ldr ip, [pc, #128] @ 335964 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 335968 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 33596c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3358b8 │ │ │ │ bl 248ae0 │ │ │ │ str r7, [r9] │ │ │ │ b 335814 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r1, [pc, #68] @ 335970 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997340 │ │ │ │ + bl 997318 │ │ │ │ b 3358b8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, ip, lsl #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r7, ip, asr r3 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ @ instruction: 0x009752f4 │ │ │ │ - rsbseq r8, pc, r8, ror r2 @ │ │ │ │ - ldrdeq r8, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r8, fp, r4, lsl r7 │ │ │ │ + rsbseq r8, pc, r8, asr r2 @ │ │ │ │ + strheq r8, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq r8, [fp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - rsbeq r8, fp, r8, ror r8 │ │ │ │ + rsbeq r8, fp, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 335b0c │ │ │ │ mov r4, r1 │ │ │ │ @@ -242915,24 +242915,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ cmp r0, r6 │ │ │ │ beq 335a90 │ │ │ │ bl 248a2c <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -242957,15 +242957,15 @@ │ │ │ │ beq 335ad4 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 335adc │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9883c0 │ │ │ │ + bl 988398 │ │ │ │ cmp r0, #0 │ │ │ │ blt 335b00 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 335b00 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -242993,15 +242993,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 335a54 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b844 │ │ │ │ + bl 74b81c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248ae0 │ │ │ │ b 335a90 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 335adc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r0, lsl #3 │ │ │ │ @@ -243019,15 +243019,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 335c28 │ │ │ │ @@ -243051,15 +243051,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 24a5c8 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ ldr r2, [pc, #72] @ 335c2c │ │ │ │ ldr r3, [pc, #60] @ 335c24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243071,15 +243071,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r0, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, fp, r4, asr r6 │ │ │ │ + rsbeq r8, fp, r4, lsr r6 │ │ │ │ addseq r4, r7, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -243098,29 +243098,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 24a658 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ cmp r0, r5 │ │ │ │ bne 335d28 │ │ │ │ ldr r2, [pc, #388] @ 335e64 │ │ │ │ ldr r3, [pc, #380] @ 335e60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243185,15 +243185,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b844 │ │ │ │ + bl 74b81c │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 248ae0 │ │ │ │ b 335cd8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -243209,23 +243209,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 335e0c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00974ebc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r7, ip, lsr lr │ │ │ │ - rsbeq r8, fp, r8, asr #7 │ │ │ │ - rsbeq r8, fp, r8, asr #3 │ │ │ │ - rsbseq r7, pc, ip, lsr #26 │ │ │ │ + rsbeq r8, fp, r8, lsr #7 │ │ │ │ + rsbeq r8, fp, r8, lsr #3 │ │ │ │ + rsbseq r7, pc, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 335f44 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243234,23 +243234,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 335ef8 │ │ │ │ mov r1, r7 │ │ │ │ bl 524ec0 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -243289,24 +243289,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ bl 524fd4 │ │ │ │ bl 24adfc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248ae0 │ │ │ │ ldr r2, [pc, #72] @ 336010 │ │ │ │ ldr r3, [pc, #64] @ 33600c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243338,15 +243338,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ ldr r3, [pc, #256] @ 336160 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -243375,15 +243375,15 @@ │ │ │ │ bl 24a5c8 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 336134 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ ldr r2, [pc, #116] @ 336168 │ │ │ │ ldr r3, [pc, #100] @ 33615c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243405,20 +243405,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 336178 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r4, r7, r4, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r8, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r8, fp, r0, lsl #3 │ │ │ │ + ldrdeq r8, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r8, fp, r0, ror #2 │ │ │ │ addseq r4, r7, r8, lsr #20 │ │ │ │ - rsbseq r7, pc, r4, lsr #20 │ │ │ │ - rsbeq r7, fp, r4, asr #29 │ │ │ │ - strdeq r8, [fp], #-0 @ │ │ │ │ + rsbseq r7, pc, r4, lsl #20 │ │ │ │ + rsbeq r7, fp, r4, lsr #29 │ │ │ │ + ldrdeq r8, [fp], #-0 @ │ │ │ │ andeq r0, r0, fp, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 3362b8 │ │ │ │ @@ -243429,25 +243429,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9794d4 │ │ │ │ + bl 9794ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 336204 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 336248 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 3362c0 │ │ │ │ @@ -243464,50 +243464,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 3362c4 │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 3362c8 │ │ │ │ ldr r1, [pc, #108] @ 3362cc │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #84] @ 3362d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 336200 │ │ │ │ ldr ip, [pc, #64] @ 3362d4 │ │ │ │ ldr r1, [pc, #64] @ 3362d8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 3362dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 336204 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r0, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r7, r0, lsl r9 │ │ │ │ - rsbseq r7, pc, r4, lsl r9 @ │ │ │ │ - rsbeq r1, sl, r0, lsr r4 │ │ │ │ - ldrsbeq fp, [r2], #-20 @ 0xffffffec @ │ │ │ │ - strdeq r7, [fp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r7, fp, r0, ror #31 │ │ │ │ - rsbeq r7, fp, r0, ror sp │ │ │ │ + ldrsheq r7, [pc], #-132 @ │ │ │ │ + rsbeq r1, sl, r0, lsl r4 │ │ │ │ + ldrheq fp, [r2], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq r7, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r7, fp, r0, asr #31 │ │ │ │ + rsbeq r7, fp, r0, asr sp │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 3363b4 │ │ │ │ @@ -243517,30 +243517,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 978a0c │ │ │ │ + bl 9789e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33636c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bbff4 │ │ │ │ + bl 9bbfcc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 3363bc │ │ │ │ ldr r3, [pc, #64] @ 3363b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243573,28 +243573,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 336484 │ │ │ │ ldr r2, [pc, #528] @ 336658 │ │ │ │ ldr r3, [pc, #520] @ 336654 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243611,15 +243611,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98879c │ │ │ │ + bl 988774 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33657c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 3364ec │ │ │ │ ldr r3, [pc, #416] @ 33665c │ │ │ │ @@ -243628,23 +243628,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #408] @ 336668 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 248ae0 │ │ │ │ b 336440 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98879c │ │ │ │ + bl 988774 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3365ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 3364b4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -243678,82 +243678,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #236] @ 336680 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #232] @ 336684 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3364e0 │ │ │ │ ldr r1, [pc, #212] @ 336688 │ │ │ │ ldr r3, [pc, #212] @ 33668c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #204] @ 336690 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #200] @ 336694 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3364e0 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 9881ec │ │ │ │ + bl 9881c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3364e0 │ │ │ │ ldr r1, [pc, #152] @ 336698 │ │ │ │ ldr r3, [pc, #152] @ 33669c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #144] @ 3366a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 3366a4 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3364e0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 3366a8 │ │ │ │ ldr r1, [pc, #116] @ 3366ac │ │ │ │ ldr r0, [pc, #116] @ 3366b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r4, r7, r8, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009746d4 │ │ │ │ - rsbseq r7, pc, r4, lsr #13 │ │ │ │ - strdeq r7, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r7, fp, r0, asr #22 │ │ │ │ + rsbseq r7, pc, r4, lsl #13 │ │ │ │ + ldrdeq r7, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r7, fp, r0, lsr #22 │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - rsbseq r7, pc, r0, lsl #12 │ │ │ │ - rsbeq r7, fp, ip, lsr #27 │ │ │ │ - strdeq r7, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r7, fp, r8, lsr #26 │ │ │ │ - ldrsbeq r7, [pc], #-84 @ │ │ │ │ - rsbeq r7, fp, ip, ror #20 │ │ │ │ + rsbseq r7, pc, r0, ror #11 │ │ │ │ + rsbeq r7, fp, ip, lsl #27 │ │ │ │ + ldrdeq r7, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r7, fp, r8, lsl #26 │ │ │ │ + ldrheq r7, [pc], #-84 @ │ │ │ │ + rsbeq r7, fp, ip, asr #20 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - rsbeq r7, fp, ip, lsr #26 │ │ │ │ - rsbseq r7, pc, r4, lsr #11 │ │ │ │ - rsbeq r7, fp, ip, lsr sl │ │ │ │ + rsbeq r7, fp, ip, lsl #26 │ │ │ │ + rsbseq r7, pc, r4, lsl #11 │ │ │ │ + rsbeq r7, fp, ip, lsl sl │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ - rsbeq r7, fp, r0, lsl #27 │ │ │ │ - rsbseq r7, pc, r8, asr r5 @ │ │ │ │ - strdeq r7, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r7, fp, r0, ror #26 │ │ │ │ + rsbseq r7, pc, r8, lsr r5 @ │ │ │ │ + ldrdeq r7, [fp], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r3, lsl r3 │ │ │ │ - rsbseq r7, pc, ip, lsr #10 │ │ │ │ - ldrdeq r7, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r7, fp, ip, ror #25 │ │ │ │ + rsbseq r7, pc, ip, lsl #10 │ │ │ │ + strheq r7, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r7, fp, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 336948 │ │ │ │ mov r6, r1 │ │ │ │ @@ -243766,27 +243766,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 977144 │ │ │ │ + bl 97711c │ │ │ │ cmp r0, r4 │ │ │ │ beq 33679c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 3368ac │ │ │ │ cmp r3, #3 │ │ │ │ @@ -243800,18 +243800,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #472] @ 33695c │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 9773f4 │ │ │ │ + bl 9773cc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 248ae0 │ │ │ │ ldr r2, [pc, #428] @ 336960 │ │ │ │ ldr r3, [pc, #404] @ 33694c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243829,15 +243829,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336790 │ │ │ │ ldr r1, [pc, #336] @ 336964 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -243870,21 +243870,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 336790 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 74b844 │ │ │ │ + bl 74b81c │ │ │ │ b 336790 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9786b0 │ │ │ │ + bl 978688 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336790 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 336790 │ │ │ │ @@ -243900,41 +243900,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ ldr r2, [pc, #104] @ 33697c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 336790 │ │ │ │ ldr r5, [pc, #84] @ 336980 │ │ │ │ add r5, pc, r5 │ │ │ │ b 336760 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 336890 │ │ │ │ ldr r5, [pc, #68] @ 336984 │ │ │ │ add r5, pc, r5 │ │ │ │ b 3368e4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r4, asr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r7, [pc], #-52 @ │ │ │ │ - rsbeq r7, fp, r8, lsr #25 │ │ │ │ - rsbeq r7, fp, r8, lsl #17 │ │ │ │ + ldrsbeq r7, [pc], #-52 @ │ │ │ │ + rsbeq r7, fp, r8, lsl #25 │ │ │ │ + rsbeq r7, fp, r8, ror #16 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ addseq r4, r7, r8, ror #6 │ │ │ │ - rsbeq r7, fp, ip, asr #23 │ │ │ │ - rsbeq r7, fp, r8, lsr #23 │ │ │ │ - rsbeq r7, fp, ip, lsl #22 │ │ │ │ - rsbseq r7, pc, r4, ror #4 │ │ │ │ - rsbeq r6, sl, ip, lsl #16 │ │ │ │ - strdeq r7, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r7, fp, ip, lsr #23 │ │ │ │ + rsbeq r7, fp, r8, lsl #23 │ │ │ │ + rsbeq r7, fp, ip, ror #21 │ │ │ │ + rsbseq r7, pc, r4, asr #4 │ │ │ │ + rsbeq r6, sl, ip, ror #15 │ │ │ │ + ldrdeq r7, [fp], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ - @ instruction: 0x00758190 │ │ │ │ - rsbseq r8, r5, ip, ror r1 │ │ │ │ + rsbseq r8, r5, r0, ror r1 │ │ │ │ + rsbseq r8, r5, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 336b80 │ │ │ │ mov r5, r1 │ │ │ │ @@ -243944,24 +243944,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ cmp r0, r7 │ │ │ │ bne 336a40 │ │ │ │ ldr r2, [pc, #388] @ 336b88 │ │ │ │ ldr r3, [pc, #380] @ 336b84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243992,15 +243992,15 @@ │ │ │ │ beq 336a9c │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b844 │ │ │ │ + bl 74b81c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 248ae0 │ │ │ │ b 3369fc │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -244073,25 +244073,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9794d4 │ │ │ │ + bl 9794ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 336c2c │ │ │ │ ldr r2, [pc, #176] @ 336cbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 336cb0 │ │ │ │ @@ -244132,15 +244132,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 336c2c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ addseq r3, r7, r0, ror pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, pc, r4, lsr #30 │ │ │ │ + rsbseq r6, pc, r4, lsl #30 │ │ │ │ addseq r3, r7, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 336dd0 │ │ │ │ @@ -244151,15 +244151,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 336dd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -244171,15 +244171,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 9794d4 │ │ │ │ + bl 9794ac │ │ │ │ ldr r2, [pc, #120] @ 336ddc │ │ │ │ ldr r3, [pc, #108] @ 336dd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244203,15 +244203,15 @@ │ │ │ │ b 336d3c │ │ │ │ mov ip, #4 │ │ │ │ b 336d3c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ addseq r3, r7, r8, lsr lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, pc, lr, lsl lr @ │ │ │ │ + ldrsheq r6, [pc], #-222 @ │ │ │ │ @ instruction: 0x00973db8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 336f14 │ │ │ │ @@ -244222,25 +244222,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9794d4 │ │ │ │ + bl 9794ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 336e80 │ │ │ │ ldr r2, [pc, #188] @ 336f1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 336f10 │ │ │ │ @@ -244284,15 +244284,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 336e80 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ addseq r3, r7, ip, lsl sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r6, [pc], #-204 @ │ │ │ │ + ldrheq r6, [pc], #-204 @ │ │ │ │ umullseq r3, r7, r4, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 337038 │ │ │ │ @@ -244303,15 +244303,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 337040 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -244323,15 +244323,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 9794d4 │ │ │ │ + bl 9794ac │ │ │ │ ldr r2, [pc, #128] @ 337044 │ │ │ │ ldr r3, [pc, #116] @ 33703c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244357,15 +244357,15 @@ │ │ │ │ b 336f9c │ │ │ │ mov ip, #1 │ │ │ │ b 336f9c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ @ instruction: 0x00973bd8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r6, pc, fp, asr #23 │ │ │ │ + rsbseq r6, pc, fp, lsr #23 │ │ │ │ addseq r3, r7, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 337164 │ │ │ │ @@ -244376,35 +244376,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3370f0 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 33716c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337134 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e6a0 │ │ │ │ + bl 99e678 │ │ │ │ cmp r0, #0 │ │ │ │ blt 337140 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 248ae0 │ │ │ │ ldr r2, [pc, #120] @ 337170 │ │ │ │ ldr r3, [pc, #108] @ 337168 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244419,28 +244419,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 99e3b4 │ │ │ │ + bl 99e38c │ │ │ │ b 3370e8 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b844 │ │ │ │ + bl 74b81c │ │ │ │ b 3370e8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00973ab0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x006af194 │ │ │ │ + rsbeq pc, sl, r4, ror r1 @ │ │ │ │ addseq r3, r7, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 33723c │ │ │ │ @@ -244450,30 +244450,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a658 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99e514 │ │ │ │ + bl 99e4ec │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ ldr r2, [pc, #72] @ 337244 │ │ │ │ ldr r3, [pc, #64] @ 337240 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244489,25 +244489,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r4, lsl #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r7, r0, lsr #18 │ │ │ │ ldr r1, [pc, #4] @ 337254 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7571e8 │ │ │ │ - rsbeq pc, sl, ip │ │ │ │ + b 7571c0 │ │ │ │ + rsbeq lr, sl, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 95238c │ │ │ │ + bl 952364 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -244525,27 +244525,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 95480c │ │ │ │ + bl 9547e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33731c │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 95238c │ │ │ │ + bl 952364 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 33736c │ │ │ │ ldr r3, [pc, #64] @ 337368 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -244569,29 +244569,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 95480c │ │ │ │ + b 9547e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 337420 │ │ │ │ ldr r2, [pc, #92] @ 33743c │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -244612,16 +244612,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 337440 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 24a340 │ │ │ │ - rsbeq r7, fp, r4, ror r0 │ │ │ │ - rsbeq r7, fp, r4, lsr #32 │ │ │ │ + rsbeq r7, fp, r4, asr r0 │ │ │ │ + rsbeq r7, fp, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 3374e0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 3374e4 │ │ │ │ @@ -244630,40 +244630,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3374c0 │ │ │ │ - bl 7d4f68 │ │ │ │ + bl 7d4f40 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 814bb4 │ │ │ │ + b 814b8c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, pc, r0, lsl #14 │ │ │ │ - rsbseq sp, r3, r4, lsl #14 │ │ │ │ - rsbeq r0, sl, r8, lsr r2 │ │ │ │ + rsbseq r6, pc, r0, ror #13 │ │ │ │ + rsbseq sp, r3, r4, ror #13 │ │ │ │ + rsbeq r0, sl, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 337658 │ │ │ │ mov r5, r1 │ │ │ │ @@ -244672,15 +244672,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 74b830 │ │ │ │ + bl 74b808 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24a658 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -244719,15 +244719,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 24a5c8 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978d7c │ │ │ │ + bl 978d54 │ │ │ │ ldr r2, [pc, #124] @ 337670 │ │ │ │ ldr r3, [pc, #100] @ 33765c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244749,22 +244749,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r3, r7, ip, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq r6, [pc], #-92 @ │ │ │ │ - rsbeq r6, fp, r8, lsl #27 │ │ │ │ - ldrdeq r6, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r6, fp, r4, asr #29 │ │ │ │ + ldrheq r6, [pc], #-92 @ │ │ │ │ + rsbeq r6, fp, r8, ror #26 │ │ │ │ + strheq r6, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r6, fp, r4, lsr #29 │ │ │ │ addseq r3, r7, r8, lsr #10 │ │ │ │ - rsbseq r6, pc, r4, lsr #10 │ │ │ │ - ldrdeq r6, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r6, fp, r4, ror #25 │ │ │ │ + rsbseq r6, pc, r4, lsl #10 │ │ │ │ + strheq r6, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r6, fp, r4, asr #25 │ │ │ │ │ │ │ │ 00337680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -244813,15 +244813,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -244831,22 +244831,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 33775c │ │ │ │ - rsbseq r6, pc, r0, lsr r4 @ │ │ │ │ - rsbeq r6, fp, r0, lsl #27 │ │ │ │ - ldrdeq r6, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - ldrsbeq r6, [pc], #-60 @ │ │ │ │ - rsbeq r6, fp, r4, lsl #26 │ │ │ │ - rsbeq r6, fp, r0, lsl #17 │ │ │ │ + rsbseq r6, pc, r0, lsl r4 @ │ │ │ │ + rsbeq r6, fp, r0, ror #26 │ │ │ │ + strheq r6, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + ldrheq r6, [pc], #-60 @ │ │ │ │ + rsbeq r6, fp, r4, ror #25 │ │ │ │ + rsbeq r6, fp, r0, ror #16 │ │ │ │ │ │ │ │ 003377c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -244890,15 +244890,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 3378e0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 756b44 │ │ │ │ + bl 756b1c │ │ │ │ ldr r2, [pc, #84] @ 3378e4 │ │ │ │ ldr r3, [pc, #64] @ 3378d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244911,15 +244911,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, ip, lsr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r6, fp, r8, lsl #19 │ │ │ │ + rsbeq r6, fp, r8, ror #18 │ │ │ │ @ instruction: 0x009732b0 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addseq r3, r7, ip, lsl #5 │ │ │ │ │ │ │ │ 003378e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -244928,80 +244928,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 337940 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f618 │ │ │ │ + bl 80f5f0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33794c │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 756b44 │ │ │ │ + b 756b1c │ │ │ │ ldr r2, [pc, #40] @ 337970 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337928 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f974 │ │ │ │ + bl 80f94c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 337928 │ │ │ │ - bl 7e5290 │ │ │ │ + bl 7e5268 │ │ │ │ mov r2, r0 │ │ │ │ b 337928 │ │ │ │ - @ instruction: 0x00747698 │ │ │ │ + rsbseq r7, r4, r8, ror r6 │ │ │ │ │ │ │ │ 00337974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 337a08 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 3379d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f618 │ │ │ │ + bl 80f5f0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3379e4 │ │ │ │ ldr r3, [pc, #76] @ 337a0c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 756b44 │ │ │ │ + b 756b1c │ │ │ │ ldr r2, [pc, #48] @ 337a10 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3379b8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 80f974 │ │ │ │ + bl 80f94c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3379b8 │ │ │ │ - bl 7e5290 │ │ │ │ + bl 7e5268 │ │ │ │ mov r2, r0 │ │ │ │ b 3379b8 │ │ │ │ addseq r3, r7, ip, lsl #3 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r7, r4, r0, lsl #12 │ │ │ │ + rsbseq r7, r4, r0, ror #11 │ │ │ │ │ │ │ │ 00337a14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 337a8c │ │ │ │ @@ -245013,33 +245013,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 337a68 │ │ │ │ ldr r3, [pc, #68] @ 337a90 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 756b44 │ │ │ │ + b 756b1c │ │ │ │ ldr r2, [pc, #48] @ 337a94 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337a44 │ │ │ │ ldr r3, [pc, #40] @ 337a98 │ │ │ │ ldr r1, [pc, #40] @ 337a9c │ │ │ │ ldr r0, [pc, #40] @ 337aa0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 337aa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r3, r7, ip, ror #1 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r7, r4, ip, ror r5 │ │ │ │ - ldrsheq r6, [pc], #-0 @ │ │ │ │ - @ instruction: 0x006b6590 │ │ │ │ - rsbeq r6, fp, r0, ror sl │ │ │ │ + rsbseq r7, r4, ip, asr r5 │ │ │ │ + ldrsbeq r6, [pc], #-0 @ │ │ │ │ + rsbeq r6, fp, r0, ror r5 │ │ │ │ + rsbeq r6, fp, r0, asr sl │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ │ │ │ │ 00337aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245052,22 +245052,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 337afc │ │ │ │ ldr r3, [pc, #36] @ 337b04 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 756b44 │ │ │ │ + b 756b1c │ │ │ │ ldr r2, [pc, #16] @ 337b08 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337ad8 │ │ │ │ bl 24b648 │ │ │ │ addseq r3, r7, r8, asr r0 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbseq r7, r4, r8, ror #9 │ │ │ │ + rsbseq r7, r4, r8, asr #9 │ │ │ │ │ │ │ │ 00337b0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -245087,15 +245087,15 @@ │ │ │ │ beq 337bfc │ │ │ │ ldr r3, [pc, #168] @ 337c08 │ │ │ │ ldr r1, [pc, #168] @ 337c0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 756b44 │ │ │ │ + bl 756b1c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 337ba8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -245105,94 +245105,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 337c10 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 755e94 │ │ │ │ + bl 755e6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 337b80 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 24b648 │ │ │ │ - ldrdeq r6, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + strheq r6, [fp], #-156 @ 0xffffff64 @ │ │ │ │ @ instruction: 0x00972fd8 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r6, fp, r8, lsr #19 │ │ │ │ - rsbseq r5, r3, r8, lsl r6 │ │ │ │ + rsbeq r6, fp, r8, lsl #19 │ │ │ │ + ldrsheq r5, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 337c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq lr, r8, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 337c98 │ │ │ │ ldr r2, [pc, #88] @ 337c9c │ │ │ │ ldr r1, [pc, #88] @ 337ca0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #60] @ 337ca4 │ │ │ │ ldr r3, [pc, #60] @ 337ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, ip, asr #32 │ │ │ │ - rsbeq pc, r9, r8, ror sl @ │ │ │ │ - @ instruction: 0x0069fa90 │ │ │ │ + rsbseq r6, pc, ip, lsr #32 │ │ │ │ + rsbeq pc, r9, r8, asr sl @ │ │ │ │ + rsbeq pc, r9, r0, ror sl @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 337d60 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ ldr ip, [pc, #136] @ 337d64 │ │ │ │ ldr r2, [pc, #136] @ 337d68 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r0, #0 │ │ │ │ beq 337d10 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 337d30 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -245211,17 +245211,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r6, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - ldrheq r5, [pc], #-248 @ │ │ │ │ - rsbeq r6, fp, r8, asr #27 │ │ │ │ + strheq r6, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x007f5f98 │ │ │ │ + rsbeq r6, fp, r8, lsr #27 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 337dcc │ │ │ │ ldr r2, [pc, #68] @ 337dd0 │ │ │ │ @@ -245229,26 +245229,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, pc, r8, lsl #30 │ │ │ │ - rsbeq r6, fp, r4, lsl sp │ │ │ │ - rsbeq r6, fp, r0, lsl #26 │ │ │ │ + rsbseq r5, pc, r8, ror #29 │ │ │ │ + strdeq r6, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r6, fp, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 337e60 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 337e64 │ │ │ │ @@ -245256,15 +245256,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #1 │ │ │ │ beq 337e34 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -245275,133 +245275,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007f5e9c │ │ │ │ - rsbeq r6, fp, r8, lsr #25 │ │ │ │ - @ instruction: 0x006b6c94 │ │ │ │ + rsbseq r5, pc, ip, ror lr @ │ │ │ │ + rsbeq r6, fp, r8, lsl #25 │ │ │ │ + rsbeq r6, fp, r4, ror ip │ │ │ │ │ │ │ │ 00337e6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 337f30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr r8, [pc, #148] @ 337f34 │ │ │ │ ldr r2, [pc, #148] @ 337f38 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 337f3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 337ef0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ebb0 │ │ │ │ + b 74eb88 │ │ │ │ ldr r6, [pc, #72] @ 337f40 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr r2, [pc, #56] @ 337f44 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ebb0 │ │ │ │ - rsbeq r6, fp, r8, lsl ip │ │ │ │ - ldrsheq r5, [pc], #-212 @ │ │ │ │ - strdeq r6, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + b 74eb88 │ │ │ │ + strdeq r6, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r5, [pc], #-212 @ │ │ │ │ + ldrdeq r6, [fp], #-188 @ 0xffffff44 @ │ │ │ │ adceq r4, r4, r0, ror r9 │ │ │ │ - rsbeq r6, fp, r4, asr #23 │ │ │ │ - rsbeq r6, fp, r8, asr #23 │ │ │ │ + rsbeq r6, fp, r4, lsr #23 │ │ │ │ + rsbeq r6, fp, r8, lsr #23 │ │ │ │ │ │ │ │ 00337f48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 338014 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr r8, [pc, #156] @ 338018 │ │ │ │ ldr r2, [pc, #156] @ 33801c │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 338020 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 337fd4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ebb0 │ │ │ │ + b 74eb88 │ │ │ │ ldr r6, [pc, #72] @ 338024 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr r2, [pc, #56] @ 338028 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ebb0 │ │ │ │ - rsbeq r6, fp, ip, lsr fp │ │ │ │ - rsbseq r5, pc, r8, lsl sp @ │ │ │ │ - rsbeq r6, fp, r8, lsr #22 │ │ │ │ + b 74eb88 │ │ │ │ + rsbeq r6, fp, ip, lsl fp │ │ │ │ + ldrsheq r5, [pc], #-200 @ │ │ │ │ + rsbeq r6, fp, r8, lsl #22 │ │ │ │ umlaleq r4, r4, r4, r8 @ │ │ │ │ - rsbeq r6, fp, r0, ror #21 │ │ │ │ - rsbeq r6, fp, r4, ror #21 │ │ │ │ + rsbeq r6, fp, r0, asr #21 │ │ │ │ + rsbeq r6, fp, r4, asr #21 │ │ │ │ │ │ │ │ 0033802c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 3381e8 │ │ │ │ @@ -245417,24 +245417,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 3381a4 │ │ │ │ ldr r7, [pc, #372] @ 3381f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 3381f8 │ │ │ │ ldr r1, [pc, #360] @ 3381fc │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #336] @ 338200 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -245446,28 +245446,28 @@ │ │ │ │ beq 33812c │ │ │ │ ldr r5, [pc, #288] @ 338204 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 338170 │ │ │ │ mov r1, r4 │ │ │ │ - bl 74ec18 │ │ │ │ + bl 74ebf0 │ │ │ │ ldr r2, [pc, #264] @ 338208 │ │ │ │ ldr r3, [pc, #236] @ 3381f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3381e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 75527c │ │ │ │ + b 755254 │ │ │ │ ldr r2, [pc, #216] @ 33820c │ │ │ │ ldr r3, [pc, #184] @ 3381f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -245481,55 +245481,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 338210 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr r2, [pc, #136] @ 338214 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ str r0, [r5] │ │ │ │ b 3380f0 │ │ │ │ ldr r4, [pc, #108] @ 338218 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr r3, [pc, #96] @ 33821c │ │ │ │ ldr r2, [pc, #96] @ 338220 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 338078 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r4, r4, ror #15 │ │ │ │ @ instruction: 0x00972ad0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r5, pc, r0, lsl ip @ │ │ │ │ - rsbeq pc, r9, r0, lsr r6 @ │ │ │ │ - rsbeq pc, r9, r8, asr #12 │ │ │ │ + ldrsheq r5, [pc], #-176 @ │ │ │ │ + rsbeq pc, r9, r0, lsl r6 @ │ │ │ │ + rsbeq pc, r9, r8, lsr #12 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ adceq r4, r4, ip, asr #14 │ │ │ │ addseq r2, r7, ip, lsl sl │ │ │ │ addseq r2, r7, r8, ror #19 │ │ │ │ - rsbeq r6, fp, r4, asr #18 │ │ │ │ - rsbeq r6, fp, r8, asr #18 │ │ │ │ - rsbeq r6, fp, r4, lsl r9 │ │ │ │ - ldrsbeq r5, [pc], #-168 @ │ │ │ │ - rsbeq r6, fp, r8, lsl #18 │ │ │ │ + rsbeq r6, fp, r4, lsr #18 │ │ │ │ + rsbeq r6, fp, r8, lsr #18 │ │ │ │ + strdeq r6, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + ldrheq r5, [pc], #-168 @ │ │ │ │ + rsbeq r6, fp, r8, ror #17 │ │ │ │ │ │ │ │ 00338224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3382a8 │ │ │ │ @@ -245538,37 +245538,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338260 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ebb0 │ │ │ │ + b 74eb88 │ │ │ │ ldr r6, [pc, #68] @ 3382ac │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr ip, [pc, #56] @ 3382b0 │ │ │ │ ldr r2, [pc, #56] @ 3382b4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ebb0 │ │ │ │ + b 74eb88 │ │ │ │ strdeq r4, [r4], r0 @ │ │ │ │ - rsbeq r6, fp, r8, asr r8 │ │ │ │ - rsbseq r5, pc, ip, lsl sl @ │ │ │ │ - rsbeq r6, fp, r0, asr r8 │ │ │ │ + rsbeq r6, fp, r8, lsr r8 │ │ │ │ + ldrsheq r5, [pc], #-156 @ │ │ │ │ + rsbeq r6, fp, r0, lsr r8 │ │ │ │ │ │ │ │ 003382b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33833c │ │ │ │ @@ -245577,37 +245577,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3382f4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ec18 │ │ │ │ + b 74ebf0 │ │ │ │ ldr r6, [pc, #68] @ 338340 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr ip, [pc, #56] @ 338344 │ │ │ │ ldr r2, [pc, #56] @ 338348 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ec18 │ │ │ │ + b 74ebf0 │ │ │ │ adceq r4, r4, ip, asr r5 │ │ │ │ - rsbeq r6, fp, r4, asr #15 │ │ │ │ - rsbseq r5, pc, r8, lsl #19 │ │ │ │ - strheq r6, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r6, fp, r4, lsr #15 │ │ │ │ + rsbseq r5, pc, r8, ror #18 │ │ │ │ + @ instruction: 0x006b679c │ │ │ │ │ │ │ │ 0033834c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3383d0 │ │ │ │ @@ -245616,52 +245616,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338388 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fe08 │ │ │ │ + b 74fde0 │ │ │ │ ldr r6, [pc, #68] @ 3383d4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755ae4 │ │ │ │ + bl 755abc │ │ │ │ ldr ip, [pc, #56] @ 3383d8 │ │ │ │ ldr r2, [pc, #56] @ 3383dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fe08 │ │ │ │ + b 74fde0 │ │ │ │ adceq r4, r4, r8, asr #9 │ │ │ │ - rsbeq r6, fp, r0, lsr r7 │ │ │ │ - ldrsheq r5, [pc], #-132 @ │ │ │ │ - rsbeq r6, fp, r8, lsr #14 │ │ │ │ + rsbeq r6, fp, r0, lsl r7 │ │ │ │ + ldrsbeq r5, [pc], #-132 @ │ │ │ │ + rsbeq r6, fp, r8, lsl #14 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33845c │ │ │ │ ldr r2, [pc, #96] @ 338460 │ │ │ │ ldr r1, [pc, #96] @ 338464 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #68] @ 338468 │ │ │ │ ldr r3, [pc, #68] @ 33846c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -245670,58 +245670,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, pc, r4, ror #17 │ │ │ │ - rsbeq pc, r9, r0, lsr #5 │ │ │ │ - rsbseq ip, r3, ip, ror #14 │ │ │ │ + rsbseq r5, pc, r4, asr #17 │ │ │ │ + rsbeq pc, r9, r0, lsl #5 │ │ │ │ + rsbseq ip, r3, ip, asr #14 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - ldrdeq r6, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + strheq r6, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3384e4 │ │ │ │ ldr r2, [pc, #92] @ 3384e8 │ │ │ │ ldr r1, [pc, #92] @ 3384ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 3384f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #64] @ 3384f4 │ │ │ │ ldr r3, [pc, #64] @ 3384f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, pc, ip, asr r8 @ │ │ │ │ - rsbeq pc, r9, ip, lsl #4 │ │ │ │ - rsbeq pc, fp, r4, lsr #28 │ │ │ │ + rsbseq r5, pc, ip, lsr r8 @ │ │ │ │ + rsbeq pc, r9, ip, ror #3 │ │ │ │ + rsbeq pc, fp, r4, lsl #28 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 33850c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f30 │ │ │ │ + b 753f08 │ │ │ │ addeq sp, r8, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 33864c │ │ │ │ ldr r6, [pc, #292] @ 338650 │ │ │ │ @@ -245732,23 +245732,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 338594 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 3385c0 │ │ │ │ @@ -245794,29 +245794,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 338660 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24884c │ │ │ │ - ldrheq r5, [pc], #-124 @ │ │ │ │ - ldrdeq pc, [sl], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq pc, sl, r8, ror #25 │ │ │ │ - rsbeq r2, fp, r4, asr #4 │ │ │ │ - strdeq r6, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r6, fp, r4, asr #9 │ │ │ │ + @ instruction: 0x007f579c │ │ │ │ + strheq pc, [sl], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq pc, sl, r8, asr #25 │ │ │ │ + rsbeq r2, fp, r4, lsr #4 │ │ │ │ + ldrdeq r6, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r6, fp, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 3386cc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3386b4 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -245825,44 +245825,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 3386d0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 754eec │ │ │ │ - rsbeq pc, sl, r4, lsr #23 │ │ │ │ + b 754ec4 │ │ │ │ + rsbeq pc, sl, r4, lsl #23 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 338734 │ │ │ │ ldr r2, [pc, #72] @ 338738 │ │ │ │ ldr r1, [pc, #72] @ 33873c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r5, [pc], #-84 @ │ │ │ │ - strheq lr, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq ip, r3, ip, ror r4 │ │ │ │ + ldrsbeq r5, [pc], #-84 @ │ │ │ │ + @ instruction: 0x0069ef90 │ │ │ │ + rsbseq ip, r3, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 338810 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -245872,54 +245872,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 338818 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 3387f0 │ │ │ │ ldr r3, [pc, #128] @ 33881c │ │ │ │ ldr r9, [pc, #128] @ 338820 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 708144 │ │ │ │ + bl 70811c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8bd098 │ │ │ │ + bl 8bd070 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 3387b4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x007f5590 │ │ │ │ - rsbeq pc, sl, r8, lsr #21 │ │ │ │ - @ instruction: 0x006afa94 │ │ │ │ - rsbseq r6, r4, r0, asr #16 │ │ │ │ - rsbeq r6, fp, ip, ror #6 │ │ │ │ + rsbseq r5, pc, r0, ror r5 @ │ │ │ │ + rsbeq pc, sl, r8, lsl #21 │ │ │ │ + rsbeq pc, sl, r4, ror sl @ │ │ │ │ + rsbseq r6, r4, r0, lsr #16 │ │ │ │ + rsbeq r6, fp, ip, asr #6 │ │ │ │ │ │ │ │ 00338824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 33892c │ │ │ │ @@ -245930,30 +245930,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 74e030 │ │ │ │ + bl 74e008 │ │ │ │ ldr r1, [pc, #200] @ 338938 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3388f8 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 33893c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74e030 │ │ │ │ + bl 74e008 │ │ │ │ ldr r1, [pc, #164] @ 338940 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 338910 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 338944 │ │ │ │ ldr r3, [pc, #112] @ 338930 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -245971,29 +245971,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 338948 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754eec │ │ │ │ + bl 754ec4 │ │ │ │ b 338888 │ │ │ │ ldr r1, [pc, #52] @ 33894c │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754eec │ │ │ │ + bl 754ec4 │ │ │ │ b 3388b4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009722dc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r6, fp, r4, ror #5 │ │ │ │ - strheq pc, [sl], #-152 @ 0xffffff68 @ │ │ │ │ - strheq r6, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq pc, sl, ip, lsl #19 │ │ │ │ + rsbeq r6, fp, r4, asr #5 │ │ │ │ + @ instruction: 0x006af998 │ │ │ │ + @ instruction: 0x006b6294 │ │ │ │ + rsbeq pc, sl, ip, ror #18 │ │ │ │ addseq r2, r7, r0, ror #4 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 00338950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -246005,27 +246005,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3389b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24884c │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 755e94 │ │ │ │ + bl 755e6c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r6, fp, r0, ror #3 │ │ │ │ - rsbeq r2, fp, r8, lsl #7 │ │ │ │ + rsbeq r6, fp, r0, asr #3 │ │ │ │ + rsbeq r2, fp, r8, ror #6 │ │ │ │ │ │ │ │ 003389bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 338a30 │ │ │ │ @@ -246035,32 +246035,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #56] @ 338a3c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3244ac │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, pc, ip, lsl #6 │ │ │ │ - strheq lr, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq ip, r3, r4, lsl #3 │ │ │ │ - rsbeq r6, fp, ip, asr #2 │ │ │ │ + rsbseq r5, pc, ip, ror #5 │ │ │ │ + @ instruction: 0x0069ec98 │ │ │ │ + rsbseq ip, r3, r4, ror #2 │ │ │ │ + rsbeq r6, fp, ip, lsr #2 │ │ │ │ │ │ │ │ 00338a40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 338a98 │ │ │ │ @@ -246070,56 +246070,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #28] @ 338aa4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3244ac │ │ │ │ - rsbseq r5, pc, r8, lsl #5 │ │ │ │ - rsbeq lr, r9, ip, lsr ip │ │ │ │ - rsbseq ip, r3, r8, lsl #2 │ │ │ │ - rsbeq r6, fp, r8, asr #1 │ │ │ │ + rsbseq r5, pc, r8, ror #4 │ │ │ │ + rsbeq lr, r9, ip, lsl ip │ │ │ │ + rsbseq ip, r3, r8, ror #1 │ │ │ │ + rsbeq r6, fp, r8, lsr #1 │ │ │ │ │ │ │ │ 00338aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 338b70 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #152] @ 338b74 │ │ │ │ ldr r1, [pc, #152] @ 338b78 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #128] @ 338b7c │ │ │ │ ldr r1, [pc, #128] @ 338b80 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #96] @ 338b84 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3243ec │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -246133,20 +246133,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r5, pc, ip, lsl r2 @ │ │ │ │ - rsbeq pc, sl, ip, lsr #14 │ │ │ │ - rsbeq pc, sl, r0, asr #14 │ │ │ │ - rsbeq lr, r9, r8, lsr #23 │ │ │ │ - rsbseq ip, r3, r4, ror r0 │ │ │ │ - rsbeq r6, fp, r8, lsr #32 │ │ │ │ + ldrsheq r5, [pc], #-28 @ │ │ │ │ + rsbeq pc, sl, ip, lsl #14 │ │ │ │ + rsbeq pc, sl, r0, lsr #14 │ │ │ │ + rsbeq lr, r9, r8, lsl #23 │ │ │ │ + rsbseq ip, r3, r4, asr r0 │ │ │ │ + rsbeq r6, fp, r8 │ │ │ │ │ │ │ │ 00338b88 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246175,44 +246175,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 338c3c │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 7194f8 │ │ │ │ + bl 7194d0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 7194f8 │ │ │ │ + bl 7194d0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ b 338bfc │ │ │ │ ldr r3, [pc, #28] @ 338c74 │ │ │ │ ldr r1, [pc, #28] @ 338c78 │ │ │ │ ldr r0, [pc, #28] @ 338c7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r5, pc, ip, lsl #1 │ │ │ │ - strdeq r5, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r5, fp, ip, lsl #30 │ │ │ │ + rsbseq r5, pc, ip, rrx │ │ │ │ + ldrdeq r5, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, fp, ip, ror #29 │ │ │ │ │ │ │ │ 00338c80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -246233,46 +246233,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 338d24 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 7194f8 │ │ │ │ + bl 7194d0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e628 │ │ │ │ + bl 70e600 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 7194f8 │ │ │ │ + bl 7194d0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ b 338cdc │ │ │ │ ldr r3, [pc, #28] @ 338d5c │ │ │ │ ldr r1, [pc, #28] @ 338d60 │ │ │ │ ldr r0, [pc, #28] @ 338d64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, r4, lsr #31 │ │ │ │ - rsbeq r5, fp, r4, lsl lr │ │ │ │ - rsbeq r5, fp, r4, lsr #28 │ │ │ │ + rsbseq r4, pc, r4, lsl #31 │ │ │ │ + strdeq r5, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r5, fp, r4, lsl #28 │ │ │ │ │ │ │ │ 00338d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 338dc4 │ │ │ │ @@ -246282,26 +246282,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #32] @ 338dd0 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3241d8 │ │ │ │ - rsbseq r4, pc, r0, ror #30 │ │ │ │ - rsbeq lr, r9, r4, lsl r9 │ │ │ │ - rsbseq fp, r3, r0, ror #27 │ │ │ │ - rsbeq r5, fp, r0, lsr #27 │ │ │ │ + rsbseq r4, pc, r0, asr #30 │ │ │ │ + strdeq lr, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq fp, r3, r0, asr #27 │ │ │ │ + rsbeq r5, fp, r0, lsl #27 │ │ │ │ │ │ │ │ 00338dd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 338e58 │ │ │ │ @@ -246314,33 +246314,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #32] @ 338e64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3245e4 │ │ │ │ - ldrsheq r4, [pc], #-232 @ │ │ │ │ - strheq lr, [r9], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq fp, r3, ip, ror sp │ │ │ │ - rsbeq r5, fp, r0, lsl sp │ │ │ │ + ldrsbeq r4, [pc], #-232 @ │ │ │ │ + @ instruction: 0x0069e890 │ │ │ │ + rsbseq fp, r3, ip, asr sp │ │ │ │ + strdeq r5, [fp], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 00338e68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -246365,17 +246365,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 338ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, r0, lsr #28 │ │ │ │ - @ instruction: 0x006b5c90 │ │ │ │ - strheq r5, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r4, pc, r0, lsl #28 │ │ │ │ + rsbeq r5, fp, r0, ror ip │ │ │ │ + @ instruction: 0x006b5c9c │ │ │ │ │ │ │ │ 00338eec : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 338f10 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -246392,17 +246392,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 338f4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrheq r4, [pc], #-220 @ │ │ │ │ - rsbeq r5, fp, ip, lsr #24 │ │ │ │ - rsbeq r5, fp, r8, ror ip │ │ │ │ + @ instruction: 0x007f4d9c │ │ │ │ + rsbeq r5, fp, ip, lsl #24 │ │ │ │ + rsbeq r5, fp, r8, asr ip │ │ │ │ │ │ │ │ 00338f50 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -246428,17 +246428,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 338fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, r4, lsr sp @ │ │ │ │ - rsbeq r5, fp, r4, lsr #23 │ │ │ │ - rsbeq r5, fp, ip, lsl #24 │ │ │ │ + rsbseq r4, pc, r4, lsl sp @ │ │ │ │ + rsbeq r5, fp, r4, lsl #23 │ │ │ │ + rsbeq r5, fp, ip, ror #23 │ │ │ │ │ │ │ │ 00338fd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -246450,15 +246450,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r4, [pc, #480] @ 339208 │ │ │ │ ldr r2, [pc, #480] @ 33920c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 339210 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -246466,33 +246466,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 339214 │ │ │ │ ldr r9, [pc, #452] @ 339218 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #436] @ 33921c │ │ │ │ ldr r1, [pc, #436] @ 339220 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 339190 │ │ │ │ ldr r3, [pc, #396] @ 339224 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 74d964 │ │ │ │ + bl 74d93c │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 339134 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -246532,38 +246532,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3390b4 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 339180 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 7194f8 │ │ │ │ + bl 7194d0 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ b 3390b4 │ │ │ │ - bl 7194f8 │ │ │ │ + bl 7194d0 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ b 33915c │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2487d4 │ │ │ │ ldr r2, [pc, #136] @ 33922c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 339230 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ ldr r3, [pc, #104] @ 339234 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 339090 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 339238 │ │ │ │ @@ -246573,29 +246573,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r1, r7, r8, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r4, pc, r0, asr #25 │ │ │ │ - ldrdeq pc, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq pc, sl, ip, ror #3 │ │ │ │ + rsbseq r4, pc, r0, lsr #25 │ │ │ │ + strheq pc, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq pc, sl, ip, asr #3 │ │ │ │ adceq r3, r4, r0, ror #15 │ │ │ │ addseq r1, r7, r8, asr #21 │ │ │ │ - rsbeq lr, r9, r8, lsr r6 │ │ │ │ - rsbseq fp, r3, ip, lsl #22 │ │ │ │ + rsbeq lr, r9, r8, lsl r6 │ │ │ │ + rsbseq fp, r3, ip, ror #21 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ addseq r1, r7, r8, lsr #20 │ │ │ │ - rsbeq r5, fp, r0, asr #20 │ │ │ │ - rsbeq r5, fp, ip, lsr r9 │ │ │ │ + rsbeq r5, fp, r0, lsr #20 │ │ │ │ + rsbeq r5, fp, ip, lsl r9 │ │ │ │ muleq r0, r8, sl │ │ │ │ - rsbseq r4, pc, r0, lsl #22 │ │ │ │ - rsbeq r5, fp, r0, ror r9 │ │ │ │ - rsbeq r5, fp, r0, lsl #19 │ │ │ │ + rsbseq r4, pc, r0, ror #21 │ │ │ │ + rsbeq r5, fp, r0, asr r9 │ │ │ │ + rsbeq r5, fp, r0, ror #18 │ │ │ │ │ │ │ │ 00339244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 339300 │ │ │ │ @@ -246605,53 +246605,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 339308 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #128] @ 33930c │ │ │ │ ldr r7, [pc, #128] @ 339310 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3392b8 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d83c │ │ │ │ + b 74d814 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2487d4 │ │ │ │ ldr r2, [pc, #72] @ 339314 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 339318 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ ldr r3, [pc, #40] @ 33931c │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3392a4 │ │ │ │ - rsbseq r4, pc, ip, lsl #21 │ │ │ │ - rsbeq lr, r9, r4, lsr r4 │ │ │ │ - rsbseq fp, r3, r8, lsl #18 │ │ │ │ + rsbseq r4, pc, ip, ror #20 │ │ │ │ + rsbeq lr, r9, r4, lsl r4 │ │ │ │ + rsbseq fp, r3, r8, ror #17 │ │ │ │ adceq r3, r4, r4, lsr #11 │ │ │ │ addseq r1, r7, r8, lsl #17 │ │ │ │ - rsbeq r5, fp, r8, lsl r9 │ │ │ │ - rsbeq r5, fp, r4, lsl r8 │ │ │ │ + strdeq r5, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq r5, [fp], #-116 @ 0xffffff8c @ │ │ │ │ muleq r0, r8, sl │ │ │ │ │ │ │ │ 00339320 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -246662,53 +246662,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 3393e4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #128] @ 3393e8 │ │ │ │ ldr r7, [pc, #128] @ 3393ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 339394 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d964 │ │ │ │ + b 74d93c │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2487d4 │ │ │ │ ldr r2, [pc, #72] @ 3393f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3393f4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ ldr r3, [pc, #40] @ 3393f8 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 339380 │ │ │ │ - ldrheq r4, [pc], #-144 @ │ │ │ │ - rsbeq lr, r9, r8, asr r3 │ │ │ │ - rsbseq fp, r3, ip, lsr #16 │ │ │ │ + @ instruction: 0x007f4990 │ │ │ │ + rsbeq lr, r9, r8, lsr r3 │ │ │ │ + rsbseq fp, r3, ip, lsl #16 │ │ │ │ adceq r3, r4, r8, asr #9 │ │ │ │ addseq r1, r7, ip, lsr #15 │ │ │ │ - rsbeq r5, fp, ip, lsr r8 │ │ │ │ - rsbeq r5, fp, r8, lsr r7 │ │ │ │ + rsbeq r5, fp, ip, lsl r8 │ │ │ │ + rsbeq r5, fp, r8, lsl r7 │ │ │ │ muleq r0, r8, sl │ │ │ │ │ │ │ │ 003393fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -246733,31 +246733,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 3394b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 3394b4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r3, r4, ip, lsl r4 │ │ │ │ addseq r1, r7, r0, lsl #14 │ │ │ │ - rsbeq r5, fp, ip, lsl #15 │ │ │ │ - @ instruction: 0x006b5698 │ │ │ │ + rsbeq r5, fp, ip, ror #14 │ │ │ │ + rsbeq r5, fp, r8, ror r6 │ │ │ │ muleq r0, r8, sl │ │ │ │ │ │ │ │ 003394b8 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 3394f0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -246808,15 +246808,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 339590 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ ldrdeq ip, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 3396ac │ │ │ │ mov r4, r1 │ │ │ │ @@ -246833,24 +246833,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 3396bc │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 977ad0 │ │ │ │ + bl 977aa8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 339634 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 339678 │ │ │ │ @@ -246877,25 +246877,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 339634 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r4, [pc], #-112 @ │ │ │ │ + ldrheq r4, [pc], #-112 @ │ │ │ │ addseq r1, r7, r0, ror #10 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, fp, r0, ror #12 │ │ │ │ - rsbeq r5, fp, ip, asr #12 │ │ │ │ + rsbeq r5, fp, r0, asr #12 │ │ │ │ + rsbeq r5, fp, ip, lsr #12 │ │ │ │ addseq r1, r7, r0, ror #9 │ │ │ │ - rsbeq r5, fp, r0, ror #11 │ │ │ │ rsbeq r5, fp, r0, asr #11 │ │ │ │ + rsbeq r5, fp, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3397a0 │ │ │ │ ldr r2, [pc, #188] @ 3397a4 │ │ │ │ ldr r1, [pc, #188] @ 3397a8 │ │ │ │ @@ -246903,15 +246903,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r6, [pc, #152] @ 3397ac │ │ │ │ ldr r1, [pc, #152] @ 3397b0 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -246920,59 +246920,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 3397b4 │ │ │ │ ldr r3, [pc, #124] @ 3397b8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 755d3c │ │ │ │ + bl 755d14 │ │ │ │ ldr ip, [pc, #100] @ 3397bc │ │ │ │ ldr r3, [pc, #100] @ 3397c0 │ │ │ │ ldr r1, [pc, #100] @ 3397c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 755d3c │ │ │ │ + bl 755d14 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, pc, r8, lsr #13 │ │ │ │ - strheq sp, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq fp, r3, ip, ror r4 │ │ │ │ - rsbseq r9, r5, r8, lsl #13 │ │ │ │ - rsbeq r5, fp, ip, asr r5 │ │ │ │ + rsbseq r4, pc, r8, lsl #13 │ │ │ │ + @ instruction: 0x0069df90 │ │ │ │ + rsbseq fp, r3, ip, asr r4 │ │ │ │ + rsbseq r9, r5, r8, ror #12 │ │ │ │ + rsbeq r5, fp, ip, lsr r5 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rsbeq r5, fp, r0, lsr #10 │ │ │ │ + rsbeq r5, fp, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 339840 │ │ │ │ ldr r2, [pc, #96] @ 339844 │ │ │ │ ldr r1, [pc, #96] @ 339848 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r4, [pc, #68] @ 33984c │ │ │ │ ldr r3, [pc, #68] @ 339850 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -246981,17 +246981,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r4, pc, r8, lsr #11 │ │ │ │ - rsbeq r5, fp, r4, asr #8 │ │ │ │ - rsbeq r5, fp, r8, asr r4 │ │ │ │ + rsbseq r4, pc, r8, lsl #11 │ │ │ │ + rsbeq r5, fp, r4, lsr #8 │ │ │ │ + rsbeq r5, fp, r8, lsr r4 │ │ │ │ addseq r1, r7, r4, lsl r3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 33991c │ │ │ │ @@ -247009,24 +247009,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 977ad0 │ │ │ │ + bl 977aa8 │ │ │ │ ldr r2, [pc, #80] @ 339930 │ │ │ │ ldr r3, [pc, #64] @ 339924 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247036,19 +247036,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, pc, r4, lsr #10 │ │ │ │ + rsbseq r4, pc, r4, lsl #10 │ │ │ │ addseq r1, r7, r0, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r5, [fp], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x006b5398 │ │ │ │ + @ instruction: 0x006b5394 │ │ │ │ + rsbeq r5, fp, r8, ror r3 │ │ │ │ addseq r1, r7, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 3399fc │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -247065,24 +247065,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 977ad0 │ │ │ │ + bl 977aa8 │ │ │ │ ldr r2, [pc, #80] @ 339a10 │ │ │ │ ldr r3, [pc, #64] @ 339a04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247092,19 +247092,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, pc, r4, asr #8 │ │ │ │ + rsbseq r4, pc, r4, lsr #8 │ │ │ │ addseq r1, r7, r0, asr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r5, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - strheq r5, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + strheq r5, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x006b5298 │ │ │ │ addseq r1, r7, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 339ae8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -247121,24 +247121,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 977ad0 │ │ │ │ + bl 977aa8 │ │ │ │ ldr r2, [pc, #92] @ 339afc │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 339af0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -247151,32 +247151,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, pc, r4, ror #6 │ │ │ │ + rsbseq r4, pc, r4, asr #6 │ │ │ │ addseq r1, r7, r0, ror #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r5, [fp], #-20 @ 0xffffffec @ │ │ │ │ - ldrdeq r5, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq r5, [fp], #-20 @ 0xffffffec @ │ │ │ │ + strheq r5, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ addseq r1, r7, r0, lsl #1 │ │ │ │ │ │ │ │ 00339b00 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00339b04 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00339b08 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 339b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq ip, r8, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 339b98 │ │ │ │ mov r4, r1 │ │ │ │ @@ -247184,15 +247184,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 339ba0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -247201,17 +247201,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r4, [pc], #-36 @ │ │ │ │ - rsbeq r5, fp, ip, asr #2 │ │ │ │ - rsbeq r5, fp, r8, ror #2 │ │ │ │ + @ instruction: 0x007f4294 │ │ │ │ + rsbeq r5, fp, ip, lsr #2 │ │ │ │ + rsbeq r5, fp, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 339c88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -247219,39 +247219,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 339c8c │ │ │ │ ldr r1, [pc, #188] @ 339c90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #168] @ 339c94 │ │ │ │ ldr r1, [pc, #168] @ 339c98 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #136] @ 339c9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #120] @ 339ca0 │ │ │ │ ldr r1, [pc, #120] @ 339ca4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r1, [pc, #92] @ 339ca8 │ │ │ │ ldr r2, [pc, #92] @ 339cac │ │ │ │ ldr r3, [pc, #92] @ 339cb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -247261,19 +247261,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, pc, r8, lsr r2 @ │ │ │ │ - ldrdeq sp, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq sl, r3, r0, lsr #31 │ │ │ │ - rsbeq r5, fp, r8, asr #1 │ │ │ │ - ldrdeq r5, [fp], #-4 @ │ │ │ │ + rsbseq r4, pc, r8, lsl r2 @ │ │ │ │ + strheq sp, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq sl, r3, r0, lsl #31 │ │ │ │ + rsbeq r5, fp, r8, lsr #1 │ │ │ │ + strheq r5, [fp], #-4 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ addeq ip, r8, r8, ror #16 │ │ │ │ addseq fp, r4, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -247285,110 +247285,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 339d1c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, pc, r0, lsr #2 │ │ │ │ - strheq r4, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - ldrdeq r4, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r4, pc, r0, lsl #2 │ │ │ │ + @ instruction: 0x006b4f98 │ │ │ │ + strheq r4, [fp], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 339d84 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 339d88 │ │ │ │ ldr r1, [pc, #72] @ 339d8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r4, [pc], #-0 @ │ │ │ │ - rsbeq r4, fp, r8, asr #30 │ │ │ │ - rsbeq r4, fp, r4, ror #30 │ │ │ │ + @ instruction: 0x007f4090 │ │ │ │ + rsbeq r4, fp, r8, lsr #30 │ │ │ │ + rsbeq r4, fp, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 339de0 │ │ │ │ ldr r2, [pc, #56] @ 339de4 │ │ │ │ ldr r1, [pc, #56] @ 339de8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 339f40 │ │ │ │ - rsbseq r4, pc, r4, asr #32 │ │ │ │ - ldrdeq r4, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq r4, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r4, pc, r4, lsr #32 │ │ │ │ + strheq r4, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq r4, [fp], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 339e5c │ │ │ │ ldr r2, [pc, #88] @ 339e60 │ │ │ │ ldr r1, [pc, #88] @ 339e64 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r3, pc, r8, ror #31 │ │ │ │ - rsbeq r4, fp, r0, lsl #29 │ │ │ │ - @ instruction: 0x006b4e9c │ │ │ │ + rsbseq r3, pc, r8, asr #31 │ │ │ │ + rsbeq r4, fp, r0, ror #28 │ │ │ │ + rsbeq r4, fp, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ strb r3, [r0] │ │ │ │ @@ -247429,15 +247429,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 339f3c │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -247522,15 +247522,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r3, [pc, #964] @ 33a45c │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -247763,24 +247763,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 33a3bc │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ umullseq r0, r7, ip, fp │ │ │ │ - rsbeq r4, fp, r8, ror #26 │ │ │ │ + rsbeq r4, fp, r8, asr #26 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - @ instruction: 0x007f3a9c │ │ │ │ + rsbseq r3, pc, ip, ror sl @ │ │ │ │ addseq r0, r7, r4, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, fp, ip, ror #4 │ │ │ │ + rsbeq r4, fp, ip, asr #4 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 33a4c8 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 33a478 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -248241,23 +248241,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 33abdc │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, fp, r8, asr #31 │ │ │ │ + rsbeq r1, fp, r8, lsr #31 │ │ │ │ addeq fp, r8, ip, asr #18 │ │ │ │ │ │ │ │ 0033abe0 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0033abe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -248269,26 +248269,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 33ac44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r4, fp, r4, asr #2 │ │ │ │ - rsbseq r3, pc, r4, lsr #8 │ │ │ │ - rsbeq r4, fp, r0, lsr #2 │ │ │ │ + rsbeq r4, fp, r4, lsr #2 │ │ │ │ + rsbseq r3, pc, r4, lsl #8 │ │ │ │ + rsbeq r4, fp, r0, lsl #2 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ sub r8, r3, r6 │ │ │ │ @@ -256792,23 +256792,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 343168 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70ea74 │ │ │ │ + b 70ea4c │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 343140 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 34313c │ │ │ │ @@ -256818,15 +256818,15 @@ │ │ │ │ b 343140 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 7074e8 │ │ │ │ + bl 7074c0 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 3431d4 │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -256834,21 +256834,21 @@ │ │ │ │ beq 343208 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 34326c │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70b890 │ │ │ │ + b 70b868 │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 3431d4 │ │ │ │ tst r1, #2 │ │ │ │ bne 3431d4 │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -256865,40 +256865,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 3430fc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 3430fc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70b890 │ │ │ │ + b 70b868 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3431e0 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ b 3431e0 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 343248 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e628 │ │ │ │ + bl 70e600 │ │ │ │ b 343248 │ │ │ │ ldr r3, [pc, #100] @ 343340 │ │ │ │ ldr r2, [pc, #100] @ 343344 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -256911,25 +256911,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 343348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, r6, r0, asr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq fp, sl, r8, asr #20 │ │ │ │ + rsbeq fp, sl, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -256943,15 +256943,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 3433b0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 34341c │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -256962,23 +256962,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 343390 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 3433b0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -257013,15 +257013,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 343474 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -257060,26 +257060,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 343520 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 3435a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r2, r8, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 343698 │ │ │ │ ldr r2, [pc, #216] @ 34369c │ │ │ │ @@ -257087,25 +257087,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #184] @ 3436a4 │ │ │ │ ldr r1, [pc, #184] @ 3436a8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #152] @ 3436ac │ │ │ │ ldr r2, [pc, #152] @ 3436b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 3436b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 3436b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -257122,34 +257122,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, lr, r8, lsr #27 │ │ │ │ - ldrdeq r4, [r9], #-8 @ │ │ │ │ - rsbseq r1, r3, r4, lsr #11 │ │ │ │ - rsbeq r0, sl, r8, asr #17 │ │ │ │ - strdeq r9, [r9], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq fp, sl, ip, ror r7 │ │ │ │ + rsbseq sl, lr, r8, lsl #27 │ │ │ │ + strheq r4, [r9], #-8 @ │ │ │ │ + rsbseq r1, r3, r4, lsl #11 │ │ │ │ + rsbeq r0, sl, r8, lsr #17 │ │ │ │ + ldrdeq r9, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq fp, sl, ip, asr r7 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - rsbeq fp, sl, r0, lsl #15 │ │ │ │ + rsbeq fp, sl, r0, ror #14 │ │ │ │ addeq r2, r8, r8, ror #29 │ │ │ │ addseq r1, r4, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -257229,22 +257229,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 343bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 343738 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 343724 │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -257343,15 +257343,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 343bec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343718 │ │ │ │ ldr r0, [pc, #548] @ 343c04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 343718 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -257415,15 +257415,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 343bec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343718 │ │ │ │ ldr r0, [pc, #264] @ 343c08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 343718 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 343b40 │ │ │ │ bhi 3439b0 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 343b40 │ │ │ │ bhi 343bc0 │ │ │ │ @@ -257443,55 +257443,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 343724 │ │ │ │ ldr r0, [pc, #164] @ 343c0c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 343738 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 343724 │ │ │ │ ldr r3, [pc, #88] @ 343bec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343718 │ │ │ │ ldr r0, [pc, #104] @ 343c10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 343718 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 343724 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 343b30 │ │ │ │ b 3439c4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r6, r8, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r6, r0, lsl r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009673dc │ │ │ │ - rsbseq sl, lr, r8, asr #17 │ │ │ │ + rsbseq sl, lr, r8, lsr #17 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, sl, ip, ror #11 │ │ │ │ + rsbeq fp, sl, ip, asr #11 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - rsbseq sl, lr, r2, lsr #15 │ │ │ │ - rsbseq sl, lr, fp, lsr #14 │ │ │ │ - rsbeq fp, sl, r0, ror #7 │ │ │ │ - rsbeq fp, sl, r0, ror #5 │ │ │ │ - rsbeq fp, sl, ip, ror #5 │ │ │ │ - rsbeq fp, sl, r8, asr r2 │ │ │ │ + rsbseq sl, lr, r2, lsl #15 │ │ │ │ + rsbseq sl, lr, fp, lsl #14 │ │ │ │ + rsbeq fp, sl, r0, asr #7 │ │ │ │ + rsbeq fp, sl, r0, asr #5 │ │ │ │ + rsbeq fp, sl, ip, asr #5 │ │ │ │ + rsbeq fp, sl, r8, lsr r2 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -258397,20 +258397,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 344a6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r9, lr, r4, asr r9 │ │ │ │ - rsbeq sl, sl, ip, asr r4 │ │ │ │ - rsbeq sl, sl, r0, ror r4 │ │ │ │ - rsbseq r9, lr, r0, lsr r9 │ │ │ │ - rsbeq sl, sl, r8, lsr r4 │ │ │ │ - rsbeq sl, sl, r4, ror #8 │ │ │ │ + rsbseq r9, lr, r4, lsr r9 │ │ │ │ + rsbeq sl, sl, ip, lsr r4 │ │ │ │ + rsbeq sl, sl, r0, asr r4 │ │ │ │ + rsbseq r9, lr, r0, lsl r9 │ │ │ │ + rsbeq sl, sl, r8, lsl r4 │ │ │ │ + rsbeq sl, sl, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -262146,18 +262146,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 34855c │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 348584 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -262182,15 +262182,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3484e0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ b 3484e0 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -264669,15 +264669,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 34ace8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34ac5c │ │ │ │ ldr r0, [pc, #148] @ 34acec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -264689,33 +264689,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 34ace8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34ac5c │ │ │ │ ldr r0, [pc, #72] @ 34acf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 34ac5c │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq pc, r5, ip, ror #30 │ │ │ │ - rsbseq r3, lr, r5, ror r5 │ │ │ │ + rsbseq r3, lr, r5, asr r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r4, sl, r4, ror r2 │ │ │ │ - rsbeq r4, sl, r4, lsr #4 │ │ │ │ + rsbeq r4, sl, r4, asr r2 │ │ │ │ + rsbeq r4, sl, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 34ae64 │ │ │ │ mov r8, r3 │ │ │ │ @@ -287306,47 +287306,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 360e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 360bf8 │ │ │ │ ldr r0, [pc, #80] @ 360e88 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 360bf8 │ │ │ │ ldr r0, [pc, #60] @ 360e8c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 360bdc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r9, r4, r0, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x007cd59c │ │ │ │ + rsbseq sp, ip, ip, ror r5 │ │ │ │ addseq r9, r4, r8, ror pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, r4, ip, lsl pc │ │ │ │ andeq r4, r0, r8, asr r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq lr, [r8], #-4 @ │ │ │ │ - rsbeq lr, r8, ip, lsl r1 │ │ │ │ - rsbeq lr, r8, r4, lsr #1 │ │ │ │ + ldrdeq lr, [r8], #-4 @ │ │ │ │ + strdeq lr, [r8], #-12 @ │ │ │ │ + rsbeq lr, r8, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -287461,22 +287461,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 361090 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 361028 │ │ │ │ ldr r0, [pc, #28] @ 361094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 361028 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 360b70 │ │ │ │ b 36102c │ │ │ │ addseq r9, r4, r8, lsr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq sp, r8, ip, lsl #30 │ │ │ │ + rsbeq sp, r8, ip, ror #29 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 3612d8 │ │ │ │ mov lr, ip │ │ │ │ @@ -288368,22 +288368,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 361f24 │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -288428,15 +288428,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 361ea0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ b 361ec4 │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 361fec │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -288667,15 +288667,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 362f74 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 362170 │ │ │ │ ldr r0, [pc, #3112] @ 362f78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 362170 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 362194 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 362f7c │ │ │ │ @@ -288736,15 +288736,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -288770,15 +288770,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 362f74 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 362170 │ │ │ │ ldr r0, [pc, #2720] @ 362f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 362170 │ │ │ │ mov r7, #3 │ │ │ │ b 3622a8 │ │ │ │ tst r8, #8 │ │ │ │ bne 362764 │ │ │ │ ldr r3, [pc, #2692] @ 362f90 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -288836,41 +288836,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 36268c │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -288926,15 +288926,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 362f74 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 362170 │ │ │ │ ldr r0, [pc, #2120] @ 362fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 362170 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 362b7c │ │ │ │ ldr r3, [pc, #2100] @ 362fa8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -289105,15 +289105,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -289126,15 +289126,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 362fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 36228c │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 362d60 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -289197,15 +289197,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 362f74 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 362170 │ │ │ │ ldr r0, [pc, #1088] @ 362fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 362170 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 362fdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -289342,22 +289342,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 36228c │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 3626a0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -289379,15 +289379,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 3626c8 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2a1998 │ │ │ │ @@ -289445,45 +289445,45 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r4, r4, asr #19 │ │ │ │ addseq r8, r4, r0, ror r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ adceq sl, r1, ip, lsr r5 │ │ │ │ addeq r4, r6, r4, lsl r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r8, r4, asr #28 │ │ │ │ + rsbeq ip, r8, r4, lsr #28 │ │ │ │ addseq r8, r4, r8, lsr #15 │ │ │ │ adceq sl, r1, r0, lsr r4 │ │ │ │ addeq r4, r6, r4, lsl r1 │ │ │ │ addseq r8, r4, r0, lsl #13 │ │ │ │ - ldrdeq ip, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + strheq ip, [r8], #-184 @ 0xffffff48 @ │ │ │ │ adceq sl, r1, r8, lsr #6 │ │ │ │ addeq r4, r6, r0 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ @ instruction: 0x009483fc │ │ │ │ - @ instruction: 0x0068c994 │ │ │ │ + rsbeq ip, r8, r4, ror r9 │ │ │ │ adceq sl, r1, r0, asr #1 │ │ │ │ umulleq r3, r6, r0, sp │ │ │ │ strdeq r9, [r1], r0 @ │ │ │ │ ldrdeq r3, [r6], r4 │ │ │ │ addseq r8, r4, r8, asr #4 │ │ │ │ addeq r3, r6, r4, asr #23 │ │ │ │ andeq r1, r0, r8, lsl r3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r8, r8, lsr #10 │ │ │ │ + rsbeq ip, r8, r8, lsl #10 │ │ │ │ adceq r9, r1, r0, asr #26 │ │ │ │ addeq r3, r6, r4, lsr #20 │ │ │ │ addeq r3, r6, r0, lsl #20 │ │ │ │ - rsbeq ip, r8, ip, lsl #11 │ │ │ │ + rsbeq ip, r8, ip, ror #10 │ │ │ │ addeq r3, r6, r0, lsl #19 │ │ │ │ @ instruction: 0x008638b8 │ │ │ │ - rsbeq ip, r8, ip, ror #4 │ │ │ │ - rsbseq fp, ip, r0, lsr r4 │ │ │ │ - rsbeq fp, r8, r4, lsr pc │ │ │ │ - rsbeq ip, r8, r8, lsl r2 │ │ │ │ + rsbeq ip, r8, ip, asr #4 │ │ │ │ + rsbseq fp, ip, r0, lsl r4 │ │ │ │ + rsbeq fp, r8, r4, lsl pc │ │ │ │ + strdeq ip, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 36342c │ │ │ │ ldr r3, [pc, #1052] @ 363430 │ │ │ │ @@ -289564,15 +289564,15 @@ │ │ │ │ bne 36338c │ │ │ │ ldr r0, [pc, #780] @ 363450 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r3, [pc, #756] @ 363454 │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 363458 │ │ │ │ @@ -289670,22 +289670,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 363470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 363054 │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 363390 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 363390 │ │ │ │ @@ -289731,15 +289731,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 363170 │ │ │ │ ldr r0, [pc, #144] @ 36347c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 363054 │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 363358 │ │ │ │ b 363170 │ │ │ │ ldr r3, [pc, #64] @ 363454 │ │ │ │ @@ -289750,31 +289750,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 363170 │ │ │ │ addseq r7, r4, ip, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r4, ip, ror #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq fp, ip, r9, lsl r1 │ │ │ │ + ldrsheq fp, [ip], #-9 @ │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x009479fc │ │ │ │ - strdeq ip, [r8], #-0 @ │ │ │ │ + ldrdeq ip, [r8], #-0 @ │ │ │ │ andeq r2, r0, r4, lsr #17 │ │ │ │ addseq r7, r4, r4, lsr #19 │ │ │ │ addseq r7, r4, r4, asr #18 │ │ │ │ addseq r7, r4, r4, lsl #18 │ │ │ │ umullseq r7, r4, r8, r8 │ │ │ │ andeq r3, r0, r8, lsl #18 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq fp, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x0068be90 │ │ │ │ addseq r7, r4, ip, lsr #15 │ │ │ │ addseq r7, r4, r4, ror r7 │ │ │ │ - rsbeq fp, r8, r8, lsl lr │ │ │ │ + strdeq fp, [r8], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 363bf4 │ │ │ │ ldr r3, [pc, #1884] @ 363bf8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -289835,22 +289835,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 363c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3634d8 │ │ │ │ ldr r3, [pc, #1620] @ 363c10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3634f8 │ │ │ │ ldr r2, [pc, #1612] @ 363c1c │ │ │ │ @@ -289864,15 +289864,15 @@ │ │ │ │ bne 363670 │ │ │ │ ldr r0, [pc, #1580] @ 363c20 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r2, [pc, #1556] @ 363c24 │ │ │ │ ldr r3, [pc, #1508] @ 363bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -290242,28 +290242,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 363634 │ │ │ │ b 363670 │ │ │ │ ldr r0, [pc, #180] @ 363ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3634d8 │ │ │ │ addseq r7, r4, r4, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r4, r4, ror #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq sl, ip, ip, lsr #25 │ │ │ │ + rsbseq sl, ip, ip, lsl #25 │ │ │ │ addseq r7, r4, ip, lsl r6 │ │ │ │ andeq r4, r0, r8, asr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r8, r0, ror r9 │ │ │ │ + rsbeq fp, r8, r0, asr r9 │ │ │ │ addseq r7, r4, ip, asr #10 │ │ │ │ - rsbeq fp, r8, r4, ror ip │ │ │ │ + rsbeq fp, r8, r4, asr ip │ │ │ │ addseq r7, r4, ip, lsl #10 │ │ │ │ @ instruction: 0x009474d0 │ │ │ │ addseq r7, r4, r0, lsr #9 │ │ │ │ addseq r7, r4, r0, ror r4 │ │ │ │ addseq r7, r4, r0, asr #8 │ │ │ │ addseq r7, r4, r0, lsl r4 │ │ │ │ addseq r7, r4, r0, ror #7 │ │ │ │ @@ -290287,15 +290287,15 @@ │ │ │ │ addseq r7, r4, r0, lsl #1 │ │ │ │ addseq r7, r4, r0, asr r0 │ │ │ │ addseq r7, r4, r0, lsr #32 │ │ │ │ @ instruction: 0x00946ff0 │ │ │ │ addseq r6, r4, r0, asr #31 │ │ │ │ umullseq r6, r4, r0, pc @ │ │ │ │ addseq r6, r4, r0, ror #30 │ │ │ │ - rsbeq fp, r8, ip, ror #6 │ │ │ │ + rsbeq fp, r8, ip, asr #6 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -290352,15 +290352,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 70d128 │ │ │ │ + b 70d100 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 363d80 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3434dc │ │ │ │ @@ -290430,15 +290430,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 363fa4 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -290468,27 +290468,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70d128 │ │ │ │ + b 70d100 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 363f54 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3434dc │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 343438 │ │ │ │ addseq r6, r4, r8, lsr sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq fp, r8, r8, asr #7 │ │ │ │ + rsbeq fp, r8, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 36459c │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -290711,15 +290711,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3642ac │ │ │ │ ldr r0, [pc, #676] @ 3645d8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 343194 │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 364000 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -290832,28 +290832,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3645f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 364058 │ │ │ │ ldr r0, [pc, #172] @ 3645fc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 364058 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 249608 │ │ │ │ @@ -290867,34 +290867,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 364000 │ │ │ │ addseq r6, r4, r4, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r4, r8, lsr #22 │ │ │ │ addseq r6, r4, r4, lsl fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - @ instruction: 0x007ca19a │ │ │ │ - ldrheq sl, [ip], #-16 @ │ │ │ │ + rsbseq sl, ip, sl, ror r1 │ │ │ │ + @ instruction: 0x007ca190 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq r6, r4, r8, lsl sl │ │ │ │ - rsbseq sl, ip, r0, asr r1 │ │ │ │ + rsbseq sl, ip, r0, lsr r1 │ │ │ │ addseq r6, r4, r4, lsl #19 │ │ │ │ umullseq r6, r4, r4, r8 │ │ │ │ - ldrsheq r9, [ip], #-253 @ 0xffffff03 @ │ │ │ │ + ldrsbeq r9, [ip], #-253 @ 0xffffff03 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r6, r4, ip, lsl #16 │ │ │ │ - rsbeq fp, r8, r4 │ │ │ │ + rsbeq sl, r8, r4, ror #31 │ │ │ │ umullseq r6, r4, r8, r7 │ │ │ │ - rsbeq sl, r8, r4, asr #31 │ │ │ │ + rsbeq sl, r8, r4, lsr #31 │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ addseq r6, r4, r8, lsl r7 │ │ │ │ addseq r6, r4, ip, lsl #13 │ │ │ │ andeq r3, r0, ip, lsl #30 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0068ad94 │ │ │ │ - strheq sl, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sl, r8, r4, ror sp │ │ │ │ + @ instruction: 0x0068ad98 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 364620 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -290977,153 +290977,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, fp │ │ │ │ - bl 70e188 │ │ │ │ + bl 70e160 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 364a3c │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ ldr r3, [pc, #656] @ 364a40 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 364a44 │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 707dd4 │ │ │ │ + bl 707dac │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70e628 │ │ │ │ + bl 70e600 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 364a48 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 707dd4 │ │ │ │ + bl 707dac │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70e628 │ │ │ │ + bl 70e600 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e628 │ │ │ │ + bl 70e600 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 70e030 │ │ │ │ + bl 70e008 │ │ │ │ ldr r3, [pc, #372] @ 364a4c │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e188 │ │ │ │ + bl 70e160 │ │ │ │ ldr r3, [pc, #308] @ 364a50 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, fp │ │ │ │ - bl 70e188 │ │ │ │ + bl 70e160 │ │ │ │ ldr r3, [pc, #252] @ 364a54 │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, sl │ │ │ │ - bl 70e188 │ │ │ │ + bl 70e160 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 364a0c │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -291159,22 +291159,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ strdeq r8, [r1], r0 @ │ │ │ │ addeq r1, r6, r0, lsl #28 │ │ │ │ - rsbeq sl, r8, ip, ror #24 │ │ │ │ - rsbeq sl, r8, ip, lsl #24 │ │ │ │ - rsbeq sl, r8, r0, lsl ip │ │ │ │ - rsbeq sl, r8, r0, asr #23 │ │ │ │ - rsbeq sl, r8, r8, ror #22 │ │ │ │ - rsbeq sl, r8, r4, lsl fp │ │ │ │ - rsbeq sl, r8, r4, ror #21 │ │ │ │ - strheq sl, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sl, r8, ip, asr #24 │ │ │ │ + rsbeq sl, r8, ip, ror #23 │ │ │ │ + strdeq sl, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq sl, r8, r0, lsr #23 │ │ │ │ + rsbeq sl, r8, r8, asr #22 │ │ │ │ + strdeq sl, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sl, r8, r4, asr #21 │ │ │ │ + @ instruction: 0x0068aa9c │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -291190,27 +291190,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #456] @ 364c98 │ │ │ │ ldr r1, [pc, #456] @ 364c9c │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -291250,41 +291250,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 364ca0 │ │ │ │ ldr r1, [pc, #272] @ 364ca4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2a1b38 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 364ca8 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 43e2b0 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 364b24 │ │ │ │ @@ -291299,32 +291299,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 364cb0 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r9, ip, r8, ror #17 │ │ │ │ - rsbeq sl, r8, r0, ror #7 │ │ │ │ - strdeq r7, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq pc, r7, r4, ror #7 │ │ │ │ - rsbeq r8, r7, r8, lsl #16 │ │ │ │ - rsbeq r2, r7, r8, lsl fp │ │ │ │ - rsbseq pc, r0, r4, ror #31 │ │ │ │ - rsbeq sl, r8, r8, ror r8 │ │ │ │ - ldrdeq sl, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r9, ip, r8, asr #17 │ │ │ │ + rsbeq sl, r8, r0, asr #7 │ │ │ │ + ldrdeq r7, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq pc, r7, r4, asr #7 │ │ │ │ + rsbeq r8, r7, r8, ror #15 │ │ │ │ + strdeq r2, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq pc, r0, r4, asr #31 │ │ │ │ + rsbeq sl, r8, r8, asr r8 │ │ │ │ + strheq sl, [r8], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 364d00 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 364ce0 │ │ │ │ @@ -291391,20 +291391,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 364df0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r2, r6, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 364ed8 │ │ │ │ ldr r2, [pc, #204] @ 364edc │ │ │ │ @@ -291412,37 +291412,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #172] @ 364ee4 │ │ │ │ ldr r1, [pc, #172] @ 364ee8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 364eec │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #136] @ 364ef0 │ │ │ │ ldr r1, [pc, #136] @ 364ef4 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #104] @ 364ef8 │ │ │ │ ldr r1, [pc, #104] @ 364efc │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -291455,35 +291455,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq r9, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r2, r7, r8, lsl #17 │ │ │ │ - rsbseq pc, r0, r4, asr sp @ │ │ │ │ - rsbeq pc, r7, r0, lsl #1 │ │ │ │ - rsbeq r8, r7, r8, lsr #9 │ │ │ │ + ldrsbeq r9, [ip], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r2, r7, r8, ror #16 │ │ │ │ + rsbseq pc, r0, r4, lsr sp @ │ │ │ │ + rsbeq pc, r7, r0, rrx │ │ │ │ + rsbeq r8, r7, r8, lsl #9 │ │ │ │ @ instruction: 0x00945cd4 │ │ │ │ - rsbeq lr, r7, r4, lsr #6 │ │ │ │ - rsbeq lr, r7, r8, lsl #6 │ │ │ │ + rsbeq lr, r7, r4, lsl #6 │ │ │ │ + rsbeq lr, r7, r8, ror #5 │ │ │ │ addeq r1, r6, r4, lsr #31 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r2, r0, r8, lsl #18 │ │ │ │ ldr r3, [pc, #20] @ 364f20 │ │ │ │ ldr r2, [pc, #20] @ 364f24 │ │ │ │ ldr r1, [pc, #20] @ 364f28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75958c │ │ │ │ + b 759564 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - rsbeq sl, r8, ip, ror #13 │ │ │ │ + rsbeq sl, r8, ip, asr #13 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 364fa0 │ │ │ │ @@ -291582,49 +291582,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #120] @ 365158 │ │ │ │ ldr r1, [pc, #120] @ 36515c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #88] @ 365160 │ │ │ │ ldr r3, [pc, #88] @ 365164 │ │ │ │ ldr r1, [pc, #88] @ 365168 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r1, [pc, #48] @ 36516c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74df00 │ │ │ │ - rsbseq r9, ip, ip, asr #6 │ │ │ │ - rsbeq r2, r7, r4, ror #11 │ │ │ │ - ldrheq pc, [r0], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq lr, [r7], #-212 @ 0xffffff2c @ │ │ │ │ - strdeq r8, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + b 74ded8 │ │ │ │ + rsbseq r9, ip, ip, lsr #6 │ │ │ │ + rsbeq r2, r7, r4, asr #11 │ │ │ │ + @ instruction: 0x0070fa90 │ │ │ │ + strheq lr, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrdeq r8, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ addseq r0, r2, r0, ror #8 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -291635,62 +291635,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #148] @ 365248 │ │ │ │ ldr r1, [pc, #148] @ 36524c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #116] @ 365250 │ │ │ │ ldr r1, [pc, #116] @ 365254 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 365258 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #72] @ 36525c │ │ │ │ ldr r2, [pc, #72] @ 365260 │ │ │ │ ldr r1, [pc, #72] @ 365264 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 759658 │ │ │ │ - rsbseq r9, ip, r8, ror r2 │ │ │ │ - rsbeq r2, r7, r0, lsl r5 │ │ │ │ - ldrsbeq pc, [r0], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq lr, r7, r0, lsl #26 │ │ │ │ - rsbeq r8, r7, r8, lsr #2 │ │ │ │ + b 759630 │ │ │ │ + rsbseq r9, ip, r8, asr r2 │ │ │ │ + strdeq r2, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrheq pc, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq lr, r7, r0, ror #25 │ │ │ │ + rsbeq r8, r7, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ umullseq r0, r2, r8, r3 │ │ │ │ - rsbeq sl, r8, r8, lsr #8 │ │ │ │ + rsbeq sl, r8, r8, lsl #8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq sl, r8, r0, ror #7 │ │ │ │ + rsbeq sl, r8, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 3652f0 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -291698,135 +291698,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 3652f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #76] @ 3652fc │ │ │ │ ldr r1, [pc, #76] @ 365300 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, ip, r8, lsl #3 │ │ │ │ - rsbeq lr, r7, r0, lsr #24 │ │ │ │ - rsbeq r8, r7, r4, asr #32 │ │ │ │ - rsbeq sl, r8, ip, ror r3 │ │ │ │ - @ instruction: 0x0068a390 │ │ │ │ + rsbseq r9, ip, r8, ror #2 │ │ │ │ + rsbeq lr, r7, r0, lsl #24 │ │ │ │ + rsbeq r8, r7, r4, lsr #32 │ │ │ │ + rsbeq sl, r8, ip, asr r3 │ │ │ │ + rsbeq sl, r8, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 365384 │ │ │ │ ldr r2, [pc, #104] @ 365388 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 36538c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #72] @ 365390 │ │ │ │ ldr r1, [pc, #72] @ 365394 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, ip, ip, ror #1 │ │ │ │ - rsbeq lr, r7, r8, lsl #23 │ │ │ │ - strheq r7, [r7], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sl, r8, r4, ror #5 │ │ │ │ - strdeq sl, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r9, ip, ip, asr #1 │ │ │ │ + rsbeq lr, r7, r8, ror #22 │ │ │ │ + @ instruction: 0x00677f90 │ │ │ │ + rsbeq sl, r8, r4, asr #5 │ │ │ │ + ldrdeq sl, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 365404 │ │ │ │ ldr r2, [pc, #84] @ 365408 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 36540c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #52] @ 365410 │ │ │ │ ldr r1, [pc, #52] @ 365414 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36f770 │ │ │ │ - rsbseq r9, ip, r8, asr r0 │ │ │ │ - strdeq lr, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r7, r7, ip, lsl pc │ │ │ │ - rsbeq sl, r8, r0, asr r2 │ │ │ │ - rsbeq sl, r8, r4, ror #4 │ │ │ │ + rsbseq r9, ip, r8, lsr r0 │ │ │ │ + ldrdeq lr, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq r7, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sl, r8, r0, lsr r2 │ │ │ │ + rsbeq sl, r8, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 3654e8 │ │ │ │ ldr r2, [pc, #184] @ 3654ec │ │ │ │ ldr r1, [pc, #184] @ 3654f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2a1ee4 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 3654bc │ │ │ │ tst r3, #8 │ │ │ │ bne 3654d4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -291834,26 +291834,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 36549c │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70e634 │ │ │ │ - ldrsbeq r8, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sl, r8, ip, ror #3 │ │ │ │ - strdeq sl, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + b 70e60c │ │ │ │ + ldrheq r8, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq sl, r8, ip, asr #3 │ │ │ │ + ldrdeq sl, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 003654f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 365684 │ │ │ │ @@ -291871,38 +291871,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [pc, #284] @ 36568c │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ cmp fp, #0 │ │ │ │ bne 3655e4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 365634 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -291919,20 +291919,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3655c4 │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -291947,19 +291947,19 @@ │ │ │ │ bl 33ab7c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70e618 │ │ │ │ + b 70e5f0 │ │ │ │ addeq r1, r6, r0, lsr #18 │ │ │ │ - rsbeq sl, r8, r8, lsr r1 │ │ │ │ - strdeq sl, [r8], #-8 @ │ │ │ │ - @ instruction: 0x0068a094 │ │ │ │ + rsbeq sl, r8, r8, lsl r1 │ │ │ │ + ldrdeq sl, [r8], #-8 @ │ │ │ │ + rsbeq sl, r8, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 365814 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 365818 │ │ │ │ @@ -291968,15 +291968,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 365820 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -291995,15 +291995,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 365828 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2a1b38 │ │ │ │ ldr r3, [pc, #204] @ 36582c │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -292017,15 +292017,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 365830 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -292048,22 +292048,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 43e2b0 │ │ │ │ - rsbseq r8, ip, r4, asr sp │ │ │ │ - rsbeq r9, r8, r0, ror pc │ │ │ │ - rsbeq r9, r8, r4, lsl #31 │ │ │ │ + rsbseq r8, ip, r4, lsr sp │ │ │ │ + rsbeq r9, r8, r0, asr pc │ │ │ │ + rsbeq r9, r8, r4, ror #30 │ │ │ │ addseq r5, r4, r8, lsr r4 │ │ │ │ - rsbeq r1, r7, r8, ror pc │ │ │ │ - rsbseq pc, r0, r4, asr #8 │ │ │ │ + rsbeq r1, r7, r8, asr pc │ │ │ │ + rsbseq pc, r0, r4, lsr #8 │ │ │ │ andeq r3, r0, r8, lsr #14 │ │ │ │ - rsbeq r9, r8, r0, lsl pc │ │ │ │ + strdeq r9, [r8], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 3659f0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 3659f4 │ │ │ │ @@ -292072,15 +292072,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 3659fc │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -292112,15 +292112,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 365a00 │ │ │ │ ldr r1, [pc, #256] @ 365a04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2a1b38 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -292142,15 +292142,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -292167,22 +292167,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 43e2b0 │ │ │ │ - ldrheq r8, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - ldrdeq r9, [r8], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r9, r8, r4, ror #27 │ │ │ │ + @ instruction: 0x007c8b94 │ │ │ │ + strheq r9, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r9, r8, r4, asr #27 │ │ │ │ umullseq r5, r4, r8, r2 │ │ │ │ - rsbeq r1, r7, r8, lsr #27 │ │ │ │ - rsbseq pc, r0, r4, ror r2 @ │ │ │ │ + rsbeq r1, r7, r8, lsl #27 │ │ │ │ + rsbseq pc, r0, r4, asr r2 @ │ │ │ │ andeq r3, r0, r8, lsr #14 │ │ │ │ - rsbeq r9, r8, r8, lsr #26 │ │ │ │ + rsbeq r9, r8, r8, lsl #26 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 365a6c │ │ │ │ cmp r1, #10 │ │ │ │ beq 365a4c │ │ │ │ cmp r1, #9 │ │ │ │ bhi 365a7c │ │ │ │ @@ -292255,15 +292255,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 365b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r1, r6, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 365e74 │ │ │ │ ldr r2, [pc, #772] @ 365e78 │ │ │ │ @@ -292343,28 +292343,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 70d674 │ │ │ │ + bl 70d64c │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70d758 │ │ │ │ + bl 70d730 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 365d2c │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -292418,15 +292418,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 29f16c │ │ │ │ @@ -292478,25 +292478,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #176] @ 365f88 │ │ │ │ ldr r1, [pc, #176] @ 365f8c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 365f90 │ │ │ │ ldr r1, [pc, #144] @ 365f94 │ │ │ │ ldr r3, [pc, #144] @ 365f98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -292510,35 +292510,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, ip, ip, lsr #11 │ │ │ │ - rsbeq r1, r7, ip, ror #15 │ │ │ │ - ldrheq lr, [r0], #-200 @ 0xffffff38 @ │ │ │ │ - ldrdeq sp, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r7, r7, r4, lsl #8 │ │ │ │ + rsbseq r8, ip, ip, lsl #11 │ │ │ │ + rsbeq r1, r7, ip, asr #15 │ │ │ │ + @ instruction: 0x0070ec98 │ │ │ │ + strheq sp, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r7, r7, r4, ror #7 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq r1, r6, ip, lsl #1 │ │ │ │ - @ instruction: 0x00689794 │ │ │ │ + rsbeq r9, r8, r4, ror r7 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ addseq pc, r1, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 366038 │ │ │ │ @@ -292548,41 +292548,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #84] @ 366044 │ │ │ │ ldr r2, [pc, #84] @ 366048 │ │ │ │ ldr r1, [pc, #84] @ 36604c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75958c │ │ │ │ + bl 759564 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007c849c │ │ │ │ - rsbeq sp, r7, r4, ror #29 │ │ │ │ - rsbeq r7, r7, ip, lsl #6 │ │ │ │ + rsbseq r8, ip, ip, ror r4 │ │ │ │ + rsbeq sp, r7, r4, asr #29 │ │ │ │ + rsbeq r7, r7, ip, ror #5 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - rsbeq r9, r8, r8, lsl #12 │ │ │ │ + rsbeq r9, r8, r8, ror #11 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3660c4 │ │ │ │ @@ -292623,15 +292623,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr fp, [pc, #832] @ 36645c │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 3663c8 │ │ │ │ @@ -292663,15 +292663,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2a1b38 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 366470 │ │ │ │ ldr r2, [pc, #672] @ 366474 │ │ │ │ @@ -292680,67 +292680,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7100e0 │ │ │ │ + bl 7100b8 │ │ │ │ ldr r3, [pc, #632] @ 366478 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #580] @ 36647c │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #536] @ 366480 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 366484 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -292759,44 +292759,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 366490 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74da24 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #340] @ 366494 │ │ │ │ ldr r1, [pc, #340] @ 366498 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 43d950 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3663d8 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70d048 │ │ │ │ + b 70d020 │ │ │ │ ldr ip, [pc, #268] @ 36649c │ │ │ │ ldr r2, [pc, #268] @ 3664a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -292829,41 +292829,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 33ab7c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ b 366308 │ │ │ │ - rsbseq r8, ip, ip, ror r3 │ │ │ │ - ldrdeq r9, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r6, r8, r0, lsl #21 │ │ │ │ + rsbseq r8, ip, ip, asr r3 │ │ │ │ + strheq r9, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r6, r8, r0, ror #20 │ │ │ │ addseq r4, r4, r4, lsl #20 │ │ │ │ - ldrsbeq r8, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsbeq lr, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r1, r7, r8, lsl #10 │ │ │ │ + ldrheq r8, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrheq lr, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r1, r7, r8, ror #9 │ │ │ │ strdeq r0, [r6], ip │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r9, r8, r4, ror #10 │ │ │ │ - rsbeq r9, r8, r8, ror #8 │ │ │ │ + rsbeq r9, r8, r4, asr #10 │ │ │ │ rsbeq r9, r8, r8, asr #8 │ │ │ │ + rsbeq r9, r8, r8, lsr #8 │ │ │ │ andeq r3, r0, r8, lsr #14 │ │ │ │ - ldrdeq r9, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r8, ip, r0, asr r1 │ │ │ │ - rsbeq r1, r7, ip, lsl #7 │ │ │ │ - rsbseq lr, r0, r8, asr r8 │ │ │ │ - rsbeq r6, r7, ip, ror pc │ │ │ │ - @ instruction: 0x006a4190 │ │ │ │ - rsbeq r9, r8, r4, lsl #7 │ │ │ │ + strheq r9, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r8, ip, r0, lsr r1 │ │ │ │ + rsbeq r1, r7, ip, ror #6 │ │ │ │ + rsbseq lr, r0, r8, lsr r8 │ │ │ │ + rsbeq r6, r7, ip, asr pc │ │ │ │ + rsbeq r4, sl, r0, ror r1 │ │ │ │ + rsbeq r9, r8, r4, ror #6 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq r9, r8, ip, lsl r3 │ │ │ │ + strdeq r9, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - ldrdeq r9, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r9, r8, r4, ror #6 │ │ │ │ + strheq r9, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r9, r8, r4, asr #6 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 36651c │ │ │ │ mov r4, r1 │ │ │ │ @@ -292872,75 +292872,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, ip, r8, lsl #31 │ │ │ │ - rsbeq r9, r8, ip, ror #3 │ │ │ │ - @ instruction: 0x00686694 │ │ │ │ + rsbseq r7, ip, r8, ror #30 │ │ │ │ + rsbeq r9, r8, ip, asr #3 │ │ │ │ + rsbeq r6, r8, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 366584 │ │ │ │ ldr r2, [pc, #68] @ 366588 │ │ │ │ ldr r1, [pc, #68] @ 36658c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, ip, ip, lsl pc │ │ │ │ - rsbeq r9, r8, r0, lsl #3 │ │ │ │ - rsbeq r6, r8, r8, lsr #12 │ │ │ │ + ldrsheq r7, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r9, r8, r0, ror #2 │ │ │ │ + rsbeq r6, r8, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3665dc │ │ │ │ ldr r2, [pc, #52] @ 3665e0 │ │ │ │ ldr r1, [pc, #52] @ 3665e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a1ee4 │ │ │ │ - ldrheq r7, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r9, r8, r8, lsl r1 │ │ │ │ - rsbeq r6, r8, r0, asr #11 │ │ │ │ + @ instruction: 0x007c7e94 │ │ │ │ + strdeq r9, [r8], #-8 @ │ │ │ │ + rsbeq r6, r8, r0, lsr #11 │ │ │ │ sub r2, r2, #1 │ │ │ │ sub ip, r1, #1 │ │ │ │ add r1, r1, r2 │ │ │ │ ldrb r2, [ip, #1]! │ │ │ │ ldr r2, [r3, r2, lsl #2] │ │ │ │ cmp r1, ip │ │ │ │ bic r2, r2, #-16777216 @ 0xff000000 │ │ │ │ @@ -292973,18 +292973,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 366698 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ strdeq r0, [r6], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #748] @ 3669a0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293017,190 +293017,190 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, lr, lsl #2] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 7100e0 │ │ │ │ + bl 7100b8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70d048 │ │ │ │ + bl 70d020 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ ldr r1, [pc, #600] @ 3669b4 │ │ │ │ ldr r8, [pc, #600] @ 3669b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, r4, #352 @ 0x160 │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 376200 │ │ │ │ str r0, [r4, #1036] @ 0x40c │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r2, [pc, #564] @ 3669bc │ │ │ │ add ip, r7, #24 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #540] @ 3669c0 │ │ │ │ ldr r1, [pc, #540] @ 3669c4 │ │ │ │ add ip, r7, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #520] @ 3669c8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ bl 3762bc │ │ │ │ ldr r1, [pc, #500] @ 3669cc │ │ │ │ add ip, r7, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r9 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #472] @ 3669d0 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [pc, #460] @ 3669d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #184 @ 0xb8 │ │ │ │ mov r8, #108 @ 0x6c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r4, #1036] @ 0x40c │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #436] @ 3669d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r6, [pc, #424] @ 3669dc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74d964 │ │ │ │ + bl 74d93c │ │ │ │ ldr r2, [pc, #408] @ 3669e0 │ │ │ │ mov r0, #2097152 @ 0x200000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ ldr r3, [pc, #380] @ 3669e4 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [pc, #324] @ 3669e8 │ │ │ │ add fp, r4, #520 @ 0x208 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #20 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #152 @ 0x98 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [pc, #272] @ 3669ec │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [pc, #264] @ 3669f0 │ │ │ │ add fp, r4, #688 @ 0x2b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #200 @ 0xc8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #524288 @ 0x80000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [pc, #200] @ 3669f4 │ │ │ │ add fp, r4, #856 @ 0x358 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #84 @ 0x54 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r6, #248 @ 0xf8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r6, #296 @ 0x128 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1b38 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r8, ip, r0, lsl r2 │ │ │ │ + ldrsheq r8, [ip], #-16 @ │ │ │ │ addseq r4, r4, ip, asr #8 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r8, ip, r8, asr #3 │ │ │ │ - rsbeq r9, r8, r4, ror r0 │ │ │ │ - rsbeq r9, r8, r0, asr r0 │ │ │ │ - rsbeq r8, r8, r0, asr r5 │ │ │ │ - rsbeq r8, r8, r0, lsl #10 │ │ │ │ - rsbeq r8, r8, ip, lsl #10 │ │ │ │ - rsbeq r8, r8, ip, lsl r5 │ │ │ │ - rsbeq r0, r7, ip, ror #29 │ │ │ │ - @ instruction: 0x0070e398 │ │ │ │ - rsbeq r1, r9, r0, asr #21 │ │ │ │ + rsbseq r8, ip, r8, lsr #3 │ │ │ │ + rsbeq r9, r8, r4, asr r0 │ │ │ │ + rsbeq r9, r8, r0, lsr r0 │ │ │ │ + rsbeq r8, r8, r0, lsr r5 │ │ │ │ + rsbeq r8, r8, r0, ror #9 │ │ │ │ + rsbeq r8, r8, ip, ror #9 │ │ │ │ + strdeq r8, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r0, r7, ip, asr #29 │ │ │ │ + rsbseq lr, r0, r8, ror r3 │ │ │ │ + rsbeq r1, r9, r0, lsr #21 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addeq r0, r6, r8, asr #16 │ │ │ │ - rsbeq r8, r8, r8, ror #30 │ │ │ │ - rsbeq r8, r8, ip, asr pc │ │ │ │ - rsbeq r8, r8, r4, lsr pc │ │ │ │ + rsbeq r8, r8, r8, asr #30 │ │ │ │ + rsbeq r8, r8, ip, lsr pc │ │ │ │ + rsbeq r8, r8, r4, lsl pc │ │ │ │ andeq r0, r1, r0, asr #32 │ │ │ │ - strdeq r8, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r8, r8, r8, asr #29 │ │ │ │ + ldrdeq r8, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r8, r8, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ cmp ip, #63 @ 0x3f │ │ │ │ @@ -293254,17 +293254,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 366af4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 366af8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsheq r7, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r8, r8, r8, lsr #26 │ │ │ │ - rsbeq r8, r8, r8, lsr sp │ │ │ │ + ldrsbeq r7, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r8, r8, r8, lsl #26 │ │ │ │ + rsbeq r8, r8, r8, lsl sp │ │ │ │ muleq r0, sp, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #176] @ 366bc8 │ │ │ │ @@ -293428,15 +293428,15 @@ │ │ │ │ bic r5, r5, #15 │ │ │ │ add r3, r6, #16 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 70d674 │ │ │ │ + bl 70d64c │ │ │ │ lsl fp, sl, fp │ │ │ │ asr r3, fp, #31 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ lsl r3, sl, #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r9, r4 │ │ │ │ @@ -293451,15 +293451,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ cmp ip, r4 │ │ │ │ orrgt sl, sl, #1 │ │ │ │ - bl 70d758 │ │ │ │ + bl 70d730 │ │ │ │ orrs r0, r0, sl │ │ │ │ bne 3670c0 │ │ │ │ cmp r7, #0 │ │ │ │ blt 366e34 │ │ │ │ sub r3, r4, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ @@ -293483,15 +293483,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 366dd8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ - bl 70d758 │ │ │ │ + bl 70d730 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 366e0c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 2488f4 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ @@ -293666,15 +293666,15 @@ │ │ │ │ ldr r3, [pc, #224] @ 367228 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 366ef4 │ │ │ │ ldr r0, [pc, #208] @ 36722c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 366ef4 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ b 367090 │ │ │ │ cmp r5, #0 │ │ │ │ ldrne r3, [r4, #196] @ 0xc4 │ │ │ │ ldreq r3, [r4, #148] @ 0x94 │ │ │ │ b 367098 │ │ │ │ @@ -293718,20 +293718,20 @@ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, pc, lsl #4 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strdeq r8, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq r8, [r8], #-100 @ 0xffffff9c @ │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - ldrsheq r7, [ip], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r8, r8, r0, lsr #12 │ │ │ │ - rsbeq r8, r8, r4, asr r6 │ │ │ │ + ldrsbeq r7, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r8, r8, r0, lsl #12 │ │ │ │ + rsbeq r8, r8, r4, lsr r6 │ │ │ │ andeq r0, r0, sl, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #680] @ 367508 │ │ │ │ cmp r2, #81 @ 0x51 │ │ │ │ @@ -293861,15 +293861,15 @@ │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r7, [r0, #276] @ 0x114 │ │ │ │ mov r6, r7 │ │ │ │ b 3672ac │ │ │ │ ldr r0, [pc, #192] @ 367524 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3672a4 │ │ │ │ ldr r3, [pc, #176] @ 367528 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3672c0 │ │ │ │ ldr r3, [pc, #136] @ 367514 │ │ │ │ @@ -293885,42 +293885,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 367530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3672c0 │ │ │ │ ldr r0, [pc, #64] @ 367534 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3672c0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009438b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r4, r0, lsr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r4, r4, asr r8 │ │ │ │ - ldrsbeq r7, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r8, r8, r0, lsr #8 │ │ │ │ + ldrheq r7, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r8, r8, r0, lsl #8 │ │ │ │ andeq r1, r0, r0, ror #2 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r8, r0, ror #7 │ │ │ │ - rsbeq r8, r8, r4, lsl #8 │ │ │ │ + rsbeq r8, r8, r0, asr #7 │ │ │ │ + rsbeq r8, r8, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #412] @ 3676ec │ │ │ │ cmp r2, #20 │ │ │ │ mov r4, r2 │ │ │ │ @@ -294001,47 +294001,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 367710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3675bc │ │ │ │ ldr r0, [pc, #80] @ 367714 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 367634 │ │ │ │ ldr r0, [pc, #64] @ 367718 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3675bc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r0, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009435b0 │ │ │ │ - rsbseq r6, ip, sp, lsr #31 │ │ │ │ + rsbseq r6, ip, sp, lsl #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r4, r8, asr r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, r8, lsr r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r8, ip, lsr #5 │ │ │ │ - rsbeq r8, r8, r0, ror #4 │ │ │ │ - strheq r8, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r8, r8, ip, lsl #5 │ │ │ │ + rsbeq r8, r8, r0, asr #4 │ │ │ │ + @ instruction: 0x00688298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #788] @ 367a48 │ │ │ │ ldr r1, [pc, #788] @ 367a4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294179,22 +294179,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 367a7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 36777c │ │ │ │ and r7, r7, #3 │ │ │ │ str r7, [r6, #1072] @ 0x430 │ │ │ │ b 3677a8 │ │ │ │ tst r7, #1 │ │ │ │ beq 3677a8 │ │ │ │ ldr r3, [pc, #184] @ 367a58 │ │ │ │ @@ -294211,20 +294211,20 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 367a44 │ │ │ │ ldr r0, [pc, #172] @ 367a84 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #156] @ 367a88 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 36777c │ │ │ │ ldr r2, [pc, #136] @ 367a8c │ │ │ │ ldr r3, [pc, #68] @ 367a4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -294235,35 +294235,35 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r8, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009433d0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r3, r4, ip, ror #6 │ │ │ │ tstne r1, r0 │ │ │ │ - ldrsbeq r6, [ip], #-201 @ 0xffffff37 @ │ │ │ │ + ldrheq r6, [ip], #-201 @ 0xffffff37 @ │ │ │ │ @ instruction: 0x37777777 │ │ │ │ sbcsne r0, fp, r0 │ │ │ │ svc 0x0000b8f7 │ │ │ │ muleq r0, r8, sp │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r8, ip, lsr r0 │ │ │ │ + rsbeq r8, r8, ip, lsl r0 │ │ │ │ addseq r3, r4, r8, ror #2 │ │ │ │ - rsbeq r8, r8, ip, asr #32 │ │ │ │ - rsbeq r8, r8, r4 │ │ │ │ + rsbeq r8, r8, ip, lsr #32 │ │ │ │ + rsbeq r7, r8, r4, ror #31 │ │ │ │ addseq r3, r4, r8, lsl r1 │ │ │ │ - rsbeq r8, r8, r0, lsr r0 │ │ │ │ + rsbeq r8, r8, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #532] @ 367cc0 │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ mov r4, r2 │ │ │ │ @@ -294368,58 +294368,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 367cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 367b0c │ │ │ │ ldr r0, [pc, #116] @ 367cf4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 367af0 │ │ │ │ ldr r6, [pc, #100] @ 367cf8 │ │ │ │ mov r7, r6 │ │ │ │ b 367af8 │ │ │ │ ldr r6, [pc, #92] @ 367cfc │ │ │ │ mov r7, r6 │ │ │ │ b 367af8 │ │ │ │ ldr r0, [pc, #84] @ 367d00 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 367b0c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r4, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r4, r4, asr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r4, r8 │ │ │ │ - rsbseq r6, ip, sl, lsl #20 │ │ │ │ - bcs 9ea508 <_IO_stdin_used@@Base+0x12f98> │ │ │ │ + rsbseq r6, ip, sl, ror #19 │ │ │ │ + bcs 9ea508 <_IO_stdin_used@@Base+0x12fb8> │ │ │ │ andeq r1, r2, r7, lsl #16 │ │ │ │ ldrbeq r0, [r1, r0, asr #15]! │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r8, r8, ror lr │ │ │ │ - rsbeq r7, r8, r4, lsr #28 │ │ │ │ + rsbeq r7, r8, r8, asr lr │ │ │ │ + rsbeq r7, r8, r4, lsl #28 │ │ │ │ andseq r0, r8, r2 │ │ │ │ streq r0, [r1, #-160] @ 0xffffff60 │ │ │ │ - rsbeq r7, r8, r4, ror lr │ │ │ │ + rsbeq r7, r8, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #632] @ 367f94 │ │ │ │ ldr r1, [pc, #632] @ 367f98 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294529,15 +294529,15 @@ │ │ │ │ ldr r0, [pc, #244] @ 367fb8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r3, [pc, #216] @ 367fbc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 367d60 │ │ │ │ ldr r3, [pc, #184] @ 367fb0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -294552,52 +294552,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 367fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 367d60 │ │ │ │ bl 376550 │ │ │ │ ldrb r3, [r5, #1077] @ 0x435 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r5, #1077] @ 0x435 │ │ │ │ b 367d90 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r5, #1077] @ 0x435 │ │ │ │ b 367d90 │ │ │ │ ldr r0, [pc, #72] @ 367fc8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 367d60 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r4, r0, lsl #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r4, r8, ror #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r6, ip, r3, asr r8 │ │ │ │ + rsbseq r6, ip, r3, lsr r8 │ │ │ │ addseq r2, r4, r4, lsl #27 │ │ │ │ @ instruction: 0xfffffbc9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r2, r4, ip, ror ip │ │ │ │ - rsbeq r7, r8, r8, ror #25 │ │ │ │ + rsbeq r7, r8, r8, asr #25 │ │ │ │ andeq r1, r0, r8, lsl sp │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r8, r4, lsl #24 │ │ │ │ - rsbeq r7, r8, r4, lsl #24 │ │ │ │ + rsbeq r7, r8, r4, ror #23 │ │ │ │ + rsbeq r7, r8, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #224] @ 3680c4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -294605,25 +294605,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #208] @ 3680c8 │ │ │ │ ldr r1, [pc, #208] @ 3680cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #188] @ 3680d0 │ │ │ │ ldr r1, [pc, #188] @ 3680d4 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #156] @ 3680d8 │ │ │ │ ldr r1, [pc, #156] @ 3680dc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #896 @ 0x380 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ @@ -294633,67 +294633,67 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r1, [pc, #100] @ 3680e8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #88] @ 3680ec │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ strb r2, [r4, #67] @ 0x43 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, ip, ip, ror #17 │ │ │ │ - strheq pc, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq ip, r0, r8, ror fp │ │ │ │ - rsbeq fp, r7, r0, lsr #29 │ │ │ │ - rsbeq r5, r7, r8, asr #5 │ │ │ │ + rsbseq r6, ip, ip, asr #17 │ │ │ │ + @ instruction: 0x0066f690 │ │ │ │ + rsbseq ip, r0, r8, asr fp │ │ │ │ + rsbeq fp, r7, r0, lsl #29 │ │ │ │ + rsbeq r5, r7, r8, lsr #5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ streq r1, [r1, #-623] @ 0xfffffd91 │ │ │ │ - @ instruction: 0x00687b90 │ │ │ │ + rsbeq r7, r8, r0, ror fp │ │ │ │ addseq sp, r1, r0, asr #22 │ │ │ │ andeq r0, r0, r4, lsl #15 │ │ │ │ addeq lr, r5, r4, ror #31 │ │ │ │ ldr r2, [pc, #12] @ 368104 │ │ │ │ ldr r1, [pc, #12] @ 368108 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 759df0 │ │ │ │ - rsbeq r7, r8, r4, lsl fp │ │ │ │ - rsbeq r7, r8, r4, asr #22 │ │ │ │ + b 759dc8 │ │ │ │ + strdeq r7, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, r8, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 368144 │ │ │ │ ldr r1, [pc, #32] @ 368148 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 36814c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - rsbseq r6, ip, r8, lsr #15 │ │ │ │ - strdeq pc, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r6, ip, r8, lsl #15 │ │ │ │ + ldrdeq pc, [r7], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 368188 │ │ │ │ ldr r1, [pc, #32] @ 36818c │ │ │ │ @@ -294701,16 +294701,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 368190 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ - rsbseq r6, ip, r4, ror #14 │ │ │ │ - strheq pc, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r6, ip, r4, asr #14 │ │ │ │ + @ instruction: 0x0067ff94 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1564] @ 3687c8 │ │ │ │ cmp r2, #253 @ 0xfd │ │ │ │ @@ -294829,15 +294829,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ b 368228 │ │ │ │ ldr r0, [pc, #1128] @ 3687ec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [pc, #1092] @ 3687d8 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ b 368228 │ │ │ │ ldr r3, [pc, #1068] @ 3687d8 │ │ │ │ @@ -295032,22 +295032,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3687f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 368230 │ │ │ │ ldr r1, [pc, #284] @ 3687fc │ │ │ │ subs r7, r4, #1024 @ 0x400 │ │ │ │ sbc r2, r3, #0 │ │ │ │ cmp r1, r7 │ │ │ │ mov r1, #0 │ │ │ │ sbcs r2, r1, r2 │ │ │ │ @@ -295061,15 +295061,15 @@ │ │ │ │ ldr r7, [r0, #1112] @ 0x458 │ │ │ │ mov r5, r7 │ │ │ │ b 368228 │ │ │ │ ldr r0, [pc, #224] @ 368800 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 368230 │ │ │ │ ldr r2, [pc, #204] @ 368804 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 368708 │ │ │ │ ldr r2, [pc, #136] @ 3687d4 │ │ │ │ @@ -295084,64 +295084,64 @@ │ │ │ │ beq 3687b0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 368808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 368708 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 36880c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 368708 │ │ │ │ addseq r2, r4, r4, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r4, r4, asr r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r4, r4, ror #17 │ │ │ │ - rsbseq r6, ip, r8, lsr r3 │ │ │ │ - rsbseq r6, ip, lr, ror r3 │ │ │ │ - rsbseq r6, ip, r0, ror r3 │ │ │ │ - rsbeq r7, r8, r0, lsl #10 │ │ │ │ + rsbseq r6, ip, r8, lsl r3 │ │ │ │ + rsbseq r6, ip, lr, asr r3 │ │ │ │ + rsbseq r6, ip, r0, asr r3 │ │ │ │ + rsbeq r7, r8, r0, ror #9 │ │ │ │ andeq r3, r0, r0, ror #23 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r8, ip, asr #11 │ │ │ │ + rsbeq r7, r8, ip, lsr #11 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strheq r7, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x00687590 │ │ │ │ andeq r1, r0, r0, lsl #13 │ │ │ │ - strheq r7, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r7, r8, r0, asr #9 │ │ │ │ + @ instruction: 0x00687490 │ │ │ │ + rsbeq r7, r8, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #248] @ 368920 │ │ │ │ ldr r2, [pc, #248] @ 368924 │ │ │ │ ldr r1, [pc, #248] @ 368928 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #160 @ 0xa0 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #232] @ 36892c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #216] @ 368930 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r0, #2784] @ 0xae0 │ │ │ │ str r4, [r0, #2792] @ 0xae8 │ │ │ │ @@ -295187,17 +295187,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, ip, r4, lsr #1 │ │ │ │ - rsbeq r6, r8, r4, asr #31 │ │ │ │ - strheq r7, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r6, ip, r4, lsl #1 │ │ │ │ + rsbeq r6, r8, r4, lsr #31 │ │ │ │ + @ instruction: 0x00687498 │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ ldreq r6, [r4, #-1842] @ 0xfffff8ce │ │ │ │ andeq r1, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -295207,52 +295207,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #128] @ 3689fc │ │ │ │ ldr r2, [pc, #128] @ 368a00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #100] @ 368a04 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r1, [pc, #80] @ 368a08 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #68] @ 368a0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #376 @ 0x178 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, ip, ip, ror pc │ │ │ │ - rsbeq lr, r6, r4, asr #26 │ │ │ │ - rsbseq ip, r0, r0, lsl r2 │ │ │ │ + rsbseq r5, ip, ip, asr pc │ │ │ │ + rsbeq lr, r6, r4, lsr #26 │ │ │ │ + ldrsheq ip, [r0], #-16 @ │ │ │ │ addseq sp, r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ - rsbeq r7, r8, r4, ror #6 │ │ │ │ + rsbeq r7, r8, r4, asr #6 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x0085e6b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #248] @ 368b20 │ │ │ │ @@ -295261,15 +295261,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #172 @ 0xac │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #232] @ 368b2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [pc, #212] @ 368b30 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #1792] @ 0x700 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ @@ -295315,17 +295315,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, ip, r4, lsr #29 │ │ │ │ - rsbeq r6, r8, r4, asr #27 │ │ │ │ - ldrdeq r7, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r5, ip, r4, lsl #29 │ │ │ │ + rsbeq r6, r8, r4, lsr #27 │ │ │ │ + strheq r7, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ ldreq r6, [r4, #-1842] @ 0xfffff8ce │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #248] @ 368c44 │ │ │ │ @@ -295337,25 +295337,25 @@ │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #216] @ 368c50 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #208] @ 368c54 │ │ │ │ ldr r1, [pc, #208] @ 368c58 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r8, #2024] @ 0x7e8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 36669c │ │ │ │ ldr r2, [r4, #1748] @ 0x6d4 │ │ │ │ ldr r3, [r8, #2024] @ 0x7e8 │ │ │ │ @@ -295366,15 +295366,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 368c60 │ │ │ │ add r3, r6, #188 @ 0xbc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -295388,21 +295388,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 43e2b0 │ │ │ │ - rsbseq r5, ip, r4, lsl #27 │ │ │ │ - rsbeq r6, r8, r4, lsr #25 │ │ │ │ - @ instruction: 0x00687198 │ │ │ │ + rsbseq r5, ip, r4, ror #26 │ │ │ │ + rsbeq r6, r8, r4, lsl #25 │ │ │ │ + rsbeq r7, r8, r8, ror r1 │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ - rsbeq lr, r6, r0, lsr #22 │ │ │ │ - rsbseq fp, r0, ip, ror #31 │ │ │ │ - rsbeq r7, r8, ip, asr r1 │ │ │ │ + rsbeq lr, r6, r0, lsl #22 │ │ │ │ + rsbseq fp, r0, ip, asr #31 │ │ │ │ + rsbeq r7, r8, ip, lsr r1 │ │ │ │ andeq r0, r0, r7, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #360] @ 368de4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -295411,15 +295411,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #344] @ 368de8 │ │ │ │ ldr r2, [pc, #344] @ 368dec │ │ │ │ ldr r3, [pc, #344] @ 368df0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #328] @ 368df4 │ │ │ │ ldr r3, [pc, #328] @ 368df8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #324] @ 368dfc │ │ │ │ ldr r6, [pc, #324] @ 368e00 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -295428,95 +295428,95 @@ │ │ │ │ add r4, r0, #5120 @ 0x1400 │ │ │ │ ldr r0, [pc, #304] @ 368e04 │ │ │ │ add r9, r9, #40 @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r3, [pc, #280] @ 368e08 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ - bl 759e64 │ │ │ │ + bl 759e3c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #236] @ 368e0c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r3, [pc, #224] @ 368e10 │ │ │ │ ldr r1, [pc, #224] @ 368e14 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #200] @ 368e18 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #196608 @ 0x30000 │ │ │ │ - bl 74d7c4 │ │ │ │ + bl 74d79c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #136] @ 368e1c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b988 │ │ │ │ + bl 74b960 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #100] @ 368e20 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b988 │ │ │ │ + bl 74b960 │ │ │ │ ldr r3, [pc, #88] @ 368e24 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 759e64 │ │ │ │ - rsbseq r5, ip, r4, asr ip │ │ │ │ - rsbeq r7, r8, r8, lsl #1 │ │ │ │ - rsbeq r6, r8, r0, ror fp │ │ │ │ + b 759e3c │ │ │ │ + rsbseq r5, ip, r4, lsr ip │ │ │ │ + rsbeq r7, r8, r8, rrx │ │ │ │ + rsbeq r6, r8, r0, asr fp │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ - rsbeq r2, ip, ip, lsr #20 │ │ │ │ + rsbeq r2, ip, ip, lsl #20 │ │ │ │ andeq r2, r0, r8, lsr #16 │ │ │ │ - strdeq lr, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - ldrheq fp, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r7, r8, r8, lsl #1 │ │ │ │ - rsbeq r7, r8, r8, ror r0 │ │ │ │ - rsbeq r7, r8, r4, asr r0 │ │ │ │ - strheq r0, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r0, r8, r8, lsl pc │ │ │ │ + ldrdeq lr, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0070be9c │ │ │ │ + rsbeq r7, r8, r8, rrx │ │ │ │ + rsbeq r7, r8, r8, asr r0 │ │ │ │ + rsbeq r7, r8, r4, lsr r0 │ │ │ │ + @ instruction: 0x00680f9c │ │ │ │ + strdeq r0, [r8], #-232 @ 0xffffff18 @ │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbeq r0, r8, r8, ror #30 │ │ │ │ - rsbeq r2, r8, r8, lsr #1 │ │ │ │ - @ instruction: 0x00716e90 │ │ │ │ + rsbeq r0, r8, r8, asr #30 │ │ │ │ + rsbeq r2, r8, r8, lsl #1 │ │ │ │ + rsbseq r6, r1, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [pc, #516] @ 369044 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr fp, [pc, #512] @ 369048 │ │ │ │ @@ -295529,27 +295529,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #480] @ 369054 │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [pc, #468] @ 369058 │ │ │ │ ldr r7, [pc, #468] @ 36905c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, sl, #208 @ 0xd0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r5, #1032] @ 0x408 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ bl 36669c │ │ │ │ ldr r2, [r4, #756] @ 0x2f4 │ │ │ │ @@ -295561,15 +295561,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [pc, #372] @ 369064 │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ mov r1, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -295584,82 +295584,82 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 338e68 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [pc, #260] @ 369068 │ │ │ │ add r4, r4, #5120 @ 0x1400 │ │ │ │ ldr fp, [r2, r3] │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ bl 339320 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ bl 338eec │ │ │ │ mov r2, #262144 @ 0x40000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 338dd4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, fp │ │ │ │ bl 339244 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ bl 338eec │ │ │ │ mov r2, #196608 @ 0x30000 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r5, ip, ip, lsl #21 │ │ │ │ - rsbeq r6, r8, ip, lsr #19 │ │ │ │ + rsbseq r5, ip, ip, ror #20 │ │ │ │ + rsbeq r6, r8, ip, lsl #19 │ │ │ │ addseq r1, r4, r0, asr #25 │ │ │ │ - rsbeq r6, r8, r0, asr #29 │ │ │ │ + rsbeq r6, r8, r0, lsr #29 │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ - rsbeq pc, r7, r8, lsl #7 │ │ │ │ - @ instruction: 0x0067f39c │ │ │ │ - rsbeq r6, r8, r0, asr lr │ │ │ │ + rsbeq pc, r7, r8, ror #6 │ │ │ │ + rsbeq pc, r7, ip, ror r3 @ │ │ │ │ + rsbeq r6, r8, r0, lsr lr │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1948] @ 369820 │ │ │ │ @@ -295764,22 +295764,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 369848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3690cc │ │ │ │ ldr r3, [pc, #1532] @ 36984c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ bhi 3690fc │ │ │ │ add r3, r3, r4 │ │ │ │ ldrsh r3, [r3, r4] │ │ │ │ @@ -295821,15 +295821,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ bic r1, r1, #-67108864 @ 0xfc000000 │ │ │ │ bic r1, r1, #15 │ │ │ │ add r2, r1, r2 │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ str r7, [r4, #140] @ 0x8c │ │ │ │ b 369110 │ │ │ │ add r4, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ bic r7, r7, #1879048207 @ 0x7000000f │ │ │ │ mov r3, #0 │ │ │ │ cmp r3, r3 │ │ │ │ @@ -295859,15 +295859,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ bic r2, r2, #-67108864 @ 0xfc000000 │ │ │ │ bic r2, r2, #15 │ │ │ │ add r2, r2, ip │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ str r7, [r4, #136] @ 0x88 │ │ │ │ b 369110 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ str r7, [r6, #144] @ 0x90 │ │ │ │ b 369110 │ │ │ │ ldr r2, [pc, #1176] @ 369858 │ │ │ │ ldr r3, [pc, #1120] @ 369824 │ │ │ │ @@ -295882,15 +295882,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bic r7, r7, #-268435456 @ 0xf0000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ bic r7, r7, #61440 @ 0xf000 │ │ │ │ str r7, [r6, #128] @ 0x80 │ │ │ │ b 369110 │ │ │ │ bic r7, r7, #-16777216 @ 0xff000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ @@ -295999,15 +295999,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bic r1, r1, #-67108864 @ 0xfc000000 │ │ │ │ bic r1, r1, #15 │ │ │ │ add r2, r1, r2 │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ str r7, [r4, #188] @ 0xbc │ │ │ │ b 369110 │ │ │ │ add r4, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #184] @ 0xb8 │ │ │ │ bic r7, r7, #1879048207 @ 0x7000000f │ │ │ │ mov r3, #0 │ │ │ │ cmp r3, r3 │ │ │ │ @@ -296037,15 +296037,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r4, #160] @ 0xa0 │ │ │ │ bic r2, r2, #-67108864 @ 0xfc000000 │ │ │ │ bic r2, r2, #15 │ │ │ │ add r2, r2, ip │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ str r7, [r4, #184] @ 0xb8 │ │ │ │ b 369110 │ │ │ │ ldr r3, [pc, #488] @ 369864 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ and r3, r3, r7 │ │ │ │ str r3, [r6, #180] @ 0xb4 │ │ │ │ b 369110 │ │ │ │ @@ -296077,15 +296077,15 @@ │ │ │ │ ldr r3, [pc, #316] @ 369830 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369504 │ │ │ │ ldr r0, [pc, #352] @ 369868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 369504 │ │ │ │ bic r7, r7, #-16777216 @ 0xff000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ bic r7, r7, #16515072 @ 0xfc0000 │ │ │ │ str r7, [r6, #156] @ 0x9c │ │ │ │ b 369110 │ │ │ │ ldr r2, [pc, #320] @ 36986c │ │ │ │ @@ -296103,15 +296103,15 @@ │ │ │ │ str r7, [fp, #1112] @ 0x458 │ │ │ │ strb r3, [r6, #1032] @ 0x408 │ │ │ │ b 369110 │ │ │ │ ldr r0, [pc, #264] @ 369870 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3690cc │ │ │ │ ldr r3, [pc, #244] @ 369874 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36974c │ │ │ │ ldr r3, [pc, #156] @ 369830 │ │ │ │ @@ -296126,60 +296126,60 @@ │ │ │ │ beq 369808 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 369878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 36974c │ │ │ │ ldr r0, [pc, #128] @ 36987c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 369504 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 369880 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 36974c │ │ │ │ umullseq r1, r4, r8, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r4, r0, lsl #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r1, r4, r4, lsl #20 │ │ │ │ - rsbseq r5, ip, r2, ror #10 │ │ │ │ - rsbseq r5, ip, r8, lsr #11 │ │ │ │ + rsbseq r5, ip, r2, asr #10 │ │ │ │ + rsbseq r5, ip, r8, lsl #11 │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r8, r4, asr #22 │ │ │ │ - rsbseq r5, ip, lr, lsl r5 │ │ │ │ + rsbeq r6, r8, r4, lsr #22 │ │ │ │ + ldrsheq r5, [ip], #-78 @ 0xffffffb2 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r1, r4, ip, asr r7 │ │ │ │ - strheq r6, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x00686a90 │ │ │ │ strdeq r7, [r3], -pc @ │ │ │ │ @ instruction: 0x003f0fff │ │ │ │ - rsbeq r6, r8, r8, lsl #14 │ │ │ │ + rsbeq r6, r8, r8, ror #13 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq r6, r8, r0, asr r6 │ │ │ │ + rsbeq r6, r8, r0, lsr r6 │ │ │ │ andeq r4, r0, r4, asr #12 │ │ │ │ - rsbeq r6, r8, r8, asr #12 │ │ │ │ - rsbeq r6, r8, ip, ror #11 │ │ │ │ - rsbeq r6, r8, r4, asr r6 │ │ │ │ + rsbeq r6, r8, r8, lsr #12 │ │ │ │ + rsbeq r6, r8, ip, asr #11 │ │ │ │ + rsbeq r6, r8, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr ip, [pc, #3476] @ 36a630 │ │ │ │ ldr r1, [pc, #3476] @ 36a634 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -296251,23 +296251,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3184] @ 36a650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3698e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, #4096 @ 0x1000 │ │ │ │ str r6, [r4, #200] @ 0xc8 │ │ │ │ b 369908 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, #4096 @ 0x1000 │ │ │ │ @@ -296392,20 +296392,20 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #184] @ 0xb8 │ │ │ │ str sl, [sp, #188] @ 0xbc │ │ │ │ add sp, sp, #148 @ 0x94 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #2656] @ 36a660 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3698e8 │ │ │ │ ldr r1, [r8, #128] @ 0x80 │ │ │ │ ldr r2, [r8, #120] @ 0x78 │ │ │ │ and r1, r1, r0 │ │ │ │ and r2, r2, r0 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -296416,15 +296416,15 @@ │ │ │ │ ldr r3, [pc, #2656] @ 36a6a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369a98 │ │ │ │ ldr r0, [pc, #2576] @ 36a664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369a98 │ │ │ │ ldr ip, [r8, #216] @ 0xd8 │ │ │ │ ldr r0, [pc, #2556] @ 36a668 │ │ │ │ ands lr, r0, ip, lsr #16 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ beq 369d8c │ │ │ │ @@ -296491,50 +296491,50 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369a98 │ │ │ │ ldr r0, [pc, #2296] @ 36a674 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369a98 │ │ │ │ ldr r3, [pc, #2316] @ 36a6a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369a98 │ │ │ │ ldr r0, [pc, #2256] @ 36a678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369a98 │ │ │ │ ldr r3, [pc, #2276] @ 36a6a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369a98 │ │ │ │ ldr r0, [pc, #2220] @ 36a67c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369a98 │ │ │ │ ldr r3, [pc, #2236] @ 36a6a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369a98 │ │ │ │ ldr r0, [pc, #2184] @ 36a680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369a98 │ │ │ │ ldr r0, [pc, #2168] @ 36a684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369a98 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #2116] @ 36a668 │ │ │ │ ands r0, ip, r3 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ beq 36a30c │ │ │ │ @@ -296853,15 +296853,15 @@ │ │ │ │ ldr r3, [pc, #908] @ 36a6a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369a98 │ │ │ │ ldr r0, [pc, #872] @ 36a690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369a98 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mla r3, r2, r3, r4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -296892,15 +296892,15 @@ │ │ │ │ ldr r3, [pc, #752] @ 36a6a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369a98 │ │ │ │ ldr r0, [pc, #724] @ 36a698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369a98 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -296919,15 +296919,15 @@ │ │ │ │ beq 36a1a8 │ │ │ │ b 36a068 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r0, #16 │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ b 36a0d0 │ │ │ │ cmp r2, #238 @ 0xee │ │ │ │ movne ip, #0 │ │ │ │ andeq ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ beq 36a6bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -297052,44 +297052,44 @@ │ │ │ │ strb r3, [fp, r6] │ │ │ │ b 36a550 │ │ │ │ addseq r1, r4, r0, lsl #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r4, ip, asr r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r4, ip, lsl #4 │ │ │ │ - rsbseq r4, ip, r0, lsr #29 │ │ │ │ + rsbseq r4, ip, r0, lsl #29 │ │ │ │ andeq r2, r0, r4, asr #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r8, r8, lsl r5 │ │ │ │ + strdeq r6, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r0, r4, r4, ror #30 │ │ │ │ - strheq r6, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r6, r8, ip, lsr #6 │ │ │ │ - rsbeq r6, r8, r8, lsl #6 │ │ │ │ + @ instruction: 0x0068649c │ │ │ │ + rsbeq r6, r8, ip, lsl #6 │ │ │ │ + rsbeq r6, r8, r8, ror #5 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r4, ip, r8, ror #23 │ │ │ │ - strdeq r6, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r6, r8, r8, lsl #4 │ │ │ │ - rsbeq r6, r8, r8, lsl r2 │ │ │ │ - ldrdeq r6, [r8], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r6, r8, ip, ror r1 │ │ │ │ - rsbseq r4, ip, sl, asr r9 │ │ │ │ - ldrheq r4, [ip], #-102 @ 0xffffff9a @ │ │ │ │ - rsbeq r5, r8, r4, ror #25 │ │ │ │ - rsbseq r4, ip, lr, lsr r5 │ │ │ │ - rsbeq r5, r8, r0, ror #24 │ │ │ │ - rsbseq r4, ip, r6, lsr r4 │ │ │ │ + rsbseq r4, ip, r8, asr #23 │ │ │ │ + ldrdeq r6, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r6, r8, r8, ror #3 │ │ │ │ + strdeq r6, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + strheq r6, [r8], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r6, r8, ip, asr r1 │ │ │ │ + rsbseq r4, ip, sl, lsr r9 │ │ │ │ + @ instruction: 0x007c4696 │ │ │ │ + rsbeq r5, r8, r4, asr #25 │ │ │ │ + rsbseq r4, ip, lr, lsl r5 │ │ │ │ + rsbeq r5, r8, r0, asr #24 │ │ │ │ + rsbseq r4, ip, r6, lsl r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ strdeq r2, [r1], r4 @ │ │ │ │ adceq r2, r1, r0, ror r0 │ │ │ │ - rsbseq r3, ip, sl, asr sp │ │ │ │ - rsbeq r5, r8, r4, lsl r3 │ │ │ │ - rsbeq r5, r8, r4, ror r4 │ │ │ │ - rsbseq r4, r1, r4, lsr r2 │ │ │ │ + rsbseq r3, ip, sl, lsr sp │ │ │ │ + strdeq r5, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r5, r8, r4, asr r4 │ │ │ │ + rsbseq r4, r1, r4, lsl r2 │ │ │ │ cmp r3, #0 │ │ │ │ lsr r6, r6, #14 │ │ │ │ beq 36abac │ │ │ │ cmp r2, #12 │ │ │ │ moveq r1, r6 │ │ │ │ orrne r1, r6, #1 │ │ │ │ tst r1, #1 │ │ │ │ @@ -297408,15 +297408,15 @@ │ │ │ │ tst r6, #1 │ │ │ │ rsb r1, r3, #3 │ │ │ │ beq 36ada4 │ │ │ │ ldr r3, [pc, #-1308] @ 36a6b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [pc, #-1312] @ 36a6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 36a6f0 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ bl 249608 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -297593,15 +297593,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 36af30 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldr r2, [pc, #168] @ 36af6c │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 36af64 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -297625,27 +297625,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ b 36aebc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ blcc fea1d760 <__bss_end__@@Base+0xfdc6ae28> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq pc, r3, r0, asr sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r3, ip, r8, ror ip │ │ │ │ + rsbseq r3, ip, r8, asr ip │ │ │ │ addseq pc, r3, ip, asr #24 │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -298214,22 +298214,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 36b9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 36b7bc │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -298290,28 +298290,28 @@ │ │ │ │ b 36b7a8 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 36b7a8 │ │ │ │ ldr r0, [pc, #60] @ 36b9c0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 36b7bc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r3, r4, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r3, r8, asr #7 │ │ │ │ - rsbseq r3, ip, r8, asr #4 │ │ │ │ + rsbseq r3, ip, r8, lsr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r3, r8, asr r3 @ │ │ │ │ andeq r3, r0, r4, ror #11 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r8, r4, lsl sp │ │ │ │ - rsbeq r4, r8, r8, lsr ip │ │ │ │ + strdeq r4, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r4, r8, r8, lsl ip │ │ │ │ │ │ │ │ 0036b9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 36bb4c │ │ │ │ @@ -298388,41 +298388,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 36bb70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 36ba60 │ │ │ │ ldr r0, [pc, #60] @ 36bb74 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 36ba60 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r3, ip, lsr r1 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r3, r4, lsr #2 │ │ │ │ - rsbseq r3, ip, r8, lsr r0 │ │ │ │ + rsbseq r3, ip, r8, lsl r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrheq pc, [r3], r4 @ │ │ │ │ andeq r4, r0, r4, asr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r8, r0, asr #21 │ │ │ │ - ldrdeq r4, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, r8, r0, lsr #21 │ │ │ │ + strheq r4, [r8], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -298450,17 +298450,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 36bbc8 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 36bc28 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ mov r0, r6 │ │ │ │ - bl 75412c │ │ │ │ + bl 754104 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 36bba8 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -298485,30 +298485,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 36bd70 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 7080fc │ │ │ │ + bl 7080d4 │ │ │ │ ldr r2, [pc, #248] @ 36bd94 │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707dd4 │ │ │ │ + bl 707dac │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e628 │ │ │ │ + bl 70e600 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -298550,18 +298550,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 36bda0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r8, ip, asr #19 │ │ │ │ - rsbseq r2, ip, ip, ror #25 │ │ │ │ - strheq r4, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r4, r8, r8, asr #17 │ │ │ │ + rsbeq r4, r8, ip, lsr #19 │ │ │ │ + rsbseq r2, ip, ip, asr #25 │ │ │ │ + @ instruction: 0x00684898 │ │ │ │ + rsbeq r4, r8, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -298572,22 +298572,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 36be40 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 36be40 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -298915,15 +298915,15 @@ │ │ │ │ bgt 36c1a8 │ │ │ │ b 36c2dc │ │ │ │ mov r0, #0 │ │ │ │ b 36c2e0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r3, r0, asr #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, ip, r4, ror #17 │ │ │ │ + rsbseq r2, ip, r4, asr #17 │ │ │ │ adceq r0, r2, r0, lsl #15 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq lr, r3, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -298959,15 +298959,15 @@ │ │ │ │ bls 36c4cc │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 36c420 │ │ │ │ ldr r2, [pc, #244] @ 36c50c │ │ │ │ cmp r3, r2 │ │ │ │ @@ -299271,44 +299271,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36c940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36c6f8 │ │ │ │ ldr r0, [pc, #68] @ 36c944 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36c6f8 │ │ │ │ @ instruction: 0x0093e4b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r3, r8, lsl #9 │ │ │ │ addseq lr, r3, r8, ror r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrsheq r2, [ip], #-35 @ 0xffffffdd @ │ │ │ │ + ldrsbeq r2, [ip], #-35 @ 0xffffffdd @ │ │ │ │ @ instruction: 0x0093e3dc │ │ │ │ addseq lr, r3, r0, lsl #7 │ │ │ │ addseq lr, r3, ip, asr #5 │ │ │ │ andeq r3, r0, r8, lsr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00683d90 │ │ │ │ - rsbeq r3, r8, ip, lsr #27 │ │ │ │ + rsbeq r3, r8, r0, ror sp │ │ │ │ + rsbeq r3, r8, ip, lsl #27 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 36c998 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -299377,15 +299377,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 24a658 │ │ │ │ - bl 717110 │ │ │ │ + bl 7170e8 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 36cbd0 │ │ │ │ cmp r2, #2 │ │ │ │ beq 36cc3c │ │ │ │ @@ -299529,15 +299529,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 36cd34 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36cb90 │ │ │ │ ldr r3, [pc, #828] @ 36d038 │ │ │ │ @@ -299707,32 +299707,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 36cf54 │ │ │ │ cmp r5, r0 │ │ │ │ blt 36cb90 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2a07a4 │ │ │ │ b 36cb90 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d4fb0 │ │ │ │ + bl 9d4f88 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2a06fc │ │ │ │ b 36ce18 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 36cd4c │ │ │ │ @@ -299741,19 +299741,19 @@ │ │ │ │ bne 36cd4c │ │ │ │ cmp sl, #0 │ │ │ │ beq 36cd9c │ │ │ │ b 36cd90 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq lr, [r3], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, r8, r4, asr ip │ │ │ │ + rsbeq r3, r8, r4, lsr ip │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ addseq sp, r3, r4, lsl #31 │ │ │ │ - ldrdeq r3, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - ldrdeq r3, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + strheq r3, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + strheq r3, [r8], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 0036d040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -299990,22 +299990,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 36d4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 36d0b0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 36d140 │ │ │ │ bne 36d0dc │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -300028,35 +300028,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c510 │ │ │ │ ldr r0, [pc, #88] @ 36d4ec │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 36d0b0 │ │ │ │ @ instruction: 0x0093dab8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r3, r4, lsr #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r1, ip, r1, asr #18 │ │ │ │ + rsbseq r1, ip, r1, lsr #18 │ │ │ │ addseq sp, r3, r8, lsr sl │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ umullseq sp, r3, ip, r9 │ │ │ │ - rsbseq r1, ip, r0, lsr #17 │ │ │ │ + rsbseq r1, ip, r0, lsl #17 │ │ │ │ addseq sp, r3, ip, lsl r9 │ │ │ │ - ldrsbeq r1, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq r1, [ip], #-116 @ 0xffffff8c @ │ │ │ │ addseq sp, r3, r8, lsr #17 │ │ │ │ - rsbseq r1, ip, ip, asr #15 │ │ │ │ + rsbseq r1, ip, ip, lsr #15 │ │ │ │ andeq r1, r0, ip, ror r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r3, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq r3, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0x0093d6bc │ │ │ │ - rsbeq r3, r8, r8, lsr #5 │ │ │ │ + rsbeq r3, r8, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 36d5d4 │ │ │ │ mov r5, r2 │ │ │ │ @@ -300297,15 +300297,15 @@ │ │ │ │ bgt 36d748 │ │ │ │ b 36d864 │ │ │ │ mov r0, #0 │ │ │ │ b 36d868 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r3, r0, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, ip, r4, asr #6 │ │ │ │ + rsbseq r1, ip, r4, lsr #6 │ │ │ │ adceq pc, r1, r8, ror #3 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sp, r3, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -300424,15 +300424,15 @@ │ │ │ │ bgt 36d94c │ │ │ │ b 36da60 │ │ │ │ mov r0, #0 │ │ │ │ b 36da64 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r3, ip, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, ip, r0, asr #2 │ │ │ │ + rsbseq r1, ip, r0, lsr #2 │ │ │ │ ldrdeq lr, [r1], ip @ │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ ldrheq sp, [r3], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -300561,15 +300561,15 @@ │ │ │ │ bgt 36db48 │ │ │ │ b 36dc84 │ │ │ │ mov r0, #0 │ │ │ │ b 36dc88 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r3, r0, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, ip, r4, asr #30 │ │ │ │ + rsbseq r0, ip, r4, lsr #30 │ │ │ │ adceq lr, r1, r8, ror #27 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq ip, r3, ip, lsl #29 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 36de58 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -300668,15 +300668,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2a2284 │ │ │ │ mov r5, r0 │ │ │ │ - bl 717110 │ │ │ │ + bl 7170e8 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 248da4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 248da4 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -300763,15 +300763,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 36e5f0 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a2284 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -300835,15 +300835,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d4d90 │ │ │ │ + bl 9d4d68 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 36dfa8 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 36dfa8 │ │ │ │ @@ -300922,15 +300922,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 36ee40 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -301063,31 +301063,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 36df14 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 36e33c │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #2412] @ 36ee40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 36e5f0 │ │ │ │ mov sl, #1 │ │ │ │ b 36e004 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #2360] @ 36ee40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a2284 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -301572,23 +301572,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 70d758 │ │ │ │ + bl 70d730 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70d758 │ │ │ │ + bl 70d730 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 36ed10 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -301663,34 +301663,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70d674 │ │ │ │ + bl 70d64c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 36eb0c │ │ │ │ addseq ip, r3, r8, lsr #25 │ │ │ │ addseq ip, r3, r4, lsr ip │ │ │ │ addseq ip, r3, ip, ror #22 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq ip, r3, r8, asr r5 │ │ │ │ - rsbseq r0, ip, lr, lsl #7 │ │ │ │ - rsbseq r0, ip, r8, lsr r2 │ │ │ │ + rsbseq r0, ip, lr, ror #6 │ │ │ │ + rsbseq r0, ip, r8, lsl r2 │ │ │ │ addeq r8, r5, ip, lsl r8 │ │ │ │ addeq r8, r5, r0, lsl #10 │ │ │ │ addseq fp, r3, r8, lsl ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - rsbseq pc, fp, ip, lsl #21 │ │ │ │ - rsbseq pc, fp, ip, lsr #18 │ │ │ │ - ldrsbeq pc, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r1, r8, r8, lsr #9 │ │ │ │ - ldrdeq r1, [r8], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq pc, fp, ip, ror #20 │ │ │ │ + rsbseq pc, fp, ip, lsl #18 │ │ │ │ + ldrheq pc, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r1, r8, r8, lsl #9 │ │ │ │ + strheq r1, [r8], #-84 @ 0xffffffac @ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2488f4 │ │ │ │ mov r7, #1 │ │ │ │ @@ -301702,15 +301702,15 @@ │ │ │ │ b 36eb0c │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70d758 │ │ │ │ + bl 70d730 │ │ │ │ mov r1, r0 │ │ │ │ b 36ecec │ │ │ │ cmp r8, #0 │ │ │ │ blt 36eef4 │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -302019,15 +302019,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, fp, r4, lsl #14 │ │ │ │ + rsbseq pc, fp, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 36f1cc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -302144,15 +302144,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -302212,29 +302212,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ b 36f598 │ │ │ │ ldr lr, [pc, #40] @ 36f6dc │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 36f51c │ │ │ │ - rsbseq pc, fp, r0, lsl #11 │ │ │ │ - rsbseq pc, fp, r0, lsl #10 │ │ │ │ - rsbseq pc, fp, r8, lsl r4 @ │ │ │ │ - ldrheq pc, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq pc, fp, r0, ror #10 │ │ │ │ + rsbseq pc, fp, r0, ror #9 │ │ │ │ + ldrsheq pc, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x007bf394 │ │ │ │ b 36f3d8 │ │ │ │ │ │ │ │ 0036f6e4 : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -302262,21 +302262,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0036f750 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70d048 │ │ │ │ + b 70d020 │ │ │ │ │ │ │ │ 0036f760 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70d048 │ │ │ │ + b 70d020 │ │ │ │ │ │ │ │ 0036f770 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -302494,41 +302494,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36faf4 │ │ │ │ ldr r0, [pc, #504] @ 36fcdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 718fc8 │ │ │ │ + bl 718fa0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36fc94 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 36fce0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 707748 │ │ │ │ + bl 707720 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 36fc18 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fc60 │ │ │ │ mov r0, r8 │ │ │ │ bl 58e310 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9c87ec │ │ │ │ + bl 9c87c4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ ldr r3, [pc, #396] @ 36fce4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 36fce8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -302542,23 +302542,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fc44 │ │ │ │ cmp r3, #1 │ │ │ │ beq 36fc28 │ │ │ │ - bl 701540 │ │ │ │ + bl 701518 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 70d048 │ │ │ │ + bl 70d020 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 36fcf8 │ │ │ │ ldr r3, [pc, #248] @ 36fcd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -302572,15 +302572,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 36faa8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ mov r0, #0 │ │ │ │ b 36fbcc │ │ │ │ ldr r2, [pc, #204] @ 36fcfc │ │ │ │ ldr r3, [pc, #204] @ 36fd00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -302599,79 +302599,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r0 │ │ │ │ b 36fb38 │ │ │ │ ldr r3, [pc, #124] @ 36fd18 │ │ │ │ ldr ip, [pc, #124] @ 36fd1c │ │ │ │ ldr r1, [pc, #124] @ 36fd20 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36fd24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 36fc20 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r1, ip, asr #31 │ │ │ │ addseq fp, r3, ip, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r3, r8, ror r1 │ │ │ │ adceq ip, r1, r8, lsr #30 │ │ │ │ - @ instruction: 0x00680c98 │ │ │ │ - rsbeq r0, r8, r8, ror #24 │ │ │ │ + rsbeq r0, r8, r8, ror ip │ │ │ │ + rsbeq r0, r8, r8, asr #24 │ │ │ │ addeq r7, r5, r4, ror r7 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ andeq r1, r0, r0, ror #9 │ │ │ │ addseq sl, r3, r8, asr #30 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - ldrsheq lr, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r7, r6, r8, lsr #20 │ │ │ │ - rsbseq r4, r0, r4, lsl #30 │ │ │ │ - rsbseq lr, fp, r4, asr #27 │ │ │ │ - rsbeq r0, r8, r4, ror #21 │ │ │ │ - rsbeq r0, r8, ip, lsl #19 │ │ │ │ + ldrsbeq lr, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r7, r6, r8, lsl #20 │ │ │ │ + rsbseq r4, r0, r4, ror #29 │ │ │ │ + rsbseq lr, fp, r4, lsr #27 │ │ │ │ + rsbeq r0, r8, r4, asr #21 │ │ │ │ + rsbeq r0, r8, ip, ror #18 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 0036fd28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74dfd0 │ │ │ │ + bl 74dfa8 │ │ │ │ ldr r3, [pc, #192] @ 36fe18 │ │ │ │ ldr r2, [pc, #192] @ 36fe1c │ │ │ │ ldr r1, [pc, #192] @ 36fe20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #164] @ 36fe24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 36fe08 │ │ │ │ ldr r3, [pc, #148] @ 36fe28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 36fe2c │ │ │ │ @@ -302686,36 +302686,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e188 │ │ │ │ + bl 70e160 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 36fe34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 36fd98 │ │ │ │ - rsbseq lr, fp, ip, lsl #26 │ │ │ │ - rsbeq r7, r6, ip, lsr #18 │ │ │ │ - ldrdeq r1, [pc], #-96 @ │ │ │ │ - rsbeq lr, r7, ip, ror #9 │ │ │ │ + rsbseq lr, fp, ip, ror #25 │ │ │ │ + rsbeq r7, r6, ip, lsl #18 │ │ │ │ + strheq r1, [pc], #-96 @ │ │ │ │ + rsbeq lr, r7, ip, asr #9 │ │ │ │ addeq r7, r5, r8, lsr r5 │ │ │ │ addeq r7, r5, r4, lsr #10 │ │ │ │ - strdeq r0, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq r0, [r8], #-156 @ 0xffffff64 @ │ │ │ │ @ instruction: 0x008574bc │ │ │ │ │ │ │ │ 0036fe38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -302747,45 +302747,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70e628 │ │ │ │ + bl 70e600 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e030 │ │ │ │ + bl 70e008 │ │ │ │ cmp r9, #0 │ │ │ │ bne 36ff88 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 36ff44 │ │ │ │ ldr r0, [pc, #236] @ 36ffdc │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702acc │ │ │ │ + bl 702aa4 │ │ │ │ ldr r2, [pc, #208] @ 36ffe0 │ │ │ │ ldr r3, [pc, #192] @ 36ffd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 36ffcc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 36ffe4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 702bcc │ │ │ │ + b 702ba4 │ │ │ │ ldr r2, [pc, #156] @ 36ffe8 │ │ │ │ ldr r3, [pc, #132] @ 36ffd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -302804,31 +302804,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 702acc │ │ │ │ + bl 702aa4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b60 │ │ │ │ + bl 702b38 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 702bcc │ │ │ │ + bl 702ba4 │ │ │ │ b 36fedc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r0, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - ldrdeq r0, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + strheq r0, [r8], #-132 @ 0xffffff7c @ │ │ │ │ addseq sl, r3, ip, lsl #24 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ @ instruction: 0x0093abd0 │ │ │ │ - rsbeq r8, r8, r8, lsr r3 │ │ │ │ + rsbeq r8, r8, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 3700c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -302881,15 +302881,15 @@ │ │ │ │ adceq ip, r1, r0, asr #30 │ │ │ │ @ instruction: 0x0093aaf4 │ │ │ │ adceq ip, r1, r0, lsl #30 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ umlaleq ip, r1, ip, lr │ │ │ │ - b 99e4e0 │ │ │ │ + b 99e4b8 │ │ │ │ │ │ │ │ 003700e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -303017,17 +303017,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3702e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq ip, r1, ip, lsl #26 │ │ │ │ - rsbseq lr, fp, r4, ror #17 │ │ │ │ - rsbeq r0, r8, r4, asr r5 │ │ │ │ - rsbeq r0, r8, ip, ror #10 │ │ │ │ + rsbseq lr, fp, r4, asr #17 │ │ │ │ + rsbeq r0, r8, r4, lsr r5 │ │ │ │ + rsbeq r0, r8, ip, asr #10 │ │ │ │ │ │ │ │ 003702ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 3703a8 │ │ │ │ @@ -303070,17 +303070,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ adceq ip, r1, r4, asr #24 │ │ │ │ - rsbseq lr, fp, ip, lsl r8 │ │ │ │ - rsbeq r0, r8, ip, lsl #9 │ │ │ │ - rsbeq r0, r8, r0, asr #9 │ │ │ │ + ldrsheq lr, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r0, r8, ip, ror #8 │ │ │ │ + rsbeq r0, r8, r0, lsr #9 │ │ │ │ │ │ │ │ 003703b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 370434 │ │ │ │ @@ -303135,15 +303135,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 37056c │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 370570 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -303188,18 +303188,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8c04 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2e8c04 │ │ │ │ - rsbeq ip, r7, r8, lsl #12 │ │ │ │ - rsbeq r0, r8, r4, asr #7 │ │ │ │ - rsbeq r0, r8, r8, lsl #7 │ │ │ │ - rsbeq r0, r8, r0, asr r3 │ │ │ │ + rsbeq ip, r7, r8, ror #11 │ │ │ │ + rsbeq r0, r8, r4, lsr #7 │ │ │ │ + rsbeq r0, r8, r8, ror #6 │ │ │ │ + rsbeq r0, r8, r0, lsr r3 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -303273,15 +303273,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 3706c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r6, r5, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -303368,15 +303368,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36c654 │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 37092c │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36af88 │ │ │ │ @@ -303415,15 +303415,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37086c │ │ │ │ ldr r0, [pc, #120] @ 370968 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 37078c │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 37078c │ │ │ │ mov fp, #16 │ │ │ │ @@ -303434,24 +303434,24 @@ │ │ │ │ b 37078c │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 36af88 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 36c654 │ │ │ │ b 37084c │ │ │ │ addseq sl, r3, ip, lsr #8 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq pc, r7, r0, lsr #31 │ │ │ │ + rsbeq pc, r7, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 370ad4 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -303623,35 +303623,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #188] @ 370d00 │ │ │ │ ldr r1, [pc, #188] @ 370d04 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #156] @ 370d08 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r1, [pc, #140] @ 370d0c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 370d10 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -303670,58 +303670,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq lr, [fp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r6, r6, r0, lsl #21 │ │ │ │ - rsbseq r3, r0, ip, asr #30 │ │ │ │ - rsbeq r3, r7, ip, ror #4 │ │ │ │ - @ instruction: 0x0066c690 │ │ │ │ + ldrheq lr, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r6, r6, r0, ror #20 │ │ │ │ + rsbseq r3, r0, ip, lsr #30 │ │ │ │ + rsbeq r3, r7, ip, asr #4 │ │ │ │ + rsbeq ip, r6, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ addseq r6, r1, r8, lsl #12 │ │ │ │ - rsbeq pc, r7, ip, ror #23 │ │ │ │ + rsbeq pc, r7, ip, asr #23 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 370d34 │ │ │ │ ldr r1, [pc, #12] @ 370d38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 759df0 │ │ │ │ - rsbeq pc, r7, ip, lsl #23 │ │ │ │ - rsbeq lr, r7, r4, lsl pc │ │ │ │ + b 759dc8 │ │ │ │ + rsbeq pc, r7, ip, ror #22 │ │ │ │ + strdeq lr, [r7], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 370d98 │ │ │ │ ldr r2, [pc, #68] @ 370d9c │ │ │ │ ldr r1, [pc, #68] @ 370da0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a1ee4 │ │ │ │ - @ instruction: 0x007be49c │ │ │ │ - rsbeq pc, r7, r4, ror fp @ │ │ │ │ - rsbeq pc, r7, r8, lsl #23 │ │ │ │ + rsbseq lr, fp, ip, ror r4 │ │ │ │ + rsbeq pc, r7, r4, asr fp @ │ │ │ │ + rsbeq pc, r7, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 3711f4 │ │ │ │ ldr lr, [pc, #1080] @ 3711f8 │ │ │ │ ldr ip, [pc, #1080] @ 3711fc │ │ │ │ @@ -303737,15 +303737,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [pc, #1020] @ 371208 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3711bc │ │ │ │ @@ -303760,15 +303760,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a4c0 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 371214 │ │ │ │ beq 3711e4 │ │ │ │ ldr r0, [pc, #956] @ 371218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 37121c │ │ │ │ ldr r1, [pc, #932] @ 371214 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -303828,15 +303828,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2a1b38 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -303855,87 +303855,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #608] @ 371244 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376200 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 379700 │ │ │ │ ldr r0, [pc, #580] @ 371248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r2, [pc, #572] @ 37124c │ │ │ │ ldr r1, [pc, #572] @ 371250 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3762bc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #508] @ 371254 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 371258 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #472] @ 37125c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 74d964 │ │ │ │ + bl 74d93c │ │ │ │ ldr r2, [pc, #444] @ 371260 │ │ │ │ ldr r3, [pc, #444] @ 371264 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r2, [pc, #408] @ 371268 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707dd4 │ │ │ │ + bl 707dac │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 43e2b0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -303953,36 +303953,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ b 370ed0 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 370eb4 │ │ │ │ ldr r0, [pc, #244] @ 371270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 370eb4 │ │ │ │ ldr r3, [pc, #224] @ 371274 │ │ │ │ ldr ip, [pc, #224] @ 371278 │ │ │ │ ldr r1, [pc, #224] @ 37127c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 370ed0 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 371214 │ │ │ │ ldr r3, [pc, #76] @ 37121c │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -303990,68 +303990,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 370e80 │ │ │ │ ldr r2, [pc, #52] @ 37121c │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 370e88 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, fp, r4, lsr r4 │ │ │ │ + rsbseq lr, fp, r4, lsl r4 │ │ │ │ addseq r9, r3, r4, asr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq pc, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq pc, r7, r8, lsl #22 │ │ │ │ + ldrdeq pc, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq pc, r7, r8, ror #21 │ │ │ │ addseq r9, r3, r4, lsl sp │ │ │ │ - ldrdeq pc, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq pc, r7, r4, asr #21 │ │ │ │ + strheq pc, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, r7, r4, lsr #21 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - strheq pc, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x0067fa94 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ addseq r9, r3, r4, asr #24 │ │ │ │ - rsbseq lr, fp, r4, lsr #5 │ │ │ │ - rsbeq r6, r6, r0, asr r7 │ │ │ │ - rsbseq r3, r0, ip, lsl ip │ │ │ │ + rsbseq lr, fp, r4, lsl #5 │ │ │ │ + rsbeq r6, r6, r0, lsr r7 │ │ │ │ + ldrsheq r3, [r0], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - rsbseq lr, fp, r4, asr #4 │ │ │ │ - strdeq r6, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrheq r3, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - ldrdeq pc, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - strheq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq sp, r7, r0, lsr #25 │ │ │ │ - strheq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r7, r8, r4, ror #4 │ │ │ │ + rsbseq lr, fp, r4, lsr #4 │ │ │ │ + ldrdeq r6, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x00703b90 │ │ │ │ + strheq pc, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x0067dc90 │ │ │ │ + rsbeq sp, r7, r0, lsl #25 │ │ │ │ + @ instruction: 0x0067dc90 │ │ │ │ + rsbeq r7, r8, r4, asr #4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ addeq r6, r5, ip, lsl r4 │ │ │ │ - rsbeq pc, r7, r0, lsr #18 │ │ │ │ - rsbeq pc, r7, r4, ror #17 │ │ │ │ + rsbeq pc, r7, r0, lsl #18 │ │ │ │ + rsbeq pc, r7, r4, asr #17 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq pc, r7, ip, lsl r8 @ │ │ │ │ - rsbseq lr, fp, r8, asr r0 │ │ │ │ - strheq pc, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq pc, r7, r0, lsr #15 │ │ │ │ + strdeq pc, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq lr, fp, r8, lsr r0 │ │ │ │ + @ instruction: 0x0067f79c │ │ │ │ + rsbeq pc, r7, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 371320 │ │ │ │ ldr r2, [pc, #136] @ 371324 │ │ │ │ ldr r1, [pc, #136] @ 371328 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -304065,30 +304065,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, fp, r8, asr pc │ │ │ │ + rsbseq sp, fp, r8, lsr pc │ │ │ │ + rsbeq pc, r7, r8, lsl #12 │ │ │ │ rsbeq pc, r7, r8, lsr #12 │ │ │ │ - rsbeq pc, r7, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #60] @ 37138c │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -304178,28 +304178,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 372014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37158c │ │ │ │ ldr r3, [pc, #2800] @ 372018 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 371d90 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -304401,15 +304401,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 37200c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 371464 │ │ │ │ ldr r0, [pc, #2028] @ 37204c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 371464 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 3717c4 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -304620,15 +304620,15 @@ │ │ │ │ b 37146c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 37146c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 708144 │ │ │ │ + bl 70811c │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 37146c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -304848,15 +304848,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 372070 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37158c │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -304889,46 +304889,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r9, r3, r4, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r3, r4, asr r7 │ │ │ │ - rsbseq sp, fp, ip, lsr #15 │ │ │ │ + rsbseq sp, fp, ip, lsl #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, ip, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq pc, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq pc, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ addseq r9, r3, r8, lsl #11 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq sp, fp, sl, lsr r6 │ │ │ │ - rsbseq sp, fp, ip, lsr r6 │ │ │ │ + rsbseq sp, fp, sl, lsl r6 │ │ │ │ + rsbseq sp, fp, ip, lsl r6 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - rsbseq sp, fp, ip, asr r6 │ │ │ │ + rsbseq sp, fp, ip, lsr r6 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq pc, r7, r0, lsl #3 │ │ │ │ + rsbeq pc, r7, r0, ror #2 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbseq sp, fp, r8, lsr #3 │ │ │ │ + rsbseq sp, fp, r8, lsl #3 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - rsbseq sp, fp, sl, rrx │ │ │ │ - rsbseq sp, fp, r8, lsr #7 │ │ │ │ - ldrdeq r6, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq lr, r7, r8, ror #21 │ │ │ │ - rsbseq sp, fp, r8, lsl r2 │ │ │ │ - rsbeq r5, r7, r4, lsr #31 │ │ │ │ - strheq r5, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sp, fp, sl, asr #32 │ │ │ │ + rsbseq sp, fp, r8, lsl #7 │ │ │ │ + strheq r6, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq lr, r7, r8, asr #21 │ │ │ │ + ldrsheq sp, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r5, r7, r4, lsl #31 │ │ │ │ + @ instruction: 0x00675f98 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 373068 │ │ │ │ @@ -305865,27 +305865,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 373118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 372158 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 3720fc │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -305926,15 +305926,15 @@ │ │ │ │ beq 372310 │ │ │ │ b 372768 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 3720fc │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ ldr r2, [pc, #228] @ 373124 │ │ │ │ ldr r3, [pc, #40] @ 37306c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -305947,22 +305947,22 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r3, ip, asr #20 │ │ │ │ addseq r8, r3, r8, lsl sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - ldrsbeq ip, [fp], #-206 @ 0xffffff32 @ │ │ │ │ + ldrheq ip, [fp], #-206 @ 0xffffff32 @ │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq ip, fp, r8, ror #25 │ │ │ │ - rsbseq ip, fp, sl, lsl #27 │ │ │ │ - rsbseq ip, fp, lr, lsr #28 │ │ │ │ + rsbseq ip, fp, r8, asr #25 │ │ │ │ + rsbseq ip, fp, sl, ror #26 │ │ │ │ + rsbseq ip, fp, lr, lsl #28 │ │ │ │ addseq r8, r3, r4, lsr r8 │ │ │ │ - rsbseq ip, fp, r4, ror #27 │ │ │ │ + rsbseq ip, fp, r4, asr #27 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ addseq r8, r3, r4, lsl r7 │ │ │ │ addseq r8, r3, r8, ror r6 │ │ │ │ addseq r8, r3, r8, asr #8 │ │ │ │ @ instruction: 0x009383d4 │ │ │ │ addseq r8, r3, r0, lsl #7 │ │ │ │ @@ -305983,33 +305983,33 @@ │ │ │ │ @ instruction: 0x00937edc │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ addseq r7, r3, r8, lsl lr │ │ │ │ @ instruction: 0x00937cf0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq sp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq sp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ addseq r7, r3, r8, lsr #22 │ │ │ │ @ instruction: 0x00937adc │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ addseq r7, r3, r8, lsr #14 │ │ │ │ - rsbeq sp, r7, r0, ror #11 │ │ │ │ + rsbeq sp, r7, r0, asr #11 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ addseq r7, r3, r0, lsr r6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ umullseq r7, r3, r4, r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sp, r7, r0, lsl r4 │ │ │ │ - rsbseq fp, fp, r4, lsl fp │ │ │ │ - @ instruction: 0x007bba98 │ │ │ │ - rsbeq r4, r7, r8, asr #19 │ │ │ │ - rsbseq fp, fp, r0, ror sl │ │ │ │ - strdeq r4, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r4, r7, r0, lsl r8 │ │ │ │ + strdeq sp, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsheq fp, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq fp, fp, r8, ror sl │ │ │ │ + rsbeq r4, r7, r8, lsr #19 │ │ │ │ + rsbseq fp, fp, r0, asr sl │ │ │ │ + ldrdeq r4, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r4, [r7], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 373128 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -306218,15 +306218,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 373130 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 372158 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 373134 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 36d040 │ │ │ │ @@ -306342,15 +306342,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 372768 │ │ │ │ ldr r0, [pc, #-1380] @ 373148 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 3720fc │ │ │ │ ldr r3, [pc, #-1416] @ 37314c │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -306490,15 +306490,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37414c │ │ │ │ ldr r0, [pc, #2204] @ 374190 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r3, [pc, #2176] @ 374188 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3739b4 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 373df0 │ │ │ │ @@ -306538,15 +306538,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 37414c │ │ │ │ ldr r0, [pc, #2028] @ 37419c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3738f4 │ │ │ │ ldr r0, [pc, #2020] @ 3741a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 373914 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -306579,15 +306579,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 3741a8 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r3, [pc, #1820] @ 374188 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 373914 │ │ │ │ cmp sl, #0 │ │ │ │ bne 373a0c │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -306954,15 +306954,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ b 373ba0 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 2486b4 │ │ │ │ mov r9, r0 │ │ │ │ @@ -306972,15 +306972,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70d128 │ │ │ │ + bl 70d100 │ │ │ │ b 373dc8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -307035,41 +307035,41 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 2487ec │ │ │ │ addseq r7, r3, r8, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r3, ip, lsl r3 │ │ │ │ - rsbseq fp, fp, ip, asr #20 │ │ │ │ + rsbseq fp, fp, ip, lsr #20 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r7, r3, ip, asr #4 │ │ │ │ - rsbeq sp, r7, ip, asr #4 │ │ │ │ + rsbeq sp, r7, ip, lsr #4 │ │ │ │ @ instruction: 0x009371f8 │ │ │ │ umullseq r7, r3, r0, r1 │ │ │ │ - rsbeq sp, r7, ip, ror r1 │ │ │ │ - rsbeq sp, r7, r4, asr #2 │ │ │ │ - ldrsheq r7, [r3], r4 │ │ │ │ + rsbeq sp, r7, ip, asr r1 │ │ │ │ rsbeq sp, r7, r4, lsr #2 │ │ │ │ + ldrsheq r7, [r3], r4 │ │ │ │ + rsbeq sp, r7, r4, lsl #2 │ │ │ │ addseq r6, r3, r4, lsr #26 │ │ │ │ - rsbeq ip, r7, r0, lsl #26 │ │ │ │ + rsbeq ip, r7, r0, ror #25 │ │ │ │ addseq r6, r3, ip, lsr #25 │ │ │ │ - ldrdeq ip, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq fp, fp, r0, lsr #2 │ │ │ │ - rsbeq r3, r7, ip, asr #31 │ │ │ │ + strheq ip, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq fp, fp, r0, lsl #2 │ │ │ │ + rsbeq r3, r7, ip, lsr #31 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 003741c8 : │ │ │ │ ldr r0, [pc, #4] @ 3741d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - rsbseq sl, r0, r0, lsl lr │ │ │ │ + ldrsheq sl, [r0], #-208 @ 0xffffff30 @ │ │ │ │ ldr r0, [pc, #4] @ 3741e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r3, r5, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 37424c │ │ │ │ ldr r3, [pc, #76] @ 374250 │ │ │ │ @@ -307090,16 +307090,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, ip, lsl r9 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq fp, fp, ip, ror r0 │ │ │ │ - rsbeq ip, r7, r4, ror r9 │ │ │ │ + rsbseq fp, fp, ip, asr r0 │ │ │ │ + rsbeq ip, r7, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3742c4 │ │ │ │ ldr r2, [pc, #80] @ 3742c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307120,16 +307120,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r8, lsr #17 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq fp, fp, ip │ │ │ │ - rsbeq ip, r7, r0, lsr #18 │ │ │ │ + rsbseq sl, fp, ip, ror #31 │ │ │ │ + rsbeq ip, r7, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 37433c │ │ │ │ ldr r2, [pc, #80] @ 374340 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307150,16 +307150,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r0, lsr r8 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x007baf94 │ │ │ │ - rsbeq ip, r7, r8, lsr #17 │ │ │ │ + rsbseq sl, fp, r4, ror pc │ │ │ │ + rsbeq ip, r7, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3743b4 │ │ │ │ ldr r2, [pc, #80] @ 3743b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307180,16 +307180,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @ instruction: 0x009367b8 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq sl, fp, ip, lsl pc │ │ │ │ - rsbeq ip, r7, r0, lsr r8 │ │ │ │ + ldrsheq sl, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq ip, r7, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ 3744f4 │ │ │ │ ldr r9, [pc, #280] @ 3744f8 │ │ │ │ ldr sl, [pc, #280] @ 3744fc │ │ │ │ @@ -307200,39 +307200,39 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #232] @ 374500 │ │ │ │ ldr r1, [pc, #232] @ 374504 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 3a5344 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a4ec8 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 374490 │ │ │ │ ldr ip, [pc, #176] @ 374508 │ │ │ │ add r3, r7, #104 @ 0x68 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -307245,33 +307245,33 @@ │ │ │ │ add r5, r4, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 702acc │ │ │ │ + bl 702aa4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a5650 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702bcc │ │ │ │ + bl 702ba4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, #108 @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 24a658 │ │ │ │ - ldrheq sl, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq ip, r7, r0, ror #15 │ │ │ │ - rsbeq ip, r7, ip, ror #15 │ │ │ │ - rsbeq r0, r7, r8, lsl r2 │ │ │ │ - strheq r0, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq ip, r7, ip, lsl #15 │ │ │ │ + @ instruction: 0x007bae98 │ │ │ │ + rsbeq ip, r7, r0, asr #15 │ │ │ │ + rsbeq ip, r7, ip, asr #15 │ │ │ │ + strdeq r0, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x0067019c │ │ │ │ + rsbeq ip, r7, ip, ror #14 │ │ │ │ addeq r3, r5, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3745b4 │ │ │ │ ldr r2, [pc, #140] @ 3745b8 │ │ │ │ @@ -307279,48 +307279,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #108] @ 3745c0 │ │ │ │ ldr ip, [pc, #108] @ 3745c4 │ │ │ │ ldr r1, [pc, #108] @ 3745c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 3745cc │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, fp, ip, ror #26 │ │ │ │ - rsbeq r3, r6, ip, ror #2 │ │ │ │ - rsbseq r0, r0, r8, lsr r6 │ │ │ │ + rsbseq sl, fp, ip, asr #26 │ │ │ │ + rsbeq r3, r6, ip, asr #2 │ │ │ │ + rsbseq r0, r0, r8, lsl r6 │ │ │ │ addeq r2, r5, ip, asr #31 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ addseq r2, r1, r4, lsl lr │ │ │ │ - rsbeq ip, r7, r0, lsl #13 │ │ │ │ + rsbeq ip, r7, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #66 @ 0x42 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #80] @ 374640 │ │ │ │ @@ -307343,16 +307343,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, ip, lsr #10 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x007bac90 │ │ │ │ - rsbeq ip, r7, r4, lsl #11 │ │ │ │ + rsbseq sl, fp, r0, ror ip │ │ │ │ + rsbeq ip, r7, r4, ror #10 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ add r4, r0, #124 @ 0x7c │ │ │ │ lsr r2, r2, r1 │ │ │ │ rsb ip, r1, #32 │ │ │ │ orr r2, r2, r3, lsl ip │ │ │ │ sub ip, r1, #32 │ │ │ │ @@ -307455,15 +307455,15 @@ │ │ │ │ strb r3, [ip, #120] @ 0x78 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 37480c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r2, r5, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #584] @ 0x248 │ │ │ │ mov r4, r0 │ │ │ │ @@ -307490,15 +307490,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [r4, #576] @ 0x240 │ │ │ │ - bl 9abc34 │ │ │ │ + bl 9abc0c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #580] @ 0x244 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -307631,30 +307631,30 @@ │ │ │ │ ldr r1, [pc, #68] @ 374af8 │ │ │ │ ldr r0, [pc, #68] @ 374afc │ │ │ │ mov r2, lr │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, ip │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r1, [pc, #44] @ 374b00 │ │ │ │ ldr r2, [pc, #44] @ 374b04 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r1] │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ b 24a9b8 <__fprintf_chk@plt> │ │ │ │ - rsbseq sl, fp, r8, ror #19 │ │ │ │ + rsbseq sl, fp, r8, asr #19 │ │ │ │ addseq r6, r3, r0, asr #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq sl, fp, r8, lsl #17 │ │ │ │ - rsbeq ip, r7, r4, ror #2 │ │ │ │ + rsbseq sl, fp, r8, ror #16 │ │ │ │ + rsbeq ip, r7, r4, asr #2 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq ip, r7, ip, ror #2 │ │ │ │ + rsbeq ip, r7, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 374ce4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -307662,27 +307662,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #436] @ 374ce8 │ │ │ │ ldr r1, [pc, #436] @ 374cec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #416] @ 374cf0 │ │ │ │ ldr r1, [pc, #416] @ 374cf4 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #396] @ 374cf8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ add r8, r0, #240 @ 0xf0 │ │ │ │ lsl r3, r3, r2 │ │ │ │ ldr r2, [pc, #360] @ 374cfc │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -307690,21 +307690,21 @@ │ │ │ │ asr r3, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, r7, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5650 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ str r8, [sp] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [pc, #296] @ 374d00 │ │ │ │ ldrh r2, [r4, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, r4, #588 @ 0x24c │ │ │ │ add r3, r7, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ @@ -307735,58 +307735,58 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #220 @ 0xdc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5650 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp] │ │ │ │ add r2, r2, r6, lsl r3 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r1, [pc, #124] @ 374d10 │ │ │ │ ldr r2, [pc, #124] @ 374d14 │ │ │ │ ldr r0, [pc, #124] @ 374d18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r4, #144] @ 0x90 │ │ │ │ str r1, [r4, #172] @ 0xac │ │ │ │ str r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [r4, #228] @ 0xe4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ str r0, [r4, #576] @ 0x240 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sl, fp, r0, lsr #16 │ │ │ │ - strdeq pc, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x0066fa9c │ │ │ │ - rsbeq ip, r7, r8, lsl #2 │ │ │ │ - rsbeq ip, r7, r0, lsr #2 │ │ │ │ + rsbseq sl, fp, r0, lsl #16 │ │ │ │ + ldrdeq pc, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq pc, r6, ip, ror sl @ │ │ │ │ + rsbeq ip, r7, r8, ror #1 │ │ │ │ + rsbeq ip, r7, r0, lsl #2 │ │ │ │ addeq r2, r5, r8, lsl #21 │ │ │ │ - rsbeq ip, r7, ip, ror #1 │ │ │ │ - strheq ip, [r7], #-4 @ │ │ │ │ - @ instruction: 0x0067c090 │ │ │ │ + rsbeq ip, r7, ip, asr #1 │ │ │ │ + @ instruction: 0x0067c094 │ │ │ │ + rsbeq ip, r7, r0, ror r0 │ │ │ │ addeq r2, r5, r0, lsr #19 │ │ │ │ - rsbeq ip, r7, r8, asr r0 │ │ │ │ + rsbeq ip, r7, r8, lsr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsbeq ip, r7, r4 │ │ │ │ + rsbeq fp, r7, r4, ror #31 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #276] @ 374e48 │ │ │ │ ldr r0, [pc, #276] @ 374e4c │ │ │ │ @@ -307840,39 +307840,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 374e68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 374d6c │ │ │ │ ldr r0, [pc, #48] @ 374e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 374d6c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r3, r8, ror #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r3, r8, asr #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, r3, r8, lsr #27 │ │ │ │ andeq r1, r0, r0, ror r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0067be98 │ │ │ │ - rsbeq fp, r7, ip, ror #29 │ │ │ │ + rsbeq fp, r7, r8, ror lr │ │ │ │ + rsbeq fp, r7, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ 374f98 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -307880,42 +307880,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 374f9c │ │ │ │ ldr r1, [pc, #256] @ 374fa0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #236] @ 374fa4 │ │ │ │ ldr r1, [pc, #236] @ 374fa8 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #204] @ 374fac │ │ │ │ ldr r1, [pc, #204] @ 374fb0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #180] @ 374fb4 │ │ │ │ ldr r1, [pc, #180] @ 374fb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #152] @ 374fbc │ │ │ │ ldr r2, [pc, #152] @ 374fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #144] @ 374fc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -307939,19 +307939,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq sl, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r2, r6, ip, lsl #16 │ │ │ │ - ldrdeq pc, [pc], #-196 @ │ │ │ │ - rsbeq pc, r6, r4, ror r7 @ │ │ │ │ - rsbeq pc, r6, r4, lsl #15 │ │ │ │ + @ instruction: 0x007ba498 │ │ │ │ + rsbeq r2, r6, ip, ror #15 │ │ │ │ + strheq pc, [pc], #-196 @ │ │ │ │ + rsbeq pc, r6, r4, asr r7 @ │ │ │ │ + rsbeq pc, r6, r4, ror #14 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ strdeq r2, [r5], r0 │ │ │ │ addseq r2, r1, r8, lsl #10 │ │ │ │ muleq r0, ip, r7 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ @@ -307997,18 +307997,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, fp, r0, asr r3 │ │ │ │ + rsbseq sl, fp, r0, lsr r3 │ │ │ │ addseq r5, r3, ip, lsl #22 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, r4, lsr sp │ │ │ │ + rsbeq fp, r7, r4, lsl sp │ │ │ │ ldr r2, [pc, #136] @ 375120 │ │ │ │ and r3, r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #120] @ 375124 │ │ │ │ cmn r2, #1 │ │ │ │ @@ -308037,18 +308037,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, fp, r8, lsr #5 │ │ │ │ + rsbseq sl, fp, r8, lsl #5 │ │ │ │ addseq r5, r3, r0, ror sl │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, ip, lsr #25 │ │ │ │ + rsbeq fp, r7, ip, lsl #25 │ │ │ │ ldr r2, [pc, #136] @ 3751c0 │ │ │ │ and r3, r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #120] @ 3751c4 │ │ │ │ cmn r2, #1 │ │ │ │ @@ -308077,18 +308077,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, fp, r8, lsl #4 │ │ │ │ + rsbseq sl, fp, r8, ror #3 │ │ │ │ @ instruction: 0x009359d0 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, ip, lsl #24 │ │ │ │ + rsbeq fp, r7, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 375278 │ │ │ │ and r3, r1, #7 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -308123,18 +308123,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, fp, r8, asr r1 │ │ │ │ + rsbseq sl, fp, r8, lsr r1 │ │ │ │ addseq r5, r3, r4, lsl r9 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq fp, r7, ip, lsr fp │ │ │ │ + rsbeq fp, r7, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3752fc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 375300 │ │ │ │ @@ -308142,63 +308142,63 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r0, [r0, #136] @ 0x88 │ │ │ │ lsr r0, r0, #4 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007ba098 │ │ │ │ - rsbeq fp, r7, r8, lsr #19 │ │ │ │ - rsbeq fp, r7, r0, asr #19 │ │ │ │ + rsbseq sl, fp, r8, ror r0 │ │ │ │ + rsbeq fp, r7, r8, lsl #19 │ │ │ │ + rsbeq fp, r7, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 37537c │ │ │ │ ldr r2, [pc, #92] @ 375380 │ │ │ │ ldr r1, [pc, #92] @ 375384 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r0, #580] @ 0x244 │ │ │ │ cmp r3, #0 │ │ │ │ bne 375370 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9acb64 │ │ │ │ - rsbseq sl, fp, ip, lsl r0 │ │ │ │ - rsbeq fp, r7, r8, lsr #18 │ │ │ │ - rsbeq fp, r7, r0, asr #18 │ │ │ │ + b 9acb3c │ │ │ │ + ldrsheq r9, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq fp, r7, r8, lsl #18 │ │ │ │ + rsbeq fp, r7, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 375404 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -308208,31 +308208,31 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ str r6, [r0, #144] @ 0x90 │ │ │ │ str r5, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007b9f94 │ │ │ │ - strheq fp, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq fp, r7, r0, lsr #17 │ │ │ │ + rsbseq r9, fp, r4, ror pc │ │ │ │ + @ instruction: 0x0067b894 │ │ │ │ + rsbeq fp, r7, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 375474 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 375478 │ │ │ │ @@ -308240,27 +308240,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ and r4, r4, #3 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ ldrb r2, [r0, #120] @ 0x78 │ │ │ │ orr r2, r2, r1, lsl r4 │ │ │ │ strb r2, [r0, #120] @ 0x78 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 374810 │ │ │ │ - rsbseq r9, fp, r0, lsl pc │ │ │ │ - rsbeq fp, r7, r0, lsr #16 │ │ │ │ - rsbeq fp, r7, r8, lsr r8 │ │ │ │ + ldrsheq r9, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq fp, r7, r0, lsl #16 │ │ │ │ + rsbeq fp, r7, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3754e4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3754e8 │ │ │ │ @@ -308268,42 +308268,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ and r4, r4, #3 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ ldrb r2, [r0, #120] @ 0x78 │ │ │ │ bic r2, r2, r1, lsl r4 │ │ │ │ strb r2, [r0, #120] @ 0x78 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 374810 │ │ │ │ - rsbseq r9, fp, r0, lsr #29 │ │ │ │ - strheq fp, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq fp, r7, r8, asr #15 │ │ │ │ + rsbseq r9, fp, r0, lsl #29 │ │ │ │ + @ instruction: 0x0067b790 │ │ │ │ + rsbeq fp, r7, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #108] @ 375574 │ │ │ │ ldr r2, [pc, #108] @ 375578 │ │ │ │ ldr r1, [pc, #108] @ 37557c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -308314,17 +308314,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, fp, r4, lsr lr │ │ │ │ - rsbeq fp, r7, r0, asr #14 │ │ │ │ - rsbeq fp, r7, r8, asr r7 │ │ │ │ + rsbseq r9, fp, r4, lsl lr │ │ │ │ + rsbeq fp, r7, r0, lsr #14 │ │ │ │ + rsbeq fp, r7, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #288] @ 3756bc │ │ │ │ mov r4, r1 │ │ │ │ @@ -308335,15 +308335,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ tst r3, #12 │ │ │ │ beq 37565c │ │ │ │ tst r3, #32 │ │ │ │ @@ -308363,15 +308363,15 @@ │ │ │ │ subs r0, r0, r7 │ │ │ │ sbc r1, r1, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a130 │ │ │ │ + bl 71a108 │ │ │ │ cmp r6, #0 │ │ │ │ ble 37565c │ │ │ │ add r3, r5, r6 │ │ │ │ sub r2, r5, #1 │ │ │ │ ldrb r1, [r3, #-1]! │ │ │ │ strb r1, [r2, #1]! │ │ │ │ cmp r5, r3 │ │ │ │ @@ -308387,26 +308387,26 @@ │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r1, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a130 │ │ │ │ + bl 71a108 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x007b9d98 │ │ │ │ - rsbeq fp, r7, r4, asr #13 │ │ │ │ - rsbeq fp, r7, r0, lsr #13 │ │ │ │ + rsbseq r9, fp, r8, ror sp │ │ │ │ + rsbeq fp, r7, r4, lsr #13 │ │ │ │ + rsbeq fp, r7, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #288] @ 375804 │ │ │ │ mov r5, r1 │ │ │ │ @@ -308417,15 +308417,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ and r1, r5, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ tst r3, #12 │ │ │ │ beq 3757ac │ │ │ │ ands r2, r3, #32 │ │ │ │ @@ -308445,15 +308445,15 @@ │ │ │ │ subs r0, r0, r7 │ │ │ │ sbc r1, r1, r3 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a130 │ │ │ │ + bl 71a108 │ │ │ │ asr r1, r6, #1 │ │ │ │ cmp r1, #0 │ │ │ │ ble 3757ac │ │ │ │ add r3, r4, r6 │ │ │ │ sub r1, r3, r1 │ │ │ │ sub r4, r4, #1 │ │ │ │ ldrb r2, [r3, #-1]! │ │ │ │ @@ -308469,26 +308469,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adds r0, r0, r7 │ │ │ │ str r2, [sp, #8] │ │ │ │ adc r1, r1, r3 │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r6, ip} │ │ │ │ - bl 71a130 │ │ │ │ + bl 71a108 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, fp, r0, asr ip │ │ │ │ - rsbeq fp, r7, ip, ror r5 │ │ │ │ - rsbeq fp, r7, r8, asr r5 │ │ │ │ + rsbseq r9, fp, r0, lsr ip │ │ │ │ + rsbeq fp, r7, ip, asr r5 │ │ │ │ + rsbeq fp, r7, r8, lsr r5 │ │ │ │ │ │ │ │ 00375810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr fp, [pc, #660] @ 375abc │ │ │ │ @@ -308508,91 +308508,91 @@ │ │ │ │ ldr r9, [pc, #616] @ 375ac8 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ ldr r3, [pc, #588] @ 375acc │ │ │ │ ldr r2, [pc, #588] @ 375ad0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #104 @ 0x68 │ │ │ │ ldr r3, [pc, #580] @ 375ad4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ ldr r3, [pc, #528] @ 375ad8 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ cmp r7, #0 │ │ │ │ beq 375a1c │ │ │ │ ldr r1, [pc, #496] @ 375adc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1152 @ 0x480 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ ldr r1, [pc, #480] @ 375ae0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ ldr r3, [pc, #464] @ 375ae4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3a5340 │ │ │ │ mov r0, fp │ │ │ │ bl 3a51d0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ ldr r2, [pc, #356] @ 375ae8 │ │ │ │ ldr r1, [pc, #356] @ 375aec │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ ldr r1, [pc, #344] @ 375af0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr r9, [pc, #332] @ 375af4 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ ldr r8, [pc, #328] @ 375af8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #324] @ 375afc │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -308600,119 +308600,119 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 3a5340 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [pc, #288] @ 375b00 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [pc, #264] @ 375b00 │ │ │ │ str r9, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a4dfc │ │ │ │ ldr r1, [pc, #224] @ 375b04 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ ldr r1, [pc, #208] @ 375b08 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ ldr r3, [pc, #152] @ 375ae4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3a5340 │ │ │ │ mov r0, fp │ │ │ │ bl 3a51d0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ mvn r2, #0 │ │ │ │ b 375980 │ │ │ │ - rsbeq fp, r7, r0, asr r4 │ │ │ │ + rsbeq fp, r7, r0, lsr r4 │ │ │ │ addseq r5, r3, ip, ror #5 │ │ │ │ - rsbeq fp, r7, r0, ror #10 │ │ │ │ - @ instruction: 0x00703c94 │ │ │ │ - rsbseq r9, fp, r0, asr #21 │ │ │ │ - rsbeq r1, r6, ip, lsl lr │ │ │ │ - rsbeq pc, pc, r8, ror #5 │ │ │ │ - strdeq fp, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq fp, r7, r4, ror #9 │ │ │ │ + rsbeq fp, r7, r0, asr #10 │ │ │ │ + rsbseq r3, r0, r4, ror ip │ │ │ │ + rsbseq r9, fp, r0, lsr #21 │ │ │ │ + strdeq r1, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq pc, pc, r8, asr #5 │ │ │ │ ldrdeq fp, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq fp, r7, r4, asr #9 │ │ │ │ + strheq fp, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ - rsbeq fp, r7, r8, asr #8 │ │ │ │ - rsbeq fp, r7, r4, asr #8 │ │ │ │ - rsbseq r9, fp, ip, lsl #19 │ │ │ │ rsbeq fp, r7, r8, lsr #8 │ │ │ │ - rsbeq lr, r6, r8, lsl #25 │ │ │ │ + rsbeq fp, r7, r4, lsr #8 │ │ │ │ + rsbseq r9, fp, ip, ror #18 │ │ │ │ + rsbeq fp, r7, r8, lsl #8 │ │ │ │ + rsbeq lr, r6, r8, ror #24 │ │ │ │ muleq r0, r1, r2 │ │ │ │ - rsbeq fp, r7, ip, lsr #7 │ │ │ │ - rsbeq fp, r7, r0, lsr #7 │ │ │ │ + rsbeq fp, r7, ip, lsl #7 │ │ │ │ + rsbeq fp, r7, r0, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 375b1c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f30 │ │ │ │ + b 753f08 │ │ │ │ addeq r1, r5, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 375b7c │ │ │ │ ldr r2, [pc, #68] @ 375b80 │ │ │ │ ldr r1, [pc, #68] @ 375b84 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #40] @ 375b88 │ │ │ │ ldr r1, [pc, #40] @ 375b8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74df00 │ │ │ │ - rsbseq r9, fp, ip, lsr #17 │ │ │ │ - rsbeq r1, r6, r4, ror #22 │ │ │ │ - rsbeq pc, pc, r0, lsr r0 @ │ │ │ │ + b 74ded8 │ │ │ │ + rsbseq r9, fp, ip, lsl #17 │ │ │ │ + rsbeq r1, r6, r4, asr #22 │ │ │ │ + rsbeq pc, pc, r0, lsl r0 @ │ │ │ │ addeq r1, r5, r4, lsl #24 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #244] @ 375c9c │ │ │ │ @@ -308722,49 +308722,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 375ca0 │ │ │ │ ldr r1, [pc, #228] @ 375ca4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [pc, #208] @ 375ca8 │ │ │ │ ldr r2, [pc, #208] @ 375cac │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #168] @ 375cb0 │ │ │ │ ldr r1, [pc, #168] @ 375cb4 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #136] @ 375cb8 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ add r6, r5, #752 @ 0x2f0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 338e68 │ │ │ │ add r1, r5, #920 @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ bl 338d68 │ │ │ │ ldr r1, [pc, #68] @ 375cbc │ │ │ │ @@ -308774,21 +308774,21 @@ │ │ │ │ bl 324190 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 324340 │ │ │ │ - rsbseq r9, fp, r4, asr #16 │ │ │ │ - rsbeq r1, r6, ip, ror #21 │ │ │ │ - strheq lr, [pc], #-244 @ │ │ │ │ - rsbeq fp, r7, r4, asr r2 │ │ │ │ - rsbeq fp, r7, r8, lsr r2 │ │ │ │ - strdeq r2, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r2, r7, r0, lsl r6 │ │ │ │ + rsbseq r9, fp, r4, lsr #16 │ │ │ │ + rsbeq r1, r6, ip, asr #21 │ │ │ │ + @ instruction: 0x006fef94 │ │ │ │ + rsbeq fp, r7, r4, lsr r2 │ │ │ │ + rsbeq fp, r7, r8, lsl r2 │ │ │ │ + ldrdeq r2, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r2, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ addeq r1, r5, r8, lsr #22 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ lsr r3, r3, r1 │ │ │ │ ldr ip, [r0, #1052] @ 0x41c │ │ │ │ tst r3, ip │ │ │ │ mov ip, #0 │ │ │ │ @@ -308808,15 +308808,15 @@ │ │ │ │ orr r2, r2, r3 │ │ │ │ str r2, [r0, #1064] @ 0x428 │ │ │ │ ldr r3, [r0, #1068] @ 0x42c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ cmp r1, #0 │ │ │ │ beq 375d08 │ │ │ │ tst ip, r3 │ │ │ │ orrne r2, r2, r3 │ │ │ │ strne r2, [r0, #1064] @ 0x428 │ │ │ │ b 375d10 │ │ │ │ ldr r1, [sp] │ │ │ │ @@ -308845,30 +308845,30 @@ │ │ │ │ b 375d5c │ │ │ │ ldr r0, [r0, #1060] @ 0x424 │ │ │ │ b 375d5c │ │ │ │ ldr r0, [r0, #1056] @ 0x420 │ │ │ │ b 375d5c │ │ │ │ ldr r0, [r0, #1052] @ 0x41c │ │ │ │ b 375d5c │ │ │ │ - rsbseq r9, fp, r0, asr r6 │ │ │ │ + rsbseq r9, fp, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 375e34 │ │ │ │ ldr r2, [pc, #96] @ 375e38 │ │ │ │ ldr r1, [pc, #96] @ 375e3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ str r3, [r0, #1056] @ 0x420 │ │ │ │ str r3, [r0, #1060] @ 0x424 │ │ │ │ str r3, [r0, #1064] @ 0x428 │ │ │ │ str r3, [r0, #1068] @ 0x42c │ │ │ │ str r3, [r0, #1072] @ 0x430 │ │ │ │ @@ -308876,17 +308876,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, fp, r4, lsl r6 │ │ │ │ - rsbeq fp, r7, r4, lsr r0 │ │ │ │ - rsbeq fp, r7, r4, asr #32 │ │ │ │ + ldrsheq r9, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq fp, r7, r4, lsl r0 │ │ │ │ + rsbeq fp, r7, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -308899,15 +308899,15 @@ │ │ │ │ ldr r3, [r5, #1064] @ 0x428 │ │ │ │ ldr r2, [r5, #1068] @ 0x42c │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r3, [pc, #204] @ 375f68 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #20 │ │ │ │ bhi 375e74 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -308939,29 +308939,29 @@ │ │ │ │ ldr r2, [r5, #1052] @ 0x41c │ │ │ │ tst r3, r2 │ │ │ │ beq 375efc │ │ │ │ tst r6, r3 │ │ │ │ ldr r0, [r9, r4, lsl #2] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 375efc │ │ │ │ ldr r3, [r0, #1064] @ 0x428 │ │ │ │ ldr r2, [r0, #1068] @ 0x42c │ │ │ │ str r6, [r0, #1056] @ 0x420 │ │ │ │ b 375e7c │ │ │ │ ldr r3, [r0, #1064] @ 0x428 │ │ │ │ ldr r2, [r0, #1068] @ 0x42c │ │ │ │ str r6, [r0, #1052] @ 0x41c │ │ │ │ b 375e7c │ │ │ │ ldr r3, [r5, #1064] @ 0x428 │ │ │ │ ldr r2, [r5, #1068] @ 0x42c │ │ │ │ str r6, [r5, #1060] @ 0x424 │ │ │ │ b 375e7c │ │ │ │ - rsbseq r9, fp, sp, lsr r5 │ │ │ │ + rsbseq r9, fp, sp, lsl r5 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 375f98 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -308983,24 +308983,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74da24 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #132] @ 376074 │ │ │ │ ldr r1, [pc, #132] @ 376078 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 376048 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -309017,30 +309017,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, fp, ip, asr r4 │ │ │ │ - ldrdeq r1, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq lr, pc, r8, lsr #23 │ │ │ │ - rsbeq r8, r7, r4, asr #25 │ │ │ │ - rsbeq sl, r7, ip, asr #28 │ │ │ │ + rsbseq r9, fp, ip, lsr r4 │ │ │ │ + strheq r1, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq lr, pc, r8, lsl #23 │ │ │ │ + rsbeq r8, r7, r4, lsr #25 │ │ │ │ + rsbeq sl, r7, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3760a8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r1, r5, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 376170 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -309049,54 +309049,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 376174 │ │ │ │ ldr r1, [pc, #156] @ 376178 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #136] @ 37617c │ │ │ │ ldr r1, [pc, #136] @ 376180 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 376184 │ │ │ │ ldr r1, [pc, #100] @ 376188 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #64] @ 37618c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, fp, r0, ror #6 │ │ │ │ - ldrdeq r1, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x006fea98 │ │ │ │ - strheq r8, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - ldrdeq r8, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq sl, r7, r8, lsr #26 │ │ │ │ + rsbseq r9, fp, r0, asr #6 │ │ │ │ + strheq r1, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq lr, pc, r8, ror sl @ │ │ │ │ + @ instruction: 0x00678b9c │ │ │ │ + strheq r8, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq sl, r7, r8, lsl #26 │ │ │ │ addseq r1, r1, r4, asr #16 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -309131,24 +309131,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3762ac │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a0c0 │ │ │ │ + bl 74a098 │ │ │ │ ldr ip, [pc, #124] @ 3762b0 │ │ │ │ ldr r2, [pc, #124] @ 3762b4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #96] @ 3762b8 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -309164,17 +309164,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r7, r0, lsr ip │ │ │ │ - ldrsheq r9, [fp], #-16 @ │ │ │ │ - rsbeq r8, r7, r4, ror sl │ │ │ │ + rsbeq sl, r7, r0, lsl ip │ │ │ │ + ldrsbeq r9, [fp], #-16 @ │ │ │ │ + rsbeq r8, r7, r4, asr sl │ │ │ │ addeq r1, r5, r4, lsr #11 │ │ │ │ │ │ │ │ 003762bc : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -309212,23 +309212,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 3763f4 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -309250,17 +309250,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsheq r9, [fp], #-12 @ │ │ │ │ - rsbeq r8, r7, r8, lsl #19 │ │ │ │ - @ instruction: 0x00678990 │ │ │ │ + ldrsbeq r9, [fp], #-12 @ │ │ │ │ + rsbeq r8, r7, r8, ror #18 │ │ │ │ + rsbeq r8, r7, r0, ror r9 │ │ │ │ │ │ │ │ 003763f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -309311,15 +309311,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9abc3c │ │ │ │ + b 9abc14 │ │ │ │ │ │ │ │ 003764d4 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -309344,15 +309344,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9abc3c │ │ │ │ + b 9abc14 │ │ │ │ │ │ │ │ 00376550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 37674c │ │ │ │ @@ -309377,20 +309377,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376610 │ │ │ │ ldr r2, [pc, #364] @ 376764 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -309452,51 +309452,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #120] @ 376778 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 37677c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 376604 │ │ │ │ ldr r1, [pc, #76] @ 376780 │ │ │ │ ldr r0, [pc, #76] @ 376784 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 376604 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009345b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r4, r3, ip, r5 │ │ │ │ - rsbseq r8, fp, r0, lsl #29 │ │ │ │ - rsbeq r8, r7, r0, lsl r7 │ │ │ │ - rsbeq r8, r7, r4, lsr #14 │ │ │ │ + rsbseq r8, fp, r0, ror #28 │ │ │ │ + strdeq r8, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r7, r4, lsl #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r3, r0, asr #9 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r0, r5, r0, lsl #18 │ │ │ │ - rsbeq sl, r7, r4, lsr r7 │ │ │ │ - rsbseq r0, r5, ip, asr #17 │ │ │ │ - rsbeq sl, r7, r0, asr #14 │ │ │ │ + rsbseq r0, r5, r0, ror #17 │ │ │ │ + rsbeq sl, r7, r4, lsl r7 │ │ │ │ + rsbseq r0, r5, ip, lsr #17 │ │ │ │ + rsbeq sl, r7, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 3769dc │ │ │ │ ldr r3, [pc, #568] @ 3769e0 │ │ │ │ @@ -309543,20 +309543,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 376978 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 376930 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37684c │ │ │ │ ldr r2, [pc, #364] @ 3769fc │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -309582,25 +309582,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 376a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 376828 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 376a10 │ │ │ │ ldr r3, [pc, #160] @ 3769e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -309634,33 +309634,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 3767e8 │ │ │ │ mov r5, #1 │ │ │ │ b 376934 │ │ │ │ ldr r0, [pc, #76] @ 376a14 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 376828 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r3, r4, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r3, r4, asr #6 │ │ │ │ - @ instruction: 0x0067a698 │ │ │ │ - rsbseq sp, r6, r4, lsl #17 │ │ │ │ - rsbseq r8, fp, ip, lsl ip │ │ │ │ - rsbeq r8, r7, r4, lsr #9 │ │ │ │ - strheq r8, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sl, r7, r8, ror r6 │ │ │ │ + rsbseq sp, r6, r4, ror #16 │ │ │ │ + ldrsheq r8, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r8, r7, r4, lsl #9 │ │ │ │ + @ instruction: 0x00678498 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r7, r0, lsr r5 │ │ │ │ + rsbeq sl, r7, r0, lsl r5 │ │ │ │ addseq r4, r3, r0, ror #3 │ │ │ │ - strheq sl, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x0067a490 │ │ │ │ │ │ │ │ 00376a18 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 376788 │ │ │ │ │ │ │ │ 00376a20 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -309699,20 +309699,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 376b0c │ │ │ │ ldr r3, [pc, #336] @ 376c2c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -309769,48 +309769,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 376c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 376ae8 │ │ │ │ mov r0, r4 │ │ │ │ b 376b24 │ │ │ │ ldr r0, [pc, #68] @ 376c44 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 376ae8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r3, ip, asr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrheq r4, [r3], r4 @ │ │ │ │ - @ instruction: 0x007b899c │ │ │ │ - rsbeq r8, r7, ip, lsr #4 │ │ │ │ - rsbeq r8, r7, r0, asr #4 │ │ │ │ + rsbseq r8, fp, ip, ror r9 │ │ │ │ + rsbeq r8, r7, ip, lsl #4 │ │ │ │ + rsbeq r8, r7, r0, lsr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00933ff0 │ │ │ │ andeq r5, r0, r8, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq sl, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrdeq sl, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0067a29c │ │ │ │ + strheq sl, [r7], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 00376c48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -309821,25 +309821,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #340] @ 376de8 │ │ │ │ ldr r2, [pc, #340] @ 376dec │ │ │ │ ldr r1, [pc, #340] @ 376df0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r6, [pc, #312] @ 376df4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376dd4 │ │ │ │ ldr r2, [pc, #296] @ 376df8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -309886,48 +309886,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 376e0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 376cdc │ │ │ │ ldr r0, [pc, #80] @ 376e10 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 376cdc │ │ │ │ mvn r0, #0 │ │ │ │ b 376cec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00933eb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r8, fp, ip, lsl #15 │ │ │ │ - rsbeq r8, r7, r4, lsl r0 │ │ │ │ - rsbeq r8, r7, r8, lsr #32 │ │ │ │ + rsbseq r8, fp, ip, ror #14 │ │ │ │ + strdeq r7, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r8, r7, r8 │ │ │ │ addseq r3, r3, r4, ror #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r3, r8, lsr #28 │ │ │ │ andeq r2, r0, ip, asr r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r7, r8, asr r1 │ │ │ │ - rsbeq sl, r7, r0, lsl #3 │ │ │ │ + rsbeq sl, r7, r8, lsr r1 │ │ │ │ + rsbeq sl, r7, r0, ror #2 │ │ │ │ │ │ │ │ 00376e14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 376fb0 │ │ │ │ @@ -309961,25 +309961,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #260] @ 376fc0 │ │ │ │ ldr r2, [pc, #260] @ 376fc4 │ │ │ │ ldr r1, [pc, #260] @ 376fc8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376e68 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -310008,44 +310008,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 376fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 376e6c │ │ │ │ ldr r0, [pc, #68] @ 376fe0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 376e6c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00933cf0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00933cd8 │ │ │ │ addseq r3, r3, r8, lsr #25 │ │ │ │ - rsbseq r8, fp, r4, ror #10 │ │ │ │ - rsbeq r7, r7, ip, ror #27 │ │ │ │ - rsbeq r7, r7, r0, lsl #28 │ │ │ │ + rsbseq r8, fp, r4, asr #10 │ │ │ │ + rsbeq r7, r7, ip, asr #27 │ │ │ │ + rsbeq r7, r7, r0, ror #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r9, [r7], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sl, r7, r4, lsl r0 │ │ │ │ + ldrdeq r9, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + strdeq r9, [r7], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 00376fe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 377198 │ │ │ │ @@ -310065,20 +310065,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 3771a8 │ │ │ │ ldr r7, [pc, #372] @ 3771ac │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377090 │ │ │ │ ldr r2, [pc, #312] @ 3771b0 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -310125,53 +310125,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #128] @ 3771c4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3771c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 377088 │ │ │ │ ldr r1, [pc, #84] @ 3771cc │ │ │ │ ldr r0, [pc, #84] @ 3771d0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 377088 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r0, lsr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r3, r8, lsl #22 │ │ │ │ - ldrsheq r8, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r7, r7, r0, lsl #25 │ │ │ │ - @ instruction: 0x00677c94 │ │ │ │ + ldrsbeq r8, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, r7, r0, ror #24 │ │ │ │ + rsbeq r7, r7, r4, ror ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r3, r8, ror sl │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbseq r9, r4, r0, lsl sp │ │ │ │ - strdeq r9, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsbeq r9, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - strdeq r9, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsheq r9, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r9, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + ldrheq r9, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq r9, [r7], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 003771d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 377334 │ │ │ │ @@ -310200,15 +310200,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 377330 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9abc3c │ │ │ │ + b 9abc14 │ │ │ │ ldr r2, [pc, #224] @ 377348 │ │ │ │ ldr r3, [pc, #204] @ 377338 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -310239,147 +310239,147 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 377358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 377230 │ │ │ │ ldr r0, [pc, #56] @ 37735c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 377230 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r0, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r3, r4, lsl r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r3, r4, ror #17 │ │ │ │ @ instruction: 0x009338b4 │ │ │ │ @ instruction: 0x00003bb0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r7, ip, asr #25 │ │ │ │ - ldrdeq r9, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r9, r7, ip, lsr #25 │ │ │ │ + strheq r9, [r7], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 00377360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r1, [pc, #84] @ 3773d8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b988 │ │ │ │ + bl 74b960 │ │ │ │ ldr ip, [pc, #68] @ 3773dc │ │ │ │ ldr r2, [pc, #68] @ 3773e0 │ │ │ │ ldr r1, [pc, #68] @ 3773e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x006e4698 │ │ │ │ - rsbseq r8, fp, r8, lsl #1 │ │ │ │ - rsbeq r7, r7, r4, lsl r9 │ │ │ │ - rsbeq r7, r7, r8, lsr #18 │ │ │ │ + rsbeq r4, lr, r8, ror r6 │ │ │ │ + rsbseq r8, fp, r8, rrx │ │ │ │ + strdeq r7, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, r7, r8, lsl #18 │ │ │ │ │ │ │ │ 003773e8 : │ │ │ │ - b 74d964 │ │ │ │ + b 74d93c │ │ │ │ │ │ │ │ 003773ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r1, [pc, #124] @ 377494 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 377498 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74b988 │ │ │ │ + bl 74b960 │ │ │ │ ldr ip, [pc, #104] @ 37749c │ │ │ │ ldr r2, [pc, #104] @ 3774a0 │ │ │ │ ldr r1, [pc, #104] @ 3774a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #72] @ 3774a8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74d964 │ │ │ │ + bl 74d93c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r4, lr, r4, lsl #12 │ │ │ │ + rsbeq r4, lr, r4, ror #11 │ │ │ │ @ instruction: 0x009336fc │ │ │ │ - rsbseq r7, fp, ip, ror #31 │ │ │ │ - rsbeq r7, r7, r4, ror r8 │ │ │ │ - rsbeq r7, r7, r4, lsl #17 │ │ │ │ + rsbseq r7, fp, ip, asr #31 │ │ │ │ + rsbeq r7, r7, r4, asr r8 │ │ │ │ + rsbeq r7, r7, r4, ror #16 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ ldr r0, [pc, #4] @ 3774b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r0, r5, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 377538 │ │ │ │ ldr r2, [pc, #100] @ 37753c │ │ │ │ ldr r1, [pc, #100] @ 377540 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #72] @ 377544 │ │ │ │ ldr r2, [pc, #72] @ 377548 │ │ │ │ ldr r3, [pc, #72] @ 37754c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -310389,17 +310389,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, fp, r0, lsr #31 │ │ │ │ - ldrdeq r7, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r7, r7, ip, ror #15 │ │ │ │ + rsbseq r7, fp, r0, lsl #31 │ │ │ │ + strheq r7, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r7, r7, ip, asr #15 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310411,37 +310411,37 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [pc, #184] @ 377654 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #32 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3775e4 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377628 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7583ac │ │ │ │ + bl 758384 │ │ │ │ ldr ip, [pc, #100] @ 377658 │ │ │ │ ldr r2, [pc, #100] @ 37765c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, ip] │ │ │ │ @@ -310457,20 +310457,20 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r7, fp, r0, lsl pc │ │ │ │ - rsbeq r9, r7, r8, lsr #21 │ │ │ │ - rsbeq r9, r7, r4, asr #21 │ │ │ │ + ldrsheq r7, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r9, r7, r8, lsl #21 │ │ │ │ + rsbeq r9, r7, r4, lsr #21 │ │ │ │ addseq r3, r3, r4, lsl #11 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r9, r7, r8, asr sl │ │ │ │ + rsbeq r9, r7, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #292] @ 37779c │ │ │ │ ldr r2, [pc, #292] @ 3777a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310478,15 +310478,15 @@ │ │ │ │ ldr r1, [pc, #284] @ 3777a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #256] @ 3777a8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 3776f4 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -310500,15 +310500,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 7583ac │ │ │ │ + bl 758384 │ │ │ │ ldr ip, [pc, #172] @ 3777ac │ │ │ │ ldr r2, [pc, #172] @ 3777b0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -310522,15 +310522,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 7583ac │ │ │ │ + bl 758384 │ │ │ │ ldr r1, [pc, #84] @ 3777ac │ │ │ │ ldr r2, [pc, #88] @ 3777b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r7 │ │ │ │ @@ -310542,38 +310542,38 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r7, fp, r4, lsl #28 │ │ │ │ - @ instruction: 0x00679994 │ │ │ │ - strheq r9, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r7, fp, r4, ror #27 │ │ │ │ + rsbeq r9, r7, r4, ror r9 │ │ │ │ + @ instruction: 0x00679990 │ │ │ │ addseq r3, r3, r8, ror r4 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r9, r7, r4, lsr #19 │ │ │ │ - rsbeq r9, r7, r8, lsr #18 │ │ │ │ + rsbeq r9, r7, r4, lsl #19 │ │ │ │ + rsbeq r9, r7, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #100] @ 377840 │ │ │ │ ldr r2, [pc, #100] @ 377844 │ │ │ │ ldr r1, [pc, #100] @ 377848 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377820 │ │ │ │ add r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ ldrb r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -310583,17 +310583,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007b7c9c │ │ │ │ - rsbeq r9, r7, r4, lsr r8 │ │ │ │ - rsbeq r9, r7, r0, asr r8 │ │ │ │ + rsbseq r7, fp, ip, ror ip │ │ │ │ + rsbeq r9, r7, r4, lsl r8 │ │ │ │ + rsbeq r9, r7, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #620] @ 377ad0 │ │ │ │ ldr r2, [pc, #620] @ 377ad4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310601,15 +310601,15 @@ │ │ │ │ ldr r1, [pc, #612] @ 377ad8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #584] @ 377adc │ │ │ │ ldr r6, [pc, #584] @ 377ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3779c8 │ │ │ │ @@ -310617,15 +310617,15 @@ │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq 377a3c │ │ │ │ cmp r3, #3 │ │ │ │ beq 37794c │ │ │ │ - bl 7583ac │ │ │ │ + bl 758384 │ │ │ │ ldr r2, [pc, #528] @ 377ae4 │ │ │ │ ldr ip, [pc, #528] @ 377ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ ldr ip, [r5, #104] @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -310666,15 +310666,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 377a30 │ │ │ │ cmp r4, #1 │ │ │ │ bne 377a60 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne 377a2c │ │ │ │ - bl 7583ac │ │ │ │ + bl 758384 │ │ │ │ ldr r1, [pc, #336] @ 377ae8 │ │ │ │ ldr r2, [pc, #336] @ 377aec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r4 │ │ │ │ @@ -310693,15 +310693,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r4, #1 │ │ │ │ beq 377a78 │ │ │ │ cmp r4, #2 │ │ │ │ bne 377928 │ │ │ │ - bl 7583ac │ │ │ │ + bl 758384 │ │ │ │ ldr ip, [pc, #228] @ 377ae8 │ │ │ │ ldr r2, [pc, #232] @ 377af0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -310713,62 +310713,62 @@ │ │ │ │ bl 3777b8 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ b 37794c │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b 37794c │ │ │ │ - bl 7583ac │ │ │ │ + bl 758384 │ │ │ │ ldr r2, [pc, #160] @ 377af4 │ │ │ │ ldr ip, [pc, #144] @ 377ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3778dc │ │ │ │ - bl 7583ac │ │ │ │ + bl 758384 │ │ │ │ ldr r2, [pc, #140] @ 377af8 │ │ │ │ ldr ip, [pc, #120] @ 377ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3778dc │ │ │ │ bl 3777b8 │ │ │ │ b 377928 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #112] @ 377afc │ │ │ │ ldr r2, [pc, #112] @ 377b00 │ │ │ │ ldr r1, [pc, #112] @ 377b04 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377928 │ │ │ │ sub r1, r4, #2 │ │ │ │ mov r0, r5 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b 377928 │ │ │ │ - rsbseq r7, fp, r8, lsl ip │ │ │ │ - rsbeq r9, r7, r4, lsr #15 │ │ │ │ - rsbeq r9, r7, r0, asr #15 │ │ │ │ - rsbseq r7, fp, r0, ror #23 │ │ │ │ + ldrsheq r7, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r9, r7, r4, lsl #15 │ │ │ │ + rsbeq r9, r7, r0, lsr #15 │ │ │ │ + rsbseq r7, fp, r0, asr #23 │ │ │ │ addseq r3, r3, r4, lsl #5 │ │ │ │ - rsbeq r9, r7, ip, ror #17 │ │ │ │ + rsbeq r9, r7, ip, asr #17 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq r9, r7, r0, lsl #15 │ │ │ │ - rsbeq r9, r7, r4, lsl #15 │ │ │ │ - rsbeq r9, r7, r4, lsl #13 │ │ │ │ - rsbeq r9, r7, r0, ror #13 │ │ │ │ - rsbseq r7, fp, ip, ror #19 │ │ │ │ - rsbeq r9, r7, r4, lsl #11 │ │ │ │ - rsbeq r9, r7, r0, lsr #11 │ │ │ │ + rsbeq r9, r7, r0, ror #14 │ │ │ │ + rsbeq r9, r7, r4, ror #14 │ │ │ │ + rsbeq r9, r7, r4, ror #12 │ │ │ │ + rsbeq r9, r7, r0, asr #13 │ │ │ │ + rsbseq r7, fp, ip, asr #19 │ │ │ │ + rsbeq r9, r7, r4, ror #10 │ │ │ │ + rsbeq r9, r7, r0, lsl #11 │ │ │ │ │ │ │ │ 00377b08 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -311253,23 +311253,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 3783f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 378084 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 377dd4 │ │ │ │ b 37811c │ │ │ │ @@ -311341,28 +311341,28 @@ │ │ │ │ strb r3, [r4, #176] @ 0xb0 │ │ │ │ strb r0, [r4, #180] @ 0xb4 │ │ │ │ b 3780d0 │ │ │ │ ldr r0, [pc, #60] @ 3783fc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 378084 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r3, ip, ror #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r3, ip, asr #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, fp, ip, lsl r4 │ │ │ │ + ldrsheq r7, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ addseq r2, r3, r4, asr #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r7, r8, ror pc │ │ │ │ - rsbeq r8, r7, r4, ror lr │ │ │ │ + rsbeq r8, r7, r8, asr pc │ │ │ │ + rsbeq r8, r7, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #1080] @ 378850 │ │ │ │ ldr ip, [pc, #1080] @ 378854 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -311533,23 +311533,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 378878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 378460 │ │ │ │ ldrb r1, [r4, #237] @ 0xed │ │ │ │ mov r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ strb r2, [r4, #236] @ 0xec │ │ │ │ beq 37852c │ │ │ │ @@ -311564,15 +311564,15 @@ │ │ │ │ ldrb r7, [r4, #177] @ 0xb1 │ │ │ │ strb r3, [r4, #238] @ 0xee │ │ │ │ b 378548 │ │ │ │ ldr r0, [pc, #320] @ 37887c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 378460 │ │ │ │ ldr r3, [r4, #216] @ 0xd8 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #32 │ │ │ │ movcs r3, #0 │ │ │ │ tst r2, #32 │ │ │ │ @@ -311635,22 +311635,22 @@ │ │ │ │ ldrb r3, [r3, #182] @ 0xb6 │ │ │ │ strb r3, [r4, #214] @ 0xd6 │ │ │ │ b 37877c │ │ │ │ addseq r2, r3, r4, lsl #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r3, ip, ror #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, fp, fp, asr #32 │ │ │ │ + rsbseq r7, fp, fp, lsr #32 │ │ │ │ addseq r2, r3, r8, lsr r6 │ │ │ │ umullseq r2, r3, r8, r5 │ │ │ │ andeq r2, r0, r8, lsl r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r7, ip, ror fp │ │ │ │ - rsbeq r8, r7, r0, ror #22 │ │ │ │ + rsbeq r8, r7, ip, asr fp │ │ │ │ + rsbeq r8, r7, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ cmp r2, #14 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #608] @ 378b00 │ │ │ │ @@ -311787,71 +311787,71 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 378b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 378904 │ │ │ │ ldr r0, [pc, #60] @ 378b28 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 378904 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r3, r8, ror r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r3, r8, ror #4 │ │ │ │ - ldrsheq r6, [fp], #-185 @ 0xffffff47 @ │ │ │ │ + ldrsbeq r6, [fp], #-185 @ 0xffffff47 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r3, r8, ror #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r8, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r8, r7, r4, lsl r8 │ │ │ │ + ldrdeq r8, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq r8, [r7], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 00378b2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74dfd0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 74dfa8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #64] @ 378b90 │ │ │ │ ldr r2, [pc, #64] @ 378b94 │ │ │ │ ldr r1, [pc, #64] @ 378b98 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldrb r0, [r0, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, fp, r4, lsl #19 │ │ │ │ - rsbeq lr, r5, r8, lsr fp │ │ │ │ - ldrdeq r8, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r6, fp, r4, ror #18 │ │ │ │ + rsbeq lr, r5, r8, lsl fp │ │ │ │ + strheq r8, [lr], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 00378b9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #140] @ 378c40 │ │ │ │ @@ -311878,26 +311878,26 @@ │ │ │ │ str r0, [r4] │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ 378c4c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0xfffff428 │ │ │ │ - @ instruction: 0x00678b90 │ │ │ │ - rsbeq r8, r7, ip, lsr r7 │ │ │ │ + rsbeq r8, r7, r0, ror fp │ │ │ │ + rsbeq r8, r7, ip, lsl r7 │ │ │ │ addeq lr, r4, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 378d94 │ │ │ │ ldr r2, [pc, #300] @ 378d98 │ │ │ │ @@ -311956,41 +311956,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 378db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 378ca4 │ │ │ │ ldr r0, [pc, #60] @ 378dbc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 378ca4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00931eb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r1, r3, r4, lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r3, r0, ror lr │ │ │ │ andeq r1, r0, r8, lsr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq lr, r4, r0, lsl #25 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00678690 │ │ │ │ - rsbeq r8, r7, ip, lsr #13 │ │ │ │ + rsbeq r8, r7, r0, ror r6 │ │ │ │ + rsbeq r8, r7, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 378f18 │ │ │ │ ldr ip, [pc, #320] @ 378f1c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -312046,84 +312046,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 378f38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 378e18 │ │ │ │ ldr r0, [pc, #68] @ 378f3c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 378e18 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r4, asr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r3, r4, lsr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00931cfc │ │ │ │ andeq r1, r0, r4, asr #11 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r7, r0, ror r5 │ │ │ │ - rsbeq r8, r7, ip, lsl #11 │ │ │ │ + rsbeq r8, r7, r0, asr r5 │ │ │ │ + rsbeq r8, r7, ip, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 378f50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq lr, r4, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 378fc4 │ │ │ │ ldr r2, [pc, #88] @ 378fc8 │ │ │ │ ldr r1, [pc, #88] @ 378fcc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #60] @ 378fd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, fp, ip, lsl #11 │ │ │ │ - rsbeq lr, r5, r0, lsr r7 │ │ │ │ - strdeq fp, [pc], #-188 @ │ │ │ │ - rsbeq r8, r7, ip, lsr #10 │ │ │ │ + rsbseq r6, fp, ip, ror #10 │ │ │ │ + rsbeq lr, r5, r0, lsl r7 │ │ │ │ + ldrdeq fp, [pc], #-188 @ │ │ │ │ + rsbeq r8, r7, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 379090 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -312131,25 +312131,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 379094 │ │ │ │ ldr r1, [pc, #148] @ 379098 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #128] @ 37909c │ │ │ │ ldr r1, [pc, #128] @ 3790a0 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #96] @ 3790a4 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 376200 │ │ │ │ ldr r1, [pc, #76] @ 3790a8 │ │ │ │ @@ -312163,20 +312163,20 @@ │ │ │ │ bl 324190 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324340 │ │ │ │ - rsbseq r6, fp, r4, lsl r5 │ │ │ │ - rsbeq lr, r5, r8, lsr #13 │ │ │ │ - rsbeq fp, pc, r0, ror fp @ │ │ │ │ - strheq r8, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r8, r7, r4, asr #9 │ │ │ │ - rsbeq r8, r7, r8, lsl r7 │ │ │ │ + ldrsheq r6, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq lr, r5, r8, lsl #13 │ │ │ │ + rsbeq fp, pc, r0, asr fp @ │ │ │ │ + @ instruction: 0x00678494 │ │ │ │ + rsbeq r8, r7, r4, lsr #9 │ │ │ │ + strdeq r8, [r7], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 003790ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -312437,22 +312437,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 379690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 379208 │ │ │ │ ldr r3, [pc, #400] @ 379694 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -312470,22 +312470,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 379698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3792c8 │ │ │ │ ldr r3, [pc, #280] @ 37969c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379404 │ │ │ │ @@ -312502,69 +312502,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3796a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 379404 │ │ │ │ ldr r0, [pc, #160] @ 3796a4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 379344 │ │ │ │ ldr r0, [pc, #140] @ 3796a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3792c8 │ │ │ │ ldr r0, [pc, #120] @ 3796ac │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 379404 │ │ │ │ bl 24aa60 │ │ │ │ addseq r1, r3, r8, asr sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r3, r4, asr #20 │ │ │ │ @ instruction: 0x009319d0 │ │ │ │ - rsbseq r6, fp, r0, asr r3 │ │ │ │ + rsbseq r6, fp, r0, lsr r3 │ │ │ │ addseq r1, r3, r8, lsr r9 │ │ │ │ @ instruction: 0x009318f4 │ │ │ │ addseq r1, r3, r4, asr #17 │ │ │ │ umullseq r1, r3, r8, r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r3, r0, lsr #16 │ │ │ │ @ instruction: 0x009317b8 │ │ │ │ umullseq r1, r3, r0, r7 │ │ │ │ addseq r1, r3, ip, asr r7 │ │ │ │ addseq r1, r3, r4, asr #13 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r8, [r7], #-12 @ │ │ │ │ + @ instruction: 0x0067809c │ │ │ │ andeq r3, r0, r4, ror lr │ │ │ │ - rsbeq r7, r7, r4, ror #31 │ │ │ │ + rsbeq r7, r7, r4, asr #31 │ │ │ │ andeq r3, r0, r8, asr #10 │ │ │ │ - rsbeq r7, r7, r0, lsl pc │ │ │ │ - ldrdeq r7, [r7], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r7, r7, r4, ror #30 │ │ │ │ - strdeq r7, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq r7, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + strheq r7, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r7, r7, r4, asr #30 │ │ │ │ + ldrdeq r7, [r7], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3790ac │ │ │ │ @@ -312576,105 +312576,105 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ │ │ │ │ 00379700 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 379734 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f30 │ │ │ │ + b 753f08 │ │ │ │ strdeq lr, [r4], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3797c8 │ │ │ │ ldr r2, [pc, #120] @ 3797cc │ │ │ │ ldr r1, [pc, #120] @ 3797d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #92] @ 3797d4 │ │ │ │ ldr r1, [pc, #92] @ 3797d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r2, [pc, #68] @ 3797dc │ │ │ │ ldr r3, [pc, #68] @ 3797e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r5, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq sp, r5, ip, asr #30 │ │ │ │ - rsbeq fp, pc, r4, lsl r4 @ │ │ │ │ + ldrsbeq r5, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sp, r5, ip, lsr #30 │ │ │ │ + strdeq fp, [pc], #-52 @ │ │ │ │ addeq lr, r4, r4, lsr #5 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x00677f94 │ │ │ │ + rsbeq r7, r7, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 379854 │ │ │ │ ldr r2, [pc, #88] @ 379858 │ │ │ │ ldr r1, [pc, #88] @ 37985c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ strh r2, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, fp, ip, asr #26 │ │ │ │ - rsbeq r7, r7, r8, lsr pc │ │ │ │ - rsbeq r7, r7, r8, asr #30 │ │ │ │ + rsbseq r5, fp, ip, lsr #26 │ │ │ │ + rsbeq r7, r7, r8, lsl pc │ │ │ │ + rsbeq r7, r7, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #232] @ 379960 │ │ │ │ ldr r8, [pc, #232] @ 379964 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -312683,47 +312683,47 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr sl, [pc, #192] @ 37996c │ │ │ │ ldr r7, [pc, #192] @ 379970 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ bl 338d68 │ │ │ │ ldr r2, [pc, #140] @ 379974 │ │ │ │ add fp, r4, #760 @ 0x2f8 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #21 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, fp │ │ │ │ bl 338e68 │ │ │ │ ldr r1, [pc, #68] @ 379978 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376200 │ │ │ │ str r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -312731,21 +312731,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsbeq r5, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - ldrdeq r7, [r7], #-228 @ 0xffffff1c @ │ │ │ │ - strheq r7, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq lr, r6, r0, ror #18 │ │ │ │ - rsbeq lr, r6, r4, ror r9 │ │ │ │ + ldrheq r5, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + strheq r7, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00677e90 │ │ │ │ + rsbeq lr, r6, r0, asr #18 │ │ │ │ + rsbeq lr, r6, r4, asr r9 │ │ │ │ addeq lr, r4, r0, lsr r1 │ │ │ │ - rsbeq r7, r7, r8, lsr #28 │ │ │ │ + rsbeq r7, r7, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r3 │ │ │ │ cmp r2, #17 │ │ │ │ mov r4, r2 │ │ │ │ @@ -312810,15 +312810,15 @@ │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #756] @ 0x2f4 │ │ │ │ beq 379b5c │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 379b5c │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ strb sl, [r5, #933] @ 0x3a5 │ │ │ │ b 3799d0 │ │ │ │ ldrb r8, [r0, #932] @ 0x3a4 │ │ │ │ mov r7, r8 │ │ │ │ b 3799d0 │ │ │ │ ldrb r8, [r0, #931] @ 0x3a3 │ │ │ │ mov r7, r8 │ │ │ │ @@ -312847,47 +312847,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 379bac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3799e4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 379aa0 │ │ │ │ ldr r0, [pc, #64] @ 379bb0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3799e4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r8, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r3, r8, ror #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r3, r0, lsr r1 │ │ │ │ - ldrsheq r5, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsbeq r5, [fp], #-168 @ 0xffffff58 @ │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r7, r0, lsl ip │ │ │ │ - rsbeq r7, r7, r0, lsr #24 │ │ │ │ + strdeq r7, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, r7, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1080] @ 37a004 │ │ │ │ ldr r1, [pc, #1080] @ 37a008 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -312976,15 +312976,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 379f80 │ │ │ │ ldr r0, [r5, #756] @ 0x2f4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ bne 379e58 │ │ │ │ and r3, r7, #252 @ 0xfc │ │ │ │ tst r7, #32 │ │ │ │ ldrb r2, [r5, #932] @ 0x3a4 │ │ │ │ strb r3, [r5, #931] @ 0x3a3 │ │ │ │ @@ -313028,24 +313028,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #520] @ 37a030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 379c10 │ │ │ │ ldrb r3, [r5, #928] @ 0x3a0 │ │ │ │ bic r2, r2, #32 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ strb r2, [r5, #932] @ 0x3a4 │ │ │ │ beq 379c1c │ │ │ │ ldr r0, [r5, #752] @ 0x2f0 │ │ │ │ @@ -313062,34 +313062,34 @@ │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldrb r6, [r5, #929] @ 0x3a1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #424] @ 37a040 │ │ │ │ ldr r1, [pc, #424] @ 37a044 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ str r2, [r0, #928] @ 0x3a0 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ strh r2, [r3] │ │ │ │ strb r6, [r5, #929] @ 0x3a1 │ │ │ │ b 379c1c │ │ │ │ ldr r0, [pc, #372] @ 37a048 │ │ │ │ str r7, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 379c10 │ │ │ │ and r2, r7, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bl 376a18 │ │ │ │ ldrb r3, [r5, #932] @ 0x3a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 379f84 │ │ │ │ @@ -313161,53 +313161,53 @@ │ │ │ │ beq 379d24 │ │ │ │ b 379f80 │ │ │ │ addseq r0, r3, r0, asr pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r3, r0, lsr pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00930ef8 │ │ │ │ - ldrsbeq r5, [fp], #-133 @ 0xffffff7b @ │ │ │ │ + ldrheq r5, [fp], #-133 @ 0xffffff7b @ │ │ │ │ addseq r0, r3, r0, asr lr │ │ │ │ addseq r0, r3, ip, lsl lr │ │ │ │ andeq r3, r0, r4, lsl pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00677990 │ │ │ │ - rsbseq r5, fp, r4, ror #13 │ │ │ │ - rsbeq sp, r5, r0, lsr r8 │ │ │ │ - strdeq sl, [pc], #-204 @ │ │ │ │ - rsbeq r7, r7, r8, lsr #17 │ │ │ │ - strheq r7, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r7, r7, r0, lsl r9 │ │ │ │ + rsbeq r7, r7, r0, ror r9 │ │ │ │ + rsbseq r5, fp, r4, asr #13 │ │ │ │ + rsbeq sp, r5, r0, lsl r8 │ │ │ │ + ldrdeq sl, [pc], #-204 @ │ │ │ │ + rsbeq r7, r7, r8, lsl #17 │ │ │ │ + @ instruction: 0x00677894 │ │ │ │ + strdeq r7, [r7], #-128 @ 0xffffff80 @ │ │ │ │ addseq r0, r3, r8, ror #23 │ │ │ │ @ instruction: 0x00930bb8 │ │ │ │ addseq r0, r3, r0, ror #22 │ │ │ │ addseq r0, r3, r8, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 37a06c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f30 │ │ │ │ + b 753f08 │ │ │ │ addeq sp, r4, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74dfd0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 74dfa8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #124] @ 37a114 │ │ │ │ ldr r2, [pc, #124] @ 37a118 │ │ │ │ ldr r1, [pc, #124] @ 37a11c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldrb r3, [r4, #413] @ 0x19d │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37a0e8 │ │ │ │ ldrb r0, [r5, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -313224,17 +313224,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, fp, r0, ror #9 │ │ │ │ - rsbeq sp, r5, ip, ror #11 │ │ │ │ - @ instruction: 0x006e7390 │ │ │ │ + rsbseq r5, fp, r0, asr #9 │ │ │ │ + rsbeq sp, r5, ip, asr #11 │ │ │ │ + rsbeq r7, lr, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #192] @ 37a1f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -313242,33 +313242,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 37a1fc │ │ │ │ ldr r1, [pc, #176] @ 37a200 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #156] @ 37a204 │ │ │ │ ldr r1, [pc, #156] @ 37a208 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #124] @ 37a20c │ │ │ │ ldr r1, [pc, #124] @ 37a210 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #100] @ 37a214 │ │ │ │ ldr r1, [pc, #100] @ 37a218 │ │ │ │ ldr r2, [pc, #100] @ 37a21c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -313281,19 +313281,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, fp, r4, asr #8 │ │ │ │ - rsbeq sp, r5, ip, asr r5 │ │ │ │ - rsbeq sl, pc, r4, lsr #20 │ │ │ │ - strheq r6, [r7], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, r7, ip, asr #29 │ │ │ │ + rsbseq r5, fp, r4, lsr #8 │ │ │ │ + rsbeq sp, r5, ip, lsr r5 │ │ │ │ + rsbeq sl, pc, r4, lsl #20 │ │ │ │ + @ instruction: 0x00676e94 │ │ │ │ + rsbeq r6, r7, ip, lsr #29 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq sp, r4, r0, lsl #18 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -313307,15 +313307,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ cmp r5, r3 │ │ │ │ strb r3, [r0, #413] @ 0x19d │ │ │ │ ldrb r3, [ip], #1 │ │ │ │ strb r3, [r0, #412] @ 0x19c │ │ │ │ beq 37a2b4 │ │ │ │ @@ -313335,32 +313335,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, fp, r8, lsr r3 │ │ │ │ - ldrdeq r7, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r7, r7, r0, asr #11 │ │ │ │ + rsbseq r5, fp, r8, lsl r3 │ │ │ │ + strheq r7, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, r7, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37a354 │ │ │ │ ldr r2, [pc, #96] @ 37a358 │ │ │ │ ldr r1, [pc, #96] @ 37a35c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #1 │ │ │ │ ldrb r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ add r0, r2, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ strb r0, [r3, #412] @ 0x19c │ │ │ │ ldrb r0, [r2, #152] @ 0x98 │ │ │ │ @@ -313368,32 +313368,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, fp, r4, lsl #5 │ │ │ │ - rsbeq r7, r7, r4, lsl r5 │ │ │ │ - rsbeq r7, r7, r8, lsr #10 │ │ │ │ + rsbseq r5, fp, r4, ror #4 │ │ │ │ + strdeq r7, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r7, r7, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37a3d8 │ │ │ │ ldr r2, [pc, #96] @ 37a3dc │ │ │ │ ldr r1, [pc, #96] @ 37a3e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 249608 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -313401,17 +313401,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, fp, r0, lsl #4 │ │ │ │ - rsbeq r7, r7, r8, lsl #9 │ │ │ │ - @ instruction: 0x0067749c │ │ │ │ + rsbseq r5, fp, r0, ror #3 │ │ │ │ + rsbeq r7, r7, r8, ror #8 │ │ │ │ + rsbeq r7, r7, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #216] @ 37a4d4 │ │ │ │ ldr r7, [pc, #216] @ 37a4d8 │ │ │ │ ldr r4, [pc, #216] @ 37a4dc │ │ │ │ @@ -313422,22 +313422,22 @@ │ │ │ │ add sl, r8, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 249608 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -313455,73 +313455,73 @@ │ │ │ │ ldr ip, [pc, #68] @ 37a4e0 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r5, fp, ip, ror r1 │ │ │ │ - rsbeq r7, r7, ip, lsl #8 │ │ │ │ - rsbeq r7, r7, r8, lsr #8 │ │ │ │ - rsbeq r7, r7, r4, lsr #7 │ │ │ │ + rsbseq r5, fp, ip, asr r1 │ │ │ │ + rsbeq r7, r7, ip, ror #7 │ │ │ │ + rsbeq r7, r7, r8, lsl #8 │ │ │ │ + rsbeq r7, r7, r4, lsl #7 │ │ │ │ │ │ │ │ 0037a4e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #132] @ 37a580 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r1, [pc, #104] @ 37a584 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #96] @ 37a588 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b988 │ │ │ │ + bl 74b960 │ │ │ │ ldr r3, [pc, #84] @ 37a58c │ │ │ │ ldr r2, [pc, #84] @ 37a590 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #52] @ 37a594 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74d964 │ │ │ │ - rsbeq r7, r7, r4, lsr r3 │ │ │ │ - rsbeq r1, lr, r0, lsl #10 │ │ │ │ + b 74d93c │ │ │ │ + rsbeq r7, r7, r4, lsl r3 │ │ │ │ + rsbeq r1, lr, r0, ror #9 │ │ │ │ @ instruction: 0x009305f8 │ │ │ │ - rsbseq r5, fp, r4, asr #32 │ │ │ │ - ldrdeq r7, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r5, fp, r4, lsr #32 │ │ │ │ + strheq r7, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ │ │ │ │ 0037a598 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -313571,17 +313571,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 37a678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r4, fp, r4, lsr #30 │ │ │ │ - strheq r7, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - strdeq r7, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r4, fp, r4, lsl #30 │ │ │ │ + @ instruction: 0x0067719c │ │ │ │ + ldrdeq r7, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 0037a67c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -313771,51 +313771,51 @@ │ │ │ │ ldr r0, [pc, #60] @ 37a9b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r4, fp, r0, asr #29 │ │ │ │ - rsbeq r7, r7, r4, asr r1 │ │ │ │ - rsbseq r4, fp, r4, asr ip │ │ │ │ - rsbeq r6, r7, ip, ror #29 │ │ │ │ - rsbeq r6, r7, ip, lsr pc │ │ │ │ - rsbseq r4, fp, r0, lsr ip │ │ │ │ - rsbeq r6, r7, r8, asr #29 │ │ │ │ - rsbeq r6, r7, r0, lsr pc │ │ │ │ - rsbseq r4, fp, ip, lsl #24 │ │ │ │ - rsbeq r6, r7, r4, lsr #29 │ │ │ │ - rsbeq r6, r7, r0, lsr #30 │ │ │ │ + rsbseq r4, fp, r0, lsr #29 │ │ │ │ + rsbeq r7, r7, r4, lsr r1 │ │ │ │ + rsbseq r4, fp, r4, lsr ip │ │ │ │ + rsbeq r6, r7, ip, asr #29 │ │ │ │ + rsbeq r6, r7, ip, lsl pc │ │ │ │ + rsbseq r4, fp, r0, lsl ip │ │ │ │ + rsbeq r6, r7, r8, lsr #29 │ │ │ │ + rsbeq r6, r7, r0, lsl pc │ │ │ │ + rsbseq r4, fp, ip, ror #23 │ │ │ │ + rsbeq r6, r7, r4, lsl #29 │ │ │ │ + rsbeq r6, r7, r0, lsl #30 │ │ │ │ ldr r0, [pc, #4] @ 37a9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq sp, r4, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37aa10 │ │ │ │ ldr r2, [pc, #52] @ 37aa14 │ │ │ │ ldr r1, [pc, #52] @ 37aa18 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #24] @ 37aa1c │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74df00 │ │ │ │ - rsbseq r4, fp, r8, asr ip │ │ │ │ - rsbeq ip, r5, r0, asr #25 │ │ │ │ - rsbeq sl, pc, ip, lsl #3 │ │ │ │ + b 74ded8 │ │ │ │ + rsbseq r4, fp, r8, lsr ip │ │ │ │ + rsbeq ip, r5, r0, lsr #25 │ │ │ │ + rsbeq sl, pc, ip, ror #2 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #456] @ 37ac00 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -313825,15 +313825,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #436] @ 37ac04 │ │ │ │ ldr r1, [pc, #436] @ 37ac08 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #416] @ 37ac0c │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcs 37aa98 │ │ │ │ ldr r3, [pc, #400] @ 37ac10 │ │ │ │ mov r5, r0 │ │ │ │ @@ -313854,15 +313854,15 @@ │ │ │ │ ldr r1, [pc, #344] @ 37ac18 │ │ │ │ ldr r0, [pc, #344] @ 37ac1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #28 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37abb4 │ │ │ │ ldr r6, [r0, #956] @ 0x3bc │ │ │ │ cmp r6, #0 │ │ │ │ movlt r4, #255 @ 0xff │ │ │ │ blt 37ab1c │ │ │ │ cmp r6, #3 │ │ │ │ ldrb r4, [r0, #960] @ 0x3c0 │ │ │ │ @@ -313927,41 +313927,41 @@ │ │ │ │ ldr r1, [pc, #60] @ 37ac20 │ │ │ │ ldr r0, [pc, #60] @ 37ac24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #28 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37abb4 │ │ │ │ - rsbseq r4, fp, r4, lsl #24 │ │ │ │ - rsbeq r6, r7, r0, lsl #29 │ │ │ │ - @ instruction: 0x00676e98 │ │ │ │ + rsbseq r4, fp, r4, ror #23 │ │ │ │ + rsbeq r6, r7, r0, ror #28 │ │ │ │ + rsbeq r6, r7, r8, ror lr │ │ │ │ addseq r0, r3, ip, lsr #1 │ │ │ │ - @ instruction: 0x007b4b98 │ │ │ │ + rsbseq r4, fp, r8, ror fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq r4, fp, ip, ror fp │ │ │ │ - rsbeq r6, r7, ip, lsr lr │ │ │ │ - rsbseq r4, fp, r8, asr sl │ │ │ │ - rsbeq r6, r7, ip, lsr sp │ │ │ │ + rsbseq r4, fp, ip, asr fp │ │ │ │ + rsbeq r6, r7, ip, lsl lr │ │ │ │ + rsbseq r4, fp, r8, lsr sl │ │ │ │ + rsbeq r6, r7, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 37acc0 │ │ │ │ ldr r2, [pc, #128] @ 37acc4 │ │ │ │ ldr r1, [pc, #128] @ 37acc8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ mvn ip, #0 │ │ │ │ add r2, r0, #964 @ 0x3c4 │ │ │ │ str ip, [r0, #956] @ 0x3bc │ │ │ │ strb r3, [r0, #960] @ 0x3c0 │ │ │ │ strb r3, [r0, #961] @ 0x3c1 │ │ │ │ strb r3, [r0, #962] @ 0x3c2 │ │ │ │ @@ -313977,17 +313977,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r4, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r6, r7, r0, lsl #25 │ │ │ │ - @ instruction: 0x00676c9c │ │ │ │ + ldrsbeq r4, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r6, r7, r0, ror #24 │ │ │ │ + rsbeq r6, r7, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1160] @ 37b16c │ │ │ │ cmp r2, #17 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -314014,15 +314014,15 @@ │ │ │ │ ldr r1, [pc, #1080] @ 37b178 │ │ │ │ ldr r0, [pc, #1080] @ 37b17c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #2 │ │ │ │ bgt 37ad94 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ cmp r3, #3 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -314053,15 +314053,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37adf4 │ │ │ │ ldr r1, [pc, #924] @ 37b180 │ │ │ │ ldr r0, [pc, #924] @ 37b184 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 37b060 │ │ │ │ tst r5, #1 │ │ │ │ beq 37ad94 │ │ │ │ lsr sl, r5, #1 │ │ │ │ lsr r9, r5, #4 │ │ │ │ ands sl, sl, #1 │ │ │ │ @@ -314123,15 +314123,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37af0c │ │ │ │ ldr r1, [pc, #652] @ 37b188 │ │ │ │ ldr r0, [pc, #652] @ 37b18c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ beq 37ad94 │ │ │ │ ldrb r2, [r4, #968] @ 0x3c8 │ │ │ │ mvn r1, #0 │ │ │ │ bic r2, r2, #48 @ 0x30 │ │ │ │ str r1, [r4, #956] @ 0x3bc │ │ │ │ @@ -314150,15 +314150,15 @@ │ │ │ │ ldrb r3, [r0, #967] @ 0x3c7 │ │ │ │ tst r3, #4 │ │ │ │ beq 37ad94 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldrb r3, [r0, #969] @ 0x3c9 │ │ │ │ bic r2, r5, #112 @ 0x70 │ │ │ │ bic r3, r3, r2 │ │ │ │ strb r3, [r0, #969] @ 0x3c9 │ │ │ │ b 37ad94 │ │ │ │ strb r5, [r0, #970] @ 0x3ca │ │ │ │ b 37ad94 │ │ │ │ @@ -314182,15 +314182,15 @@ │ │ │ │ ldr r1, [pc, #440] @ 37b198 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 37ac28 │ │ │ │ lsr r2, r5, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ add r6, r0, #928 @ 0x3a0 │ │ │ │ strb r2, [r0, #976] @ 0x3d0 │ │ │ │ @@ -314277,27 +314277,27 @@ │ │ │ │ strb r7, [r4, #974] @ 0x3ce │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ beq 37b0d4 │ │ │ │ cmn r2, #1 │ │ │ │ bne 37b11c │ │ │ │ b 37ad94 │ │ │ │ addseq pc, r2, r0, lsr lr @ │ │ │ │ - rsbseq r4, fp, r9, lsr #18 │ │ │ │ + rsbseq r4, fp, r9, lsl #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrsheq r4, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r6, r7, r0, ror #23 │ │ │ │ - rsbseq r4, fp, r8, asr r8 │ │ │ │ - rsbeq r6, r7, r4, asr fp │ │ │ │ - rsbseq r4, fp, r0, asr #14 │ │ │ │ - rsbeq r6, r7, r0, ror #20 │ │ │ │ - rsbseq r4, fp, r0, ror #12 │ │ │ │ - rsbeq ip, r5, r4, asr #13 │ │ │ │ - @ instruction: 0x006f9b90 │ │ │ │ - rsbseq r4, fp, r8, ror #11 │ │ │ │ - rsbeq r6, r7, r8, lsr #17 │ │ │ │ + ldrsbeq r4, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r6, r7, r0, asr #23 │ │ │ │ + rsbseq r4, fp, r8, lsr r8 │ │ │ │ + rsbeq r6, r7, r4, lsr fp │ │ │ │ + rsbseq r4, fp, r0, lsr #14 │ │ │ │ + rsbeq r6, r7, r0, asr #20 │ │ │ │ + rsbseq r4, fp, r0, asr #12 │ │ │ │ + rsbeq ip, r5, r4, lsr #13 │ │ │ │ + rsbeq r9, pc, r0, ror fp @ │ │ │ │ + rsbseq r4, fp, r8, asr #11 │ │ │ │ + rsbeq r6, r7, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #248] @ 37b2b4 │ │ │ │ ldr r6, [pc, #248] @ 37b2b8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -314305,15 +314305,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, r5, #16 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r7, #0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [pc, #204] @ 37b2c0 │ │ │ │ mov r6, #18 │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldr r7, [pc, #196] @ 37b2c4 │ │ │ │ ldr r6, [pc, #196] @ 37b2c8 │ │ │ │ @@ -314324,57 +314324,57 @@ │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r8 │ │ │ │ bl 338e68 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ bl 338d68 │ │ │ │ ldr r2, [pc, #84] @ 37b2cc │ │ │ │ ldr r1, [pc, #84] @ 37b2d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #60] @ 37b2d4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376200 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ str r1, [r4, #752] @ 0x2f0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 379700 │ │ │ │ - rsbseq r4, fp, r0, lsl #9 │ │ │ │ - rsbeq r6, r7, ip, lsr #14 │ │ │ │ - rsbeq r6, r7, r0, lsl #14 │ │ │ │ + rsbseq r4, fp, r0, ror #8 │ │ │ │ + rsbeq r6, r7, ip, lsl #14 │ │ │ │ + rsbeq r6, r7, r0, ror #13 │ │ │ │ addeq ip, r4, ip, lsl r9 │ │ │ │ - rsbeq sp, r6, r4 │ │ │ │ - rsbeq sp, r6, r8, lsl r0 │ │ │ │ - rsbeq ip, r5, r0, lsr r4 │ │ │ │ - strdeq r9, [pc], #-136 @ │ │ │ │ - rsbeq r6, r7, r8, asr #9 │ │ │ │ + rsbeq ip, r6, r4, ror #31 │ │ │ │ + strdeq ip, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, r5, r0, lsl r4 │ │ │ │ + ldrdeq r9, [pc], #-136 @ │ │ │ │ + rsbeq r6, r7, r8, lsr #9 │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ ldrb ip, [r2, #5] │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ orr r3, r3, ip, lsl #8 │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ @@ -314458,50 +314458,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b4cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37b3a0 │ │ │ │ ldr r0, [pc, #72] @ 37b4d0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37b3a0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092f7d0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0092f7b0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r2, r4, ror r7 @ │ │ │ │ muleq r0, r0, r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r7, ip, lsl #10 │ │ │ │ - rsbeq r6, r7, r0, lsl #11 │ │ │ │ + rsbeq r6, r7, ip, ror #9 │ │ │ │ + rsbeq r6, r7, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 37b614 │ │ │ │ ldr lr, [pc, #296] @ 37b618 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -314558,40 +314558,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37b634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37b528 │ │ │ │ ldr r0, [pc, #56] @ 37b638 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37b528 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, lsr r6 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r2, r0, lsl r6 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0092f5dc │ │ │ │ andeq r3, r0, r0, ror #21 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0067649c │ │ │ │ - rsbeq r6, r7, r0, asr #9 │ │ │ │ + rsbeq r6, r7, ip, ror r4 │ │ │ │ + rsbeq r6, r7, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -314641,15 +314641,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 37b7d0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37b7a4 │ │ │ │ ldr r3, [pc, #632] @ 37b9ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b7a4 │ │ │ │ @@ -314666,22 +314666,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 37b9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [pc, #528] @ 37b9bc │ │ │ │ ldr r3, [pc, #492] @ 37b99c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -314723,22 +314723,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37b9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37b6ec │ │ │ │ ldr r1, [pc, #300] @ 37b9c0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37b944 │ │ │ │ ldr r1, [pc, #264] @ 37b9b0 │ │ │ │ @@ -314756,26 +314756,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 37b9cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b938 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 37b724 │ │ │ │ @@ -314787,43 +314787,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 37b810 │ │ │ │ b 37b72c │ │ │ │ ldr r0, [pc, #108] @ 37b9d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37b91c │ │ │ │ ldr r0, [pc, #92] @ 37b9d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37b6ec │ │ │ │ ldr r0, [pc, #76] @ 37b9d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37b7a4 │ │ │ │ @ instruction: 0x0092f4bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r2, r4, lsr #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r2, r8, lsr #8 │ │ │ │ andeq r4, r0, r8, lsl #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r7, r8, asr #7 │ │ │ │ + rsbeq r6, r7, r8, lsr #7 │ │ │ │ addseq pc, r2, r0, ror r3 @ │ │ │ │ andeq r4, r0, r0, asr lr │ │ │ │ andeq r4, r0, r4, lsr #23 │ │ │ │ - rsbeq r6, r7, ip, lsr r3 │ │ │ │ - ldrdeq r6, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r6, r7, r8, asr #3 │ │ │ │ - rsbeq r6, r7, r8, ror r2 │ │ │ │ - rsbeq r6, r7, ip, lsl #4 │ │ │ │ + rsbeq r6, r7, ip, lsl r3 │ │ │ │ + strheq r6, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r6, r7, r8, lsr #3 │ │ │ │ + rsbeq r6, r7, r8, asr r2 │ │ │ │ + rsbeq r6, r7, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 37bac0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -314873,17 +314873,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 248684 │ │ │ │ - rsbeq r6, r7, ip, lsl r2 │ │ │ │ - rsbeq r6, r7, r0, lsl r2 │ │ │ │ - rsbeq r6, r7, r8, lsl r2 │ │ │ │ + strdeq r6, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq r6, [r7], #-16 @ │ │ │ │ + strdeq r6, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 37bed4 │ │ │ │ ldr r3, [pc, #1008] @ 37bed8 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -315025,24 +315025,24 @@ │ │ │ │ beq 37be64 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 37bf0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37bc0c │ │ │ │ ldr r3, [pc, #444] @ 37bf10 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bb74 │ │ │ │ ldr r3, [pc, #412] @ 37bf04 │ │ │ │ @@ -315059,25 +315059,25 @@ │ │ │ │ beq 37be88 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37bf14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 37bb74 │ │ │ │ ldr r3, [pc, #308] @ 37bf18 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bc6c │ │ │ │ @@ -315095,75 +315095,75 @@ │ │ │ │ beq 37beac │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 37bf1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37bc6c │ │ │ │ ldr r0, [pc, #180] @ 37bf20 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37bc0c │ │ │ │ ldr r0, [pc, #148] @ 37bf24 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 37bb74 │ │ │ │ ldr r0, [pc, #116] @ 37bf28 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37bc6c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r4, lsr r0 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r2, ip, lsl r0 @ │ │ │ │ - rsbeq r6, r7, r8, lsl r1 │ │ │ │ - ldrsbeq r3, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq r6, [r7], #-12 @ │ │ │ │ + strdeq r6, [r7], #-8 @ │ │ │ │ + ldrheq r3, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq r6, [r7], #-12 @ │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq lr, r2, r0, lsl #31 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r7, r8, lsl pc │ │ │ │ + strdeq r5, [r7], #-232 @ 0xffffff18 @ │ │ │ │ andeq r4, r0, r0, ror r4 │ │ │ │ - rsbeq r6, r7, r0 │ │ │ │ + rsbeq r5, r7, r0, ror #31 │ │ │ │ andeq r2, r0, r4, ror #20 │ │ │ │ - strheq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r5, r7, r8, asr #28 │ │ │ │ - rsbeq r5, r7, r4, lsr #31 │ │ │ │ - strheq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x00675e9c │ │ │ │ + rsbeq r5, r7, r8, lsr #28 │ │ │ │ + rsbeq r5, r7, r4, lsl #31 │ │ │ │ + @ instruction: 0x00675e9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -315189,18 +315189,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37bfbc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ umullseq lr, r2, r4, fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strdeq r5, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq r5, [r7], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 37c134 │ │ │ │ ldr ip, [pc, #348] @ 37c138 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -315260,51 +315260,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37c158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37c024 │ │ │ │ ldr r0, [pc, #76] @ 37c15c │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37c024 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r4, asr #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r2, ip, lsr #22 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0092eaf0 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ addeq fp, r4, r4, ror #21 │ │ │ │ - strheq r5, [r7], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r5, r7, ip, lsl lr │ │ │ │ + @ instruction: 0x00675d9c │ │ │ │ + strdeq r5, [r7], #-220 @ 0xffffff24 @ │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c284 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -315478,15 +315478,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 37c520 │ │ │ │ ldr r8, [pc, #480] @ 37c610 │ │ │ │ mov r9, r4 │ │ │ │ b 37c460 │ │ │ │ - bl 810ff8 │ │ │ │ + bl 810fd0 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 37c488 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -315576,45 +315576,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37c630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37c3d0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37c634 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37c3d0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r0, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r2, r4, ror r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addseq lr, r2, ip, lsr r6 │ │ │ │ - bl 87ca28 │ │ │ │ + bl 87ca28 │ │ │ │ @ instruction: 0x0092e5f4 │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r5, r7, r0, lsr #19 │ │ │ │ rsbeq r5, r7, r0, asr #19 │ │ │ │ - rsbeq r5, r7, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 37c960 │ │ │ │ ldr r3, [pc, #784] @ 37c964 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -315704,40 +315704,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 37c970 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c8b0 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 8081a8 │ │ │ │ + bl 808180 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 53ce28 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 37c69c │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 811a7c │ │ │ │ + bl 811a54 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 37c844 │ │ │ │ cmp r0, #1 │ │ │ │ beq 37c884 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 811b28 │ │ │ │ + bl 811b00 │ │ │ │ b 37c690 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -315789,44 +315789,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37c980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 37c7b8 │ │ │ │ ldr r0, [pc, #64] @ 37c984 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 37c7b8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, ip, asr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq lr, r2, r0, lsr #9 │ │ │ │ addseq lr, r2, r8, ror r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r4, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r5, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r5, r7, r0, lsl #14 │ │ │ │ + strheq r5, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r5, r7, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 37cadc │ │ │ │ mov r7, r3 │ │ │ │ @@ -315846,15 +315846,15 @@ │ │ │ │ beq 37c9f8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 71b3c0 │ │ │ │ + bl 71b398 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -315866,15 +315866,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 71ade0 │ │ │ │ + bl 71adb8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -315900,15 +315900,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71b3c0 │ │ │ │ + bl 71b398 │ │ │ │ str r7, [r4] │ │ │ │ b 37ca7c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r4, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq lr, r2, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -315972,15 +315972,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71b3c0 │ │ │ │ + bl 71b398 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 37cb74 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -316006,15 +316006,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71b3c0 │ │ │ │ + bl 71b398 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 37cb7c │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -316031,23 +316031,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 37cb64 │ │ │ │ ldr r0, [pc, #416] @ 37ce6c │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mvn r0, #0 │ │ │ │ b 37cb80 │ │ │ │ ldr r0, [pc, #388] @ 37ce70 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 37ccdc │ │ │ │ ldr r3, [pc, #364] @ 37ce74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cb64 │ │ │ │ ldr r3, [pc, #348] @ 37ce78 │ │ │ │ @@ -316068,23 +316068,23 @@ │ │ │ │ beq 37ce28 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37ce84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37cb64 │ │ │ │ ldr r3, [pc, #216] @ 37ce74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cb7c │ │ │ │ ldr r3, [pc, #216] @ 37ce88 │ │ │ │ @@ -316105,52 +316105,52 @@ │ │ │ │ beq 37ce40 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 37ce8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37cb7c │ │ │ │ ldr r0, [pc, #96] @ 37ce90 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37cb64 │ │ │ │ ldr r0, [pc, #76] @ 37ce94 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37cb7c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r4, lsl r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r2, r8, ror #31 │ │ │ │ umullseq sp, r2, r4, pc @ │ │ │ │ - rsbeq r5, r7, ip, lsr #7 │ │ │ │ - rsbeq r5, r7, ip, ror r4 │ │ │ │ + rsbeq r5, r7, ip, lsl #7 │ │ │ │ + rsbeq r5, r7, ip, asr r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, asr #11 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r7, r8, lsr r3 │ │ │ │ + rsbeq r5, r7, r8, lsl r3 │ │ │ │ andeq r5, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x0067539c │ │ │ │ - rsbeq r5, r7, r8, ror #5 │ │ │ │ - rsbeq r5, r7, ip, asr #7 │ │ │ │ + rsbeq r5, r7, ip, ror r3 │ │ │ │ + rsbeq r5, r7, r8, asr #5 │ │ │ │ + rsbeq r5, r7, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 37d6e4 │ │ │ │ @@ -316200,15 +316200,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 37d6f8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 37d6fc │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #1912] @ 37d700 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -316235,15 +316235,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71ade0 │ │ │ │ + bl 71adb8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37d60c │ │ │ │ @@ -316292,15 +316292,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71b3c0 │ │ │ │ + bl 71b398 │ │ │ │ ldr r2, [pc, #1552] @ 37d708 │ │ │ │ ldr r3, [pc, #1516] @ 37d6e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -316451,24 +316451,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 37d718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37d0c8 │ │ │ │ ldr r3, [pc, #892] @ 37d71c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -316488,24 +316488,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 37d720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 37cfb4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -316532,26 +316532,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 37d728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mvn r4, #0 │ │ │ │ b 37d0f0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 37cfb4 │ │ │ │ b 37d44c │ │ │ │ ldr r1, [pc, #564] @ 37d72c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -316577,53 +316577,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 37d730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37d0c8 │ │ │ │ ldr r0, [pc, #392] @ 37d734 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37d424 │ │ │ │ ldr r0, [pc, #376] @ 37d738 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37d0c8 │ │ │ │ ldr r0, [pc, #332] @ 37d73c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37d0c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -316651,64 +316651,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 37d744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37d4dc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 37d748 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37d4dc │ │ │ │ ldr r0, [pc, #120] @ 37d74c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37d4dc │ │ │ │ addseq sp, r2, r4, ror #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r2, r8, lsr #24 │ │ │ │ - rsbseq r2, fp, r8, ror #15 │ │ │ │ - rsbeq fp, r7, r0, asr r3 │ │ │ │ - rsbeq sl, r5, ip, lsr r7 │ │ │ │ + rsbseq r2, fp, r8, asr #15 │ │ │ │ + rsbeq fp, r7, r0, lsr r3 │ │ │ │ + rsbeq sl, r5, ip, lsl r7 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ addseq sp, r2, r4, lsr #20 │ │ │ │ andeq r4, r0, r0, asr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r7, r8, rrx │ │ │ │ + rsbeq r5, r7, r8, asr #32 │ │ │ │ andeq r2, r0, r0, lsl #26 │ │ │ │ - rsbeq r4, r7, r8, asr #28 │ │ │ │ + rsbeq r4, r7, r8, lsr #28 │ │ │ │ andeq r5, r0, r0, ror #3 │ │ │ │ - rsbeq r4, r7, r4, ror #27 │ │ │ │ + rsbeq r4, r7, r4, asr #27 │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ - strdeq r4, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r4, r7, r8, ror #25 │ │ │ │ - rsbeq r4, r7, ip, lsr #30 │ │ │ │ - rsbeq r4, r7, r4, asr lr │ │ │ │ + ldrdeq r4, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, r7, r8, asr #25 │ │ │ │ + rsbeq r4, r7, ip, lsl #30 │ │ │ │ + rsbeq r4, r7, r4, lsr lr │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - rsbeq r4, r7, r0, asr #25 │ │ │ │ - rsbeq r4, r7, r8, asr ip │ │ │ │ - ldrdeq r4, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r4, r7, r0, lsr #25 │ │ │ │ + rsbeq r4, r7, r8, lsr ip │ │ │ │ + strheq r4, [r7], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -316776,33 +316776,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37d994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37d7e0 │ │ │ │ ldr r0, [pc, #228] @ 37d998 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37d7e0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37d7e0 │ │ │ │ ldr r3, [pc, #184] @ 37d99c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -316822,43 +316822,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37d9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37d7e0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 37d9a4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37d7e0 │ │ │ │ umullseq sp, r2, r0, r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r2, r8, ror #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sp, r2, r4, lsr r3 │ │ │ │ andeq r5, r0, ip, asr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r7, r0, asr sp │ │ │ │ - rsbeq r4, r7, r0, lsl #27 │ │ │ │ + rsbeq r4, r7, r0, lsr sp │ │ │ │ + rsbeq r4, r7, r0, ror #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - rsbeq r4, r7, ip, lsl #24 │ │ │ │ - rsbeq r4, r7, r4, asr #24 │ │ │ │ + rsbeq r4, r7, ip, ror #23 │ │ │ │ + rsbeq r4, r7, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -317047,30 +317047,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 37de90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37db58 │ │ │ │ ldr r1, [pc, #400] @ 37de94 │ │ │ │ ldr r3, [pc, #344] @ 37de60 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -317149,46 +317149,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37db58 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r8, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r2, ip, lsl r1 │ │ │ │ - rsbeq r4, r7, r4, asr fp │ │ │ │ - strdeq pc, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r4, r7, r4, lsr fp │ │ │ │ + ldrdeq pc, [sl], #-112 @ 0xffffff90 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r2, r8, asr #30 │ │ │ │ - rsbseq pc, r1, r0, ror #29 │ │ │ │ - rsbeq pc, sl, r0, lsl #14 │ │ │ │ + rsbseq pc, r1, r0, asr #29 │ │ │ │ + rsbeq pc, sl, r0, ror #13 │ │ │ │ andeq r2, r0, ip, ror r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r7, r9, r0, asr #13 │ │ │ │ + rsbeq r7, r9, r0, lsr #13 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r7, r8, lsr #19 │ │ │ │ + rsbeq r4, r7, r8, lsl #19 │ │ │ │ addseq ip, r2, r8, lsl lr │ │ │ │ - rsbseq pc, r1, r0, asr #27 │ │ │ │ - rsbeq r4, r7, r8, asr #18 │ │ │ │ - rsbseq pc, r1, r4, lsr #27 │ │ │ │ - rsbeq r4, r7, ip, lsr #18 │ │ │ │ - rsbseq pc, r1, r4, asr sp @ │ │ │ │ - rsbeq pc, sl, r4, ror r5 @ │ │ │ │ - rsbeq r4, r7, r4, asr #17 │ │ │ │ - rsbeq r4, r7, r8, asr #17 │ │ │ │ - strheq r4, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq pc, sl, ip, asr #10 │ │ │ │ - @ instruction: 0x0067489c │ │ │ │ - rsbeq r4, r7, r0, lsr #17 │ │ │ │ - ldrheq r1, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r4, r7, r0, lsr #17 │ │ │ │ + rsbseq pc, r1, r0, lsr #27 │ │ │ │ + rsbeq r4, r7, r8, lsr #18 │ │ │ │ + rsbseq pc, r1, r4, lsl #27 │ │ │ │ + rsbeq r4, r7, ip, lsl #18 │ │ │ │ + rsbseq pc, r1, r4, lsr sp @ │ │ │ │ + rsbeq pc, sl, r4, asr r5 @ │ │ │ │ + rsbeq r4, r7, r4, lsr #17 │ │ │ │ + rsbeq r4, r7, r8, lsr #17 │ │ │ │ + @ instruction: 0x00674890 │ │ │ │ + rsbeq pc, sl, ip, lsr #10 │ │ │ │ + rsbeq r4, r7, ip, ror r8 │ │ │ │ + rsbeq r4, r7, r0, lsl #17 │ │ │ │ + @ instruction: 0x00701198 │ │ │ │ + rsbeq r4, r7, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 37e0e8 │ │ │ │ ldr r3, [pc, #512] @ 37e0ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -317297,42 +317297,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37e108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37dfc0 │ │ │ │ ldr r0, [pc, #60] @ 37e10c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37dfc0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, r4, lsr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0092cbd8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r2, r0, asr fp │ │ │ │ andeq r1, r0, r0, asr r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r4, r7, r0, asr r6 │ │ │ │ rsbeq r4, r7, r0, ror r6 │ │ │ │ - @ instruction: 0x00674690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 37e2f8 │ │ │ │ ldr r1, [pc, #464] @ 37e2fc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -317393,28 +317393,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 37e30c │ │ │ │ ldr r0, [pc, #256] @ 37e310 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ ldr r2, [pc, #232] @ 37e314 │ │ │ │ ldr r3, [pc, #204] @ 37e2fc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37e2f4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9abc3c │ │ │ │ + b 9abc14 │ │ │ │ ldr r3, [pc, #184] @ 37e318 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e160 │ │ │ │ ldr r3, [pc, #168] @ 37e31c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317431,43 +317431,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37e324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e160 │ │ │ │ ldr r0, [pc, #68] @ 37e328 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e160 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092c9f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0092c9d4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r2, r0, ror #18 │ │ │ │ - ldrdeq r4, [r7], #-84 @ 0xffffffac @ │ │ │ │ + strheq r4, [r7], #-84 @ 0xffffffac @ │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ @ instruction: 0x0092c8f0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + @ instruction: 0x00674498 │ │ │ │ strheq r4, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrdeq r4, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -317562,15 +317562,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 71ade0 │ │ │ │ + bl 71adb8 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37e900 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -317593,15 +317593,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 71b3c0 │ │ │ │ + bl 71b398 │ │ │ │ b 37e3cc │ │ │ │ ldr r2, [pc, #3472] @ 37f2e0 │ │ │ │ ldr r3, [pc, #3456] @ 37f2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -317667,15 +317667,15 @@ │ │ │ │ beq 37e51c │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 37f2e4 │ │ │ │ ldr r0, [pc, #3208] @ 37f2e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e51c │ │ │ │ ldr r3, [pc, #3172] @ 37f2dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e3cc │ │ │ │ @@ -317697,24 +317697,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 37f2f0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e3cc │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 37bfc0 │ │ │ │ ldr r3, [pc, #2996] @ 37f2dc │ │ │ │ @@ -317742,27 +317742,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 37f2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e51c │ │ │ │ ldr r3, [pc, #2824] @ 37f2dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e3cc │ │ │ │ @@ -317783,15 +317783,15 @@ │ │ │ │ beq 37f2b8 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 37f300 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e6f0 │ │ │ │ ldr r3, [pc, #2696] @ 37f2dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317815,15 +317815,15 @@ │ │ │ │ beq 37f5f0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 37f308 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e6f0 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ecf8 │ │ │ │ @@ -317862,15 +317862,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 37f310 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e6f0 │ │ │ │ ldr r3, [pc, #2436] @ 37f314 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -317906,29 +317906,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 37f31c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e51c │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 37e608 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -318002,29 +318002,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 37f324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e51c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37e51c │ │ │ │ ldr r2, [pc, #1836] @ 37f328 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -318050,29 +318050,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 37f32c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e51c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 37b9dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -318298,27 +318298,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 37f338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ee84 │ │ │ │ b 37eeb0 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -318330,15 +318330,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 37f33c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e51c │ │ │ │ ldr r3, [pc, #620] @ 37f340 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f7c8 │ │ │ │ @@ -318357,30 +318357,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 37f344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37efcc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -318420,15 +318420,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -318439,97 +318439,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 37f34c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37efcc │ │ │ │ ldr r0, [pc, #200] @ 37f350 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e3cc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 37f354 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e51c │ │ │ │ ldr r0, [pc, #152] @ 37f358 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e3cc │ │ │ │ @ instruction: 0x0092c7bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r2, ip, lsr #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r2, ip, asr #11 │ │ │ │ - ldrheq r1, [fp], #-0 @ │ │ │ │ - rsbeq r4, r7, ip, asr r6 │ │ │ │ + @ instruction: 0x007b1090 │ │ │ │ + rsbeq r4, r7, ip, lsr r6 │ │ │ │ andeq r3, r0, r4, lsl fp │ │ │ │ - rsbeq r4, r7, ip, lsl #2 │ │ │ │ + rsbeq r4, r7, ip, ror #1 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq r4, r7, r4, ror #4 │ │ │ │ + rsbeq r4, r7, r4, asr #4 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - rsbeq r4, r7, r0, asr #1 │ │ │ │ + rsbeq r4, r7, r0, lsr #1 │ │ │ │ muleq r0, ip, ip │ │ │ │ - @ instruction: 0x00673f98 │ │ │ │ + rsbeq r3, r7, r8, ror pc │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ - rsbeq r4, r7, r0, lsl r0 │ │ │ │ + strdeq r3, [r7], #-240 @ 0xffffff10 @ │ │ │ │ andeq r4, r0, r4, lsl #11 │ │ │ │ andeq r1, r0, r4, asr r9 │ │ │ │ - strdeq r4, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r4, [r7], #-128 @ 0xffffff80 @ │ │ │ │ andeq r2, r0, r0, lsl #7 │ │ │ │ - rsbeq r3, r7, ip, asr #30 │ │ │ │ + rsbeq r3, r7, ip, lsr #30 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbeq r3, r7, r0, asr pc │ │ │ │ + rsbeq r3, r7, r0, lsr pc │ │ │ │ andeq r4, r0, r4, ror #13 │ │ │ │ @ instruction: 0x000032bc │ │ │ │ - rsbeq r3, r7, ip, ror #24 │ │ │ │ - strdeq r4, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r3, r7, ip, asr #24 │ │ │ │ + ldrdeq r4, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r2, r0, r8, lsl #3 │ │ │ │ - rsbeq r3, r7, r8, ror #31 │ │ │ │ + rsbeq r3, r7, r8, asr #31 │ │ │ │ andeq r4, r0, ip, ror lr │ │ │ │ - rsbeq r3, r7, r0, asr #31 │ │ │ │ - rsbeq r3, r7, r8, lsr #11 │ │ │ │ - ldrdeq r3, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x00673690 │ │ │ │ + rsbeq r3, r7, r0, lsr #31 │ │ │ │ + rsbeq r3, r7, r8, lsl #11 │ │ │ │ + strheq r3, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r3, r7, r0, ror r6 │ │ │ │ andeq r1, r0, ip, ror sl │ │ │ │ - rsbeq r3, r7, ip, asr #23 │ │ │ │ + rsbeq r3, r7, ip, lsr #23 │ │ │ │ andeq r5, r0, r4, ror r4 │ │ │ │ - rsbeq r3, r7, r4, asr sl │ │ │ │ - rsbeq r3, r7, r0, ror #23 │ │ │ │ - rsbeq r3, r7, r4, ror #9 │ │ │ │ - rsbeq r3, r7, r0, asr #5 │ │ │ │ - ldrdeq r3, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r3, r7, r4, lsr sl │ │ │ │ + rsbeq r3, r7, r0, asr #23 │ │ │ │ + rsbeq r3, r7, r4, asr #9 │ │ │ │ + rsbeq r3, r7, r0, lsr #5 │ │ │ │ + strheq r3, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r2, r0, ip, ror #18 │ │ │ │ - strdeq r3, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq r3, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r3, r7, r0, lsl r7 │ │ │ │ - strdeq r3, [r7], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r3, r7, r8, lsr #9 │ │ │ │ - rsbeq r3, r7, r8, asr #10 │ │ │ │ - @ instruction: 0x0067379c │ │ │ │ + strdeq r3, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq r3, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r3, r7, r8, lsl #9 │ │ │ │ + rsbeq r3, r7, r8, lsr #10 │ │ │ │ + rsbeq r3, r7, ip, ror r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r7, r8, lsl sl │ │ │ │ - strheq r3, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r3, r7, r8, asr #17 │ │ │ │ - strdeq r3, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r3, r7, r0, ror #9 │ │ │ │ - @ instruction: 0x00673594 │ │ │ │ - rsbeq r3, r7, r0, lsl r9 │ │ │ │ - rsbeq r3, r7, r4, asr r1 │ │ │ │ + strdeq r3, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x00673794 │ │ │ │ + rsbeq r3, r7, r8, lsr #17 │ │ │ │ + ldrdeq r3, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r3, r7, r0, asr #9 │ │ │ │ + rsbeq r3, r7, r4, ror r5 │ │ │ │ + strdeq r3, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r3, r7, r4, lsr r1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ef10 │ │ │ │ ldr r3, [pc, #-128] @ 37f35c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -318550,26 +318550,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 37f360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37ef10 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ef10 │ │ │ │ ldr r3, [pc, #-284] @ 37f364 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -318591,33 +318591,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 37f368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37ef00 │ │ │ │ ldr r0, [pc, #-424] @ 37f36c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -318648,38 +318648,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 37f370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37ecc0 │ │ │ │ ldr r0, [pc, #-644] @ 37f374 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e3cc │ │ │ │ ldr r0, [pc, #-664] @ 37f378 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e3cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37f640 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -318705,26 +318705,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 37f380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37eec0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37eed0 │ │ │ │ ldr r3, [pc, #-872] @ 37f384 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -318746,46 +318746,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 37f388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37eef0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 37ef00 │ │ │ │ b 37f478 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 37f38c │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e51c │ │ │ │ ldr r0, [pc, #-1060] @ 37f390 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37e51c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -318798,22 +318798,22 @@ │ │ │ │ b 37f1b0 │ │ │ │ ldr r0, [pc, #-1136] @ 37f394 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37f078 │ │ │ │ ldr r0, [pc, #-1164] @ 37f398 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37ef00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 37ef10 │ │ │ │ b 37f3d4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -318835,81 +318835,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 37f3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37ed9c │ │ │ │ ldr r0, [pc, #-1336] @ 37f3a8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37ef10 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 37f3ac │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37f170 │ │ │ │ ldr r0, [pc, #-1392] @ 37f3b0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37ed9c │ │ │ │ ldr r0, [pc, #-1416] @ 37f3b4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37eec0 │ │ │ │ ldr r0, [pc, #-1440] @ 37f3b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37eef0 │ │ │ │ ldr r0, [pc, #-1464] @ 37f3bc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37efcc │ │ │ │ ldr r0, [pc, #-1508] @ 37f3c0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37ecc0 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37fc0c │ │ │ │ @@ -319042,41 +319042,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 37fb88 │ │ │ │ ldr r0, [pc, #72] @ 37fc2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 37fb88 │ │ │ │ ldr r0, [pc, #60] @ 37fc30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 37fb88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 37e32c │ │ │ │ b 37fb60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbeq r3, r7, r4, lsr #16 │ │ │ │ - rsbeq r3, r7, r4, ror #16 │ │ │ │ + rsbeq r3, r7, r4, lsl #16 │ │ │ │ + rsbeq r3, r7, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 37e32c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -319165,25 +319165,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 38033c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd24 │ │ │ │ ldr r3, [pc, #1328] @ 380340 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319201,25 +319201,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 380344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37fd24 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 37fd6c │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 37fd6c │ │ │ │ @@ -319275,28 +319275,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 380354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37fdfc │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 37ff24 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 37ff24 │ │ │ │ @@ -319356,26 +319356,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 380360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 37ff24 │ │ │ │ ldr r3, [pc, #596] @ 380364 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -319394,61 +319394,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 380368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 37fdfc │ │ │ │ mov fp, r7 │ │ │ │ b 37fe08 │ │ │ │ ldr r0, [pc, #452] @ 38036c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37fd24 │ │ │ │ ldr r0, [pc, #424] @ 380370 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37fdfc │ │ │ │ ldr r0, [pc, #400] @ 380374 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38018c │ │ │ │ ldr r0, [pc, #372] @ 380378 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 37fdfc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 37ff30 │ │ │ │ cmp r7, #0 │ │ │ │ beq 37fd24 │ │ │ │ ldr r3, [pc, #316] @ 38037c │ │ │ │ @@ -319467,15 +319467,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 380380 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3800fc │ │ │ │ mov fp, r7 │ │ │ │ b 37fd78 │ │ │ │ ldr r3, [pc, #152] @ 380338 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319483,63 +319483,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 380384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 37fd6c │ │ │ │ ldr r0, [pc, #136] @ 380388 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3802ec │ │ │ │ umullseq sl, r2, r0, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r2, ip, ror lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00847eb4 │ │ │ │ - ldrheq pc, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x007af998 │ │ │ │ @ instruction: 0x0092adf0 │ │ │ │ andeq r1, r0, ip, lsr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r7, r8, ror #14 │ │ │ │ + rsbeq r3, r7, r8, asr #14 │ │ │ │ andeq r4, r0, ip, lsl #27 │ │ │ │ - rsbeq r3, r7, r8, lsr r9 │ │ │ │ + rsbeq r3, r7, r8, lsl r9 │ │ │ │ addeq r7, r4, r0, lsr #25 │ │ │ │ - @ instruction: 0x007af79d │ │ │ │ + rsbseq pc, sl, sp, ror r7 @ │ │ │ │ @ instruction: 0x00001db0 │ │ │ │ - rsbeq r3, r7, r8, ror #13 │ │ │ │ + rsbeq r3, r7, r8, asr #13 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ - rsbeq r3, r7, r0, lsl #10 │ │ │ │ - andeq r1, r0, r4, asr #10 │ │ │ │ - rsbeq r3, r7, ip, lsr #11 │ │ │ │ - rsbeq r3, r7, r0, asr r6 │ │ │ │ - rsbeq r3, r7, r8, ror #7 │ │ │ │ - @ instruction: 0x00673598 │ │ │ │ rsbeq r3, r7, r0, ror #9 │ │ │ │ + andeq r1, r0, r4, asr #10 │ │ │ │ + rsbeq r3, r7, ip, lsl #11 │ │ │ │ + rsbeq r3, r7, r0, lsr r6 │ │ │ │ + rsbeq r3, r7, r8, asr #7 │ │ │ │ + rsbeq r3, r7, r8, ror r5 │ │ │ │ + rsbeq r3, r7, r0, asr #9 │ │ │ │ andeq r3, r0, r8, asr sp │ │ │ │ - ldrdeq r3, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r3, r7, r4, asr #3 │ │ │ │ - rsbeq r3, r7, r8, lsl #4 │ │ │ │ + strheq r3, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r3, r7, r4, lsr #3 │ │ │ │ + rsbeq r3, r7, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 380598 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 38059c │ │ │ │ @@ -319626,28 +319626,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3805b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380428 │ │ │ │ ldr r3, [pc, #116] @ 3805bc │ │ │ │ ldr ip, [pc, #116] @ 3805c0 │ │ │ │ ldr r1, [pc, #116] @ 3805c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 3805c8 │ │ │ │ @@ -319660,31 +319660,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380428 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r2, r4, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r2, r4, lsr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, r2, ip, ror #13 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r7, r0, lsl r3 │ │ │ │ - rsbseq pc, sl, r0, asr #3 │ │ │ │ - rsbeq r3, r7, r8, ror #5 │ │ │ │ - ldrdeq r1, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + strdeq r3, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq pc, sl, r0, lsr #3 │ │ │ │ + rsbeq r3, r7, r8, asr #5 │ │ │ │ + strheq r1, [r7], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r3, r7, r0, lsl r3 │ │ │ │ + strdeq r3, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -319720,37 +319720,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #76] @ 3806cc │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ addeq r7, r4, ip, lsr #10 │ │ │ │ - rsbeq r3, r7, r4, ror #4 │ │ │ │ - rsbeq r3, r7, r0, asr #4 │ │ │ │ + rsbeq r3, r7, r4, asr #4 │ │ │ │ + rsbeq r3, r7, r0, lsr #4 │ │ │ │ │ │ │ │ 003806d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -319788,15 +319788,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 380750 │ │ │ │ ldr r0, [pc, #212] @ 38084c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750574 │ │ │ │ + bl 75054c │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 380814 │ │ │ │ ldr sl, [pc, #184] @ 380850 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -319843,17 +319843,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ addeq r7, r4, r8, ror #7 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - ldrsbeq lr, [sl], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq r1, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x00673094 │ │ │ │ + ldrheq lr, [sl], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq r1, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r3, r7, r4, ror r0 │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 00380868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -319867,15 +319867,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 388da8 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 388da8 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 75412c │ │ │ │ + bl 754104 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 380890 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248ae0 │ │ │ │ @@ -319959,39 +319959,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 380a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380920 │ │ │ │ ldr r0, [pc, #52] @ 380a78 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380920 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r2, r4, lsr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r2, r4, lsl r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq sl, r2, r4, r1 │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r2, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, r7, ip, asr #29 │ │ │ │ + @ instruction: 0x00672e90 │ │ │ │ + rsbeq r2, r7, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 3813d8 │ │ │ │ ldr r1, [pc, #2372] @ 3813dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -320071,15 +320071,15 @@ │ │ │ │ bne 380f98 │ │ │ │ ldr r0, [pc, #2096] @ 3813f8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r2, [pc, #2072] @ 3813fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320102,28 +320102,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 381408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380b48 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 380b24 │ │ │ │ @@ -320193,25 +320193,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 381420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380ae0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3808d0 │ │ │ │ b 380d58 │ │ │ │ ldr r3, [pc, #1568] @ 381424 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -320230,27 +320230,27 @@ │ │ │ │ beq 381288 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 381428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [pc, #1436] @ 38142c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 3812b0 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -320377,21 +320377,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #936] @ 381454 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380b3c │ │ │ │ ldr r3, [pc, #912] @ 381458 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380b48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -320406,34 +320406,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 38145c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380b48 │ │ │ │ ldr r0, [pc, #780] @ 381460 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380ae0 │ │ │ │ ldr r3, [pc, #756] @ 381464 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 381188 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -320459,75 +320459,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 38146c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38104c │ │ │ │ ldr r0, [pc, #584] @ 381470 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380b48 │ │ │ │ ldr r0, [pc, #544] @ 381474 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380b48 │ │ │ │ tst r9, #15 │ │ │ │ bne 380f0c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 37c364 │ │ │ │ b 380f0c │ │ │ │ ldr r0, [pc, #488] @ 381478 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380e88 │ │ │ │ bl 37c2c4 │ │ │ │ b 380f74 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 381194 │ │ │ │ b 38104c │ │ │ │ ldr r0, [pc, #436] @ 38147c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38104c │ │ │ │ ldr r2, [pc, #260] @ 3813ec │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 381480 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -320538,15 +320538,15 @@ │ │ │ │ beq 381328 │ │ │ │ ldr r0, [pc, #368] @ 381484 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380b48 │ │ │ │ ldr r3, [pc, #332] @ 381488 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320563,81 +320563,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 38148c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380bf0 │ │ │ │ ldr r0, [pc, #208] @ 381490 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 380bf0 │ │ │ │ addseq sl, r2, r8, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r2, r0, ror r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq lr, sl, ip, lsr #23 │ │ │ │ + rsbseq lr, sl, ip, lsl #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r9, r2, ip, asr #31 │ │ │ │ addseq r9, r2, r8, ror pc │ │ │ │ - rsbeq r2, r7, r8, ror #27 │ │ │ │ + rsbeq r2, r7, r8, asr #27 │ │ │ │ addeq r6, r4, r0, lsr #31 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r7, ip, asr lr │ │ │ │ + rsbeq r2, r7, ip, lsr lr │ │ │ │ addeq r6, r4, r8, lsr #29 │ │ │ │ - ldrheq lr, [sl], #-150 @ 0xffffff6a @ │ │ │ │ - rsbeq pc, sl, r4, asr #22 │ │ │ │ - ldrdeq r2, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x007ae996 │ │ │ │ + rsbeq pc, sl, r4, lsr #22 │ │ │ │ + strheq r2, [r7], #-180 @ 0xffffff4c @ │ │ │ │ andeq r4, r0, r8, asr #30 │ │ │ │ - rsbeq r2, r7, r0, asr fp │ │ │ │ + rsbeq r2, r7, r0, lsr fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r2, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq lr, sl, r4, asr #16 │ │ │ │ + ldrdeq r2, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq lr, sl, r4, lsr #16 │ │ │ │ addseq r9, r2, r0, ror #24 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ addseq r9, r2, r0, lsr #23 │ │ │ │ addseq r9, r2, r4, asr #22 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ @ instruction: 0x00929afc │ │ │ │ @ instruction: 0x00929ab8 │ │ │ │ - rsbeq r2, r7, ip, lsr ip │ │ │ │ - rsbeq r2, r7, r0, ror ip │ │ │ │ + rsbeq r2, r7, ip, lsl ip │ │ │ │ + rsbeq r2, r7, r0, asr ip │ │ │ │ andeq r4, r0, r0, lsr #1 │ │ │ │ - rsbeq r2, r7, r8, lsr ip │ │ │ │ - rsbeq r2, r7, r4, lsr #16 │ │ │ │ - rsbseq lr, sl, r2, lsl #11 │ │ │ │ + rsbeq r2, r7, r8, lsl ip │ │ │ │ + rsbeq r2, r7, r4, lsl #16 │ │ │ │ + rsbseq lr, sl, r2, ror #10 │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ - strdeq r2, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r2, r7, r0, lsl #18 │ │ │ │ - rsbeq r2, r7, ip, ror fp │ │ │ │ - rsbeq r2, r7, r4, lsr r9 │ │ │ │ - rsbeq r2, r7, r0, lsr #19 │ │ │ │ + ldrdeq r2, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r2, r7, r0, ror #17 │ │ │ │ + rsbeq r2, r7, ip, asr fp │ │ │ │ + rsbeq r2, r7, r4, lsl r9 │ │ │ │ + rsbeq r2, r7, r0, lsl #19 │ │ │ │ umulleq r6, r4, r0, r8 │ │ │ │ - rsbeq r2, r7, r8, asr #13 │ │ │ │ + rsbeq r2, r7, r8, lsr #13 │ │ │ │ andeq r1, r0, ip, asr #21 │ │ │ │ - rsbeq r2, r7, r8, lsl #13 │ │ │ │ - ldrdeq r2, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r7, r8, ror #12 │ │ │ │ + strheq r2, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 3814e4 │ │ │ │ @@ -320696,15 +320696,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 381598 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r6, r4, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 381788 │ │ │ │ mov r8, r1 │ │ │ │ @@ -320720,30 +320720,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 381798 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 38179c │ │ │ │ ldr r1, [pc, #408] @ 3817a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 3806d0 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -320821,24 +320821,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 3817a8 │ │ │ │ ldr r0, [pc, #52] @ 3817ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x007ae194 │ │ │ │ + rsbseq lr, sl, r4, ror r1 │ │ │ │ addseq r9, r2, ip, asr r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r7, r8, lsr #23 │ │ │ │ - @ instruction: 0x00672b90 │ │ │ │ - rsbeq r6, r5, r4, lsr #1 │ │ │ │ - rsbeq r3, pc, r0, ror r5 @ │ │ │ │ + rsbeq r2, r7, r8, lsl #23 │ │ │ │ + rsbeq r2, r7, r0, ror fp │ │ │ │ + rsbeq r6, r5, r4, lsl #1 │ │ │ │ + rsbeq r3, pc, r0, asr r5 @ │ │ │ │ @ instruction: 0x009293f0 │ │ │ │ - rsbeq r2, r7, ip, lsr #20 │ │ │ │ - rsbeq r3, r6, ip, lsl r7 │ │ │ │ + rsbeq r2, r7, ip, lsl #20 │ │ │ │ + strdeq r3, [r6], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 381894 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -320846,25 +320846,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 381898 │ │ │ │ ldr r1, [pc, #188] @ 38189c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #168] @ 3818a0 │ │ │ │ ldr r1, [pc, #168] @ 3818a4 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #136] @ 3818a8 │ │ │ │ ldr r3, [pc, #136] @ 3818ac │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 3818b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -320876,31 +320876,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 3818bc │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007adf90 │ │ │ │ - rsbeq r5, r5, ip, asr #29 │ │ │ │ - @ instruction: 0x006f3394 │ │ │ │ - strheq r2, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq fp, r5, r4, ror #21 │ │ │ │ + rsbseq sp, sl, r0, ror pc │ │ │ │ + rsbeq r5, r5, ip, lsr #29 │ │ │ │ + rsbeq r3, pc, r4, ror r3 @ │ │ │ │ + @ instruction: 0x0066269c │ │ │ │ + rsbeq fp, r5, r4, asr #21 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addeq r6, r4, r8, lsr #11 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -320936,132 +320936,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 381970 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3808d0 │ │ │ │ - rsbseq sp, sl, r8, lsl lr │ │ │ │ - rsbeq r2, r7, r4, lsr r8 │ │ │ │ - rsbeq r2, r7, ip, asr #16 │ │ │ │ + ldrsheq sp, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r2, r7, r4, lsl r8 │ │ │ │ + rsbeq r2, r7, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 3819cc │ │ │ │ ldr r2, [pc, #64] @ 3819d0 │ │ │ │ ldr r1, [pc, #64] @ 3819d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 438a4c │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 380868 │ │ │ │ - rsbseq sp, sl, r4, asr #27 │ │ │ │ - rsbeq r2, r7, r0, ror #15 │ │ │ │ - strdeq r2, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq sp, sl, r4, lsr #27 │ │ │ │ + rsbeq r2, r7, r0, asr #15 │ │ │ │ + ldrdeq r2, [r7], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 381a88 │ │ │ │ ldr r2, [pc, #152] @ 381a8c │ │ │ │ ldr r1, [pc, #152] @ 381a90 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #120] @ 381a94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7503a8 │ │ │ │ + bl 750380 │ │ │ │ ldr r2, [pc, #88] @ 381a98 │ │ │ │ ldr r1, [pc, #88] @ 381a9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 38062c │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, sl, r0, ror #26 │ │ │ │ - rsbeq r2, r7, r8, ror r7 │ │ │ │ - @ instruction: 0x00672790 │ │ │ │ + rsbseq sp, sl, r0, asr #26 │ │ │ │ + rsbeq r2, r7, r8, asr r7 │ │ │ │ + rsbeq r2, r7, r0, ror r7 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbeq r5, r5, r8, ror #24 │ │ │ │ - rsbeq r3, pc, r0, lsr r1 @ │ │ │ │ + rsbeq r5, r5, r8, asr #24 │ │ │ │ + rsbeq r3, pc, r0, lsl r1 @ │ │ │ │ ldr r0, [pc, #4] @ 381aac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ umulleq r6, r4, r4, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 381b20 │ │ │ │ ldr r2, [pc, #88] @ 381b24 │ │ │ │ ldr r1, [pc, #88] @ 381b28 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 381b00 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 5454d4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq sp, [sl], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r2, r7, r8, ror #13 │ │ │ │ - rsbeq r2, r7, r0, lsl #14 │ │ │ │ + ldrheq sp, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r2, r7, r8, asr #13 │ │ │ │ + rsbeq r2, r7, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 381bf0 │ │ │ │ ldr r3, [pc, #172] @ 381bf4 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -321105,15 +321105,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00928fd4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r7, r0, asr r6 │ │ │ │ + rsbeq r2, r7, r0, lsr r6 │ │ │ │ addseq r8, r2, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 381c74 │ │ │ │ ldr r2, [pc, #92] @ 381c78 │ │ │ │ @@ -321121,32 +321121,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 381c80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #64] @ 381c84 │ │ │ │ ldr r3, [pc, #64] @ 381c88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, sl, ip, lsl #23 │ │ │ │ - rsbeq r5, r5, ip, ror sl │ │ │ │ - @ instruction: 0x00676694 │ │ │ │ + rsbseq sp, sl, ip, ror #22 │ │ │ │ + rsbeq r5, r5, ip, asr sl │ │ │ │ + rsbeq r6, r7, r4, ror r6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00381c8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -321156,27 +321156,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 381cec │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r2, r7, r0, lsr #10 │ │ │ │ + rsbeq r2, r7, r0, lsl #10 │ │ │ │ │ │ │ │ 00381cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -321185,50 +321185,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 381d94 │ │ │ │ ldr r0, [pc, #124] @ 381da4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr r1, [pc, #116] @ 381da8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 80fc08 │ │ │ │ + bl 80fbe0 │ │ │ │ ldr r3, [pc, #92] @ 381dac │ │ │ │ ldr r1, [pc, #92] @ 381db0 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3378e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d964 │ │ │ │ + bl 74d93c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 381db4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 381d28 │ │ │ │ addseq r8, r2, ip, lsl #28 │ │ │ │ - rsbeq r2, r7, r0, asr #9 │ │ │ │ - rsbeq r5, sl, r4, lsl #28 │ │ │ │ + rsbeq r2, r7, r0, lsr #9 │ │ │ │ + rsbeq r5, sl, r4, ror #27 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r6, r1, r4, lsl #3 │ │ │ │ - rsbeq r2, r7, r4, asr r4 │ │ │ │ + rsbseq r6, r1, r4, ror #2 │ │ │ │ + rsbeq r2, r7, r4, lsr r4 │ │ │ │ │ │ │ │ 00381db8 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -321261,15 +321261,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 381e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r6, r4, r8, lsr #32 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 38caa0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -321280,25 +321280,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #108] @ 381f0c │ │ │ │ ldr r1, [pc, #108] @ 381f10 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #76] @ 381f14 │ │ │ │ ldr ip, [pc, #76] @ 381f18 │ │ │ │ ldr r3, [pc, #76] @ 381f1c │ │ │ │ ldr r1, [pc, #76] @ 381f20 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -321306,23 +321306,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c15c │ │ │ │ - rsbseq sp, sl, r0, asr #18 │ │ │ │ - rsbeq r5, r5, r4, lsr #16 │ │ │ │ - strdeq r2, [pc], #-192 @ │ │ │ │ - rsbeq r2, r7, r0, asr r3 │ │ │ │ - rsbeq r2, r7, r8, ror #6 │ │ │ │ + b 74c134 │ │ │ │ + rsbseq sp, sl, r0, lsr #18 │ │ │ │ + rsbeq r5, r5, r4, lsl #16 │ │ │ │ + ldrdeq r2, [pc], #-192 @ │ │ │ │ + rsbeq r2, r7, r0, lsr r3 │ │ │ │ + rsbeq r2, r7, r8, asr #6 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsbseq r6, r1, r4 │ │ │ │ - rsbeq r2, r7, r4, asr #6 │ │ │ │ + rsbseq r5, r1, r4, ror #31 │ │ │ │ + rsbeq r2, r7, r4, lsr #6 │ │ │ │ addseq r6, r0, r4, asr #24 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -321430,22 +321430,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 9aaeec │ │ │ │ + bl 9aaec4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 810c5c │ │ │ │ + b 810c34 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -321461,15 +321461,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 811054 │ │ │ │ + bl 81102c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -321503,25 +321503,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 382260 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 382260 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9a7bb8 │ │ │ │ + bl 9a7b90 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248ae0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 382240 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 9bb93c │ │ │ │ + bl 9bb914 │ │ │ │ b 3821b8 │ │ │ │ ldr r3, [pc, #60] @ 382284 │ │ │ │ ldr r1, [pc, #60] @ 382288 │ │ │ │ ldr r0, [pc, #60] @ 38228c │ │ │ │ ldr r2, [pc, #60] @ 382290 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -321532,21 +321532,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 38229c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsheq sp, [sl], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r2, r7, r0, lsr r0 │ │ │ │ - rsbeq r2, r7, ip, lsr r0 │ │ │ │ + ldrsbeq sp, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r2, r7, r0, lsl r0 │ │ │ │ + rsbeq r2, r7, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - ldrsbeq sp, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r2, r7, r0, asr r0 │ │ │ │ - rsbeq r2, r7, r4, rrx │ │ │ │ + ldrheq sp, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r2, r7, r0, lsr r0 │ │ │ │ + rsbeq r2, r7, r4, asr #32 │ │ │ │ │ │ │ │ 003822a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -321620,45 +321620,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 382450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 382324 │ │ │ │ ldr r0, [pc, #64] @ 382454 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 382324 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r8, asr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r2, r4, lsr r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009287f0 │ │ │ │ andeq r2, r0, r4, asr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r7, ip, lsl #30 │ │ │ │ - rsbeq r1, r7, r8, asr pc │ │ │ │ + rsbeq r1, r7, ip, ror #29 │ │ │ │ + rsbeq r1, r7, r8, lsr pc │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 382470 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 382488 │ │ │ │ mov r0, #0 │ │ │ │ @@ -321671,15 +321671,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 811d34 │ │ │ │ + bl 811d0c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -321731,15 +321731,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 9acb50 │ │ │ │ + bl 9acb28 │ │ │ │ ldr r1, [pc, #192] @ 38265c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5caf1c │ │ │ │ b 382530 │ │ │ │ ldr r0, [pc, #176] @ 382660 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -321760,42 +321760,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38266c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38251c │ │ │ │ ldr r0, [pc, #56] @ 382670 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38251c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, ip, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r2, r8, lsl r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, r2, r4, ror #11 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r3, r0, ip, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00671d9c │ │ │ │ - ldrdeq r1, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r1, r7, ip, ror sp │ │ │ │ + strheq r1, [r7], #-220 @ 0xffffff24 @ │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -321811,19 +321811,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 3826e0 │ │ │ │ ldr r0, [pc, #28] @ 3826e4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9abc3c │ │ │ │ - @ instruction: 0x00671d94 │ │ │ │ + b 9abc14 │ │ │ │ + rsbeq r1, r7, r4, ror sp │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -321895,16 +321895,16 @@ │ │ │ │ @ instruction: 0x009283f4 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrheq sp, [sl], #-0 @ │ │ │ │ - rsbeq r1, r7, ip, asr #25 │ │ │ │ + @ instruction: 0x007ad090 │ │ │ │ + rsbeq r1, r7, ip, lsr #25 │ │ │ │ │ │ │ │ 00382828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -322029,31 +322029,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 382ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 382890 │ │ │ │ ldr r0, [pc, #84] @ 382abc │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 382890 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009282d8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009282b8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, r2, r8, ror r2 │ │ │ │ @@ -322063,16 +322063,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ addseq r8, r2, ip, lsl #3 │ │ │ │ andeq r2, r0, r4, lsr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r7, r4, asr #20 │ │ │ │ - @ instruction: 0x00671a90 │ │ │ │ + rsbeq r1, r7, r4, lsr #20 │ │ │ │ + rsbeq r1, r7, r0, ror sl │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -322104,15 +322104,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 810e98 │ │ │ │ + bl 810e70 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 382bc4 │ │ │ │ @@ -322151,17 +322151,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r8, r2, r0, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r2, r0 │ │ │ │ - rsbseq ip, sl, r0, asr ip │ │ │ │ - rsbeq r1, r7, r8, lsl #13 │ │ │ │ - rsbeq r1, r7, ip, asr #18 │ │ │ │ + rsbseq ip, sl, r0, lsr ip │ │ │ │ + rsbeq r1, r7, r8, ror #12 │ │ │ │ + rsbeq r1, r7, ip, lsr #18 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 382c60 │ │ │ │ @@ -322206,15 +322206,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 382e38 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382d00 │ │ │ │ - bl 810ff8 │ │ │ │ + bl 810fd0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 382d24 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -322309,41 +322309,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 382ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 382ce8 │ │ │ │ ldr r0, [pc, #60] @ 382ef8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 382ce8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, ip, asr #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ addseq r7, r2, r0, lsr sp │ │ │ │ andeq r2, r0, r4, asr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r1, [r7], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r1, r7, ip, asr #13 │ │ │ │ + @ instruction: 0x0067169c │ │ │ │ + rsbeq r1, r7, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 383130 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -322357,17 +322357,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 3830e8 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 383094 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 8081a8 │ │ │ │ + bl 808180 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 3830a4 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -322387,48 +322387,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 382f7c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 810e98 │ │ │ │ + bl 810e70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 3830f4 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 3830f4 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ ldr r3, [pc, #268] @ 383138 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 8110c0 │ │ │ │ + bl 811098 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 38313c │ │ │ │ ldr r3, [pc, #212] @ 383134 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -322438,17 +322438,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 8081b0 │ │ │ │ + bl 808188 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 383054 │ │ │ │ ldr r2, [pc, #128] @ 383140 │ │ │ │ @@ -322462,17 +322462,17 @@ │ │ │ │ bne 38312c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 5caea8 │ │ │ │ cmp r1, #0 │ │ │ │ bge 382f5c │ │ │ │ b 3830a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov r1, #5 │ │ │ │ - bl 8081b8 │ │ │ │ + bl 808190 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 3830a4 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -322499,41 +322499,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 810c2c │ │ │ │ + bl 810c04 │ │ │ │ ldr r0, [pc, #164] @ 383230 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8136c4 │ │ │ │ + bl 81369c │ │ │ │ ldr r3, [pc, #144] @ 383234 │ │ │ │ ldr r2, [pc, #144] @ 383238 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 38323c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #104] @ 383240 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 383244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -322544,18 +322544,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addeq r4, r4, ip, lsl #26 │ │ │ │ - rsbseq ip, sl, r0, lsr #13 │ │ │ │ - strdeq r4, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r1, pc, r8, asr #19 │ │ │ │ - rsbeq r1, r7, r8, asr #7 │ │ │ │ + rsbseq ip, sl, r0, lsl #13 │ │ │ │ + ldrdeq r4, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r1, pc, r8, lsr #19 │ │ │ │ + rsbeq r1, r7, r8, lsr #7 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 00383248 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 383294 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -322581,15 +322581,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -322602,15 +322602,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -322625,15 +322625,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 383448 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -322646,15 +322646,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 810e98 │ │ │ │ + bl 810e70 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -322676,15 +322676,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 3833f4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, r0, lsr #14 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -322834,33 +322834,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 38373c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 383568 │ │ │ │ ldr r0, [pc, #92] @ 383740 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 383568 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ @ instruction: 0x009275f8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, r0, ror #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @@ -322870,16 +322870,16 @@ │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, r0, asr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r7, r0, ror #29 │ │ │ │ - rsbeq r0, r7, ip, lsr #30 │ │ │ │ + rsbeq r0, r7, r0, asr #29 │ │ │ │ + rsbeq r0, r7, ip, lsl #30 │ │ │ │ │ │ │ │ 00383744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -322996,31 +322996,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3839b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3837ac │ │ │ │ ldr r0, [pc, #84] @ 3839b8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3837ac │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009273bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r7, r2, ip, r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r2, ip, asr r3 │ │ │ │ @@ -323030,16 +323030,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ strheq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ addseq r7, r2, ip, ror r2 │ │ │ │ andeq r4, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r7, r0, lsl sp │ │ │ │ - rsbeq r0, r7, ip, asr sp │ │ │ │ + strdeq r0, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r0, r7, ip, lsr sp │ │ │ │ │ │ │ │ 003839bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -323145,25 +323145,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 383c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 383a18 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 383a18 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 383af0 │ │ │ │ @@ -323171,15 +323171,15 @@ │ │ │ │ b 383a18 │ │ │ │ ldr r0, [pc, #92] @ 383c2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 383a18 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ addseq r7, r2, r0, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r2, r8, lsl r1 │ │ │ │ ldrsheq r7, [r2], ip │ │ │ │ @@ -323189,16 +323189,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, lsr #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r7, r8, ror fp │ │ │ │ - rsbeq r0, r7, r4, lsr #23 │ │ │ │ + rsbeq r0, r7, r8, asr fp │ │ │ │ + rsbeq r0, r7, r4, lsl #23 │ │ │ │ │ │ │ │ 00383c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -323318,24 +323318,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 383f44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 383cd0 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 383db0 │ │ │ │ b 383cbc │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -323360,46 +323360,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 383f48 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 383cd0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 383f0c │ │ │ │ cmp r3, #0 │ │ │ │ beq 383ef8 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 383efc │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 383cbc │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 383ee4 │ │ │ │ b 383efc │ │ │ │ addseq r6, r2, r0, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq fp, sl, r0, ror #22 │ │ │ │ + rsbseq fp, sl, r0, asr #22 │ │ │ │ umullseq r6, r2, r8, lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, r2, r4, asr #28 │ │ │ │ andeq r2, r0, r8, lsr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ @ instruction: 0x009369fc │ │ │ │ - rsbeq r0, r7, r0, lsl #19 │ │ │ │ rsbeq r0, r7, r0, ror #18 │ │ │ │ + rsbeq r0, r7, r0, asr #18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -323438,15 +323438,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -323491,15 +323491,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 384090 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -323662,15 +323662,15 @@ │ │ │ │ bne 384508 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 810e98 │ │ │ │ + bl 810e70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 38446c │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -323685,35 +323685,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ ldr r1, [pc, #448] @ 3845b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 810f84 │ │ │ │ + bl 810f5c │ │ │ │ ldr r2, [pc, #400] @ 3845bc │ │ │ │ ldr r3, [pc, #380] @ 3845ac │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -323745,31 +323745,31 @@ │ │ │ │ beq 3844b0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 3844f8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ ldr r2, [pc, #248] @ 3845c4 │ │ │ │ ldr r3, [pc, #220] @ 3845ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3845a4 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 8081b8 │ │ │ │ + b 808190 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 3844bc │ │ │ │ ldr r3, [pc, #184] @ 3845c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38435c │ │ │ │ ldr r3, [pc, #168] @ 3845cc │ │ │ │ @@ -323786,44 +323786,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3845d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 384360 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 3845d8 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38435c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r2, r0, lsl r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r2, ip, ror #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x009266f0 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ addseq r6, r2, r0, asr r6 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r0, r7, r8, asr #5 │ │ │ │ rsbeq r0, r7, r8, ror #5 │ │ │ │ - rsbeq r0, r7, r8, lsl #6 │ │ │ │ │ │ │ │ 003845dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -324042,15 +324042,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -324280,15 +324280,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 384d34 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 384ae8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -324504,15 +324504,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 811d2c │ │ │ │ + bl 811d04 │ │ │ │ ldr r2, [pc, #964] @ 38545c │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 385460 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -324672,15 +324672,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 249608 │ │ │ │ b 384da0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -324896,15 +324896,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 249608 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 38550c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -325273,15 +325273,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 38584c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 385890 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 385ab4 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 385b98 │ │ │ │ @@ -325320,19 +325320,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 385d24 │ │ │ │ b 385c10 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - rsbseq r9, sl, r8, lsr pc │ │ │ │ - rsbseq r9, sl, r4, lsr #30 │ │ │ │ + rsbseq r9, sl, r8, lsl pc │ │ │ │ + rsbseq r9, sl, r4, lsl #30 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - rsbseq r9, sl, ip, asr sp │ │ │ │ + rsbseq r9, sl, ip, lsr sp │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00385d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -325365,21 +325365,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d4d70 │ │ │ │ + bl 9d4d48 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -325498,15 +325498,15 @@ │ │ │ │ bl 2487d4 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 81334c │ │ │ │ + bl 813324 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -325520,15 +325520,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 810f10 │ │ │ │ + bl 810ee8 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -325540,15 +325540,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 810c80 │ │ │ │ + b 810c58 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 3863e4 │ │ │ │ @@ -325583,15 +325583,15 @@ │ │ │ │ bne 38633c │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 810e98 │ │ │ │ + bl 810e70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 386240 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -325606,21 +325606,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ ldr r1, [pc, #540] @ 3863f4 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -325662,28 +325662,28 @@ │ │ │ │ beq 386284 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 38632c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ ldr r2, [pc, #352] @ 386400 │ │ │ │ ldr r3, [pc, #324] @ 3863e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3863e0 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8081b8 │ │ │ │ + b 808190 │ │ │ │ ldr r1, [pc, #304] @ 386404 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -325702,15 +325702,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 3863e0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 386290 │ │ │ │ ldr r3, [pc, #200] @ 38640c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386140 │ │ │ │ ldr r3, [pc, #184] @ 386410 │ │ │ │ @@ -325727,31 +325727,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 386418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 386144 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 38641c │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 386140 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r2, r4, asr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r2, ip, lsr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -325759,16 +325759,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ addseq r4, r2, ip, ror r8 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ addseq r4, r2, r8, lsl r8 │ │ │ │ @ instruction: 0x00004ab4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + strdeq lr, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ rsbeq lr, r6, r0, lsl r5 │ │ │ │ - rsbeq lr, r6, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 386448 │ │ │ │ @@ -325955,15 +325955,15 @@ │ │ │ │ beq 386738 │ │ │ │ ldr r3, [pc, #448] @ 3868d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3867f8 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 811704 │ │ │ │ + bl 8116dc │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3868a0 │ │ │ │ ldr r2, [pc, #404] @ 3868d4 │ │ │ │ ldr r3, [pc, #388] @ 3868c8 │ │ │ │ @@ -325998,23 +325998,23 @@ │ │ │ │ beq 386870 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3868e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 3866d8 │ │ │ │ ldr r3, [pc, #232] @ 3868e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38671c │ │ │ │ @@ -326031,32 +326031,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3868ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38671c │ │ │ │ ldr r0, [pc, #120] @ 3868f0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 3866d8 │ │ │ │ ldr r0, [pc, #96] @ 3868f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38671c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3868f8 │ │ │ │ ldr r1, [pc, #80] @ 3868fc │ │ │ │ ldr r0, [pc, #80] @ 386900 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 386904 │ │ │ │ @@ -326068,22 +326068,22 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r4, r2, r8, r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009243dc │ │ │ │ andeq r4, r0, r0, lsr r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r6, r4, asr #2 │ │ │ │ + rsbeq lr, r6, r4, lsr #2 │ │ │ │ andeq r3, r0, r4, lsr sp │ │ │ │ + rsbeq lr, r6, r0, ror #2 │ │ │ │ + strdeq lr, [r6], #-8 @ │ │ │ │ rsbeq lr, r6, r0, lsl #3 │ │ │ │ - rsbeq lr, r6, r8, lsl r1 │ │ │ │ - rsbeq lr, r6, r0, lsr #3 │ │ │ │ - @ instruction: 0x007a8f98 │ │ │ │ - ldrdeq sp, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - strheq lr, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r8, sl, r8, ror pc │ │ │ │ + strheq sp, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0066e198 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 38696c │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -326169,15 +326169,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 386a20 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 386a20 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 00386a84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -326284,15 +326284,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00386c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326300,25 +326300,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 811a7c │ │ │ │ + bl 811a54 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 386cb0 │ │ │ │ cmp r0, #1 │ │ │ │ beq 386cec │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 811b28 │ │ │ │ + bl 811b00 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -326335,17 +326335,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 386d9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 8081b0 │ │ │ │ + bl 808188 │ │ │ │ tst r8, #8 │ │ │ │ bne 386d74 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 386d80 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -326366,43 +326366,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 386c7c │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 386c7c │ │ │ │ mov r0, r5 │ │ │ │ bl 386b70 │ │ │ │ b 386c7c │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38be14 │ │ │ │ b 386c7c │ │ │ │ - rsbseq r8, sl, r0, ror fp │ │ │ │ - rsbeq sp, r6, r8, lsr #11 │ │ │ │ - rsbeq sp, r6, ip, lsr #27 │ │ │ │ + rsbseq r8, sl, r0, asr fp │ │ │ │ + rsbeq sp, r6, r8, lsl #11 │ │ │ │ + rsbeq sp, r6, ip, lsl #27 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 386e34 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 386de0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081a8 │ │ │ │ + bl 808180 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -326415,15 +326415,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 386c34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 386dc8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -326452,26 +326452,26 @@ │ │ │ │ bl 384230 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ ldr r1, [pc, #52] @ 386f1c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 811128 │ │ │ │ + bl 811100 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -326560,15 +326560,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 386fac │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 811d34 │ │ │ │ + bl 811d0c │ │ │ │ ldr r3, [pc, #332] @ 3871cc │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -326578,15 +326578,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 386fac │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 386ff0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 811d34 │ │ │ │ + bl 811d0c │ │ │ │ ldr r3, [pc, #264] @ 3871d0 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 386e64 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -326641,19 +326641,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 386ff0 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 386ff0 │ │ │ │ b 386fac │ │ │ │ - @ instruction: 0x007a8892 │ │ │ │ - rsbseq r8, sl, r7, ror r8 │ │ │ │ + rsbseq r8, sl, r2, ror r8 │ │ │ │ + rsbseq r8, sl, r7, asr r8 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - rsbseq r8, sl, r0, ror #15 │ │ │ │ + rsbseq r8, sl, r0, asr #15 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -326682,17 +326682,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081a8 │ │ │ │ + bl 808180 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -326733,15 +326733,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 387394 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -326752,21 +326752,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3872d8 │ │ │ │ blx r3 │ │ │ │ b 3872d8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #24] @ 387398 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -326903,15 +326903,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 387800 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 810e98 │ │ │ │ + bl 810e70 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 3877ac │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -327018,38 +327018,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387950 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 386b70 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081a8 │ │ │ │ + bl 808180 │ │ │ │ b 3876c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 386b70 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ ldr r2, [pc, #520] @ 3879cc │ │ │ │ ldr r3, [pc, #472] @ 3879a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387950 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8081b8 │ │ │ │ + b 808190 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 3876bc │ │ │ │ cmp r3, #2 │ │ │ │ bne 387500 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 387620 │ │ │ │ @@ -327088,26 +327088,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3879e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3875b4 │ │ │ │ ldr r2, [pc, #224] @ 3879d4 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3875b4 │ │ │ │ @@ -327124,15 +327124,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 3879ec │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3875b4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 3879f0 │ │ │ │ ldr r1, [pc, #148] @ 3879f4 │ │ │ │ ldr r0, [pc, #148] @ 3879f8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -327151,37 +327151,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r3, r2, r8, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r2, r4, asr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r2, r0, asr #11 │ │ │ │ - ldrheq r8, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x007a8294 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0x009234b0 │ │ │ │ addseq r3, r2, ip, asr #8 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ addseq r3, r2, ip, lsr #7 │ │ │ │ addseq r3, r2, r8, asr r3 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r3, r0, r8, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq sp, r6, ip, lsr #4 │ │ │ │ + rsbeq sp, r6, ip, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r6, r0, lsr #4 │ │ │ │ + rsbeq sp, r6, r0, lsl #4 │ │ │ │ addseq r2, r3, r0, ror #29 │ │ │ │ - rsbeq sp, r6, ip, lsl #4 │ │ │ │ - rsbseq r7, sl, r4, ror #29 │ │ │ │ - rsbeq ip, r6, ip, lsl r9 │ │ │ │ - rsbeq sp, r6, r8, ror #2 │ │ │ │ + rsbeq sp, r6, ip, ror #3 │ │ │ │ + rsbseq r7, sl, r4, asr #29 │ │ │ │ + strdeq ip, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq sp, r6, r8, asr #2 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - rsbseq r7, sl, r0, asr #29 │ │ │ │ - strdeq ip, [r6], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sp, r6, ip, lsr #2 │ │ │ │ + rsbseq r7, sl, r0, lsr #29 │ │ │ │ + ldrdeq ip, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq sp, r6, ip, lsl #2 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -327199,17 +327199,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081a8 │ │ │ │ + bl 808180 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 384230 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -327236,15 +327236,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 00387b0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -327297,22 +327297,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ ldr r1, [pc, #156] @ 387cb4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 387b0c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -327381,15 +327381,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc1c │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 387e74 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327460,17 +327460,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ addseq r2, r2, r8, asr #27 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r7, sl, ip, ror #19 │ │ │ │ - rsbeq ip, r6, r4, lsr #8 │ │ │ │ - rsbeq ip, r6, r4, lsl sp │ │ │ │ + rsbseq r7, sl, ip, asr #19 │ │ │ │ + rsbeq ip, r6, r4, lsl #8 │ │ │ │ + strdeq ip, [r6], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -327540,22 +327540,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ ldr r1, [pc, #152] @ 38807c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 387b0c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -327738,15 +327738,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 388294 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 3881c0 │ │ │ │ ldr r2, [pc, #220] @ 3883bc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3880f0 │ │ │ │ @@ -327763,30 +327763,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3883c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3880f0 │ │ │ │ ldr r0, [pc, #108] @ 3883cc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3880f0 │ │ │ │ ldr r3, [pc, #84] @ 3883d0 │ │ │ │ ldr r1, [pc, #84] @ 3883d4 │ │ │ │ ldr r0, [pc, #84] @ 3883d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3883dc │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -327801,19 +327801,19 @@ │ │ │ │ addseq r2, r2, r8, lsr #19 │ │ │ │ ldrdeq pc, [r3], ip │ │ │ │ addseq r2, r2, r4, lsr #17 │ │ │ │ addseq r2, r2, ip, ror r8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r6, r4, asr r8 │ │ │ │ - rsbeq ip, r6, ip, lsl #17 │ │ │ │ - rsbseq r7, sl, r4, asr #9 │ │ │ │ - strdeq fp, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq ip, r6, r0, lsr #17 │ │ │ │ + rsbeq ip, r6, r4, lsr r8 │ │ │ │ + rsbeq ip, r6, ip, ror #16 │ │ │ │ + rsbseq r7, sl, r4, lsr #9 │ │ │ │ + ldrdeq fp, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq ip, r6, r0, lsl #17 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 003883e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -327880,15 +327880,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r2, [pc, #484] @ 3886ec │ │ │ │ ldr r3, [pc, #460] @ 3886d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -327978,47 +327978,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 388700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38844c │ │ │ │ ldr r0, [pc, #72] @ 388704 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38844c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r2, r0, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r2, r0, lsl #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrsbeq r7, [sl], #-53 @ 0xffffffcb @ │ │ │ │ + ldrheq r7, [sl], #-53 @ 0xffffffcb @ │ │ │ │ addseq r2, r2, ip, ror #12 │ │ │ │ addseq r2, r2, r4, lsl r6 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ addseq r2, r3, r4, lsr #3 │ │ │ │ - rsbeq ip, r6, ip, lsr #11 │ │ │ │ - strdeq ip, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq ip, r6, ip, lsl #11 │ │ │ │ + ldrdeq ip, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 00388708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -328037,15 +328037,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 388778 │ │ │ │ ldr r2, [pc, #372] @ 3888d0 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 388828 │ │ │ │ - bl 810ff8 │ │ │ │ + bl 810fd0 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -328107,42 +328107,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3888e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 388768 │ │ │ │ ldr r0, [pc, #60] @ 3888ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 388768 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009223f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009223dc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r2, r0, ror #6 │ │ │ │ addseq r2, r2, r0, lsr r3 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r6, r4, ror #8 │ │ │ │ - rsbeq ip, r6, r8, ror r4 │ │ │ │ + rsbeq ip, r6, r4, asr #8 │ │ │ │ + rsbeq ip, r6, r8, asr r4 │ │ │ │ │ │ │ │ 003888f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -328160,15 +328160,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 810e98 │ │ │ │ + bl 810e70 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -328187,51 +328187,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 388ad0 │ │ │ │ - bl 8a8f4c │ │ │ │ + bl 8a8f24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388b58 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 811c80 │ │ │ │ + bl 811c58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388b8c │ │ │ │ ldr r1, [pc, #496] @ 388bcc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 8102c8 │ │ │ │ + bl 8102a0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 388af4 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 987cc8 │ │ │ │ + bl 987ca0 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 388a90 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 987cc8 │ │ │ │ + bl 987ca0 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 388ac4 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 987cc8 │ │ │ │ + bl 987ca0 │ │ │ │ mov r0, r4 │ │ │ │ bl 382c98 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8107b8 │ │ │ │ + bl 810790 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 388bd0 │ │ │ │ ldr r3, [pc, #360] @ 388bc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -328254,23 +328254,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 249608 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 388a30 │ │ │ │ - bl 987944 │ │ │ │ + bl 98791c │ │ │ │ mov r2, r0 │ │ │ │ b 388a30 │ │ │ │ ldr r1, [pc, #256] @ 388bd8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 8102c8 │ │ │ │ + bl 8102a0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 3889fc │ │ │ │ ldr r3, [pc, #224] @ 388bdc │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -328301,47 +328301,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 388bf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mvn r0, #0 │ │ │ │ b 388a50 │ │ │ │ ldr r3, [pc, #100] @ 388bf8 │ │ │ │ ldr ip, [pc, #100] @ 388bfc │ │ │ │ ldr r1, [pc, #100] @ 388c00 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 388c04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 388b84 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r2, ip, lsl #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addeq pc, r3, r4, asr #9 │ │ │ │ addseq r2, r2, r4, asr #1 │ │ │ │ - rsbeq ip, r6, r4, lsl #6 │ │ │ │ + rsbeq ip, r6, r4, ror #5 │ │ │ │ addeq pc, r3, r8, asr #7 │ │ │ │ - rsbeq ip, r6, ip, lsl #5 │ │ │ │ - rsbeq ip, r6, r8, ror r2 │ │ │ │ - rsbeq ip, r6, ip, asr #4 │ │ │ │ - rsbseq r6, sl, r0, ror #25 │ │ │ │ - ldrdeq ip, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq fp, r6, r4, lsl r7 │ │ │ │ + rsbeq ip, r6, ip, ror #4 │ │ │ │ + rsbeq ip, r6, r8, asr r2 │ │ │ │ + rsbeq ip, r6, ip, lsr #4 │ │ │ │ + rsbseq r6, sl, r0, asr #25 │ │ │ │ + strheq ip, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq fp, [r6], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - rsbseq r6, sl, r8, lsr #25 │ │ │ │ - ldrdeq ip, [r6], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq fp, r6, r0, ror #13 │ │ │ │ + rsbseq r6, sl, r8, lsl #25 │ │ │ │ + strheq ip, [r6], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq fp, r6, r0, asr #13 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00388c08 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -328386,38 +328386,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 388d78 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 9a7b24 │ │ │ │ + bl 9a7afc │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 24a658 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 81334c │ │ │ │ + bl 813324 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 24a658 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ ldr ip, [pc, #116] @ 388d7c │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 382c98 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 388ca0 │ │ │ │ @@ -328444,49 +328444,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ │ │ │ │ 00388da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 388dd8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 9a7bb8 │ │ │ │ + bl 9a7b90 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a7bb8 │ │ │ │ + b 9a7b90 │ │ │ │ │ │ │ │ 00388dec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7d53fc │ │ │ │ + bl 7d53d4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 388e14 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -328650,17 +328650,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 388d84 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 389154 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081a8 │ │ │ │ + bl 808180 │ │ │ │ ldr r2, [pc, #380] @ 38925c │ │ │ │ ldr r3, [pc, #356] @ 389248 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -328684,17 +328684,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 388f34 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 389178 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081b0 │ │ │ │ + bl 808188 │ │ │ │ b 3890d8 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 388fd0 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -328726,45 +328726,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 389270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 388fe8 │ │ │ │ ldr r0, [pc, #72] @ 389274 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 388fe8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r4, lsl ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r2, r0, lsl #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0x00921ab8 │ │ │ │ addseq r1, r2, ip, lsr sl │ │ │ │ - rsbseq r6, sl, r0, lsr r9 │ │ │ │ + rsbseq r6, sl, r0, lsl r9 │ │ │ │ andeq r5, r0, ip, lsl #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r6, ip, asr lr │ │ │ │ - @ instruction: 0x0066be94 │ │ │ │ + rsbeq fp, r6, ip, lsr lr │ │ │ │ + rsbeq fp, r6, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -328802,15 +328802,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 8a9364 │ │ │ │ + bl 8a933c │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -328907,41 +328907,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 389524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 389400 │ │ │ │ ldr r0, [pc, #60] @ 389528 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 389400 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, ip, asr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r2, ip, lsr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r2, r0, ror #13 │ │ │ │ @ instruction: 0x00003ab8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r6, r0, lsr ip │ │ │ │ - rsbeq fp, r6, r0, ror #24 │ │ │ │ + rsbeq fp, r6, r0, lsl ip │ │ │ │ + rsbeq fp, r6, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 389640 │ │ │ │ @@ -329041,29 +329041,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 388d84 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 389690 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a9574 │ │ │ │ + bl 8a954c │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 389690 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 3896a8 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 3896d0 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8a8f4c │ │ │ │ + bl 8a8f24 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3893a8 │ │ │ │ @@ -329102,34 +329102,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 389880 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389d30 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 389b18 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 389a54 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 3899cc │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8081b8 │ │ │ │ + bl 808190 │ │ │ │ ldr r2, [pc, #2012] @ 389ff8 │ │ │ │ ldr r3, [pc, #1992] @ 389fe8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329141,17 +329141,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3893a8 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 388e44 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 8081a8 │ │ │ │ + bl 808180 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329245,21 +329245,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8a9984 │ │ │ │ + bl 8a995c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 389850 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 8081b0 │ │ │ │ + bl 808188 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 389814 │ │ │ │ ldr r2, [pc, #1496] @ 38a004 │ │ │ │ ldr r3, [pc, #1464] @ 389fe8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -329278,15 +329278,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8a9984 │ │ │ │ + bl 8a995c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 389a0c │ │ │ │ b 38985c │ │ │ │ ldr r3, [pc, #1388] @ 38a008 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329306,22 +329306,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 38a014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 389798 │ │ │ │ ldr r3, [pc, #1272] @ 38a018 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3897f0 │ │ │ │ ldr r3, [pc, #1240] @ 38a00c │ │ │ │ @@ -329338,22 +329338,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 38a01c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3897f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 389e70 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -329397,22 +329397,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 38a028 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 3898a4 │ │ │ │ ldr r3, [pc, #916] @ 38a02c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -329431,31 +329431,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 38a030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 389974 │ │ │ │ ldr r0, [pc, #796] @ 38a034 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 389798 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 389e38 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -329468,21 +329468,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 389ef4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 38a038 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -329498,35 +329498,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 3898f4 │ │ │ │ ldr r0, [pc, #588] @ 38a03c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3897f0 │ │ │ │ ldr r0, [pc, #572] @ 38a040 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 3899c4 │ │ │ │ ldr r0, [pc, #544] @ 38a044 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 389974 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8081b8 │ │ │ │ + bl 808190 │ │ │ │ ldr r2, [pc, #504] @ 38a048 │ │ │ │ ldr r3, [pc, #404] @ 389fe8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329552,23 +329552,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 38a050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 389ba0 │ │ │ │ ldr r3, [pc, #344] @ 38a054 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389d78 │ │ │ │ ldr r3, [pc, #252] @ 38a00c │ │ │ │ @@ -329584,33 +329584,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 38a058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 389d78 │ │ │ │ ldr r0, [pc, #228] @ 38a05c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 389ba0 │ │ │ │ ldr r0, [pc, #208] @ 38a060 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 389d78 │ │ │ │ ldr r3, [pc, #192] @ 38a064 │ │ │ │ ldr r1, [pc, #192] @ 38a068 │ │ │ │ ldr r0, [pc, #192] @ 38a06c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 38a070 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -329634,41 +329634,41 @@ │ │ │ │ addseq r1, r2, r0, lsl #6 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ addseq r1, r2, r0, lsr #4 │ │ │ │ ldrsheq r1, [r2], r0 │ │ │ │ andeq r3, r0, r0, asr #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r6, r8, ror r6 │ │ │ │ + rsbeq fp, r6, r8, asr r6 │ │ │ │ @ instruction: 0x00000fbc │ │ │ │ - rsbeq fp, r6, r8, ror #13 │ │ │ │ + rsbeq fp, r6, r8, asr #13 │ │ │ │ addseq r0, r2, r4, asr #30 │ │ │ │ andeq r3, r0, r4, lsl #4 │ │ │ │ - ldrdeq fp, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + strheq fp, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0x000025bc │ │ │ │ - strheq fp, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq fp, r6, r8, asr #9 │ │ │ │ + @ instruction: 0x0066b59c │ │ │ │ + rsbeq fp, r6, r8, lsr #9 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - strheq fp, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq fp, r6, r0, lsr #11 │ │ │ │ - rsbeq fp, r6, r4, ror #9 │ │ │ │ + @ instruction: 0x0066b490 │ │ │ │ + rsbeq fp, r6, r0, lsl #11 │ │ │ │ + rsbeq fp, r6, r4, asr #9 │ │ │ │ addseq r0, r2, ip, asr #25 │ │ │ │ andeq r5, r0, r4, asr #6 │ │ │ │ - rsbeq fp, r6, ip, ror #10 │ │ │ │ + rsbeq fp, r6, ip, asr #10 │ │ │ │ andeq r2, r0, ip, lsr #10 │ │ │ │ - ldrdeq fp, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq fp, r6, r4, lsr r5 │ │ │ │ - rsbeq fp, r6, ip, asr #5 │ │ │ │ - ldrheq r5, [sl], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq fp, r6, r4, asr #8 │ │ │ │ - rsbeq fp, r6, r0, ror r4 │ │ │ │ + strheq fp, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq fp, r6, r4, lsl r5 │ │ │ │ + rsbeq fp, r6, ip, lsr #5 │ │ │ │ + @ instruction: 0x007a5a90 │ │ │ │ + rsbeq fp, r6, r4, lsr #8 │ │ │ │ + rsbeq fp, r6, r0, asr r4 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbseq r5, sl, ip, lsl #21 │ │ │ │ - rsbeq fp, r6, r0, lsr #8 │ │ │ │ - rsbeq fp, r6, ip, lsr #8 │ │ │ │ + rsbseq r5, sl, ip, ror #20 │ │ │ │ + rsbeq fp, r6, r0, lsl #8 │ │ │ │ + rsbeq fp, r6, ip, lsl #8 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 38a360 │ │ │ │ mov r4, r0 │ │ │ │ @@ -329707,21 +329707,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 38a370 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 38a364 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -329802,37 +329802,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 38a390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a1a0 │ │ │ │ b 38a0ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 38a394 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 38a2e4 │ │ │ │ ldr r3, [pc, #120] @ 38a398 │ │ │ │ ldr r1, [pc, #120] @ 38a39c │ │ │ │ ldr r0, [pc, #120] @ 38a3a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 38a3a4 │ │ │ │ @@ -329854,26 +329854,26 @@ │ │ │ │ addseq r0, r2, r4, ror #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009209b8 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ addseq r0, r2, r8, lsr r9 │ │ │ │ andeq r2, r0, ip, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x0068d490 │ │ │ │ - rsbeq sl, r5, ip, asr #7 │ │ │ │ + rsbeq sp, r8, r0, ror r4 │ │ │ │ + rsbeq sl, r5, ip, lsr #7 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r6, ip, lsl r2 │ │ │ │ - rsbeq fp, r6, r4, asr #4 │ │ │ │ - rsbseq r5, sl, r4, lsr r7 │ │ │ │ - rsbeq fp, r6, r8, asr #1 │ │ │ │ - rsbeq fp, r6, r4, asr r2 │ │ │ │ + strdeq fp, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq fp, r6, r4, lsr #4 │ │ │ │ + rsbseq r5, sl, r4, lsl r7 │ │ │ │ + rsbeq fp, r6, r8, lsr #1 │ │ │ │ + rsbeq fp, r6, r4, lsr r2 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r5, sl, r0, lsl r7 │ │ │ │ - rsbeq fp, r6, r4, lsr #1 │ │ │ │ - rsbeq fp, r6, r0, lsr r2 │ │ │ │ + ldrsheq r5, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r6, r4, lsl #1 │ │ │ │ + rsbeq fp, r6, r0, lsl r2 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -330181,21 +330181,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 38a8dc │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ ldr r1, [pc, #48] @ 38a8f4 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -330833,15 +330833,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3893a8 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8a8f4c │ │ │ │ + bl 8a8f24 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -331384,17 +331384,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 38b8a0 │ │ │ │ addseq pc, r1, r4, lsl r3 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r1, r0, asr #5 │ │ │ │ addseq pc, r1, r0, ror r2 @ │ │ │ │ - rsbeq r4, pc, r4, lsl r9 @ │ │ │ │ - rsbeq r9, r6, r0, asr r4 │ │ │ │ - @ instruction: 0x006a2b94 │ │ │ │ + strdeq r4, [pc], #-132 @ │ │ │ │ + rsbeq r9, r6, r0, lsr r4 │ │ │ │ + rsbeq r2, sl, r4, ror fp │ │ │ │ @ instruction: 0x0091eff4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -331440,17 +331440,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38bd48 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38bcb8 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081a8 │ │ │ │ + bl 808180 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38bd38 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -331467,17 +331467,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38bd34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 389730 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081b0 │ │ │ │ + bl 808188 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 38bd08 │ │ │ │ ldr r2, [pc, #292] @ 38bdf8 │ │ │ │ ldr r3, [pc, #272] @ 38bde8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -331526,42 +331526,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38be0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38bc40 │ │ │ │ ldr r0, [pc, #60] @ 38be10 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38bc40 │ │ │ │ addseq lr, r1, r8, lsl pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0091eef8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq lr, r1, r8, lr │ │ │ │ addseq lr, r1, r8, asr #28 │ │ │ │ addseq lr, r1, ip, lsl #28 │ │ │ │ andeq r3, r0, r0, asr #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r6, ip, ror #15 │ │ │ │ - rsbeq r9, r6, r8, lsl #16 │ │ │ │ + rsbeq r9, r6, ip, asr #15 │ │ │ │ + rsbeq r9, r6, r8, ror #15 │ │ │ │ │ │ │ │ 0038be14 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 38be28 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 3893a8 │ │ │ │ @@ -331631,15 +331631,15 @@ │ │ │ │ bne 38bec8 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 38bec8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8a8f4c │ │ │ │ + bl 8a8f24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38bec8 │ │ │ │ ldr r3, [pc, #1012] @ 38c340 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38bf98 │ │ │ │ @@ -331690,15 +331690,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 38bfc4 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388d84 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8a8f4c │ │ │ │ + bl 8a8f24 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38bf0c │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38bf0c │ │ │ │ cmp r3, #1 │ │ │ │ beq 38c1d8 │ │ │ │ @@ -331762,50 +331762,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 38c364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38be8c │ │ │ │ ldr r3, [pc, #496] @ 38c368 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38be8c │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 9b9514 │ │ │ │ + bl 9b94ec │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 38c26c │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 248684 │ │ │ │ b 38be8c │ │ │ │ ldr r0, [pc, #420] @ 38c36c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38c164 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3893a8 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -331827,22 +331827,22 @@ │ │ │ │ beq 38c2fc │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 38c374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38bfd4 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 38c1b0 │ │ │ │ ldr r3, [pc, #220] @ 38c35c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331861,35 +331861,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38c378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38c1b0 │ │ │ │ ldr r0, [pc, #120] @ 38c37c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38bfd4 │ │ │ │ ldr r0, [pc, #104] @ 38c380 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38c1b0 │ │ │ │ @ instruction: 0x0091ecd0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0091ecbc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, r3, r8, asr #20 │ │ │ │ addseq lr, r1, ip, asr #24 │ │ │ │ @@ -331898,22 +331898,22 @@ │ │ │ │ addseq lr, r1, ip, ror fp │ │ │ │ addseq lr, r1, r0, lsr fp │ │ │ │ @ instruction: 0x0091eabc │ │ │ │ addseq lr, r1, ip, asr sl │ │ │ │ andeq r1, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r6, r4, lsr #9 │ │ │ │ + rsbeq r9, r6, r4, lsl #9 │ │ │ │ muleq r0, r0, sl │ │ │ │ - rsbeq r9, r6, r0, ror r4 │ │ │ │ + rsbeq r9, r6, r0, asr r4 │ │ │ │ @ instruction: 0x000016b4 │ │ │ │ - rsbeq r9, r6, r8, lsl #9 │ │ │ │ + rsbeq r9, r6, r8, ror #8 │ │ │ │ + rsbeq r9, r6, r4, asr r3 │ │ │ │ + strdeq r9, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ rsbeq r9, r6, r4, ror r3 │ │ │ │ - rsbeq r9, r6, ip, lsl r4 │ │ │ │ - @ instruction: 0x00669394 │ │ │ │ │ │ │ │ 0038c384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -331930,20 +331930,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 38c3f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq ip, r3, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 38c5e4 │ │ │ │ ldr r5, [pc, #468] @ 38c5e8 │ │ │ │ @@ -331954,23 +331954,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 38c4d0 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 38c560 │ │ │ │ @@ -331983,15 +331983,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -332025,29 +332025,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 38c4b4 │ │ │ │ ldr r3, [pc, #156] @ 38c604 │ │ │ │ ldr lr, [pc, #156] @ 38c608 │ │ │ │ ldr r1, [pc, #156] @ 38c60c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -332058,30 +332058,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 38c4b4 │ │ │ │ - ldrdeq r7, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - strdeq r7, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r3, sl, r4, lsl #13 │ │ │ │ - rsbeq r9, r6, ip, lsl r3 │ │ │ │ - strheq r9, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r3, sl, r4, ror #10 │ │ │ │ - rsbeq r9, r6, r0, ror #4 │ │ │ │ - rsbeq r9, r6, r8, lsl #4 │ │ │ │ - rsbseq r3, sl, r4, lsr r5 │ │ │ │ - strdeq r9, [r6], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r9, r6, ip, asr #3 │ │ │ │ - rsbseq r3, sl, r0, ror #9 │ │ │ │ - ldrdeq r9, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r9, r6, r4, lsl #3 │ │ │ │ + strheq r7, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r7, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r3, sl, r4, ror #12 │ │ │ │ + strdeq r9, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x00669294 │ │ │ │ + rsbseq r3, sl, r4, asr #10 │ │ │ │ + rsbeq r9, r6, r0, asr #4 │ │ │ │ + rsbeq r9, r6, r8, ror #3 │ │ │ │ + rsbseq r3, sl, r4, lsl r5 │ │ │ │ + ldrdeq r9, [r6], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r9, r6, ip, lsr #3 │ │ │ │ + rsbseq r3, sl, r0, asr #9 │ │ │ │ + strheq r9, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r9, r6, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 38c6a0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -332092,32 +332092,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 38c6ac │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 756204 │ │ │ │ + bl 7561dc │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 756ef4 │ │ │ │ + bl 756ecc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbeq r9, r6, r8, ror r1 │ │ │ │ - rsbseq r9, r5, r4, asr fp │ │ │ │ + rsbeq r9, r6, r8, asr r1 │ │ │ │ + rsbseq r9, r5, r4, lsr fp │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 38c758 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -332126,25 +332126,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 38c75c │ │ │ │ ldr r1, [pc, #128] @ 38c760 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #108] @ 38c764 │ │ │ │ ldr r1, [pc, #108] @ 38c768 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #76] @ 38c76c │ │ │ │ ldr ip, [pc, #76] @ 38c770 │ │ │ │ ldr r3, [pc, #76] @ 38c774 │ │ │ │ ldr r1, [pc, #76] @ 38c778 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -332152,23 +332152,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c15c │ │ │ │ - ldrsbeq r3, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq sl, r4, ip, asr #31 │ │ │ │ - @ instruction: 0x006e8494 │ │ │ │ - strdeq r7, [r6], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r7, r6, r0, lsl fp │ │ │ │ + b 74c134 │ │ │ │ + ldrheq r3, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sl, r4, ip, lsr #31 │ │ │ │ + rsbeq r8, lr, r4, ror r4 │ │ │ │ + ldrdeq r7, [r6], #-168 @ 0xffffff58 @ │ │ │ │ + strdeq r7, [r6], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - rsbseq fp, r0, ip, lsr #15 │ │ │ │ - rsbeq r9, r6, r0, lsr #1 │ │ │ │ + rsbseq fp, r0, ip, lsl #15 │ │ │ │ + rsbeq r9, r6, r0, lsl #1 │ │ │ │ addeq sp, pc, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38c7dc │ │ │ │ mov r4, r1 │ │ │ │ @@ -332178,40 +332178,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9786b0 │ │ │ │ - rsbseq r3, sl, r0, lsl #6 │ │ │ │ - rsbeq r7, r6, r8, ror #20 │ │ │ │ + b 978688 │ │ │ │ + rsbseq r3, sl, r0, ror #5 │ │ │ │ rsbeq r7, r6, r8, asr #20 │ │ │ │ + rsbeq r7, r6, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38c864 │ │ │ │ ldr r2, [pc, #100] @ 38c868 │ │ │ │ ldr r1, [pc, #100] @ 38c86c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr ip, [pc, #68] @ 38c870 │ │ │ │ ldr r1, [pc, #68] @ 38c874 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -332219,21 +332219,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - rsbseq r3, sl, r0, lsr #5 │ │ │ │ - @ instruction: 0x0064ae94 │ │ │ │ - rsbeq r8, lr, r0, ror #6 │ │ │ │ + b 74c134 │ │ │ │ + rsbseq r3, sl, r0, lsl #5 │ │ │ │ + rsbeq sl, r4, r4, ror lr │ │ │ │ + rsbeq r8, lr, r0, asr #6 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ strdeq sp, [pc], r0 │ │ │ │ - @ instruction: 0x00667990 │ │ │ │ + rsbeq r7, r6, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 38c928 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -332241,25 +332241,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 38c92c │ │ │ │ ldr r1, [pc, #132] @ 38c930 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #112] @ 38c934 │ │ │ │ ldr r1, [pc, #112] @ 38c938 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #80] @ 38c93c │ │ │ │ ldr r1, [pc, #80] @ 38c940 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 38c944 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -332268,24 +332268,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 38c948 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c15c │ │ │ │ - rsbseq r3, sl, r0, lsl r2 │ │ │ │ - rsbeq sl, r4, r0, lsl #28 │ │ │ │ - rsbeq r8, lr, r8, asr #5 │ │ │ │ - rsbeq r7, r6, ip, lsr #18 │ │ │ │ - rsbeq r7, r6, r4, asr #18 │ │ │ │ + b 74c134 │ │ │ │ + ldrsheq r3, [sl], #-16 @ │ │ │ │ + rsbeq sl, r4, r0, ror #27 │ │ │ │ + rsbeq r8, lr, r8, lsr #5 │ │ │ │ + rsbeq r7, r6, ip, lsl #18 │ │ │ │ + rsbeq r7, r6, r4, lsr #18 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq sp, pc, ip, lsr #32 │ │ │ │ - rsbseq fp, r0, r0, ror #11 │ │ │ │ - ldrdeq r8, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq fp, r0, r0, asr #11 │ │ │ │ + strheq r8, [r6], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 38ca80 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -332301,24 +332301,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9786b0 │ │ │ │ + bl 978688 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38ca18 │ │ │ │ ldr r2, [pc, #180] @ 38ca94 │ │ │ │ ldr r3, [pc, #164] @ 38ca88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -332336,15 +332336,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 536208 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 38ca3c │ │ │ │ mov r0, r7 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 38c9d8 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 38ca30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -332355,22 +332355,22 @@ │ │ │ │ bl 536408 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 38ca30 │ │ │ │ ldr r2, [pc, #36] @ 38ca9c │ │ │ │ add r2, pc, r2 │ │ │ │ b 38ca60 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, sl, r0, asr #2 │ │ │ │ + rsbseq r3, sl, r0, lsr #2 │ │ │ │ addseq lr, r1, r8, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, r6, r4, lsl #17 │ │ │ │ rsbeq r7, r6, r4, ror #16 │ │ │ │ + rsbeq r7, r6, r4, asr #16 │ │ │ │ addseq lr, r1, ip, lsr r1 │ │ │ │ - @ instruction: 0x00668d9c │ │ │ │ - rsbeq r8, r6, ip, lsl #27 │ │ │ │ + rsbeq r8, r6, ip, ror sp │ │ │ │ + rsbeq r8, r6, ip, ror #26 │ │ │ │ │ │ │ │ 0038caa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -332436,33 +332436,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9acb50 │ │ │ │ + bl 9acb28 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80f240 │ │ │ │ + bl 80f218 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 810040 │ │ │ │ + bl 810018 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cad4 │ │ │ │ ldr r3, [pc, #396] @ 38cda4 │ │ │ │ ldr r1, [pc, #396] @ 38cda8 │ │ │ │ ldr r0, [pc, #396] @ 38cdac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -332512,15 +332512,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -332531,15 +332531,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -332555,85 +332555,85 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 38cc78 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 24adfc │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 38cc6c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r2, sl, r0, lsl #30 │ │ │ │ - rsbeq r8, r6, r8, ror #24 │ │ │ │ - rsbeq r8, r6, r4, lsr #23 │ │ │ │ - rsbseq r2, sl, r8, lsl #29 │ │ │ │ + rsbseq r2, sl, r0, ror #29 │ │ │ │ + rsbeq r8, r6, r8, asr #24 │ │ │ │ + rsbeq r8, r6, r4, lsl #23 │ │ │ │ + rsbseq r2, sl, r8, ror #28 │ │ │ │ + rsbeq r8, r6, ip, lsl #22 │ │ │ │ + rsbeq r4, r5, ip, ror r3 │ │ │ │ + rsbeq r8, r6, r4, asr fp │ │ │ │ + rsbeq r8, r6, r0, lsr fp │ │ │ │ + ldrheq r2, [sl], #-208 @ 0xffffff30 @ │ │ │ │ rsbeq r8, r6, ip, lsr #22 │ │ │ │ - @ instruction: 0x0065439c │ │ │ │ - rsbeq r8, r6, r4, ror fp │ │ │ │ - rsbeq r8, r6, r0, asr fp │ │ │ │ - ldrsbeq r2, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r8, r6, ip, asr #22 │ │ │ │ + rsbeq r8, r6, r4, asr sl │ │ │ │ + rsbseq r2, sl, r4, ror #26 │ │ │ │ + rsbeq r8, r6, r8, lsl #22 │ │ │ │ + rsbeq r8, r6, r8, lsl #20 │ │ │ │ + rsbeq r8, r6, r8, ror sl │ │ │ │ rsbeq r8, r6, r4, ror sl │ │ │ │ - rsbseq r2, sl, r4, lsl #27 │ │ │ │ - rsbeq r8, r6, r8, lsr #22 │ │ │ │ - rsbeq r8, r6, r8, lsr #20 │ │ │ │ - @ instruction: 0x00668a98 │ │ │ │ - @ instruction: 0x00668a94 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 38caa0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 38caa0 │ │ │ │ ldr r0, [pc, #4] @ 38cdfc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq ip, r3, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 38cea0 │ │ │ │ ldr r2, [pc, #136] @ 38cea4 │ │ │ │ ldr r1, [pc, #136] @ 38cea8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #108] @ 38ceac │ │ │ │ ldr r3, [pc, #108] @ 38ceb0 │ │ │ │ ldr r1, [pc, #108] @ 38ceb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r1, [pc, #80] @ 38ceb8 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, sl, r0, lsl #26 │ │ │ │ - rsbeq sl, r4, r0, lsl #17 │ │ │ │ - rsbeq r7, lr, ip, asr #26 │ │ │ │ + rsbseq r2, sl, r0, ror #25 │ │ │ │ + rsbeq sl, r4, r0, ror #16 │ │ │ │ + rsbeq r7, lr, ip, lsr #26 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strdeq r8, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq r8, [r6], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ strdeq sp, [pc], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 38cfd0 │ │ │ │ @@ -332643,25 +332643,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 38cfd4 │ │ │ │ ldr r1, [pc, #236] @ 38cfd8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #216] @ 38cfdc │ │ │ │ ldr r1, [pc, #216] @ 38cfe0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #172] @ 38cfe4 │ │ │ │ mov r3, #0 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r7, r0, #104 @ 0x68 │ │ │ │ @@ -332682,37 +332682,37 @@ │ │ │ │ ldr r2, [pc, #104] @ 38cfe8 │ │ │ │ ldr r1, [pc, #104] @ 38cfec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #80] @ 38cff0 │ │ │ │ mov ip, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ bl 58753c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 388c08 │ │ │ │ - rsbseq r2, sl, ip, asr #24 │ │ │ │ - rsbeq r7, r5, r8, asr #14 │ │ │ │ - rsbeq r7, r5, r8, ror #13 │ │ │ │ - rsbeq r8, r6, ip, lsl #19 │ │ │ │ - rsbeq r8, r6, r0, lsr #19 │ │ │ │ + rsbseq r2, sl, ip, lsr #24 │ │ │ │ + rsbeq r7, r5, r8, lsr #14 │ │ │ │ + rsbeq r7, r5, r8, asr #13 │ │ │ │ + rsbeq r8, r6, ip, ror #18 │ │ │ │ + rsbeq r8, r6, r0, lsl #19 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbeq r8, r6, r0, lsr r9 │ │ │ │ - rsbeq r8, r6, r8, lsr r9 │ │ │ │ + rsbeq r8, r6, r0, lsl r9 │ │ │ │ + rsbeq r8, r6, r8, lsl r9 │ │ │ │ ldrdeq ip, [r3], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38d040 │ │ │ │ ldr r2, [pc, #52] @ 38d044 │ │ │ │ @@ -332720,22 +332720,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388708 │ │ │ │ - rsbseq r2, sl, r0, lsl fp │ │ │ │ - rsbeq r8, r6, r4, ror r8 │ │ │ │ - rsbeq r8, r6, r8, lsl #17 │ │ │ │ + ldrsheq r2, [sl], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r8, r6, r4, asr r8 │ │ │ │ + rsbeq r8, r6, r8, ror #16 │ │ │ │ │ │ │ │ 0038d04c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ 38d188 │ │ │ │ @@ -332756,44 +332756,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr fp, [pc, #236] @ 38d198 │ │ │ │ add r4, r4, #28 │ │ │ │ add fp, pc, fp │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #220] @ 38d19c │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #204] @ 38d1a0 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #188] @ 38d1a4 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r3, [pc, #172] @ 38d1a8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3a5340 │ │ │ │ ldr r2, [pc, #148] @ 38d1ac │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38d14c │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ @@ -332809,24 +332809,24 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r8, r6, r4, asr #16 │ │ │ │ - @ instruction: 0x007a2a98 │ │ │ │ - rsbeq sl, r4, r4, lsl r6 │ │ │ │ - rsbeq r7, lr, r0, ror #21 │ │ │ │ + rsbeq r8, r6, r4, lsr #16 │ │ │ │ + rsbseq r2, sl, r8, ror sl │ │ │ │ + strdeq sl, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, lr, r0, asr #21 │ │ │ │ addseq sp, r1, r0, ror sl │ │ │ │ - rsbeq r7, r5, r4, lsr #10 │ │ │ │ - strdeq r8, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r8, r6, r8, lsl #19 │ │ │ │ + rsbeq r7, r5, r4, lsl #10 │ │ │ │ + ldrdeq r8, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r8, r6, r8, ror #18 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r8, r6, r4, ror r7 │ │ │ │ + rsbeq r8, r6, r4, asr r7 │ │ │ │ │ │ │ │ 0038d1b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #188] @ 38d284 │ │ │ │ @@ -332875,15 +332875,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ addseq sp, r1, r8, asr #18 │ │ │ │ - rsbeq r8, r6, ip, asr r6 │ │ │ │ + rsbeq r8, r6, ip, lsr r6 │ │ │ │ andeq r3, r0, ip, lsr #18 │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -332898,15 +332898,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [r3, #672] @ 0x2a0 │ │ │ │ - b 811704 │ │ │ │ + b 8116dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r8, [pc, #680] @ 38d5ac │ │ │ │ ldrb r4, [r6, #2856] @ 0xb28 │ │ │ │ @@ -332944,15 +332944,15 @@ │ │ │ │ lsl r1, r1, #9 │ │ │ │ adds sl, sl, lr │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ mov r0, r6 │ │ │ │ adc r6, r1, lr, asr #31 │ │ │ │ ldr r1, [pc, #540] @ 38d5b8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r3, [pc, #528] @ 38d5bc │ │ │ │ cmp ip, #0 │ │ │ │ add r2, ip, #4080 @ 0xff0 │ │ │ │ add r2, r2, #15 │ │ │ │ movge r2, ip │ │ │ │ asr r2, r2, #12 │ │ │ │ @@ -333026,17 +333026,17 @@ │ │ │ │ bl 388d84 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2992] @ 0xbb0 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 38d494 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081a8 │ │ │ │ + bl 808180 │ │ │ │ b 38d494 │ │ │ │ ldr ip, [pc, #200] @ 38d5c4 │ │ │ │ ldr r2, [r7, r9] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, fp │ │ │ │ ldr r4, [r2, #1916] @ 0x77c │ │ │ │ @@ -333052,17 +333052,17 @@ │ │ │ │ bl 53ce28 │ │ │ │ mov r0, r4 │ │ │ │ bl 386b70 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 38d494 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081b0 │ │ │ │ + bl 808188 │ │ │ │ b 38d494 │ │ │ │ ldr r3, [r7, r9] │ │ │ │ ldr ip, [pc, #96] @ 38d5c8 │ │ │ │ ldr r7, [r3, #1916] @ 0x77c │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [pc, #88] @ 38d5cc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333077,25 +333077,25 @@ │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ bl 53ce60 │ │ │ │ str r0, [r7, #24] │ │ │ │ b 38d46c │ │ │ │ bl 24aa60 │ │ │ │ addseq sp, r1, r8, lsl #16 │ │ │ │ - rsbseq r2, sl, ip, asr r8 │ │ │ │ - rsbeq sl, r4, ip, lsr r3 │ │ │ │ - rsbeq r7, lr, r0, ror #15 │ │ │ │ + rsbseq r2, sl, ip, lsr r8 │ │ │ │ + rsbeq sl, r4, ip, lsl r3 │ │ │ │ + rsbeq r7, lr, r0, asr #15 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r4, r0, r4, asr #1 │ │ │ │ ldr r0, [pc, #4] @ 38d5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq fp, r3, r8, lsl #24 │ │ │ │ ldr r2, [r1, #8] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, #1 │ │ │ │ str r3, [r1, #700] @ 0x2bc │ │ │ │ ldrne r3, [r1, #652] @ 0x28c │ │ │ │ ldreq r3, [r1, #692] @ 0x2b4 │ │ │ │ @@ -333115,27 +333115,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #112] @ 38d6c4 │ │ │ │ ldr r1, [pc, #112] @ 38d6c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r1, [pc, #92] @ 38d6cc │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r2, [pc, #76] @ 38d6d0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -333143,17 +333143,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x007a2598 │ │ │ │ - rsbeq sl, r4, ip, rrx │ │ │ │ - rsbeq r7, lr, r8, lsr r5 │ │ │ │ + rsbseq r2, sl, r8, ror r5 │ │ │ │ + rsbeq sl, r4, ip, asr #32 │ │ │ │ + rsbeq r7, lr, r8, lsl r5 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ addeq ip, pc, r8, lsr #24 │ │ │ │ addeq fp, r3, r8, asr fp │ │ │ │ lsr r1, r2, #4 │ │ │ │ orr r1, r1, r3, lsl #28 │ │ │ │ ldr r3, [pc, #264] @ 38d7ec │ │ │ │ @@ -333220,15 +333220,15 @@ │ │ │ │ bxne lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ b 383744 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ b 382828 │ │ │ │ - rsbseq r2, sl, ip, ror r4 │ │ │ │ + rsbseq r2, sl, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr r1, r2, #4 │ │ │ │ ldr r2, [pc, #204] @ 38d8d8 │ │ │ │ orr r1, r1, r3, lsl #28 │ │ │ │ @@ -333279,51 +333279,51 @@ │ │ │ │ bl 3839bc │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ b 38d844 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ bl 3839bc │ │ │ │ b 38d844 │ │ │ │ - rsbseq r2, sl, r5, lsl #7 │ │ │ │ + rsbseq r2, sl, r5, ror #6 │ │ │ │ mov r3, r1 │ │ │ │ mov ip, #-2147483648 @ 0x80000000 │ │ │ │ subs r1, r2, #0 │ │ │ │ lsr ip, ip, r3 │ │ │ │ ldr r2, [r0, #3000] @ 0xbb8 │ │ │ │ orrne r2, r2, ip │ │ │ │ biceq r2, r2, ip │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #3000] @ 0xbb8 │ │ │ │ beq 38d90c │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r0, [r0, #764] @ 0x2fc │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38d960 │ │ │ │ ldr r2, [pc, #52] @ 38d964 │ │ │ │ ldr r1, [pc, #52] @ 38d968 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388708 │ │ │ │ - @ instruction: 0x007a2294 │ │ │ │ - rsbeq r7, r6, r0, lsr #31 │ │ │ │ - strheq r7, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r2, sl, r4, ror r2 │ │ │ │ + rsbeq r7, r6, r0, lsl #31 │ │ │ │ + @ instruction: 0x00667f9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 38da00 │ │ │ │ ldr r2, [pc, #124] @ 38da04 │ │ │ │ ldr r1, [pc, #124] @ 38da08 │ │ │ │ @@ -333331,15 +333331,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32439c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 388c6c │ │ │ │ @@ -333353,17 +333353,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r2, sl, ip, lsr r2 │ │ │ │ - rsbeq r7, r6, r8, asr #30 │ │ │ │ - rsbeq r7, r6, ip, asr pc │ │ │ │ + rsbseq r2, sl, ip, lsl r2 │ │ │ │ + rsbeq r7, r6, r8, lsr #30 │ │ │ │ + rsbeq r7, r6, ip, lsr pc │ │ │ │ addeq fp, r3, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #384] @ 38dba8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -333372,15 +333372,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #368] @ 38dbac │ │ │ │ ldr r1, [pc, #368] @ 38dbb0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #348] @ 38dbb4 │ │ │ │ ldr r1, [pc, #348] @ 38dbb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ ldr sl, [pc, #336] @ 38dbbc │ │ │ │ ldr r9, [pc, #336] @ 38dbc0 │ │ │ │ @@ -333389,24 +333389,24 @@ │ │ │ │ mov fp, #0 │ │ │ │ ldr r8, [pc, #324] @ 38dbc4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #264] @ 38dbc8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 381c8c │ │ │ │ @@ -333417,15 +333417,15 @@ │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 338e68 │ │ │ │ add r1, r4, #760 @ 0x2f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 338d68 │ │ │ │ @@ -333433,15 +333433,15 @@ │ │ │ │ add r1, r4, #764 @ 0x2fc │ │ │ │ bl 338d68 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #136] @ 38dbd4 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 324190 │ │ │ │ ldr r0, [pc, #124] @ 38dbd8 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [pc, #120] @ 38dbdc │ │ │ │ @@ -333450,38 +333450,38 @@ │ │ │ │ add r3, r4, #2976 @ 0xba0 │ │ │ │ ldr ip, [r8, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758130 │ │ │ │ + bl 758108 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x007a219c │ │ │ │ - ldrdeq sl, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq sl, r5, r0, ror #15 │ │ │ │ - rsbeq r7, r6, r4, lsl #29 │ │ │ │ - rsbeq r7, r6, r0, lsr #29 │ │ │ │ - rsbeq r9, r4, ip, lsr ip │ │ │ │ - rsbeq r7, lr, r8, lsl #2 │ │ │ │ + rsbseq r2, sl, ip, ror r1 │ │ │ │ + strheq sl, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sl, r5, r0, asr #15 │ │ │ │ + rsbeq r7, r6, r4, ror #28 │ │ │ │ + rsbeq r7, r6, r0, lsl #29 │ │ │ │ + rsbeq r9, r4, ip, lsl ip │ │ │ │ + rsbeq r7, lr, r8, ror #1 │ │ │ │ addseq sp, r1, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ addeq fp, r3, r0, lsl #14 │ │ │ │ - rsbeq r7, r6, r8, lsr #28 │ │ │ │ + rsbeq r7, r6, r8, lsl #28 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r4, r0, ip, ror pc │ │ │ │ - rsbeq r7, r6, r4, lsr #27 │ │ │ │ - rsbeq r7, r6, r4, lsr #27 │ │ │ │ + rsbeq r7, r6, r4, lsl #27 │ │ │ │ + rsbeq r7, r6, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r7, [pc, #648] @ 38de88 │ │ │ │ ldrb r4, [r6, #2856] @ 0xb28 │ │ │ │ @@ -333520,15 +333520,15 @@ │ │ │ │ ldr r2, [pc, #520] @ 38de90 │ │ │ │ ldr r1, [pc, #520] @ 38de94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r3, [pc, #492] @ 38de98 │ │ │ │ cmp ip, #0 │ │ │ │ add r2, ip, #4080 @ 0xff0 │ │ │ │ add r2, r2, #15 │ │ │ │ movge r2, ip │ │ │ │ add fp, r4, #792 @ 0x318 │ │ │ │ @@ -333580,34 +333580,34 @@ │ │ │ │ add r0, r4, #792 @ 0x318 │ │ │ │ bl 53ce28 │ │ │ │ mov r0, r4 │ │ │ │ bl 389364 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2992] @ 0xbb0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081a8 │ │ │ │ + bl 808180 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 386adc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ add r0, r4, #792 @ 0x318 │ │ │ │ bl 53ce28 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 38be14 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 8081b0 │ │ │ │ + bl 808188 │ │ │ │ b 38dd98 │ │ │ │ cmp r8, r3 │ │ │ │ movge r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov fp, #1 │ │ │ │ str r9, [sp, #52] @ 0x34 │ │ │ │ @@ -333619,15 +333619,15 @@ │ │ │ │ ldr r3, [r4, #840] @ 0x348 │ │ │ │ str r8, [r4, #784] @ 0x310 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ stm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr ip, [pc, #100] @ 38de98 │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r7, ip] │ │ │ │ @@ -333637,24 +333637,24 @@ │ │ │ │ str fp, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #20] │ │ │ │ ldm lr, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [r5, #16] │ │ │ │ bl 389364 │ │ │ │ strb r9, [r6, #2992] @ 0xbb0 │ │ │ │ b 38dd88 │ │ │ │ addseq ip, r1, ip, lsl #30 │ │ │ │ - rsbseq r1, sl, ip, lsr pc │ │ │ │ - rsbeq r9, r4, ip, lsl sl │ │ │ │ - rsbeq r6, lr, r8, ror #29 │ │ │ │ + rsbseq r1, sl, ip, lsl pc │ │ │ │ + strdeq r9, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r6, lr, r8, asr #29 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -333670,37 +333670,37 @@ │ │ │ │ beq 38df34 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38df24 │ │ │ │ cmp r3, #1 │ │ │ │ bne 38df10 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38d2e8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ mov r3, #1 │ │ │ │ b 38defc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8136bc │ │ │ │ + bl 813694 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r6, [sp] │ │ │ │ - bl 807f8c │ │ │ │ + bl 807f64 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38dbe4 │ │ │ │ │ │ │ │ 0038df64 : │ │ │ │ @@ -333740,15 +333740,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #2988] @ 0xbac │ │ │ │ ldr r6, [r0, #756] @ 0x2f4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ bl 32439c │ │ │ │ ldr ip, [pc, #76] @ 38e05c │ │ │ │ ldr r3, [pc, #76] @ 38e060 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ @@ -333761,17 +333761,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, sl, r8, ror #23 │ │ │ │ - rsbeq r9, r4, r4, asr #13 │ │ │ │ - rsbeq r6, lr, ip, lsl #23 │ │ │ │ + rsbseq r1, sl, r8, asr #23 │ │ │ │ + rsbeq r9, r4, r4, lsr #13 │ │ │ │ + rsbeq r6, lr, ip, ror #22 │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ str r3, [r0, #40] @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -333898,40 +333898,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38e2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38e1c0 │ │ │ │ ldr r0, [pc, #56] @ 38e2d8 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38e1c0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0091c9b0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r1, ip, lsl #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r1, r8, lsr r9 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r7, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq r7, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x00667694 │ │ │ │ + strheq r7, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #296] @ 38e41c │ │ │ │ ldr ip, [pc, #296] @ 38e420 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -333989,39 +333989,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 38e43c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38e344 │ │ │ │ ldr r0, [pc, #52] @ 38e440 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38e344 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r8, lsr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r1, r8, lsl #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0091c7d0 │ │ │ │ andeq r5, r0, ip, lsr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0066759c │ │ │ │ - strheq r7, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r7, r6, ip, ror r5 │ │ │ │ + @ instruction: 0x00667598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #304] @ 38e58c │ │ │ │ ldr r1, [pc, #304] @ 38e590 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -334083,40 +334083,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 38e5ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38e494 │ │ │ │ ldr r0, [pc, #48] @ 38e5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38e494 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r0, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r1, r0, lsr #13 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r1, r4, asr r6 │ │ │ │ andeq r4, r0, r0, asr #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r6, ip, ror r4 │ │ │ │ - rsbeq r7, r6, r8, lsl #9 │ │ │ │ + rsbeq r7, r6, ip, asr r4 │ │ │ │ + rsbeq r7, r6, r8, ror #8 │ │ │ │ ldr r0, [pc, #4] @ 38e5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq sl, r3, r4, ror #25 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [sp, #12] │ │ │ │ ldr lr, [sp, #4] │ │ │ │ cmp ip, #1 │ │ │ │ mov r1, r2 │ │ │ │ beq 38e608 │ │ │ │ @@ -334185,15 +334185,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r0 │ │ │ │ subs r1, r2, #0 │ │ │ │ ldrbne r2, [r3, #29] │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ orrne r2, r2, #4 │ │ │ │ strbne r2, [r3, #29] │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r2 │ │ │ │ orrne r3, r3, #1 │ │ │ │ andeq r3, r3, #254 @ 0xfe │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strb r3, [r0, #29] │ │ │ │ @@ -334254,38 +334254,38 @@ │ │ │ │ ldr r1, [pc, #100] @ 38e854 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #72] @ 38e858 │ │ │ │ ldr r1, [pc, #72] @ 38e85c │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #44] @ 38e860 │ │ │ │ add r1, r5, #6592 @ 0x19c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #2 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3241d8 │ │ │ │ - rsbseq r1, sl, r4, lsl r4 │ │ │ │ - rsbeq r7, r6, r4, asr r2 │ │ │ │ - rsbeq r7, r6, r8, ror #4 │ │ │ │ - @ instruction: 0x00648e94 │ │ │ │ - rsbeq r6, lr, r0, ror #6 │ │ │ │ - rsbeq r7, r6, r8, lsr r2 │ │ │ │ + ldrsheq r1, [sl], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r7, r6, r4, lsr r2 │ │ │ │ + rsbeq r7, r6, r8, asr #4 │ │ │ │ + rsbeq r8, r4, r4, ror lr │ │ │ │ + rsbeq r6, lr, r0, asr #6 │ │ │ │ + rsbeq r7, r6, r8, lsl r2 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ mov r1, #0 │ │ │ │ tst r3, #1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ @@ -334334,15 +334334,15 @@ │ │ │ │ add r3, r4, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #420] @ 0x1a4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #556] @ 38eb7c │ │ │ │ ldr r1, [pc, #556] @ 38eb80 │ │ │ │ ldr ip, [r9, #652] @ 0x28c │ │ │ │ add r4, r4, #24 │ │ │ │ mov r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -334352,15 +334352,15 @@ │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ lsr r4, ip, #3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ add r4, r4, #1 │ │ │ │ add r8, sp, #52 @ 0x34 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r7, r7, #424 @ 0x1a8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 53cd18 │ │ │ │ add lr, r9, #816 @ 0x330 │ │ │ │ @@ -334385,30 +334385,30 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ add r6, sp, #76 @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ strb r9, [sp, #80] @ 0x50 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r4, [pc, #300] @ 38eb84 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ and r4, r4, r3 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #65536 @ 0x10000 │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -334473,19 +334473,19 @@ │ │ │ │ cmp r4, #0 │ │ │ │ ble 38eb54 │ │ │ │ b 38ea94 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24b68c │ │ │ │ addseq ip, r1, r4, lsr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, sl, r4, ror #5 │ │ │ │ - rsbeq r5, r5, r8, lsl #11 │ │ │ │ - rsbeq lr, r4, ip, lsr #19 │ │ │ │ - rsbeq r8, r4, ip, asr #26 │ │ │ │ - rsbeq r6, lr, r8, lsl r2 │ │ │ │ + rsbseq r1, sl, r4, asr #5 │ │ │ │ + rsbeq r5, r5, r8, ror #10 │ │ │ │ + rsbeq lr, r4, ip, lsl #19 │ │ │ │ + rsbeq r8, r4, ip, lsr #26 │ │ │ │ + strdeq r6, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ addseq ip, r1, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ @@ -334513,15 +334513,15 @@ │ │ │ │ ldr r2, [pc, #744] @ 38eee4 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [fp, #420] @ 0x1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #700] @ 0x2bc │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -334559,30 +334559,30 @@ │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [fp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [fp, #48] @ 0x30 │ │ │ │ ldr r3, [fp, #52] @ 0x34 │ │ │ │ sub r3, r3, r8 │ │ │ │ str r3, [fp, #52] @ 0x34 │ │ │ │ @@ -334603,15 +334603,15 @@ │ │ │ │ str r5, [sl] │ │ │ │ strb r9, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ add r6, sp, #92 @ 0x5c │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -334620,15 +334620,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r5, sp, #100 @ 0x64 │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [fp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #284] @ 38eee8 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [fp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ands r2, r3, r2 │ │ │ │ @@ -334675,15 +334675,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl] │ │ │ │ strb r2, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ asr r1, r4, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r3, #0 │ │ │ │ @@ -334692,17 +334692,17 @@ │ │ │ │ b 38ecf0 │ │ │ │ mov r0, #1 │ │ │ │ b 38ee3c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24b68c │ │ │ │ addseq fp, r1, r8, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r1, sl, r4, lsl r0 │ │ │ │ - rsbeq lr, r4, r8, ror #13 │ │ │ │ - strheq r5, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsheq r0, [sl], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq lr, r4, r8, asr #13 │ │ │ │ + @ instruction: 0x00655290 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ @ instruction: 0x0091bcd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ @@ -334748,15 +334748,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r1, r2 │ │ │ │ ldrb r1, [r2, #44] @ 0x2c │ │ │ │ str r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b 38ef4c │ │ │ │ bl 24b68c │ │ │ │ - rsbseq r0, sl, r8, asr ip │ │ │ │ + rsbseq r0, sl, r8, lsr ip │ │ │ │ │ │ │ │ 0038efc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #656] @ 38f268 │ │ │ │ @@ -334766,15 +334766,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #620] @ 38f274 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq 38f0e4 │ │ │ │ @@ -334792,46 +334792,46 @@ │ │ │ │ strb r3, [r2, #61] @ 0x3d │ │ │ │ ldr r3, [r4, #3696] @ 0xe70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f070 │ │ │ │ add r5, r4, #3680 @ 0xe60 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702d28 │ │ │ │ + bl 702d00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b74 │ │ │ │ + bl 702b4c │ │ │ │ ldr r3, [r4, #3732] @ 0xe94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f090 │ │ │ │ add r5, r4, #3728 @ 0xe90 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702d28 │ │ │ │ + bl 702d00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b74 │ │ │ │ + bl 702b4c │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #1624] @ 0x658 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f0b8 │ │ │ │ add r5, r4, #5696 @ 0x1640 │ │ │ │ add r5, r5, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702d28 │ │ │ │ + bl 702d00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b74 │ │ │ │ + bl 702b4c │ │ │ │ ldr r3, [r7, #1660] @ 0x67c │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f024 │ │ │ │ add r4, r4, #5696 @ 0x1640 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 702d28 │ │ │ │ + bl 702d00 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 702b74 │ │ │ │ + b 702b4c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r2, #61] @ 0x3d │ │ │ │ ldr r3, [r4, #3696] @ 0xe70 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f218 │ │ │ │ ldr r3, [r4, #3732] @ 0xe94 │ │ │ │ @@ -334853,94 +334853,94 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #3760 @ 0xeb0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 702acc │ │ │ │ + bl 702aa4 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b28 │ │ │ │ ldr r2, [pc, #276] @ 38f280 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 702bcc │ │ │ │ + b 702ba4 │ │ │ │ ldr r3, [pc, #256] @ 38f284 │ │ │ │ add r8, r4, #5696 @ 0x1640 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #240] @ 38f288 │ │ │ │ add r8, r8, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #3760 @ 0xeb0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 702acc │ │ │ │ + bl 702aa4 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b28 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 702bcc │ │ │ │ + bl 702ba4 │ │ │ │ b 38f118 │ │ │ │ ldr r3, [pc, #180] @ 38f28c │ │ │ │ ldr r2, [pc, #156] @ 38f278 │ │ │ │ add r7, r4, #3728 @ 0xe90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #1744 @ 0x6d0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 702acc │ │ │ │ + bl 702aa4 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b28 │ │ │ │ ldr r2, [pc, #132] @ 38f290 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 702bcc │ │ │ │ + bl 702ba4 │ │ │ │ b 38f108 │ │ │ │ ldr r3, [pc, #100] @ 38f284 │ │ │ │ add r7, r4, #3680 @ 0xe60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #96] @ 38f294 │ │ │ │ add r7, r7, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r4, #1744 @ 0x6d0 │ │ │ │ - bl 702acc │ │ │ │ + bl 702aa4 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b28 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 702bcc │ │ │ │ + bl 702ba4 │ │ │ │ b 38f0fc │ │ │ │ - rsbseq r0, sl, ip, lsl ip │ │ │ │ - ldrdeq r4, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - strdeq lr, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsheq r0, [sl], #-188 @ 0xffffff44 @ │ │ │ │ + strheq r4, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + ldrdeq lr, [r4], #-36 @ 0xffffffdc @ │ │ │ │ addseq fp, r1, r8, lsl fp │ │ │ │ @ instruction: 0x00003fb0 │ │ │ │ - rsbeq r6, r6, r4, lsl #14 │ │ │ │ + rsbeq r6, r6, r4, ror #13 │ │ │ │ andeq r0, r0, r6, ror r3 │ │ │ │ andeq r3, r0, ip, lsr #18 │ │ │ │ - rsbeq r6, r6, r8, lsr #13 │ │ │ │ - rsbeq r6, r6, r4, ror #12 │ │ │ │ + rsbeq r6, r6, r8, lsl #13 │ │ │ │ + rsbeq r6, r6, r4, asr #12 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - rsbeq r6, r6, ip, lsl #12 │ │ │ │ + rsbeq r6, r6, ip, ror #11 │ │ │ │ │ │ │ │ 0038f298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #424] @ 38f458 │ │ │ │ @@ -335032,39 +335032,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 38f478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38f2ec │ │ │ │ ldr r0, [pc, #52] @ 38f47c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38f2ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24b68c │ │ │ │ addseq fp, r1, ip, ror #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r1, ip, asr #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r1, r4, asr #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r6, r0, asr #12 │ │ │ │ - rsbeq r6, r6, ip, asr r6 │ │ │ │ + rsbeq r6, r6, r0, lsr #12 │ │ │ │ + rsbeq r6, r6, ip, lsr r6 │ │ │ │ │ │ │ │ 0038f480 : │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ and r3, r1, #255 @ 0xff │ │ │ │ bic r3, r2, r3 │ │ │ │ and r1, r1, #96 @ 0x60 │ │ │ │ and r2, r2, #1 │ │ │ │ @@ -335096,15 +335096,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ @@ -335141,19 +335141,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, sl, r8, lsr #14 │ │ │ │ + rsbseq r0, sl, r8, lsl #14 │ │ │ │ addseq fp, r1, r8, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r6, r6, r8, asr r5 │ │ │ │ - rsbeq r6, r6, ip, ror #10 │ │ │ │ + rsbeq r6, r6, r8, lsr r5 │ │ │ │ + rsbeq r6, r6, ip, asr #10 │ │ │ │ umullseq fp, r1, r8, r5 │ │ │ │ │ │ │ │ 0038f5d8 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ cmp r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -335171,30 +335171,30 @@ │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #64] @ 38f660 │ │ │ │ mov r6, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r1, #400] @ 0x190 │ │ │ │ mov r4, r1 │ │ │ │ - bl 7505c0 │ │ │ │ + bl 750598 │ │ │ │ str r0, [r5, #1924] @ 0x784 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ str r6, [r4, #420] @ 0x1a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umulleq r9, r3, r8, ip │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ ldr r0, [pc, #4] @ 38f670 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r9, r3, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #796] @ 38f9a8 │ │ │ │ ldr r2, [pc, #796] @ 38f9ac │ │ │ │ @@ -335202,39 +335202,39 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #764] @ 38f9b4 │ │ │ │ ldr r1, [pc, #764] @ 38f9b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #724] @ 38f9bc │ │ │ │ ldr r1, [pc, #724] @ 38f9c0 │ │ │ │ add r5, r5, #20 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, #1 │ │ │ │ add r7, r6, #7488 @ 0x1d40 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #680] @ 38f9c4 │ │ │ │ ldr r3, [pc, #680] @ 38f9c8 │ │ │ │ strb r5, [r1, #61] @ 0x3d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -335244,15 +335244,15 @@ │ │ │ │ add r7, r7, r0 │ │ │ │ strb r0, [r1, #12] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b00c │ │ │ │ @@ -335265,15 +335265,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707dd4 │ │ │ │ + bl 707dac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b00c │ │ │ │ @@ -335284,15 +335284,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707dd4 │ │ │ │ + bl 707dac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b00c │ │ │ │ @@ -335303,15 +335303,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707dd4 │ │ │ │ + bl 707dac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b00c │ │ │ │ @@ -335320,15 +335320,15 @@ │ │ │ │ mov r8, #200 @ 0xc8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707dd4 │ │ │ │ + bl 707dac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b00c │ │ │ │ @@ -335339,15 +335339,15 @@ │ │ │ │ ldr r2, [pc, #288] @ 38f9dc │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r6, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 707dd4 │ │ │ │ + bl 707dac │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #4 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r1, [pc, #240] @ 38f9e0 │ │ │ │ add r4, sl, #1744 @ 0x6d0 │ │ │ │ @@ -335393,28 +335393,28 @@ │ │ │ │ mov r2, sl │ │ │ │ add r1, r1, #8 │ │ │ │ bl 38f5d8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388c08 │ │ │ │ - rsbseq r0, sl, r8, asr r6 │ │ │ │ - rsbeq r6, r6, ip, lsl #10 │ │ │ │ - rsbeq r6, r6, ip, lsl r5 │ │ │ │ - @ instruction: 0x00666394 │ │ │ │ - rsbeq r6, r6, r8, lsr #7 │ │ │ │ - strheq r7, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r5, lr, r0, lsl #9 │ │ │ │ - addeq r9, r3, ip, lsl #26 │ │ │ │ - rsbeq r6, r6, r0, lsr #9 │ │ │ │ - rsbeq r6, r6, ip, lsr r4 │ │ │ │ - rsbeq r6, r6, r0, lsl #8 │ │ │ │ - rsbeq r6, r6, r4, asr #7 │ │ │ │ + rsbseq r0, sl, r8, lsr r6 │ │ │ │ + rsbeq r6, r6, ip, ror #9 │ │ │ │ + strdeq r6, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r6, r6, r4, ror r3 │ │ │ │ rsbeq r6, r6, r8, lsl #7 │ │ │ │ - rsbeq r6, r6, r0, asr r3 │ │ │ │ + @ instruction: 0x00647f98 │ │ │ │ + rsbeq r5, lr, r0, ror #8 │ │ │ │ + addeq r9, r3, ip, lsl #26 │ │ │ │ + rsbeq r6, r6, r0, lsl #9 │ │ │ │ + rsbeq r6, r6, ip, lsl r4 │ │ │ │ + rsbeq r6, r6, r0, ror #7 │ │ │ │ + rsbeq r6, r6, r4, lsr #7 │ │ │ │ + rsbeq r6, r6, r8, ror #6 │ │ │ │ + rsbeq r6, r6, r0, lsr r3 │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -335542,26 +335542,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 38fe84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38fb24 │ │ │ │ sub r3, r4, #224 @ 0xe0 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 38fce4 │ │ │ │ sub r3, r4, #256 @ 0x100 │ │ │ │ orrs r3, r3, r5 │ │ │ │ addeq r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -335691,32 +335691,32 @@ │ │ │ │ b 38fcb8 │ │ │ │ ldr r0, [pc, #84] @ 38fe94 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38fb24 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, ip, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrsheq fp, [r1], ip │ │ │ │ - rsbseq r0, sl, ip, ror #3 │ │ │ │ + rsbseq r0, sl, ip, asr #3 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0091aff0 │ │ │ │ andeq r4, r0, ip, lsr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r6, r0 │ │ │ │ + rsbeq r5, r6, r0, ror #31 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq r5, r6, r0, lsr #28 │ │ │ │ + rsbeq r5, r6, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #372] @ 390024 │ │ │ │ ldr r3, [pc, #372] @ 390028 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -335757,15 +335757,15 @@ │ │ │ │ add ip, ip, #28 │ │ │ │ orr r4, r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #220] @ 390040 │ │ │ │ ldr r3, [pc, #192] @ 390028 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ and r4, r4, #2048 @ 0x800 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -335794,41 +335794,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 390050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38fef0 │ │ │ │ ldr r0, [pc, #60] @ 390054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 38fef0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r1, ip, ror #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r1, r8, asr #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq pc, r9, r4, asr #27 │ │ │ │ - @ instruction: 0x0064d398 │ │ │ │ - rsbeq r3, r5, r4, ror pc │ │ │ │ + rsbseq pc, r9, r4, lsr #27 │ │ │ │ + rsbeq sp, r4, r8, ror r3 │ │ │ │ + rsbeq r3, r5, r4, asr pc │ │ │ │ @ instruction: 0x0091abb8 │ │ │ │ andeq r2, r0, r8, asr r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00665c9c │ │ │ │ - rsbeq r5, r6, r0, asr #25 │ │ │ │ + rsbeq r5, r6, ip, ror ip │ │ │ │ + rsbeq r5, r6, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1284] @ 390574 │ │ │ │ ldr r1, [pc, #1284] @ 390578 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -336073,24 +336073,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3905cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3900b8 │ │ │ │ sub r4, r4, #256 @ 0x100 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 3900d0 │ │ │ │ lsl r2, r8, #20 │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ lsr r2, r2, #20 │ │ │ │ @@ -336146,43 +336146,43 @@ │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 388708 │ │ │ │ ldr r0, [pc, #120] @ 3905dc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3900b8 │ │ │ │ addseq sl, r1, ip, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, r1, ip, lsl #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, r1, r4, asr #20 │ │ │ │ addseq sl, r1, r0, asr #19 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ andeq r3, r0, sp, ror #29 │ │ │ │ - rsbseq pc, r9, r9, lsl #21 │ │ │ │ + rsbseq pc, r9, r9, ror #20 │ │ │ │ addseq sl, r1, r4, lsr #18 │ │ │ │ addseq sl, r1, ip, ror #17 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x0091a8b0 │ │ │ │ addseq sl, r1, r8, ror r8 │ │ │ │ addseq sl, r1, ip, lsr r8 │ │ │ │ @ instruction: 0x0091a7f0 │ │ │ │ addseq sl, r1, ip, lsr #15 │ │ │ │ addseq sl, r1, r8, ror r7 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r4, lsl #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00665894 │ │ │ │ + rsbeq r5, r6, r4, ror r8 │ │ │ │ addseq sl, r1, ip, ror r6 │ │ │ │ addseq sl, r1, r8, lsr r6 │ │ │ │ @ instruction: 0x0091a5f0 │ │ │ │ - rsbeq r5, r6, r0, ror #15 │ │ │ │ + rsbeq r5, r6, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 3906b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336190,94 +336190,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3906b8 │ │ │ │ ldr r1, [pc, #172] @ 3906bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #152] @ 3906c0 │ │ │ │ ldr r1, [pc, #152] @ 3906c4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r1, #260 @ 0x104 │ │ │ │ ldr r3, [pc, #116] @ 3906c8 │ │ │ │ ldr r2, [pc, #116] @ 3906cc │ │ │ │ add r3, pc, r3 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #108] @ 3906d0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #76] @ 3906d4 │ │ │ │ orr r3, r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq pc, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x0064709c │ │ │ │ - rsbeq r4, lr, r4, ror #10 │ │ │ │ - rsbeq r3, r5, ip, lsl #17 │ │ │ │ - strheq ip, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq pc, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r7, r4, ip, ror r0 │ │ │ │ + rsbeq r4, lr, r4, asr #10 │ │ │ │ + rsbeq r3, r5, ip, ror #16 │ │ │ │ + @ instruction: 0x0064cc94 │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ @ instruction: 0x31121095 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strdeq r5, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq r5, [r6], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 390740 │ │ │ │ ldr r2, [pc, #80] @ 390744 │ │ │ │ ldr r1, [pc, #80] @ 390748 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #52] @ 39074c │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ str r6, [r5, #3568] @ 0xdf0 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 388708 │ │ │ │ add r0, r4, #3760 @ 0xeb0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #3580] @ 0xdfc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 388708 │ │ │ │ - ldrsheq pc, [r9], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r5, r6, ip, lsr #9 │ │ │ │ - strheq r5, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsbeq pc, [r9], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r5, r6, ip, lsl #9 │ │ │ │ + @ instruction: 0x0066549c │ │ │ │ ldrvs r0, [r5, #-0] │ │ │ │ ldr r0, [pc, #4] @ 39075c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r8, r3, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #1096] @ 390bc0 │ │ │ │ ldr ip, [pc, #1096] @ 390bc4 │ │ │ │ @@ -336292,29 +336292,29 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #1064] @ 390bd0 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #1044] @ 390bd4 │ │ │ │ ldr r1, [pc, #1044] @ 390bd8 │ │ │ │ add r6, r6, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ ldr r9, [pc, #1024] @ 390bdc │ │ │ │ mov sl, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r8, r4, #7104 @ 0x1bc0 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ @@ -336334,15 +336334,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r3, [pc, #876] @ 390be8 │ │ │ │ ldr r2, [pc, #876] @ 390bec │ │ │ │ @@ -336356,15 +336356,15 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ bl 43e2b0 │ │ │ │ ldr r3, [pc, #796] @ 390bf0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -336376,15 +336376,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #2 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r3, [pc, #720] @ 390bf4 │ │ │ │ mov r2, r8 │ │ │ │ @@ -336394,29 +336394,29 @@ │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #3 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r2, [pc, #652] @ 390bf8 │ │ │ │ add r8, r4, #6656 @ 0x1a00 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ ldr r3, [pc, #620] @ 390bfc │ │ │ │ ldr fp, [pc, #620] @ 390c00 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r4, #5760 @ 0x1680 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -336427,21 +336427,21 @@ │ │ │ │ mov r2, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r3, sl │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [pc, #528] @ 390c04 │ │ │ │ mov r0, #4 │ │ │ │ ldr ip, [r9, r3] │ │ │ │ ldr r9, [pc, #520] @ 390c08 │ │ │ │ mov r1, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ strd r0, [sp, #8] │ │ │ │ @@ -336449,56 +336449,56 @@ │ │ │ │ mov r2, ip │ │ │ │ add r0, r0, #32 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, sl │ │ │ │ str r9, [sp] │ │ │ │ str ip, [sp, #20] │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #6208 @ 0x1840 │ │ │ │ add fp, fp, #8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r0, r4, #6400 @ 0x1900 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ str r9, [sp] │ │ │ │ add r9, r4, #6272 @ 0x1880 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ add r9, r9, #8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ ldr r1, [pc, #284] @ 390c0c │ │ │ │ @@ -336551,33 +336551,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 390bbc │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388c08 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - ldrheq pc, [r9], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x0079f594 │ │ │ │ umullseq sl, r1, ip, r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, r6, r4, lsr #5 │ │ │ │ - strheq r5, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r6, r4, r4, ror #29 │ │ │ │ - rsbeq r4, lr, ip, lsr #7 │ │ │ │ + rsbeq r5, r6, r4, lsl #5 │ │ │ │ + @ instruction: 0x00665298 │ │ │ │ + rsbeq r6, r4, r4, asr #29 │ │ │ │ + rsbeq r4, lr, ip, lsl #7 │ │ │ │ addseq sl, r1, r0, asr #6 │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ - rsbeq r5, r6, r8, asr r5 │ │ │ │ - rsbeq r5, r6, ip, lsr #10 │ │ │ │ + rsbeq r5, r6, r8, lsr r5 │ │ │ │ + rsbeq r5, r6, ip, lsl #10 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r5, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - @ instruction: 0x0066549c │ │ │ │ - rsbeq r5, r6, r0, ror #8 │ │ │ │ + strheq r5, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r5, r6, ip, ror r4 │ │ │ │ + rsbeq r5, r6, r0, asr #8 │ │ │ │ addeq r8, r3, r0, lsl #22 │ │ │ │ - rsbeq r5, r6, r8, asr #8 │ │ │ │ + rsbeq r5, r6, r8, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrdeq r5, [r6], #-12 @ │ │ │ │ + strheq r5, [r6], #-12 @ │ │ │ │ andeq r0, r0, ip, lsr #14 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ addseq r9, r1, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -336653,35 +336653,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 390e28 │ │ │ │ ldr r1, [pc, #224] @ 390e2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #204] @ 390e30 │ │ │ │ ldr r1, [pc, #204] @ 390e34 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #184] @ 390e38 │ │ │ │ ldr r8, [pc, #184] @ 390e3c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #164] @ 390e40 │ │ │ │ ldr r7, [pc, #164] @ 390e44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r0, [pc, #148] @ 390e48 │ │ │ │ ldr r1, [pc, #148] @ 390e4c │ │ │ │ ldr r2, [pc, #148] @ 390e50 │ │ │ │ ldr r3, [pc, #148] @ 390e54 │ │ │ │ ldr r6, [r6, r8] │ │ │ │ ldr ip, [pc, #144] @ 390e58 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -336704,19 +336704,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq pc, r9, r4 │ │ │ │ - rsbeq r6, r4, r0, ror #18 │ │ │ │ - rsbeq r3, lr, r8, lsr #28 │ │ │ │ - rsbeq r3, r5, r0, asr r1 │ │ │ │ - rsbeq ip, r4, r0, ror r5 │ │ │ │ + rsbseq lr, r9, r4, ror #31 │ │ │ │ + rsbeq r6, r4, r0, asr #18 │ │ │ │ + rsbeq r3, lr, r8, lsl #28 │ │ │ │ + rsbeq r3, r5, r0, lsr r1 │ │ │ │ + rsbeq ip, r4, r0, asr r5 │ │ │ │ umullseq r9, r1, ip, sp │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, ror #12 │ │ │ │ ldrbeq r1, [r1, #-262]! @ 0xfffffefa │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @@ -336815,44 +336815,44 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 391050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 390f04 │ │ │ │ ldr r0, [pc, #60] @ 391054 │ │ │ │ stm sp, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 390f04 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r4, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r1, r8, ror ip │ │ │ │ addseq r9, r1, r8, ror #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r9, r1, r0, lsl #24 │ │ │ │ addseq r9, r1, r8, asr #23 │ │ │ │ andeq r3, r0, r0, asr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r4, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r4, r6, r0, lsr #28 │ │ │ │ + ldrdeq r4, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r4, r6, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #396] @ 3911fc │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r6, r3 │ │ │ │ @@ -336923,51 +336923,51 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 39121c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3910c4 │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r5 │ │ │ │ b 391120 │ │ │ │ ldrb r7, [r0, #28] │ │ │ │ mov r4, r3 │ │ │ │ mov r5, r7 │ │ │ │ b 391120 │ │ │ │ ldr r0, [pc, #56] @ 391220 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3910c4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r4, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r9, r1, r0, sl │ │ │ │ addseq r9, r1, r0, asr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r0, lsr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r4, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r4, r6, r0, asr #25 │ │ │ │ + @ instruction: 0x00664c98 │ │ │ │ + rsbeq r4, r6, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #104] @ 3912a4 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -336977,69 +336977,69 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r4, #14 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, r1, lsl #3] │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ andeq r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r2, r1, lsl #3] │ │ │ │ add r1, r4, #1648 @ 0x670 │ │ │ │ add r1, r1, #12 │ │ │ │ ldr r0, [r6, r1, lsl #2] │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750380 │ │ │ │ - ldrsheq lr, [r9], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq ip, r4, r4, lsl #1 │ │ │ │ - rsbeq r2, r5, r0, ror #24 │ │ │ │ + b 750358 │ │ │ │ + ldrsbeq lr, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq ip, r4, r4, rrx │ │ │ │ + rsbeq r2, r5, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 391338 │ │ │ │ ldr r2, [pc, #112] @ 39133c │ │ │ │ ldr r1, [pc, #112] @ 391340 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r5, r0, #6656 @ 0x1a00 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ add r1, r4, #5824 @ 0x16c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ add r1, r4, #6400 @ 0x1900 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e60c │ │ │ │ add r1, r4, #6272 @ 0x1880 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 70e634 │ │ │ │ - rsbseq lr, r9, r8, ror #20 │ │ │ │ - rsbeq r4, r6, r8, ror r7 │ │ │ │ - rsbeq r4, r6, r4, lsl #15 │ │ │ │ + b 70e60c │ │ │ │ + rsbseq lr, r9, r8, asr #20 │ │ │ │ + rsbeq r4, r6, r8, asr r7 │ │ │ │ + rsbeq r4, r6, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #156] @ 3913fc │ │ │ │ mov r5, r1 │ │ │ │ @@ -337049,15 +337049,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f9fc │ │ │ │ cmp r5, #9 │ │ │ │ @@ -337078,17 +337078,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq lr, r9, r8, asr #19 │ │ │ │ - rsbeq r4, r6, ip, ror #13 │ │ │ │ - ldrdeq r4, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq lr, r9, r8, lsr #19 │ │ │ │ + rsbeq r4, r6, ip, asr #13 │ │ │ │ + strheq r4, [r6], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #484] @ 391604 │ │ │ │ ldr lr, [pc, #484] @ 391608 │ │ │ │ ldr ip, [pc, #484] @ 39160c │ │ │ │ @@ -337102,26 +337102,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #432] @ 391618 │ │ │ │ ldr r1, [pc, #432] @ 39161c │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, #512 @ 0x200 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, #4 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 388708 │ │ │ │ add r0, r5, #3760 @ 0xeb0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 388708 │ │ │ │ @@ -337208,21 +337208,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, ip, lsl #18 │ │ │ │ + rsbseq lr, r9, ip, ror #17 │ │ │ │ @ instruction: 0x009196f4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, r6, ip, lsl #12 │ │ │ │ - rsbeq r4, r6, r0, lsr #12 │ │ │ │ - rsbeq r2, r5, ip, asr #20 │ │ │ │ - rsbeq fp, r4, r4, ror lr │ │ │ │ + rsbeq r4, r6, ip, ror #11 │ │ │ │ + rsbeq r4, r6, r0, lsl #12 │ │ │ │ + rsbeq r2, r5, ip, lsr #20 │ │ │ │ + rsbeq fp, r4, r4, asr lr │ │ │ │ beq 5d2e28 │ │ │ │ sbceq r0, r0, r8, rrx │ │ │ │ stmiage r8!, {r3, r5, r7, fp, sp, pc} │ │ │ │ streq r0, [r7, -r7, lsl #14] │ │ │ │ andeq r0, r2, r1 │ │ │ │ addseq r9, r1, r4, asr r5 │ │ │ │ mov r1, #1 │ │ │ │ @@ -337423,19 +337423,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 39196c │ │ │ │ ldr r0, [pc, #32] @ 391970 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrheq lr, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq lr, r9, r8, lsr #9 │ │ │ │ - rsbseq lr, r9, ip, lsr r4 │ │ │ │ - @ instruction: 0x00664590 │ │ │ │ - @ instruction: 0x0066459c │ │ │ │ + @ instruction: 0x0079e598 │ │ │ │ + rsbseq lr, r9, r8, lsl #9 │ │ │ │ + rsbseq lr, r9, ip, lsl r4 │ │ │ │ + rsbeq r4, r6, r0, ror r5 │ │ │ │ + rsbeq r4, r6, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 391b08 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -337516,37 +337516,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 391b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 391a28 │ │ │ │ ldr r0, [pc, #48] @ 391b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 391a28 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r0, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r9, r1, r4, asr #2 │ │ │ │ addseq r9, r1, ip, ror #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r8, ror #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r6, r0, lsr #8 │ │ │ │ - rsbeq r4, r6, ip, lsr r4 │ │ │ │ + rsbeq r4, r6, r0, lsl #8 │ │ │ │ + rsbeq r4, r6, ip, lsl r4 │ │ │ │ │ │ │ │ 00391b30 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -337562,51 +337562,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 391ba8 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 391b8c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ae0 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r3, [pc, #96] @ 391c18 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 391be8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b1190 │ │ │ │ + b 9b1168 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ ldr r3, [pc, #36] @ 391c1c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 391bd0 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -337982,21 +337982,21 @@ │ │ │ │ beq 3922c8 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 39232c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39206c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 392270 │ │ │ │ cmp r1, #0 │ │ │ │ blt 392108 │ │ │ │ @@ -338037,15 +338037,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 392108 │ │ │ │ ldr r0, [pc, #96] @ 392330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39206c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ ldr r3, [pc, #76] @ 392334 │ │ │ │ ldr r1, [pc, #76] @ 392338 │ │ │ │ ldr r0, [pc, #76] @ 39233c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -338053,26 +338053,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r8, r1, ip, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r1, r0, lsl #22 │ │ │ │ - rsbseq sp, r9, r4, lsl #26 │ │ │ │ - rsbseq sp, r9, r0, asr #25 │ │ │ │ + rsbseq sp, r9, r4, ror #25 │ │ │ │ + rsbseq sp, r9, r0, lsr #25 │ │ │ │ @ instruction: 0x009189dc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, ror pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r6, ip, asr #26 │ │ │ │ - strheq r3, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - @ instruction: 0x0079da9c │ │ │ │ - rsbeq r3, r6, ip, ror #23 │ │ │ │ - strheq r3, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r3, r6, ip, lsr #26 │ │ │ │ + @ instruction: 0x00663c98 │ │ │ │ + rsbseq sp, r9, ip, ror sl │ │ │ │ + rsbeq r3, r6, ip, asr #23 │ │ │ │ + @ instruction: 0x00663c90 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 00392344 : │ │ │ │ cmp r2, #0 │ │ │ │ ble 39239c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -338134,15 +338134,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ae0 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -338168,15 +338168,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -338240,34 +338240,34 @@ │ │ │ │ ldr r1, [pc, #88] @ 392620 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #60] @ 392624 │ │ │ │ ldr r3, [pc, #60] @ 392628 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r9, ip, lsl r9 │ │ │ │ - ldrdeq r5, [r4], #-12 @ │ │ │ │ - rsbeq r2, lr, r8, lsr #11 │ │ │ │ + ldrsheq sp, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + strheq r5, [r4], #-12 @ │ │ │ │ + rsbeq r2, lr, r8, lsl #11 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - rsbeq r3, r6, r0, lsr #21 │ │ │ │ + rsbeq r3, r6, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3926d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -338275,25 +338275,25 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #132] @ 3926dc │ │ │ │ ldr r2, [pc, #132] @ 3926e0 │ │ │ │ ldr r3, [pc, #132] @ 3926e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #116] @ 3926e8 │ │ │ │ ldr r1, [pc, #116] @ 3926ec │ │ │ │ add r4, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #84] @ 3926f0 │ │ │ │ ldr r2, [pc, #84] @ 3926f4 │ │ │ │ ldr r3, [pc, #84] @ 3926f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #64] @ 0x40 │ │ │ │ @@ -338303,20 +338303,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r0, lsr #17 │ │ │ │ - rsbeq r5, r6, r4, ror #24 │ │ │ │ - rsbeq r5, r4, ip, asr #32 │ │ │ │ + rsbseq sp, r9, r0, lsl #17 │ │ │ │ + rsbeq r5, r6, r4, asr #24 │ │ │ │ + rsbeq r5, r4, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r5, r4, ip, asr #32 │ │ │ │ - rsbeq r5, r4, r4, rrx │ │ │ │ + rsbeq r5, r4, ip, lsr #32 │ │ │ │ + rsbeq r5, r4, r4, asr #32 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ andeq r0, r0, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338332,34 +338332,34 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 39279c │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #420] @ 3928fc │ │ │ │ ldr r3, [pc, #408] @ 3928f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3928ec │ │ │ │ ldr r2, [pc, #388] @ 392900 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ ldr r3, [pc, #352] @ 392904 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 392848 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ ldr r0, [r4, #164] @ 0xa4 │ │ │ │ @@ -338386,22 +338386,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 392914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 392744 │ │ │ │ ldr r3, [pc, #200] @ 392918 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3927b0 │ │ │ │ ldr r3, [pc, #168] @ 39290c │ │ │ │ @@ -338417,59 +338417,59 @@ │ │ │ │ beq 3928d8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 39291c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3927b0 │ │ │ │ ldr r0, [pc, #84] @ 392920 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 392744 │ │ │ │ ldr r0, [pc, #68] @ 392924 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3927b0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r1, r8, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009183f0 │ │ │ │ addseq r8, r1, r4, asr #7 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, lsr #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r3, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq r3, [r6], #-136 @ 0xffffff78 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, r6, r8, ror #15 │ │ │ │ - rsbeq r3, r6, r4, asr #17 │ │ │ │ - rsbeq r3, r6, r0, lsl r8 │ │ │ │ + rsbeq r3, r6, r8, asr #15 │ │ │ │ + rsbeq r3, r6, r4, lsr #17 │ │ │ │ + strdeq r3, [r6], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 392954 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r6, r3, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 392a14 │ │ │ │ ldr r2, [pc, #164] @ 392a18 │ │ │ │ @@ -338477,28 +338477,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ ldr ip, [pc, #116] @ 392a20 │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r4, ip} │ │ │ │ ldr r3, [pc, #104] @ 392a24 │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ ldr r2, [pc, #88] @ 392a28 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r5, #148] @ 0x94 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -338510,17 +338510,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r0, ror r5 │ │ │ │ - rsbeq r3, r6, ip, asr r8 │ │ │ │ - rsbeq r3, r6, r4, lsl #14 │ │ │ │ + rsbseq sp, r9, r0, asr r5 │ │ │ │ + rsbeq r3, r6, ip, lsr r8 │ │ │ │ + rsbeq r3, r6, r4, ror #13 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r6, [r3], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -338542,20 +338542,20 @@ │ │ │ │ add r9, r9, #56 @ 0x38 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, r7 │ │ │ │ ldr r5, [r8, #4]! │ │ │ │ add r6, r6, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str r9, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r2, #1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [r4, #132] @ 0x84 │ │ │ │ ldrne r1, [r5, #96] @ 0x60 │ │ │ │ @@ -338581,20 +338581,20 @@ │ │ │ │ b 392b24 │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r6, r3 │ │ │ │ bge 392b98 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r6, r6, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r8, #96] @ 0x60 │ │ │ │ cmp r5, r3 │ │ │ │ bne 392b18 │ │ │ │ ldr r6, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -338619,81 +338619,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #1 │ │ │ │ b 392ba0 │ │ │ │ - rsbseq sp, r9, r4, ror r4 │ │ │ │ - rsbeq r3, r6, r4, ror #14 │ │ │ │ - rsbeq r3, r6, ip, ror r7 │ │ │ │ - rsbseq sp, r9, r0, ror #7 │ │ │ │ - ldrdeq r3, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r3, r6, ip, ror #13 │ │ │ │ + rsbseq sp, r9, r4, asr r4 │ │ │ │ + rsbeq r3, r6, r4, asr #14 │ │ │ │ + rsbeq r3, r6, ip, asr r7 │ │ │ │ + rsbseq sp, r9, r0, asr #7 │ │ │ │ + strheq r3, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r3, r6, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 392c54 │ │ │ │ ldr r2, [pc, #92] @ 392c58 │ │ │ │ ldr r1, [pc, #92] @ 392c5c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ strb r1, [r0, #152] @ 0x98 │ │ │ │ strh r2, [r0, #156] @ 0x9c │ │ │ │ strb r3, [r0, #154] @ 0x9a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r9, r8, ror #5 │ │ │ │ - ldrdeq r3, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r3, r6, r0, lsl #9 │ │ │ │ + rsbseq sp, r9, r8, asr #5 │ │ │ │ + strheq r3, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r3, r6, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 392cc8 │ │ │ │ ldr r2, [pc, #80] @ 392ccc │ │ │ │ ldr r1, [pc, #80] @ 392cd0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ ldr r1, [pc, #36] @ 392cd4 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 587828 │ │ │ │ - rsbseq sp, r9, r8, ror #4 │ │ │ │ - rsbeq r3, r6, r8, asr r5 │ │ │ │ - rsbeq r3, r6, r0, lsl #8 │ │ │ │ + rsbseq sp, r9, r8, asr #4 │ │ │ │ + rsbeq r3, r6, r8, lsr r5 │ │ │ │ + rsbeq r3, r6, r0, ror #7 │ │ │ │ addeq r6, r3, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ 392d7c │ │ │ │ ldr r5, [pc, #140] @ 392d80 │ │ │ │ @@ -338703,43 +338703,43 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #80 @ 0x50 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74da24 │ │ │ │ + bl 74d9fc │ │ │ │ ldr r1, [pc, #84] @ 392d88 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #15 │ │ │ │ addle r2, r3, #1 │ │ │ │ addle r3, r0, r3, lsl #2 │ │ │ │ strle r2, [r0, #136] @ 0x88 │ │ │ │ strle r6, [r3, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq sp, [r9], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r3, r6, r4, ror #9 │ │ │ │ - strdeq r3, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r3, r6, r8, asr r3 │ │ │ │ + ldrsbeq sp, [r9], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r3, r6, r4, asr #9 │ │ │ │ + ldrdeq r3, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r3, r6, r8, lsr r3 │ │ │ │ │ │ │ │ 00392d8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #716] @ 393070 │ │ │ │ @@ -338806,16 +338806,16 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r6, r5, #64 @ 0x40 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ ldr r0, [r6, #4]! │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74d830 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d808 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ blt 392e98 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -338847,23 +338847,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3930a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 392e2c │ │ │ │ ldr r2, [pc, #292] @ 3930a4 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 392dec │ │ │ │ ldr r2, [pc, #256] @ 393094 │ │ │ │ @@ -338886,36 +338886,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3930ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 392dec │ │ │ │ ldr r0, [pc, #148] @ 3930b0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 392e2c │ │ │ │ ldr r0, [pc, #124] @ 3930b4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 392dec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3930b8 │ │ │ │ ldr r1, [pc, #100] @ 3930bc │ │ │ │ ldr r0, [pc, #100] @ 3930c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -338924,30 +338924,30 @@ │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r7, r1, r8, ror sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r1, r4, asr sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r1, r8, ror #25 │ │ │ │ - rsbseq sp, r9, r0, rrx │ │ │ │ - rsbeq r4, r4, ip, lsl r8 │ │ │ │ - rsbeq r1, lr, r8, ror #25 │ │ │ │ + rsbseq sp, r9, r0, asr #32 │ │ │ │ + strdeq r4, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r1, lr, r8, asr #25 │ │ │ │ andeq r3, r0, ip, lsl #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x008366b8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r6, r4, lsr #6 │ │ │ │ + rsbeq r3, r6, r4, lsl #6 │ │ │ │ andeq r4, r0, r8, ror #7 │ │ │ │ addeq r6, r3, r8, lsl #12 │ │ │ │ - rsbeq r3, r6, r0, lsl #4 │ │ │ │ - strheq r3, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r3, r6, r4, lsl #4 │ │ │ │ - rsbseq ip, r9, ip, lsl #29 │ │ │ │ - rsbeq r3, r6, r0, lsl r2 │ │ │ │ - rsbeq r3, r6, ip, lsl r2 │ │ │ │ + rsbeq r3, r6, r0, ror #3 │ │ │ │ + @ instruction: 0x00663294 │ │ │ │ + rsbeq r3, r6, r4, ror #3 │ │ │ │ + rsbseq ip, r9, ip, ror #28 │ │ │ │ + strdeq r3, [r6], #-16 @ │ │ │ │ + strdeq r3, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 003930c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -339039,27 +339039,27 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r5, [r0, #148] @ 0x94 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r0, #152] @ 0x98 │ │ │ │ beq 393268 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #40] @ 393274 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b10c8 │ │ │ │ + b 9b10a0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 00393278 : │ │ │ │ ldrb r3, [r0, #152] @ 0x98 │ │ │ │ strb r1, [r0, #154] @ 0x9a │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -339070,24 +339070,24 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #28] @ 3932dc │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 003932e0 : │ │ │ │ ldrh r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -339104,26 +339104,26 @@ │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strh r1, [r0, #156] @ 0x9c │ │ │ │ bne 393338 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b10c8 │ │ │ │ + b 9b10a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #28] @ 393364 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 00393368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -339172,15 +339172,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3934d0 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9b10c8 │ │ │ │ + b 9b10a0 │ │ │ │ ldr r3, [pc, #164] @ 3934ec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3933c0 │ │ │ │ ldr r3, [pc, #148] @ 3934f0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -339195,40 +339195,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3934f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3933c0 │ │ │ │ ldr r0, [pc, #56] @ 3934fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3933c0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, r1, r8, r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r1, r4, lsl #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r7, r1, r8, asr #14 │ │ │ │ addseq r7, r1, r8, lsl #14 │ │ │ │ andeq r4, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r2, r6, r4, lsr lr │ │ │ │ rsbeq r2, r6, r4, asr lr │ │ │ │ - rsbeq r2, r6, r4, ror lr │ │ │ │ │ │ │ │ 00393500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -339266,34 +339266,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #232] @ 3936a0 │ │ │ │ ldr r3, [pc, #212] @ 393690 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 393688 │ │ │ │ ldr r2, [pc, #200] @ 3936a4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ ldr r3, [pc, #164] @ 3936a8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 393558 │ │ │ │ ldr r3, [pc, #148] @ 3936ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -339308,40 +339308,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3936b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393558 │ │ │ │ ldr r0, [pc, #56] @ 3936b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393558 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r1, r0, lsl #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r7, r1, ip, ror #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009175b0 │ │ │ │ addseq r7, r1, r4, ror #10 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00662c98 │ │ │ │ - strheq r2, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r2, r6, r8, ror ip │ │ │ │ + @ instruction: 0x00662c9c │ │ │ │ │ │ │ │ 003936bc : │ │ │ │ str r1, [r0, #160] @ 0xa0 │ │ │ │ str r2, [r0, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -339392,18 +339392,18 @@ │ │ │ │ addeq r3, r2, r3 │ │ │ │ streq r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq ip, r9, r4, lsr #16 │ │ │ │ + rsbseq ip, r9, r4, lsl #16 │ │ │ │ ldr r0, [pc, #4] @ 3937ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r5, r3, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #240] @ 3938b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -339412,72 +339412,72 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3938bc │ │ │ │ ldr r1, [pc, #224] @ 3938c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #204] @ 3938c4 │ │ │ │ ldr r1, [pc, #204] @ 3938c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #172] @ 3938cc │ │ │ │ ldr r1, [pc, #172] @ 3938d0 │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #140] @ 3938d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df90 │ │ │ │ + bl 74df68 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #120] @ 3938d8 │ │ │ │ ldr r3, [pc, #120] @ 3938dc │ │ │ │ ldr r1, [pc, #120] @ 3938e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r0, r0, #16 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #84] @ 3938e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, ip, lsl #15 │ │ │ │ - rsbeq r3, r4, ip, asr #29 │ │ │ │ - @ instruction: 0x006e1394 │ │ │ │ - rsbeq r2, r6, r8, ror #19 │ │ │ │ - rsbeq r2, r6, r0, lsl #20 │ │ │ │ - rsbeq r2, r6, r4, ror #24 │ │ │ │ - rsbeq r2, r6, r8, ror ip │ │ │ │ + rsbseq ip, r9, ip, ror #14 │ │ │ │ + rsbeq r3, r4, ip, lsr #29 │ │ │ │ + rsbeq r1, lr, r4, ror r3 │ │ │ │ + rsbeq r2, r6, r8, asr #19 │ │ │ │ + rsbeq r2, r6, r0, ror #19 │ │ │ │ + rsbeq r2, r6, r4, asr #24 │ │ │ │ + rsbeq r2, r6, r8, asr ip │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ addeq r5, r3, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -339489,43 +339489,43 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r9, r0, asr r6 │ │ │ │ - ldrdeq r2, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r2, r6, r8, ror #17 │ │ │ │ + rsbseq ip, r9, r0, lsr r6 │ │ │ │ + strheq r2, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r2, r6, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 3939f8 │ │ │ │ ldr r2, [pc, #136] @ 3939fc │ │ │ │ ldr r1, [pc, #136] @ 393a00 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r0, #112] @ 0x70 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r2, r3 │ │ │ │ beq 3939c4 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -339543,17 +339543,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r9, r0, ror #11 │ │ │ │ - rsbeq r2, r6, ip, lsl #22 │ │ │ │ - rsbeq r2, r6, ip, lsl fp │ │ │ │ + rsbseq ip, r9, r0, asr #11 │ │ │ │ + rsbeq r2, r6, ip, ror #21 │ │ │ │ + strdeq r2, [r6], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #148] @ 393ab0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -339561,26 +339561,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 393ab4 │ │ │ │ ldr r1, [pc, #132] @ 393ab8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #112] @ 393abc │ │ │ │ ldr r1, [pc, #112] @ 393ac0 │ │ │ │ add r4, r4, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, #2 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [r5, #96] @ 0x60 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #124] @ 0x7c │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ @@ -339589,19 +339589,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, r8, lsr r5 │ │ │ │ - strheq r2, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, r6, r4, asr #15 │ │ │ │ - rsbeq r2, r6, ip, lsr sl │ │ │ │ - rsbeq r2, r6, r0, asr sl │ │ │ │ + rsbseq ip, r9, r8, lsl r5 │ │ │ │ + @ instruction: 0x00662790 │ │ │ │ + rsbeq r2, r6, r4, lsr #15 │ │ │ │ + rsbeq r2, r6, ip, lsl sl │ │ │ │ + rsbeq r2, r6, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ 393b7c │ │ │ │ ldr r6, [pc, #160] @ 393b80 │ │ │ │ ldr r5, [pc, #160] @ 393b84 │ │ │ │ @@ -339612,24 +339612,24 @@ │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #116 @ 0x74 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #60] @ 393b88 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -339640,17 +339640,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq ip, r9, r4, ror r4 │ │ │ │ - rsbeq r2, r6, r4, lsr #19 │ │ │ │ - strheq r2, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq ip, r9, r4, asr r4 │ │ │ │ + rsbeq r2, r6, r4, lsl #19 │ │ │ │ + @ instruction: 0x00662998 │ │ │ │ addeq r5, r3, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r5, r2 │ │ │ │ @@ -339671,15 +339671,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r4, [r5] │ │ │ │ ldr sl, [pc, #1308] @ 394124 │ │ │ │ and r3, r4, #15 │ │ │ │ cmp r3, #1 │ │ │ │ add sl, pc, sl │ │ │ │ beq 393ebc │ │ │ │ and r3, r4, #12 │ │ │ │ @@ -339735,24 +339735,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 39413c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393c30 │ │ │ │ ldr r3, [pc, #1024] @ 39412c │ │ │ │ ldr r6, [sl, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 393f88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -339798,30 +339798,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #816] @ 394144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393c2c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr ip, [r0, #108] @ 0x6c │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ cmp r3, ip │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ beq 393f74 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ @@ -339880,21 +339880,21 @@ │ │ │ │ beq 3940d0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 39414c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393c2c │ │ │ │ ldrb r8, [r9, #96] @ 0x60 │ │ │ │ strb r8, [r7] │ │ │ │ ldrb r6, [r9, #100] @ 0x64 │ │ │ │ mov r5, #2 │ │ │ │ strb r6, [r7, #1] │ │ │ │ b 393c8c │ │ │ │ @@ -339922,22 +339922,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 394154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393d38 │ │ │ │ ldrb r5, [r5, #1] │ │ │ │ ldr r3, [r6] │ │ │ │ and r5, r5, #15 │ │ │ │ cmp r3, #0 │ │ │ │ str r5, [r9, #96] @ 0x60 │ │ │ │ beq 393c2c │ │ │ │ @@ -339959,80 +339959,80 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 39415c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393c2c │ │ │ │ ldr r0, [pc, #188] @ 394160 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393c30 │ │ │ │ ldr r0, [pc, #164] @ 394164 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393d38 │ │ │ │ ldr r0, [pc, #144] @ 394168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393c2c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 39416c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393c2c │ │ │ │ ldr r0, [pc, #112] @ 394170 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 393c2c │ │ │ │ addseq r6, r1, r8, ror #30 │ │ │ │ - @ instruction: 0x0079c390 │ │ │ │ + rsbseq ip, r9, r0, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r6, r0, asr #17 │ │ │ │ - ldrdeq r2, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r2, r6, r0, lsr #17 │ │ │ │ + strheq r2, [r6], #-132 @ 0xffffff7c @ │ │ │ │ addseq r6, r1, r0, lsl pc │ │ │ │ addseq r6, r1, r4, ror #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, ror r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00662994 │ │ │ │ + rsbeq r2, r6, r4, ror r9 │ │ │ │ andeq r3, r0, r8, ror #21 │ │ │ │ - ldrdeq r2, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + strheq r2, [r6], #-124 @ 0xffffff84 @ │ │ │ │ andeq r2, r0, r8, lsr r0 │ │ │ │ - rsbeq r2, r6, r0, ror #10 │ │ │ │ + rsbeq r2, r6, r0, asr #10 │ │ │ │ andeq r2, r0, r8, lsr r6 │ │ │ │ - rsbeq r2, r6, r0, lsl #10 │ │ │ │ + rsbeq r2, r6, r0, ror #9 │ │ │ │ andeq r2, r0, r0, lsr #10 │ │ │ │ - ldrdeq r2, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r2, r6, r8, asr r6 │ │ │ │ - rsbeq r2, r6, r8, ror r4 │ │ │ │ - rsbeq r2, r6, r8, lsl #8 │ │ │ │ - rsbeq r2, r6, r4, asr #9 │ │ │ │ - rsbeq r2, r6, r4, asr r5 │ │ │ │ + strheq r2, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r2, r6, r8, lsr r6 │ │ │ │ + rsbeq r2, r6, r8, asr r4 │ │ │ │ + rsbeq r2, r6, r8, ror #7 │ │ │ │ + rsbeq r2, r6, r4, lsr #9 │ │ │ │ + rsbeq r2, r6, r4, lsr r5 │ │ │ │ ldr r0, [pc, #4] @ 394180 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ ldrdeq r5, [r3], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -340113,80 +340113,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 394360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 394208 │ │ │ │ ldr r2, [pc, #92] @ 394364 │ │ │ │ ldr r3, [pc, #52] @ 394340 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 394338 │ │ │ │ ldr r0, [pc, #60] @ 394368 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r1, r0, ror r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r1, r0, asr r9 │ │ │ │ addseq r6, r2, r0, asr #13 │ │ │ │ addseq r6, r1, ip, lsl #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r6, ip, ror r4 │ │ │ │ + rsbeq r2, r6, ip, asr r4 │ │ │ │ addseq r6, r1, r4, lsl r8 │ │ │ │ - rsbeq r2, r6, ip, ror r4 │ │ │ │ + rsbeq r2, r6, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #72] @ 3943dc │ │ │ │ ldr r2, [pc, #72] @ 3943e0 │ │ │ │ ldr r1, [pc, #72] @ 3943e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #32] @ 3943e8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a5d94 │ │ │ │ - rsbseq fp, r9, r4, asr #24 │ │ │ │ - rsbeq r2, r6, r0, lsr r4 │ │ │ │ - rsbeq r2, r6, r8, lsr r4 │ │ │ │ + rsbseq fp, r9, r4, lsr #24 │ │ │ │ + rsbeq r2, r6, r0, lsl r4 │ │ │ │ + rsbeq r2, r6, r8, lsl r4 │ │ │ │ addeq r5, r3, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #240] @ 3944f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -340195,72 +340195,72 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3944f8 │ │ │ │ ldr r1, [pc, #224] @ 3944fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #204] @ 394500 │ │ │ │ ldr r1, [pc, #204] @ 394504 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #172] @ 394508 │ │ │ │ ldr r1, [pc, #172] @ 39450c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #140] @ 394510 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df90 │ │ │ │ + bl 74df68 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #120] @ 394514 │ │ │ │ ldr r3, [pc, #120] @ 394518 │ │ │ │ ldr r1, [pc, #120] @ 39451c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r0, r0, #16 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #84] @ 394520 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq fp, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x00643290 │ │ │ │ - rsbeq r0, lr, r8, asr r7 │ │ │ │ - rsbeq r1, r6, ip, lsr #27 │ │ │ │ - rsbeq r1, r6, r4, asr #27 │ │ │ │ - rsbeq r2, r6, r8, ror #6 │ │ │ │ - rsbeq r2, r6, r8, ror r3 │ │ │ │ + ldrheq fp, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r3, r4, r0, ror r2 │ │ │ │ + rsbeq r0, lr, r8, lsr r7 │ │ │ │ + rsbeq r1, r6, ip, lsl #27 │ │ │ │ + rsbeq r1, r6, r4, lsr #27 │ │ │ │ + rsbeq r2, r6, r8, asr #6 │ │ │ │ + rsbeq r2, r6, r8, asr r3 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ addeq r5, r3, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -340272,57 +340272,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0079ba9c │ │ │ │ - @ instruction: 0x00661c94 │ │ │ │ - rsbeq r1, r6, ip, lsr #25 │ │ │ │ + rsbseq fp, r9, ip, ror sl │ │ │ │ + rsbeq r1, r6, r4, ror ip │ │ │ │ + rsbeq r1, r6, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3945fc │ │ │ │ ldr r2, [pc, #80] @ 394600 │ │ │ │ ldr r1, [pc, #80] @ 394604 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r9, ip, lsr #20 │ │ │ │ - rsbeq r2, r6, r0, lsl r2 │ │ │ │ - rsbeq r2, r6, r0, lsr #4 │ │ │ │ + rsbseq fp, r9, ip, lsl #20 │ │ │ │ + strdeq r2, [r6], #-16 @ │ │ │ │ + rsbeq r2, r6, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ 3946c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -340330,26 +340330,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3946c8 │ │ │ │ ldr r1, [pc, #148] @ 3946cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #128] @ 3946d0 │ │ │ │ ldr r1, [pc, #128] @ 3946d4 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, #2 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ strd r6, [r5, #96] @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ bl 24a658 │ │ │ │ @@ -340362,19 +340362,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq fp, [r9], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r1, r6, ip, lsr #23 │ │ │ │ - rsbeq r1, r6, r0, asr #23 │ │ │ │ - rsbeq r2, r6, r0, ror r1 │ │ │ │ - rsbeq r2, r6, r0, lsl #3 │ │ │ │ + @ instruction: 0x0079b99c │ │ │ │ + rsbeq r1, r6, ip, lsl #23 │ │ │ │ + rsbeq r1, r6, r0, lsr #23 │ │ │ │ + rsbeq r2, r6, r0, asr r1 │ │ │ │ + rsbeq r2, r6, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1184] @ 394b94 │ │ │ │ ldr r3, [pc, #1184] @ 394b98 │ │ │ │ @@ -340393,15 +340393,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r5] │ │ │ │ ldr r9, [pc, #1112] @ 394ba8 │ │ │ │ and r2, r3, #15 │ │ │ │ cmp r2, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ beq 39495c │ │ │ │ and r2, r3, #12 │ │ │ │ @@ -340460,23 +340460,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 394bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 394778 │ │ │ │ ldr r3, [pc, #820] @ 394bb0 │ │ │ │ ldr r6, [r9, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 394ab0 │ │ │ │ cmp r4, #3 │ │ │ │ @@ -340518,23 +340518,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 394bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 394774 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [r0, #240] @ 0xf0 │ │ │ │ strd r2, [r0, #232] @ 0xe8 │ │ │ │ b 394774 │ │ │ │ @@ -340545,15 +340545,15 @@ │ │ │ │ strb r8, [r7, #1] │ │ │ │ b 3947e0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [r0, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 394a14 │ │ │ │ ldr r3, [r0, #232] @ 0xe8 │ │ │ │ sub r5, r5, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ ldrb r6, [r2, #104] @ 0x68 │ │ │ │ @@ -340604,22 +340604,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 394bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 394774 │ │ │ │ ldr r3, [pc, #284] @ 394bd4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 394888 │ │ │ │ ldr r3, [pc, #236] @ 394bb8 │ │ │ │ @@ -340636,70 +340636,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 394bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 394888 │ │ │ │ ldr r0, [pc, #164] @ 394bdc │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 394778 │ │ │ │ ldr r0, [pc, #140] @ 394be0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 394888 │ │ │ │ ldr r0, [pc, #120] @ 394be4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 394774 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 394be8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 394774 │ │ │ │ addseq r6, r1, r4, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq fp, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - strheq r2, [r6], #-8 @ │ │ │ │ - rsbeq r2, r6, r8, asr #1 │ │ │ │ + ldrheq fp, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x00662098 │ │ │ │ + rsbeq r2, r6, r8, lsr #1 │ │ │ │ addseq r6, r1, r8, asr #7 │ │ │ │ umullseq r6, r1, ip, r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r6, ip, lsr #2 │ │ │ │ + rsbeq r2, r6, ip, lsl #2 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ - rsbeq r1, r6, r8, lsl #31 │ │ │ │ + rsbeq r1, r6, r8, ror #30 │ │ │ │ andeq r1, r0, ip, lsl #9 │ │ │ │ - strheq r1, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00661d94 │ │ │ │ andeq r1, r0, ip, asr #11 │ │ │ │ - rsbeq r1, r6, ip, asr #25 │ │ │ │ - rsbeq r1, r6, r8, lsr #29 │ │ │ │ - ldrdeq r1, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - ldrdeq r1, [r6], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r1, r6, r8, lsl sp │ │ │ │ + rsbeq r1, r6, ip, lsr #25 │ │ │ │ + rsbeq r1, r6, r8, lsl #29 │ │ │ │ + strheq r1, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + strheq r1, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq r1, [r6], #-200 @ 0xffffff38 @ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #12] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r0, [r0, #3] │ │ │ │ @@ -340761,30 +340761,30 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 394d10 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ ldrdeq r4, [r3], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2144] @ 0x860 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #4] │ │ │ │ beq 394d50 │ │ │ │ - bl 9b1530 │ │ │ │ + bl 9b1508 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #4] │ │ │ │ orrne r3, r3, #1 │ │ │ │ strne r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -340800,19 +340800,19 @@ │ │ │ │ ands r3, r3, #32 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ beq 394db0 │ │ │ │ lsr r1, r1, #1 │ │ │ │ and r5, r1, #1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #2148] @ 0x864 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ands r5, r1, #1 │ │ │ │ lsrne r1, r1, #4 │ │ │ │ andne r1, r1, #1 │ │ │ │ eorne r1, r1, #1 │ │ │ │ movne r5, r3 │ │ │ │ moveq r1, r5 │ │ │ │ b 394d98 │ │ │ │ @@ -340826,35 +340826,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #168] @ 394eb8 │ │ │ │ ldr r1, [pc, #168] @ 394ebc │ │ │ │ add r5, r5, #16 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #136] @ 394ec0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r1, [pc, #116] @ 394ec4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #104] @ 394ec8 │ │ │ │ ldr r1, [pc, #104] @ 394ecc │ │ │ │ ldr r2, [pc, #104] @ 394ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -340868,19 +340868,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, r4, lsl r3 │ │ │ │ - strheq r2, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq pc, sp, r0, lsl #27 │ │ │ │ - rsbeq lr, r4, r4, ror r3 │ │ │ │ - rsbeq lr, r4, r8, asr r3 │ │ │ │ + ldrsheq fp, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00642894 │ │ │ │ + rsbeq pc, sp, r0, ror #26 │ │ │ │ + rsbeq lr, r4, r4, asr r3 │ │ │ │ + rsbeq lr, r4, r8, lsr r3 │ │ │ │ ldrdeq r6, [pc], r8 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ addeq r4, r3, r4, ror #18 │ │ │ │ andeq r1, r0, r0, asr #8 │ │ │ │ muleq r0, r0, sl │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ ldrb r2, [r0, #15] │ │ │ │ @@ -340952,46 +340952,46 @@ │ │ │ │ ldr r1, [pc, #144] @ 395078 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #116] @ 39507c │ │ │ │ ldr r1, [pc, #116] @ 395080 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #96] @ 395084 │ │ │ │ ldr r1, [pc, #96] @ 395088 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r9, r8, lsl r1 │ │ │ │ - strheq r2, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq pc, sp, r4, lsl #23 │ │ │ │ + ldrsheq fp, [r9], #-8 @ │ │ │ │ + @ instruction: 0x00642698 │ │ │ │ + rsbeq pc, sp, r4, ror #22 │ │ │ │ andeq r1, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ addeq r4, r3, r4, lsr #15 │ │ │ │ addeq r6, pc, r4, ror #3 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #2] │ │ │ │ @@ -341018,15 +341018,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2144] @ 0x860 │ │ │ │ cmp r0, #0 │ │ │ │ beq 395124 │ │ │ │ - bl 9b1530 │ │ │ │ + bl 9b1508 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ @@ -341068,28 +341068,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #767] @ 0x2ff │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #16 │ │ │ │ andeq r2, r1, #239 @ 0xef │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3950cc │ │ │ │ - rsbseq sl, r9, r0, asr pc │ │ │ │ - rsbeq r1, r6, r8, lsr #17 │ │ │ │ - @ instruction: 0x00661890 │ │ │ │ + rsbseq sl, r9, r0, lsr pc │ │ │ │ + rsbeq r1, r6, r8, lsl #17 │ │ │ │ + rsbeq r1, r6, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 39526c │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #76] @ 395270 │ │ │ │ @@ -341097,69 +341097,69 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #767] @ 0x2ff │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #32 │ │ │ │ andeq r2, r1, #223 @ 0xdf │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3950cc │ │ │ │ - ldrsbeq sl, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r1, r6, r4, lsr r8 │ │ │ │ - rsbeq r1, r6, ip, lsl r8 │ │ │ │ + ldrheq sl, [r9], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r1, r6, r4, lsl r8 │ │ │ │ + strdeq r1, [r6], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 395310 │ │ │ │ ldr r2, [pc, #128] @ 395314 │ │ │ │ ldr r1, [pc, #128] @ 395318 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #96] @ 39531c │ │ │ │ mov r1, #24 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r1, [r4, #753] @ 0x2f1 │ │ │ │ strh r2, [r0, #2] │ │ │ │ strb r3, [r4, #767] @ 0x2ff │ │ │ │ bl 394d60 │ │ │ │ ldr r0, [r4, #2896] @ 0xb50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3952f0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b10c8 │ │ │ │ + b 9b10a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r9, ip, ror #28 │ │ │ │ - rsbeq r1, r6, ip, lsr #15 │ │ │ │ - rsbeq r1, r6, r4, asr #15 │ │ │ │ + rsbseq sl, r9, ip, asr #28 │ │ │ │ + rsbeq r1, r6, ip, lsl #15 │ │ │ │ + rsbeq r1, r6, r4, lsr #15 │ │ │ │ @ instruction: 0xffffcf03 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 395388 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341168,28 +341168,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #16 │ │ │ │ andeq r2, r1, #239 @ 0xef │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strb r2, [r3, #119] @ 0x77 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3950cc │ │ │ │ - rsbseq sl, r9, r0, asr #27 │ │ │ │ - rsbeq r7, r5, ip, lsr #22 │ │ │ │ - rsbeq r1, r6, r0, lsl #14 │ │ │ │ + rsbseq sl, r9, r0, lsr #27 │ │ │ │ + rsbeq r7, r5, ip, lsl #22 │ │ │ │ + rsbeq r1, r6, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3953fc │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #76] @ 395400 │ │ │ │ @@ -341197,69 +341197,69 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #32 │ │ │ │ andeq r2, r1, #223 @ 0xdf │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strb r2, [r3, #119] @ 0x77 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3950cc │ │ │ │ - rsbseq sl, r9, ip, asr #26 │ │ │ │ - strheq r7, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r1, r6, ip, lsl #13 │ │ │ │ + rsbseq sl, r9, ip, lsr #26 │ │ │ │ + @ instruction: 0x00657a98 │ │ │ │ + rsbeq r1, r6, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3954a0 │ │ │ │ ldr r2, [pc, #128] @ 3954a4 │ │ │ │ ldr r1, [pc, #128] @ 3954a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #96] @ 3954ac │ │ │ │ mov r1, #24 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strh r2, [r4, #106] @ 0x6a │ │ │ │ strb r3, [r4, #119] @ 0x77 │ │ │ │ bl 394d60 │ │ │ │ ldr r0, [r4, #2248] @ 0x8c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 395480 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b10c8 │ │ │ │ + b 9b10a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq sl, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r1, r6, ip, lsl r6 │ │ │ │ - rsbeq r7, r5, r8, asr #20 │ │ │ │ + ldrheq sl, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq r1, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r7, r5, r8, lsr #20 │ │ │ │ @ instruction: 0xffffcf03 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #596] @ 39571c │ │ │ │ ldr r2, [pc, #596] @ 395720 │ │ │ │ @@ -341306,33 +341306,33 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #1 │ │ │ │ beq 3955e0 │ │ │ │ ldr r5, [r4, #2144] @ 0x860 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3955a4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ ldr r0, [pc, #388] @ 395730 │ │ │ │ ldr r2, [pc, #388] @ 395734 │ │ │ │ ldr r1, [pc, #388] @ 395738 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 399744 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ strb r5, [r4, #16] │ │ │ │ b 3954fc │ │ │ │ tst r3, #2 │ │ │ │ bne 3956b4 │ │ │ │ tst r3, #4 │ │ │ │ @@ -341372,66 +341372,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 395748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ b 395510 │ │ │ │ ldr r0, [pc, #144] @ 39574c │ │ │ │ ldr r2, [pc, #144] @ 395750 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ 395754 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #1072 @ 0x430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 399744 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ strb r5, [r4, #16] │ │ │ │ b 3954fc │ │ │ │ ldr r0, [pc, #92] @ 395758 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ b 395510 │ │ │ │ mov r0, r4 │ │ │ │ bl 394f0c │ │ │ │ b 39562c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r1, r4, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r1, ip, lsr r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, r1, r4, lsl #12 │ │ │ │ - rsbseq sl, r9, r0, asr fp │ │ │ │ - strheq r1, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrdeq r1, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sl, r9, r0, lsr fp │ │ │ │ + @ instruction: 0x0066149c │ │ │ │ + strheq r1, [r6], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0x00002ab0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r1, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq sl, r9, r4, asr #20 │ │ │ │ - rsbeq r1, r6, r4, lsr #7 │ │ │ │ - strheq r1, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r1, r6, ip, asr #7 │ │ │ │ + ldrdeq r1, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq sl, r9, r4, lsr #20 │ │ │ │ + rsbeq r1, r6, r4, lsl #7 │ │ │ │ + @ instruction: 0x0066139c │ │ │ │ + rsbeq r1, r6, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #356] @ 3958d8 │ │ │ │ ldr ip, [pc, #356] @ 3958dc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -341504,40 +341504,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3958fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3957c4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #52] @ 395900 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3957c4 │ │ │ │ addseq r5, r1, r8, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r5, r1, r0, lsl #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r5, r1, r0, asr r3 │ │ │ │ addseq r5, r1, r0, lsl r3 │ │ │ │ andeq r3, r0, r4, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r6, r0, lsr r2 │ │ │ │ - rsbeq r1, r6, r4, asr #4 │ │ │ │ + rsbeq r1, r6, r0, lsl r2 │ │ │ │ + rsbeq r1, r6, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #456] @ 395ae4 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #452] @ 395ae8 │ │ │ │ @@ -341545,15 +341545,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, #1 │ │ │ │ ldr fp, [pc, #416] @ 395af0 │ │ │ │ ldr sl, [pc, #416] @ 395af4 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [pc, #408] @ 395af8 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -341650,24 +341650,24 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2e8c04 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2e8c04 │ │ │ │ - ldrsbeq sl, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r1, r6, r8, lsl r1 │ │ │ │ - rsbeq r7, r5, r4, asr #10 │ │ │ │ - rsbeq r2, r5, r8, ror r5 │ │ │ │ - rsbeq r3, r5, ip, ror #28 │ │ │ │ - rsbeq r2, r5, r4, ror r5 │ │ │ │ - rsbeq r1, r6, r4, ror #2 │ │ │ │ - rsbeq r1, r6, r8, asr r1 │ │ │ │ - rsbeq r1, r6, r4, ror #1 │ │ │ │ - ldrdeq r1, [r6], #-8 @ │ │ │ │ + ldrheq sl, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r1, [r6], #-8 @ │ │ │ │ + rsbeq r7, r5, r4, lsr #10 │ │ │ │ + rsbeq r2, r5, r8, asr r5 │ │ │ │ + rsbeq r3, r5, ip, asr #28 │ │ │ │ + rsbeq r2, r5, r4, asr r5 │ │ │ │ + rsbeq r1, r6, r4, asr #2 │ │ │ │ + rsbeq r1, r6, r8, lsr r1 │ │ │ │ + rsbeq r1, r6, r4, asr #1 │ │ │ │ + strheq r1, [r6], #-8 @ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ tst r3, #1 │ │ │ │ bne 395b34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #14] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -341714,15 +341714,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #308] @ 395d08 │ │ │ │ ldr r1, [pc, #308] @ 395d0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #288] @ 395d10 │ │ │ │ mov r9, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ ldr r8, [pc, #276] @ 395d14 │ │ │ │ ldr r7, [pc, #276] @ 395d18 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -341731,54 +341731,54 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #260] @ 395d1c │ │ │ │ add r2, r6, #776 @ 0x308 │ │ │ │ add r0, pc, r0 │ │ │ │ strb r9, [r6, #765] @ 0x2fd │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r2, [pc, #236] @ 395d20 │ │ │ │ ldr r1, [pc, #236] @ 395d24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r6, #1824 @ 0x720 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #220] @ 395d28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r6, #2896 @ 0xb50 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 324340 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #144] @ 395d2c │ │ │ │ ldr r1, [pc, #144] @ 395d30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324068 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #100] @ 395d34 │ │ │ │ ldr r1, [pc, #100] @ 395d38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324068 │ │ │ │ @@ -341786,27 +341786,27 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq sl, r9, r0, asr #10 │ │ │ │ - rsbeq r0, r6, r8, ror lr │ │ │ │ - rsbeq r0, r6, ip, lsl #29 │ │ │ │ - rsbeq r0, r6, r8, asr pc │ │ │ │ - rsbeq r1, r4, r8, lsr #21 │ │ │ │ - rsbeq lr, sp, r4, ror pc │ │ │ │ + rsbseq sl, r9, r0, lsr #10 │ │ │ │ + rsbeq r0, r6, r8, asr lr │ │ │ │ + rsbeq r0, r6, ip, ror #28 │ │ │ │ rsbeq r0, r6, r8, lsr pc │ │ │ │ - rsbeq r0, r6, r0, lsr pc │ │ │ │ + rsbeq r1, r4, r8, lsl #21 │ │ │ │ + rsbeq lr, sp, r4, asr pc │ │ │ │ + rsbeq r0, r6, r8, lsl pc │ │ │ │ rsbeq r0, r6, r0, lsl pc │ │ │ │ + strdeq r0, [r6], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - ldrdeq r0, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0xfffff4e8 │ │ │ │ strheq r0, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0xfffff4e8 │ │ │ │ + @ instruction: 0x00660e94 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #460] @ 395f20 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -341815,15 +341815,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #444] @ 395f24 │ │ │ │ ldr r1, [pc, #444] @ 395f28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr sl, [pc, #424] @ 395f2c │ │ │ │ ldr r3, [pc, #424] @ 395f30 │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ @@ -341832,88 +341832,88 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ add r6, r0, #104 @ 0x68 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r0, #2272 @ 0x8e0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #364] @ 395f34 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r7, #2448 @ 0x990 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r0, [pc, #332] @ 395f38 │ │ │ │ ldr r1, [pc, #332] @ 395f3c │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r7, #128 @ 0x80 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r2, [pc, #304] @ 395f40 │ │ │ │ ldr r1, [pc, #304] @ 395f44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #300] @ 395f48 │ │ │ │ ldr r7, [pc, #300] @ 395f4c │ │ │ │ str r2, [sp] │ │ │ │ add r2, r6, #1072 @ 0x430 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #280] @ 395f50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #244] @ 395f54 │ │ │ │ add r6, r6, #2144 @ 0x860 │ │ │ │ add r1, r6, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ bl 3241d8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r6, #4 │ │ │ │ mov r2, #2 │ │ │ │ bl 324340 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #164] @ 395f58 │ │ │ │ ldr r1, [pc, #164] @ 395f5c │ │ │ │ mov r6, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324068 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #116] @ 395f60 │ │ │ │ ldr r1, [pc, #116] @ 395f64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324068 │ │ │ │ @@ -341921,31 +341921,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq sl, r9, ip, lsr #7 │ │ │ │ - rsbeq r0, r6, r4, ror #25 │ │ │ │ - rsbeq r7, r5, ip, lsl #2 │ │ │ │ + rsbseq sl, r9, ip, lsl #7 │ │ │ │ + rsbeq r0, r6, r4, asr #25 │ │ │ │ + rsbeq r7, r5, ip, ror #1 │ │ │ │ addeq r3, r3, r4, asr #20 │ │ │ │ - rsbeq r0, r6, r8, lsl #28 │ │ │ │ - ldrdeq r0, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r0, r6, r4, ror #26 │ │ │ │ - rsbeq r0, r6, r0, asr sp │ │ │ │ - rsbeq r0, r6, r4, asr sp │ │ │ │ - rsbeq r0, r6, r4, lsr #26 │ │ │ │ - rsbeq r1, r4, r4, lsl #17 │ │ │ │ - rsbeq lr, sp, r0, asr sp │ │ │ │ + rsbeq r0, r6, r8, ror #27 │ │ │ │ + strheq r0, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r0, r6, r4, asr #26 │ │ │ │ + rsbeq r0, r6, r0, lsr sp │ │ │ │ + rsbeq r0, r6, r4, lsr sp │ │ │ │ + rsbeq r0, r6, r4, lsl #26 │ │ │ │ + rsbeq r1, r4, r4, ror #16 │ │ │ │ + rsbeq lr, sp, r0, lsr sp │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - rsbeq r0, r6, ip, asr #26 │ │ │ │ - strheq r0, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - @ instruction: 0xfffff45c │ │ │ │ + rsbeq r0, r6, ip, lsr #26 │ │ │ │ @ instruction: 0x00660c98 │ │ │ │ + @ instruction: 0xfffff45c │ │ │ │ + rsbeq r0, r6, r8, ror ip │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ 39608c │ │ │ │ ldr r1, [pc, #268] @ 396090 │ │ │ │ @@ -341997,39 +341997,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3960ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 395fb8 │ │ │ │ ldr r0, [pc, #52] @ 3960b0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 395fb8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r4, r1, ip, fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r1, ip, ror fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r1, ip, asr fp │ │ │ │ andeq r3, r0, r4, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r6, ip, ror sl │ │ │ │ - @ instruction: 0x00660a94 │ │ │ │ + rsbeq r0, r6, ip, asr sl │ │ │ │ + rsbeq r0, r6, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #440] @ 396284 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -342038,15 +342038,15 @@ │ │ │ │ ldr r1, [pc, #428] @ 39628c │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #400] @ 396290 │ │ │ │ ldr r8, [pc, #400] @ 396294 │ │ │ │ ldr r7, [pc, #400] @ 396298 │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #304 @ 0x130 │ │ │ │ mov r1, r5 │ │ │ │ @@ -342059,30 +342059,30 @@ │ │ │ │ add sl, r0, #2928 @ 0xb70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp] │ │ │ │ str fp, [sp, #12] │ │ │ │ add r3, r0, #752 @ 0x2f0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, sl │ │ │ │ add sl, r4, #776 @ 0x308 │ │ │ │ bl 338e68 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 339244 │ │ │ │ cmp r0, fp │ │ │ │ bne 3961b8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -342094,30 +342094,30 @@ │ │ │ │ add r4, r4, #1824 @ 0x720 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 339244 │ │ │ │ cmp r0, fp │ │ │ │ beq 396198 │ │ │ │ ldr r8, [pc, #176] @ 3962a0 │ │ │ │ ldr r7, [pc, #176] @ 3962a4 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #140] @ 3962a8 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32434c │ │ │ │ mov r1, fp │ │ │ │ @@ -342125,38 +342125,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 3245d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #80] @ 3962ac │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32434c │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3245d4 │ │ │ │ - rsbseq sl, r9, r4, lsr r0 │ │ │ │ - rsbeq r0, r6, ip, ror #18 │ │ │ │ - rsbeq r0, r6, r4, lsl #19 │ │ │ │ + rsbseq sl, r9, r4, lsl r0 │ │ │ │ + rsbeq r0, r6, ip, asr #18 │ │ │ │ + rsbeq r0, r6, r4, ror #18 │ │ │ │ addeq r3, r3, r0, asr #13 │ │ │ │ - strdeq r2, [r5], #-8 @ │ │ │ │ - rsbeq r2, r5, ip, lsl #2 │ │ │ │ - rsbeq r6, r5, ip, asr #26 │ │ │ │ - strheq r1, [r4], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq lr, sp, r0, lsl #19 │ │ │ │ - rsbeq r0, r6, r4, asr r9 │ │ │ │ - rsbeq r0, r6, r8, lsr #18 │ │ │ │ + ldrdeq r2, [r5], #-8 @ │ │ │ │ + rsbeq r2, r5, ip, ror #1 │ │ │ │ + rsbeq r6, r5, ip, lsr #26 │ │ │ │ + @ instruction: 0x00641494 │ │ │ │ + rsbeq lr, sp, r0, ror #18 │ │ │ │ + rsbeq r0, r6, r4, lsr r9 │ │ │ │ + rsbeq r0, r6, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #728] @ 3965a0 │ │ │ │ ldr r2, [pc, #728] @ 3965a4 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -342165,25 +342165,25 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #688] @ 3965ac │ │ │ │ ldr r1, [pc, #688] @ 3965b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ mov r7, r0 │ │ │ │ add r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 396548 │ │ │ │ ldrb r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 396500 │ │ │ │ @@ -342212,15 +342212,15 @@ │ │ │ │ add r9, sl, #80 @ 0x50 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r6 │ │ │ │ bl 339244 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3963e0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -342236,15 +342236,15 @@ │ │ │ │ add sl, sl, #72 @ 0x48 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #428] @ 3965c4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ bl 32434c │ │ │ │ mov r1, #0 │ │ │ │ @@ -342255,25 +342255,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r7, r0, #1072 @ 0x430 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r6 │ │ │ │ bl 339244 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3963c0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r7 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #316] @ 3965c8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32434c │ │ │ │ mov r1, #0 │ │ │ │ @@ -342294,27 +342294,27 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #1000 @ 0x3e8 │ │ │ │ str r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r5, [r4, #2248] @ 0x8c8 │ │ │ │ b 3963c0 │ │ │ │ ldr r1, [pc, #200] @ 3965d0 │ │ │ │ mov ip, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #188] @ 3965d4 │ │ │ │ ldr r2, [pc, #188] @ 3965d8 │ │ │ │ add r3, sl, #108 @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342324,45 +342324,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #108 @ 0x6c │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #80] @ 3965e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 998688 │ │ │ │ - rsbseq r9, r9, r8, lsr lr │ │ │ │ - rsbeq lr, r4, r4, asr r3 │ │ │ │ - strdeq lr, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r0, r6, r0, asr r7 │ │ │ │ - rsbeq r6, r5, ip, ror fp │ │ │ │ - rsbeq r1, r5, ip, lsl #29 │ │ │ │ - @ instruction: 0x00651e9c │ │ │ │ - rsbeq lr, sp, ip, lsl #15 │ │ │ │ - strheq r1, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r0, r6, r8, asr r7 │ │ │ │ - strdeq r0, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + b 998660 │ │ │ │ + rsbseq r9, r9, r8, lsl lr │ │ │ │ + rsbeq lr, r4, r4, lsr r3 │ │ │ │ + ldrdeq lr, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r0, r6, r0, lsr r7 │ │ │ │ + rsbeq r6, r5, ip, asr fp │ │ │ │ + rsbeq r1, r5, ip, ror #28 │ │ │ │ + rsbeq r1, r5, ip, ror lr │ │ │ │ + rsbeq lr, sp, ip, ror #14 │ │ │ │ + @ instruction: 0x00641294 │ │ │ │ + rsbeq r0, r6, r8, lsr r7 │ │ │ │ + ldrdeq r0, [r6], #-104 @ 0xffffff98 @ │ │ │ │ @ instruction: 0xffffebb0 │ │ │ │ - rsbeq r0, r6, r4, ror #13 │ │ │ │ - @ instruction: 0x00660694 │ │ │ │ + rsbeq r0, r6, r4, asr #13 │ │ │ │ + rsbeq r0, r6, r4, ror r6 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ - rsbeq r0, r6, r8, ror r6 │ │ │ │ - rsbeq r0, r6, ip, asr r6 │ │ │ │ - rsbeq r0, r6, r4, lsl #13 │ │ │ │ + rsbeq r0, r6, r8, asr r6 │ │ │ │ + rsbeq r0, r6, ip, lsr r6 │ │ │ │ + rsbeq r0, r6, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #872] @ 396968 │ │ │ │ ldr r2, [pc, #872] @ 39696c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -342485,67 +342485,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 39698c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 396640 │ │ │ │ ldr r0, [pc, #372] @ 396990 │ │ │ │ ldr r2, [pc, #372] @ 396994 │ │ │ │ ldr r1, [pc, #372] @ 396998 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r6 │ │ │ │ bl 399540 │ │ │ │ b 396694 │ │ │ │ ldr r0, [pc, #328] @ 39699c │ │ │ │ ldr r2, [pc, #328] @ 3969a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #320] @ 3969a4 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #1072 @ 0x430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r6 │ │ │ │ bl 399540 │ │ │ │ b 396694 │ │ │ │ ldr r0, [pc, #280] @ 3969a8 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 396640 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3968d8 │ │ │ │ lsr r1, r6, #1 │ │ │ │ ldr r0, [r4, #2156] @ 0x86c │ │ │ │ and r1, r1, #1 │ │ │ │ strb r6, [r4, #3] │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ tst r6, #1 │ │ │ │ bne 396694 │ │ │ │ mov r0, #7 │ │ │ │ bl 5459dc │ │ │ │ b 396694 │ │ │ │ ldr r3, [pc, #204] @ 3969ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -342565,48 +342565,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3969b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3968b0 │ │ │ │ ldr r0, [pc, #88] @ 3969b4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3968b0 │ │ │ │ addseq r4, r1, ip, lsl r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r1, r8, lsl #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r9, r9, ip, ror #19 │ │ │ │ + rsbseq r9, r9, ip, asr #19 │ │ │ │ addseq r4, r1, r8, ror r4 │ │ │ │ andeq r2, r0, r4, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r6, ip, asr r4 │ │ │ │ - rsbseq r9, r9, r0, ror #17 │ │ │ │ - rsbeq r0, r6, r8, asr #4 │ │ │ │ - rsbeq r0, r6, r0, ror #4 │ │ │ │ - rsbseq r9, r9, ip, lsr #17 │ │ │ │ - rsbeq r0, r6, ip, lsl #4 │ │ │ │ - rsbeq r0, r6, r4, lsr #4 │ │ │ │ - rsbeq r0, r6, r0, lsl #8 │ │ │ │ + rsbeq r0, r6, ip, lsr r4 │ │ │ │ + rsbseq r9, r9, r0, asr #17 │ │ │ │ + rsbeq r0, r6, r8, lsr #4 │ │ │ │ + rsbeq r0, r6, r0, asr #4 │ │ │ │ + rsbseq r9, r9, ip, lsl #17 │ │ │ │ + rsbeq r0, r6, ip, ror #3 │ │ │ │ + rsbeq r0, r6, r4, lsl #4 │ │ │ │ + rsbeq r0, r6, r0, ror #7 │ │ │ │ andeq r3, r0, r0, lsl #24 │ │ │ │ - rsbeq r0, r6, r8, ror #6 │ │ │ │ - rsbeq r0, r6, r0, lsl #7 │ │ │ │ + rsbeq r0, r6, r8, asr #6 │ │ │ │ + rsbeq r0, r6, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1576] @ 396ff8 │ │ │ │ ldr r2, [pc, #1576] @ 396ffc │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -342655,15 +342655,15 @@ │ │ │ │ bne 396cd4 │ │ │ │ ldr r0, [pc, #1416] @ 397010 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ and r4, r4, #1 │ │ │ │ orrs r4, r4, r3 │ │ │ │ bne 396af8 │ │ │ │ ldr r2, [pc, #1380] @ 397014 │ │ │ │ ldr r3, [pc, #1352] @ 396ffc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -342716,15 +342716,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #1172] @ 39702c │ │ │ │ ldr r3, [pc, #1120] @ 396ffc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342752,22 +342752,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 397038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 396a10 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r4, [r5, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 396edc │ │ │ │ ldrb r3, [r5, #15] │ │ │ │ ldr r2, [pc, #992] @ 39703c │ │ │ │ @@ -342801,22 +342801,22 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 396c88 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b 396af8 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ mov r1, #0 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b 396af8 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r4, [r5, #3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -342917,15 +342917,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #424] @ 397064 │ │ │ │ ldr r3, [pc, #316] @ 396ffc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342938,15 +342938,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #356] @ 397074 │ │ │ │ ldr r3, [pc, #232] @ 396ffc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342959,15 +342959,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #288] @ 397084 │ │ │ │ ldr r3, [pc, #148] @ 396ffc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342981,15 +342981,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #216] @ 397094 │ │ │ │ ldr r3, [pc, #60] @ 396ffc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342997,57 +342997,57 @@ │ │ │ │ moveq r1, #85 @ 0x55 │ │ │ │ beq 396bb8 │ │ │ │ b 396cd4 │ │ │ │ ldr r0, [pc, #176] @ 397098 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 396a10 │ │ │ │ addseq r4, r1, ip, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r1, ip, lsr #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ ldrheq r4, [r1], r8 │ │ │ │ - rsbeq r0, r6, r4, asr #5 │ │ │ │ + rsbeq r0, r6, r4, lsr #5 │ │ │ │ addseq r4, r1, ip, rrx │ │ │ │ addseq r4, r1, ip, lsl r0 │ │ │ │ - rsbseq r9, r9, r0, lsl r5 │ │ │ │ - @ instruction: 0x00799590 │ │ │ │ - strdeq pc, [r5], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq pc, r5, r0, lsl pc @ │ │ │ │ + ldrsheq r9, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r9, r9, r0, ror r5 │ │ │ │ + ldrdeq pc, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq pc, [r5], #-224 @ 0xffffff20 @ │ │ │ │ addseq r3, r1, r4, lsl #31 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r6, r4, asr #1 │ │ │ │ + rsbeq r0, r6, r4, lsr #1 │ │ │ │ @ instruction: 0x00913eb4 │ │ │ │ addseq r3, r1, r4, ror #28 │ │ │ │ addseq r3, r1, r4, ror #27 │ │ │ │ umullseq r3, r1, r4, sp │ │ │ │ addseq r3, r1, r0, asr sp │ │ │ │ addseq r3, r1, ip, lsl sp │ │ │ │ @ instruction: 0x00913cb4 │ │ │ │ - rsbseq r9, r9, ip, ror #4 │ │ │ │ - ldrdeq pc, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq pc, r5, ip, ror #23 │ │ │ │ + rsbseq r9, r9, ip, asr #4 │ │ │ │ + strheq pc, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq pc, r5, ip, asr #23 │ │ │ │ addseq r3, r1, r0, ror #24 │ │ │ │ - rsbseq r9, r9, r8, lsl r2 │ │ │ │ - rsbeq pc, r5, r4, lsl #23 │ │ │ │ - @ instruction: 0x0065fb98 │ │ │ │ + ldrsheq r9, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq pc, r5, r4, ror #22 │ │ │ │ + rsbeq pc, r5, r8, ror fp @ │ │ │ │ addseq r3, r1, ip, lsl #24 │ │ │ │ - rsbseq r9, r9, r4, asr #3 │ │ │ │ - rsbeq pc, r5, r0, lsr fp @ │ │ │ │ - rsbeq pc, r5, r8, asr #22 │ │ │ │ + rsbseq r9, r9, r4, lsr #3 │ │ │ │ + rsbeq pc, r5, r0, lsl fp @ │ │ │ │ + rsbeq pc, r5, r8, lsr #22 │ │ │ │ @ instruction: 0x00913bb8 │ │ │ │ - rsbseq r9, r9, ip, ror #2 │ │ │ │ - ldrdeq pc, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - strdeq pc, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r9, r9, ip, asr #2 │ │ │ │ + strheq pc, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq pc, [r5], #-160 @ 0xffffff60 @ │ │ │ │ addseq r3, r1, r0, ror #22 │ │ │ │ - rsbeq pc, r5, r0, asr #26 │ │ │ │ + rsbeq pc, r5, r0, lsr #26 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #2164] @ 0x874 │ │ │ │ ldr lr, [r0, #2160] @ 0x870 │ │ │ │ and r3, r3, r1 │ │ │ │ and r2, r2, lr │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrb ip, [sp, #4] │ │ │ │ @@ -343086,20 +343086,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 397164 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r2, r3, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #420] @ 397324 │ │ │ │ ldr r3, [pc, #420] @ 397328 │ │ │ │ @@ -343109,34 +343109,34 @@ │ │ │ │ ldr r5, [pc, #408] @ 39732c │ │ │ │ ldr r4, [pc, #408] @ 397330 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r1, [pc, #384] @ 397334 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #356] @ 397338 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #336] @ 39733c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #320] @ 397340 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 397290 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -343189,43 +343189,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 397354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 397210 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 397358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 397210 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r3, r1, ip, r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r5, r4, asr #17 │ │ │ │ - rsbseq r9, r9, r4, lsr r0 │ │ │ │ - ldrdeq pc, [r5], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq pc, r5, r8, lsl #19 │ │ │ │ + rsbeq pc, r5, r4, lsr #17 │ │ │ │ + rsbseq r9, r9, r4, lsl r0 │ │ │ │ + strheq pc, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq pc, r5, r8, ror #18 │ │ │ │ addseq r3, r1, r4, lsr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r1, r8, asr #17 │ │ │ │ andeq r5, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r5, r8, lsl fp @ │ │ │ │ - rsbeq pc, r5, r8, lsr #22 │ │ │ │ + strdeq pc, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq pc, r5, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 397448 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343233,65 +343233,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 39744c │ │ │ │ ldr r1, [pc, #196] @ 397450 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #176] @ 397454 │ │ │ │ ldr r1, [pc, #176] @ 397458 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 39745c │ │ │ │ ldr r1, [pc, #144] @ 397460 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr ip, [pc, #112] @ 397464 │ │ │ │ ldr r2, [pc, #112] @ 397468 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7502fc │ │ │ │ + bl 7502d4 │ │ │ │ ldr r3, [pc, #76] @ 39746c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r9, r4, ror lr │ │ │ │ - rsbeq r0, r4, r0, lsr #6 │ │ │ │ - rsbeq sp, sp, r8, ror #15 │ │ │ │ - rsbeq r0, r4, r0, lsr #6 │ │ │ │ - rsbeq r0, r4, r8, lsr r3 │ │ │ │ - rsbeq pc, r5, r4, lsr #13 │ │ │ │ - strheq pc, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r8, r9, r4, asr lr │ │ │ │ + rsbeq r0, r4, r0, lsl #6 │ │ │ │ + rsbeq sp, sp, r8, asr #15 │ │ │ │ + rsbeq r0, r4, r0, lsl #6 │ │ │ │ + rsbeq r0, r4, r8, lsl r3 │ │ │ │ + rsbeq pc, r5, r4, lsl #13 │ │ │ │ + @ instruction: 0x0065f698 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ umulleq r2, r3, r4, r6 │ │ │ │ ldr r1, [pc, #8] @ 397480 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ b 2a5d94 │ │ │ │ @@ -343395,16 +343395,16 @@ │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r8, r9, r4, asr #25 │ │ │ │ - rsbseq r8, r9, r8, asr ip │ │ │ │ + rsbseq r8, r9, r4, lsr #25 │ │ │ │ + rsbseq r8, r9, r8, lsr ip │ │ │ │ ldr r2, [r0, #1008] @ 0x3f0 │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r2, #2 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ add r0, r0, r2 │ │ │ │ mvn ip, #5 │ │ │ │ str r2, [r3, #1008] @ 0x3f0 │ │ │ │ @@ -343423,15 +343423,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ strb r1, [r0, #752] @ 0x2f0 │ │ │ │ add ip, ip, #2 │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ str ip, [r3, #1020] @ 0x3fc │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #416] @ 39784c │ │ │ │ ldr r3, [pc, #416] @ 397850 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -343440,34 +343440,34 @@ │ │ │ │ ldr r5, [pc, #404] @ 397854 │ │ │ │ ldr r4, [pc, #404] @ 397858 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r1, [pc, #380] @ 39785c │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #352] @ 397860 │ │ │ │ add r4, r4, #140 @ 0x8c │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #332] @ 397864 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #316] @ 397868 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3977b8 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -343519,43 +343519,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 39787c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39773c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 397880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39773c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, r0, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0065f398 │ │ │ │ - rsbseq r8, r9, r8, lsl #22 │ │ │ │ - rsbeq pc, r5, ip, lsr #7 │ │ │ │ - rsbeq pc, r5, r8, asr #8 │ │ │ │ + rsbeq pc, r5, r8, ror r3 @ │ │ │ │ + rsbseq r8, r9, r8, ror #21 │ │ │ │ + rsbeq pc, r5, ip, lsl #7 │ │ │ │ + rsbeq pc, r5, r8, lsr #8 │ │ │ │ addseq r3, r1, r8, lsl #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r1, r0, lsr #7 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r5, r8, lsr #12 │ │ │ │ - rsbeq pc, r5, r4, lsr r6 @ │ │ │ │ + rsbeq pc, r5, r8, lsl #12 │ │ │ │ + rsbeq pc, r5, r4, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 397930 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343563,25 +343563,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 397934 │ │ │ │ ldr r1, [pc, #132] @ 397938 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #112] @ 39793c │ │ │ │ ldr r1, [pc, #112] @ 397940 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #80] @ 397944 │ │ │ │ ldr r3, [pc, #80] @ 397948 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -343591,19 +343591,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r9, ip, asr #18 │ │ │ │ - strdeq pc, [r3], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq sp, sp, r0, asr #5 │ │ │ │ - strdeq pc, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq pc, r3, ip, lsl #28 │ │ │ │ + rsbseq r8, r9, ip, lsr #18 │ │ │ │ + ldrdeq pc, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sp, sp, r0, lsr #5 │ │ │ │ + ldrdeq pc, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq pc, r3, ip, ror #27 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 397a38 │ │ │ │ @@ -343613,65 +343613,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 397a3c │ │ │ │ ldr r1, [pc, #196] @ 397a40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #176] @ 397a44 │ │ │ │ ldr r1, [pc, #176] @ 397a48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 397a4c │ │ │ │ ldr r1, [pc, #144] @ 397a50 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr ip, [pc, #112] @ 397a54 │ │ │ │ ldr r2, [pc, #112] @ 397a58 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7502fc │ │ │ │ + bl 7502d4 │ │ │ │ ldr r3, [pc, #76] @ 397a5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r9, r4, lsl #17 │ │ │ │ - rsbeq pc, r3, r0, lsr sp @ │ │ │ │ - strdeq sp, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq pc, r3, r0, lsr sp @ │ │ │ │ - rsbeq pc, r3, r8, asr #26 │ │ │ │ - strheq pc, [r5], #-4 @ │ │ │ │ - rsbeq pc, r5, r8, asr #1 │ │ │ │ + rsbseq r8, r9, r4, ror #16 │ │ │ │ + rsbeq pc, r3, r0, lsl sp @ │ │ │ │ + ldrdeq sp, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq pc, r3, r0, lsl sp @ │ │ │ │ + rsbeq pc, r3, r8, lsr #26 │ │ │ │ + @ instruction: 0x0065f094 │ │ │ │ + rsbeq pc, r5, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ addeq r2, r3, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -343681,51 +343681,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, r9, ip, ror #14 │ │ │ │ - rsbeq lr, r5, ip, ror #31 │ │ │ │ - rsbeq pc, r5, r4 │ │ │ │ + rsbseq r8, r9, ip, asr #14 │ │ │ │ + rsbeq lr, r5, ip, asr #31 │ │ │ │ + rsbeq lr, r5, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 397b20 │ │ │ │ ldr r2, [pc, #56] @ 397b24 │ │ │ │ ldr r1, [pc, #56] @ 397b28 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 750380 │ │ │ │ - ldrsheq r8, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq lr, r5, ip, ror pc │ │ │ │ - @ instruction: 0x0065ef94 │ │ │ │ + b 750358 │ │ │ │ + ldrsbeq r8, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq lr, r5, ip, asr pc │ │ │ │ + rsbeq lr, r5, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #196] @ 397c08 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #192] @ 397c0c │ │ │ │ @@ -343734,15 +343734,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #2 │ │ │ │ streq r4, [r5, #1040] @ 0x410 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 397b9c │ │ │ │ @@ -343773,32 +343773,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0079869c │ │ │ │ - rsbeq lr, r5, r4, lsl pc │ │ │ │ - rsbeq lr, r5, r8, lsr pc │ │ │ │ + rsbseq r8, r9, ip, ror r6 │ │ │ │ + strdeq lr, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq lr, r5, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 397c98 │ │ │ │ ldr r2, [pc, #108] @ 397c9c │ │ │ │ ldr r1, [pc, #108] @ 397ca0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #1008 @ 0x3f0 │ │ │ │ str r2, [r0, #1024] @ 0x400 │ │ │ │ strd r4, [r3] │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ @@ -343809,17 +343809,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq r8, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq lr, r5, r8, lsr lr │ │ │ │ - rsbeq lr, r5, r0, asr lr │ │ │ │ + @ instruction: 0x00798598 │ │ │ │ + rsbeq lr, r5, r8, lsl lr │ │ │ │ + rsbeq lr, r5, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 397d24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343827,36 +343827,36 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #88] @ 397d28 │ │ │ │ ldr r1, [pc, #88] @ 397d2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #68] @ 397d30 │ │ │ │ ldr r1, [pc, #68] @ 397d34 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324340 │ │ │ │ - rsbseq r8, r9, ip, lsr #10 │ │ │ │ - rsbeq lr, r5, r4, lsr #27 │ │ │ │ - strheq lr, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - strheq pc, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq ip, sp, r4, lsl #29 │ │ │ │ + rsbseq r8, r9, ip, lsl #10 │ │ │ │ + rsbeq lr, r5, r4, lsl #27 │ │ │ │ + @ instruction: 0x0065ed98 │ │ │ │ + @ instruction: 0x0063f998 │ │ │ │ + rsbeq ip, sp, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #588] @ 397f9c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -343871,15 +343871,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #532] @ 397fb0 │ │ │ │ ldr r3, [pc, #532] @ 397fb4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -343925,22 +343925,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 397fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #2 │ │ │ │ str r1, [r6, #1040] @ 0x410 │ │ │ │ str r2, [r6, #1032] @ 0x408 │ │ │ │ @@ -343980,67 +343980,67 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 397fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 397dd8 │ │ │ │ ldr r0, [pc, #96] @ 397fd4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 397dd8 │ │ │ │ ldr r0, [pc, #80] @ 397fd8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 397e8c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00798498 │ │ │ │ + rsbseq r8, r9, r8, ror r4 │ │ │ │ @ instruction: 0x00912db8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq lr, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq lr, r5, r4, lsl sp │ │ │ │ + ldrdeq lr, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq lr, [r5], #-196 @ 0xffffff3c @ │ │ │ │ addseq r2, r1, r0, lsl #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r1, ip, lsr sp │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r5, r4 │ │ │ │ + rsbeq lr, r5, r4, ror #31 │ │ │ │ andeq r4, r0, r0, ror #1 │ │ │ │ - rsbeq lr, r5, r0, ror #30 │ │ │ │ - rsbeq lr, r5, ip, ror pc │ │ │ │ - rsbeq lr, r5, r0, lsr #30 │ │ │ │ + rsbeq lr, r5, r0, asr #30 │ │ │ │ + rsbeq lr, r5, ip, asr pc │ │ │ │ + rsbeq lr, r5, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #180] @ 3980a8 │ │ │ │ ldr r2, [pc, #180] @ 3980ac │ │ │ │ ldr r1, [pc, #180] @ 3980b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 39803c │ │ │ │ sub r3, r3, r1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -344069,17 +344069,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r8, [r9], #-16 @ │ │ │ │ - rsbeq lr, r5, r8, ror #20 │ │ │ │ - rsbeq lr, r5, ip, lsl #21 │ │ │ │ + ldrsbeq r8, [r9], #-16 @ │ │ │ │ + rsbeq lr, r5, r8, asr #20 │ │ │ │ + rsbeq lr, r5, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #660] @ 398360 │ │ │ │ ldr lr, [pc, #660] @ 398364 │ │ │ │ ldr ip, [pc, #660] @ 398368 │ │ │ │ @@ -344095,15 +344095,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #600] @ 398374 │ │ │ │ ldr r3, [pc, #600] @ 398378 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -344138,15 +344138,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ addne r3, r1, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1012] @ 0x3f4 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #1048] @ 0x418 │ │ │ │ ldr r2, [pc, #432] @ 398380 │ │ │ │ ldr r3, [pc, #404] @ 398368 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -344184,15 +344184,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3982c8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ cmp r1, #0 │ │ │ │ ble 3981c8 │ │ │ │ ldr r1, [r4, #1012] @ 0x3f4 │ │ │ │ add r2, r2, #1 │ │ │ │ add r0, r4, r1 │ │ │ │ strb r3, [r0, #752] @ 0x2f0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ @@ -344228,45 +344228,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 398398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 398134 │ │ │ │ ldr r0, [pc, #76] @ 39839c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 398134 │ │ │ │ - rsbseq r8, r9, r8, lsl r1 │ │ │ │ + ldrsheq r8, [r9], #-8 @ │ │ │ │ addseq r2, r1, r4, asr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq lr, r5, ip, ror r9 │ │ │ │ - @ instruction: 0x0065e994 │ │ │ │ + rsbeq lr, r5, ip, asr r9 │ │ │ │ + rsbeq lr, r5, r4, ror r9 │ │ │ │ addseq r2, r1, r0, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r8, r9, r0, lsl #1 │ │ │ │ + rsbseq r8, r9, r0, rrx │ │ │ │ addseq r2, r1, ip, asr #18 │ │ │ │ @ instruction: 0x009128d4 │ │ │ │ addseq r2, r1, ip, ror r8 │ │ │ │ andeq r3, r0, ip, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq lr, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - strdeq lr, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + strheq lr, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq lr, [r5], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2984] @ 398f68 │ │ │ │ @@ -344402,15 +344402,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 398518 │ │ │ │ ldr r0, [pc, #2512] @ 398fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ beq 3988b8 │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ beq 3987ac │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3989c4 │ │ │ │ @@ -344567,28 +344567,28 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1832] @ 398fcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 398490 │ │ │ │ tst r3, #9 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ beq 3989d4 │ │ │ │ @@ -344827,15 +344827,15 @@ │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 398490 │ │ │ │ mov r1, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3980b4 │ │ │ │ @@ -345017,59 +345017,59 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #432 @ 0x1b0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, r1, r8, asr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r2, r1, r8, asr #14 │ │ │ │ addseq r2, r1, ip, lsr #14 │ │ │ │ - rsbseq r7, r9, r4, lsl #27 │ │ │ │ + rsbseq r7, r9, r4, ror #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r5, r0, r4, lsr #32 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ addseq r2, r1, r4, lsr #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r2, r1, r4, ror #11 │ │ │ │ - ldrdeq lr, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + strheq lr, [r5], #-172 @ 0xffffff54 @ │ │ │ │ andeq r5, r0, ip, lsl #1 │ │ │ │ addseq r2, r1, r0, ror r5 │ │ │ │ - rsbeq lr, r5, r8, ror #20 │ │ │ │ + rsbeq lr, r5, r8, asr #20 │ │ │ │ andeq r4, r0, r8, asr r6 │ │ │ │ andeq r1, r0, r0, asr r9 │ │ │ │ @ instruction: 0x009124d8 │ │ │ │ addseq r2, r1, r8, ror #8 │ │ │ │ andeq r1, r0, ip, asr r5 │ │ │ │ addseq r2, r1, r4, lsl #8 │ │ │ │ umullseq r2, r1, r4, r3 │ │ │ │ addseq r2, r1, r0, lsr r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq lr, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + strheq lr, [r5], #-104 @ 0xffffff98 @ │ │ │ │ addseq r2, r1, r8, lsl r2 │ │ │ │ addseq r2, r1, r0, asr #3 │ │ │ │ addseq r2, r1, r0, lsl #3 │ │ │ │ - rsbeq lr, r5, r8, ror r6 │ │ │ │ + rsbeq lr, r5, r8, asr r6 │ │ │ │ addseq r2, r1, r4, ror #1 │ │ │ │ addseq r2, r1, r8, ror r0 │ │ │ │ addseq r2, r1, r4 │ │ │ │ addseq r1, r1, r4, asr #31 │ │ │ │ addseq r1, r1, ip, ror pc │ │ │ │ addseq r1, r1, r4, lsr pc │ │ │ │ addseq r1, r1, r0, ror #29 │ │ │ │ - rsbeq lr, r5, r0, ror r3 │ │ │ │ + rsbeq lr, r5, r0, asr r3 │ │ │ │ addseq r1, r1, ip, asr #28 │ │ │ │ @ instruction: 0x00911df4 │ │ │ │ umullseq r1, r1, r8, sp @ │ │ │ │ addseq r1, r1, r8, lsl sp │ │ │ │ @ instruction: 0x00911cdc │ │ │ │ umullseq r1, r1, r4, ip @ │ │ │ │ addseq r1, r1, r8, asr ip │ │ │ │ @ instruction: 0x00911bfc │ │ │ │ - @ instruction: 0x00797298 │ │ │ │ - rsbeq lr, r5, r0, lsl r0 │ │ │ │ - rsbeq pc, r4, ip, lsr pc @ │ │ │ │ + rsbseq r7, r9, r8, ror r2 │ │ │ │ + strdeq sp, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq pc, r4, ip, lsl pc @ │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #872] @ 3993b0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -345085,15 +345085,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r8, [pc, #812] @ 3993c4 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #3 │ │ │ │ movne r3, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r0, #1020] @ 0x3fc │ │ │ │ @@ -345184,15 +345184,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r5, [r1, #752] @ 0x2f0 │ │ │ │ str r3, [r0, #1020] @ 0x3fc │ │ │ │ str r2, [r0, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r3, [pc, #428] @ 3993cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 399304 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ ldr r3, [r4, #1044] @ 0x414 │ │ │ │ @@ -345266,48 +345266,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3993dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39922c │ │ │ │ ldr r0, [pc, #80] @ 3993e0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39922c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r9, r0, lsr #3 │ │ │ │ + rsbseq r7, r9, r0, lsl #3 │ │ │ │ addseq r1, r1, r0, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sp, r5, r8, lsl #20 │ │ │ │ - rsbeq sp, r5, r0, lsr #20 │ │ │ │ + rsbeq sp, r5, r8, ror #19 │ │ │ │ + rsbeq sp, r5, r0, lsl #20 │ │ │ │ addseq r1, r1, ip, ror sl │ │ │ │ addseq r1, r1, ip, asr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, ip, lsr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq sp, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq sp, r5, r8, lsl #26 │ │ │ │ + strheq sp, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, r5, r8, ror #25 │ │ │ │ ldrb r3, [r0, #1032] @ 0x408 │ │ │ │ tst r3, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -345413,15 +345413,15 @@ │ │ │ │ moveq ip, #0 │ │ │ │ strb r1, [lr, #752] @ 0x2f0 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ │ │ │ │ 00399594 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb ip, r0, #16 │ │ │ │ cmp ip, #1 │ │ │ │ mov ip, #0 │ │ │ │ @@ -345442,15 +345442,15 @@ │ │ │ │ strb r2, [r1, #752] @ 0x2f0 │ │ │ │ add r2, r0, #2 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ │ │ │ │ 00399600 : │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb lr, r0, #16 │ │ │ │ cmp lr, #2 │ │ │ │ @@ -345478,15 +345478,15 @@ │ │ │ │ strb r3, [r2, #752] @ 0x2f0 │ │ │ │ add r3, r0, #3 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ │ │ │ │ 00399688 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ rsb lr, r0, #16 │ │ │ │ @@ -345512,15 +345512,15 @@ │ │ │ │ strb r4, [ip, #752] @ 0x2f0 │ │ │ │ add r3, r0, #4 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov lr, #2 │ │ │ │ strb r3, [ip, #752] @ 0x2f0 │ │ │ │ strb r4, [ip, #753] @ 0x2f1 │ │ │ │ b 3996ec │ │ │ │ mov lr, #3 │ │ │ │ strb r2, [ip, #752] @ 0x2f0 │ │ │ │ strb r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -345588,21 +345588,21 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3997b4 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 3997b4 │ │ │ │ ldr r3, [pc, #160] @ 3998f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 399794 │ │ │ │ ldr r3, [pc, #144] @ 3998f8 │ │ │ │ @@ -345618,39 +345618,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 399900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 399794 │ │ │ │ ldr r0, [pc, #52] @ 399904 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 399794 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r1, r0, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r1, r1, r0, lsr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r1, r0, ror #6 │ │ │ │ andeq r2, r0, ip, lsl #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r5, r0, lsl r8 │ │ │ │ - rsbeq sp, r5, ip, lsl r8 │ │ │ │ + strdeq sp, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq sp, [r5], #-124 @ 0xffffff84 @ │ │ │ │ │ │ │ │ 00399908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2052] @ 39a124 │ │ │ │ @@ -345668,15 +345668,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #1992] @ 39a138 │ │ │ │ ldr r3, [pc, #1992] @ 39a13c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -345733,15 +345733,15 @@ │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #1744] @ 39a148 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r3, [pc, #1708] @ 39a12c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -345807,23 +345807,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1452] @ 39a15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 399988 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ b 399a30 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #5 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -345848,15 +345848,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 399c94 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ add r2, r4, r3 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ strb r1, [r2, #752] @ 0x2f0 │ │ │ │ @@ -345895,23 +345895,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 39a16c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 399ac4 │ │ │ │ mov r0, r6 │ │ │ │ bl 397d38 │ │ │ │ ldr r2, [pc, #1096] @ 39a170 │ │ │ │ ldr r3, [pc, #1024] @ 39a12c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -346145,63 +346145,63 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 399c24 │ │ │ │ b 399c94 │ │ │ │ ldr r0, [pc, #196] @ 39a194 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 399988 │ │ │ │ mvn r2, #84 @ 0x54 │ │ │ │ mov r3, #2 │ │ │ │ strb r2, [r4, #752] @ 0x2f0 │ │ │ │ strb r0, [r4, #753] @ 0x2f1 │ │ │ │ b 399e94 │ │ │ │ ldr r0, [pc, #156] @ 39a198 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 399ac4 │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add r2, r4, r2 │ │ │ │ addne r3, r3, #3 │ │ │ │ moveq r3, #0 │ │ │ │ strb r0, [r2, #752] @ 0x2f0 │ │ │ │ b 399e94 │ │ │ │ - rsbseq r6, r9, r4, asr #17 │ │ │ │ + rsbseq r6, r9, r4, lsr #17 │ │ │ │ @ instruction: 0x009111f0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sp, r5, r8, lsr #2 │ │ │ │ - rsbeq sp, r5, r0, asr #2 │ │ │ │ + rsbeq sp, r5, r8, lsl #2 │ │ │ │ + rsbeq sp, r5, r0, lsr #2 │ │ │ │ addseq r1, r1, ip, lsr #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrheq r6, [r9], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0x00796798 │ │ │ │ + rsbseq r6, r9, r8, ror r7 │ │ │ │ addseq r1, r1, r0, lsr #1 │ │ │ │ - rsbseq r6, r9, r8, asr #13 │ │ │ │ + rsbseq r6, r9, r8, lsr #13 │ │ │ │ andeq r3, r0, r0, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r5, r4, asr r5 │ │ │ │ + rsbeq sp, r5, r4, lsr r5 │ │ │ │ addseq r0, r1, r4, lsl pc │ │ │ │ addseq r0, r1, r4, lsr #29 │ │ │ │ andeq r4, r0, r0, ror #1 │ │ │ │ - strheq sp, [r5], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x0065d194 │ │ │ │ @ instruction: 0x00910df4 │ │ │ │ addseq r0, r1, r4, ror sp │ │ │ │ addseq r0, r1, ip, lsl #26 │ │ │ │ addseq r0, r1, ip, ror ip │ │ │ │ addseq r0, r1, r4, lsl ip │ │ │ │ @ instruction: 0x00910bb4 │ │ │ │ addseq r0, r1, r4, asr #22 │ │ │ │ @ instruction: 0x00910ad4 │ │ │ │ addseq r0, r1, r4, ror sl │ │ │ │ - rsbeq sp, r5, ip, asr r0 │ │ │ │ - strdeq ip, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sp, r5, ip, lsr r0 │ │ │ │ + ldrdeq ip, [r5], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 0039a19c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #280] @ 39a2cc │ │ │ │ @@ -346256,40 +346256,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 39a2ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39a1f0 │ │ │ │ ldr r0, [pc, #56] @ 39a2f0 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39a1f0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r1, r8, ror #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r0, r1, r8, asr #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r0, r1, r4, lsr #18 │ │ │ │ @ instruction: 0x000022bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r5, r8, lsr #29 │ │ │ │ - rsbeq ip, r5, ip, asr #29 │ │ │ │ + rsbeq ip, r5, r8, lsl #29 │ │ │ │ + rsbeq ip, r5, ip, lsr #29 │ │ │ │ │ │ │ │ 0039a2f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #308] @ 39a440 │ │ │ │ @@ -346317,15 +346317,15 @@ │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #216] @ 39a45c │ │ │ │ ldr r3, [pc, #188] @ 39a444 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -346352,42 +346352,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39a46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39a344 │ │ │ │ ldr r0, [pc, #64] @ 39a470 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39a344 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r1, r0, lsl r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009107f0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - @ instruction: 0x00795e94 │ │ │ │ - rsbeq sp, r3, r8, asr #6 │ │ │ │ - rsbeq sl, sp, ip, lsl #16 │ │ │ │ + rsbseq r5, r9, r4, ror lr │ │ │ │ + rsbeq sp, r3, r8, lsr #6 │ │ │ │ + rsbeq sl, sp, ip, ror #15 │ │ │ │ umullseq r0, r1, r8, r7 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0065cd94 │ │ │ │ - rsbeq ip, r5, r8, lsr #27 │ │ │ │ + rsbeq ip, r5, r4, ror sp │ │ │ │ + rsbeq ip, r5, r8, lsl #27 │ │ │ │ │ │ │ │ 0039a474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2368] @ 39adcc │ │ │ │ @@ -346405,15 +346405,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #2308] @ 39ade0 │ │ │ │ ldr r3, [pc, #2308] @ 39ade4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -346471,15 +346471,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39a7b8 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ strb r6, [r5, #1033] @ 0x409 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ rsb r2, r3, #16 │ │ │ │ cmp r2, #0 │ │ │ │ ble 39a624 │ │ │ │ ldr r2, [r4, #1012] @ 0x3f4 │ │ │ │ mvn r0, #5 │ │ │ │ @@ -346489,15 +346489,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r2, [pc, #1980] @ 39adf0 │ │ │ │ ldr r3, [pc, #1948] @ 39add4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -346545,22 +346545,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1768] @ 39ae04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39a4f4 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ moveq r3, #3 │ │ │ │ strbeq r3, [r5, #1036] @ 0x40c │ │ │ │ b 39a69c │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -346777,15 +346777,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r2, [pc, #888] @ 39ae24 │ │ │ │ ldr r3, [pc, #804] @ 39add4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -346967,66 +346967,66 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 39a5c8 │ │ │ │ b 39a7b8 │ │ │ │ ldr r0, [pc, #176] @ 39ae40 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39a4f4 │ │ │ │ mov r2, #3 │ │ │ │ strb ip, [r4, #752] @ 0x2f0 │ │ │ │ strb lr, [r4, #753] @ 0x2f1 │ │ │ │ strb r0, [r4, #754] @ 0x2f2 │ │ │ │ b 39ac24 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ add r1, r4, r1 │ │ │ │ addne r2, r2, #4 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ b 39ac24 │ │ │ │ - rsbseq r5, r9, r8, asr sp │ │ │ │ + rsbseq r5, r9, r8, lsr sp │ │ │ │ addseq r0, r1, r4, lsl #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq ip, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrdeq ip, [r5], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x0065c59c │ │ │ │ + strheq ip, [r5], #-84 @ 0xffffffac @ │ │ │ │ addseq r0, r1, r0, asr #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xffffaafa │ │ │ │ addseq r0, r1, r0, lsl #11 │ │ │ │ addseq r0, r1, r8, ror #9 │ │ │ │ - rsbseq r5, r9, lr, lsr fp │ │ │ │ + rsbseq r5, r9, lr, lsl fp │ │ │ │ andeq r2, r0, r0, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq ip, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + strheq ip, [r5], #-172 @ 0xffffff54 @ │ │ │ │ addseq r0, r1, r0, lsl #7 │ │ │ │ addseq r0, r1, ip, lsl #6 │ │ │ │ addseq r0, r1, r0, lsr #5 │ │ │ │ addseq r0, r1, r4, lsr r2 │ │ │ │ @ instruction: 0x009101b4 │ │ │ │ addseq r0, r1, r8, asr #2 │ │ │ │ addseq r0, r1, r0, ror #1 │ │ │ │ addseq r0, r1, r0, ror r0 │ │ │ │ @ instruction: 0x0090fff8 │ │ │ │ addseq pc, r0, ip, lsl #31 │ │ │ │ addseq pc, r0, r4, ror #29 │ │ │ │ addseq pc, r0, r8, ror lr @ │ │ │ │ addseq pc, r0, ip, lsl lr @ │ │ │ │ @ instruction: 0x0090fdb4 │ │ │ │ - rsbeq ip, r5, r8, lsl #9 │ │ │ │ + rsbeq ip, r5, r8, ror #8 │ │ │ │ bx lr │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39ae68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq lr, r2, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 39af74 │ │ │ │ ldr r2, [pc, #240] @ 39af78 │ │ │ │ @@ -347034,35 +347034,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #208] @ 39af80 │ │ │ │ ldr r1, [pc, #208] @ 39af84 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 39af88 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #172] @ 39af8c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 39af90 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #148] @ 39af94 │ │ │ │ ldr lr, [pc, #148] @ 39af98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 39af9c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -347086,19 +347086,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r5, r9, r8, lsr r5 │ │ │ │ - rsbeq ip, r3, r4, lsl r8 │ │ │ │ - rsbeq r9, sp, r0, ror #25 │ │ │ │ - rsbeq fp, r4, r4, lsr #23 │ │ │ │ - rsbeq fp, r4, r0, asr #23 │ │ │ │ + rsbseq r5, r9, r8, lsl r5 │ │ │ │ + strdeq ip, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r9, sp, r0, asr #25 │ │ │ │ + rsbeq fp, r4, r4, lsl #23 │ │ │ │ + rsbeq fp, r4, r0, lsr #23 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ addeq r0, pc, r8, asr #26 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ @ instruction: 0x0082edb4 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -347116,42 +347116,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 6e67c0 │ │ │ │ - ldrsheq r5, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + b 6e6798 │ │ │ │ + ldrsbeq r5, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq ip, [r5], #-52 @ 0xffffffcc @ │ │ │ │ strdeq ip, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq ip, r5, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 39b0e4 │ │ │ │ ldr r2, [pc, #172] @ 39b0e8 │ │ │ │ ldr r1, [pc, #172] @ 39b0ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39b0d4 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -347178,17 +347178,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248ae0 │ │ │ │ - rsbseq r5, r9, r8, lsl #7 │ │ │ │ + rsbseq r5, r9, r8, ror #6 │ │ │ │ + rsbeq ip, r5, r8, ror #6 │ │ │ │ rsbeq ip, r5, r8, lsl #7 │ │ │ │ - rsbeq ip, r5, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 39b198 │ │ │ │ ldr r2, [pc, #144] @ 39b19c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -347196,15 +347196,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 39b1a0 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 39b154 │ │ │ │ b 39b180 │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -347223,44 +347223,44 @@ │ │ │ │ b 249608 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 24a658 │ │ │ │ - ldrheq r5, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x0079529c │ │ │ │ + @ instruction: 0x0065c294 │ │ │ │ strheq ip, [r5], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq ip, [r5], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 39b25c │ │ │ │ ldr r6, [pc, #160] @ 39b260 │ │ │ │ ldr r5, [pc, #160] @ 39b264 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 39b23c │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -347272,44 +347272,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r5, r9, r0, lsl #4 │ │ │ │ - rsbeq ip, r5, r4, lsl #4 │ │ │ │ - rsbeq ip, r5, r0, lsr #4 │ │ │ │ + rsbseq r5, r9, r0, ror #3 │ │ │ │ + rsbeq ip, r5, r4, ror #3 │ │ │ │ + rsbeq ip, r5, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 39b318 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #136] @ 39b31c │ │ │ │ ldr r1, [pc, #136] @ 39b320 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #112] @ 39b324 │ │ │ │ ldr r1, [pc, #112] @ 39b328 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b2f8 │ │ │ │ @@ -347319,47 +347319,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r9, r0, asr #2 │ │ │ │ + rsbseq r5, r9, r0, lsr #2 │ │ │ │ + rsbeq ip, r5, r8, lsl r1 │ │ │ │ rsbeq ip, r5, r8, lsr r1 │ │ │ │ - rsbeq ip, r5, r8, asr r1 │ │ │ │ - rsbeq fp, r4, r4, lsr #15 │ │ │ │ - rsbeq fp, r4, r0, asr #15 │ │ │ │ + rsbeq fp, r4, r4, lsl #15 │ │ │ │ + rsbeq fp, r4, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 39b3f0 │ │ │ │ ldr r6, [pc, #172] @ 39b3f4 │ │ │ │ ldr r5, [pc, #172] @ 39b3f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ tst r7, #4 │ │ │ │ beq 39b3d0 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 39b3d0 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -347373,73 +347373,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r5, r9, r8, ror r0 │ │ │ │ - rsbeq ip, r5, r8, ror r0 │ │ │ │ - @ instruction: 0x0065c094 │ │ │ │ + rsbseq r5, r9, r8, asr r0 │ │ │ │ + rsbeq ip, r5, r8, asr r0 │ │ │ │ + rsbeq ip, r5, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 39b4c8 │ │ │ │ ldr r9, [pc, #180] @ 39b4cc │ │ │ │ ldr r6, [pc, #180] @ 39b4d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #132] @ 39b4d4 │ │ │ │ ldr r1, [pc, #132] @ 39b4d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39b4a8 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 6e604c │ │ │ │ + bl 6e6024 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 6e604c │ │ │ │ + bl 6e6024 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6e6bd0 │ │ │ │ - rsbseq r4, r9, r8, lsr #31 │ │ │ │ - rsbeq fp, r5, ip, lsr #31 │ │ │ │ - rsbeq fp, r5, r8, asr #31 │ │ │ │ - rsbeq fp, r4, r0, lsl r6 │ │ │ │ - rsbeq fp, r4, ip, lsr #12 │ │ │ │ + b 6e6ba8 │ │ │ │ + rsbseq r4, r9, r8, lsl #31 │ │ │ │ + rsbeq fp, r5, ip, lsl #31 │ │ │ │ + rsbeq fp, r5, r8, lsr #31 │ │ │ │ + strdeq fp, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq fp, r4, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 39b668 │ │ │ │ ldr r3, [pc, #372] @ 39b66c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347451,56 +347451,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 39b5c4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b5ac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6e4dc0 │ │ │ │ + bl 6e4d98 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6ea004 │ │ │ │ + bl 6e9fdc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 39b614 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -347512,15 +347512,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 249608 │ │ │ │ mov r6, #8 │ │ │ │ b 39b594 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e648c │ │ │ │ + bl 6e6464 │ │ │ │ ldr r2, [pc, #84] @ 39b67c │ │ │ │ ldr r3, [pc, #64] @ 39b66c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -347533,17 +347533,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, r8, lsr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrheq r4, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq fp, r5, ip, lsr #29 │ │ │ │ - rsbeq fp, r5, r4, ror #29 │ │ │ │ + @ instruction: 0x00794e98 │ │ │ │ + rsbeq fp, r5, ip, lsl #29 │ │ │ │ + rsbeq fp, r5, r4, asr #29 │ │ │ │ @ instruction: 0x0090f4f4 │ │ │ │ │ │ │ │ 0039b680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -347590,26 +347590,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 39b840 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6ea004 │ │ │ │ + bl 6e9fdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 39b724 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 39b784 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 6e40b4 │ │ │ │ + bl 6e408c │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 39b760 │ │ │ │ ldr r3, [pc, #512] @ 39b98c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -347637,17 +347637,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 6e648c │ │ │ │ + bl 6e6464 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 39b7a0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -347659,19 +347659,19 @@ │ │ │ │ beq 39b7e0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 39b890 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6e4dc0 │ │ │ │ + bl 6e4d98 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 39b7e0 │ │ │ │ @@ -347708,51 +347708,51 @@ │ │ │ │ beq 39b944 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 39b9ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39b7a0 │ │ │ │ ldr r2, [pc, #100] @ 39b9b0 │ │ │ │ ldr r3, [pc, #52] @ 39b984 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39b97c │ │ │ │ ldr r0, [pc, #68] @ 39b9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, ip, ror r4 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq pc, r0, ip, ror #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq pc, r0, r4, ror r3 @ │ │ │ │ - ldrsbeq r4, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq fp, r4, r8, ror #4 │ │ │ │ - rsbeq fp, r4, r4, lsl #5 │ │ │ │ + ldrheq r4, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq fp, r4, r8, asr #4 │ │ │ │ + rsbeq fp, r4, r4, ror #4 │ │ │ │ @ instruction: 0x000048bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq fp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + strheq fp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ @ instruction: 0x0090f1d0 │ │ │ │ - ldrdeq fp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + strheq fp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ │ │ │ │ 0039b9b8 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39b9e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -347830,16 +347830,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq pc, r0, r8, ror #1 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq r4, r9, r8, asr #18 │ │ │ │ - ldrdeq fp, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r4, r9, r8, lsr #18 │ │ │ │ + strheq fp, [r5], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 39bd30 │ │ │ │ ldr r3, [pc, #532] @ 39bd34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347852,39 +347852,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #460] @ 39bd44 │ │ │ │ ldr r1, [pc, #460] @ 39bd48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39bbe8 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -347927,27 +347927,27 @@ │ │ │ │ bne 39bc4c │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 39bd0c │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6c4c │ │ │ │ + bl 6e6c24 │ │ │ │ ldr r2, [pc, #196] @ 39bd50 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fa0 │ │ │ │ + bl 6e5f78 │ │ │ │ ldr r2, [pc, #180] @ 39bd54 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fa0 │ │ │ │ + bl 6e5f78 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 39bd58 │ │ │ │ ldr r3, [pc, #112] @ 39bd34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -347959,40 +347959,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 39bcb8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 39bd5c │ │ │ │ ldr r1, [pc, #72] @ 39bd60 │ │ │ │ ldr r0, [pc, #72] @ 39bd64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 39bd68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq pc, r0, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x00794890 │ │ │ │ + rsbseq r4, r9, r0, ror r8 │ │ │ │ + rsbeq fp, r5, r4, ror #16 │ │ │ │ rsbeq fp, r5, r4, lsl #17 │ │ │ │ - rsbeq fp, r5, r4, lsr #17 │ │ │ │ - rsbeq sl, r4, r8, ror #29 │ │ │ │ - rsbeq sl, r4, r4, lsl #30 │ │ │ │ - rsbeq sp, pc, r8, lsl r4 @ │ │ │ │ + rsbeq sl, r4, r8, asr #29 │ │ │ │ + rsbeq sl, r4, r4, ror #29 │ │ │ │ + strdeq sp, [pc], #-56 @ │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ addseq lr, r0, ip, asr lr │ │ │ │ - rsbseq r4, r9, ip, lsr #13 │ │ │ │ - rsbeq fp, r5, r0, ror #14 │ │ │ │ - rsbeq fp, r5, r4, ror r7 │ │ │ │ + rsbseq r4, r9, ip, lsl #13 │ │ │ │ + rsbeq fp, r5, r0, asr #14 │ │ │ │ + rsbeq fp, r5, r4, asr r7 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 0039bd6c : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -348071,33 +348071,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r0, r0, lsr #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq sp, [pc], #-20 @ │ │ │ │ + ldrdeq sp, [pc], #-20 @ │ │ │ │ @ instruction: 0x0090ecb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 39befc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq sp, r2, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 39c2ac │ │ │ │ mov r6, r2 │ │ │ │ @@ -348114,27 +348114,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #856] @ 39c2c0 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 39c2c4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 39c2c8 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -348213,15 +348213,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 39c2e8 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r3, [pc, #504] @ 39c2ec │ │ │ │ ldr r2, [pc, #504] @ 39c2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -348264,15 +348264,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 39c2e8 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 97596c │ │ │ │ + bl 975944 │ │ │ │ ldr r2, [pc, #320] @ 39c300 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -348326,40 +348326,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 39b680 │ │ │ │ b 39bff4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r4, lsr r5 │ │ │ │ + rsbseq r4, r9, r4, lsl r5 │ │ │ │ @ instruction: 0x0090ebf8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0065b494 │ │ │ │ - rsbeq fp, r5, ip, lsl #11 │ │ │ │ - rsbeq fp, r5, r0, lsl #9 │ │ │ │ + rsbeq fp, r5, r4, ror r4 │ │ │ │ + rsbeq fp, r5, ip, ror #10 │ │ │ │ + rsbeq fp, r5, r0, ror #8 │ │ │ │ umullseq lr, r0, ip, fp │ │ │ │ - ldrheq r4, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r4, r9, r8, lsl #9 │ │ │ │ + @ instruction: 0x00794490 │ │ │ │ + rsbseq r4, r9, r8, ror #8 │ │ │ │ addseq lr, r0, r0, lsr #22 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbseq r4, r9, r8, ror #6 │ │ │ │ - strdeq fp, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r4, r9, r4, lsl #7 │ │ │ │ - rsbseq r4, r9, r4, ror #5 │ │ │ │ + rsbseq r4, r9, r8, asr #6 │ │ │ │ + ldrdeq fp, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r4, r9, r4, ror #6 │ │ │ │ + rsbseq r4, r9, r4, asr #5 │ │ │ │ @ instruction: 0x000043bc │ │ │ │ - rsbeq fp, r5, ip, asr #6 │ │ │ │ - rsbseq r4, r9, r8, ror r2 │ │ │ │ + rsbeq fp, r5, ip, lsr #6 │ │ │ │ + rsbseq r4, r9, r8, asr r2 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - rsbseq r4, r9, ip, lsl r2 │ │ │ │ - ldrsheq r4, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq r4, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsbeq r4, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 39c3dc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -348367,31 +348367,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 39c3e0 │ │ │ │ ldr r1, [pc, #160] @ 39c3e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #140] @ 39c3e8 │ │ │ │ ldr r1, [pc, #140] @ 39c3ec │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #108] @ 39c3f0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r0, [pc, #88] @ 39c3f4 │ │ │ │ ldr r1, [pc, #88] @ 39c3f8 │ │ │ │ ldr r2, [pc, #88] @ 39c3fc │ │ │ │ ldr r3, [pc, #88] @ 39c400 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -348402,19 +348402,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r9, r0, lsr r1 │ │ │ │ - rsbeq fp, r3, r8, ror #6 │ │ │ │ - rsbeq r8, sp, r0, lsr r8 │ │ │ │ + rsbseq r4, r9, r0, lsl r1 │ │ │ │ + rsbeq fp, r3, r8, asr #6 │ │ │ │ + rsbeq r8, sp, r0, lsl r8 │ │ │ │ + rsbeq fp, r5, r8, asr #32 │ │ │ │ rsbeq fp, r5, r8, rrx │ │ │ │ - rsbeq fp, r5, r8, lsl #1 │ │ │ │ addeq pc, lr, r4, asr #18 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -348426,25 +348426,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #32] @ 39c468 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - rsbseq r4, r9, ip, lsr r0 │ │ │ │ - rsbeq fp, r3, ip, ror r2 │ │ │ │ - rsbeq r8, sp, r8, asr #14 │ │ │ │ + b 74c134 │ │ │ │ + rsbseq r4, r9, ip, lsl r0 │ │ │ │ + rsbeq fp, r3, ip, asr r2 │ │ │ │ + rsbeq r8, sp, r8, lsr #14 │ │ │ │ addeq pc, lr, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 39c4c4 │ │ │ │ ldr r2, [pc, #64] @ 39c4c8 │ │ │ │ @@ -348452,25 +348452,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #32] @ 39c4d0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - ldrsbeq r3, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq fp, r3, r4, lsl r2 │ │ │ │ - rsbeq r8, sp, r0, ror #13 │ │ │ │ + b 74c134 │ │ │ │ + ldrheq r3, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq fp, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r8, sp, r0, asr #13 │ │ │ │ addeq pc, lr, r8, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 39c584 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -348485,15 +348485,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 39b680 │ │ │ │ ldr r2, [pc, #80] @ 39c598 │ │ │ │ ldr r3, [pc, #64] @ 39c58c │ │ │ │ @@ -348508,84 +348508,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r0, ror pc │ │ │ │ + rsbseq r3, r9, r0, asr pc │ │ │ │ addseq lr, r0, ip, lsl r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ + rsbeq sl, r5, r0, lsr #29 │ │ │ │ rsbeq sl, r5, r0, asr #29 │ │ │ │ - rsbeq sl, r5, r0, ror #29 │ │ │ │ @ instruction: 0x0090e5d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 39c5e4 │ │ │ │ ldr r2, [pc, #48] @ 39c5e8 │ │ │ │ ldr r1, [pc, #48] @ 39c5ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a5f24 │ │ │ │ - rsbseq r3, r9, r0, lsr #29 │ │ │ │ - rsbeq sl, r5, r0, lsl lr │ │ │ │ - rsbeq sl, r5, r4, lsl pc │ │ │ │ + rsbseq r3, r9, r0, lsl #29 │ │ │ │ + strdeq sl, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq sl, [r5], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39c654 │ │ │ │ ldr r2, [pc, #76] @ 39c658 │ │ │ │ ldr r1, [pc, #76] @ 39c65c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 39c648 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a5e30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a5ebc │ │ │ │ - rsbseq r3, r9, ip, asr #28 │ │ │ │ - strheq sl, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - strheq sl, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r3, r9, ip, lsr #28 │ │ │ │ + @ instruction: 0x0065ad98 │ │ │ │ + @ instruction: 0x0065ae9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 39c6f4 │ │ │ │ ldr r2, [pc, #124] @ 39c6f8 │ │ │ │ ldr r1, [pc, #124] @ 39c6fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a5d94 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -348600,17 +348600,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a5f8c │ │ │ │ - ldrsbeq r3, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sl, r5, ip, asr #26 │ │ │ │ - rsbeq sl, r5, r0, asr lr │ │ │ │ + ldrheq r3, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sl, r5, ip, lsr #26 │ │ │ │ + rsbeq sl, r5, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 39c884 │ │ │ │ ldr r2, [pc, #364] @ 39c888 │ │ │ │ ldr r3, [pc, #364] @ 39c88c │ │ │ │ @@ -348625,26 +348625,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #308] @ 39c898 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 39c89c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #272] @ 39c8a0 │ │ │ │ ldr r1, [pc, #272] @ 39c8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -348700,20 +348700,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r8, lsr sp │ │ │ │ + rsbseq r3, r9, r8, lsl sp │ │ │ │ @ instruction: 0x0090e3fc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0065ac98 │ │ │ │ - @ instruction: 0x0065ad90 │ │ │ │ - rsbeq sl, r5, ip, lsl #25 │ │ │ │ + rsbeq sl, r5, r8, ror ip │ │ │ │ + rsbeq sl, r5, r0, ror sp │ │ │ │ + rsbeq sl, r5, ip, ror #24 │ │ │ │ addseq lr, r0, r4, lsr #7 │ │ │ │ addeq sp, r2, ip, lsl #11 │ │ │ │ addseq lr, r1, r8, lsl #10 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ @ instruction: 0x0090e2d8 │ │ │ │ @@ -348727,15 +348727,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 39c9a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 39c9a8 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 39c958 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -348770,20 +348770,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r0, lsl #23 │ │ │ │ - rsbeq sl, r5, ip, ror #21 │ │ │ │ - strdeq sl, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r3, r9, r0, ror #22 │ │ │ │ + rsbeq sl, r5, ip, asr #21 │ │ │ │ + ldrdeq sl, [r5], #-184 @ 0xffffff48 @ │ │ │ │ addseq lr, r0, ip, lsl r2 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq sl, r5, r8, asr #23 │ │ │ │ + rsbeq sl, r5, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 39cb44 │ │ │ │ ldr r1, [pc, #376] @ 39cb48 │ │ │ │ ldr r2, [pc, #376] @ 39cb4c │ │ │ │ @@ -348798,24 +348798,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #320] @ 39cb58 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #288] @ 39cb5c │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348876,23 +348876,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 39cb70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 39ca60 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r4, lsl #21 │ │ │ │ + rsbseq r3, r9, r4, ror #20 │ │ │ │ addseq lr, r0, r8, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, r4, ror #19 │ │ │ │ - ldrdeq sl, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq sl, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sl, r5, r4, asr #19 │ │ │ │ + strheq sl, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + strheq sl, [r5], #-144 @ 0xffffff70 @ │ │ │ │ addeq sp, r2, r0, ror #5 │ │ │ │ addseq lr, r1, ip, asr #4 │ │ │ │ - rsbseq r3, r9, ip, ror #19 │ │ │ │ + rsbseq r3, r9, ip, asr #19 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq lr, r0, ip, lsr #32 │ │ │ │ addseq lr, r1, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -348910,24 +348910,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #320] @ 39cd18 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #288] @ 39cd1c │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348988,23 +348988,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 39cd30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 39cc24 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r4, asr #17 │ │ │ │ + rsbseq r3, r9, r4, lsr #17 │ │ │ │ addseq sp, r0, r8, lsl #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, r4, lsr #16 │ │ │ │ - rsbeq sl, r5, r8, lsl r9 │ │ │ │ - rsbeq sl, r5, r0, lsl r8 │ │ │ │ + rsbeq sl, r5, r4, lsl #16 │ │ │ │ + strdeq sl, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq sl, [r5], #-112 @ 0xffffff90 @ │ │ │ │ addeq sp, r2, r0, lsr #2 │ │ │ │ addseq lr, r1, ip, lsl #1 │ │ │ │ - rsbseq r3, r9, r8, lsr #16 │ │ │ │ + rsbseq r3, r9, r8, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sp, r0, r8, ror #28 │ │ │ │ @ instruction: 0x0091dfb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -349022,24 +349022,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #452] @ 39cf5c │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #420] @ 39cf60 │ │ │ │ ldr r1, [pc, #420] @ 39cf64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 39cf68 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -349133,30 +349133,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r8, lsl #14 │ │ │ │ + rsbseq r3, r9, r8, ror #13 │ │ │ │ addseq sp, r0, r4, asr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, r4, ror #12 │ │ │ │ - rsbeq sl, r5, r8, asr r7 │ │ │ │ - rsbeq sl, r5, ip, asr r6 │ │ │ │ + rsbeq sl, r5, r4, asr #12 │ │ │ │ + rsbeq sl, r5, r8, lsr r7 │ │ │ │ + rsbeq sl, r5, ip, lsr r6 │ │ │ │ addeq ip, r2, r0, ror #30 │ │ │ │ addseq sp, r1, r0, ror #29 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ addseq sp, r0, r4, lsl ip │ │ │ │ ldr r0, [pc, #4] @ 39cf88 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq ip, r2, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 39d054 │ │ │ │ ldr r2, [pc, #176] @ 39d058 │ │ │ │ @@ -349164,33 +349164,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 39d060 │ │ │ │ ldr r1, [pc, #144] @ 39d064 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #112] @ 39d068 │ │ │ │ ldr r1, [pc, #112] @ 39d06c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r1, [pc, #88] @ 39d070 │ │ │ │ ldr r2, [pc, #88] @ 39d074 │ │ │ │ ldr r3, [pc, #88] @ 39d078 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -349200,19 +349200,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r0, asr r5 │ │ │ │ + rsbseq r3, r9, r0, lsr r5 │ │ │ │ + strdeq sl, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ rsbeq sl, r5, ip, lsl r4 │ │ │ │ - rsbeq sl, r5, ip, lsr r4 │ │ │ │ - ldrdeq sl, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r7, sp, r0, lsr #23 │ │ │ │ + strheq sl, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r7, sp, r0, lsl #23 │ │ │ │ addeq ip, r2, r8, ror #28 │ │ │ │ addeq lr, lr, r8, lsl #27 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -349224,15 +349224,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 39d0e8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -349240,22 +349240,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9ad280 │ │ │ │ + bl 9ad258 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 249554 │ │ │ │ - rsbseq r3, r9, r4, ror #8 │ │ │ │ - rsbeq sl, r5, ip, lsr #6 │ │ │ │ - rsbeq sl, r5, r8, lsr #10 │ │ │ │ + rsbseq r3, r9, r4, asr #8 │ │ │ │ + rsbeq sl, r5, ip, lsl #6 │ │ │ │ + rsbeq sl, r5, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 39d24c │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -349270,15 +349270,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -349326,45 +349326,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24a3c4 │ │ │ │ b 39d1e4 │ │ │ │ ldr r0, [pc, #36] @ 39d268 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24a3c4 │ │ │ │ b 39d1e4 │ │ │ │ - ldrsbeq r3, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r3, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0x0090d9dc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq sl, r5, ip, ror r2 │ │ │ │ - rsbeq sl, r5, r8, ror r4 │ │ │ │ + rsbeq sl, r5, ip, asr r2 │ │ │ │ + rsbeq sl, r5, r8, asr r4 │ │ │ │ addseq sp, r0, r0, lsr r9 │ │ │ │ - rsbeq sl, r5, ip, ror #7 │ │ │ │ - rsbeq sl, r5, ip, lsr #7 │ │ │ │ + rsbeq sl, r5, ip, asr #7 │ │ │ │ + rsbeq sl, r5, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 39d2bc │ │ │ │ ldr r2, [pc, #56] @ 39d2c0 │ │ │ │ ldr r1, [pc, #56] @ 39d2c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #24] @ 39d2c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 39bd6c │ │ │ │ - rsbseq r3, r9, r4, ror r2 │ │ │ │ + rsbseq r3, r9, r4, asr r2 │ │ │ │ + rsbeq sl, r5, ip, lsl r1 │ │ │ │ rsbeq sl, r5, ip, lsr r1 │ │ │ │ - rsbeq sl, r5, ip, asr r1 │ │ │ │ addseq pc, lr, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 39d3d0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -349380,15 +349380,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -349423,19 +349423,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r8, lsl r2 │ │ │ │ + ldrsheq r3, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ addseq sp, r0, r4, lsr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ + rsbeq sl, r5, r4, lsr #1 │ │ │ │ rsbeq sl, r5, r4, asr #1 │ │ │ │ - rsbeq sl, r5, r4, ror #1 │ │ │ │ addseq sp, r0, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 39d518 │ │ │ │ @@ -349500,25 +349500,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r7 │ │ │ │ bl 39ba0c │ │ │ │ b 39d48c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r0, r4, lsl r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sp, r0, r8, lsl #13 │ │ │ │ - rsbseq r3, r9, ip, lsl r0 │ │ │ │ + ldrsheq r2, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r9, r5, r0, asr #29 │ │ │ │ rsbeq r9, r5, r0, ror #29 │ │ │ │ - rsbeq r9, r5, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 39da30 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -349535,26 +349535,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #1192] @ 39da44 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 24a658 │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -349638,15 +349638,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 39b9b8 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 39d914 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -349715,15 +349715,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r8 │ │ │ │ bl 39ba0c │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 39d900 │ │ │ │ add r5, r5, #1 │ │ │ │ b 39d79c │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ @@ -349733,15 +349733,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 249554 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 39da7c │ │ │ │ ldr r3, [pc, #368] @ 39da38 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349765,27 +349765,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 39d770 │ │ │ │ ldr r1, [pc, #356] @ 39da80 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ad280 │ │ │ │ + bl 9ad258 │ │ │ │ b 39d8bc │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 39da84 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 997b1c │ │ │ │ + bl 997af4 │ │ │ │ b 39d8bc │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 24a658 │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -349802,97 +349802,97 @@ │ │ │ │ ldr r1, [pc, #228] @ 39da8c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 39d8bc │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 39da90 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 39da94 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 39d8ac │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 39da98 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 39da9c │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ b 39d8ac │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r2, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x00792f94 │ │ │ │ addseq sp, r0, r0, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, r5, r0, ror #28 │ │ │ │ - rsbeq sl, r5, r0, asr r0 │ │ │ │ - rsbeq r9, r5, r4, asr lr │ │ │ │ + rsbeq r9, r5, r0, asr #28 │ │ │ │ + rsbeq sl, r5, r0, lsr r0 │ │ │ │ + rsbeq r9, r5, r4, lsr lr │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - rsbseq r2, r9, ip, ror #27 │ │ │ │ + rsbseq r2, r9, ip, asr #27 │ │ │ │ + @ instruction: 0x00659c94 │ │ │ │ strheq r9, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - ldrdeq r9, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x00792d9c │ │ │ │ + rsbseq r2, r9, ip, ror sp │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - rsbeq r9, r5, r0, lsl #23 │ │ │ │ - rsbeq r9, r5, ip, lsr #23 │ │ │ │ - rsbeq r0, r4, r0, ror #7 │ │ │ │ - strheq r9, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r9, r5, r0, ror #22 │ │ │ │ + rsbeq r9, r5, ip, lsl #23 │ │ │ │ + rsbeq r0, r4, r0, asr #7 │ │ │ │ + @ instruction: 0x00659d94 │ │ │ │ addseq sp, r0, r8, asr r2 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - rsbeq r9, r5, r4, lsl #26 │ │ │ │ - rsbeq r9, r5, r0, asr #25 │ │ │ │ - @ instruction: 0x00659c9c │ │ │ │ - strheq r0, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r9, r5, r4, ror #25 │ │ │ │ + rsbeq r9, r5, r0, lsr #25 │ │ │ │ + rsbeq r9, r5, ip, ror ip │ │ │ │ + @ instruction: 0x00640294 │ │ │ │ + rsbeq r9, r5, r0, asr #24 │ │ │ │ rsbeq r9, r5, r0, ror #24 │ │ │ │ - rsbeq r9, r5, r0, lsl #25 │ │ │ │ - rsbeq r9, r5, r8, lsr ip │ │ │ │ + rsbeq r9, r5, r8, lsl ip │ │ │ │ ldr r0, [pc, #4] @ 39daac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq ip, r2, r4, lsr #8 │ │ │ │ ldr r0, [pc, #4] @ 39dabc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq ip, r2, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 39db44 │ │ │ │ ldr r2, [pc, #108] @ 39db48 │ │ │ │ ldr r1, [pc, #108] @ 39db4c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #80] @ 39db50 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r2, [pc, #68] @ 39db54 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -349900,17 +349900,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, r9, r0, lsl #21 │ │ │ │ - rsbeq r9, r3, r4, asr #23 │ │ │ │ - rsbeq r7, sp, r8, lsl #1 │ │ │ │ + rsbseq r2, r9, r0, ror #20 │ │ │ │ + rsbeq r9, r3, r4, lsr #23 │ │ │ │ + rsbeq r7, sp, r8, rrx │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ addeq ip, r2, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #412] @ 39dd0c │ │ │ │ @@ -349991,47 +349991,47 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39dd2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39dbd0 │ │ │ │ ldr r0, [pc, #64] @ 39dd30 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39dbd0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r0, r8, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r0, ip, ror #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r0, r4, asr #30 │ │ │ │ andeq r1, r0, r0, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r9, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - strdeq r9, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + strheq r9, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq r9, [r5], #-152 @ 0xffffff68 @ │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ ldm r0, {r0, r1, r2, ip} │ │ │ │ and r2, r2, ip │ │ │ │ orr r2, r2, r0 │ │ │ │ tst r2, r1 │ │ │ │ ldr r0, [r3, #952] @ 0x3b8 │ │ │ │ @@ -350041,16 +350041,16 @@ │ │ │ │ ldr r2, [r3, #936] @ 0x3a8 │ │ │ │ and r1, r1, ip │ │ │ │ ldr r3, [r3, #940] @ 0x3ac │ │ │ │ orr r1, r1, r2 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 39dd7c │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ + b 750358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #484] @ 39df7c │ │ │ │ ldr r1, [pc, #484] @ 39df80 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -350151,45 +350151,45 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39dfa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39ddf4 │ │ │ │ ldr r0, [pc, #60] @ 39dfa8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39ddf4 │ │ │ │ addseq ip, r0, r4, lsl #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r0, r0, ror #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq ip, r0, r4, lsl #26 │ │ │ │ addseq ip, r0, r8, lsr #25 │ │ │ │ addseq ip, r0, r4, ror ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r9, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - ldrdeq r9, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x00659794 │ │ │ │ + strheq r9, [r5], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #356] @ 39e128 │ │ │ │ ldr ip, [pc, #356] @ 39e12c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -350260,71 +350260,71 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 39e148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39e040 │ │ │ │ ldr r0, [pc, #52] @ 39e14c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39e040 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r0, r8, asr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq ip, r0, r8, ror #21 │ │ │ │ @ instruction: 0x0090cad4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r0, lsr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r5, ip, asr r6 │ │ │ │ - rsbeq r9, r5, r4, lsl #13 │ │ │ │ + rsbeq r9, r5, ip, lsr r6 │ │ │ │ + rsbeq r9, r5, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 39e1bc │ │ │ │ ldr r2, [pc, #84] @ 39e1c0 │ │ │ │ ldr r1, [pc, #84] @ 39e1c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #52] @ 39e1c8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #948] @ 0x3b4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r2, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsbeq r2, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, r5, r4, lsr r6 │ │ │ │ rsbeq r9, r5, r4, asr r6 │ │ │ │ - rsbeq r9, r5, r4, ror r6 │ │ │ │ svcne 0x00f00000 @ IMB │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 39e2e4 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -350333,46 +350333,46 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #240] @ 39e2e8 │ │ │ │ ldr r1, [pc, #240] @ 39e2ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #220] @ 39e2f0 │ │ │ │ ldr r1, [pc, #220] @ 39e2f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr r8, [pc, #208] @ 39e2f8 │ │ │ │ ldr r7, [pc, #208] @ 39e2fc │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ mov r2, #1 │ │ │ │ bl 324340 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #112] @ 39e300 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 324190 │ │ │ │ ldr r2, [pc, #100] @ 39e304 │ │ │ │ ldr r3, [pc, #100] @ 39e308 │ │ │ │ add r4, r5, #752 @ 0x2f0 │ │ │ │ @@ -350382,66 +350382,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 338e68 │ │ │ │ - rsbseq r2, r9, ip, ror r3 │ │ │ │ - ldrdeq r9, [r5], #-84 @ 0xffffffac @ │ │ │ │ - strdeq r9, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - strdeq r9, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq sl, r4, ip │ │ │ │ - rsbeq r9, r3, r0, lsl #9 │ │ │ │ - rsbeq r6, sp, ip, asr #18 │ │ │ │ + rsbseq r2, r9, ip, asr r3 │ │ │ │ + strheq r9, [r5], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq r9, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrdeq r9, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r9, r4, ip, ror #31 │ │ │ │ + rsbeq r9, r3, r0, ror #8 │ │ │ │ + rsbeq r6, sp, ip, lsr #18 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq fp, r2, ip, asr #24 │ │ │ │ - rsbeq r9, r5, r0, asr r5 │ │ │ │ + rsbeq r9, r5, r0, lsr r5 │ │ │ │ ldr r0, [pc, #4] @ 39e318 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq fp, r2, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #80] @ 39e390 │ │ │ │ ldr r2, [pc, #80] @ 39e394 │ │ │ │ ldr r1, [pc, #80] @ 39e398 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39e370 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, r9, r0, asr r2 │ │ │ │ + rsbseq r2, r9, r0, lsr r2 │ │ │ │ + ldrdeq r9, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ strdeq r9, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r9, r5, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 39e478 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -350449,35 +350449,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 39e47c │ │ │ │ ldr r1, [pc, #180] @ 39e480 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #160] @ 39e484 │ │ │ │ ldr r1, [pc, #160] @ 39e488 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #128] @ 39e48c │ │ │ │ ldr r1, [pc, #128] @ 39e490 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r1, [pc, #96] @ 39e494 │ │ │ │ ldr r2, [pc, #96] @ 39e498 │ │ │ │ ldr r3, [pc, #96] @ 39e49c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -350489,56 +350489,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r9, r0, ror #3 │ │ │ │ - rsbeq r9, r3, r0, ror #5 │ │ │ │ - rsbeq r6, sp, r8, lsr #15 │ │ │ │ - rsbeq sp, r4, ip, lsr #9 │ │ │ │ - rsbeq sp, r4, r4, lsl #9 │ │ │ │ + rsbseq r2, r9, r0, asr #3 │ │ │ │ + rsbeq r9, r3, r0, asr #5 │ │ │ │ + rsbeq r6, sp, r8, lsl #15 │ │ │ │ + rsbeq sp, r4, ip, lsl #9 │ │ │ │ + rsbeq sp, r4, r4, ror #8 │ │ │ │ addeq fp, r2, ip, lsr #24 │ │ │ │ @ instruction: 0x008edab8 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #80] @ 39e514 │ │ │ │ ldr r2, [pc, #80] @ 39e518 │ │ │ │ ldr r1, [pc, #80] @ 39e51c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 39e4f4 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, r9, ip, asr #1 │ │ │ │ + rsbseq r2, r9, ip, lsr #1 │ │ │ │ + rsbeq r9, r5, r8, asr r3 │ │ │ │ rsbeq r9, r5, r8, ror r3 │ │ │ │ - @ instruction: 0x00659398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #168] @ 39e5e0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #164] @ 39e5e4 │ │ │ │ @@ -350546,15 +350546,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ bl 39e4a0 │ │ │ │ ldrb ip, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r4, #128] @ 0x80 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ str ip, [sp, #24] │ │ │ │ ldrb ip, [r4, #119] @ 0x77 │ │ │ │ @@ -350579,46 +350579,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r2, r9, r4, asr r0 │ │ │ │ + rsbseq r2, r9, r4, lsr r0 │ │ │ │ + ldrdeq r9, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ strdeq r9, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r9, r5, r8, lsl r3 │ │ │ │ - ldrdeq r9, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + strheq r9, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39e654 │ │ │ │ ldr r2, [pc, #76] @ 39e658 │ │ │ │ ldr r1, [pc, #76] @ 39e65c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r1, r9, r8, lsl #31 │ │ │ │ + rsbseq r1, r9, r8, ror #30 │ │ │ │ + rsbeq r9, r5, r0, lsl r2 │ │ │ │ rsbeq r9, r5, r0, lsr r2 │ │ │ │ - rsbeq r9, r5, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 39e6e8 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -350627,15 +350627,15 @@ │ │ │ │ ldr r2, [pc, #100] @ 39e6f0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ beq 39e6c0 │ │ │ │ ldr r2, [pc, #56] @ 39e6f4 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -350645,17 +350645,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r1, r9, ip, lsl pc │ │ │ │ - ldrdeq r9, [r5], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r1, [r9], #-236 @ 0xffffff14 @ │ │ │ │ strheq r9, [r5], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x00659194 │ │ │ │ addseq lr, lr, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 39e7a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -350664,25 +350664,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 39e7ac │ │ │ │ ldr r1, [pc, #136] @ 39e7b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #116] @ 39e7b4 │ │ │ │ ldr r1, [pc, #116] @ 39e7b8 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrh r2, [r4, #132] @ 0x84 │ │ │ │ add r1, r4, #144 @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ bl 3a4f38 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ cmn r2, #1 │ │ │ │ beq 39e790 │ │ │ │ @@ -350692,20 +350692,20 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3a4f38 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74d7c4 │ │ │ │ - rsbseq r1, r9, r4, lsl #29 │ │ │ │ - rsbeq r9, r5, r4, lsr #2 │ │ │ │ - rsbeq r9, r5, r0, asr #2 │ │ │ │ - rsbeq r5, r4, ip, ror #29 │ │ │ │ - @ instruction: 0x00645e90 │ │ │ │ + b 74d79c │ │ │ │ + rsbseq r1, r9, r4, ror #28 │ │ │ │ + rsbeq r9, r5, r4, lsl #2 │ │ │ │ + rsbeq r9, r5, r0, lsr #2 │ │ │ │ + rsbeq r5, r4, ip, asr #29 │ │ │ │ + rsbeq r5, r4, r0, ror lr │ │ │ │ │ │ │ │ 0039e7bc : │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, r1 │ │ │ │ strb r3, [r0, #104] @ 0x68 │ │ │ │ @@ -350738,37 +350738,37 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #212] @ 39e91c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39e8e4 │ │ │ │ ldr r1, [pc, #188] @ 39e920 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #176] @ 39e924 │ │ │ │ mov r2, #1232 @ 0x4d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #156] @ 39e928 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b988 │ │ │ │ + bl 74b960 │ │ │ │ ldr r1, [pc, #144] @ 39e92c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b960 │ │ │ │ + bl 74b938 │ │ │ │ ldr r3, [pc, #128] @ 39e930 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3a5340 │ │ │ │ @@ -350779,33 +350779,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #72] @ 39e934 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #60] @ 39e938 │ │ │ │ ldr r2, [pc, #60] @ 39e93c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ mov r2, #222 @ 0xde │ │ │ │ b 39e884 │ │ │ │ - rsbseq r1, r9, ip, ror #26 │ │ │ │ - rsbeq r8, r3, r4, ror lr │ │ │ │ - rsbeq r6, sp, r0, asr #6 │ │ │ │ + rsbseq r1, r9, ip, asr #26 │ │ │ │ + rsbeq r8, r3, r4, asr lr │ │ │ │ + rsbeq r6, sp, r0, lsr #6 │ │ │ │ @ instruction: 0x0090c2d8 │ │ │ │ - rsbeq r5, r4, r0, lsl #27 │ │ │ │ - rsbeq r9, r5, ip, asr r0 │ │ │ │ - rsbeq r9, r5, r0, asr r0 │ │ │ │ - rsbeq r6, r7, r8, asr #8 │ │ │ │ + rsbeq r5, r4, r0, ror #26 │ │ │ │ + rsbeq r9, r5, ip, lsr r0 │ │ │ │ + rsbeq r9, r5, r0, lsr r0 │ │ │ │ + rsbeq r6, r7, r8, lsr #8 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - strdeq r5, [r4], #-200 @ 0xffffff38 @ │ │ │ │ - ldrdeq r8, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq r5, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + strheq r8, [r5], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0039e940 : │ │ │ │ ldr r3, [pc, #96] @ 39e9a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, r0, lsl #2 │ │ │ │ ldr ip, [r2, #128] @ 0x80 │ │ │ │ @@ -350841,15 +350841,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #119] @ 0x77 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39e9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq fp, r2, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ 39ea78 │ │ │ │ ldr r2, [pc, #120] @ 39ea7c │ │ │ │ @@ -350857,41 +350857,41 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #88] @ 39ea84 │ │ │ │ ldr r1, [pc, #88] @ 39ea88 │ │ │ │ add r4, r4, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #56] @ 39ea8c │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df90 │ │ │ │ + bl 74df68 │ │ │ │ ldr r1, [pc, #40] @ 39ea90 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74df00 │ │ │ │ - rsbseq r1, r9, r8, lsl #24 │ │ │ │ - @ instruction: 0x00658f98 │ │ │ │ - rsbeq r8, r5, r4, lsr #31 │ │ │ │ - rsbeq r8, r3, r0, ror ip │ │ │ │ - rsbeq r6, sp, ip, lsr r1 │ │ │ │ + b 74ded8 │ │ │ │ + rsbseq r1, r9, r8, ror #23 │ │ │ │ + rsbeq r8, r5, r8, ror pc │ │ │ │ + rsbeq r8, r5, r4, lsl #31 │ │ │ │ + rsbeq r8, r3, r0, asr ip │ │ │ │ + rsbeq r6, sp, ip, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb r3, [r0, #106] @ 0x6a │ │ │ │ ldrb r4, [r0, #105] @ 0x69 │ │ │ │ bics r4, r4, r3 │ │ │ │ beq 39eb64 │ │ │ │ @@ -350985,15 +350985,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #124] @ 0x7c │ │ │ │ moveq r1, #1 │ │ │ │ bne 39ec50 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r2, [pc, #248] @ 39ed24 │ │ │ │ ldr r3, [pc, #228] @ 39ed14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -351026,44 +351026,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39ed34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39ebec │ │ │ │ ldr r0, [pc, #64] @ 39ed38 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39ebec │ │ │ │ addseq fp, r0, r4, ror pc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, r0, asr pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x0090bef0 │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r5, r0, ror #25 │ │ │ │ - rsbeq r8, r5, r4, lsl #26 │ │ │ │ + rsbeq r8, r5, r0, asr #25 │ │ │ │ + rsbeq r8, r5, r4, ror #25 │ │ │ │ ldrb r3, [r0, #114] @ 0x72 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39ed80 │ │ │ │ ldrb r3, [r0, #115] @ 0x73 │ │ │ │ cmp r3, #0 │ │ │ │ bne 39ed94 │ │ │ │ ldrb r3, [r0, #121] @ 0x79 │ │ │ │ @@ -351232,26 +351232,26 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 39f1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39edfc │ │ │ │ ldrb lr, [r4, #107] @ 0x6b │ │ │ │ cmp lr, #0 │ │ │ │ beq 39ee3c │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ and r0, r3, #7 │ │ │ │ asr r1, lr, r0 │ │ │ │ @@ -351333,33 +351333,33 @@ │ │ │ │ beq 39ef1c │ │ │ │ b 39f108 │ │ │ │ ldr r0, [pc, #84] @ 39f1d8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39edfc │ │ │ │ addseq fp, r0, r0, ror #26 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, ip, asr #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0090bcd8 │ │ │ │ - rsbseq r1, r9, r8, ror r7 │ │ │ │ - rsbseq r1, r9, ip, asr r7 │ │ │ │ + rsbseq r1, r9, r8, asr r7 │ │ │ │ + rsbseq r1, r9, ip, lsr r7 │ │ │ │ addseq fp, r0, r0, lsr #24 │ │ │ │ andeq r5, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r5, r0, lsl sl │ │ │ │ + strdeq r8, [r5], #-144 @ 0xffffff70 @ │ │ │ │ addseq fp, r0, r8, lsl #21 │ │ │ │ addseq fp, r0, r8, lsr sl │ │ │ │ addseq fp, r0, r4, lsl #20 │ │ │ │ addseq fp, r0, r0, asr #19 │ │ │ │ - strdeq r8, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r8, [r5], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #128] @ 0x80 │ │ │ │ @@ -351446,43 +351446,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39f3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39f24c │ │ │ │ ldr r0, [pc, #60] @ 39f3c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39f24c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r8, lsl r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x0090b8f8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, ip, ror r8 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r5, r4, lsr r7 │ │ │ │ - rsbeq r8, r5, r0, asr r7 │ │ │ │ + rsbeq r8, r5, r4, lsl r7 │ │ │ │ + rsbeq r8, r5, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #440] @ 39f59c │ │ │ │ mov r8, r3 │ │ │ │ @@ -351571,72 +351571,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39f5bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39f440 │ │ │ │ ldr r0, [pc, #64] @ 39f5c0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39f440 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r4, lsr r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, ip, lsl r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x0090b6d4 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00658598 │ │ │ │ - strheq r8, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r8, r5, r8, ror r5 │ │ │ │ + @ instruction: 0x0065859c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 39f624 │ │ │ │ ldr r2, [pc, #72] @ 39f628 │ │ │ │ ldr r1, [pc, #72] @ 39f62c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #119] @ 0x77 │ │ │ │ strb r3, [r0, #121] @ 0x79 │ │ │ │ mov r4, r0 │ │ │ │ bl 39e7bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 39eb90 │ │ │ │ - rsbseq r1, r9, r0, lsr r0 │ │ │ │ + rsbseq r1, r9, r0, lsl r0 │ │ │ │ + rsbeq r8, r5, ip, lsr r2 │ │ │ │ rsbeq r8, r5, ip, asr r2 │ │ │ │ - rsbeq r8, r5, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #248] @ 39f740 │ │ │ │ mov r7, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -351645,51 +351645,51 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r6, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ ldr sl, [pc, #204] @ 39f74c │ │ │ │ mov r8, #2 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #180] @ 39f750 │ │ │ │ ldr r1, [pc, #180] @ 39f754 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #160] @ 39f758 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #116] @ 39f75c │ │ │ │ add r2, sl, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ add r1, r4, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ bl 324340 │ │ │ │ ldr r1, [pc, #68] @ 39f760 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -351697,22 +351697,22 @@ │ │ │ │ bl 324190 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq r0, r9, r8, asr #31 │ │ │ │ + rsbseq r0, r9, r8, lsr #31 │ │ │ │ + rsbeq r8, r5, ip, asr #3 │ │ │ │ rsbeq r8, r5, ip, ror #3 │ │ │ │ - rsbeq r8, r5, ip, lsl #4 │ │ │ │ addeq sl, r2, ip, asr sl │ │ │ │ - rsbeq r8, r5, r8, lsl #6 │ │ │ │ - rsbeq r8, r5, r4, lsl r3 │ │ │ │ - rsbeq sl, ip, r8, lsr r8 │ │ │ │ - rsbeq r8, r5, r4, lsr #5 │ │ │ │ + rsbeq r8, r5, r8, ror #5 │ │ │ │ + strdeq r8, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sl, ip, r8, lsl r8 │ │ │ │ + rsbeq r8, r5, r4, lsl #5 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ │ │ │ │ 0039f764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -351804,41 +351804,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39f948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39f7e0 │ │ │ │ ldr r0, [pc, #60] @ 39f94c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 39f7e0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r0, lsr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq fp, r0, ip, ror r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq fp, r0, r4, lsr r3 │ │ │ │ addseq sp, lr, r8, ror r8 │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r5, r8, ror r2 │ │ │ │ - @ instruction: 0x00658290 │ │ │ │ + rsbeq r8, r5, r8, asr r2 │ │ │ │ + rsbeq r8, r5, r0, ror r2 │ │ │ │ │ │ │ │ 0039f950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 39ea94 │ │ │ │ @@ -351870,15 +351870,15 @@ │ │ │ │ ldr r1, [pc, #332] @ 39fb14 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 3245d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -351893,15 +351893,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 39fb20 │ │ │ │ add r3, r4, #28 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #224] @ 39fb24 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add r5, r7, #28 │ │ │ │ str r0, [r3, #4] │ │ │ │ @@ -351910,15 +351910,15 @@ │ │ │ │ bl 39e7fc │ │ │ │ ldr r2, [pc, #192] @ 39fb2c │ │ │ │ ldr r1, [pc, #192] @ 39fb30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r7, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 3245d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -351933,51 +351933,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #92] @ 39fb40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r8, r5, r8 │ │ │ │ - rsbseq r0, r9, ip, asr #24 │ │ │ │ - ldrdeq r7, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r5, sp, r8, lsr #3 │ │ │ │ - ldrsheq r0, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, r5, r8, ror #31 │ │ │ │ + rsbseq r0, r9, ip, lsr #24 │ │ │ │ + strheq r7, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, sp, r8, lsl #3 │ │ │ │ + ldrsbeq r0, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, r5, r0, lsl #28 │ │ │ │ rsbeq r7, r5, r0, lsr #28 │ │ │ │ - rsbeq r7, r5, r0, asr #28 │ │ │ │ addseq sp, lr, ip, asr r6 │ │ │ │ - rsbeq r7, r5, ip, asr pc │ │ │ │ - rsbeq r7, r3, ip, lsr ip │ │ │ │ - rsbeq r5, sp, r8, lsl #2 │ │ │ │ - rsbseq r0, r9, r4, asr fp │ │ │ │ + rsbeq r7, r5, ip, lsr pc │ │ │ │ + rsbeq r7, r3, ip, lsl ip │ │ │ │ + rsbeq r5, sp, r8, ror #1 │ │ │ │ + rsbseq r0, r9, r4, lsr fp │ │ │ │ + rsbeq r7, r5, r4, ror #26 │ │ │ │ rsbeq r7, r5, r4, lsl #27 │ │ │ │ - rsbeq r7, r5, r4, lsr #27 │ │ │ │ addseq sp, lr, r0, asr #11 │ │ │ │ │ │ │ │ 0039fb44 : │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39fb64 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq sl, r2, r4, lsl r6 │ │ │ │ lsr r3, r2, #5 │ │ │ │ and r2, r2, #31 │ │ │ │ lsl r3, r3, #21 │ │ │ │ subs r1, r2, #16 │ │ │ │ lsr r3, r3, #21 │ │ │ │ beq 39fbcc │ │ │ │ @@ -352095,15 +352095,15 @@ │ │ │ │ add r0, r0, r2, lsl #5 │ │ │ │ ldr r0, [r0, #1996] @ 0x7cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ and r4, r3, #-2147483648 @ 0x80000000 │ │ │ │ sbc ip, r1, r2 │ │ │ │ adds lr, r0, ip │ │ │ │ @@ -352156,24 +352156,24 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #968 @ 0x3c8 │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r1, [r5] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r1, r8, r1, lsl #3 │ │ │ │ add r1, r1, #968 @ 0x3c8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr ip, [r5] │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r5] │ │ │ │ ldr lr, [r4, #24]! │ │ │ │ cmp lr, #0 │ │ │ │ bne 39fe18 │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -352187,17 +352187,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 39fecc │ │ │ │ ldr r0, [pc, #24] @ 39fed0 │ │ │ │ ldr r2, [pc, #24] @ 39fed4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00790798 │ │ │ │ - rsbeq r7, r5, r4, lsl #26 │ │ │ │ - rsbeq r7, r5, r4, lsl sp │ │ │ │ + rsbseq r0, r9, r8, ror r7 │ │ │ │ + rsbeq r7, r5, r4, ror #25 │ │ │ │ + strdeq r7, [r5], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, r1, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 39ff80 │ │ │ │ ldr r2, [pc, #144] @ 39ff84 │ │ │ │ @@ -352205,27 +352205,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #112] @ 39ff8c │ │ │ │ ldr r1, [pc, #112] @ 39ff90 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r1, [pc, #88] @ 39ff94 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r2, [pc, #76] @ 39ff98 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -352233,17 +352233,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r0, r9, ip, asr r7 │ │ │ │ - rsbeq r7, r3, r4, lsr #15 │ │ │ │ - rsbeq r4, sp, r0, ror ip │ │ │ │ + rsbseq r0, r9, ip, lsr r7 │ │ │ │ + rsbeq r7, r3, r4, lsl #15 │ │ │ │ + rsbeq r4, sp, r0, asr ip │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ umulleq ip, lr, r4, r4 │ │ │ │ muleq r0, r4, r6 │ │ │ │ addeq sl, r2, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -352259,25 +352259,25 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #0 │ │ │ │ and r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ strb r2, [r4, #12] │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b10c8 │ │ │ │ + b 9b10a0 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r4, #12] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r5, r0 │ │ │ │ str r0, [r4, #24] │ │ │ │ adc r3, r6, r1 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ str r1, [r4, #28] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #372] @ 3a01a0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -352354,15 +352354,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r7, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov sl, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ cmp r7, #4 │ │ │ │ str sl, [r6, #16] │ │ │ │ str r4, [r6, #20] │ │ │ │ ldrne r3, [r5, #252] @ 0xfc │ │ │ │ addne r6, r6, #32 │ │ │ │ bne 3a0134 │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -352396,25 +352396,25 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #768] @ 3a0500 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #748] @ 3a0504 │ │ │ │ ldr r1, [pc, #748] @ 3a0508 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, r0, #12288 @ 0x3000 │ │ │ │ ldr r2, [sl, #76] @ 0x4c │ │ │ │ cmp r2, #32 │ │ │ │ bhi 3a045c │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ @@ -352492,15 +352492,15 @@ │ │ │ │ ldr r1, [pc, #424] @ 3a0520 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #420] @ 3a0524 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3a0484 │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ bl 2487d4 │ │ │ │ str r9, [r5, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ @@ -352553,15 +352553,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #200] @ 3a053c │ │ │ │ ldr r2, [pc, #200] @ 3a0540 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #184] @ 3a0544 │ │ │ │ ldr r3, [pc, #104] @ 3a04f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -352581,34 +352581,34 @@ │ │ │ │ add r1, r1, #296 @ 0x128 │ │ │ │ bl 39fde0 │ │ │ │ b 3a02c8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ subeq r0, r0, r2, lsl #8 │ │ │ │ andvs r0, r0, r0 │ │ │ │ - rsbseq r0, r9, r4, lsl #9 │ │ │ │ + rsbseq r0, r9, r4, ror #8 │ │ │ │ addseq sl, r0, r4, asr #18 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, r4, r0, lsr #32 │ │ │ │ - rsbeq r8, r4, ip │ │ │ │ - rsbeq r7, r5, r4, ror #19 │ │ │ │ - strdeq r7, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r8, r4, r0 │ │ │ │ + rsbeq r7, r4, ip, ror #31 │ │ │ │ + rsbeq r7, r5, r4, asr #19 │ │ │ │ + ldrdeq r7, [r5], #-152 @ 0xffffff68 @ │ │ │ │ subeq r0, r0, r0, lsl #4 │ │ │ │ @ instruction: 0x0091bbb4 │ │ │ │ ldrdeq r9, [r2], r0 │ │ │ │ eorseq r7, pc, r0, lsl #20 │ │ │ │ - ldrdeq r7, [r5], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r7, r5, r4, asr #16 │ │ │ │ + strheq r7, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, r5, r4, lsr #16 │ │ │ │ andeq r0, r0, r1, lsr r6 │ │ │ │ addseq sl, r0, ip, lsr r7 │ │ │ │ andeq r0, r0, r4, lsr #18 │ │ │ │ addseq fp, r1, r4, lsl #20 │ │ │ │ addeq r9, r2, ip, lsl sp │ │ │ │ - strheq r7, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r7, r5, r4, asr #14 │ │ │ │ + @ instruction: 0x0065779c │ │ │ │ + rsbeq r7, r5, r4, lsr #14 │ │ │ │ andeq r0, r0, r2, lsl #12 │ │ │ │ umullseq sl, r0, r0, r6 │ │ │ │ addeq r9, r2, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -352620,48 +352620,48 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, #262144 @ 0x40000 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r0, r9, r8, ror #1 │ │ │ │ - rsbeq r7, r5, r8, lsr #13 │ │ │ │ - rsbeq r7, r5, ip, ror r6 │ │ │ │ + rsbseq r0, r9, r8, asr #1 │ │ │ │ + rsbeq r7, r5, r8, lsl #13 │ │ │ │ + rsbeq r7, r5, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #748] @ 3a08dc │ │ │ │ ldr r2, [pc, #748] @ 3a08e0 │ │ │ │ ldr r1, [pc, #748] @ 3a08e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r0, #12288 @ 0x3000 │ │ │ │ str r3, [r0, #1980] @ 0x7bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ @@ -352763,21 +352763,21 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [r6] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ - bl 995db0 │ │ │ │ + bl 995d88 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ - bl 995db0 │ │ │ │ + bl 995d88 │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r3, r8 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ bhi 3a07ac │ │ │ │ add r5, r4, #12352 @ 0x3040 │ │ │ │ add r6, r4, #12480 @ 0x30c0 │ │ │ │ @@ -352814,15 +352814,15 @@ │ │ │ │ ldrb r7, [r2, #2024] @ 0x7e8 │ │ │ │ and r6, r6, sl │ │ │ │ bic r7, r7, #2 │ │ │ │ strb r7, [r2, #2024] @ 0x7e8 │ │ │ │ str r6, [r3, #8] │ │ │ │ b 3a06c4 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r7, [r5, #12] │ │ │ │ b 3a0824 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3a08b8 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [r3, #4] │ │ │ │ @@ -352832,17 +352832,17 @@ │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #16] │ │ │ │ ldrb r7, [r2, #2024] @ 0x7e8 │ │ │ │ bic r7, r7, #2 │ │ │ │ strb r7, [r2, #2024] @ 0x7e8 │ │ │ │ str r6, [r3, #8] │ │ │ │ b 3a06c4 │ │ │ │ - rsbseq r0, r9, ip, asr r0 │ │ │ │ - strdeq r7, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r7, r5, r4, lsl r6 │ │ │ │ + rsbseq r0, r9, ip, lsr r0 │ │ │ │ + ldrdeq r7, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r7, [r5], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r3 │ │ │ │ add r3, r0, r2, lsl #5 │ │ │ │ mov r4, r0 │ │ │ │ @@ -352881,15 +352881,15 @@ │ │ │ │ lsr r0, r0, #16 │ │ │ │ and r0, r0, #15 │ │ │ │ cmp r0, r5 │ │ │ │ movgt sl, r2 │ │ │ │ movgt r5, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - bl 9966b0 │ │ │ │ + bl 996688 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r2, r1 │ │ │ │ add r0, r4, r0, lsl #5 │ │ │ │ bne 3a0980 │ │ │ │ cmp r9, #0 │ │ │ │ str sl, [r7, #24] │ │ │ │ @@ -352912,15 +352912,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt r7, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r9, #32] │ │ │ │ - bl 9966b0 │ │ │ │ + bl 996688 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a09fc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ ldr r2, [r9, #28] │ │ │ │ @@ -352933,15 +352933,15 @@ │ │ │ │ add r4, r4, r8, lsl #2 │ │ │ │ add r4, r4, #10432 @ 0x28c0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, r2, lsl #2] │ │ │ │ b 3a095c │ │ │ │ cmp r9, #0 │ │ │ │ beq 3a0ad0 │ │ │ │ cmp ip, #0 │ │ │ │ bne 3a0ab4 │ │ │ │ @@ -352988,15 +352988,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt r9, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ - bl 9966b0 │ │ │ │ + bl 996688 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a0b2c │ │ │ │ cmp sl, r5 │ │ │ │ mvn r3, r9 │ │ │ │ @@ -353152,18 +353152,18 @@ │ │ │ │ b 3a0bb0 │ │ │ │ ldr r1, [pc, #24] @ 3a0de4 │ │ │ │ ldr r0, [pc, #24] @ 3a0de8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ bl 24aa60 │ │ │ │ - rsbseq pc, r8, r4, lsl #17 │ │ │ │ - @ instruction: 0x00656e90 │ │ │ │ + rsbseq pc, r8, r4, ror #16 │ │ │ │ + rsbeq r6, r5, r0, ror lr │ │ │ │ tst r2, #15 │ │ │ │ sub r2, r2, #320 @ 0x140 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, r1, #1 │ │ │ │ @@ -353298,27 +353298,27 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ add r7, r5, #12288 @ 0x3000 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r9 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r1, [r7, #244] @ 0xf4 │ │ │ │ mov r2, r9 │ │ │ │ b 3a104c │ │ │ │ ldr r3, [r3, #1996] @ 0x7cc │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r9 │ │ │ │ movgt r4, r0 │ │ │ │ movgt r9, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 9966b0 │ │ │ │ + bl 996688 │ │ │ │ ldr r1, [r7, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r5, r0, lsl #5 │ │ │ │ bne 3a1034 │ │ │ │ cmn r4, #1 │ │ │ │ str r9, [r6, #16] │ │ │ │ @@ -353338,15 +353338,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3a11f4 │ │ │ │ ldr r0, [pc, #324] @ 3a11f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a0bb0 │ │ │ │ ldr sl, [r5, #1988] @ 0x7c4 │ │ │ │ add r2, r4, #63 @ 0x3f │ │ │ │ add r3, r5, r2, lsl #5 │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ @@ -353414,16 +353414,16 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ and r1, r4, #31 │ │ │ │ ldr r3, [r0, ip, lsl #2] │ │ │ │ mov lr, #1 │ │ │ │ bic r3, r3, lr, lsl r1 │ │ │ │ str r3, [r0, ip, lsl #2] │ │ │ │ b 3a10ec │ │ │ │ - rsbseq pc, r8, r0, lsr #11 │ │ │ │ - rsbeq r6, r5, r0, asr #23 │ │ │ │ + rsbseq pc, r8, r0, lsl #11 │ │ │ │ + rsbeq r6, r5, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ands r5, r2, #15 │ │ │ │ mov r1, #0 │ │ │ │ bne 3a1294 │ │ │ │ @@ -353514,15 +353514,15 @@ │ │ │ │ b 3a1298 │ │ │ │ ldr r5, [r0, #940] @ 0x3ac │ │ │ │ b 3a1298 │ │ │ │ sub r0, r2, #112 @ 0x70 │ │ │ │ orrs r0, r0, r3 │ │ │ │ bne 3a1408 │ │ │ │ ldr r3, [pc, #216] @ 3a1460 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a1408 │ │ │ │ ldr r3, [r3, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3a1408 │ │ │ │ @@ -353952,15 +353952,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ beq 3a1ba8 │ │ │ │ ldr r1, [pc, #352] @ 3a1bb0 │ │ │ │ ldr r0, [pc, #352] @ 3a1bb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #100 @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ add r5, r5, r4, lsl #5 │ │ │ │ str r6, [r5, #2012] @ 0x7dc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -354037,16 +354037,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, r2 │ │ │ │ b 3a1a60 │ │ │ │ - rsbseq lr, r8, r0, lsl #24 │ │ │ │ - rsbeq r6, r5, ip, asr #4 │ │ │ │ + rsbseq lr, r8, r0, ror #23 │ │ │ │ + rsbeq r6, r5, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ and r3, r2, #4080 @ 0xff0 │ │ │ │ subs r1, r3, #128 @ 0x80 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -354078,15 +354078,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt sl, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r8, #32] │ │ │ │ - bl 9966b0 │ │ │ │ + bl 996688 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1c34 │ │ │ │ cmp sl, #0 │ │ │ │ str r5, [r8, #44] @ 0x2c │ │ │ │ @@ -354117,15 +354117,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, sl │ │ │ │ movgt sl, r3 │ │ │ │ movgt r5, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r8, #32] │ │ │ │ - bl 9966b0 │ │ │ │ + bl 996688 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1cd0 │ │ │ │ str sl, [r8, #44] @ 0x2c │ │ │ │ sub sl, r9, r7 │ │ │ │ @@ -354140,15 +354140,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r8 │ │ │ │ movgt r8, r3 │ │ │ │ movgt fp, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [sl, #16] │ │ │ │ - bl 9966b0 │ │ │ │ + bl 996688 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1d2c │ │ │ │ cmn fp, #1 │ │ │ │ str r8, [sl, #28] │ │ │ │ @@ -354178,15 +354178,15 @@ │ │ │ │ sub r9, r9, r7 │ │ │ │ add r4, r4, r9, lsl #2 │ │ │ │ add r4, r4, #10432 @ 0x28c0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ beq 3a1e14 │ │ │ │ cmp r3, #97 @ 0x61 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ bcs 3a1eb0 │ │ │ │ and r2, r2, #4064 @ 0xfe0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ @@ -354228,25 +354228,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ popne {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ b 3a1e14 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ands r6, r2, #15 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ @@ -354352,15 +354352,15 @@ │ │ │ │ sub r1, r1, #64 @ 0x40 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a2098 │ │ │ │ sub r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r1, r3 │ │ │ │ bne 3a1f8c │ │ │ │ ldr r1, [pc, #408] @ 3a2238 │ │ │ │ - bl 9d7530 │ │ │ │ + bl 9d7510 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r1, [r0, r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3a1f8c │ │ │ │ ldr r1, [r1, #712] @ 0x2c8 │ │ │ │ cmp r1, #0 │ │ │ │ blt 3a1f8c │ │ │ │ @@ -354407,20 +354407,20 @@ │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a212c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3a2134 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 3a2134 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 3a2134 │ │ │ │ sub r1, r1, #128 @ 0x80 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a2098 │ │ │ │ sub r1, r2, #160 @ 0xa0 │ │ │ │ orrs r1, r1, r3 │ │ │ │ bne 3a1f8c │ │ │ │ @@ -354447,27 +354447,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 3a2248 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3a05d8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ addseq ip, r0, r4, lsr #32 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbseq lr, r8, r0, asr r4 │ │ │ │ - rsbeq r5, r3, r0, lsr #9 │ │ │ │ - rsbeq r2, sp, ip, ror #18 │ │ │ │ + rsbseq lr, r8, r0, lsr r4 │ │ │ │ + rsbeq r5, r3, r0, lsl #9 │ │ │ │ + rsbeq r2, sp, ip, asr #18 │ │ │ │ add ip, r0, #12288 @ 0x3000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [ip, #76] @ 0x4c │ │ │ │ lsr ip, r2, #12 │ │ │ │ and ip, ip, #31 │ │ │ │ cmp lr, ip │ │ │ │ mov r1, #0 │ │ │ │ @@ -354488,15 +354488,15 @@ │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3a22c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r8, r2, ip, lsr r3 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ mov r4, r0 │ │ │ │ tst r1, #2 │ │ │ │ ldr r2, [r0, #936] @ 0x3a8 │ │ │ │ ldrne r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -354517,15 +354517,15 @@ │ │ │ │ beq 3a2304 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r1, #0 │ │ │ │ andne r1, r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mvn r3, #0 │ │ │ │ b 3a2318 │ │ │ │ mov r3, #0 │ │ │ │ b 3a2318 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -354561,15 +354561,15 @@ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ b 3a22c4 │ │ │ │ and r1, r1, #3 │ │ │ │ str r1, [r0, #964] @ 0x3c4 │ │ │ │ b 3a22c4 │ │ │ │ - rsbseq lr, r8, ip, ror #6 │ │ │ │ + rsbseq lr, r8, ip, asr #6 │ │ │ │ mov ip, #1 │ │ │ │ lsl ip, ip, r1 │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ lsl r2, r2, r1 │ │ │ │ tst ip, r3 │ │ │ │ beq 3a2410 │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ @@ -354591,27 +354591,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 3a2488 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #40] @ 3a248c │ │ │ │ ldr r1, [pc, #40] @ 3a2490 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - @ instruction: 0x0078e294 │ │ │ │ - rsbeq r5, r3, r0, ror #4 │ │ │ │ - rsbeq r2, sp, ip, lsr #14 │ │ │ │ + b 74c134 │ │ │ │ + rsbseq lr, r8, r4, ror r2 │ │ │ │ + rsbeq r5, r3, r0, asr #4 │ │ │ │ + rsbeq r2, sp, ip, lsl #14 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, lr, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #220] @ 3a2588 │ │ │ │ @@ -354624,15 +354624,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r0, #752] @ 0x2f0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3a2548 │ │ │ │ ldr r2, [pc, #160] @ 3a2594 │ │ │ │ cmp r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r1, #48 @ 0x30 │ │ │ │ @@ -354642,15 +354642,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #32 │ │ │ │ mov r3, r0 │ │ │ │ str r6, [sp] │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -354658,28 +354658,28 @@ │ │ │ │ ldr ip, [pc, #72] @ 3a2598 │ │ │ │ add r3, r8, #28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq lr, r8, r8, lsr #4 │ │ │ │ - rsbeq r5, r5, r4, lsl r9 │ │ │ │ - rsbeq r5, r5, r8, lsr #18 │ │ │ │ + rsbseq lr, r8, r8, lsl #4 │ │ │ │ + strdeq r5, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r5, r5, r8, lsl #18 │ │ │ │ addeq r8, r2, r0, lsl #2 │ │ │ │ - rsbeq r5, r5, r8, lsr #17 │ │ │ │ + rsbeq r5, r5, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #188] @ 3a2670 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -354687,59 +354687,59 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3a2674 │ │ │ │ ldr r1, [pc, #172] @ 3a2678 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #152] @ 3a267c │ │ │ │ ldr r1, [pc, #152] @ 3a2680 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #140] @ 3a2684 │ │ │ │ ldr r7, [pc, #140] @ 3a2688 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #112] @ 3a268c │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 324190 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r6, #928 @ 0x3a0 │ │ │ │ bl 338d68 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338e68 │ │ │ │ - rsbseq lr, r8, r4, lsr #2 │ │ │ │ - rsbeq r5, r5, r8, lsl #16 │ │ │ │ - rsbeq r5, r5, r8, lsl r8 │ │ │ │ - rsbeq r5, r3, r0, asr #1 │ │ │ │ - rsbeq r2, sp, ip, lsl #11 │ │ │ │ - rsbeq r5, r4, r4, lsl ip │ │ │ │ - rsbeq r5, r4, r8, lsr #24 │ │ │ │ + rsbseq lr, r8, r4, lsl #2 │ │ │ │ + rsbeq r5, r5, r8, ror #15 │ │ │ │ + strdeq r5, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r5, r3, r0, lsr #1 │ │ │ │ + rsbeq r2, sp, ip, ror #10 │ │ │ │ + strdeq r5, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r5, r4, r8, lsl #24 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ │ │ │ │ 003a2690 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -354797,22 +354797,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3a2810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a26f0 │ │ │ │ ldr r2, [pc, #96] @ 3a2814 │ │ │ │ ldr r3, [pc, #64] @ 3a27f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -354820,28 +354820,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a27e8 │ │ │ │ ldr r0, [pc, #64] @ 3a2818 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r0, lsl #20 │ │ │ │ addseq r8, r0, r0, asr r4 │ │ │ │ addseq r8, r0, ip, asr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r8, r0, r4, lsr #8 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r5, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x00655690 │ │ │ │ addseq r8, r0, r8, ror #6 │ │ │ │ - strheq r5, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x00655690 │ │ │ │ │ │ │ │ 003a281c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 3a2960 │ │ │ │ @@ -354902,41 +354902,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a2988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a287c │ │ │ │ ldr r0, [pc, #60] @ 3a298c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a287c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r0, r8, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq sl, lr, ip, asr r8 │ │ │ │ addseq r8, r0, r0, asr #5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq sl, lr, r4, lsr #16 │ │ │ │ addseq r8, r0, r8, lsl #5 │ │ │ │ andeq r2, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r5, r4, ror r5 │ │ │ │ - @ instruction: 0x00655598 │ │ │ │ + rsbeq r5, r5, r4, asr r5 │ │ │ │ + rsbeq r5, r5, r8, ror r5 │ │ │ │ │ │ │ │ 003a2990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 3a2ac4 │ │ │ │ @@ -354991,68 +354991,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3a2ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [r5] │ │ │ │ b 3a29e8 │ │ │ │ ldr r0, [pc, #60] @ 3a2aec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [r5] │ │ │ │ b 3a29e8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r0, r4, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r8, r0, r4, asr r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x009ea6d0 │ │ │ │ addseq r8, r0, ip, lsr #2 │ │ │ │ andeq r3, r0, r8, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r5, ip, ror r4 │ │ │ │ - rsbeq r5, r5, r0, lsr #9 │ │ │ │ + rsbeq r5, r5, ip, asr r4 │ │ │ │ + rsbeq r5, r5, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3a2b1c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r7, r2, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3a2ba0 │ │ │ │ ldr r2, [pc, #104] @ 3a2ba4 │ │ │ │ ldr r1, [pc, #104] @ 3a2ba8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #76] @ 3a2bac │ │ │ │ ldr lr, [pc, #76] @ 3a2bb0 │ │ │ │ ldr ip, [pc, #76] @ 3a2bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -355062,19 +355062,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 3a2bb8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - rsbseq sp, r8, r0, ror #23 │ │ │ │ - rsbeq r4, r3, r0, ror #22 │ │ │ │ - rsbeq r2, sp, ip, lsr #32 │ │ │ │ - rsbeq r5, r5, ip, lsl r4 │ │ │ │ + b 74c134 │ │ │ │ + rsbseq sp, r8, r0, asr #23 │ │ │ │ + rsbeq r4, r3, r0, asr #22 │ │ │ │ + rsbeq r2, sp, ip │ │ │ │ + strdeq r5, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ umulleq sl, lr, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -355088,49 +355088,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74da24 │ │ │ │ + bl 74d9fc │ │ │ │ ldr r1, [pc, #228] @ 3a2d00 │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 3a2ca8 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 750404 │ │ │ │ + bl 7503dc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 3a2d04 │ │ │ │ @@ -355140,46 +355140,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq sp, r8, r8, asr #22 │ │ │ │ - rsbeq r6, r4, ip, ror r8 │ │ │ │ - @ instruction: 0x00646890 │ │ │ │ - rsbeq r5, r5, r4, ror #6 │ │ │ │ - rsbseq sp, r8, r8, ror #20 │ │ │ │ - strdeq r5, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq r5, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sp, r8, r8, lsr #22 │ │ │ │ + rsbeq r6, r4, ip, asr r8 │ │ │ │ + rsbeq r6, r4, r0, ror r8 │ │ │ │ + rsbeq r5, r5, r4, asr #6 │ │ │ │ + rsbseq sp, r8, r8, asr #20 │ │ │ │ + ldrdeq r5, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + strheq r5, [r5], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #92] @ 3a2d90 │ │ │ │ ldr r2, [pc, #92] @ 3a2d94 │ │ │ │ ldr r1, [pc, #92] @ 3a2d98 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a2d70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -355187,17 +355187,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, r8, r8, ror #19 │ │ │ │ - rsbeq r6, r4, r8, lsl r7 │ │ │ │ - rsbeq r6, r4, r0, lsr r7 │ │ │ │ + rsbseq sp, r8, r8, asr #19 │ │ │ │ + strdeq r6, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, r4, r0, lsl r7 │ │ │ │ │ │ │ │ 003a2d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 3a2e6c │ │ │ │ @@ -355207,15 +355207,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 3a2e70 │ │ │ │ ldr r1, [pc, #164] @ 3a2e74 │ │ │ │ ldr r3, [pc, #164] @ 3a2e78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3a2e4c │ │ │ │ ldr r8, [pc, #140] @ 3a2e7c │ │ │ │ ldr r7, [pc, #140] @ 3a2e80 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -355225,15 +355225,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3a2e4c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 3a2e00 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -355244,47 +355244,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sp, r8, ip, ror #18 │ │ │ │ - ldrdeq r4, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - strdeq r5, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sp, r8, ip, asr #18 │ │ │ │ + strheq r4, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq r5, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r6, r4, ip, ror #12 │ │ │ │ - rsbeq r6, r4, r4, lsl #13 │ │ │ │ + rsbeq r6, r4, ip, asr #12 │ │ │ │ + rsbeq r6, r4, r4, ror #12 │ │ │ │ │ │ │ │ 003a2e84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 3a2ee4 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r5, [r5], #-0 @ │ │ │ │ + strheq r5, [r5], #-0 @ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3a2f3c │ │ │ │ ldr r1, [pc, #136] @ 3a2f88 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -355317,15 +355317,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 3a2f3c │ │ │ │ b 3a2f38 │ │ │ │ - rsbseq sp, r8, r0, lsl #17 │ │ │ │ + rsbseq sp, r8, r0, ror #16 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -355342,15 +355342,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 3a2ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r7, r2, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 3a30c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -355359,25 +355359,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3a30cc │ │ │ │ ldr r1, [pc, #172] @ 3a30d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #152] @ 3a30d4 │ │ │ │ ldr r1, [pc, #152] @ 3a30d8 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #120] @ 3a30dc │ │ │ │ ldr r1, [pc, #120] @ 3a30e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3a30e4 │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 3a30e8 │ │ │ │ @@ -355397,24 +355397,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, r4, ror r7 │ │ │ │ - rsbeq r4, r3, r8, lsl #13 │ │ │ │ - rsbeq r1, sp, r0, asr fp │ │ │ │ - rsbeq r0, r4, r8, ror lr │ │ │ │ - rsbeq sl, r3, r0, lsr #5 │ │ │ │ + rsbseq sp, r8, r4, asr r7 │ │ │ │ + rsbeq r4, r3, r8, ror #12 │ │ │ │ + rsbeq r1, sp, r0, lsr fp │ │ │ │ + rsbeq r0, r4, r8, asr lr │ │ │ │ + rsbeq sl, r3, r0, lsl #5 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ umulleq r7, r2, r8, r6 │ │ │ │ - rsbeq r4, r5, r0, asr #30 │ │ │ │ + rsbeq r4, r5, r0, lsr #30 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 3a3174 │ │ │ │ mov r1, #1 │ │ │ │ @@ -355514,19 +355514,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 3a322c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 3a3220 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 3a35ec │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -355543,15 +355543,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 3a35fc │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -355596,79 +355596,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #544] @ 3a3610 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #504] @ 3a3614 │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #456] @ 3a3618 │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #408] @ 3a361c │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #356] @ 3a3620 │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -355699,15 +355699,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 3a3628 │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr ip, [pc, #160] @ 3a362c │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -355726,30 +355726,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - ldrheq sp, [r8], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x0078d494 │ │ │ │ addseq r7, r0, ip, lsr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r4, [r5], #-192 @ 0xffffff40 @ │ │ │ │ - strdeq r4, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq r4, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r4, [r5], #-204 @ 0xffffff34 @ │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ addeq r7, r2, r0, ror r3 │ │ │ │ - rsbeq r4, r5, ip, asr #24 │ │ │ │ - rsbeq r4, r5, r8, lsr #24 │ │ │ │ - rsbeq r4, r5, ip, lsl #24 │ │ │ │ + rsbeq r4, r5, ip, lsr #24 │ │ │ │ + rsbeq r4, r5, r8, lsl #24 │ │ │ │ rsbeq r4, r5, ip, ror #23 │ │ │ │ - rsbeq r4, r5, r4, asr #23 │ │ │ │ - @ instruction: 0x00654b9c │ │ │ │ - rsbeq r4, r3, ip, lsr r1 │ │ │ │ - rsbeq r1, sp, r8, lsl #12 │ │ │ │ + rsbeq r4, r5, ip, asr #23 │ │ │ │ + rsbeq r4, r5, r4, lsr #23 │ │ │ │ + rsbeq r4, r5, ip, ror fp │ │ │ │ + rsbeq r4, r3, ip, lsl r1 │ │ │ │ + rsbeq r1, sp, r8, ror #11 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ addseq r7, r0, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -355763,25 +355763,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2d9c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 3a3734 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #308] @ 3a37c0 │ │ │ │ ldr r2, [pc, #308] @ 3a37c4 │ │ │ │ ldr r1, [pc, #308] @ 3a37c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 3a3794 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3a3778 │ │ │ │ @@ -355841,19 +355841,19 @@ │ │ │ │ beq 3a3734 │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 3a3738 │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 3a3718 │ │ │ │ - ldrsheq sp, [r8], #-0 @ │ │ │ │ - rsbeq r5, r4, r0, asr #27 │ │ │ │ - ldrdeq r5, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsbeq sp, [r8], #-0 @ │ │ │ │ + rsbeq r5, r4, r0, lsr #27 │ │ │ │ + strheq r5, [r4], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 3a39e4 │ │ │ │ ldr r4, [pc, #512] @ 3a39e8 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -355864,49 +355864,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74da24 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #460] @ 3a39f0 │ │ │ │ ldr r1, [pc, #460] @ 3a39f4 │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #436] @ 3a39f8 │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 3a39fc │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #416] @ 3a3a00 │ │ │ │ ldr r1, [pc, #416] @ 3a3a04 │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 3a3a08 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #384] @ 3a3a0c │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 3a39cc │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -355980,50 +355980,50 @@ │ │ │ │ b 3a3948 │ │ │ │ ldr r0, [pc, #60] @ 3a3a10 │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078cf9c │ │ │ │ - strheq r3, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r1, sp, ip, ror r3 │ │ │ │ - rsbeq r5, r4, r4, lsr ip │ │ │ │ - rsbeq r4, r5, r4, asr r7 │ │ │ │ - rsbeq r4, r5, r8, ror sl │ │ │ │ + rsbseq ip, r8, ip, ror pc │ │ │ │ + @ instruction: 0x00633e94 │ │ │ │ + rsbeq r1, sp, ip, asr r3 │ │ │ │ + rsbeq r5, r4, r4, lsl ip │ │ │ │ + rsbeq r4, r5, r4, lsr r7 │ │ │ │ + rsbeq r4, r5, r8, asr sl │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r0, r4, r4, asr r6 │ │ │ │ - rsbeq r9, r3, ip, ror sl │ │ │ │ - rsbeq r4, r5, r0, lsl #15 │ │ │ │ - rsbeq r4, r5, r8, ror r7 │ │ │ │ - @ instruction: 0x00654698 │ │ │ │ + rsbeq r0, r4, r4, lsr r6 │ │ │ │ + rsbeq r9, r3, ip, asr sl │ │ │ │ + rsbeq r4, r5, r0, ror #14 │ │ │ │ + rsbeq r4, r5, r8, asr r7 │ │ │ │ + rsbeq r4, r5, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 3a2d9c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a3a9c │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #104] @ 3a3abc │ │ │ │ ldr r2, [pc, #104] @ 3a3ac0 │ │ │ │ ldr r1, [pc, #104] @ 3a3ac4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3a9c │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -356034,40 +356034,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r8, r8, lsr #26 │ │ │ │ - strdeq r5, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r5, r4, r0, lsl sl │ │ │ │ + rsbseq ip, r8, r8, lsl #26 │ │ │ │ + ldrdeq r5, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + strdeq r5, [r4], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 3a2d9c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a3b5c │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #120] @ 3a3b7c │ │ │ │ ldr r2, [pc, #120] @ 3a3b80 │ │ │ │ ldr r1, [pc, #120] @ 3a3b84 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3b5c │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -356082,17 +356082,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq ip, r8, r8, ror ip │ │ │ │ - rsbeq r5, r4, r8, asr #18 │ │ │ │ - rsbeq r5, r4, r0, ror #18 │ │ │ │ + rsbseq ip, r8, r8, asr ip │ │ │ │ + rsbeq r5, r4, r8, lsr #18 │ │ │ │ + rsbeq r5, r4, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -356115,25 +356115,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2d9c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3a3c58 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #108] @ 3a3c78 │ │ │ │ ldr r2, [pc, #108] @ 3a3c7c │ │ │ │ ldr r1, [pc, #108] @ 3a3c80 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3c58 │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -356145,17 +356145,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r8, r0, ror fp │ │ │ │ - rsbeq r5, r4, r0, asr #16 │ │ │ │ - rsbeq r5, r4, r8, asr r8 │ │ │ │ + rsbseq ip, r8, r0, asr fp │ │ │ │ + rsbeq r5, r4, r0, lsr #16 │ │ │ │ + rsbeq r5, r4, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -356166,25 +356166,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2d9c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3a3d18 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #136] @ 3a3d60 │ │ │ │ ldr r2, [pc, #136] @ 3a3d64 │ │ │ │ ldr r1, [pc, #136] @ 3a3d68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3d18 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -356203,17 +356203,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r8, r4, lsr #21 │ │ │ │ - rsbeq r5, r4, r4, ror r7 │ │ │ │ - rsbeq r5, r4, r8, lsl #15 │ │ │ │ + rsbseq ip, r8, r4, lsl #21 │ │ │ │ + rsbeq r5, r4, r4, asr r7 │ │ │ │ + rsbeq r5, r4, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -356236,25 +356236,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2d9c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3a3e5c │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #180] @ 3a3ea4 │ │ │ │ ldr r2, [pc, #180] @ 3a3ea8 │ │ │ │ ldr r1, [pc, #180] @ 3a3eac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3a3e50 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3a3e7c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -356284,17 +356284,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq ip, r8, ip, lsl #19 │ │ │ │ - rsbeq r5, r4, ip, asr r6 │ │ │ │ - rsbeq r5, r4, r4, ror r6 │ │ │ │ + rsbseq ip, r8, ip, ror #18 │ │ │ │ + rsbeq r5, r4, ip, lsr r6 │ │ │ │ + rsbeq r5, r4, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #372] @ 3a403c │ │ │ │ ldr r3, [pc, #372] @ 3a4040 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -356370,41 +356370,41 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a4060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a3f0c │ │ │ │ ldr r0, [pc, #60] @ 3a4064 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a3f0c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r4, asr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r0, r4, lsr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00906bf0 │ │ │ │ @ instruction: 0x00906bb4 │ │ │ │ andeq r2, r0, r4, lsl sp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00654094 │ │ │ │ - strheq r4, [r5], #-8 @ │ │ │ │ + rsbeq r4, r5, r4, ror r0 │ │ │ │ + @ instruction: 0x00654098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #280] @ 3a4198 │ │ │ │ ands r4, r2, #1 │ │ │ │ ldr r2, [pc, #276] @ 3a419c │ │ │ │ @@ -356457,40 +356457,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a41b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a40c0 │ │ │ │ ldr r0, [pc, #56] @ 3a41bc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a40c0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r6, r0, r8, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r6, r0, r8, ror sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r6, r0, r4, asr sl │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r3, r5, ip, ror pc │ │ │ │ @ instruction: 0x00653f9c │ │ │ │ - strheq r3, [r5], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 003a41c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -356505,63 +356505,63 @@ │ │ │ │ ldr r2, [pc, #84] @ 3a4250 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r4 │ │ │ │ bl 441b28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r3, r5, r0, ror pc │ │ │ │ + rsbeq r3, r5, r0, asr pc │ │ │ │ addeq r6, r2, ip, ror r6 │ │ │ │ ldr r0, [pc, #4] @ 3a4260 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r6, r2, r8, lsl #13 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ mov r1, r2 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3a4334 │ │ │ │ ldr r2, [pc, #172] @ 3a4338 │ │ │ │ ldr r1, [pc, #172] @ 3a433c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #140] @ 3a4340 │ │ │ │ ldr r1, [pc, #140] @ 3a4344 │ │ │ │ add r5, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #108] @ 3a4348 │ │ │ │ ldr r1, [pc, #108] @ 3a434c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #100] @ 3a4350 │ │ │ │ mov ip, #3 │ │ │ │ ldr r3, [pc, #96] @ 3a4354 │ │ │ │ @@ -356578,19 +356578,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r8, r0, asr #11 │ │ │ │ - rsbeq pc, r3, r0, lsr #24 │ │ │ │ - rsbeq r9, r3, r8, asr #32 │ │ │ │ - strdeq r3, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - strheq r0, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq ip, r8, r0, lsr #11 │ │ │ │ + rsbeq pc, r3, r0, lsl #24 │ │ │ │ + rsbeq r9, r3, r8, lsr #32 │ │ │ │ + ldrdeq r3, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x006d089c │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ streq r8, [r4], #134 @ 0x86 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ addeq r6, r2, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -356603,24 +356603,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 750380 │ │ │ │ - ldrsbeq ip, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r3, r5, r8, lsl lr │ │ │ │ - rsbeq r3, r5, r0, lsl #28 │ │ │ │ + b 750358 │ │ │ │ + ldrheq ip, [r8], #-68 @ 0xffffffbc @ │ │ │ │ + strdeq r3, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r3, r5, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 3a4454 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -356628,41 +356628,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 3a4458 │ │ │ │ ldr r1, [pc, #108] @ 3a445c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #88] @ 3a4460 │ │ │ │ ldr r1, [pc, #88] @ 3a4464 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 324340 │ │ │ │ ldr r1, [pc, #40] @ 3a4468 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324190 │ │ │ │ - rsbseq ip, r8, r8, ror r4 │ │ │ │ - strheq r3, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r0, sp, r4, lsl #15 │ │ │ │ - rsbeq r3, r5, ip, ror sp │ │ │ │ - @ instruction: 0x00653d94 │ │ │ │ + rsbseq ip, r8, r8, asr r4 │ │ │ │ + @ instruction: 0x0063329c │ │ │ │ + rsbeq r0, sp, r4, ror #14 │ │ │ │ + rsbeq r3, r5, ip, asr sp │ │ │ │ + rsbeq r3, r5, r4, ror sp │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #584] @ 3a46cc │ │ │ │ ldr r6, [pc, #584] @ 3a46d0 │ │ │ │ @@ -356681,26 +356681,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #516] @ 3a46e0 │ │ │ │ ldr r1, [pc, #516] @ 3a46e4 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r6, [sp] │ │ │ │ ldr r7, [pc, #496] @ 3a46e8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr fp, [r4, #100] @ 0x64 │ │ │ │ mov r3, #7 │ │ │ │ add r1, sp, #18 │ │ │ │ mov r2, #2 │ │ │ │ strh r3, [sp, #18] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ @@ -356710,30 +356710,30 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strh r2, [sp, #18] │ │ │ │ add r0, fp, #6 │ │ │ │ mov r2, #2 │ │ │ │ bl 249608 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [fp, #61] @ 0x3d │ │ │ │ - bl 7194f8 │ │ │ │ + bl 7194d0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 441b28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3a49f4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a4648 │ │ │ │ ldr r0, [pc, #372] @ 3a46ec │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7505c0 │ │ │ │ + bl 750598 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 39f978 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r6, #1748] @ 0x6d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a4bd8 │ │ │ │ @@ -356741,20 +356741,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a51d0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #296] @ 3a46f4 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r3, [pc, #280] @ 3a46f8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r9 │ │ │ │ bl 3a5340 │ │ │ │ mov r1, #0 │ │ │ │ @@ -356768,15 +356768,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a51d0 │ │ │ │ ldr r1, [pc, #224] @ 3a4700 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7584d8 │ │ │ │ + bl 7584b0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a5340 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a468c │ │ │ │ ldr r2, [pc, #180] @ 3a4704 │ │ │ │ @@ -356809,107 +356809,107 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a52a0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r6, r0, r4, r6 │ │ │ │ - ldrheq ip, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x0078c398 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, r3, r4, lsl #4 │ │ │ │ - ldrdeq r0, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r3, r5, ip, lsr #25 │ │ │ │ - rsbeq r3, r5, r4, asr #25 │ │ │ │ + rsbeq r3, r3, r4, ror #3 │ │ │ │ + strheq r0, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r3, r5, ip, lsl #25 │ │ │ │ + rsbeq r3, r5, r4, lsr #25 │ │ │ │ addseq r6, r0, r8, lsr #12 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - strdeq r3, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r0, r4, r8, lsl r0 │ │ │ │ + ldrdeq r3, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq pc, [r3], #-248 @ 0xffffff08 @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r1, r4, r8, lsl #14 │ │ │ │ - rsbeq r3, r5, r0, lsl #23 │ │ │ │ + rsbeq r1, r4, r8, ror #13 │ │ │ │ + rsbeq r3, r5, r0, ror #22 │ │ │ │ addseq r6, r0, ip, asr #9 │ │ │ │ addseq r6, r0, r8, lsl #9 │ │ │ │ - rsbeq ip, r4, r4, lsr #10 │ │ │ │ + rsbeq ip, r4, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 3a474c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r6, r2, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3a47c0 │ │ │ │ ldr r2, [pc, #88] @ 3a47c4 │ │ │ │ ldr r1, [pc, #88] @ 3a47c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #60] @ 3a47cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r8, r0, lsr #2 │ │ │ │ - rsbeq r2, r3, r4, lsr pc │ │ │ │ - rsbeq r0, sp, r0, lsl #8 │ │ │ │ - rsbeq r4, r5, r4, lsl r2 │ │ │ │ + rsbseq ip, r8, r0, lsl #2 │ │ │ │ + rsbeq r2, r3, r4, lsl pc │ │ │ │ + rsbeq r0, sp, r0, ror #7 │ │ │ │ + strdeq r4, [r5], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3a4838 │ │ │ │ ldr r2, [pc, #80] @ 3a483c │ │ │ │ ldr r1, [pc, #80] @ 3a4840 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #68] @ 3a4844 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #52] @ 3a4848 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r8, r4, lsr #1 │ │ │ │ - rsbeq r2, r3, ip, lsr #29 │ │ │ │ - rsbeq r3, r5, r4, asr #21 │ │ │ │ + rsbseq ip, r8, r4, lsl #1 │ │ │ │ + rsbeq r2, r3, ip, lsl #29 │ │ │ │ + rsbeq r3, r5, r4, lsr #21 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #252] @ 3a4960 │ │ │ │ @@ -356926,15 +356926,15 @@ │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, sp, #12 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a658 │ │ │ │ mov r0, r6 │ │ │ │ @@ -356973,51 +356973,51 @@ │ │ │ │ mvn r3, #0 │ │ │ │ rsb r1, r0, #40 @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 24a5c8 <__snprintf_chk@plt> │ │ │ │ b 3a48ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r8, ip, lsr #32 │ │ │ │ + rsbseq ip, r8, ip │ │ │ │ addseq r6, r0, r4, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r3, r4, lsr #27 │ │ │ │ - rsbeq pc, r3, r8, asr #26 │ │ │ │ - rsbeq r4, pc, r4, ror #14 │ │ │ │ + rsbeq pc, r3, r4, lsl #27 │ │ │ │ + rsbeq pc, r3, r8, lsr #26 │ │ │ │ + rsbeq r4, pc, r4, asr #14 │ │ │ │ addseq r6, r0, r0, lsr #4 │ │ │ │ - rsbeq r3, r5, r4, ror r8 │ │ │ │ + rsbeq r3, r5, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3a49e4 │ │ │ │ ldr r2, [pc, #76] @ 3a49e8 │ │ │ │ ldr r1, [pc, #76] @ 3a49ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #48] @ 3a49f0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq fp, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, r3, r4, lsl #26 │ │ │ │ - ldrdeq r0, [sp], #-16 @ │ │ │ │ - rsbeq pc, r3, r0, lsr sl @ │ │ │ │ + ldrsbeq fp, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r2, r3, r4, ror #25 │ │ │ │ + strheq r0, [sp], #-16 @ │ │ │ │ + rsbeq pc, r3, r0, lsl sl @ │ │ │ │ │ │ │ │ 003a49f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #400] @ 3a4b9c │ │ │ │ @@ -357033,67 +357033,67 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 3a4a98 │ │ │ │ ldr r4, [pc, #356] @ 3a4ba4 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a0c0 │ │ │ │ + bl 74a098 │ │ │ │ ldr r3, [pc, #340] @ 3a4ba8 │ │ │ │ ldr r2, [pc, #340] @ 3a4bac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ str r0, [r7] │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ str r5, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #272] @ 3a4bb0 │ │ │ │ ldr sl, [pc, #272] @ 3a4bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [pc, #256] @ 3a4bb8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74a0c0 │ │ │ │ + bl 74a098 │ │ │ │ ldr r2, [pc, #236] @ 3a4bbc │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #17 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r9, #0 │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ str r5, [r0, #72] @ 0x48 │ │ │ │ str r0, [r7] │ │ │ │ beq 3a4a7c │ │ │ │ ldr r2, [pc, #192] @ 3a4bc0 │ │ │ │ ldr r1, [pc, #192] @ 3a4bc4 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #164] @ 3a4bc8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339320 │ │ │ │ ldr r0, [r7] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -357109,38 +357109,38 @@ │ │ │ │ ldr r1, [pc, #112] @ 3a4bd4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ addseq r8, lr, r0, lsr #13 │ │ │ │ addseq r6, r0, r0, lsl #2 │ │ │ │ - rsbeq pc, r3, ip, lsr #19 │ │ │ │ - rsbseq fp, r8, ip, lsr lr │ │ │ │ - rsbeq pc, r3, ip, asr #23 │ │ │ │ - rsbeq r3, r5, ip, asr r7 │ │ │ │ - rsbeq pc, r3, r4, asr #18 │ │ │ │ - ldrsbeq fp, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq pc, r3, ip, asr fp @ │ │ │ │ - rsbeq r3, r4, r8, lsl #14 │ │ │ │ - rsbeq r3, r4, r4, lsl r7 │ │ │ │ + rsbeq pc, r3, ip, lsl #19 │ │ │ │ + rsbseq fp, r8, ip, lsl lr │ │ │ │ + rsbeq pc, r3, ip, lsr #23 │ │ │ │ + rsbeq r3, r5, ip, lsr r7 │ │ │ │ + rsbeq pc, r3, r4, lsr #18 │ │ │ │ + ldrheq fp, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq pc, r3, ip, lsr fp @ │ │ │ │ + rsbeq r3, r4, r8, ror #13 │ │ │ │ + strdeq r3, [r4], #-100 @ 0xffffff9c @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq r3, r5, ip, ror r6 │ │ │ │ - rsbseq fp, r8, ip, lsr #26 │ │ │ │ - rsbeq r3, r5, r0, asr r6 │ │ │ │ + rsbeq r3, r5, ip, asr r6 │ │ │ │ + rsbseq fp, r8, ip, lsl #26 │ │ │ │ + rsbeq r3, r5, r0, lsr r6 │ │ │ │ │ │ │ │ 003a4bd8 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -357166,17 +357166,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bl 24b6c8 │ │ │ │ - rsbseq fp, r8, r0, ror #24 │ │ │ │ - rsbeq r3, r5, r4, lsl #11 │ │ │ │ - ldrdeq r3, [r5], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq fp, r8, r0, asr #24 │ │ │ │ + rsbeq r3, r5, r4, ror #10 │ │ │ │ + strheq r3, [r5], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 003a4c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -357188,24 +357188,24 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #212] @ 3a4d60 │ │ │ │ add r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74da24 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #184] @ 3a4d64 │ │ │ │ ldr r1, [pc, #184] @ 3a4d68 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #160] @ 3a4d6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r0 │ │ │ │ bne 3a4d3c │ │ │ │ cmp r4, #15 │ │ │ │ bhi 3a4d18 │ │ │ │ @@ -357235,26 +357235,26 @@ │ │ │ │ ldr r1, [pc, #60] @ 3a4d80 │ │ │ │ ldr r0, [pc, #60] @ 3a4d84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #100 @ 0x64 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r0, lsl ip │ │ │ │ - rsbeq r2, r3, ip, lsl sl │ │ │ │ - rsbeq pc, ip, r8, ror #29 │ │ │ │ - rsbeq pc, r3, ip, ror r9 @ │ │ │ │ - rsbeq pc, r3, r4, lsr r7 @ │ │ │ │ + ldrsheq fp, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq r2, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq pc, ip, r8, asr #29 │ │ │ │ + rsbeq pc, r3, ip, asr r9 @ │ │ │ │ + rsbeq pc, r3, r4, lsl r7 @ │ │ │ │ addseq r8, lr, r4, ror #7 │ │ │ │ addseq r8, lr, r0, lsr #7 │ │ │ │ - rsbseq fp, r8, ip, ror #22 │ │ │ │ - @ instruction: 0x00653490 │ │ │ │ - rsbeq r3, r5, r0, ror #9 │ │ │ │ - rsbeq r3, r5, r4, ror r4 │ │ │ │ - ldrdeq r3, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq fp, r8, ip, asr #22 │ │ │ │ + rsbeq r3, r5, r0, ror r4 │ │ │ │ + rsbeq r3, r5, r0, asr #9 │ │ │ │ + rsbeq r3, r5, r4, asr r4 │ │ │ │ + strheq r3, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 003a4d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -357269,23 +357269,23 @@ │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3245d4 │ │ │ │ - ldrsbeq fp, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r2, r3, r8, ror #17 │ │ │ │ - strheq pc, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + ldrheq fp, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r2, r3, r8, asr #17 │ │ │ │ + @ instruction: 0x006cfd90 │ │ │ │ │ │ │ │ 003a4dfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -357325,20 +357325,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3a4ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, ip, lsl sl │ │ │ │ - rsbeq r3, r5, r0, asr #6 │ │ │ │ - rsbeq r3, r5, r4, ror #7 │ │ │ │ - ldrsheq fp, [r8], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r3, r5, ip, lsl r3 │ │ │ │ - ldrdeq r3, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq fp, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r3, r5, r0, lsr #6 │ │ │ │ + rsbeq r3, r5, r4, asr #7 │ │ │ │ + ldrsbeq fp, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + strdeq r3, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq r3, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 003a4ec8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a4ef8 │ │ │ │ cmp r1, #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ @@ -357358,17 +357358,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a4f34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, ip, ror r9 │ │ │ │ - rsbeq r3, r5, r0, lsr #5 │ │ │ │ - rsbeq r3, r5, r8, lsr #7 │ │ │ │ + rsbseq fp, r8, ip, asr r9 │ │ │ │ + rsbeq r3, r5, r0, lsl #5 │ │ │ │ + rsbeq r3, r5, r8, lsl #7 │ │ │ │ │ │ │ │ 003a4f38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -357377,15 +357377,15 @@ │ │ │ │ bne 3a4f94 │ │ │ │ ldr r1, [pc, #216] @ 3a5038 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ ldr r0, [r1, #72] @ 0x48 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -357396,29 +357396,29 @@ │ │ │ │ ldr r2, [pc, #152] @ 3a5040 │ │ │ │ ldr r1, [pc, #152] @ 3a5044 │ │ │ │ add r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74da24 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #124] @ 3a5048 │ │ │ │ ldr r1, [pc, #124] @ 3a504c │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a5028 │ │ │ │ str r5, [r6, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -357428,19 +357428,19 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r3, r5 │ │ │ │ ble 3a4f74 │ │ │ │ str r5, [r6, #96] @ 0x60 │ │ │ │ b 3a5008 │ │ │ │ addseq r8, lr, ip, asr #2 │ │ │ │ - ldrsheq fp, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq r2, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq pc, ip, r8, asr #23 │ │ │ │ - rsbeq pc, r3, r0, ror #12 │ │ │ │ - rsbeq pc, r3, r8, lsl r4 @ │ │ │ │ + ldrsbeq fp, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq r2, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, ip, r8, lsr #23 │ │ │ │ + rsbeq pc, r3, r0, asr #12 │ │ │ │ + strdeq pc, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 003a5050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -357465,181 +357465,181 @@ │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a5168 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5, #96] @ 0x60 │ │ │ │ - bl 702acc │ │ │ │ + bl 702aa4 │ │ │ │ ldr r3, [pc, #220] @ 3a51b0 │ │ │ │ ldr r2, [pc, #220] @ 3a51b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #216] @ 3a51b8 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74da24 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #180] @ 3a51bc │ │ │ │ ldr r1, [pc, #180] @ 3a51c0 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 702bcc │ │ │ │ + bl 702ba4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 702acc │ │ │ │ + bl 702aa4 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r1, [r3, #72] @ 0x48 │ │ │ │ b 3a5124 │ │ │ │ cmp r0, r6 │ │ │ │ bgt 3a50bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 702acc │ │ │ │ + bl 702aa4 │ │ │ │ b 3a50cc │ │ │ │ mvn r0, #18 │ │ │ │ b 3a5134 │ │ │ │ ldr r3, [pc, #52] @ 3a51c4 │ │ │ │ ldr r1, [pc, #52] @ 3a51c8 │ │ │ │ ldr r0, [pc, #52] @ 3a51cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r8, lr, r0, lsr #32 │ │ │ │ - ldrheq fp, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r2, r3, r0, asr #11 │ │ │ │ - rsbeq pc, ip, ip, lsl #21 │ │ │ │ - rsbeq pc, r3, r0, lsr #10 │ │ │ │ - rsbeq pc, r3, r0, ror #5 │ │ │ │ - ldrsheq fp, [r8], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r3, r5, r0, lsr #32 │ │ │ │ - strdeq r3, [r5], #-12 @ │ │ │ │ + @ instruction: 0x0078b79c │ │ │ │ + rsbeq r2, r3, r0, lsr #11 │ │ │ │ + rsbeq pc, ip, ip, ror #20 │ │ │ │ + rsbeq pc, r3, r0, lsl #10 │ │ │ │ + rsbeq pc, r3, r0, asr #5 │ │ │ │ + ldrsbeq fp, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r3, r5, r0 │ │ │ │ + ldrdeq r3, [r5], #-12 @ │ │ │ │ │ │ │ │ 003a51d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr ip, [pc, #60] @ 3a522c │ │ │ │ ldr r2, [pc, #60] @ 3a5230 │ │ │ │ ldr r1, [pc, #60] @ 3a5234 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0078b69c │ │ │ │ - rsbeq pc, r3, r4, lsr r4 @ │ │ │ │ - ldrdeq pc, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq fp, r8, ip, ror r6 │ │ │ │ + rsbeq pc, r3, r4, lsl r4 @ │ │ │ │ + strheq pc, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 003a5238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74d538 │ │ │ │ + bl 74d510 │ │ │ │ ldr ip, [pc, #60] @ 3a5294 │ │ │ │ ldr r2, [pc, #60] @ 3a5298 │ │ │ │ ldr r1, [pc, #60] @ 3a529c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r8, r4, lsr r6 │ │ │ │ - rsbeq pc, r3, ip, asr #7 │ │ │ │ - rsbeq pc, r3, r0, ror r3 @ │ │ │ │ + rsbseq fp, r8, r4, lsl r6 │ │ │ │ + rsbeq pc, r3, ip, lsr #7 │ │ │ │ + rsbeq pc, r3, r0, asr r3 @ │ │ │ │ │ │ │ │ 003a52a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr ip, [pc, #100] @ 3a532c │ │ │ │ ldr r2, [pc, #100] @ 3a5330 │ │ │ │ ldr r1, [pc, #100] @ 3a5334 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r4, [pc, #72] @ 3a5338 │ │ │ │ ldr r3, [pc, #72] @ 3a533c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ - bl 74d964 │ │ │ │ + bl 74d93c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r8, r4, asr #11 │ │ │ │ - rsbeq pc, r3, r8, asr r3 @ │ │ │ │ - strdeq pc, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq fp, r8, r4, lsr #11 │ │ │ │ + rsbeq pc, r3, r8, lsr r3 @ │ │ │ │ + ldrdeq pc, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ addseq r5, r0, ip, lsr #16 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ │ │ │ │ 003a5340 : │ │ │ │ - b 74d964 │ │ │ │ + b 74d93c │ │ │ │ │ │ │ │ 003a5344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3a53c0 │ │ │ │ @@ -357648,36 +357648,36 @@ │ │ │ │ ldr r1, [pc, #96] @ 3a53c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74da24 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #64] @ 3a53cc │ │ │ │ ldr r1, [pc, #64] @ 3a53d0 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r8, r4, lsr r5 │ │ │ │ - rsbeq r2, r3, r8, lsr r3 │ │ │ │ - rsbeq pc, ip, r4, lsl #16 │ │ │ │ - rsbeq pc, r3, r0, lsr #5 │ │ │ │ - rsbeq pc, r3, r8, asr r0 @ │ │ │ │ + rsbseq fp, r8, r4, lsl r5 │ │ │ │ + rsbeq r2, r3, r8, lsl r3 │ │ │ │ + rsbeq pc, ip, r4, ror #15 │ │ │ │ + rsbeq pc, r3, r0, lsl #5 │ │ │ │ + rsbeq pc, r3, r8, lsr r0 @ │ │ │ │ │ │ │ │ 003a53d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #340] @ 3a5540 │ │ │ │ @@ -357700,96 +357700,96 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r1, [pc, #280] @ 3a5550 │ │ │ │ ldr r0, [pc, #280] @ 3a5554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #232] @ 3a5558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr ip, [pc, #224] @ 3a555c │ │ │ │ ldr r2, [pc, #224] @ 3a5560 │ │ │ │ ldr r1, [pc, #224] @ 3a5564 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #196] @ 3a5568 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74d964 │ │ │ │ + bl 74d93c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #140] @ 3a556c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d4d0 │ │ │ │ + bl 74d4a8 │ │ │ │ ldr ip, [pc, #132] @ 3a5570 │ │ │ │ ldr r2, [pc, #132] @ 3a5574 │ │ │ │ ldr r1, [pc, #132] @ 3a5578 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3a5494 │ │ │ │ ldr r1, [pc, #108] @ 3a557c │ │ │ │ ldr r0, [pc, #108] @ 3a5580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 3a5448 │ │ │ │ ldr r1, [pc, #88] @ 3a5584 │ │ │ │ ldr r0, [pc, #88] @ 3a5588 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 3a5448 │ │ │ │ addseq r5, r0, r0, lsr r7 │ │ │ │ andeq r3, r0, r8, lsr lr │ │ │ │ andeq r2, r0, r4, lsl r0 │ │ │ │ - rsbseq fp, r8, r4, ror r4 │ │ │ │ - rsbseq fp, r8, r8, asr r4 │ │ │ │ - strheq r2, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, r5, ip, asr lr │ │ │ │ - rsbseq fp, r8, r0, lsl r4 │ │ │ │ - rsbeq pc, r3, ip, lsr #3 │ │ │ │ - rsbeq pc, r3, r8, asr #2 │ │ │ │ + rsbseq fp, r8, r4, asr r4 │ │ │ │ + rsbseq fp, r8, r8, lsr r4 │ │ │ │ + @ instruction: 0x00652e90 │ │ │ │ + rsbeq r2, r5, ip, lsr lr │ │ │ │ + ldrsheq fp, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq pc, r3, ip, lsl #3 │ │ │ │ + rsbeq pc, r3, r8, lsr #2 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - strheq r7, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq fp, r8, r0, lsr #7 │ │ │ │ - rsbeq pc, r3, ip, lsr r1 @ │ │ │ │ - ldrdeq pc, [r3], #-8 @ │ │ │ │ + @ instruction: 0x0064749c │ │ │ │ rsbseq fp, r8, r0, lsl #7 │ │ │ │ - strheq r2, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq fp, r8, r4, ror #6 │ │ │ │ - rsbeq r2, r5, r4, lsl #27 │ │ │ │ + rsbeq pc, r3, ip, lsl r1 @ │ │ │ │ + strheq pc, [r3], #-8 @ │ │ │ │ + rsbseq fp, r8, r0, ror #6 │ │ │ │ + @ instruction: 0x00652d9c │ │ │ │ + rsbseq fp, r8, r4, asr #6 │ │ │ │ + rsbeq r2, r5, r4, ror #26 │ │ │ │ │ │ │ │ 003a558c : │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a55b8 │ │ │ │ ldr r3, [pc, #156] @ 3a5638 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -357809,38 +357809,38 @@ │ │ │ │ ldr r1, [pc, #104] @ 3a5644 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74da24 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #72] @ 3a5648 │ │ │ │ ldr r1, [pc, #72] @ 3a564c │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, lr, r4, lsl fp │ │ │ │ - rsbseq fp, r8, r0, asr #5 │ │ │ │ - rsbeq r2, r3, r4, asr #1 │ │ │ │ - @ instruction: 0x006cf590 │ │ │ │ - rsbeq pc, r3, ip, lsr #32 │ │ │ │ - rsbeq lr, r3, r4, ror #27 │ │ │ │ + rsbseq fp, r8, r0, lsr #5 │ │ │ │ + rsbeq r2, r3, r4, lsr #1 │ │ │ │ + rsbeq pc, ip, r0, ror r5 @ │ │ │ │ + rsbeq pc, r3, ip │ │ │ │ + rsbeq lr, r3, r4, asr #27 │ │ │ │ │ │ │ │ 003a5650 : │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a567c │ │ │ │ ldr r3, [pc, #156] @ 3a56fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -357860,72 +357860,72 @@ │ │ │ │ ldr r1, [pc, #104] @ 3a5708 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74da24 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #72] @ 3a570c │ │ │ │ ldr r1, [pc, #72] @ 3a5710 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, lr, r0, asr sl │ │ │ │ - ldrsheq fp, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r2, r3, r0 │ │ │ │ - rsbeq pc, ip, ip, asr #9 │ │ │ │ - rsbeq lr, r3, r8, ror #30 │ │ │ │ - rsbeq lr, r3, r0, lsr #26 │ │ │ │ + ldrsbeq fp, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r1, r3, r0, ror #31 │ │ │ │ + rsbeq pc, ip, ip, lsr #9 │ │ │ │ + rsbeq lr, r3, r8, asr #30 │ │ │ │ + rsbeq lr, r3, r0, lsl #26 │ │ │ │ ldr r0, [pc, #4] @ 3a5720 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r5, r2, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a5790 │ │ │ │ ldr r2, [pc, #84] @ 3a5794 │ │ │ │ ldr r1, [pc, #84] @ 3a5798 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #56] @ 3a579c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r8, r4, lsl #4 │ │ │ │ - rsbeq r1, r3, r0, ror #30 │ │ │ │ - rsbeq pc, ip, ip, lsr #8 │ │ │ │ + rsbseq fp, r8, r4, ror #3 │ │ │ │ + rsbeq r1, r3, r0, asr #30 │ │ │ │ + rsbeq pc, ip, ip, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r5, [pc, #2776] @ 3a6290 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ @@ -357944,36 +357944,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #2708] @ 3a62a4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add ip, r5, #28 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r8 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #2672] @ 3a62a8 │ │ │ │ ldr r1, [pc, #2672] @ 3a62ac │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 3a5344 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r9, sp, #60 @ 0x3c │ │ │ │ cmp r3, r5 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -358010,51 +358010,51 @@ │ │ │ │ ldr r1, [pc, #2508] @ 3a62c4 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #2480] @ 3a62c8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5950 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2440] @ 3a62cc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a597c │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2400] @ 3a62d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #2384] @ 3a62d4 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337a14 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ ldr r3, [pc, #2352] @ 3a62d8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r8 │ │ │ │ bl 3a5340 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ str r8, [r3, r5, lsl #2] │ │ │ │ @@ -358086,15 +358086,15 @@ │ │ │ │ bls 3a6160 │ │ │ │ cmp r5, #3 │ │ │ │ bne 3a589c │ │ │ │ ldr r0, [pc, #2220] @ 3a62e0 │ │ │ │ sub r1, r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5c10 │ │ │ │ ldr r3, [pc, #2192] @ 3a62e4 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ @@ -358126,51 +358126,51 @@ │ │ │ │ ldr r1, [pc, #2092] @ 3a62f4 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #2064] @ 3a62f8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5b20 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2024] @ 3a62fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5b4c │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1984] @ 3a6300 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #1968] @ 3a6304 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337a14 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ ldr r3, [pc, #1888] @ 3a62d8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r9 │ │ │ │ bl 3a5340 │ │ │ │ add r3, r6, #116 @ 0x74 │ │ │ │ str r9, [r3, r5, lsl #2] │ │ │ │ @@ -358202,15 +358202,15 @@ │ │ │ │ bls 3a60dc │ │ │ │ cmp r5, #4 │ │ │ │ bne 3a5a70 │ │ │ │ ldr r0, [pc, #1796] @ 3a6308 │ │ │ │ sub r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ - bl 998688 │ │ │ │ + bl 998660 │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3a626c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5e10 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358229,53 +358229,53 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3a5cac │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1660] @ 3a631c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5cd8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1620] @ 3a6320 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7d5170 │ │ │ │ + bl 7d5148 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, #3 │ │ │ │ - bl 7d5170 │ │ │ │ + bl 7d5148 │ │ │ │ ldr r1, [pc, #1568] @ 3a6324 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ ldr r3, [pc, #1468] @ 3a62d8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r8, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ bl 3a5340 │ │ │ │ mov r1, r9 │ │ │ │ @@ -358321,35 +358321,35 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1324] @ 3a6334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a5e18 │ │ │ │ ldr r3, [pc, #1216] @ 3a62d8 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r9, [pc, #1304] @ 3a6338 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ bl 3a51d0 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5340 │ │ │ │ str r5, [r6, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358371,54 +358371,54 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 3a5f10 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1140] @ 3a634c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5f10 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1100] @ 3a6350 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5f3c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1060] @ 3a6354 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #1044] @ 3a6358 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758104 │ │ │ │ + bl 7580dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5340 │ │ │ │ str r5, [r6, #140] @ 0x8c │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358463,28 +358463,28 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24884c │ │ │ │ ldr r1, [pc, #848] @ 3a6368 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 8b8ee8 │ │ │ │ + bl 8b8ec0 │ │ │ │ mov r8, r0 │ │ │ │ b 3a5ab4 │ │ │ │ ldr r8, [pc, #812] @ 3a6360 │ │ │ │ b 3a59d8 │ │ │ │ ldr r0, [pc, #816] @ 3a636c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24884c │ │ │ │ ldr r1, [pc, #804] @ 3a6370 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 8b8ee8 │ │ │ │ + bl 8b8ec0 │ │ │ │ mov fp, r0 │ │ │ │ b 3a58e4 │ │ │ │ ldr r3, [pc, #780] @ 3a6374 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5bdc │ │ │ │ @@ -358501,22 +358501,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 3a6378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a5bdc │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ b 3a5c10 │ │ │ │ ldr r3, [pc, #656] @ 3a637c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358534,22 +358534,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 3a6380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a5a0c │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ b 3a5a40 │ │ │ │ ldr r5, [pc, #496] @ 3a6360 │ │ │ │ b 3a5d58 │ │ │ │ ldr r5, [pc, #488] @ 3a6360 │ │ │ │ b 3a5f80 │ │ │ │ @@ -358572,134 +358572,134 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3a6388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a5fb4 │ │ │ │ ldr r0, [pc, #388] @ 3a638c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a5bdc │ │ │ │ ldr r0, [pc, #364] @ 3a6390 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a5a0c │ │ │ │ ldr r0, [pc, #340] @ 3a6394 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a5fb4 │ │ │ │ ldr r0, [pc, #320] @ 3a6398 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a5e18 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #296] @ 3a639c │ │ │ │ ldr r1, [pc, #296] @ 3a63a0 │ │ │ │ ldr r0, [pc, #296] @ 3a63a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078b190 │ │ │ │ + rsbseq fp, r8, r0, ror r1 │ │ │ │ addseq r5, r0, r0, asr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ + rsbeq r2, r5, r4, lsl #22 │ │ │ │ rsbeq r2, r5, r4, lsr #22 │ │ │ │ - rsbeq r2, r5, r4, asr #22 │ │ │ │ addseq r5, r0, r0, lsl r3 │ │ │ │ - strdeq lr, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x0063ed94 │ │ │ │ - rsbseq fp, r8, r4, asr #1 │ │ │ │ - rsbeq r3, r4, r4, ror #26 │ │ │ │ + ldrdeq lr, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq lr, r3, r4, ror sp │ │ │ │ + rsbseq fp, r8, r4, lsr #1 │ │ │ │ + rsbeq r3, r4, r4, asr #26 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ - @ instruction: 0x00652a9c │ │ │ │ - rsbeq r1, r3, ip, lsr #27 │ │ │ │ - rsbeq pc, ip, r8, ror r2 @ │ │ │ │ - rsbeq r8, sp, ip, asr #14 │ │ │ │ - rsbeq lr, r3, r4, lsr #25 │ │ │ │ - rsbeq r0, r5, r4, lsl #2 │ │ │ │ - ldrdeq sl, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r2, r5, ip, ror sl │ │ │ │ + rsbeq r1, r3, ip, lsl #27 │ │ │ │ + rsbeq pc, ip, r8, asr r2 @ │ │ │ │ + rsbeq r8, sp, ip, lsr #14 │ │ │ │ + rsbeq lr, r3, r4, lsl #25 │ │ │ │ + rsbeq r0, r5, r4, ror #1 │ │ │ │ + strheq sl, [sp], #-36 @ 0xffffffdc @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - strdeq r2, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsheq sl, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - strdeq r4, [r4], #-16 @ │ │ │ │ - @ instruction: 0x00652990 │ │ │ │ - ldrdeq r1, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq pc, ip, r8, lsr #1 │ │ │ │ - rsbeq r8, sp, ip, ror r5 │ │ │ │ - ldrdeq lr, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq pc, r4, r4, lsr pc @ │ │ │ │ - rsbeq sl, sp, r4, lsl #2 │ │ │ │ - strdeq r2, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r2, r4, r8, lsr r2 │ │ │ │ - rsbseq sl, r8, ip, ror #25 │ │ │ │ - rsbeq r1, r3, r0, asr #20 │ │ │ │ - rsbeq lr, ip, r8, lsl #30 │ │ │ │ - rsbeq lr, r3, r8, asr #18 │ │ │ │ - rsbeq pc, r4, r8, lsr #27 │ │ │ │ - rsbeq r2, r4, ip, ror r1 │ │ │ │ + ldrdeq r2, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsbeq sl, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq r4, [r4], #-16 @ │ │ │ │ + rsbeq r2, r5, r0, ror r9 │ │ │ │ + strheq r1, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq pc, ip, r8, lsl #1 │ │ │ │ + rsbeq r8, sp, ip, asr r5 │ │ │ │ + strheq lr, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq pc, r4, r4, lsl pc @ │ │ │ │ + rsbeq sl, sp, r4, ror #1 │ │ │ │ + ldrdeq r2, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r2, r4, r8, lsl r2 │ │ │ │ + rsbseq sl, r8, ip, asr #25 │ │ │ │ + rsbeq r1, r3, r0, lsr #20 │ │ │ │ + rsbeq lr, ip, r8, ror #29 │ │ │ │ + rsbeq lr, r3, r8, lsr #18 │ │ │ │ + rsbeq pc, r4, r8, lsl #27 │ │ │ │ + rsbeq r2, r4, ip, asr r1 │ │ │ │ andeq r1, r0, r0, ror #4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r5, r4, ror #13 │ │ │ │ - rsbeq r7, r4, r0, rrx │ │ │ │ - rsbeq pc, r4, r8, lsr #20 │ │ │ │ - ldrheq sl, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r1, r3, r8, lsl #16 │ │ │ │ - ldrdeq lr, [ip], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq lr, r3, r0, lsl r7 │ │ │ │ - rsbeq pc, r4, ip, asr #19 │ │ │ │ - rsbeq pc, r4, r4, asr #22 │ │ │ │ - rsbeq pc, r4, r4, ror #18 │ │ │ │ + rsbeq r2, r5, r4, asr #13 │ │ │ │ + rsbeq r7, r4, r0, asr #32 │ │ │ │ + rsbeq pc, r4, r8, lsl #20 │ │ │ │ + @ instruction: 0x0078aa94 │ │ │ │ + rsbeq r1, r3, r8, ror #15 │ │ │ │ + strheq lr, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq lr, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq pc, r4, ip, lsr #19 │ │ │ │ + rsbeq pc, r4, r4, lsr #22 │ │ │ │ + rsbeq pc, r4, r4, asr #18 │ │ │ │ addseq r4, r0, r0, ror #22 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r2, r5, ip, lsl r4 │ │ │ │ - rsbeq r8, lr, r0, lsr #21 │ │ │ │ - rsbeq r2, r5, r0, lsr #6 │ │ │ │ - rsbeq r8, lr, ip, ror #20 │ │ │ │ + strdeq r2, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r8, lr, r0, lsl #21 │ │ │ │ + rsbeq r2, r5, r0, lsl #6 │ │ │ │ + rsbeq r8, lr, ip, asr #20 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq r2, r5, r4, ror r3 │ │ │ │ + rsbeq r2, r5, r4, asr r3 │ │ │ │ andeq r4, r0, r0, asr fp │ │ │ │ - rsbeq r2, r5, ip, lsr #4 │ │ │ │ + rsbeq r2, r5, ip, lsl #4 │ │ │ │ andeq r5, r0, r0, lsl #1 │ │ │ │ - rsbeq r2, r5, r8, ror #6 │ │ │ │ - rsbeq r2, r5, r8, ror r2 │ │ │ │ - @ instruction: 0x0065219c │ │ │ │ - rsbeq r2, r5, r8, asr r3 │ │ │ │ - rsbeq r2, r5, ip, asr #5 │ │ │ │ - ldrsbeq sl, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r2, r5, ip, lsr r2 │ │ │ │ - rsbeq r2, r5, r0, asr r2 │ │ │ │ + rsbeq r2, r5, r8, asr #6 │ │ │ │ + rsbeq r2, r5, r8, asr r2 │ │ │ │ + rsbeq r2, r5, ip, ror r1 │ │ │ │ + rsbeq r2, r5, r8, lsr r3 │ │ │ │ + rsbeq r2, r5, ip, lsr #5 │ │ │ │ + ldrheq sl, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r5, ip, lsl r2 │ │ │ │ + rsbeq r2, r5, r0, lsr r2 │ │ │ │ ldr r0, [pc, #4] @ 3a63b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r4, r2, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #320] @ 3a6510 │ │ │ │ ldr r2, [pc, #320] @ 3a6514 │ │ │ │ @@ -358717,25 +358717,25 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r6, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #256] @ 3a6524 │ │ │ │ ldr r1, [pc, #256] @ 3a6528 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r4, #152 @ 0x98 │ │ │ │ ldrh r2, [r4, #144] @ 0x90 │ │ │ │ bl 3a4f38 │ │ │ │ add r3, r4, #320 @ 0x140 │ │ │ │ strh r8, [r3] │ │ │ │ ldrb r3, [r4, #146] @ 0x92 │ │ │ │ mov r0, r6 │ │ │ │ @@ -358743,32 +358743,32 @@ │ │ │ │ add r3, r5, r3 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ strb r2, [r4, #322] @ 0x142 │ │ │ │ ldrb r2, [r3, #52] @ 0x34 │ │ │ │ ldrb r3, [r3, #84] @ 0x54 │ │ │ │ strb r2, [r4, #323] @ 0x143 │ │ │ │ strb r3, [r4, #324] @ 0x144 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #160] @ 3a652c │ │ │ │ ldr r1, [pc, #160] @ 3a6530 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, r8 │ │ │ │ beq 3a64c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #100] @ 3a6534 │ │ │ │ ldr r3, [pc, #68] @ 3a6518 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -358779,23 +358779,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, asr #11 │ │ │ │ + rsbseq sl, r8, ip, lsr #11 │ │ │ │ addseq r4, r0, r0, asr #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r2, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r2, r5, r4, asr #3 │ │ │ │ - rsbeq lr, r3, r8, lsl #4 │ │ │ │ - rsbeq lr, r3, ip, lsr #3 │ │ │ │ - rsbeq r1, r5, r8, ror lr │ │ │ │ - rsbeq r1, r5, ip, lsl #29 │ │ │ │ + strheq r2, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r2, r5, r4, lsr #3 │ │ │ │ + rsbeq lr, r3, r8, ror #3 │ │ │ │ + rsbeq lr, r3, ip, lsl #3 │ │ │ │ + rsbeq r1, r5, r8, asr lr │ │ │ │ + rsbeq r1, r5, ip, ror #28 │ │ │ │ addseq r4, r0, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #372] @ 3a66c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -358804,15 +358804,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #356] @ 3a66c8 │ │ │ │ ldr r1, [pc, #356] @ 3a66cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #336] @ 3a66d0 │ │ │ │ ldr r1, [pc, #336] @ 3a66d4 │ │ │ │ add r4, r4, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -358822,36 +358822,36 @@ │ │ │ │ ldr r8, [pc, #316] @ 3a66e4 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #288] @ 3a66e8 │ │ │ │ ldr r6, [pc, #288] @ 3a66ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #268] @ 3a66f0 │ │ │ │ ldr r1, [pc, #268] @ 3a66f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df90 │ │ │ │ + bl 74df68 │ │ │ │ ldr r1, [pc, #240] @ 3a66f8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r1, [pc, #224] @ 3a66fc │ │ │ │ ldr r2, [pc, #224] @ 3a6700 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ str r2, [r4, #128] @ 0x80 │ │ │ │ ldr r5, [pc, #208] @ 3a6704 │ │ │ │ @@ -358888,19 +358888,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq sl, r8, r4, asr r4 │ │ │ │ - rsbeq r1, r3, r4, asr #2 │ │ │ │ - rsbeq lr, ip, ip, lsl #12 │ │ │ │ - rsbeq r1, r5, r4, lsl #27 │ │ │ │ - @ instruction: 0x00651d94 │ │ │ │ + rsbseq sl, r8, r4, lsr r4 │ │ │ │ + rsbeq r1, r3, r4, lsr #2 │ │ │ │ + rsbeq lr, ip, ip, ror #11 │ │ │ │ + rsbeq r1, r5, r4, ror #26 │ │ │ │ + rsbeq r1, r5, r4, ror sp │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ andeq r0, r0, r8, lsr fp │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ addeq r4, r2, r8, ror #8 │ │ │ │ @@ -358990,40 +358990,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a68bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a679c │ │ │ │ ldr r0, [pc, #56] @ 3a68c0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a679c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r0, r4, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009043d4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r0, r8, ror r3 │ │ │ │ muleq r0, r8, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r5, r8, ror sp │ │ │ │ - @ instruction: 0x00651d9c │ │ │ │ + rsbeq r1, r5, r8, asr sp │ │ │ │ + rsbeq r1, r5, ip, ror sp │ │ │ │ cmp r1, #0 │ │ │ │ bne 3a68e4 │ │ │ │ mov r0, #14 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -359037,17 +359037,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a6920 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, lsr #1 │ │ │ │ - rsbeq r1, r5, ip, asr #26 │ │ │ │ - rsbeq r1, r5, ip, asr sp │ │ │ │ + rsbseq sl, r8, r4, lsl #1 │ │ │ │ + rsbeq r1, r5, ip, lsr #26 │ │ │ │ + rsbeq r1, r5, ip, lsr sp │ │ │ │ cmp r1, #0 │ │ │ │ bne 3a6944 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -359061,17 +359061,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a6980 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, asr #32 │ │ │ │ - rsbeq r1, r5, ip, ror #25 │ │ │ │ - rsbeq r1, r5, r8, lsl #26 │ │ │ │ + rsbseq sl, r8, r4, lsr #32 │ │ │ │ + rsbeq r1, r5, ip, asr #25 │ │ │ │ + rsbeq r1, r5, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #388] @ 3a6b20 │ │ │ │ ldr ip, [pc, #388] @ 3a6b24 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359128,15 +359128,15 @@ │ │ │ │ ldr r0, [pc, #200] @ 3a6b38 │ │ │ │ ldrb r3, [r4, #324] @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb r2, [r4, #323] @ 0x143 │ │ │ │ ldrb r1, [r4, #322] @ 0x142 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9985e8 │ │ │ │ + b 9985c0 │ │ │ │ ldr r3, [pc, #172] @ 3a6b3c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a69dc │ │ │ │ ldr r3, [pc, #156] @ 3a6b40 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -359151,60 +359151,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3a6b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a69dc │ │ │ │ ldr r0, [pc, #64] @ 3a6b4c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a69dc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r0, r0, lsl #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r4, r0, r0, ror #2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r4, r0, r4, lsr #2 │ │ │ │ ldrsbeq r4, [r0], r0 │ │ │ │ - rsbeq r1, r5, ip, ror #24 │ │ │ │ + rsbeq r1, r5, ip, asr #24 │ │ │ │ andeq r5, r0, r4, lsl #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r1, r5, r0, ror #22 │ │ │ │ rsbeq r1, r5, r0, lsl #23 │ │ │ │ - rsbeq r1, r5, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #324] @ 0x144 │ │ │ │ ldrb r2, [r0, #323] @ 0x143 │ │ │ │ ldrb r1, [r0, #322] @ 0x142 │ │ │ │ ldr r0, [pc, #32] @ 3a6b94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r1, r5, ip, ror #22 │ │ │ │ + rsbeq r1, r5, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #140] @ 3a6c3c │ │ │ │ ldr r5, [pc, #140] @ 3a6c40 │ │ │ │ ldr r2, [pc, #140] @ 3a6c44 │ │ │ │ @@ -359214,23 +359214,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r7, #1 │ │ │ │ bne 3a6c34 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #64] @ 3a6c48 │ │ │ │ ldrb r2, [r0, #322] @ 0x142 │ │ │ │ lsrs r2, r2, #7 │ │ │ │ moveq r0, #496 @ 0x1f0 │ │ │ │ movne r0, #368 @ 0x170 │ │ │ │ add r0, r0, r3 │ │ │ │ add sp, sp, #20 │ │ │ │ @@ -359238,147 +359238,147 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, #0 │ │ │ │ b 3a6c04 │ │ │ │ - rsbeq r1, r5, ip, lsr #20 │ │ │ │ - rsbseq r9, r8, r8, ror #27 │ │ │ │ - rsbeq r1, r5, r8, lsl #20 │ │ │ │ + rsbeq r1, r5, ip, lsl #20 │ │ │ │ + rsbseq r9, r8, r8, asr #27 │ │ │ │ + rsbeq r1, r5, r8, ror #19 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3a6cac │ │ │ │ ldr r2, [pc, #72] @ 3a6cb0 │ │ │ │ ldr r1, [pc, #72] @ 3a6cb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r0, [r0, #322] @ 0x142 │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, r8, r8, lsr sp │ │ │ │ - rsbeq r1, r5, r8, asr r9 │ │ │ │ - rsbeq r1, r5, r0, ror r9 │ │ │ │ + rsbseq r9, r8, r8, lsl sp │ │ │ │ + rsbeq r1, r5, r8, lsr r9 │ │ │ │ + rsbeq r1, r5, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3a6d20 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 3a6d24 │ │ │ │ ldr r1, [pc, #76] @ 3a6d28 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #0 │ │ │ │ movne r0, #0 │ │ │ │ ldrbeq r0, [r0, #322] @ 0x142 │ │ │ │ andeq r0, r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, r8, asr #25 │ │ │ │ - rsbeq r1, r5, r8, ror #17 │ │ │ │ - rsbeq r1, r5, r0, lsl #18 │ │ │ │ + rsbseq r9, r8, r8, lsr #25 │ │ │ │ + rsbeq r1, r5, r8, asr #17 │ │ │ │ + rsbeq r1, r5, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a6d98 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 3a6d9c │ │ │ │ ldr r1, [pc, #80] @ 3a6da0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #2 │ │ │ │ ldrb r3, [r0, #322] @ 0x142 │ │ │ │ ands r3, r3, r2, lsl r4 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, r4, asr ip │ │ │ │ - rsbeq r1, r5, r4, ror r8 │ │ │ │ - rsbeq r1, r5, ip, lsl #17 │ │ │ │ + rsbseq r9, r8, r4, lsr ip │ │ │ │ + rsbeq r1, r5, r4, asr r8 │ │ │ │ + rsbeq r1, r5, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #76] @ 3a6e08 │ │ │ │ ldr r2, [pc, #76] @ 3a6e0c │ │ │ │ ldr r1, [pc, #76] @ 3a6e10 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ and r3, r3, #3 │ │ │ │ add r4, r4, r3, lsl #1 │ │ │ │ ldrh r0, [r4, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, r0, ror #23 │ │ │ │ - strdeq r1, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r1, r5, r4, lsl r8 │ │ │ │ + rsbseq r9, r8, r0, asr #23 │ │ │ │ + ldrdeq r1, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r1, [r5], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ 3a6e9c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 3a6ea0 │ │ │ │ ldr r1, [pc, #108] @ 3a6ea4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3a6e80 │ │ │ │ ldrb r0, [r0, #322] @ 0x142 │ │ │ │ lsr r0, r0, #3 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -359390,34 +359390,34 @@ │ │ │ │ ldr r1, [pc, #32] @ 3a6ea8 │ │ │ │ ldr r0, [pc, #32] @ 3a6eac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #208 @ 0xd0 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, ror #22 │ │ │ │ - rsbeq r1, r5, ip, lsl #15 │ │ │ │ - rsbeq r1, r5, r4, lsr #15 │ │ │ │ - rsbeq r1, r5, r8, asr #15 │ │ │ │ - rsbeq r1, r5, r4, ror #15 │ │ │ │ + rsbseq r9, r8, ip, asr #22 │ │ │ │ + rsbeq r1, r5, ip, ror #14 │ │ │ │ + rsbeq r1, r5, r4, lsl #15 │ │ │ │ + rsbeq r1, r5, r8, lsr #15 │ │ │ │ + rsbeq r1, r5, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #116] @ 3a6f3c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #112] @ 3a6f40 │ │ │ │ ldr r1, [pc, #112] @ 3a6f44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3a6f20 │ │ │ │ ldrb r3, [r0, #322] @ 0x142 │ │ │ │ tst r3, #32 │ │ │ │ moveq r0, #1008 @ 0x3f0 │ │ │ │ movne r0, #880 @ 0x370 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -359430,50 +359430,50 @@ │ │ │ │ ldr r1, [pc, #32] @ 3a6f48 │ │ │ │ ldr r0, [pc, #32] @ 3a6f4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #224 @ 0xe0 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - strdeq r1, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq r9, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq r1, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, r5, r8, ror #13 │ │ │ │ rsbeq r1, r5, r8, lsl #14 │ │ │ │ - rsbeq r1, r5, r8, lsr #14 │ │ │ │ - rsbeq r1, r5, r4, asr #14 │ │ │ │ + rsbeq r1, r5, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3a6fc0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #84] @ 3a6fc4 │ │ │ │ ldr r1, [pc, #84] @ 3a6fc8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #1 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldrb r0, [r0, #323] @ 0x143 │ │ │ │ asr r0, r0, r4 │ │ │ │ and r0, r0, #1 │ │ │ │ rsb r0, r0, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, r0, lsr sl │ │ │ │ - rsbeq r1, r5, r0, asr r6 │ │ │ │ - rsbeq r1, r5, r8, ror #12 │ │ │ │ + rsbseq r9, r8, r0, lsl sl │ │ │ │ + rsbeq r1, r5, r0, lsr r6 │ │ │ │ + rsbeq r1, r5, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ 3a7058 │ │ │ │ ldr r1, [pc, #116] @ 3a705c │ │ │ │ ldr r2, [pc, #116] @ 3a7060 │ │ │ │ @@ -359481,52 +359481,52 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #80] @ 3a7064 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq r1, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrheq r9, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq r1, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrdeq r1, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x00789994 │ │ │ │ + strheq r1, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ addeq r3, r2, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ 3a70fc │ │ │ │ ldr r2, [pc, #124] @ 3a7100 │ │ │ │ ldr r1, [pc, #124] @ 3a7104 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ ands r3, r3, #3 │ │ │ │ bne 3a70d8 │ │ │ │ ldrb r3, [r0, #324] @ 0x144 │ │ │ │ tst r3, #8 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #7 │ │ │ │ @@ -359542,31 +359542,31 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, ip, lsl r9 │ │ │ │ - rsbeq r1, r5, r8, lsr r5 │ │ │ │ - rsbeq r1, r5, r0, asr r5 │ │ │ │ + ldrsheq r9, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r1, r5, r8, lsl r5 │ │ │ │ + rsbeq r1, r5, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #112] @ 3a7190 │ │ │ │ ldr r2, [pc, #112] @ 3a7194 │ │ │ │ ldr r1, [pc, #112] @ 3a7198 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ add r3, r0, #320 @ 0x140 │ │ │ │ strh r2, [r3] │ │ │ │ ldrb r3, [r0, #146] @ 0x92 │ │ │ │ and r3, r3, #31 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r1, [r3, #20] │ │ │ │ @@ -359579,32 +359579,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r8, ip, ror r8 │ │ │ │ - @ instruction: 0x0065149c │ │ │ │ - strheq r1, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r9, r8, ip, asr r8 │ │ │ │ + rsbeq r1, r5, ip, ror r4 │ │ │ │ + @ instruction: 0x00651494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 3a7230 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3a7234 │ │ │ │ ldr r1, [pc, #120] @ 3a7238 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r1, r4, #1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ asr r1, r3, r1 │ │ │ │ ands r2, r1, #3 │ │ │ │ moveq r0, #1016 @ 0x3f8 │ │ │ │ beq 3a7214 │ │ │ │ @@ -359619,45 +359619,45 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, r8, r4, ror #15 │ │ │ │ - rsbeq r1, r5, r4, lsl #8 │ │ │ │ - rsbeq r1, r5, ip, lsl r4 │ │ │ │ + rsbseq r9, r8, r4, asr #15 │ │ │ │ + rsbeq r1, r5, r4, ror #7 │ │ │ │ + strdeq r1, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ ldr r0, [r0, #1776] @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #76] @ 3a72ac │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #364 @ 0x16c │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #416 @ 0x1a0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r3, r2, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #320] @ 3a7408 │ │ │ │ ldr ip, [pc, #320] @ 3a740c │ │ │ │ @@ -359721,40 +359721,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a7428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a7330 │ │ │ │ ldr r0, [pc, #56] @ 3a742c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a7330 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, asr r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addseq r3, r0, ip, lsr r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r0, r4, ror #15 │ │ │ │ andeq r4, r0, r8, ror r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r1, r5, ip, lsr r3 │ │ │ │ rsbeq r1, r5, ip, asr r3 │ │ │ │ - rsbeq r1, r5, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #328] @ 3a7590 │ │ │ │ ldr r1, [pc, #328] @ 3a7594 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359807,23 +359807,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a75b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a7484 │ │ │ │ ldr r2, [pc, #100] @ 3a75b4 │ │ │ │ ldr r3, [pc, #64] @ 3a7594 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -359833,27 +359833,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3a75b8 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009036d4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x009036b4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umullseq r3, r0, r0, r6 │ │ │ │ andeq r3, r0, ip, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r5, ip, asr r2 │ │ │ │ + rsbeq r1, r5, ip, lsr r2 │ │ │ │ addseq r3, r0, ip, asr #11 │ │ │ │ - rsbeq r1, r5, r0, ror #4 │ │ │ │ + rsbeq r1, r5, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3a76a8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #208] @ 3a76ac │ │ │ │ @@ -359861,25 +359861,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #176] @ 3a76b4 │ │ │ │ ldr r1, [pc, #176] @ 3a76b8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #144] @ 3a76bc │ │ │ │ ldr r2, [pc, #144] @ 3a76c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ mov r3, r0 │ │ │ │ @@ -359890,34 +359890,34 @@ │ │ │ │ ldrh ip, [r6] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ strh ip, [r3, #110] @ 0x6e │ │ │ │ strh r0, [r3, #114] @ 0x72 │ │ │ │ strb r2, [r3, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #84] @ 3a76cc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ strb r2, [r5, #66] @ 0x42 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq r9, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - strheq r0, [r3], #-12 @ │ │ │ │ - rsbeq sp, ip, r8, lsl #11 │ │ │ │ - strheq ip, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - ldrdeq r5, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq r9, [r8], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x0063009c │ │ │ │ + rsbeq sp, ip, r8, ror #10 │ │ │ │ + @ instruction: 0x0063c890 │ │ │ │ + strheq r5, [r3], #-196 @ 0xffffff3c @ │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r1, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #24 │ │ │ │ addeq r3, r2, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359934,38 +359934,38 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ bl 249608 │ │ │ │ ldr r6, [sp] │ │ │ │ - bl 7074e8 │ │ │ │ + bl 7074c0 │ │ │ │ ldr r2, [pc, #96] @ 3a7788 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ and r2, r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e9b4 │ │ │ │ + bl 70e98c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r1, [r3, #65] @ 0x41 │ │ │ │ lsr r1, r1, #7 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ ldr r2, [pc, #56] @ 3a778c │ │ │ │ ldr r3, [pc, #44] @ 3a7784 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a777c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70b890 │ │ │ │ + b 70b868 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq pc, r0, r0, lsl #31 │ │ │ │ addseq r3, r0, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359983,38 +359983,38 @@ │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ add r5, r4, #2672 @ 0xa70 │ │ │ │ bl 249608 │ │ │ │ ldr r6, [sp] │ │ │ │ - bl 7074e8 │ │ │ │ + bl 7074c0 │ │ │ │ ldr r2, [pc, #96] @ 3a784c │ │ │ │ add r5, r5, #8 │ │ │ │ and r2, r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e9b4 │ │ │ │ + bl 70e98c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r1, [r3, #210] @ 0xd2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ ldr r2, [pc, #56] @ 3a7850 │ │ │ │ ldr r3, [pc, #44] @ 3a7848 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a7840 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70b890 │ │ │ │ + b 70b868 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, ror r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ addseq r3, r0, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -360049,15 +360049,15 @@ │ │ │ │ ldr r2, [pc, #708] @ 3a7b98 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r9, [pc, #680] @ 3a7b9c │ │ │ │ ldr r3, [pc, #680] @ 3a7ba0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -360199,48 +360199,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3a7bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a790c │ │ │ │ ldr r0, [pc, #84] @ 3a7bc4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a790c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r8, ror r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r9, r8, r0, lsl r2 │ │ │ │ - rsbeq r0, r5, r8, lsr pc │ │ │ │ - rsbeq r0, r5, ip, lsr #30 │ │ │ │ + ldrsheq r9, [r8], #-16 @ │ │ │ │ + rsbeq r0, r5, r8, lsl pc │ │ │ │ + rsbeq r0, r5, ip, lsl #30 │ │ │ │ addseq r3, r0, r8, lsr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r3, r0, ip, ror r1 │ │ │ │ andeq pc, r0, r0, lsl #31 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ addseq r3, r0, r4, rrx │ │ │ │ andeq r3, r0, ip, ror #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r5, r4, asr #25 │ │ │ │ - rsbeq r0, r5, r8, ror #25 │ │ │ │ + rsbeq r0, r5, r4, lsr #25 │ │ │ │ + rsbeq r0, r5, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -360327,43 +360327,43 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a7dac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a7ca0 │ │ │ │ ldr r0, [pc, #56] @ 3a7db0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a7ca0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00902eb0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r2, r0, r0, lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r2, r0, r4, ror lr │ │ │ │ andeq r4, r0, r0, ror #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r5, r0, lsr #22 │ │ │ │ - rsbeq r0, r5, r8, asr #22 │ │ │ │ + rsbeq r0, r5, r0, lsl #22 │ │ │ │ + rsbeq r0, r5, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #388] @ 3a7f50 │ │ │ │ ldr r3, [pc, #388] @ 3a7f54 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -360381,40 +360381,40 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r2, [pc, #312] @ 3a7f64 │ │ │ │ ldr r1, [pc, #312] @ 3a7f68 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a7f38 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ cmp r8, #0 │ │ │ │ beq 3a7ec4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #228] @ 3a7f6c │ │ │ │ ldr r3, [pc, #200] @ 3a7f54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -360433,69 +360433,69 @@ │ │ │ │ add r5, r4, #408 @ 0x198 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ ldr r2, [pc, #112] @ 3a7f70 │ │ │ │ ldr r1, [pc, #112] @ 3a7f74 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 3a5650 │ │ │ │ mov r2, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ b 3a7e80 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ 3a7f78 │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #300 @ 0x12c │ │ │ │ mov r1, r8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addseq r2, r0, r0, asr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r8, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r0, r5, r0, lsl sl │ │ │ │ - strdeq r0, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq r0, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r0, r5, ip, ror #9 │ │ │ │ + ldrsbeq r8, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r0, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r0, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + strheq r0, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r0, r5, ip, asr #9 │ │ │ │ umullseq r2, r0, r4, ip │ │ │ │ - rsbeq ip, r3, ip, lsr #14 │ │ │ │ - ldrdeq ip, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - strheq r0, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq ip, r3, ip, lsl #14 │ │ │ │ + strheq ip, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x00650998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #144] @ 3a8034 │ │ │ │ ldr r2, [pc, #144] @ 3a8038 │ │ │ │ ldr r1, [pc, #144] @ 3a803c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ and r1, r5, #3 │ │ │ │ subs r1, r1, #3 │ │ │ │ movne r1, #1 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ bl 319bac │ │ │ │ ldr r3, [r7, #116] @ 0x74 │ │ │ │ @@ -360516,17 +360516,17 @@ │ │ │ │ bcc 3a7ff4 │ │ │ │ lsr r1, r5, #4 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r8, #132] @ 0x84 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3129ec │ │ │ │ - rsbseq r8, r8, ip, lsr #22 │ │ │ │ - rsbeq r0, r5, r4, asr r3 │ │ │ │ - rsbeq r0, r5, ip, ror #6 │ │ │ │ + rsbseq r8, r8, ip, lsl #22 │ │ │ │ + rsbeq r0, r5, r4, lsr r3 │ │ │ │ + rsbeq r0, r5, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldr r2, [pc, #576] @ 3a829c │ │ │ │ ldr r3, [pc, #576] @ 3a82a0 │ │ │ │ @@ -360618,15 +360618,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3a815c │ │ │ │ ldr r0, [pc, #244] @ 3a82bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a815c │ │ │ │ and r6, r6, #254 @ 0xfe │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsl r2, r6, #2 │ │ │ │ mov r3, #0 │ │ │ │ bl 31d910 │ │ │ │ b 3a815c │ │ │ │ @@ -360648,49 +360648,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3a82c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a80e8 │ │ │ │ ldr r0, [pc, #92] @ 3a82cc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a80e8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ and r6, r6, #31 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a7f7c │ │ │ │ mov r5, #226 @ 0xe2 │ │ │ │ b 3a815c │ │ │ │ addseq r2, r0, r0, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x00902ab0 │ │ │ │ addseq r2, r0, r4, lsl #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - ldrheq r8, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x00788994 │ │ │ │ bicseq r5, sp, ip, ror r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x00650798 │ │ │ │ + rsbeq r0, r5, r8, ror r7 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r0, r5, r8, lsl #13 │ │ │ │ rsbeq r0, r5, r8, lsr #13 │ │ │ │ - rsbeq r0, r5, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 3a83e0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -360704,15 +360704,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r6, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ @@ -360751,19 +360751,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a83dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3a7790 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, ip, ror #15 │ │ │ │ + rsbseq r8, r8, ip, asr #15 │ │ │ │ addseq r2, r0, r0, lsr #16 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strdeq r0, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r0, r5, r4, lsl #10 │ │ │ │ + ldrdeq r0, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r0, r5, r4, ror #9 │ │ │ │ addseq r2, r0, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a8464 │ │ │ │ ldr r2, [pc, #84] @ 3a8468 │ │ │ │ @@ -360771,30 +360771,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #52] @ 3a8470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #520 @ 0x208 │ │ │ │ str r3, [r0, #400] @ 0x190 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, r8, r0, asr #13 │ │ │ │ - rsbeq r0, r5, r4, ror #7 │ │ │ │ - rsbeq r0, r5, r8, asr #9 │ │ │ │ + rsbseq r8, r8, r0, lsr #13 │ │ │ │ + rsbeq r0, r5, r4, asr #7 │ │ │ │ + rsbeq r0, r5, r8, lsr #9 │ │ │ │ addeq r2, r2, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a84e0 │ │ │ │ ldr r2, [pc, #84] @ 3a84e4 │ │ │ │ @@ -360802,30 +360802,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #52] @ 3a84ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #568 @ 0x238 │ │ │ │ str r3, [r0, #400] @ 0x190 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, r8, r4, asr #12 │ │ │ │ - rsbeq r0, r5, r8, ror #6 │ │ │ │ - rsbeq r0, r5, ip, asr #8 │ │ │ │ + rsbseq r8, r8, r4, lsr #12 │ │ │ │ + rsbeq r0, r5, r8, asr #6 │ │ │ │ + rsbeq r0, r5, ip, lsr #8 │ │ │ │ addeq r2, r2, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 3a8570 │ │ │ │ ldr r2, [pc, #104] @ 3a8574 │ │ │ │ @@ -360833,37 +360833,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #72] @ 3a857c │ │ │ │ ldr r1, [pc, #72] @ 3a8580 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #40] @ 3a8584 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74df90 │ │ │ │ - rsbseq r8, r8, r4, asr #11 │ │ │ │ - @ instruction: 0x0062f190 │ │ │ │ - rsbeq ip, ip, ip, asr r6 │ │ │ │ - ldrdeq pc, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq pc, r4, r8, ror #27 │ │ │ │ + b 74df68 │ │ │ │ + rsbseq r8, r8, r4, lsr #11 │ │ │ │ + rsbeq pc, r2, r0, ror r1 @ │ │ │ │ + rsbeq ip, ip, ip, lsr r6 │ │ │ │ + strheq pc, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq pc, r4, r8, asr #27 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3a8638 │ │ │ │ ldr r2, [pc, #152] @ 3a863c │ │ │ │ @@ -360871,49 +360871,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #120] @ 3a8644 │ │ │ │ ldr r1, [pc, #120] @ 3a8648 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #88] @ 3a864c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str r2, [r4, #156] @ 0x9c │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, ip, lsr #10 │ │ │ │ - strdeq pc, [r2], #-8 @ │ │ │ │ - rsbeq ip, ip, r4, asr #11 │ │ │ │ - rsbeq pc, r4, r8, lsr sp @ │ │ │ │ - rsbeq pc, r4, r8, asr #26 │ │ │ │ + rsbseq r8, r8, ip, lsl #10 │ │ │ │ + ldrdeq pc, [r2], #-8 @ │ │ │ │ + rsbeq ip, ip, r4, lsr #11 │ │ │ │ + rsbeq pc, r4, r8, lsl sp @ │ │ │ │ + rsbeq pc, r4, r8, lsr #26 │ │ │ │ @ instruction: 0x000012b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3a8704 │ │ │ │ ldr r2, [pc, #156] @ 3a8708 │ │ │ │ @@ -360921,30 +360921,30 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #124] @ 3a8710 │ │ │ │ ldr r1, [pc, #124] @ 3a8714 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #92] @ 3a8718 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #2 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str r2, [r4, #156] @ 0x9c │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -360952,19 +360952,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, r4, ror #8 │ │ │ │ - rsbeq pc, r2, r0, lsr r0 @ │ │ │ │ - strdeq ip, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq pc, r4, r0, ror ip @ │ │ │ │ - rsbeq pc, r4, r0, lsl #25 │ │ │ │ + rsbseq r8, r8, r4, asr #8 │ │ │ │ + rsbeq pc, r2, r0, lsl r0 @ │ │ │ │ + ldrdeq ip, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq pc, r4, r0, asr ip @ │ │ │ │ + rsbeq pc, r4, r0, ror #24 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3a8804 │ │ │ │ ldr r2, [pc, #208] @ 3a8808 │ │ │ │ @@ -360972,25 +360972,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #176] @ 3a8810 │ │ │ │ ldr r1, [pc, #176] @ 3a8814 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 3a8818 │ │ │ │ ldr r3, [pc, #144] @ 3a881c │ │ │ │ ldr r1, [pc, #144] @ 3a8820 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #132] @ 3a8824 │ │ │ │ @@ -360998,15 +360998,15 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #124] @ 3a8828 │ │ │ │ mov r3, #16 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #100] @ 3a882c │ │ │ │ ldr r2, [pc, #100] @ 3a8830 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -361016,51 +361016,51 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00788398 │ │ │ │ - rsbeq lr, r2, r4, ror #30 │ │ │ │ - rsbeq ip, ip, r0, lsr r4 │ │ │ │ - rsbeq fp, r3, r4, asr r7 │ │ │ │ - rsbeq r4, r3, ip, ror fp │ │ │ │ + rsbseq r8, r8, r8, ror r3 │ │ │ │ + rsbeq lr, r2, r4, asr #30 │ │ │ │ + rsbeq ip, ip, r0, lsl r4 │ │ │ │ + rsbeq fp, r3, r4, lsr r7 │ │ │ │ + rsbeq r4, r3, ip, asr fp │ │ │ │ andeq r1, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ eorshi r1, r1, #-2147483647 @ 0x80000001 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ addeq r2, r2, ip, lsl r3 │ │ │ │ - rsbeq r0, r5, r4, asr #3 │ │ │ │ + rsbeq r0, r5, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3a891c │ │ │ │ ldr r2, [pc, #208] @ 3a8920 │ │ │ │ ldr r1, [pc, #208] @ 3a8924 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #176] @ 3a8928 │ │ │ │ ldr r1, [pc, #176] @ 3a892c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 3a8930 │ │ │ │ ldr r3, [pc, #144] @ 3a8934 │ │ │ │ ldr r1, [pc, #144] @ 3a8938 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #132] @ 3a893c │ │ │ │ @@ -361068,15 +361068,15 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #124] @ 3a8940 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #100] @ 3a8944 │ │ │ │ ldr r2, [pc, #100] @ 3a8948 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -361086,41 +361086,41 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, r0, lsl #5 │ │ │ │ - rsbeq lr, r2, ip, asr #28 │ │ │ │ - rsbeq ip, ip, r8, lsl r3 │ │ │ │ - rsbeq fp, r3, ip, lsr r6 │ │ │ │ - rsbeq r4, r3, r4, ror #20 │ │ │ │ + rsbseq r8, r8, r0, ror #4 │ │ │ │ + rsbeq lr, r2, ip, lsr #28 │ │ │ │ + strdeq ip, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq fp, r3, ip, lsl r6 │ │ │ │ + rsbeq r4, r3, r4, asr #20 │ │ │ │ andeq r1, r0, r4, lsr r1 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ streq r1, [r6], r6, lsl #2 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ addeq r2, r2, r4, lsl #4 │ │ │ │ - rsbeq r0, r5, ip, lsr #1 │ │ │ │ + rsbeq r0, r5, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ 3a8ab8 │ │ │ │ ldr r2, [pc, #340] @ 3a8abc │ │ │ │ ldr r1, [pc, #340] @ 3a8ac0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #145 @ 0x91 │ │ │ │ bl 24a658 │ │ │ │ mvn r1, #31 │ │ │ │ @@ -361189,17 +361189,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r8, ip, ror #2 │ │ │ │ - rsbeq pc, r4, r8, lsl #29 │ │ │ │ - rsbeq pc, r4, ip, ror #30 │ │ │ │ + rsbseq r8, r8, ip, asr #2 │ │ │ │ + rsbeq pc, r4, r8, ror #28 │ │ │ │ + rsbeq pc, r4, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #156] @ 3a8b78 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -361207,52 +361207,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3a8b7c │ │ │ │ ldr r1, [pc, #140] @ 3a8b80 │ │ │ │ ldr r3, [pc, #140] @ 3a8b84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #124] @ 3a8b88 │ │ │ │ mov r3, #576 @ 0x240 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a8b8c │ │ │ │ add r2, r5, #1808 @ 0x710 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr ip, [pc, #88] @ 3a8b90 │ │ │ │ ldr r1, [pc, #88] @ 3a8b94 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #14976 @ 0x3a80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2912 @ 0xb60 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r7, [r8], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq pc, r4, r0, lsl sp @ │ │ │ │ - rsbeq pc, r4, r4, lsr #29 │ │ │ │ + ldrsbeq r7, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + strdeq pc, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq pc, r4, r4, lsl #29 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - @ instruction: 0x0064fe98 │ │ │ │ - rsbeq pc, r4, ip, lsl #29 │ │ │ │ - rsbeq pc, r4, r0, lsl #29 │ │ │ │ - ldrdeq pc, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq pc, r4, r8, ror lr @ │ │ │ │ + rsbeq pc, r4, ip, ror #28 │ │ │ │ + rsbeq pc, r4, r0, ror #28 │ │ │ │ + strheq pc, [r4], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #156] @ 3a8c4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -361260,52 +361260,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3a8c50 │ │ │ │ ldr r1, [pc, #140] @ 3a8c54 │ │ │ │ ldr r3, [pc, #140] @ 3a8c58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #124] @ 3a8c5c │ │ │ │ mov r3, #576 @ 0x240 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a8c60 │ │ │ │ add r2, r5, #1808 @ 0x710 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr ip, [pc, #88] @ 3a8c64 │ │ │ │ ldr r1, [pc, #88] @ 3a8c68 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #14976 @ 0x3a80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2912 @ 0xb60 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, r8, r4, lsr #30 │ │ │ │ - rsbeq pc, r4, ip, lsr ip @ │ │ │ │ - ldrdeq pc, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r7, r8, r4, lsl #30 │ │ │ │ + rsbeq pc, r4, ip, lsl ip @ │ │ │ │ + strheq pc, [r4], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq pc, r4, r4, asr #27 │ │ │ │ - ldrdeq pc, [r4], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq pc, r4, ip, asr #27 │ │ │ │ - rsbeq pc, r4, r8, lsl #24 │ │ │ │ + rsbeq pc, r4, r4, lsr #27 │ │ │ │ + strheq pc, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq pc, r4, ip, lsr #27 │ │ │ │ + rsbeq pc, r4, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #420] @ 3a8e2c │ │ │ │ mov r8, r3 │ │ │ │ @@ -361323,15 +361323,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #376] @ 3a8e38 │ │ │ │ ldr r2, [pc, #376] @ 3a8e3c │ │ │ │ ldr r3, [pc, #376] @ 3a8e40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #360] @ 3a8e44 │ │ │ │ ldr r3, [pc, #360] @ 3a8e48 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361370,15 +361370,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8e28 │ │ │ │ lsr r1, r5, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ add r0, r6, #2224 @ 0x8b0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 70e894 │ │ │ │ + b 70e86c │ │ │ │ ldr r3, [pc, #188] @ 3a8e54 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8cf4 │ │ │ │ ldr r3, [pc, #172] @ 3a8e58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361393,46 +361393,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a8e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a8cf4 │ │ │ │ ldr r0, [pc, #80] @ 3a8e64 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a8cf4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umullseq r1, r0, r0, lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r8, r8, lsr lr │ │ │ │ - ldrdeq pc, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq pc, r4, r0, asr #22 │ │ │ │ + rsbseq r7, r8, r8, lsl lr │ │ │ │ + strheq pc, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq pc, r4, r0, lsr #22 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r0, asr #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r0, r4, lsl #28 │ │ │ │ addseq r1, r0, r0, asr #27 │ │ │ │ @ instruction: 0x000015bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r4, r8, ror #23 │ │ │ │ - rsbeq pc, r4, ip, lsl #24 │ │ │ │ + rsbeq pc, r4, r8, asr #23 │ │ │ │ + rsbeq pc, r4, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 3a8f74 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -361446,15 +361446,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #220] @ 3a8f88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ @@ -361492,19 +361492,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r8, r4, asr ip │ │ │ │ + rsbseq r7, r8, r4, lsr ip │ │ │ │ addseq r1, r0, r8, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r4, ip, asr r9 @ │ │ │ │ - strdeq pc, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, r4, ip, lsr r9 @ │ │ │ │ + ldrdeq pc, [r4], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ @ instruction: 0x00901bf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #264] @ 3a90b0 │ │ │ │ @@ -361520,15 +361520,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #240] @ 3a90c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, #4 │ │ │ │ add r6, sp, #8 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ @@ -361571,19 +361571,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r8, ip, lsr #22 │ │ │ │ + rsbseq r7, r8, ip, lsl #22 │ │ │ │ addseq r1, r0, r0, ror #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r4, r4, lsr r8 @ │ │ │ │ - rsbeq pc, r4, r8, asr #19 │ │ │ │ + rsbeq pc, r4, r4, lsl r8 @ │ │ │ │ + rsbeq pc, r4, r8, lsr #19 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #304] @ 3a9214 │ │ │ │ @@ -361593,98 +361593,98 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #288] @ 3a9218 │ │ │ │ ldr r1, [pc, #288] @ 3a921c │ │ │ │ ldr r3, [pc, #288] @ 3a9220 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #272] @ 3a9224 │ │ │ │ mov r3, #696 @ 0x2b8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #264] @ 3a9228 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #256] @ 3a922c │ │ │ │ add r2, r5, #2384 @ 0x950 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r0, [pc, #232] @ 3a9230 │ │ │ │ ldr r1, [pc, #232] @ 3a9234 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #3088 @ 0xc10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #220] @ 3a9238 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r1, [pc, #208] @ 3a923c │ │ │ │ add r2, r5, #10560 @ 0x2940 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #2208 @ 0x8a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #24 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r1, [pc, #180] @ 3a9240 │ │ │ │ add r2, r5, #12736 @ 0x31c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2208 @ 0x8a0 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r0, [pc, #152] @ 3a9244 │ │ │ │ ldr r1, [pc, #152] @ 3a9248 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #17664 @ 0x4500 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #140] @ 3a924c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #248 @ 0xf8 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr ip, [pc, #124] @ 3a9250 │ │ │ │ ldr r1, [pc, #124] @ 3a9254 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #20224 @ 0x4f00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1744 @ 0x6d0 │ │ │ │ add r2, r2, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r7, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq pc, r4, r8, lsl #14 │ │ │ │ - @ instruction: 0x0064f89c │ │ │ │ + ldrsbeq r7, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq pc, r4, r8, ror #13 │ │ │ │ + rsbeq pc, r4, ip, ror r8 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq pc, r4, r0, asr #18 │ │ │ │ - rsbeq pc, r4, r4, asr #18 │ │ │ │ rsbeq pc, r4, r0, lsr #18 │ │ │ │ - @ instruction: 0x0064cd90 │ │ │ │ - rsbeq ip, r4, r4, ror #13 │ │ │ │ + rsbeq pc, r4, r4, lsr #18 │ │ │ │ + rsbeq pc, r4, r0, lsl #18 │ │ │ │ + rsbeq ip, r4, r0, ror sp │ │ │ │ + rsbeq ip, r4, r4, asr #13 │ │ │ │ andeq r1, r0, r8, asr #26 │ │ │ │ - rsbeq pc, r4, r4, ror #17 │ │ │ │ - rsbeq pc, r4, r4, ror #17 │ │ │ │ - rsbeq sp, r3, r4, lsl #4 │ │ │ │ - strdeq sp, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq pc, r4, r4, asr #17 │ │ │ │ + rsbeq pc, r4, r4, asr #17 │ │ │ │ + rsbeq sp, r3, r4, ror #3 │ │ │ │ + ldrdeq sp, [r3], #-20 @ 0xffffffec @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r0, lsr #9 │ │ │ │ - @ instruction: 0x0063d49c │ │ │ │ + rsbeq sp, r3, r0, lsl #9 │ │ │ │ + rsbeq sp, r3, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #420] @ 3a9418 │ │ │ │ mov r8, r3 │ │ │ │ @@ -361702,15 +361702,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #376] @ 3a9424 │ │ │ │ ldr r2, [pc, #376] @ 3a9428 │ │ │ │ ldr r3, [pc, #376] @ 3a942c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #360] @ 3a9430 │ │ │ │ ldr r3, [pc, #360] @ 3a9434 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361749,15 +361749,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a9414 │ │ │ │ lsr r1, r5, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ add r0, r6, #2224 @ 0x8b0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 70e894 │ │ │ │ + b 70e86c │ │ │ │ ldr r3, [pc, #188] @ 3a9440 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a92e0 │ │ │ │ ldr r3, [pc, #172] @ 3a9444 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361772,46 +361772,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a944c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a92e0 │ │ │ │ ldr r0, [pc, #80] @ 3a9450 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a92e0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, r4, lsr #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r7, r8, ip, asr #16 │ │ │ │ - rsbeq pc, r4, r8, ror #13 │ │ │ │ - rsbeq pc, r4, r4, asr r5 @ │ │ │ │ + rsbseq r7, r8, ip, lsr #16 │ │ │ │ + rsbeq pc, r4, r8, asr #13 │ │ │ │ + rsbeq pc, r4, r4, lsr r5 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r4, asr r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addseq r1, r0, r8, lsl r8 │ │ │ │ @ instruction: 0x009017d4 │ │ │ │ @ instruction: 0x000015bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq pc, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq pc, r4, r0, lsr #12 │ │ │ │ + ldrdeq pc, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq pc, r4, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #456] @ 3a9634 │ │ │ │ ldr r1, [pc, #456] @ 3a9638 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -361827,15 +361827,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #420] @ 3a9644 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r7, #2 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #18 │ │ │ │ strh r3, [sp, #18] │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ mov r9, #0 │ │ │ │ @@ -361847,28 +361847,28 @@ │ │ │ │ ldr r1, [pc, #352] @ 3a964c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ add r6, r4, #2672 @ 0xa70 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #0 │ │ │ │ bl 378b9c │ │ │ │ add r6, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ add r1, r4, #2480 @ 0x9b0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 3a41c0 │ │ │ │ ldr r2, [pc, #248] @ 3a9650 │ │ │ │ @@ -361877,28 +361877,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #668 @ 0x29c │ │ │ │ mov r0, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #204] @ 3a9654 │ │ │ │ bl 441b28 │ │ │ │ add r4, r4, #1904 @ 0x770 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 70e894 │ │ │ │ + bl 70e86c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f2768 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -361924,21 +361924,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r8, r8, ror #12 │ │ │ │ + rsbseq r7, r8, r8, asr #12 │ │ │ │ addseq r1, r0, r0, lsr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq pc, r4, ip, ror r3 @ │ │ │ │ - rsbeq pc, r4, r0, ror #6 │ │ │ │ - strheq lr, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq fp, ip, r8, lsl #13 │ │ │ │ + rsbeq pc, r4, ip, asr r3 @ │ │ │ │ + rsbeq pc, r4, r0, asr #6 │ │ │ │ + @ instruction: 0x0062e19c │ │ │ │ + rsbeq fp, ip, r8, ror #12 │ │ │ │ addeq r1, r2, r8, lsl #11 │ │ │ │ @ instruction: 0xffffe698 │ │ │ │ addseq r1, r0, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -362048,63 +362048,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a98a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a9704 │ │ │ │ ldr r0, [pc, #80] @ 3a98a4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a9754 │ │ │ │ ldr r0, [pc, #64] @ 3a98a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3a9704 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, r4, lsr #9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umullseq r1, r0, r4, r4 │ │ │ │ addseq r1, r0, r8, ror #8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - @ instruction: 0x00787394 │ │ │ │ + rsbseq r7, r8, r4, ror r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r4, r4, asr #1 │ │ │ │ - rsbeq pc, r4, ip, lsl #2 │ │ │ │ - ldrdeq pc, [r4], #-0 @ │ │ │ │ + rsbeq pc, r4, r4, lsr #1 │ │ │ │ + rsbeq pc, r4, ip, ror #1 │ │ │ │ + strheq pc, [r4], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #272] @ 3a99d4 │ │ │ │ ldr r2, [pc, #272] @ 3a99d8 │ │ │ │ ldr r1, [pc, #272] @ 3a99dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #145 @ 0x91 │ │ │ │ bl 24a658 │ │ │ │ mov ip, #316 @ 0x13c │ │ │ │ @@ -362156,17 +362156,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, r8, ip, lsl #4 │ │ │ │ - rsbeq lr, r4, r8, lsr #30 │ │ │ │ - rsbeq pc, r4, ip │ │ │ │ + rsbseq r7, r8, ip, ror #3 │ │ │ │ + rsbeq lr, r4, r8, lsl #30 │ │ │ │ + rsbeq lr, r4, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #1696] @ 3aa098 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -362178,44 +362178,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1664] @ 3aa0a8 │ │ │ │ mov fp, r0 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #1652] @ 3aa0ac │ │ │ │ ldr r7, [pc, #1652] @ 3aa0b0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r6, #140 @ 0x8c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ add r9, sl, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7545b4 │ │ │ │ - bl 74da24 │ │ │ │ + bl 75458c │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #1576] @ 3aa0b4 │ │ │ │ ldr r1, [pc, #1576] @ 3aa0b8 │ │ │ │ add ip, r6, #148 @ 0x94 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #1552] @ 3aa0bc │ │ │ │ add r1, sl, #1776 @ 0x6f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 3241d8 │ │ │ │ @@ -362230,15 +362230,15 @@ │ │ │ │ bl 324068 │ │ │ │ ldr r1, [pc, #1500] @ 3aa0c8 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 7503a8 │ │ │ │ + bl 750380 │ │ │ │ mov r0, fp │ │ │ │ bl 441a94 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 441b28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ @@ -362258,20 +362258,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a51d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #1368] @ 3aa0d0 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [pc, #1348] @ 3aa0d4 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [ip, r3] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -362291,38 +362291,38 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r9, sl, #2384 @ 0x950 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #1244] @ 3aa0d8 │ │ │ │ mov r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #1208] @ 3aa0dc │ │ │ │ ldr r3, [pc, #1208] @ 3aa0e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a9c78 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -362333,15 +362333,15 @@ │ │ │ │ ldr r1, [pc, #1124] @ 3aa0e8 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r2, [sl, #2961] @ 0xb91 │ │ │ │ mov r1, #0 │ │ │ │ bl 3a4d88 │ │ │ │ mov r3, #0 │ │ │ │ b 3a9cb4 │ │ │ │ add r3, r3, #1 │ │ │ │ sub r2, r3, #4 │ │ │ │ @@ -362364,86 +362364,86 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8 │ │ │ │ str sl, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [pc, #984] @ 3aa0f8 │ │ │ │ ldr r3, [pc, #956] @ 3aa0e0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r9, #156 @ 0x9c │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, sl │ │ │ │ str sl, [sp] │ │ │ │ add sl, r3, #3088 @ 0xc10 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #884] @ 3aa0fc │ │ │ │ add r2, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #812] @ 3aa0e0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c58 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r4, [pc, #760] @ 3aa100 │ │ │ │ ldr r3, [r8, #1780] @ 0x6f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r2, #0 │ │ │ │ bl 3243ec │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r8, #1780] @ 0x6f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ bl 3243ec │ │ │ │ add r6, r8, #10560 @ 0x2940 │ │ │ │ mov r4, #0 │ │ │ │ @@ -362452,45 +362452,45 @@ │ │ │ │ ldr r7, [sp, #16] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #644] @ 3aa108 │ │ │ │ add r2, r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ add r2, r2, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #592] @ 3aa10c │ │ │ │ add r2, r9, #156 @ 0x9c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #536] @ 3aa0e0 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c58 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #2 │ │ │ │ add r6, r6, #2208 @ 0x8a0 │ │ │ │ mov r4, #1 │ │ │ │ bne 3a9e54 │ │ │ │ @@ -362499,134 +362499,134 @@ │ │ │ │ add r4, ip, #14976 @ 0x3a80 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ add r2, r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr sl, [sp, #28] │ │ │ │ ldr r3, [pc, #372] @ 3aa0e0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c58 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, ip, #17664 @ 0x4500 │ │ │ │ add r4, r4, #248 @ 0xf8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ add r2, r2, #5 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #244] @ 3aa0e0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9c58 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, ip, #20224 @ 0x4f00 │ │ │ │ add r4, r4, #240 @ 0xf0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ add r2, r2, #6 │ │ │ │ - bl 74ba90 │ │ │ │ + bl 74ba68 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [pc, #108] @ 3aa0e0 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 74d83c │ │ │ │ - ldrsbeq r7, [r8], #-12 @ │ │ │ │ - strdeq lr, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq lr, r4, r4, lsl #31 │ │ │ │ + b 74d814 │ │ │ │ + ldrheq r7, [r8], #-12 @ │ │ │ │ + ldrdeq lr, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq lr, r4, r4, ror #30 │ │ │ │ addseq r1, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq sp, r2, r0, ror ip │ │ │ │ - rsbeq fp, ip, ip, lsr r1 │ │ │ │ - rsbeq r3, r3, ip, lsr #16 │ │ │ │ - rsbeq r0, r6, r0, asr #20 │ │ │ │ - @ instruction: 0x0064e39c │ │ │ │ + rsbeq sp, r2, r0, asr ip │ │ │ │ + rsbeq fp, ip, ip, lsl r1 │ │ │ │ + rsbeq r3, r3, ip, lsl #16 │ │ │ │ + rsbeq r0, r6, r0, lsr #20 │ │ │ │ + rsbeq lr, r4, ip, ror r3 │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ - rsbeq lr, r4, r4, lsr #31 │ │ │ │ + rsbeq lr, r4, r4, lsl #31 │ │ │ │ @ instruction: 0xffffd748 │ │ │ │ - rsbeq lr, r4, ip, asr #12 │ │ │ │ - rsbeq sl, r3, ip, ror #20 │ │ │ │ + rsbeq lr, r4, ip, lsr #12 │ │ │ │ + rsbeq sl, r3, ip, asr #20 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbeq lr, r4, r8, lsl #29 │ │ │ │ - rsbeq lr, r4, r0, lsr #13 │ │ │ │ + rsbeq lr, r4, r8, ror #28 │ │ │ │ + rsbeq lr, r4, r0, lsl #13 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq sl, r3, r8, lsr #19 │ │ │ │ - rsbeq sl, r3, ip, asr #18 │ │ │ │ - rsbseq r6, r8, ip, ror #27 │ │ │ │ - strheq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sl, ip, r0, lsl #29 │ │ │ │ - rsbeq lr, r4, r4, lsr #11 │ │ │ │ - rsbeq r7, fp, r0, lsl #24 │ │ │ │ - rsbeq fp, r4, r4, ror #24 │ │ │ │ - rsbeq sl, ip, ip, lsl sp │ │ │ │ - rsbeq r7, fp, r4, lsl #22 │ │ │ │ - rsbeq lr, r4, r8, lsl #8 │ │ │ │ + rsbeq sl, r3, r8, lsl #19 │ │ │ │ + rsbeq sl, r3, ip, lsr #18 │ │ │ │ + rsbseq r6, r8, ip, asr #27 │ │ │ │ + @ instruction: 0x0062d99c │ │ │ │ + rsbeq sl, ip, r0, ror #28 │ │ │ │ + rsbeq lr, r4, r4, lsl #11 │ │ │ │ + rsbeq r7, fp, r0, ror #23 │ │ │ │ + rsbeq fp, r4, r4, asr #24 │ │ │ │ + strdeq sl, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r7, fp, r4, ror #21 │ │ │ │ + rsbeq lr, r4, r8, ror #7 │ │ │ │ │ │ │ │ 003aa110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -362639,15 +362639,15 @@ │ │ │ │ ldr r1, [pc, #508] @ 3aa340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #488] @ 3aa344 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr r7, [pc, #476] @ 3aa348 │ │ │ │ tst r3, #4 │ │ │ │ ldrb ip, [r2, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ and r2, r3, #7 │ │ │ │ @@ -362697,15 +362697,15 @@ │ │ │ │ strh r1, [r2, #8] │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r3, [r0, #1780] @ 0x6f4 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r3, ip, lsl #2] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r3, [pc, #260] @ 3aa350 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3aa2ec │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -362745,36 +362745,36 @@ │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ b 3aa298 │ │ │ │ ldr r0, [pc, #96] @ 3aa354 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r6 │ │ │ │ add r0, r0, #1776 @ 0x6f0 │ │ │ │ ldrh r3, [r0, #8] │ │ │ │ lsl r1, r2, #16 │ │ │ │ cmp r5, #0 │ │ │ │ lsr r1, r1, #16 │ │ │ │ orrne r3, r3, r1 │ │ │ │ strhne r3, [r0, #8] │ │ │ │ biceq r3, r3, r2 │ │ │ │ strheq r3, [r0, #8] │ │ │ │ b 3aa258 │ │ │ │ - @ instruction: 0x00786994 │ │ │ │ - strheq lr, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq lr, r4, ip, asr #16 │ │ │ │ + rsbseq r6, r8, r4, ror r9 │ │ │ │ + @ instruction: 0x0064e69c │ │ │ │ + rsbeq lr, r4, ip, lsr #16 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r0, r0, ip, lsr #19 │ │ │ │ - rsbseq r6, r8, pc, lsr r9 │ │ │ │ + rsbseq r6, r8, pc, lsl r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x0064e79c │ │ │ │ + rsbeq lr, r4, ip, ror r7 │ │ │ │ b 3aa110 │ │ │ │ │ │ │ │ 003aa35c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa360 : │ │ │ │ bx lr │ │ │ │ @@ -362788,18 +362788,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 3aa398 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 997980 │ │ │ │ - rsbeq lr, r4, r4, ror #15 │ │ │ │ - rsbseq r6, r8, r0, lsl #16 │ │ │ │ - strheq lr, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + b 997958 │ │ │ │ + rsbeq lr, r4, r4, asr #15 │ │ │ │ + rsbseq r6, r8, r0, ror #15 │ │ │ │ + @ instruction: 0x0064e79c │ │ │ │ │ │ │ │ 003aa39c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3aa3fc │ │ │ │ @@ -362809,26 +362809,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r6, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x0064e79c │ │ │ │ - rsbeq lr, r4, r4, ror r7 │ │ │ │ + @ instruction: 0x0078679c │ │ │ │ + rsbeq lr, r4, ip, ror r7 │ │ │ │ + rsbeq lr, r4, r4, asr r7 │ │ │ │ │ │ │ │ 003aa408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3aa468 │ │ │ │ @@ -362838,58 +362838,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, r8, r0, asr r7 │ │ │ │ - rsbeq lr, r4, r0, lsr r7 │ │ │ │ - rsbeq lr, r4, r8, lsl #14 │ │ │ │ + rsbseq r6, r8, r0, lsr r7 │ │ │ │ + rsbeq lr, r4, r0, lsl r7 │ │ │ │ + rsbeq lr, r4, r8, ror #13 │ │ │ │ │ │ │ │ 003aa474 : │ │ │ │ ldr r3, [pc, #36] @ 3aa4a0 │ │ │ │ ldr ip, [pc, #36] @ 3aa4a4 │ │ │ │ ldr r1, [pc, #36] @ 3aa4a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 997980 │ │ │ │ - ldrsheq r6, [r8], #-108 @ 0xffffff94 @ │ │ │ │ - ldrdeq lr, [r4], #-100 @ 0xffffff9c @ │ │ │ │ - strheq lr, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + b 997958 │ │ │ │ + ldrsbeq r6, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + strheq lr, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x0064e690 │ │ │ │ │ │ │ │ 003aa4ac : │ │ │ │ ldr r3, [pc, #36] @ 3aa4d8 │ │ │ │ ldr ip, [pc, #36] @ 3aa4dc │ │ │ │ ldr r1, [pc, #36] @ 3aa4e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 997980 │ │ │ │ - rsbseq r6, r8, r4, asr #13 │ │ │ │ - @ instruction: 0x0064e69c │ │ │ │ - rsbeq lr, r4, r8, ror r6 │ │ │ │ + b 997958 │ │ │ │ + rsbseq r6, r8, r4, lsr #13 │ │ │ │ + rsbeq lr, r4, ip, ror r6 │ │ │ │ + rsbeq lr, r4, r8, asr r6 │ │ │ │ │ │ │ │ 003aa4e4 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa4ec : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -362901,15 +362901,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa500 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3aa514 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r0, r2, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -363002,27 +363002,27 @@ │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r4, #2008] @ 0x7d8 │ │ │ │ mov r6, #0 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ b 3aa5a4 │ │ │ │ ldr r5, [r4, #2004] @ 0x7d4 │ │ │ │ mov r6, #0 │ │ │ │ b 3aa5a4 │ │ │ │ ldr r5, [pc, #24] @ 3aa6d8 │ │ │ │ mov r6, #0 │ │ │ │ b 3aa5a4 │ │ │ │ @ instruction: 0x009005b8 │ │ │ │ - rsbseq r6, r8, r8, lsr r6 │ │ │ │ - rsbseq r6, r8, r5, lsr r6 │ │ │ │ + rsbseq r6, r8, r8, lsl r6 │ │ │ │ + rsbseq r6, r8, r5, lsl r6 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq lr, r4, r8, lsl #10 │ │ │ │ + rsbeq lr, r4, r8, ror #9 │ │ │ │ smlatteq r0, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #304] @ 3aa824 │ │ │ │ ldr r3, [pc, #304] @ 3aa828 │ │ │ │ @@ -363032,15 +363032,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #100] @ 0x64 │ │ │ │ strb r5, [r0, #61] @ 0x3d │ │ │ │ @@ -363064,56 +363064,56 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r3, [pc, #156] @ 3aa834 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ add r0, r5, #12 │ │ │ │ - bl 98f55c │ │ │ │ + bl 98f534 │ │ │ │ add r0, r4, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98ff08 │ │ │ │ + bl 98fee0 │ │ │ │ ldr r2, [pc, #124] @ 3aa838 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ - bl 990cf4 │ │ │ │ + bl 990ccc │ │ │ │ ldr r2, [pc, #100] @ 3aa83c │ │ │ │ ldr r3, [pc, #100] @ 3aa840 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 43e2b0 │ │ │ │ - @ instruction: 0x0064e490 │ │ │ │ - rsbseq r6, r8, ip, ror r5 │ │ │ │ - rsbeq lr, r4, r8, ror r4 │ │ │ │ + rsbeq lr, r4, r0, ror r4 │ │ │ │ + rsbseq r6, r8, ip, asr r5 │ │ │ │ + rsbeq lr, r4, r8, asr r4 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq r0, r2, r8, asr #11 │ │ │ │ - strheq lr, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x0064e398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3aa908 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -363121,25 +363121,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3aa90c │ │ │ │ ldr r1, [pc, #156] @ 3aa910 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #136] @ 3aa914 │ │ │ │ ldr r1, [pc, #136] @ 3aa918 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #104] @ 3aa91c │ │ │ │ ldr r3, [pc, #104] @ 3aa920 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 3aa924 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -363155,19 +363155,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r8, ip, lsl r4 │ │ │ │ - rsbeq ip, r2, r8, lsr lr │ │ │ │ - rsbeq sl, ip, r0, lsl #6 │ │ │ │ - rsbeq r9, r3, r8, lsr #12 │ │ │ │ - rsbeq r2, r3, r0, asr sl │ │ │ │ + ldrsheq r6, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq ip, r2, r8, lsl lr │ │ │ │ + rsbeq sl, ip, r0, ror #5 │ │ │ │ + rsbeq r9, r3, r8, lsl #12 │ │ │ │ + rsbeq r2, r3, r0, lsr sl │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ mvnne r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -363240,23 +363240,23 @@ │ │ │ │ ldr r2, [pc, #804] @ 3aad6c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r6, #2008] @ 0x7d8 │ │ │ │ - bl 9d66a0 │ │ │ │ + bl 9d6678 │ │ │ │ add r0, r6, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 99006c │ │ │ │ + bl 990044 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #756] @ 3aad70 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 98fa50 │ │ │ │ + b 98fa28 │ │ │ │ subs r1, r2, #128 @ 0x80 │ │ │ │ sbc r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ popcs {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -363300,16 +363300,16 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 438f2c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ add r0, r0, #2000 @ 0x7d0 │ │ │ │ beq 3aad28 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d66a0 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d6678 │ │ │ │ + bl 9d7384 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -363334,23 +363334,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ str r5, [r6, #2048] @ 0x800 │ │ │ │ str r7, [r6, #2052] @ 0x804 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #408] @ 3aad78 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ ldr r3, [r6, #2048] @ 0x800 │ │ │ │ tst r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -363421,32 +363421,32 @@ │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 440404 │ │ │ │ mvn r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d66d8 │ │ │ │ + bl 9d66b0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 440404 │ │ │ │ @ instruction: 0x009001bc │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq lr, r4, r4, asr #2 │ │ │ │ + rsbeq lr, r4, r4, lsr #2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - @ instruction: 0x0078619a │ │ │ │ + rsbseq r6, r8, sl, ror r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adcs ip, r1, r3 │ │ │ │ @@ -363490,51 +363490,51 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3aadf0 │ │ │ │ addeq pc, pc, r4, ror sp @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ strdeq r0, [r4], -pc @ │ │ │ │ - rsbeq sp, r4, r0, ror sp │ │ │ │ + rsbeq sp, r4, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 3aaec8 │ │ │ │ ldr r2, [pc, #84] @ 3aaecc │ │ │ │ ldr r1, [pc, #84] @ 3aaed0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #52] @ 3aaed4 │ │ │ │ mvn r6, #-268435456 @ 0xf0000000 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #3 │ │ │ │ add r2, r0, #6144 @ 0x1800 │ │ │ │ strd r6, [r2, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 759ce0 │ │ │ │ - ldrsheq r5, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sp, r4, r0, lsl #26 │ │ │ │ - rsbeq sp, r4, ip, lsl #26 │ │ │ │ - rsbeq sp, r4, r4, asr #26 │ │ │ │ + b 759cb8 │ │ │ │ + ldrsbeq r5, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sp, r4, r0, ror #25 │ │ │ │ + rsbeq sp, r4, ip, ror #25 │ │ │ │ + rsbeq sp, r4, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #180] @ 3aafa4 │ │ │ │ ldr r3, [pc, #180] @ 3aafa8 │ │ │ │ ldr r1, [pc, #180] @ 3aafac │ │ │ │ @@ -363542,15 +363542,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #144] @ 3aafb0 │ │ │ │ ldr r3, [pc, #144] @ 3aafb4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r8, r0, #1904 @ 0x770 │ │ │ │ @@ -363562,33 +363562,33 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #92] @ 3aafb8 │ │ │ │ strb r3, [r4, #2000] @ 0x7d0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99006c │ │ │ │ + bl 990044 │ │ │ │ add r0, r8, #8 │ │ │ │ - bl 99118c │ │ │ │ + bl 991164 │ │ │ │ mov r0, r5 │ │ │ │ - bl 990010 │ │ │ │ + bl 98ffe8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98f5b4 │ │ │ │ + bl 98f58c │ │ │ │ add r0, r4, #2048 @ 0x800 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 438a4c │ │ │ │ - rsbeq sp, r4, r8, lsl #25 │ │ │ │ - rsbseq r5, r8, ip, ror sp │ │ │ │ - rsbeq sp, r4, r4, lsl #25 │ │ │ │ + rsbeq sp, r4, r8, ror #24 │ │ │ │ + rsbseq r5, r8, ip, asr sp │ │ │ │ + rsbeq sp, r4, r4, ror #24 │ │ │ │ strdeq pc, [pc], ip │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -363634,15 +363634,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ab12c │ │ │ │ ldr r1, [pc, #272] @ 3ab188 │ │ │ │ ldr r4, [r5, #2008] @ 0x7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3ab0a0 │ │ │ │ mov r3, r4 │ │ │ │ subs r4, r4, #1 │ │ │ │ mul sl, r3, sl │ │ │ │ bne 3ab090 │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -363653,19 +363653,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ 3ab190 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #204] @ 3ab194 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r5, #2008] @ 0x7d8 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d66d8 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d66b0 │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 3ab00c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #360 @ 0x168 │ │ │ │ bl 537ba4 │ │ │ │ ldr r3, [r5, #2016] @ 0x7e0 │ │ │ │ @@ -363680,38 +363680,38 @@ │ │ │ │ bl 440404 │ │ │ │ bl 537c48 │ │ │ │ b 3ab00c │ │ │ │ ldr r1, [pc, #100] @ 3ab198 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #96] @ 3ab19c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98fa50 │ │ │ │ + bl 98fa28 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 438f2c │ │ │ │ b 3ab124 │ │ │ │ addeq pc, pc, r8, asr #22 │ │ │ │ andeq r3, r0, r4, lsl r0 │ │ │ │ - rsbeq sp, r4, r0, lsl #23 │ │ │ │ - @ instruction: 0x0064db90 │ │ │ │ + rsbeq sp, r4, r0, ror #22 │ │ │ │ + rsbeq sp, r4, r0, ror fp │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - rsbeq sp, r4, r8, lsl #22 │ │ │ │ - ldrdeq sp, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, r4, r8, ror #21 │ │ │ │ + strheq sp, [r4], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - rsbeq sp, r4, r8, asr #20 │ │ │ │ + rsbeq sp, r4, r8, lsr #20 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #2048] @ 0x800 │ │ │ │ ldr r5, [pc, #548] @ 3ab3e0 │ │ │ │ @@ -363752,15 +363752,15 @@ │ │ │ │ strb r2, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ @@ -363770,15 +363770,15 @@ │ │ │ │ add r1, r1, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [r4, #2048] @ 0x800 │ │ │ │ bic r2, r3, #1 │ │ │ │ tst r3, #4 │ │ │ │ str r2, [r4, #2048] @ 0x800 │ │ │ │ beq 3ab2ec │ │ │ │ ldr r3, [r4, #2016] @ 0x7e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -363827,40 +363827,40 @@ │ │ │ │ strb r3, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r2, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r3, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r3, [sp, #52] @ 0x34 │ │ │ │ b 3ab270 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 440404 │ │ │ │ ldr r0, [pc, #48] @ 3ab3e8 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ab22c │ │ │ │ ldr r0, [pc, #28] @ 3ab3ec │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ab358 │ │ │ │ addeq pc, pc, ip, asr r9 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq sp, r4, ip, lsr r8 │ │ │ │ - rsbeq sp, r4, r4, lsr #16 │ │ │ │ + rsbeq sp, r4, ip, lsl r8 │ │ │ │ + rsbeq sp, r4, r4, lsl #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mvn ip, #0 │ │ │ │ lsl r3, r3, #3 │ │ │ │ rsb r1, r3, #32 │ │ │ │ @@ -363890,15 +363890,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ lsr r0, r0, r2 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3ab488 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ umulleq pc, r1, r4, r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r2, #948 @ 0x3b4 │ │ │ │ @@ -363976,30 +363976,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r7, #0 │ │ │ │ bic r0, r0, #15 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 71b698 │ │ │ │ + bl 71b670 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 248d44 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d44 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ - bl 71b710 │ │ │ │ + bl 71b6e8 │ │ │ │ ldr r2, [pc, #72] @ 3ab66c │ │ │ │ ldr r3, [pc, #64] @ 3ab668 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364027,27 +364027,27 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #456] @ 3ab87c │ │ │ │ ldr r1, [pc, #456] @ 3ab880 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a558c │ │ │ │ add fp, r4, #104 @ 0x68 │ │ │ │ add sl, r4, #272 @ 0x110 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -364059,139 +364059,139 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #344] @ 3ab88c │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #312] @ 3ab890 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #440 @ 0x1b8 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #272] @ 3ab894 │ │ │ │ add r1, r4, #608 @ 0x260 │ │ │ │ mov ip, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #220] @ 3ab898 │ │ │ │ add r2, r5, #244 @ 0xf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #776 @ 0x308 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r2, #-16777216 @ 0xff000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r5, r8, r0, lsl r6 │ │ │ │ - @ instruction: 0x00638f98 │ │ │ │ - rsbeq r8, r3, ip, lsr pc │ │ │ │ - rsbeq sp, r4, r8, ror #10 │ │ │ │ - rsbeq sp, r4, ip, ror r5 │ │ │ │ + ldrsheq r5, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r8, r3, r8, ror pc │ │ │ │ + rsbeq r8, r3, ip, lsl pc │ │ │ │ + rsbeq sp, r4, r8, asr #10 │ │ │ │ + rsbeq sp, r4, ip, asr r5 │ │ │ │ addeq pc, r1, r0, lsl r7 @ │ │ │ │ - rsbeq sp, r4, ip, lsr r5 │ │ │ │ - rsbeq sp, r4, r4, lsr #10 │ │ │ │ - rsbeq sp, r4, r8, lsl r5 │ │ │ │ - rsbeq sp, r4, r0, lsl #10 │ │ │ │ + rsbeq sp, r4, ip, lsl r5 │ │ │ │ + rsbeq sp, r4, r4, lsl #10 │ │ │ │ + strdeq sp, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ rsbeq sp, r4, r0, ror #9 │ │ │ │ + rsbeq sp, r4, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3ab910 │ │ │ │ ldr r2, [pc, #92] @ 3ab914 │ │ │ │ ldr r1, [pc, #92] @ 3ab918 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #60] @ 3ab91c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ orr r2, r2, #128 @ 0x80 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, r8, r8, ror #7 │ │ │ │ - rsbeq fp, r2, r4, ror #27 │ │ │ │ - strheq r9, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r5, r8, r8, asr #7 │ │ │ │ + rsbeq fp, r2, r4, asr #27 │ │ │ │ + @ instruction: 0x006c9290 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -364204,29 +364204,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ bl 3a4c58 │ │ │ │ orrs r5, r5, r6 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750380 │ │ │ │ - rsbseq r5, r8, r0, asr r3 │ │ │ │ - rsbeq r8, r3, r8, ror ip │ │ │ │ - ldrdeq r8, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + b 750358 │ │ │ │ + rsbseq r5, r8, r0, lsr r3 │ │ │ │ + rsbeq r8, r3, r8, asr ip │ │ │ │ + strheq r8, [r3], #-204 @ 0xffffff34 @ │ │ │ │ ldr r0, [pc, #4] @ 3ab9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ umulleq pc, r1, r8, r5 @ │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -364261,15 +364261,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e404 │ │ │ │ + bl 70e3dc │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -364308,15 +364308,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98ca84 │ │ │ │ + bl 98ca5c │ │ │ │ b 3abad8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 3abe50 │ │ │ │ ldr r2, [pc, #804] @ 3abe54 │ │ │ │ @@ -364324,15 +364324,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [pc, #772] @ 3abe5c │ │ │ │ ldr ip, [pc, #772] @ 3abe60 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -364345,28 +364345,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #696] @ 3abe64 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -364393,15 +364393,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 3abcb0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 98c918 │ │ │ │ + bl 98c8f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3abe2c │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 3abdd8 │ │ │ │ ldr r2, [pc, #500] @ 3abe78 │ │ │ │ @@ -364501,15 +364501,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 3abe88 │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ b 3abc10 │ │ │ │ ldr r3, [pc, #88] @ 3abe8c │ │ │ │ @@ -364517,32 +364517,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 3abe94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 3abe98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00785190 │ │ │ │ - rsbeq sp, r4, r4, lsl #3 │ │ │ │ - @ instruction: 0x0064d198 │ │ │ │ + rsbseq r5, r8, r0, ror r1 │ │ │ │ + rsbeq sp, r4, r4, ror #2 │ │ │ │ + rsbeq sp, r4, r8, ror r1 │ │ │ │ ldrdeq pc, [r1], r8 │ │ │ │ - rsbeq sp, r4, r4, lsl #3 │ │ │ │ - rsbeq sp, r4, r8, asr #2 │ │ │ │ - ldrsheq r9, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq sp, r4, r8, ror r0 │ │ │ │ - rsbeq fp, r6, r0, ror #12 │ │ │ │ - rsbeq sp, r4, r0, asr #1 │ │ │ │ + rsbeq sp, r4, r4, ror #2 │ │ │ │ + rsbeq sp, r4, r8, lsr #2 │ │ │ │ + ldrsbeq r9, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sp, r4, r8, asr r0 │ │ │ │ + rsbeq fp, r6, r0, asr #12 │ │ │ │ + rsbeq sp, r4, r0, lsr #1 │ │ │ │ bge fee5692c <__bss_end__@@Base+0xfe0a3ff4> │ │ │ │ @ instruction: 0x0081f2b0 │ │ │ │ - rsbeq sp, r4, r4 │ │ │ │ - rsbeq ip, r4, ip, lsl #30 │ │ │ │ - strdeq ip, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r4, r8, ip, lsl #29 │ │ │ │ - rsbeq ip, r4, ip, ror lr │ │ │ │ - rsbeq r5, pc, ip, asr #26 │ │ │ │ + rsbeq ip, r4, r4, ror #31 │ │ │ │ + rsbeq ip, r4, ip, ror #29 │ │ │ │ + ldrdeq ip, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r4, r8, ip, ror #28 │ │ │ │ + rsbeq ip, r4, ip, asr lr │ │ │ │ + rsbeq r5, pc, ip, lsr #26 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 3abf78 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -364551,25 +364551,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3abf7c │ │ │ │ ldr r1, [pc, #180] @ 3abf80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #160] @ 3abf84 │ │ │ │ ldr r1, [pc, #160] @ 3abf88 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #128] @ 3abf8c │ │ │ │ ldr r3, [pc, #128] @ 3abf90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3abf94 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -364583,31 +364583,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 3abf9c │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r1, [pc, #60] @ 3abfa0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c15c │ │ │ │ - rsbseq r4, r8, r0, lsl lr │ │ │ │ - rsbeq fp, r2, r0, ror #15 │ │ │ │ - rsbeq r8, ip, r8, lsr #25 │ │ │ │ - ldrdeq r7, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - strdeq r1, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + b 74c134 │ │ │ │ + ldrsheq r4, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq fp, r2, r0, asr #15 │ │ │ │ + rsbeq r8, ip, r8, lsl #25 │ │ │ │ + strheq r7, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r1, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - strdeq ip, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq ip, [r4], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ addeq r1, lr, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -364616,28 +364616,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3ac014 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98ca84 │ │ │ │ + bl 98ca5c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e1d4 │ │ │ │ + bl 70e1ac │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -364724,15 +364724,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 3ac1f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 3ab9ac │ │ │ │ b 3ac1b4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 248ae0 │ │ │ │ @@ -364740,25 +364740,25 @@ │ │ │ │ beq 3ac1dc │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac1a0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98c7e4 │ │ │ │ + bl 98c7bc │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 3ac1a0 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248ae0 │ │ │ │ - rsbseq r4, r8, ip, asr #22 │ │ │ │ - rsbeq ip, r4, r0, asr #22 │ │ │ │ - rsbeq ip, r4, r4, asr fp │ │ │ │ + rsbseq r4, r8, ip, lsr #22 │ │ │ │ + rsbeq ip, r4, r0, lsr #22 │ │ │ │ + rsbeq ip, r4, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -364837,15 +364837,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 3ac3ec │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3ac388 │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -364872,22 +364872,22 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e404 │ │ │ │ + bl 70e3dc │ │ │ │ b 3ac380 │ │ │ │ - rsbseq r4, r8, r8, lsl #19 │ │ │ │ - rsbeq ip, r4, r8, ror r9 │ │ │ │ - rsbeq ip, r4, ip, lsl #19 │ │ │ │ + rsbseq r4, r8, r8, ror #18 │ │ │ │ + rsbeq ip, r4, r8, asr r9 │ │ │ │ + rsbeq ip, r4, ip, ror #18 │ │ │ │ ldr r0, [pc, #4] @ 3ac3fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq lr, r1, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #328] @ 3ac560 │ │ │ │ ldr r2, [pc, #328] @ 3ac564 │ │ │ │ @@ -364895,15 +364895,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3ac568 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #932] @ 0x3a4 │ │ │ │ orrs r3, r2, ip │ │ │ │ beq 3ac4f4 │ │ │ │ ldr lr, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -364926,39 +364926,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr ip, [pc, #176] @ 3ac570 │ │ │ │ ldr r2, [pc, #176] @ 3ac574 │ │ │ │ ldr r1, [pc, #176] @ 3ac578 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 338e68 │ │ │ │ ldr ip, [pc, #128] @ 3ac57c │ │ │ │ ldr r1, [pc, #128] @ 3ac580 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -364967,54 +364967,54 @@ │ │ │ │ ldr r1, [pc, #68] @ 3ac588 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3ac518 │ │ │ │ - rsbseq r4, r8, r8, ror #17 │ │ │ │ - rsbeq ip, r4, ip, lsr #18 │ │ │ │ - rsbeq ip, r4, r0, asr #18 │ │ │ │ + rsbseq r4, r8, r8, asr #17 │ │ │ │ + rsbeq ip, r4, ip, lsl #18 │ │ │ │ + rsbeq ip, r4, r0, lsr #18 │ │ │ │ addeq lr, r1, r8, asr #22 │ │ │ │ - rsbseq r4, r8, r8, asr #16 │ │ │ │ - rsbeq fp, r3, r0, asr #26 │ │ │ │ - rsbeq fp, r3, r4, asr sp │ │ │ │ - @ instruction: 0x0064c89c │ │ │ │ - rsbeq ip, r4, r8, lsl #17 │ │ │ │ - rsbeq ip, r4, r0, lsl #17 │ │ │ │ - rsbeq ip, r4, r4, asr #16 │ │ │ │ + rsbseq r4, r8, r8, lsr #16 │ │ │ │ + rsbeq fp, r3, r0, lsr #26 │ │ │ │ + rsbeq fp, r3, r4, lsr sp │ │ │ │ + rsbeq ip, r4, ip, ror r8 │ │ │ │ + rsbeq ip, r4, r8, ror #16 │ │ │ │ + rsbeq ip, r4, r0, ror #16 │ │ │ │ + rsbeq ip, r4, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3ac5ec │ │ │ │ ldr r2, [pc, #72] @ 3ac5f0 │ │ │ │ ldr r1, [pc, #72] @ 3ac5f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #40] @ 3ac5f8 │ │ │ │ ldr r1, [pc, #40] @ 3ac5fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c15c │ │ │ │ - rsbseq r4, r8, r4, ror #14 │ │ │ │ - strdeq fp, [r2], #-4 @ │ │ │ │ - rsbeq r8, ip, r0, asr #11 │ │ │ │ + b 74c134 │ │ │ │ + rsbseq r4, r8, r4, asr #14 │ │ │ │ + ldrdeq fp, [r2], #-4 @ │ │ │ │ + rsbeq r8, ip, r0, lsr #11 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ strdeq r0, [lr], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #164] @ 3ac6bc │ │ │ │ @@ -365025,15 +365025,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3ac6c0 │ │ │ │ ldr r2, [pc, #148] @ 3ac6c4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #144] @ 3ac6c8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #128] @ 3ac6cc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ac67c │ │ │ │ mov r0, #0 │ │ │ │ @@ -365047,29 +365047,29 @@ │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #68] @ 3ac6d0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r4, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq ip, r4, r4, asr #14 │ │ │ │ - rsbeq ip, r4, ip, lsl r7 │ │ │ │ + ldrsbeq r4, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq ip, r4, r4, lsr #14 │ │ │ │ + strdeq ip, [r4], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq lr, [pc], r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r4, r4, asr r7 │ │ │ │ + rsbeq ip, r4, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #180] @ 3ac7a0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -365078,15 +365078,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3ac7a4 │ │ │ │ ldr r2, [pc, #164] @ 3ac7a8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #160] @ 3ac7ac │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #144] @ 3ac7b0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ac750 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -365104,29 +365104,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3ac7b4 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ lsl ip, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r4, r8, r0, lsr #12 │ │ │ │ - rsbeq ip, r4, r0, ror r6 │ │ │ │ - rsbeq ip, r4, r8, asr #12 │ │ │ │ + rsbseq r4, r8, r0, lsl #12 │ │ │ │ + rsbeq ip, r4, r0, asr r6 │ │ │ │ + rsbeq ip, r4, r8, lsr #12 │ │ │ │ addeq lr, pc, r0, lsl #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - strheq ip, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x0064c690 │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365168,21 +365168,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 545f34 │ │ │ │ pop {r4, lr} │ │ │ │ b 545978 │ │ │ │ ldr r0, [pc, #28] @ 3ac894 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ac844 │ │ │ │ addeq lr, pc, ip, lsr r3 @ │ │ │ │ addseq r0, lr, r4, asr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addseq r0, lr, r4, ror #16 │ │ │ │ - strdeq ip, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrdeq ip, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 003ac898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -365191,31 +365191,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3ac8f8 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r4, r4, lsl #10 │ │ │ │ + rsbeq r0, r4, r4, ror #9 │ │ │ │ addeq lr, r1, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov r0, #1 │ │ │ │ - b 9b1614 │ │ │ │ + b 9b15ec │ │ │ │ ldr r0, [pc, #4] @ 3ac914 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq lr, r1, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #256] @ 3aca30 │ │ │ │ ldr r2, [pc, #256] @ 3aca34 │ │ │ │ @@ -365223,48 +365223,48 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #224] @ 3aca3c │ │ │ │ ldr r1, [pc, #224] @ 3aca40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #192] @ 3aca44 │ │ │ │ ldr r1, [pc, #192] @ 3aca48 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #160] @ 3aca4c │ │ │ │ ldr ip, [pc, #160] @ 3aca50 │ │ │ │ ldr r1, [pc, #160] @ 3aca54 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r2, [pc, #120] @ 3aca58 │ │ │ │ ldr r3, [pc, #120] @ 3aca5c │ │ │ │ ldr r0, [pc, #120] @ 3aca60 │ │ │ │ ldr r1, [pc, #120] @ 3aca64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -365279,21 +365279,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r4, r8, r4, asr r4 │ │ │ │ - rsbeq sl, r2, r8, ror #26 │ │ │ │ - rsbeq r8, ip, r4, lsr r2 │ │ │ │ - rsbeq sl, r2, r8, ror #26 │ │ │ │ - rsbeq sl, r2, r0, lsl #27 │ │ │ │ - strdeq ip, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq ip, r4, r0, lsl r5 │ │ │ │ + rsbseq r4, r8, r4, lsr r4 │ │ │ │ + rsbeq sl, r2, r8, asr #26 │ │ │ │ + rsbeq r8, ip, r4, lsl r2 │ │ │ │ + rsbeq sl, r2, r8, asr #26 │ │ │ │ + rsbeq sl, r2, r0, ror #26 │ │ │ │ + ldrdeq ip, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq ip, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ addeq lr, r1, r4, asr #13 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ addeq r0, lr, r8, ror #18 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @@ -365306,60 +365306,60 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3acaa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ addeq lr, pc, ip, lsr #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r4, r4, lsl r4 │ │ │ │ + strdeq ip, [r4], #-52 @ 0xffffffcc @ │ │ │ │ ldr r3, [pc, #48] @ 3acae4 │ │ │ │ ldr r2, [pc, #48] @ 3acae8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3acaec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ addeq lr, pc, r8, rrx │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r4, ip, ror #7 │ │ │ │ + rsbeq ip, r4, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #72 @ 0x48 │ │ │ │ ldrd r2, [r3] │ │ │ │ subs ip, r0, ip │ │ │ │ ldr r0, [r5, #12] │ │ │ │ sbc r5, r1, r0 │ │ │ │ umull r6, r0, ip, lr │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r5, lr │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea5f370 <__bss_end__@@Base+0xfdcaca38> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -365375,36 +365375,36 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r5, [r6, #8] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #640 @ 0x280 │ │ │ │ ldrd r2, [r3] │ │ │ │ ldr fp, [pc, #648] @ 3ace58 │ │ │ │ add fp, pc, fp │ │ │ │ subs ip, r0, r5 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ str r0, [sp, #32] │ │ │ │ sbc lr, r1, r0 │ │ │ │ umull r8, r0, ip, r7 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, lr, r7 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r8 │ │ │ │ add r3, pc, #580 @ 0x244 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ mov r3, #0 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r2, #1 │ │ │ │ cmp r0, r4 │ │ │ │ @@ -365429,21 +365429,21 @@ │ │ │ │ ldr r3, [pc, #496] @ 3ace64 │ │ │ │ mov r4, #0 │ │ │ │ umull r6, r0, r8, r3 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ adds r0, r5, r0 │ │ │ │ adc r1, r3, r8 │ │ │ │ cmp r2, r0 │ │ │ │ sbcs r3, ip, r1 │ │ │ │ @@ -365466,15 +365466,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r8, [sp, #28] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc r1, r9, #0 │ │ │ │ add r2, r8, #2 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ ldr r3, [pc, #308] @ 3ace5c │ │ │ │ sub r2, r8, r2 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3acc44 │ │ │ │ adds r8, r4, #1 │ │ │ │ @@ -365507,41 +365507,41 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ace78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ ldr r5, [r6, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ b 3acc6c │ │ │ │ ldr r0, [pc, #100] @ 3ace7c │ │ │ │ strd r2, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ ldr r5, [r6, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ b 3acc6c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -365553,16 +365553,16 @@ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ blcc fea5f66c <__bss_end__@@Base+0xfdcacd34> │ │ │ │ addeq sp, pc, r8, asr #28 │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq ip, [r4], #-0 @ │ │ │ │ - rsbeq ip, r4, r4, lsl r1 │ │ │ │ + ldrdeq ip, [r4], #-0 @ │ │ │ │ + strdeq ip, [r4], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r1, #32] │ │ │ │ cmp ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ @@ -365581,23 +365581,23 @@ │ │ │ │ beq 3acee0 │ │ │ │ ldrb r3, [r5, #925] @ 0x39d │ │ │ │ and r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ beq 3acef8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r0, ip │ │ │ │ - b 9b10c8 │ │ │ │ + b 9b10a0 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3acec0 │ │ │ │ mov r2, r0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r3, r1 │ │ │ │ mov r0, ip │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r1, #32] │ │ │ │ cmp ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ @@ -365614,17 +365614,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ strd r2, [r4, #16] │ │ │ │ ldrb r1, [r5, #928] @ 0x3a0 │ │ │ │ mov r0, ip │ │ │ │ tst r1, #32 │ │ │ │ bne 3acf70 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b10c8 │ │ │ │ + b 9b10a0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ b 3acf54 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365634,61 +365634,61 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [r0, #968] @ 0x3c8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3acfe0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ ldr r4, [r4, #1008] @ 0x3f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3ad004 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248ae0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r3, r8, ip, ror #27 │ │ │ │ - ldrdeq fp, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r3, r8, ip, asr #27 │ │ │ │ + strheq fp, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #200] @ 3ad120 │ │ │ │ ldr r2, [pc, #200] @ 3ad124 │ │ │ │ ldr r1, [pc, #200] @ 3ad128 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r0, #120] @ 0x78 │ │ │ │ ldrne r3, [r0, #124] @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -365712,54 +365712,54 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ subs r0, r0, r2 │ │ │ │ sbc r1, r1, #0 │ │ │ │ add r2, r4, #2 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ sub r0, r4, r2 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r3, r8, r0, lsr sp │ │ │ │ - rsbeq fp, r4, r4, lsr #28 │ │ │ │ - rsbeq fp, r4, r8, lsr lr │ │ │ │ + rsbseq r3, r8, r0, lsl sp │ │ │ │ + rsbeq fp, r4, r4, lsl #28 │ │ │ │ + rsbeq fp, r4, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #1016] @ 3ad53c │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754564 │ │ │ │ + bl 75453c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad4f4 │ │ │ │ ldr r0, [pc, #984] @ 3ad540 │ │ │ │ ldr r2, [pc, #984] @ 3ad544 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ add fp, r4, #936 @ 0x3a8 │ │ │ │ add sl, r4, #940 @ 0x3ac │ │ │ │ mov r9, r1 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -365768,15 +365768,15 @@ │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ad030 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r1, [pc, #872] @ 3ad548 │ │ │ │ ldr r8, [pc, #872] @ 3ad54c │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 249284 │ │ │ │ @@ -365986,42 +365986,42 @@ │ │ │ │ b 3ad43c │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad4c4 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad464 │ │ │ │ - rsbeq fp, r4, r0, ror #26 │ │ │ │ - rsbseq r3, r8, r4, lsr #24 │ │ │ │ - rsbeq fp, r4, r4, lsl sp │ │ │ │ - @ instruction: 0x0062fa98 │ │ │ │ - rsbeq fp, r4, r8, asr #27 │ │ │ │ - @ instruction: 0x0064bd9c │ │ │ │ - @ instruction: 0x0064bd98 │ │ │ │ - @ instruction: 0x0064bd94 │ │ │ │ + rsbeq fp, r4, r0, asr #26 │ │ │ │ + rsbseq r3, r8, r4, lsl #24 │ │ │ │ + strdeq fp, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq pc, r2, r8, ror sl @ │ │ │ │ + rsbeq fp, r4, r8, lsr #27 │ │ │ │ + rsbeq fp, r4, ip, ror sp │ │ │ │ rsbeq fp, r4, r8, ror sp │ │ │ │ - rsbeq fp, r4, r0, ror #26 │ │ │ │ - rsbeq fp, r4, r8, asr #26 │ │ │ │ - rsbeq fp, r4, ip, lsr #26 │ │ │ │ - rsbeq fp, r4, r4, lsl sp │ │ │ │ - strdeq fp, [r4], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq fp, r4, r0, ror #25 │ │ │ │ - rsbeq fp, r4, r4, asr #25 │ │ │ │ - rsbeq fp, r4, ip, lsr #25 │ │ │ │ - @ instruction: 0x0064bc90 │ │ │ │ - rsbeq fp, r4, r4, ror ip │ │ │ │ - rsbeq fp, r4, r8, asr ip │ │ │ │ - rsbeq fp, r4, ip, lsr ip │ │ │ │ - rsbeq fp, r4, r0, lsr #24 │ │ │ │ - rsbeq fp, r4, r8, lsl ip │ │ │ │ - rsbeq fp, r4, r8, asr fp │ │ │ │ - rsbeq fp, r4, r8, asr #23 │ │ │ │ - strheq fp, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq fp, [r4], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq fp, r4, r8, ror #20 │ │ │ │ + rsbeq fp, r4, r4, ror sp │ │ │ │ + rsbeq fp, r4, r8, asr sp │ │ │ │ + rsbeq fp, r4, r0, asr #26 │ │ │ │ + rsbeq fp, r4, r8, lsr #26 │ │ │ │ + rsbeq fp, r4, ip, lsl #26 │ │ │ │ + strdeq fp, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq fp, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq fp, r4, r0, asr #25 │ │ │ │ + rsbeq fp, r4, r4, lsr #25 │ │ │ │ + rsbeq fp, r4, ip, lsl #25 │ │ │ │ + rsbeq fp, r4, r0, ror ip │ │ │ │ + rsbeq fp, r4, r4, asr ip │ │ │ │ + rsbeq fp, r4, r8, lsr ip │ │ │ │ + rsbeq fp, r4, ip, lsl ip │ │ │ │ + rsbeq fp, r4, r0, lsl #24 │ │ │ │ + strdeq fp, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq fp, r4, r8, lsr fp │ │ │ │ + rsbeq fp, r4, r8, lsr #23 │ │ │ │ + @ instruction: 0x0064ba9c │ │ │ │ + strheq fp, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq fp, r4, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #332] @ 3ad710 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366029,41 +366029,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #316] @ 3ad714 │ │ │ │ ldr r1, [pc, #316] @ 3ad718 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r8, [pc, #296] @ 3ad71c │ │ │ │ ldr r2, [pc, #296] @ 3ad720 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #256] @ 3ad724 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #16 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r8, #1 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 338e68 │ │ │ │ add r1, r4, #1024 @ 0x400 │ │ │ │ mov r0, r7 │ │ │ │ mov r7, #0 │ │ │ │ bl 338d68 │ │ │ │ @@ -366075,52 +366075,52 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r7, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r9, [r4, #968] @ 0x3c8 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ ldr r3, [pc, #116] @ 3ad72c │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r7, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ ldr r2, [pc, #84] @ 3ad730 │ │ │ │ ldr r1, [pc, #84] @ 3ad734 │ │ │ │ str r9, [r4, #1008] @ 0x3f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #56] @ 3ad738 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 324190 │ │ │ │ - rsbseq r3, r8, r8, asr #15 │ │ │ │ - rsbeq sl, r3, r4, lsr ip │ │ │ │ - rsbeq sl, r3, r4, asr #24 │ │ │ │ - strheq fp, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq fp, r4, ip, lsl #17 │ │ │ │ + rsbseq r3, r8, r8, lsr #15 │ │ │ │ + rsbeq sl, r3, r4, lsl ip │ │ │ │ + rsbeq sl, r3, r4, lsr #24 │ │ │ │ + @ instruction: 0x0064b890 │ │ │ │ + rsbeq fp, r4, ip, ror #16 │ │ │ │ addeq sp, r1, r0, asr sl │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbeq r9, r2, r8, asr #31 │ │ │ │ - @ instruction: 0x006c7490 │ │ │ │ + rsbeq r9, r2, r8, lsr #31 │ │ │ │ + rsbeq r7, ip, r0, ror r4 │ │ │ │ muleq r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #440] @ 3ad90c │ │ │ │ ldr lr, [pc, #440] @ 3ad910 │ │ │ │ @@ -366137,25 +366137,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r4, r1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ bne 3ad86c │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr ip, [pc, #376] @ 3ad91c │ │ │ │ ldr r2, [pc, #376] @ 3ad920 │ │ │ │ ldr r1, [pc, #376] @ 3ad924 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r0, #128] @ 0x80 │ │ │ │ ldrne r3, [r0, #132] @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -366214,59 +366214,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3ad93c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ad794 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3ad940 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ad794 │ │ │ │ addeq sp, pc, r8, asr #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, pc, r8, lsr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r3, r8, r4, ror #11 │ │ │ │ - ldrdeq fp, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - strdeq fp, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r3, r8, r4, asr #11 │ │ │ │ + strheq fp, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq fp, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ addeq sp, pc, r8, lsl r3 @ │ │ │ │ addeq sp, pc, r0, ror #5 │ │ │ │ andeq r1, r0, r4, lsr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r4, r4, lsr r8 │ │ │ │ - rsbeq fp, r4, r0, asr r8 │ │ │ │ + rsbeq fp, r4, r4, lsl r8 │ │ │ │ + rsbeq fp, r4, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3ad9ec │ │ │ │ ldr r2, [pc, #144] @ 3ad9f0 │ │ │ │ ldr r1, [pc, #144] @ 3ad9f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16711680 @ 0xff0000 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, r0, #1024 @ 0x400 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ strb r3, [r0, #928] @ 0x3a0 │ │ │ │ @@ -366276,27 +366276,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #936 @ 0x3a8 │ │ │ │ strd r8, [ip] │ │ │ │ ldr r2, [pc, #60] @ 3ad9f8 │ │ │ │ strh r5, [r3] │ │ │ │ bl 3ad73c │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ ldrd r0, [r6, #-8] │ │ │ │ add r3, r4, #1008 @ 0x3f0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #980 @ 0x3d4 │ │ │ │ strh r5, [r3] │ │ │ │ ldr r0, [r4, #1008] @ 0x3f0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ - b 9b10c8 │ │ │ │ - rsbseq r3, r8, ip, lsr #8 │ │ │ │ - rsbeq fp, r4, r8, lsl r5 │ │ │ │ - rsbeq fp, r4, r0, lsr r5 │ │ │ │ + b 9b10a0 │ │ │ │ + rsbseq r3, r8, ip, lsl #8 │ │ │ │ + strdeq fp, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq fp, r4, r0, lsl r5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r3, r0, #944 @ 0x3b0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -366308,17 +366308,17 @@ │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ beq 3ada48 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r1, r0, #976 @ 0x3d0 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, [r1, #16] │ │ │ │ @@ -366328,17 +366328,17 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ beq 3ada98 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #460] @ 3adc84 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -366347,15 +366347,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ cmp r5, #2 │ │ │ │ ldrb r2, [r0, #1028] @ 0x404 │ │ │ │ asr r3, r2, r5 │ │ │ │ and r3, r3, #1 │ │ │ │ sub r1, r3, r6 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ @@ -366379,15 +366379,15 @@ │ │ │ │ cmp r0, r1 │ │ │ │ strb r1, [r4, #927] @ 0x39f │ │ │ │ beq 3adb68 │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ ands r1, r1, r3 │ │ │ │ movne r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldrb r2, [r4, #1028] @ 0x404 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3adb9c │ │ │ │ mov r3, #1 │ │ │ │ bic r2, r2, r3, lsl r5 │ │ │ │ strb r2, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -366452,18 +366452,18 @@ │ │ │ │ b 3adbe4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adb70 │ │ │ │ b 3adc4c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adb70 │ │ │ │ b 3adc28 │ │ │ │ - rsbseq r3, r8, r8, asr #5 │ │ │ │ - rsbeq fp, r4, ip, asr #7 │ │ │ │ - strheq fp, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r3, r8, r8, lsr r2 │ │ │ │ + rsbseq r3, r8, r8, lsr #5 │ │ │ │ + rsbeq fp, r4, ip, lsr #7 │ │ │ │ + @ instruction: 0x0064b394 │ │ │ │ + rsbseq r3, r8, r8, lsl r2 │ │ │ │ │ │ │ │ 003adc94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -366474,15 +366474,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ ldr r9, [pc, #832] @ 3ae024 │ │ │ │ add r9, pc, r9 │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r4, #956] @ 0x3bc │ │ │ │ mov r7, r0 │ │ │ │ sbcs r3, r1, r3 │ │ │ │ @@ -366534,15 +366534,15 @@ │ │ │ │ and r1, r1, #253 @ 0xfd │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ strb r1, [r4, #927] @ 0x39f │ │ │ │ ands r1, r1, r3 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ beq 3addc4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r3, [pc, #608] @ 3ae030 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adf3c │ │ │ │ ldr r2, [pc, #592] @ 3ae034 │ │ │ │ ldr r3, [pc, #568] @ 3ae020 │ │ │ │ @@ -366626,15 +366626,15 @@ │ │ │ │ beq 3adddc │ │ │ │ b 3addc8 │ │ │ │ ldrb r4, [r4, #928] @ 0x3a0 │ │ │ │ orr r6, r4, #128 @ 0x80 │ │ │ │ b 3addc8 │ │ │ │ ldr r0, [pc, #260] @ 3ae038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3add94 │ │ │ │ ldr r3, [pc, #248] @ 3ae03c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3adddc │ │ │ │ ldr r3, [pc, #212] @ 3ae02c │ │ │ │ @@ -366655,58 +366655,58 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ae048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3adddc │ │ │ │ ldr r0, [pc, #108] @ 3ae04c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3adddc │ │ │ │ ldr r3, [pc, #84] @ 3ae050 │ │ │ │ ldr r1, [pc, #84] @ 3ae054 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r8, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, pc, ip, lsr lr @ │ │ │ │ - rsbseq r3, r8, r9, lsr r0 │ │ │ │ + rsbseq r3, r8, r9, lsl r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, pc, r8, lsr sp @ │ │ │ │ - rsbeq fp, r4, r4, asr #4 │ │ │ │ + rsbeq fp, r4, r4, lsr #4 │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ strdeq sp, [r1], ip │ │ │ │ + rsbeq fp, r4, r8, asr #3 │ │ │ │ rsbeq fp, r4, r8, ror #3 │ │ │ │ - rsbeq fp, r4, r8, lsl #4 │ │ │ │ - @ instruction: 0x00782d90 │ │ │ │ - @ instruction: 0x0064b19c │ │ │ │ + rsbseq r2, r8, r0, ror sp │ │ │ │ + rsbeq fp, r4, ip, ror r1 │ │ │ │ │ │ │ │ 003ae058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -366718,25 +366718,25 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #1564] @ 3ae6c4 │ │ │ │ ldr r2, [pc, #1564] @ 3ae6c8 │ │ │ │ ldr r1, [pc, #1564] @ 3ae6cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r7, [pc, #1536] @ 3ae6d0 │ │ │ │ ldr r3, [pc, #1536] @ 3ae6d4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ @@ -366784,15 +366784,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ae3b8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldrb r2, [r4, #922] @ 0x39a │ │ │ │ ldrb r3, [r4, #920] @ 0x398 │ │ │ │ and r8, r8, r2 │ │ │ │ bic r3, r3, r2 │ │ │ │ orr r3, r3, r8 │ │ │ │ strb r3, [r4, #920] @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ @@ -366821,15 +366821,15 @@ │ │ │ │ add r3, r4, #940 @ 0x3ac │ │ │ │ orr r2, r2, r8, lsl #8 │ │ │ │ strh r2, [r3] │ │ │ │ ldrb r3, [r4, #927] @ 0x39f │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1184] @ 3ae6e8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #1136] @ 3ae6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366887,15 +366887,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3ad73c │ │ │ │ strb r8, [r4, #924] @ 0x39c │ │ │ │ b 3ae290 │ │ │ │ mov r0, #1 │ │ │ │ strb r8, [r4, #925] @ 0x39d │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #932] @ 3ae6f4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #872] @ 3ae6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366929,24 +366929,24 @@ │ │ │ │ andne r8, r8, #127 @ 0x7f │ │ │ │ ldrb r3, [r4, #927] @ 0x39f │ │ │ │ orrne r1, r1, r8 │ │ │ │ strb r1, [r4, #928] @ 0x3a0 │ │ │ │ ands r1, r1, r3 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #936 @ 0x3a8 │ │ │ │ bl 3ace80 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #736] @ 3ae6fc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #668] @ 3ae6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366963,15 +366963,15 @@ │ │ │ │ b 3ae290 │ │ │ │ add r2, r4, #940 @ 0x3ac │ │ │ │ ldrh r3, [r2] │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #255 @ 0xff │ │ │ │ orr r3, r3, r8 │ │ │ │ strh r3, [r2] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #640] @ 3ae700 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #568] @ 3ae6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -367002,15 +367002,15 @@ │ │ │ │ b 3ae3b8 │ │ │ │ add r2, r4, #940 @ 0x3ac │ │ │ │ ldrh r3, [r2] │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #255 @ 0xff │ │ │ │ orr r3, r3, r8 │ │ │ │ strh r3, [r2] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #492] @ 3ae708 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 3ae6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -367043,39 +367043,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 3ae718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ae0e8 │ │ │ │ ldr r2, [pc, #308] @ 3ae71c │ │ │ │ ldr r3, [pc, #212] @ 3ae6c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ae3b8 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r2, [pc, #260] @ 3ae720 │ │ │ │ ldr r3, [pc, #160] @ 3ae6c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -367090,42 +367090,42 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3ae604 │ │ │ │ b 3ae3b8 │ │ │ │ ldr r0, [pc, #188] @ 3ae728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ae128 │ │ │ │ ldr r0, [pc, #176] @ 3ae72c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ae0e8 │ │ │ │ ldr r3, [pc, #144] @ 3ae730 │ │ │ │ ldr r1, [pc, #144] @ 3ae734 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2487ec │ │ │ │ addeq ip, pc, r4, lsr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r8, r0, ror #25 │ │ │ │ - ldrdeq sl, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq sl, r4, r4, ror #27 │ │ │ │ + rsbseq r2, r8, r0, asr #25 │ │ │ │ + strheq sl, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sl, r4, r4, asr #27 │ │ │ │ addeq ip, pc, ip, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r2, r8, r2, ror ip │ │ │ │ + rsbseq r2, r8, r2, asr ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq ip, pc, r4, lsr #19 │ │ │ │ addeq ip, pc, r4, lsr #18 │ │ │ │ ldrdeq ip, [pc], r0 │ │ │ │ addeq ip, pc, r4, lsl #17 │ │ │ │ addeq ip, pc, ip, lsl r8 @ │ │ │ │ addeq ip, pc, r8, asr #15 │ │ │ │ @@ -367133,40 +367133,40 @@ │ │ │ │ strdeq ip, [pc], ip @ │ │ │ │ umulleq ip, pc, r8, r6 @ │ │ │ │ addeq ip, pc, ip, asr #12 │ │ │ │ strdeq ip, [pc], ip @ │ │ │ │ @ instruction: 0x000028bc │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ strdeq ip, [r1], r0 │ │ │ │ - rsbeq sl, r4, ip, lsr ip │ │ │ │ + rsbeq sl, r4, ip, lsl ip │ │ │ │ addeq ip, pc, r4, lsr r5 @ │ │ │ │ addeq ip, pc, r0, lsl #10 │ │ │ │ ldrdeq ip, [pc], r8 │ │ │ │ - rsbeq sl, r4, ip, lsl #24 │ │ │ │ - rsbeq sl, r4, ip, asr #23 │ │ │ │ - rsbseq r2, r8, ip, ror #13 │ │ │ │ - strdeq sl, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sl, r4, ip, ror #23 │ │ │ │ + rsbeq sl, r4, ip, lsr #23 │ │ │ │ + rsbseq r2, r8, ip, asr #13 │ │ │ │ + ldrdeq sl, [r4], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 003ae738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #144] @ 3ae7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f90 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757a54 │ │ │ │ + bl 757a2c │ │ │ │ ldr r1, [pc, #128] @ 3ae7e8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754ef8 │ │ │ │ + bl 754ed0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97e7cc │ │ │ │ + bl 97e7a4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3ae790 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 248684 │ │ │ │ mov r1, #0 │ │ │ │ @@ -367179,39 +367179,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8fee04 │ │ │ │ + b 8feddc │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bcfdc │ │ │ │ + bl 8bcfb4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8fee04 │ │ │ │ - rsbeq r0, sp, ip, lsl #17 │ │ │ │ + b 8feddc │ │ │ │ + rsbeq r0, sp, ip, ror #16 │ │ │ │ @ instruction: 0xffffe9bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 3ae82c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq ip, r1, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #304] @ 3ae978 │ │ │ │ ldr ip, [pc, #304] @ 3ae97c │ │ │ │ @@ -367264,97 +367264,97 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3ae998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ae87c │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [pc, #60] @ 3ae99c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ae87c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [pc], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008fc2b4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq ip, pc, r8, r2 @ │ │ │ │ andeq r2, r0, r4, lsr #25 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq sl, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq sl, r4, r0, ror #19 │ │ │ │ + @ instruction: 0x0064a994 │ │ │ │ + rsbeq sl, r4, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3aea54 │ │ │ │ ldr r2, [pc, #156] @ 3aea58 │ │ │ │ ldr r1, [pc, #156] @ 3aea5c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #124] @ 3aea60 │ │ │ │ ldr r1, [pc, #124] @ 3aea64 │ │ │ │ add r4, r4, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #92] @ 3aea68 │ │ │ │ ldr ip, [pc, #92] @ 3aea6c │ │ │ │ mov r3, #65280 @ 0xff00 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ strh ip, [r5, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r8, r4, asr r4 │ │ │ │ - strdeq r5, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq lr, r2, r8, lsl r9 │ │ │ │ - strheq r8, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r6, ip, r8, lsl #3 │ │ │ │ + rsbseq r2, r8, r4, lsr r4 │ │ │ │ + ldrdeq r5, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq lr, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x00628c9c │ │ │ │ + rsbeq r6, ip, r8, ror #2 │ │ │ │ addeq lr, sp, r4, lsr sp │ │ │ │ andeq r1, r0, fp, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -367364,33 +367364,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r3, [pc, #544] @ 3aecd8 │ │ │ │ mov r4, #0 │ │ │ │ ldr r7, [pc, #540] @ 3aecdc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ umull r8, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #492 @ 0x1ec │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r8 │ │ │ │ add r3, pc, #468 @ 0x1d4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r3, [pc, #480] @ 3aece0 │ │ │ │ ldr r8, [pc, #480] @ 3aece4 │ │ │ │ ldr ip, [pc, #480] @ 3aece8 │ │ │ │ sub r2, r6, #56 @ 0x38 │ │ │ │ umull lr, r9, r0, r3 │ │ │ │ mov r0, r4 │ │ │ │ umlal r9, r0, sl, r3 │ │ │ │ @@ -367476,35 +367476,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3aed00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3aebc8 │ │ │ │ ldr r0, [pc, #92] @ 3aed04 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3aebc8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ cdp 8, 6, cr2, cr11, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq ip, pc, ip, lsl #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x003ffffc │ │ │ │ @@ -367513,41 +367513,41 @@ │ │ │ │ strdeq pc, [pc], -pc @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq fp, pc, ip, asr #30 │ │ │ │ andeq r4, r0, r0, lsl #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sl, r4, r4, ror #13 │ │ │ │ - rsbeq sl, r4, r0, lsl r7 │ │ │ │ + rsbeq sl, r4, r4, asr #13 │ │ │ │ + strdeq sl, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3aedb0 │ │ │ │ ldr r2, [pc, #144] @ 3aedb4 │ │ │ │ ldr r1, [pc, #144] @ 3aedb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #112] @ 3aedbc │ │ │ │ ldr r1, [pc, #112] @ 3aedc0 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #80] @ 3aedc4 │ │ │ │ ldr r2, [pc, #80] @ 3aedc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #16 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ @@ -367557,19 +367557,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r8, ip, ror #1 │ │ │ │ - rsbeq r5, r3, r8, lsl #3 │ │ │ │ - strheq lr, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r8, r2, r8, asr r9 │ │ │ │ - rsbeq r5, ip, r4, lsr #28 │ │ │ │ + rsbseq r2, r8, ip, asr #1 │ │ │ │ + rsbeq r5, r3, r8, ror #2 │ │ │ │ + @ instruction: 0x0062e590 │ │ │ │ + rsbeq r8, r2, r8, lsr r9 │ │ │ │ + rsbeq r5, ip, r4, lsl #28 │ │ │ │ addeq ip, r1, ip, lsl #8 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 3aee70 │ │ │ │ @@ -367578,25 +367578,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #108] @ 3aee7c │ │ │ │ ldr r1, [pc, #108] @ 3aee80 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #76] @ 3aee84 │ │ │ │ ldr r3, [pc, #76] @ 3aee88 │ │ │ │ ldr r1, [pc, #76] @ 3aee8c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ @@ -367604,20 +367604,20 @@ │ │ │ │ strh r2, [r5, #110] @ 0x6e │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c15c │ │ │ │ - rsbseq r2, r8, r8, lsr #32 │ │ │ │ - rsbeq r5, r3, r4, asr #1 │ │ │ │ - rsbeq lr, r2, ip, ror #9 │ │ │ │ - @ instruction: 0x00628894 │ │ │ │ - rsbeq r5, ip, r0, ror #26 │ │ │ │ + b 74c134 │ │ │ │ + rsbseq r2, r8, r8 │ │ │ │ + rsbeq r5, r3, r4, lsr #1 │ │ │ │ + rsbeq lr, r2, ip, asr #9 │ │ │ │ + rsbeq r8, r2, r4, ror r8 │ │ │ │ + rsbeq r5, ip, r0, asr #26 │ │ │ │ @ instruction: 0x00000eb0 │ │ │ │ addeq ip, r1, ip, lsr r3 │ │ │ │ strdeq lr, [sp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -367637,47 +367637,47 @@ │ │ │ │ lsl r4, r2, #12 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #3008 @ 0xbc0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r0, [pc, #104] @ 3aef64 │ │ │ │ ldr r2, [pc, #104] @ 3aef68 │ │ │ │ ldr r1, [pc, #104] @ 3aef6c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #36 @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #72] @ 3aef70 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ add r5, r5, #768 @ 0x300 │ │ │ │ add r0, r7, #1808 @ 0x710 │ │ │ │ mov r2, r4 │ │ │ │ asr r3, r4, #31 │ │ │ │ add r0, r0, #8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248ae0 │ │ │ │ - rsbeq sl, r4, ip, lsr r5 │ │ │ │ - rsbeq r6, r4, r0, lsr sl │ │ │ │ - rsbseq r1, r8, r4, lsl pc │ │ │ │ - @ instruction: 0x00628798 │ │ │ │ - rsbeq r5, ip, r4, ror #24 │ │ │ │ - rsbeq r2, fp, r0, ror #20 │ │ │ │ + rsbeq sl, r4, ip, lsl r5 │ │ │ │ + rsbeq r6, r4, r0, lsl sl │ │ │ │ + ldrsheq r1, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r8, r2, r8, ror r7 │ │ │ │ + rsbeq r5, ip, r4, asr #24 │ │ │ │ + rsbeq r2, fp, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3af060 │ │ │ │ ldr r7, [pc, #212] @ 3af064 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -367686,66 +367686,66 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #172] @ 3af06c │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #133 @ 0x85 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #140] @ 3af070 │ │ │ │ ldr r3, [pc, #140] @ 3af074 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #132] @ 3af078 │ │ │ │ add r2, r4, #13824 @ 0x3600 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r2, [pc, #108] @ 3af07c │ │ │ │ ldr r1, [pc, #108] @ 3af080 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #32256 @ 0x7e00 │ │ │ │ mov r3, #1008 @ 0x3f0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ add r1, r4, #26368 @ 0x6700 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #16 │ │ │ │ bl 3aee90 │ │ │ │ add r1, r4, #29184 @ 0x7200 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3aee90 │ │ │ │ - rsbseq r1, r8, r8, lsl #29 │ │ │ │ - rsbeq r6, r4, r4, asr #18 │ │ │ │ - rsbeq sl, r4, ip, asr #8 │ │ │ │ - rsbeq sl, r4, r4, lsr r4 │ │ │ │ - rsbeq sl, fp, ip, lsl #30 │ │ │ │ + rsbseq r1, r8, r8, ror #28 │ │ │ │ + rsbeq r6, r4, r4, lsr #18 │ │ │ │ + rsbeq sl, r4, ip, lsr #8 │ │ │ │ + rsbeq sl, r4, r4, lsl r4 │ │ │ │ + rsbeq sl, fp, ip, ror #29 │ │ │ │ andeq r3, r0, r8, lsl #2 │ │ │ │ - rsbeq r8, r4, r4, lsr #24 │ │ │ │ - strdeq sl, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r1, r4, r0, lsl lr │ │ │ │ + rsbeq r8, r4, r4, lsl #24 │ │ │ │ + ldrdeq sl, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq r1, [r4], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #256] @ 3af19c │ │ │ │ ldr r7, [pc, #256] @ 3af1a0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -367754,79 +367754,79 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #524288 @ 0x80000 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #1808 @ 0x710 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ ldr r2, [pc, #176] @ 3af1a8 │ │ │ │ ldr r1, [pc, #176] @ 3af1ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr ip, [pc, #152] @ 3af1b0 │ │ │ │ ldr r2, [pc, #152] @ 3af1b4 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ ldr r0, [pc, #124] @ 3af1b8 │ │ │ │ ldr r1, [pc, #124] @ 3af1bc │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #6720 @ 0x1a40 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #112] @ 3af1c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r1, [pc, #96] @ 3af1c4 │ │ │ │ add r2, r5, #12032 @ 0x2f00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1776 @ 0x6f0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r1, r8, r8, ror sp │ │ │ │ - rsbeq sl, r4, ip, asr #6 │ │ │ │ - rsbeq r6, r4, r4, lsr #16 │ │ │ │ - strheq r8, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r5, ip, ip, ror sl │ │ │ │ - rsbeq sl, r4, ip, lsl #6 │ │ │ │ - strdeq sl, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq r6, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r6, r4, r8, asr #15 │ │ │ │ + rsbseq r1, r8, r8, asr sp │ │ │ │ + rsbeq sl, r4, ip, lsr #6 │ │ │ │ + rsbeq r6, r4, r4, lsl #16 │ │ │ │ + @ instruction: 0x00628590 │ │ │ │ + rsbeq r5, ip, ip, asr sl │ │ │ │ + rsbeq sl, r4, ip, ror #5 │ │ │ │ + ldrdeq sl, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + strheq r6, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r6, r4, r8, lsr #15 │ │ │ │ andeq r1, r0, r0, lsr #9 │ │ │ │ - rsbeq r9, r3, r4, asr ip │ │ │ │ + rsbeq r9, r3, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #324] @ 3af324 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -367838,64 +367838,64 @@ │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #272] @ 3af330 │ │ │ │ ldr r8, [pc, #272] @ 3af334 │ │ │ │ add r6, pc, r6 │ │ │ │ add fp, r4, #36 @ 0x24 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str fp, [sp] │ │ │ │ ldr r9, [pc, #244] @ 3af338 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #224] @ 3af33c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r3, [pc, #212] @ 3af340 │ │ │ │ add r2, r7, #6720 @ 0x1a40 │ │ │ │ ldr r1, [r9, r3] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #196] @ 3af344 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7584d8 │ │ │ │ + bl 7584b0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38dfbc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #148] @ 3af348 │ │ │ │ ldr r3, [pc, #148] @ 3af34c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r0, r7, #1744 @ 0x6d0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3af304 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 338aa8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -367906,24 +367906,24 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r1, r8, r0, lsr ip │ │ │ │ - rsbeq r9, r3, r0, lsr #32 │ │ │ │ - rsbeq r9, r3, ip │ │ │ │ - rsbeq r8, r2, r8, lsl #9 │ │ │ │ - rsbeq r5, ip, r0, asr r9 │ │ │ │ + rsbseq r1, r8, r0, lsl ip │ │ │ │ + rsbeq r9, r3, r0 │ │ │ │ + rsbeq r8, r3, ip, ror #31 │ │ │ │ + rsbeq r8, r2, r8, ror #8 │ │ │ │ + rsbeq r5, ip, r0, lsr r9 │ │ │ │ ldrdeq fp, [pc], r8 │ │ │ │ - @ instruction: 0x006a7a9c │ │ │ │ + rsbeq r7, sl, ip, ror sl │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - @ instruction: 0x00646698 │ │ │ │ - rsbeq r9, r4, r0, lsl r0 │ │ │ │ + rsbeq r6, r4, r8, ror r6 │ │ │ │ + strdeq r8, [r4], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ 3af4a0 │ │ │ │ ldr r6, [pc, #312] @ 3af4a4 │ │ │ │ @@ -367933,95 +367933,95 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #272] @ 3af4ac │ │ │ │ add r2, r4, #88 @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #119 @ 0x77 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr ip, [pc, #236] @ 3af4b0 │ │ │ │ ldr r1, [pc, #236] @ 3af4b4 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #960 @ 0x3c0 │ │ │ │ mov r6, r0 │ │ │ │ add r2, r0, #13824 @ 0x3600 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r1, [pc, #204] @ 3af4b8 │ │ │ │ add r2, r7, #1984 @ 0x7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, #2320 @ 0x910 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r2, [pc, #180] @ 3af4bc │ │ │ │ ldr r1, [pc, #180] @ 3af4c0 │ │ │ │ add r8, r6, #14784 @ 0x39c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r2, [pc, #148] @ 3af4c4 │ │ │ │ ldr r1, [pc, #148] @ 3af4c8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #124] @ 3af4cc │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r1, [pc, #108] @ 3af4d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ add r1, r6, #15680 @ 0x3d40 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ bl 3aee90 │ │ │ │ add r1, r6, #18688 @ 0x4900 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3aee90 │ │ │ │ - rsbseq r1, r8, ip, lsr #21 │ │ │ │ - rsbeq r6, r4, r8, ror #10 │ │ │ │ - rsbeq sl, r4, r0, ror r0 │ │ │ │ - rsbeq sl, r4, ip, lsl #1 │ │ │ │ - rsbeq r8, r4, ip, lsr #8 │ │ │ │ - rsbeq sl, fp, r4, lsr #22 │ │ │ │ - rsbeq sl, r4, ip, lsl r4 │ │ │ │ - rsbeq sl, r4, r8, lsr r0 │ │ │ │ - rsbeq sl, r4, r4, lsr #32 │ │ │ │ - rsbeq r8, r2, r0, ror r2 │ │ │ │ - rsbeq r5, ip, ip, lsr r7 │ │ │ │ - rsbeq fp, ip, r4, lsl fp │ │ │ │ - rsbeq r9, r3, r8, lsr #30 │ │ │ │ + rsbseq r1, r8, ip, lsl #21 │ │ │ │ + rsbeq r6, r4, r8, asr #10 │ │ │ │ + rsbeq sl, r4, r0, asr r0 │ │ │ │ + rsbeq sl, r4, ip, rrx │ │ │ │ + rsbeq r8, r4, ip, lsl #8 │ │ │ │ + rsbeq sl, fp, r4, lsl #22 │ │ │ │ + strdeq sl, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sl, r4, r8, lsl r0 │ │ │ │ + rsbeq sl, r4, r4 │ │ │ │ + rsbeq r8, r2, r0, asr r2 │ │ │ │ + rsbeq r5, ip, ip, lsl r7 │ │ │ │ + strdeq fp, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r9, r3, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r6, [pc, #920] @ 3af884 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368031,46 +368031,46 @@ │ │ │ │ ldr r1, [pc, #904] @ 3af88c │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #876] @ 3af890 │ │ │ │ ldr r7, [pc, #876] @ 3af894 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r6, #36 @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ add r4, r0, #6720 @ 0x1a40 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #824] @ 3af898 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [pc, #808] @ 3af89c │ │ │ │ mov r9, r0 │ │ │ │ add r0, sl, #1744 @ 0x6d0 │ │ │ │ add sl, r6, #84 @ 0x54 │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, fp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3af5c4 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -368085,134 +368085,134 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ bl 338eec │ │ │ │ add r4, r9, #1808 @ 0x710 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ str r9, [sp, #20] │ │ │ │ add r9, r9, #12032 @ 0x2f00 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #608] @ 3af8a8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #572] @ 3af8ac │ │ │ │ mov r2, #3686400 @ 0x384000 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #536] @ 3af8b0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #500] @ 3af8b4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #464] @ 3af8b8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [pc, #392] @ 3af89c │ │ │ │ mov r2, r5 │ │ │ │ str sl, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 3af5a0 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ bl 338eec │ │ │ │ mov r2, #77824 @ 0x13000 │ │ │ │ mov r3, #0 │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov fp, #0 │ │ │ │ add r5, r6, #104 @ 0x68 │ │ │ │ add r6, r6, #184 @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b00c │ │ │ │ strd sl, [sp] │ │ │ │ ldr r2, [pc, #260] @ 3af8bc │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr sl, [pc, #256] @ 3af8c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, r0 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b00c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 338eec │ │ │ │ @@ -368223,57 +368223,57 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r2, [sp] │ │ │ │ asr r2, r2, #31 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ - bl 707dd4 │ │ │ │ + bl 707dac │ │ │ │ ldr r2, [r5], #8 │ │ │ │ mov r0, r8 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ cmp r6, r5 │ │ │ │ bne 3af7d4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r2, #73728 @ 0x12000 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r2 │ │ │ │ bl 43e2b0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r1, r8, r8, lsr #18 │ │ │ │ - ldrdeq r6, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r9, r4, ip, ror #29 │ │ │ │ - rsbeq r8, r2, r4, lsl #3 │ │ │ │ - rsbeq r5, ip, r0, asr r6 │ │ │ │ - rsbeq r8, r4, r4, ror #26 │ │ │ │ + rsbseq r1, r8, r8, lsl #18 │ │ │ │ + strheq r6, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r9, r4, ip, asr #29 │ │ │ │ + rsbeq r8, r2, r4, ror #2 │ │ │ │ + rsbeq r5, ip, r0, lsr r6 │ │ │ │ + rsbeq r8, r4, r4, asr #26 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r8, r3, ip, lsr ip │ │ │ │ - rsbeq r8, r3, r0, asr ip │ │ │ │ - rsbeq pc, r2, r4, asr #20 │ │ │ │ - rsbeq r2, fp, ip, lsr r2 │ │ │ │ - strdeq r9, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r9, r3, r4, ror #25 │ │ │ │ - rsbeq r9, r3, r8, asr #25 │ │ │ │ - @ instruction: 0x00649c94 │ │ │ │ - @ instruction: 0x00649c98 │ │ │ │ + rsbeq r8, r3, ip, lsl ip │ │ │ │ + rsbeq r8, r3, r0, lsr ip │ │ │ │ + rsbeq pc, r2, r4, lsr #20 │ │ │ │ + rsbeq r2, fp, ip, lsl r2 │ │ │ │ + ldrdeq r9, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r9, r3, r4, asr #25 │ │ │ │ + rsbeq r9, r3, r8, lsr #25 │ │ │ │ + rsbeq r9, r4, r4, ror ip │ │ │ │ + rsbeq r9, r4, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #1004] @ 3afcc8 │ │ │ │ ldr r8, [pc, #1004] @ 3afccc │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368283,37 +368283,37 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #960] @ 3afcd4 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #119 @ 0x77 │ │ │ │ ldr r8, [pc, #948] @ 3afcd8 │ │ │ │ ldr r9, [pc, #948] @ 3afcdc │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, r6, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #88 @ 0x58 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ add fp, r0, #13824 @ 0x3600 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 3af4d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3af998 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ @@ -368324,33 +368324,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #808] @ 3afce0 │ │ │ │ add ip, r7, #1744 @ 0x6d0 │ │ │ │ add lr, r6, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [pc, #792] @ 3afce4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str lr, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3af97c │ │ │ │ add r4, r6, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ ldr r6, [pc, #728] @ 3afce8 │ │ │ │ ldr fp, [pc, #728] @ 3afcec │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368358,71 +368358,71 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ bl 338eec │ │ │ │ add fp, r7, #1808 @ 0x710 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r6, r7, #1984 @ 0x7c0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #624] @ 3afcf0 │ │ │ │ add r3, r7, #13824 @ 0x3600 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74babc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r3, [pc, #564] @ 3afce4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3af97c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 338eec │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #90112 @ 0x16000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r6 │ │ │ │ bl 32439c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -368430,15 +368430,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, r7, #12032 @ 0x2f00 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 32439c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -368454,43 +368454,43 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r6, r9, #14784 @ 0x39c0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #284] @ 3afce4 │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3af97c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ bl 338eec │ │ │ │ mov r2, #393216 @ 0x60000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add r3, r9, #12288 @ 0x3000 │ │ │ │ ldr r1, [r3, #3248] @ 0xcb0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4376b8 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r6 │ │ │ │ @@ -368523,25 +368523,25 @@ │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3af1c8 │ │ │ │ b 3af97c │ │ │ │ - rsbseq r1, r8, r8, lsr r5 │ │ │ │ - strdeq r5, [r4], #-240 @ 0xffffff10 @ │ │ │ │ - strdeq r9, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r9, r4, r8, lsl fp │ │ │ │ - rsbeq r7, r2, r4, lsl #27 │ │ │ │ - rsbeq r5, ip, r0, asr r2 │ │ │ │ - rsbeq r8, r4, r8, lsl #18 │ │ │ │ + rsbseq r1, r8, r8, lsl r5 │ │ │ │ + ldrdeq r5, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r9, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq r9, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r7, r2, r4, ror #26 │ │ │ │ + rsbeq r5, ip, r0, lsr r2 │ │ │ │ + rsbeq r8, r4, r8, ror #17 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r8, r3, r4, lsl r8 │ │ │ │ - strdeq r8, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r9, r4, ip, ror #19 │ │ │ │ + strdeq r8, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r8, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r9, r4, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr sl, [pc, #1516] @ 3b02f8 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r4, [pc, #1512] @ 3b02fc │ │ │ │ @@ -368554,40 +368554,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ str ip, [sp, #28] │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #1464] @ 3b0308 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #133 @ 0x85 │ │ │ │ ldr r6, [pc, #1452] @ 3b030c │ │ │ │ ldr r7, [pc, #1452] @ 3b0310 │ │ │ │ add r6, pc, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ add fp, sl, #36 @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ add r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ add r9, r0, #13824 @ 0x3600 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3af4d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3afde0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ @@ -368597,28 +368597,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1324] @ 3b0314 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74ba38 │ │ │ │ + bl 74ba10 │ │ │ │ ldr r0, [pc, #1308] @ 3b0318 │ │ │ │ ldr lr, [pc, #1308] @ 3b031c │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, pc, lr │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r9, sl, #68 @ 0x44 │ │ │ │ mov r1, lr │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, lr │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r3, [pc, #1260] @ 3b0320 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r8, r0 │ │ │ │ bl 339320 │ │ │ │ @@ -368630,25 +368630,25 @@ │ │ │ │ mov r8, r3 │ │ │ │ bl 338eec │ │ │ │ mov r2, #262144 @ 0x40000 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ mov r3, #19 │ │ │ │ add r0, ip, #12032 @ 0x2f00 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 32439c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -368710,61 +368710,61 @@ │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, #86016 @ 0x15000 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ add r3, r5, #12288 @ 0x3000 │ │ │ │ ldrb r8, [r3, #1536] @ 0x600 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b01dc │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r5, r5, #32256 @ 0x7e00 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr lr, [pc, #796] @ 3b032c │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, pc, lr │ │ │ │ mov r1, lr │ │ │ │ str lr, [sp, #36] @ 0x24 │ │ │ │ add sl, sl, #84 @ 0x54 │ │ │ │ add lr, ip, #1744 @ 0x6d0 │ │ │ │ ldr r3, [pc, #772] @ 3b0330 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ str lr, [sp, #32] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, lr │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afdc4 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 32439c │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -368779,136 +368779,136 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 338eec │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ ldr r3, [pc, #608] @ 3b0334 │ │ │ │ ldr r1, [pc, #608] @ 3b0338 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r3, #4288 @ 0x10c0 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [pc, #576] @ 3b033c │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r3, [pc, #572] @ 3b0340 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r1, [pc, #568] @ 3b0344 │ │ │ │ ldr ip, [ip, r3] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 7584d8 │ │ │ │ + bl 7584b0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #512] @ 3b0348 │ │ │ │ ldrb r2, [r3, #1537] @ 0x601 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b960 │ │ │ │ + bl 74b938 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #444] @ 3b0330 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afdc4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #25 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 32439c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 338aa8 │ │ │ │ mov r1, #0 │ │ │ │ b 3b02d4 │ │ │ │ add r0, r5, #32256 @ 0x7e00 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - bl 75412c │ │ │ │ + bl 754104 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #344] @ 3b034c │ │ │ │ add r5, r0, #1984 @ 0x7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2320 @ 0x910 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [pc, #284] @ 3b0350 │ │ │ │ add r3, r3, #13824 @ 0x3600 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74babc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #244] @ 3b0354 │ │ │ │ add sl, sl, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #200] @ 3b0330 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 74d83c │ │ │ │ + bl 74d814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afdc4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #25 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 32439c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -368917,51 +368917,51 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 338eec │ │ │ │ mov r2, #90112 @ 0x16000 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70e618 │ │ │ │ + bl 70e5f0 │ │ │ │ b 3afdc4 │ │ │ │ - rsbseq r1, r8, r4, lsl #2 │ │ │ │ - strheq r5, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r1, r8, r4, ror #1 │ │ │ │ + @ instruction: 0x00645b9c │ │ │ │ strdeq sl, [pc], r4 │ │ │ │ - rsbeq r9, r4, r4, asr #13 │ │ │ │ - rsbeq r9, r4, ip, lsr #13 │ │ │ │ - rsbeq r7, r2, r8, asr #18 │ │ │ │ - rsbeq r4, ip, r4, lsl lr │ │ │ │ - rsbeq r7, r2, r4, ror r9 │ │ │ │ - rsbeq r8, r3, r0, lsl r4 │ │ │ │ - rsbeq r8, r3, r4, lsr #8 │ │ │ │ + rsbeq r9, r4, r4, lsr #13 │ │ │ │ + rsbeq r9, r4, ip, lsl #13 │ │ │ │ + rsbeq r7, r2, r8, lsr #18 │ │ │ │ + strdeq r4, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, r2, r4, asr r9 │ │ │ │ + strdeq r8, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r8, r3, r4, lsl #8 │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ addeq fp, r1, ip, ror #3 │ │ │ │ - rsbeq r5, r3, ip, ror #31 │ │ │ │ - strheq r8, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r5, r3, ip, asr #31 │ │ │ │ + @ instruction: 0x00648294 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - strheq r9, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sl, r4, r0, lsl r1 │ │ │ │ + @ instruction: 0x00649390 │ │ │ │ + strdeq sl, [r4], #-0 @ │ │ │ │ muleq r0, r8, r9 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq r0, r4, r0, lsr #26 │ │ │ │ - rsbeq r9, r4, r4, asr #6 │ │ │ │ - rsbeq r9, r4, r4, lsl r6 │ │ │ │ - rsbeq r9, r4, r8, lsr r2 │ │ │ │ - rsbeq r8, r4, r0, rrx │ │ │ │ + rsbeq r0, r4, r0, lsl #26 │ │ │ │ + rsbeq r9, r4, r4, lsr #6 │ │ │ │ + strdeq r9, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r9, r4, r8, lsl r2 │ │ │ │ + rsbeq r8, r4, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3b0384 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq sl, r1, ip, ror pc │ │ │ │ cmp r2, #1 │ │ │ │ beq 3b03a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -369084,15 +369084,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b05d4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #216] @ 3b0670 │ │ │ │ ldr r3, [pc, #200] @ 3b0664 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -369101,15 +369101,15 @@ │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ ldr r3, [r4, #2148] @ 0x864 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ ldr r3, [pc, #152] @ 3b0674 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0588 │ │ │ │ ldr r3, [pc, #136] @ 3b0678 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -369124,81 +369124,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b0680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0588 │ │ │ │ ldr r0, [pc, #48] @ 3b0684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0588 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sl, pc, ip, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, pc, ip, lsr #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, pc, r4, lsl #11 │ │ │ │ andeq r3, r0, r8, lsr r2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r4, r0, ror lr │ │ │ │ - rsbeq r8, r4, r8, lsl #29 │ │ │ │ + rsbeq r8, r4, r0, asr lr │ │ │ │ + rsbeq r8, r4, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3b072c │ │ │ │ ldr r2, [pc, #140] @ 3b0730 │ │ │ │ ldr r1, [pc, #140] @ 3b0734 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #112] @ 3b0738 │ │ │ │ ldr r1, [pc, #112] @ 3b073c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #92] @ 3b0740 │ │ │ │ ldr r1, [pc, #92] @ 3b0744 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r0, r8, r4, lsr #16 │ │ │ │ - strdeq r6, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r4, ip, r4, asr #9 │ │ │ │ + rsbseq r0, r8, r4, lsl #16 │ │ │ │ + ldrdeq r6, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r4, ip, r4, lsr #9 │ │ │ │ andeq r1, r0, r8, lsl #9 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ addeq sl, r1, r4, lsl #24 │ │ │ │ addeq sp, sp, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -369210,34 +369210,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3b0824 │ │ │ │ ldr r1, [pc, #176] @ 3b0828 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #156] @ 3b082c │ │ │ │ ldr r1, [pc, #156] @ 3b0830 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #124] @ 3b0834 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, r0, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7502fc │ │ │ │ + bl 7502d4 │ │ │ │ ldr r2, [pc, #92] @ 3b0838 │ │ │ │ ldr r3, [pc, #92] @ 3b083c │ │ │ │ ldr r1, [pc, #92] @ 3b0840 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ @@ -369249,19 +369249,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, r8, ip, ror #14 │ │ │ │ - rsbeq r6, r2, r0, asr pc │ │ │ │ - rsbeq r6, r2, r4, ror #30 │ │ │ │ - strdeq r8, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, r4, r8, lsl #14 │ │ │ │ + rsbseq r0, r8, ip, asr #14 │ │ │ │ + rsbeq r6, r2, r0, lsr pc │ │ │ │ + rsbeq r6, r2, r4, asr #30 │ │ │ │ + ldrdeq r8, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r4, r8, ror #13 │ │ │ │ @ instruction: 0x000012b4 │ │ │ │ andeq r0, r0, r0, ror sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #26 │ │ │ │ ldr r3, [pc, #136] @ 3b08d4 │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369286,25 +369286,25 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 3b08dc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrdeq sl, [pc], r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r8, r4, r0, asr #24 │ │ │ │ + rsbeq r8, r4, r0, lsr #24 │ │ │ │ ldr r3, [pc, #136] @ 3b0970 │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3b091c │ │ │ │ ldr r2, [pc, #124] @ 3b0974 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -369325,25 +369325,25 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 3b0978 │ │ │ │ ldrb r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addeq sl, pc, r4, lsr r2 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrdeq r8, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + strheq r8, [r4], #-184 @ 0xffffff48 @ │ │ │ │ cmp r2, #4 │ │ │ │ beq 3b099c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -369361,18 +369361,18 @@ │ │ │ │ orr r2, r2, r0, lsl #16 │ │ │ │ orr r2, r2, r3, lsl #24 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ mov r0, #1 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ add r3, pc, #44 @ 0x2c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ mov r3, r0 │ │ │ │ add r3, r5, r3 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #2120] @ 0x848 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -369400,15 +369400,15 @@ │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1088 @ 0x440 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r7, [pc, #1856] @ 3b11c8 │ │ │ │ add r8, r4, #920 @ 0x398 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r3, [r0, #920] @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #32 │ │ │ │ bne 3b0b04 │ │ │ │ @@ -369581,24 +369581,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 3b11e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0b94 │ │ │ │ ldr r1, [r4, #2156] @ 0x86c │ │ │ │ ldr r2, [r4, #2160] @ 0x870 │ │ │ │ cmp r1, r2 │ │ │ │ ble 3b0cd0 │ │ │ │ bic r3, r3, #8 │ │ │ │ ldrb r2, [r0, #925] @ 0x39d │ │ │ │ @@ -369642,15 +369642,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ strh r5, [sp, #40] @ 0x28 │ │ │ │ bl 3b1234 │ │ │ │ b 3b0ac4 │ │ │ │ ldr r0, [pc, #940] @ 3b11ec │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0b94 │ │ │ │ mov r0, r8 │ │ │ │ bl 393368 │ │ │ │ b 3b0db0 │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldrb ip, [r4, #2301] @ 0x8fd │ │ │ │ mov r1, r6 │ │ │ │ @@ -369721,33 +369721,33 @@ │ │ │ │ beq 3b10cc │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #612] @ 3b1200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0b6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b1234 │ │ │ │ b 3b0ac4 │ │ │ │ ldr r0, [pc, #576] @ 3b1204 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb ip, [r4, #2301] @ 0x8fd │ │ │ │ b 3b0c14 │ │ │ │ ldr r3, [pc, #556] @ 3b1208 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0dc4 │ │ │ │ @@ -369765,22 +369765,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 3b120c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0dc4 │ │ │ │ ldr r3, [pc, #436] @ 3b1210 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0c84 │ │ │ │ ldr r3, [pc, #360] @ 3b11d8 │ │ │ │ @@ -369795,27 +369795,27 @@ │ │ │ │ beq 3b1188 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 3b1214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0c84 │ │ │ │ ldr r0, [pc, #324] @ 3b1218 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0b6c │ │ │ │ ldr r3, [pc, #308] @ 3b121c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0ea4 │ │ │ │ ldr r3, [pc, #220] @ 3b11d8 │ │ │ │ @@ -369831,77 +369831,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3b1220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0ea4 │ │ │ │ ldr r0, [pc, #192] @ 3b1224 │ │ │ │ sub r2, sl, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0f00 │ │ │ │ ldr r0, [pc, #172] @ 3b1228 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0dc4 │ │ │ │ ldr r0, [pc, #156] @ 3b122c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0c84 │ │ │ │ ldr r0, [pc, #140] @ 3b1230 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b0ea4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00780494 │ │ │ │ + rsbseq r0, r8, r4, ror r4 │ │ │ │ ldrdeq sl, [pc], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, r4, r4, lsr #8 │ │ │ │ - rsbeq r8, r4, ip, lsr r4 │ │ │ │ + rsbeq r8, r4, r4, lsl #8 │ │ │ │ + rsbeq r8, r4, ip, lsl r4 │ │ │ │ umulleq sl, pc, r4, r0 @ │ │ │ │ addeq sl, pc, r0, asr r0 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, r1, r0, lsr #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r2, r0, r4, lsr #26 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r4, ip, asr #17 │ │ │ │ - rsbeq r8, r4, r0, lsr r8 │ │ │ │ + rsbeq r8, r4, ip, lsr #17 │ │ │ │ + rsbeq r8, r4, r0, lsl r8 │ │ │ │ addeq sl, r1, r4, asr r4 │ │ │ │ addeq sl, r1, ip, lsr r4 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ @ instruction: 0x000026b4 │ │ │ │ - rsbeq r8, r4, r8, asr r6 │ │ │ │ - rsbeq r8, r4, r0, ror #14 │ │ │ │ + rsbeq r8, r4, r8, lsr r6 │ │ │ │ + rsbeq r8, r4, r0, asr #14 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq r8, r4, r0, lsl r5 │ │ │ │ + strdeq r8, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r4, r0, r0, lsr #18 │ │ │ │ - rsbeq r8, r4, r4, ror #9 │ │ │ │ - rsbeq r8, r4, r8, asr #10 │ │ │ │ + rsbeq r8, r4, r4, asr #9 │ │ │ │ + rsbeq r8, r4, r8, lsr #10 │ │ │ │ andeq r2, r0, r8, lsr #27 │ │ │ │ - rsbeq r8, r4, r8, asr #10 │ │ │ │ - rsbeq r8, r4, r0, lsr #11 │ │ │ │ - rsbeq r8, r4, r8, lsl #8 │ │ │ │ - rsbeq r8, r4, r0, asr #8 │ │ │ │ - rsbeq r8, r4, r0, lsr r5 │ │ │ │ + rsbeq r8, r4, r8, lsr #10 │ │ │ │ + rsbeq r8, r4, r0, lsl #11 │ │ │ │ + rsbeq r8, r4, r8, ror #7 │ │ │ │ + rsbeq r8, r4, r0, lsr #8 │ │ │ │ + rsbeq r8, r4, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #516] @ 3b1450 │ │ │ │ ldr ip, [pc, #516] @ 3b1454 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -369976,29 +369976,29 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3b1470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b12b0 │ │ │ │ ldr r0, [pc, #196] @ 3b1474 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b12b0 │ │ │ │ ldr r3, [pc, #180] @ 3b1478 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b128c │ │ │ │ ldr r3, [pc, #144] @ 3b1468 │ │ │ │ @@ -370014,42 +370014,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b147c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b128c │ │ │ │ ldr r0, [pc, #64] @ 3b1480 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b128c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [pc], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008f98bc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, pc, r4, lsr r8 @ │ │ │ │ andeq r2, r0, r8, asr #32 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r8, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r8, r4, ip, lsl #8 │ │ │ │ + ldrdeq r8, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r8, r4, ip, ror #7 │ │ │ │ andeq r2, r0, r8, asr #11 │ │ │ │ - rsbeq r8, r4, r8, lsl r3 │ │ │ │ - rsbeq r8, r4, r0, lsr r3 │ │ │ │ + strdeq r8, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r8, r4, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #168] @ 3b1544 │ │ │ │ ldr ip, [pc, #168] @ 3b1548 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -370102,46 +370102,46 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r4, [r6, #1040] @ 0x410 │ │ │ │ mov r5, #0 │ │ │ │ ldr r8, [r6, #1044] @ 0x414 │ │ │ │ mov r2, r0 │ │ │ │ umull r9, r0, r2, r4 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r3, r4 │ │ │ │ add r3, pc, #104 @ 0x68 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #80 @ 0x50 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr lr, [pc, #72] @ 3b1610 │ │ │ │ ldr r5, [pc, #72] @ 3b1614 │ │ │ │ lsl r3, r8, #24 │ │ │ │ orr r3, r3, r4, lsr #8 │ │ │ │ lsl r2, r4, #24 │ │ │ │ subs ip, r0, r1 │ │ │ │ mul r1, lr, ip │ │ │ │ ldr r0, [r7, #12] │ │ │ │ sbc r6, r6, r0 │ │ │ │ umull r0, lr, ip, r5 │ │ │ │ mla r1, r5, r6, r1 │ │ │ │ add r1, r1, lr │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fea63e10 <__bss_end__@@Base+0xfdcb14d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -370159,18 +370159,18 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r2, #2120] @ 0x848 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, r0 │ │ │ │ add r3, r5, r3 │ │ │ │ lsr r1, r3, #24 │ │ │ │ strb r3, [r4, #3] │ │ │ │ strb r1, [r4] │ │ │ │ lsr r1, r3, #16 │ │ │ │ @@ -370191,31 +370191,31 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr ip, [r5, #1040] @ 0x410 │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #68 @ 0x44 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov lr, r0 │ │ │ │ umull r6, r0, lr, ip │ │ │ │ mov lr, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, lr, ip │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea63f38 <__bss_end__@@Base+0xfdcb1600> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -370229,27 +370229,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ str r1, [r3, #2156] @ 0x86c │ │ │ │ str r1, [r3, #2160] @ 0x870 │ │ │ │ str r1, [r3, #2164] @ 0x874 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 393200 │ │ │ │ - rsbseq pc, r7, r8, ror r7 @ │ │ │ │ - rsbeq r8, r4, r0, lsl #1 │ │ │ │ - rsbeq r8, r4, r4, lsr #1 │ │ │ │ + rsbseq pc, r7, r8, asr r7 @ │ │ │ │ + rsbeq r8, r4, r0, rrx │ │ │ │ + rsbeq r8, r4, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #280] @ 3b18d4 │ │ │ │ ldr r7, [pc, #280] @ 3b18d8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -370258,86 +370258,86 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #60 @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #240] @ 3b18e0 │ │ │ │ ldr r1, [pc, #240] @ 3b18e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #68 @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #200] @ 3b18e8 │ │ │ │ add r2, r5, #1088 @ 0x440 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #188] @ 3b18ec │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r2, [pc, #172] @ 3b18f0 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #264 @ 0x108 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 338e68 │ │ │ │ ldr r2, [pc, #124] @ 3b18f4 │ │ │ │ ldr r1, [pc, #124] @ 3b18f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr ip, [pc, #100] @ 3b18fc │ │ │ │ ldr r2, [pc, #100] @ 3b1900 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq pc, r7, r0, lsl r7 @ │ │ │ │ - rsbeq r8, r4, r0, asr #32 │ │ │ │ - rsbeq r8, r4, r8 │ │ │ │ - rsbeq r6, r3, ip, lsl sl │ │ │ │ - rsbeq r6, r3, r0, lsr sl │ │ │ │ - rsbeq r7, r4, r0, ror #31 │ │ │ │ + ldrsheq pc, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r4, r0, lsr #32 │ │ │ │ + rsbeq r7, r4, r8, ror #31 │ │ │ │ + strdeq r6, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r6, r3, r0, lsl sl │ │ │ │ + rsbeq r7, r4, r0, asr #31 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ addeq r9, r1, r4, lsr #21 │ │ │ │ - rsbeq r5, r2, r0, lsr lr │ │ │ │ - strdeq r3, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r7, r4, r8, ror pc │ │ │ │ - strdeq r4, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r5, r2, r0, lsl lr │ │ │ │ + ldrdeq r3, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r7, r4, r8, asr pc │ │ │ │ + ldrdeq r4, [r4], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #84] @ 3b1970 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #80] @ 3b1974 │ │ │ │ @@ -370348,26 +370348,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3ae058 │ │ │ │ - rsbseq pc, r7, r8, lsr #11 │ │ │ │ - rsbeq r7, r4, ip, ror #10 │ │ │ │ - rsbeq r7, r4, r4, asr r5 │ │ │ │ + rsbseq pc, r7, r8, lsl #11 │ │ │ │ + rsbeq r7, r4, ip, asr #10 │ │ │ │ + rsbeq r7, r4, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3b19e0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #72] @ 3b19e4 │ │ │ │ @@ -370377,25 +370377,25 @@ │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3adc94 │ │ │ │ - rsbseq pc, r7, r0, lsr r5 @ │ │ │ │ - strdeq r7, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq pc, r7, r0, lsl r5 @ │ │ │ │ ldrdeq r7, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + strheq r7, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ 3b1a64 │ │ │ │ ldr r2, [pc, #96] @ 3b1a68 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -370403,34 +370403,34 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #60] @ 3b1a70 │ │ │ │ ldr r1, [pc, #60] @ 3b1a74 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #2 │ │ │ │ bl 32439c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750380 │ │ │ │ - rsbseq pc, r7, r8, asr #9 │ │ │ │ - rsbeq r7, r4, r0, ror r4 │ │ │ │ - rsbeq r7, r4, r8, lsl #9 │ │ │ │ - rsbeq r5, r2, r0, ror ip │ │ │ │ - rsbeq r3, ip, r8, lsr r1 │ │ │ │ + b 750358 │ │ │ │ + rsbseq pc, r7, r8, lsr #9 │ │ │ │ + rsbeq r7, r4, r0, asr r4 │ │ │ │ + rsbeq r7, r4, r8, ror #8 │ │ │ │ + rsbeq r5, r2, r0, asr ip │ │ │ │ + rsbeq r3, ip, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #184] @ 3b1b48 │ │ │ │ ldr r7, [pc, #184] @ 3b1b4c │ │ │ │ ldr r6, [pc, #184] @ 3b1b50 │ │ │ │ @@ -370441,23 +370441,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1afc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r1, pc, #60 @ 0x3c │ │ │ │ @@ -370475,17 +370475,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq pc, fp, r5, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq pc, r7, r8, lsr r4 @ │ │ │ │ - rsbeq r7, r4, r8, ror #7 │ │ │ │ - rsbeq r7, r4, r0, lsl #8 │ │ │ │ + rsbseq pc, r7, r8, lsl r4 @ │ │ │ │ + rsbeq r7, r4, r8, asr #7 │ │ │ │ + rsbeq r7, r4, r0, ror #7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #420] @ 3b1d14 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -370501,15 +370501,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #380] @ 3b1d24 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #364] @ 3b1d28 │ │ │ │ ldr r9, [pc, #364] @ 3b1d2c │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -370519,42 +370519,42 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 24a658 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r7 │ │ │ │ bl 339244 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b1ccc │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 338dd4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 5442d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 987f88 │ │ │ │ + bl 987f60 │ │ │ │ ldr r3, [pc, #192] @ 3b1d30 │ │ │ │ ldr r8, [pc, #192] @ 3b1d34 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r3, [r6, #2120] @ 0x848 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ @@ -370563,15 +370563,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ ldr r1, [pc, #136] @ 3b1d3c │ │ │ │ add r3, r6, #2144 @ 0x860 │ │ │ │ str r4, [r6, #2152] @ 0x868 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ strd r8, [r3] │ │ │ │ @@ -370590,21 +370590,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r7, ip, asr r3 @ │ │ │ │ + rsbseq pc, r7, ip, lsr r3 @ │ │ │ │ umulleq r8, pc, r4, pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r7, r4, r8, lsr ip │ │ │ │ - rsbeq r7, r4, ip, asr ip │ │ │ │ - rsbeq r6, r3, r4, asr #12 │ │ │ │ - rsbeq r6, r3, r8, asr r6 │ │ │ │ + rsbeq r7, r4, r8, lsl ip │ │ │ │ + rsbeq r7, r4, ip, lsr ip │ │ │ │ + rsbeq r6, r3, r4, lsr #12 │ │ │ │ + rsbeq r6, r3, r8, lsr r6 │ │ │ │ stcvc 0, cr11, [r5], #-512 @ 0xfffffe00 │ │ │ │ andeq r4, r0, r0, lsr #28 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ addeq r8, pc, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -370677,47 +370677,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b1ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b1dac │ │ │ │ ldr r0, [pc, #56] @ 3b1ee4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b1dac │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008f8dbc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, pc, r4, lsr #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, pc, r8, ror #26 │ │ │ │ @ instruction: 0x00004eb4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r4, r0, lsl #21 │ │ │ │ - rsbeq r7, r4, r4, lsr #21 │ │ │ │ + rsbeq r7, r4, r0, ror #20 │ │ │ │ + rsbeq r7, r4, r4, lsl #21 │ │ │ │ ldr r0, [pc, #4] @ 3b1ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r9, r1, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3b1fac │ │ │ │ ldr r2, [pc, #156] @ 3b1fb0 │ │ │ │ @@ -370725,30 +370725,30 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #124] @ 3b1fb8 │ │ │ │ ldr r1, [pc, #124] @ 3b1fbc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #92] @ 3b1fc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #76] @ 3b1fc4 │ │ │ │ ldr r2, [pc, #76] @ 3b1fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -370756,19 +370756,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r7, r4, lsr #32 │ │ │ │ - rsbeq r5, r2, r8, lsl #15 │ │ │ │ - rsbeq r2, ip, r4, asr ip │ │ │ │ - rsbeq fp, r3, r4, lsr r3 │ │ │ │ - ldrsbeq sl, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq pc, r7, r4 │ │ │ │ + rsbeq r5, r2, r8, ror #14 │ │ │ │ + rsbeq r2, ip, r4, lsr ip │ │ │ │ + rsbeq fp, r3, r4, lsl r3 │ │ │ │ + ldrheq sl, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ addeq r9, r1, r8, lsr #9 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -370779,25 +370779,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3b20a8 │ │ │ │ ldr r1, [pc, #176] @ 3b20ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #156] @ 3b20b0 │ │ │ │ ldr r1, [pc, #156] @ 3b20b4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r7, r0 │ │ │ │ add r4, r0, #920 @ 0x398 │ │ │ │ add r6, r0, #960 @ 0x3c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ bl 338d68 │ │ │ │ @@ -370812,27 +370812,27 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338e68 │ │ │ │ - rsbseq lr, r7, r8, asr pc │ │ │ │ - rsbeq r6, r3, r4, lsl r2 │ │ │ │ - rsbeq r6, r3, r4, lsr #4 │ │ │ │ - rsbeq r7, r4, ip, asr r9 │ │ │ │ - rsbeq r7, r4, ip, ror #7 │ │ │ │ + rsbseq lr, r7, r8, lsr pc │ │ │ │ + strdeq r6, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r6, r3, r4, lsl #4 │ │ │ │ + rsbeq r7, r4, ip, lsr r9 │ │ │ │ + rsbeq r7, r4, ip, asr #7 │ │ │ │ addeq r9, r1, ip, lsr #7 │ │ │ │ - rsbeq lr, r3, ip, asr #27 │ │ │ │ + rsbeq lr, r3, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #360] @ 3b2240 │ │ │ │ ldr r1, [pc, #360] @ 3b2244 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -370906,39 +370906,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b2120 │ │ │ │ ldr r0, [pc, #52] @ 3b2264 │ │ │ │ stm sp, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b2120 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, asr #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, pc, r0, lsr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r8, [pc], r4 │ │ │ │ strheq r4, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r4, ip, ror r7 │ │ │ │ - rsbeq r7, r4, r0, lsr #15 │ │ │ │ + rsbeq r7, r4, ip, asr r7 │ │ │ │ + rsbeq r7, r4, r0, lsl #15 │ │ │ │ │ │ │ │ 003b2268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1308] @ 3b279c │ │ │ │ @@ -370990,15 +370990,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r5, #956] @ 0x3bc │ │ │ │ bne 3b23fc │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ orr r2, r3, #2 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3b2384 │ │ │ │ cmp r4, #1 │ │ │ │ strb r2, [r8, #968] @ 0x3c8 │ │ │ │ beq 3b245c │ │ │ │ cmp r4, #9 │ │ │ │ @@ -371038,15 +371038,15 @@ │ │ │ │ ldreq r0, [r5, #956] @ 0x3bc │ │ │ │ moveq r1, #1 │ │ │ │ beq 3b2344 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #948] @ 3b27bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r8, #968] @ 0x3c8 │ │ │ │ b 3b22e4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b26c0 │ │ │ │ ldr r2, [pc, #916] @ 3b27c0 │ │ │ │ ldr r3, [pc, #880] @ 3b27a0 │ │ │ │ @@ -371057,15 +371057,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r5, #924] @ 0x39c │ │ │ │ moveq r1, #1 │ │ │ │ bne 3b23fc │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b25c8 │ │ │ │ ldr r2, [pc, #852] @ 3b27c4 │ │ │ │ ldr r3, [pc, #812] @ 3b27a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -371094,22 +371094,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #712] @ 3b27d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b22c0 │ │ │ │ ldr r2, [pc, #700] @ 3b27d4 │ │ │ │ ldr r3, [pc, #644] @ 3b27a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -371117,15 +371117,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b23fc │ │ │ │ ldr r0, [pc, #668] @ 3b27d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r3, [pc, #648] @ 3b27dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2318 │ │ │ │ ldr r3, [pc, #580] @ 3b27ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -371140,22 +371140,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b27e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b2318 │ │ │ │ ldr r3, [pc, #524] @ 3b27dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2468 │ │ │ │ ldr r3, [pc, #456] @ 3b27ac │ │ │ │ @@ -371171,22 +371171,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3b27e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b2468 │ │ │ │ ldr r3, [pc, #412] @ 3b27e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b23d0 │ │ │ │ ldr r3, [pc, #332] @ 3b27ac │ │ │ │ @@ -371202,22 +371202,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b27ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b23d0 │ │ │ │ ldr r3, [pc, #288] @ 3b27e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2424 │ │ │ │ ldr r3, [pc, #208] @ 3b27ac │ │ │ │ @@ -371233,74 +371233,74 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b27f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b2424 │ │ │ │ ldr r0, [pc, #176] @ 3b27f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b22c0 │ │ │ │ ldr r0, [pc, #164] @ 3b27f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b2318 │ │ │ │ ldr r0, [pc, #148] @ 3b27fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b23d0 │ │ │ │ ldr r0, [pc, #132] @ 3b2800 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b2468 │ │ │ │ ldr r0, [pc, #116] @ 3b2804 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b2424 │ │ │ │ umulleq r8, pc, ip, r8 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, pc, ip, ror r8 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ strdeq r8, [pc], ip │ │ │ │ umulleq r8, pc, r0, r7 @ │ │ │ │ addeq r8, pc, r4, asr #14 │ │ │ │ - rsbeq r7, r4, r0, asr r6 │ │ │ │ + rsbeq r7, r4, r0, lsr r6 │ │ │ │ strdeq r8, [pc], r0 │ │ │ │ addeq r8, pc, ip, lsr #13 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r7, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r7, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ addeq r8, pc, r4, lsl #12 │ │ │ │ - rsbeq r7, r4, r8, lsl r6 │ │ │ │ + strdeq r7, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r1, r0, r0, lsr #5 │ │ │ │ - rsbeq r7, r4, ip, lsr #10 │ │ │ │ - strheq r7, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, r4, ip, lsl #10 │ │ │ │ + @ instruction: 0x00647490 │ │ │ │ andeq r4, r0, r8, ror #4 │ │ │ │ - ldrdeq r7, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r7, r4, r4, asr r3 │ │ │ │ - strdeq r7, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq r7, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r7, r4, r4, asr r3 │ │ │ │ - rsbeq r7, r4, r8, lsr #7 │ │ │ │ - rsbeq r7, r4, ip, lsr #6 │ │ │ │ + strheq r7, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, r4, r4, lsr r3 │ │ │ │ + ldrdeq r7, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + strheq r7, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, r4, r4, lsr r3 │ │ │ │ + rsbeq r7, r4, r8, lsl #7 │ │ │ │ + rsbeq r7, r4, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ 3b2888 │ │ │ │ ldr r6, [pc, #104] @ 3b288c │ │ │ │ ldr r5, [pc, #104] @ 3b2890 │ │ │ │ @@ -371310,55 +371310,55 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #9 │ │ │ │ bl 3b2268 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #9 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b2268 │ │ │ │ - rsbseq lr, r7, r8, lsl r7 │ │ │ │ - rsbeq r7, r4, ip, asr #2 │ │ │ │ - ldrdeq r6, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsheq lr, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r7, r4, ip, lsr #2 │ │ │ │ + strheq r6, [r4], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3b28e4 │ │ │ │ ldr r2, [pc, #56] @ 3b28e8 │ │ │ │ ldr r1, [pc, #56] @ 3b28ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3b2268 │ │ │ │ - rsbseq lr, r7, ip, lsl #13 │ │ │ │ - strheq r7, [r4], #-12 @ │ │ │ │ - rsbeq r6, r4, ip, asr #22 │ │ │ │ + rsbseq lr, r7, ip, ror #12 │ │ │ │ + @ instruction: 0x0064709c │ │ │ │ + rsbeq r6, r4, ip, lsr #22 │ │ │ │ ldrh r3, [r0, #122] @ 0x7a │ │ │ │ ands r3, r3, #3 │ │ │ │ beq 3b2950 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3b293c │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -371424,18 +371424,18 @@ │ │ │ │ add r0, r0, ip, lsl #3 │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrsbeq lr, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrheq lr, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ ldr r0, [pc, #4] @ 3b2a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ umulleq r8, r1, ip, sl │ │ │ │ ldrh r3, [r0, #122] @ 0x7a │ │ │ │ ands r3, r3, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -371456,15 +371456,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ mov r1, #1 │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ cmp r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ b 3b2a8c │ │ │ │ @@ -371477,37 +371477,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 3b2b40 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #80] @ 3b2b44 │ │ │ │ ldr r1, [pc, #80] @ 3b2b48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #60] @ 3b2b4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq lr, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq r4, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x006c2098 │ │ │ │ + @ instruction: 0x0077e490 │ │ │ │ + strheq r4, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, ip, r8, ror r0 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ addeq r8, r1, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -371518,25 +371518,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3b2c40 │ │ │ │ ldr r1, [pc, #196] @ 3b2c44 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #176] @ 3b2c48 │ │ │ │ ldr r1, [pc, #176] @ 3b2c4c │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #144] @ 3b2c50 │ │ │ │ ldr lr, [pc, #144] @ 3b2c54 │ │ │ │ mov ip, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ mov r3, r0 │ │ │ │ add r2, r0, #920 @ 0x398 │ │ │ │ @@ -371556,29 +371556,29 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 338e68 │ │ │ │ - rsbseq lr, r7, ip, lsl r4 │ │ │ │ - @ instruction: 0x00635690 │ │ │ │ - rsbeq r5, r3, r0, lsr #13 │ │ │ │ - rsbeq r7, r4, r0 │ │ │ │ - rsbeq r2, r4, r4, ror sp │ │ │ │ + ldrsheq lr, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r5, r3, r0, ror r6 │ │ │ │ + rsbeq r5, r3, r0, lsl #13 │ │ │ │ + rsbeq r6, r4, r0, ror #31 │ │ │ │ + rsbeq r2, r4, r4, asr sp │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ addeq r8, r1, ip, lsr #17 │ │ │ │ - rsbeq r2, r4, r8, lsl sp │ │ │ │ + strdeq r2, [r4], #-200 @ 0xffffff38 @ │ │ │ │ ldr r3, [pc, #68] @ 3b2cac │ │ │ │ ldr r2, [pc, #68] @ 3b2cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ @@ -371589,19 +371589,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3b2cb4 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r0, [pc, #28] @ 3b2cb8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ @ instruction: 0x008f7eb4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq lr, r7, ip, ror #5 │ │ │ │ - rsbeq r6, r4, ip, lsl pc │ │ │ │ + rsbseq lr, r7, ip, asr #5 │ │ │ │ + strdeq r6, [r4], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 3b2d44 │ │ │ │ ldr r2, [pc, #112] @ 3b2d48 │ │ │ │ ldr r1, [pc, #112] @ 3b2d4c │ │ │ │ @@ -371609,37 +371609,37 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #76] @ 3b2d50 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2d54 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #1176] @ 0x498 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, r7, ip, lsr #5 │ │ │ │ - strheq r6, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r2, r4, r8, lsr #24 │ │ │ │ - ldrdeq r6, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq lr, r7, ip, lsl #5 │ │ │ │ + @ instruction: 0x00646e94 │ │ │ │ + rsbeq r2, r4, r8, lsl #24 │ │ │ │ + strheq r6, [r4], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3b2ddc │ │ │ │ ldr r2, [pc, #108] @ 3b2de0 │ │ │ │ @@ -371647,15 +371647,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r0, #5248 @ 0x1480 │ │ │ │ add r3, r0, #924 @ 0x39c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a658 │ │ │ │ @@ -371666,17 +371666,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, r7, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, r8, lsl lr │ │ │ │ - rsbeq r2, r4, ip, lsl #23 │ │ │ │ + ldrsheq lr, [r7], #-16 @ │ │ │ │ + strdeq r6, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r2, r4, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ @@ -371689,15 +371689,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ strb r6, [sp, #60] @ 0x3c │ │ │ │ ldr lr, [pc, #96] @ 3b2ea8 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ ldr r1, [r7, lr] │ │ │ │ @@ -371708,15 +371708,15 @@ │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -371757,20 +371757,20 @@ │ │ │ │ b 3b2de8 │ │ │ │ ldr r1, [pc, #32] @ 3b2f58 │ │ │ │ ldr r0, [pc, #32] @ 3b2f5c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b2ee0 │ │ │ │ addeq r7, pc, r8, asr ip @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbseq lr, r7, ip, asr #32 │ │ │ │ - rsbeq r6, r4, ip, ror ip │ │ │ │ + rsbseq lr, r7, ip, lsr #32 │ │ │ │ + rsbeq r6, r4, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r5, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ @@ -371783,15 +371783,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r6, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ strb r8, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [pc, #100] @ 3b3024 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ ldr r1, [r7, ip] │ │ │ │ @@ -371802,15 +371802,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -371973,15 +371973,15 @@ │ │ │ │ ldr r3, [pc, #304] @ 3b33c4 │ │ │ │ add r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #3 │ │ │ │ add r3, r6, r3 │ │ │ │ add r3, r3, #5248 @ 0x1480 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - b 9abc3c │ │ │ │ + b 9abc14 │ │ │ │ and r3, r8, #49152 @ 0xc000 │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ bne 3b30fc │ │ │ │ add r3, r7, r4 │ │ │ │ orr r8, r8, #1024 @ 0x400 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ str r8, [r3, #928] @ 0x3a0 │ │ │ │ @@ -372158,15 +372158,15 @@ │ │ │ │ add r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #3 │ │ │ │ add r3, r4, r3 │ │ │ │ add r3, r3, #5248 @ 0x1480 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9abc3c │ │ │ │ + b 9abc14 │ │ │ │ mov r0, r4 │ │ │ │ strh r5, [r4, #134] @ 0x86 │ │ │ │ bl 3b2de8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2a28 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b33c8 │ │ │ │ @@ -372247,15 +372247,15 @@ │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bic r3, r3, #1024 @ 0x400 │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, #2048 @ 0x800 │ │ │ │ str r3, [r4, #8] │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ cmp r3, #768 @ 0x300 │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ orreq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b3854 │ │ │ │ @@ -372296,15 +372296,15 @@ │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #400] @ 3b3954 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -372313,15 +372313,15 @@ │ │ │ │ str r7, [sp, #24] │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r4, #128 @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b28f0 │ │ │ │ cmp r0, r7 │ │ │ │ bne 3b3568 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #134] @ 0x86 │ │ │ │ @@ -372362,15 +372362,15 @@ │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #136] @ 3b3954 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, r5 │ │ │ │ @@ -372397,20 +372397,20 @@ │ │ │ │ mov r6, #1 │ │ │ │ b 3b3890 │ │ │ │ addeq r7, pc, r4, ror r6 @ │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ - rsbeq r6, r4, r8, ror #10 │ │ │ │ + rsbeq r6, r4, r8, asr #10 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - strheq r6, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x00646490 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r6, r4, r0, lsl #7 │ │ │ │ - rsbeq r6, r4, ip, asr #7 │ │ │ │ + rsbeq r6, r4, r0, ror #6 │ │ │ │ + rsbeq r6, r4, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #5248 @ 0x1480 │ │ │ │ add r4, r0, #920 @ 0x398 │ │ │ │ add r5, r5, #24 │ │ │ │ @@ -372470,15 +372470,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3b347c │ │ │ │ │ │ │ │ 003b3a5c : │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1176] @ 0x498 │ │ │ │ - b 9abc3c │ │ │ │ + b 9abc14 │ │ │ │ │ │ │ │ 003b3a68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -372513,21 +372513,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3b3b20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3b3b24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrheq sp, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r6, r4, r8, lsr #3 │ │ │ │ - ldrdeq r9, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0077d498 │ │ │ │ + rsbeq r6, r4, r8, lsl #3 │ │ │ │ + strheq r9, [lr], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ - @ instruction: 0x0077d494 │ │ │ │ - rsbeq r6, r4, r4, lsl #3 │ │ │ │ - rsbseq sp, r0, r0, lsl sp │ │ │ │ + rsbseq sp, r7, r4, ror r4 │ │ │ │ + rsbeq r6, r4, r4, ror #2 │ │ │ │ + ldrsheq sp, [r0], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ bx lr │ │ │ │ ldr r1, [sp] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r1] │ │ │ │ strb r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -372559,18 +372559,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3b3bd0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r7, r1, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3b3c88 │ │ │ │ ldr r2, [pc, #156] @ 3b3c8c │ │ │ │ @@ -372578,50 +372578,50 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #124] @ 3b3c94 │ │ │ │ ldr r1, [pc, #124] @ 3b3c98 │ │ │ │ add r4, r4, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #92] @ 3b3c9c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, r0, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7502fc │ │ │ │ + bl 7502d4 │ │ │ │ ldr r3, [pc, #60] @ 3b3ca0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r7, r8, lsl #8 │ │ │ │ - rsbeq r3, r2, r8, asr #21 │ │ │ │ - rsbeq r3, r2, r0, ror #21 │ │ │ │ - rsbeq r5, r4, r8, ror #4 │ │ │ │ - rsbeq r5, r4, r0, lsl #5 │ │ │ │ + rsbseq sp, r7, r8, ror #7 │ │ │ │ + rsbeq r3, r2, r8, lsr #21 │ │ │ │ + rsbeq r3, r2, r0, asr #21 │ │ │ │ + rsbeq r5, r4, r8, asr #4 │ │ │ │ + rsbeq r5, r4, r0, ror #4 │ │ │ │ andeq r0, r0, r0, asr #29 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3b3d4c │ │ │ │ @@ -372630,45 +372630,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #112] @ 3b3d58 │ │ │ │ ldr r1, [pc, #112] @ 3b3d5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #92] @ 3b3d60 │ │ │ │ ldr r1, [pc, #92] @ 3b3d64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, r7, ip, lsr r3 │ │ │ │ - ldrdeq r3, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r0, ip, r4, lsr #29 │ │ │ │ + rsbseq sp, r7, ip, lsl r3 │ │ │ │ + strheq r3, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r0, ip, r4, lsl #29 │ │ │ │ andeq r0, r0, r8, lsl #30 │ │ │ │ andeq r0, r0, r8, asr #21 │ │ │ │ addeq r7, r1, r8, asr r9 │ │ │ │ addeq sl, sp, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -372698,26 +372698,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [pc, #48] @ 3b3e14 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #32] @ 3b3e18 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb r1, [r1] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b3da4 │ │ │ │ umulleq r6, pc, ip, sp @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ + rsbeq r5, r4, r4, lsl pc │ │ │ │ rsbeq r5, r4, r4, lsr pc │ │ │ │ - rsbeq r5, r4, r4, asr pc │ │ │ │ ldr r3, [pc, #188] @ 3b3ee0 │ │ │ │ cmp r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 3b3e60 │ │ │ │ ldr r1, [pc, #176] @ 3b3ee4 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -372726,15 +372726,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #144] @ 3b3ee8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ ldrb r2, [r1] │ │ │ │ mov r4, r0 │ │ │ │ @@ -372744,32 +372744,32 @@ │ │ │ │ orr r2, r2, r0, lsl #16 │ │ │ │ orr r2, r2, r3, lsl #24 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ mov r0, #1 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ add r3, r5, r0 │ │ │ │ str r3, [r4, #2428] @ 0x97c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strbtgt r3, [r5], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strdeq r6, [pc], r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r0, lsr pc │ │ │ │ + rsbeq r5, r4, r0, lsl pc │ │ │ │ ldr r0, [pc, #188] @ 3b3fb0 │ │ │ │ cmp r2, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [sp] │ │ │ │ beq 3b3f34 │ │ │ │ ldr r3, [pc, #172] @ 3b3fb4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ @@ -372779,15 +372779,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #140] @ 3b3fb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [ip] │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r3] │ │ │ │ ldrb r3, [r1] │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ beq 3b3f84 │ │ │ │ @@ -372799,30 +372799,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3b3fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne 3b3f50 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne 3b3f50 │ │ │ │ ldrb r3, [r1, #3] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne 3b3f50 │ │ │ │ mov r0, #6 │ │ │ │ b 545de0 │ │ │ │ addeq r6, pc, r8, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, ip, lsl #29 │ │ │ │ rsbeq r5, r4, ip, ror #28 │ │ │ │ + rsbeq r5, r4, ip, asr #28 │ │ │ │ ldr r3, [pc, #68] @ 3b400c │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 3b4004 │ │ │ │ ldr r1, [pc, #56] @ 3b4010 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -372831,20 +372831,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #24] @ 3b4014 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ mov r0, #7 │ │ │ │ b 5459dc │ │ │ │ addeq r6, pc, r4, asr fp @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r8, lsl lr │ │ │ │ + strdeq r5, [r4], #-216 @ 0xffffff28 @ │ │ │ │ ldr r3, [pc, #88] @ 3b4078 │ │ │ │ subs r1, r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3b4048 │ │ │ │ ldrb r3, [r0, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -372860,18 +372860,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3b4080 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ strdeq r6, [pc], ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - ldrdeq r5, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + strheq r5, [r4], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3736] @ 0xe98 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1280] @ 3b45a0 │ │ │ │ ldr r3, [pc, #1280] @ 3b45a4 │ │ │ │ @@ -372957,15 +372957,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b4194 │ │ │ │ ldr r0, [pc, #964] @ 3b45b8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b4194 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r1], #3 │ │ │ │ add r0, r8, #1 │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ bl 249608 │ │ │ │ add r1, r4, #2400 @ 0x960 │ │ │ │ @@ -373007,33 +373007,33 @@ │ │ │ │ beq 3b4578 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3b45c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b4194 │ │ │ │ cmp r6, #4 │ │ │ │ beq 3b43d8 │ │ │ │ ldr r3, [pc, #704] @ 3b45b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b4194 │ │ │ │ ldr r0, [pc, #708] @ 3b45c8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b4194 │ │ │ │ ldr r2, [pc, #692] @ 3b45cc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b4128 │ │ │ │ ldr r2, [pc, #644] @ 3b45b0 │ │ │ │ @@ -373056,34 +373056,34 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3b45d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b4128 │ │ │ │ ldr r0, [pc, #516] @ 3b45d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b4154 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ ldrb r6, [r5, #2] │ │ │ │ add r4, r4, #2240 @ 0x8c0 │ │ │ │ orr r6, r6, r3, lsl #8 │ │ │ │ ldr r3, [pc, #444] @ 3b45ac │ │ │ │ lsl r5, r6, #8 │ │ │ │ @@ -373121,37 +373121,37 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 3b45dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b423c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 393200 │ │ │ │ b 3b4194 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #280] @ 3b45e0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b4128 │ │ │ │ ldr r3, [pc, #244] @ 3b45e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b440c │ │ │ │ ldr r3, [pc, #172] @ 3b45b0 │ │ │ │ @@ -373167,60 +373167,60 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3b45e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b440c │ │ │ │ ldr r0, [pc, #128] @ 3b45ec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b423c │ │ │ │ ldr r0, [pc, #112] @ 3b45f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b4194 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 3b45f4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b440c │ │ │ │ addeq r6, pc, r8, ror sl @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, pc, ip, lsr sl @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq r6, pc, r0, lsl #19 │ │ │ │ - rsbeq r5, r4, r4, lsl #25 │ │ │ │ + rsbeq r5, r4, r4, ror #24 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r5, [r4], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r5, r4, r4, lsl ip │ │ │ │ + strheq r5, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq r5, [r4], #-180 @ 0xffffff4c @ │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ - rsbeq r5, r4, r8, lsl #24 │ │ │ │ - rsbeq r5, r4, ip, asr #25 │ │ │ │ + rsbeq r5, r4, r8, ror #23 │ │ │ │ + rsbeq r5, r4, ip, lsr #25 │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ - rsbeq r5, r4, r8, lsr #24 │ │ │ │ - rsbeq r5, r4, r0, ror #22 │ │ │ │ + rsbeq r5, r4, r8, lsl #24 │ │ │ │ + rsbeq r5, r4, r0, asr #22 │ │ │ │ andeq r1, r0, r8, asr r1 │ │ │ │ - rsbeq r5, r4, ip, ror #19 │ │ │ │ - @ instruction: 0x00645b94 │ │ │ │ - rsbeq r5, r4, ip, ror #18 │ │ │ │ - strdeq r5, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r5, r4, ip, asr #19 │ │ │ │ + rsbeq r5, r4, r4, ror fp │ │ │ │ + rsbeq r5, r4, ip, asr #18 │ │ │ │ + ldrdeq r5, [r4], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #176] @ 3b46c0 │ │ │ │ cmp r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -373235,23 +373235,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #128] @ 3b46c8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r1, #2428] @ 0x97c │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ add r3, pc, #72 @ 0x48 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ mov r3, #4 │ │ │ │ add r0, r5, r0 │ │ │ │ lsr r2, r0, #24 │ │ │ │ strb r0, [r4, #3] │ │ │ │ strb r2, [r4] │ │ │ │ lsr r2, r0, #16 │ │ │ │ lsr r0, r0, #8 │ │ │ │ @@ -373265,15 +373265,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea66ec0 <__bss_end__@@Base+0xfdcb4588> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r6, pc, ip, lsl #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, r4, ror #21 │ │ │ │ + rsbeq r5, r4, r4, asr #21 │ │ │ │ ldr r0, [pc, #212] @ 3b47a8 │ │ │ │ cmp r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [sp] │ │ │ │ beq 3b4744 │ │ │ │ ldr r2, [pc, #196] @ 3b47ac │ │ │ │ ldrb r1, [r1] │ │ │ │ @@ -373308,63 +373308,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #68] @ 3b47b4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r3, [pc, #48] @ 3b47b0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #20] @ 3b47b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ addeq r6, pc, r8, asr #8 │ │ │ │ - rsbseq ip, r7, ip, lsl #18 │ │ │ │ + rsbseq ip, r7, ip, ror #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq r5, r4, ip, ror #19 │ │ │ │ - strdeq r5, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r5, r4, ip, asr #19 │ │ │ │ + ldrdeq r5, [r4], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3b482c │ │ │ │ ldr r2, [pc, #88] @ 3b4830 │ │ │ │ ldr r1, [pc, #88] @ 3b4834 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ mvn r2, #111 @ 0x6f │ │ │ │ strb r2, [r0, #2236] @ 0x8bc │ │ │ │ strb r3, [r0, #2235] @ 0x8bb │ │ │ │ str r3, [r0, #1960] @ 0x7a8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r7, r4, lsr #16 │ │ │ │ - rsbeq r5, r4, r4, ror #19 │ │ │ │ - @ instruction: 0x00644c9c │ │ │ │ + rsbseq ip, r7, r4, lsl #16 │ │ │ │ + rsbeq r5, r4, r4, asr #19 │ │ │ │ + rsbeq r4, r4, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #240] @ 3b4940 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -373372,75 +373372,75 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3b4944 │ │ │ │ ldr r1, [pc, #224] @ 3b4948 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #204] @ 3b494c │ │ │ │ ldr r2, [pc, #204] @ 3b4950 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ ldr r8, [pc, #180] @ 3b4954 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #160] @ 3b4958 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #156] @ 3b495c │ │ │ │ ldr r2, [pc, #156] @ 3b4960 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r3, r0, #2448 @ 0x990 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758130 │ │ │ │ + bl 758108 │ │ │ │ ldr r1, [pc, #124] @ 3b4964 │ │ │ │ add r2, r5, #928 @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #108] @ 3b4968 │ │ │ │ - bl 757e64 │ │ │ │ + bl 757e3c │ │ │ │ ldr r2, [pc, #104] @ 3b496c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ mov r4, #8192 @ 0x2000 │ │ │ │ add r6, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338e68 │ │ │ │ - rsbseq ip, r7, ip, lsr #15 │ │ │ │ - rsbeq r3, r3, r8, lsr #19 │ │ │ │ - strheq r3, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r4, r4, r4, lsl #24 │ │ │ │ - rsbeq r5, r4, r8, lsr r9 │ │ │ │ + rsbseq ip, r7, ip, lsl #15 │ │ │ │ + rsbeq r3, r3, r8, lsl #19 │ │ │ │ + @ instruction: 0x00633998 │ │ │ │ + rsbeq r4, r4, r4, ror #23 │ │ │ │ + rsbeq r5, r4, r8, lsl r9 │ │ │ │ addeq r6, pc, r0, lsl #5 │ │ │ │ andeq r4, r0, ip, ror pc │ │ │ │ - rsbeq ip, r3, r8, ror #10 │ │ │ │ - rsbeq r4, r4, r4, asr #22 │ │ │ │ - rsbeq r5, r4, r0, lsl #18 │ │ │ │ + rsbeq ip, r3, r8, asr #10 │ │ │ │ + rsbeq r4, r4, r4, lsr #22 │ │ │ │ + rsbeq r5, r4, r0, ror #17 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ addeq r6, r1, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #84] @ 3b49dc │ │ │ │ @@ -373453,26 +373453,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3ae058 │ │ │ │ - rsbseq ip, r7, ip, ror #12 │ │ │ │ - rsbeq r4, r4, r0, lsl #10 │ │ │ │ - rsbeq r4, r4, r8, ror #9 │ │ │ │ + rsbseq ip, r7, ip, asr #12 │ │ │ │ + rsbeq r4, r4, r0, ror #9 │ │ │ │ + rsbeq r4, r4, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3b4a4c │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #72] @ 3b4a50 │ │ │ │ @@ -373482,25 +373482,25 @@ │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3adc94 │ │ │ │ - ldrsheq ip, [r7], #-84 @ 0xffffffac @ │ │ │ │ - @ instruction: 0x00644490 │ │ │ │ + ldrsbeq ip, [r7], #-84 @ 0xffffffac @ │ │ │ │ rsbeq r4, r4, r0, ror r4 │ │ │ │ + rsbeq r4, r4, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ 3b4af0 │ │ │ │ ldr r2, [pc, #128] @ 3b4af4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -373508,44 +373508,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #184 @ 0xb8 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #92] @ 3b4afc │ │ │ │ ldr r1, [pc, #92] @ 3b4b00 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #68] @ 3b4b04 │ │ │ │ ldr r1, [pc, #68] @ 3b4b08 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #2 │ │ │ │ bl 32439c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750380 │ │ │ │ - rsbseq ip, r7, ip, lsl #11 │ │ │ │ - rsbeq r5, r4, r4, asr #14 │ │ │ │ - rsbeq r5, r4, r0, ror #14 │ │ │ │ - rsbeq r4, r4, r0, ror #7 │ │ │ │ - strdeq r4, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r2, r2, r4, ror #23 │ │ │ │ - rsbeq r0, ip, ip, lsr #1 │ │ │ │ + b 750358 │ │ │ │ + rsbseq ip, r7, ip, ror #10 │ │ │ │ + rsbeq r5, r4, r4, lsr #14 │ │ │ │ + rsbeq r5, r4, r0, asr #14 │ │ │ │ + rsbeq r4, r4, r0, asr #7 │ │ │ │ + ldrdeq r4, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r2, r2, r4, asr #23 │ │ │ │ + rsbeq r0, ip, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ 3b4be8 │ │ │ │ ldr r7, [pc, #196] @ 3b4bec │ │ │ │ ldr r6, [pc, #196] @ 3b4bf0 │ │ │ │ @@ -373556,23 +373556,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4b90 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r1, pc, #72 @ 0x48 │ │ │ │ @@ -373593,17 +373593,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq pc, fp, r5, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldrsbeq ip, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r4, r4, r4, asr r3 │ │ │ │ - rsbeq r4, r4, ip, ror #6 │ │ │ │ + ldrheq ip, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r4, r4, r4, lsr r3 │ │ │ │ + rsbeq r4, r4, ip, asr #6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r5, [pc, #496] @ 3b4e00 │ │ │ │ mov r6, r1 │ │ │ │ @@ -373620,15 +373620,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #456] @ 3b4e10 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr sl, [pc, #436] @ 3b4e14 │ │ │ │ ldr r9, [pc, #436] @ 3b4e18 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -373638,15 +373638,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 24a658 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r6 │ │ │ │ bl 339244 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b4cf4 │ │ │ │ ldr r2, [pc, #356] @ 3b4e1c │ │ │ │ ldr r3, [pc, #332] @ 3b4e08 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -373665,89 +373665,89 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 338dd4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 5442d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 987f88 │ │ │ │ + bl 987f60 │ │ │ │ ldr r3, [pc, #204] @ 3b4e20 │ │ │ │ add r3, r0, r3 │ │ │ │ str r3, [r4, #2428] @ 0x97c │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ ldr r3, [pc, #188] @ 3b4e24 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ ldr r3, [pc, #172] @ 3b4e28 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ mov r0, #1 │ │ │ │ str r5, [r4, #2432] @ 0x980 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #148] @ 3b4e28 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ str r3, [r4, #2444] @ 0x98c │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ str r2, [r4, #2440] @ 0x988 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ ldrb r3, [r4, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4cb0 │ │ │ │ ldr r1, [pc, #104] @ 3b4e2c │ │ │ │ ldr r2, [pc, #104] @ 3b4e30 │ │ │ │ add r5, r4, #2240 @ 0x8c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ - bl 74a08c │ │ │ │ + bl 74a064 │ │ │ │ ldr r1, [pc, #72] @ 3b4e34 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3936bc │ │ │ │ b 3b4cb0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r7, r8, ror #7 │ │ │ │ + rsbseq ip, r7, r8, asr #7 │ │ │ │ strdeq r5, [pc], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, r4, r8, lsr r8 │ │ │ │ - rsbeq r5, r4, r0, lsl #11 │ │ │ │ - rsbeq r3, r3, r0, lsr #11 │ │ │ │ - strheq r3, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r4, r4, r8, lsl r8 │ │ │ │ + rsbeq r5, r4, r0, ror #10 │ │ │ │ + rsbeq r3, r3, r0, lsl #11 │ │ │ │ + @ instruction: 0x00633594 │ │ │ │ addeq r5, pc, r4, ror #28 │ │ │ │ stcvc 0, cr11, [r5], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r4, r4, r8, asr #20 │ │ │ │ - strheq r1, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r4, r4, r8, lsr #20 │ │ │ │ + @ instruction: 0x00641298 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #320] @ 3b4f90 │ │ │ │ ldr r1, [pc, #320] @ 3b4f94 │ │ │ │ @@ -373791,15 +373791,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3b4f8c │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ ldr r3, [pc, #152] @ 3b4fa4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4e88 │ │ │ │ ldr r3, [pc, #136] @ 3b4fa8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373814,37 +373814,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b4fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b4e88 │ │ │ │ ldr r0, [pc, #48] @ 3b4fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b4e88 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, ip, asr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, pc, ip, lsr #25 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, pc, r0, asr ip @ │ │ │ │ @ instruction: 0x000033bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r5, r4, r4, ror #4 │ │ │ │ rsbeq r5, r4, r4, lsl #5 │ │ │ │ - rsbeq r5, r4, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #284] @ 3b50ec │ │ │ │ cmp r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -373908,24 +373908,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ 3b50f4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #24] @ 3b50f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r2, [r4, #2408] @ 0x968 │ │ │ │ b 3b5044 │ │ │ │ addeq r5, pc, ip, asr #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ + rsbeq r5, r4, ip, asr r1 │ │ │ │ rsbeq r5, r4, ip, ror r1 │ │ │ │ - @ instruction: 0x0064519c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #484] @ 3b52fc │ │ │ │ mov r5, r1 │ │ │ │ @@ -374008,15 +374008,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b5228 │ │ │ │ ldr r0, [pc, #200] @ 3b5320 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r2, [pc, #180] @ 3b5324 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b51ac │ │ │ │ ldr r2, [pc, #132] @ 3b5308 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -374032,42 +374032,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b532c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b51ac │ │ │ │ ldr r0, [pc, #64] @ 3b5330 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b51ac │ │ │ │ addeq r5, pc, r0, lsl #20 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, pc, ip, ror #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ @ instruction: 0x008f59bc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, pc, r4, asr r9 @ │ │ │ │ addeq r5, pc, r8, lsl r9 @ │ │ │ │ addeq r5, pc, r8, ror #17 │ │ │ │ - rsbeq r5, r4, r0, asr r0 │ │ │ │ + rsbeq r5, r4, r0, lsr r0 │ │ │ │ andeq r1, r0, r4, lsr #22 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r4, r0 │ │ │ │ - rsbeq r5, r4, r0, lsr r0 │ │ │ │ + rsbeq r4, r4, r0, ror #31 │ │ │ │ + rsbeq r5, r4, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r0, #2235] @ 0x8bb │ │ │ │ ldr r2, [pc, #440] @ 3b5508 │ │ │ │ ands r5, r3, #16 │ │ │ │ @@ -374163,40 +374163,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b5530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b53e8 │ │ │ │ ldr r0, [pc, #56] @ 3b5534 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b53e8 │ │ │ │ addeq r5, pc, r8, asr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008f57b8 │ │ │ │ umulleq r5, pc, ip, r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, pc, r8, lsl #14 │ │ │ │ addeq r5, pc, ip, asr #13 │ │ │ │ andeq r4, r0, r8, ror #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r4, r4, r0, asr lr │ │ │ │ rsbeq r4, r4, r0, ror lr │ │ │ │ - @ instruction: 0x00644e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #3828] @ 3b6444 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -374211,15 +374211,15 @@ │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r7, [pc, #3768] @ 3b6458 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r6, [r0, #920] @ 0x398 │ │ │ │ cmp r3, r6 │ │ │ │ beq 3b5730 │ │ │ │ and r3, r6, #24 │ │ │ │ @@ -374273,24 +374273,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #3544] @ 3b646c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3524] @ 3b6470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3b58a4 │ │ │ │ ldrb r3, [r4, #1048] @ 0x418 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3b5730 │ │ │ │ @@ -374358,22 +374358,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3208] @ 3b6480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b5730 │ │ │ │ ldr r3, [pc, #3156] @ 3b645c │ │ │ │ orr r6, r6, #8 │ │ │ │ strb r6, [r0, #920] @ 0x398 │ │ │ │ strb r6, [r4, #1036] @ 0x40c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -374397,24 +374397,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr ip, [pc, #3072] @ 3b6484 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3052] @ 3b6488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b5730 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b5730 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ ldrb r3, [r4, #1177] @ 0x499 │ │ │ │ cmp r6, r3 │ │ │ │ bne 3b5730 │ │ │ │ @@ -374499,26 +374499,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2648] @ 3b6494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56b4 │ │ │ │ ldr r3, [pc, #2632] @ 3b6498 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b55e4 │ │ │ │ @@ -374536,22 +374536,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2524] @ 3b649c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b55e4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b58ac │ │ │ │ ldr r3, [pc, #2436] @ 3b6460 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldrh r3, [r1] │ │ │ │ @@ -374570,24 +374570,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #2408] @ 3b64a0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3b64a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56b4 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b5df0 │ │ │ │ ldrb r3, [r4, #1048] @ 0x418 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -374665,22 +374665,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2028] @ 3b64b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b5904 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5be0 │ │ │ │ ldr r3, [pc, #2008] @ 3b64b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -374698,22 +374698,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1904] @ 3b64b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5be0 │ │ │ │ ldr r2, [pc, #1888] @ 3b64bc │ │ │ │ ldr r3, [pc, #1772] @ 3b644c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -374723,15 +374723,15 @@ │ │ │ │ bne 3b61d0 │ │ │ │ ldr r1, [pc, #1856] @ 3b64c0 │ │ │ │ ldr r0, [pc, #1856] @ 3b64c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r2, [pc, #1836] @ 3b64c8 │ │ │ │ ldr r3, [pc, #1708] @ 3b644c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -374740,15 +374740,15 @@ │ │ │ │ ldr r0, [pc, #1804] @ 3b64cc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b5d88 │ │ │ │ ldr r0, [pc, #1792] @ 3b64d0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b55e4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b62c8 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5730 │ │ │ │ ldr r2, [pc, #1640] @ 3b6460 │ │ │ │ @@ -374769,24 +374769,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #1664] @ 3b64d4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 3b64d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56b4 │ │ │ │ ldr r3, [pc, #1628] @ 3b64dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b58c8 │ │ │ │ @@ -374804,22 +374804,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 3b64e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b58c8 │ │ │ │ add r0, r4, #1168 @ 0x490 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ strb r6, [r4, #1178] @ 0x49a │ │ │ │ add r0, r0, #11 │ │ │ │ bl 24a658 │ │ │ │ @@ -374845,24 +374845,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #1376] @ 3b64e4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3b64e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3b56d8 │ │ │ │ ldr r3, [pc, #1200] @ 3b6460 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ b 3b5f28 │ │ │ │ ldr r3, [pc, #1328] @ 3b64ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -374887,22 +374887,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3b64f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b5b84 │ │ │ │ ldr r1, [pc, #1196] @ 3b64f8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b5bf8 │ │ │ │ ldr r1, [pc, #1028] @ 3b6464 │ │ │ │ @@ -374919,24 +374919,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1080] @ 3b64fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r6, [r4, #1177] @ 0x499 │ │ │ │ b 3b5bf8 │ │ │ │ ldr r3, [pc, #1064] @ 3b6500 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5c38 │ │ │ │ @@ -374953,22 +374953,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 3b6504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r6, [r5, #924] @ 0x39c │ │ │ │ b 3b5c38 │ │ │ │ ldr r2, [pc, #944] @ 3b6508 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b5c1c │ │ │ │ @@ -374985,22 +374985,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str fp, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3b650c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb fp, [r4, #1178] @ 0x49a │ │ │ │ b 3b5c1c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #644] @ 3b6460 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -375018,51 +375018,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [pc, #728] @ 3b6510 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3b6514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5be0 │ │ │ │ ldr r1, [pc, #692] @ 3b6518 │ │ │ │ ldr r0, [pc, #692] @ 3b651c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56b4 │ │ │ │ ldr r0, [pc, #672] @ 3b6520 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56b4 │ │ │ │ ldr r1, [pc, #652] @ 3b6524 │ │ │ │ ldr r0, [pc, #652] @ 3b6528 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3b56d8 │ │ │ │ ldr r1, [pc, #632] @ 3b652c │ │ │ │ ldr r0, [pc, #632] @ 3b6530 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56b4 │ │ │ │ ldr r3, [pc, #484] @ 3b64b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b5ce8 │ │ │ │ @@ -375085,155 +375085,155 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 3b6538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b5714 │ │ │ │ ldr r0, [pc, #472] @ 3b653c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b58c8 │ │ │ │ ldr r1, [pc, #456] @ 3b6540 │ │ │ │ ldr r0, [pc, #456] @ 3b6544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b56b4 │ │ │ │ ldr r0, [pc, #436] @ 3b6548 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r6, [r5, #924] @ 0x39c │ │ │ │ b 3b5c38 │ │ │ │ ldr r0, [pc, #416] @ 3b654c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb fp, [r4, #1178] @ 0x49a │ │ │ │ b 3b5c1c │ │ │ │ ldr r0, [pc, #396] @ 3b6550 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5be0 │ │ │ │ ldr r1, [pc, #376] @ 3b6554 │ │ │ │ ldr r0, [pc, #376] @ 3b6558 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5be0 │ │ │ │ ldr r0, [pc, #356] @ 3b655c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b5b84 │ │ │ │ ldr r0, [pc, #340] @ 3b6560 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r6, [r4, #1177] @ 0x499 │ │ │ │ b 3b5bf8 │ │ │ │ ldr r0, [pc, #320] @ 3b6564 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b5714 │ │ │ │ ldr r0, [pc, #304] @ 3b6568 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b5904 │ │ │ │ - rsbseq fp, r7, ip, lsr #21 │ │ │ │ + rsbseq fp, r7, ip, lsl #21 │ │ │ │ @ instruction: 0x008f55b8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r3, r4, r0, lsl r9 │ │ │ │ - rsbeq r3, r4, r8, lsr #18 │ │ │ │ + strdeq r3, [r4], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r3, r4, r8, lsl #18 │ │ │ │ addeq r5, pc, r0, lsl #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, asr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r4, r4, lsr #29 │ │ │ │ - rsbeq r4, r4, r8, lsl #26 │ │ │ │ + rsbeq r4, r4, r4, lsl #29 │ │ │ │ + rsbeq r4, r4, r8, ror #25 │ │ │ │ addeq r5, r1, ip, ror pc │ │ │ │ addeq r5, pc, r4, ror #7 │ │ │ │ andeq r3, r0, r8, asr #29 │ │ │ │ - rsbeq r4, r4, ip, lsr #24 │ │ │ │ - rsbeq r4, r4, r8, asr fp │ │ │ │ - rsbeq r4, r4, r8, lsl fp │ │ │ │ - rsbseq fp, r7, ip, lsl #13 │ │ │ │ + rsbeq r4, r4, ip, lsl #24 │ │ │ │ + rsbeq r4, r4, r8, lsr fp │ │ │ │ + strdeq r4, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq fp, r7, ip, ror #12 │ │ │ │ andeq r2, r0, r0, lsr #21 │ │ │ │ - rsbeq r4, r4, r8, lsr #22 │ │ │ │ + rsbeq r4, r4, r8, lsl #22 │ │ │ │ andeq r3, r0, r4, asr #31 │ │ │ │ - rsbeq r4, r4, r0, ror #19 │ │ │ │ - ldrdeq r4, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r4, r4, r4, ror #16 │ │ │ │ + rsbeq r4, r4, r0, asr #19 │ │ │ │ + strheq r4, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r4, r4, r4, asr #16 │ │ │ │ ldrdeq r5, [r1], r0 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - ldrdeq r4, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + strheq r4, [r4], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r4, r4, ip, lsr #23 │ │ │ │ + rsbeq r4, r4, ip, lsl #23 │ │ │ │ addeq r4, pc, r0, asr #27 │ │ │ │ + rsbeq r4, r4, ip, lsr r6 │ │ │ │ rsbeq r4, r4, ip, asr r6 │ │ │ │ - rsbeq r4, r4, ip, ror r6 │ │ │ │ addeq r4, pc, r0, lsl #27 │ │ │ │ - rsbeq r4, r4, r4, lsr #13 │ │ │ │ - rsbeq r4, r4, r0, lsr #14 │ │ │ │ - rsbeq r4, r4, r0, lsr #15 │ │ │ │ - rsbeq r4, r4, r8, asr #10 │ │ │ │ + rsbeq r4, r4, r4, lsl #13 │ │ │ │ + rsbeq r4, r4, r0, lsl #14 │ │ │ │ + rsbeq r4, r4, r0, lsl #15 │ │ │ │ + rsbeq r4, r4, r8, lsr #10 │ │ │ │ andeq r2, r0, ip, lsl r5 │ │ │ │ - strdeq r4, [r4], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r4, r4, r0, asr #17 │ │ │ │ - rsbeq r4, r4, r8, lsl r4 │ │ │ │ + ldrdeq r4, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r4, r4, r0, lsr #17 │ │ │ │ + strdeq r4, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r2, r0, r4, lsl #10 │ │ │ │ addeq r5, r1, r8, ror #12 │ │ │ │ - rsbeq r4, r4, r8, lsr r8 │ │ │ │ + rsbeq r4, r4, r8, lsl r8 │ │ │ │ andeq r4, r0, r0, asr #28 │ │ │ │ - rsbeq r4, r4, r8, lsl #14 │ │ │ │ + rsbeq r4, r4, r8, ror #13 │ │ │ │ andeq r2, r0, r8, lsr #24 │ │ │ │ - ldrdeq r4, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + strheq r4, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r4, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r4, ip, ror r5 │ │ │ │ - @ instruction: 0x00644694 │ │ │ │ - rsbeq r4, r4, r4, ror #2 │ │ │ │ - ldrdeq r4, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - @ instruction: 0x00644198 │ │ │ │ - rsbeq r4, r4, r0, lsr r3 │ │ │ │ - rsbeq r4, r4, ip, lsr #11 │ │ │ │ - rsbeq r4, r4, r4, ror #2 │ │ │ │ - rsbeq r4, r4, r0, asr #6 │ │ │ │ - rsbeq r4, r4, r8, asr #2 │ │ │ │ + rsbeq r4, r4, ip, asr r5 │ │ │ │ + rsbeq r4, r4, r4, ror r6 │ │ │ │ + rsbeq r4, r4, r4, asr #2 │ │ │ │ + strheq r4, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r4, r4, r8, ror r1 │ │ │ │ + rsbeq r4, r4, r0, lsl r3 │ │ │ │ + rsbeq r4, r4, ip, lsl #11 │ │ │ │ + rsbeq r4, r4, r4, asr #2 │ │ │ │ + rsbeq r4, r4, r0, lsr #6 │ │ │ │ + rsbeq r4, r4, r8, lsr #2 │ │ │ │ andeq r2, r0, r0, lsr r1 │ │ │ │ - rsbeq r4, r4, r8, lsl r6 │ │ │ │ - ldrdeq r4, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x0064439c │ │ │ │ - rsbeq r4, r4, r4, lsl #1 │ │ │ │ - rsbeq r4, r4, r8, asr #5 │ │ │ │ - ldrdeq r4, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r4, r4, r0, ror r5 │ │ │ │ - strdeq r4, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r4, r4, r0, lsr #32 │ │ │ │ - rsbeq r4, r4, ip, lsr #9 │ │ │ │ - rsbeq r4, r4, r0, lsl #8 │ │ │ │ - rsbeq r4, r4, r8, lsl #11 │ │ │ │ - rsbeq r4, r4, r0, lsr #5 │ │ │ │ + strdeq r4, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + strheq r4, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r4, r4, ip, ror r3 │ │ │ │ + rsbeq r4, r4, r4, rrx │ │ │ │ + rsbeq r4, r4, r8, lsr #5 │ │ │ │ + strheq r4, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r4, r4, r0, asr r5 │ │ │ │ + ldrdeq r4, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r4, r4, r0 │ │ │ │ + rsbeq r4, r4, ip, lsl #9 │ │ │ │ + rsbeq r4, r4, r0, ror #7 │ │ │ │ + rsbeq r4, r4, r8, ror #10 │ │ │ │ + rsbeq r4, r4, r0, lsl #5 │ │ │ │ sub r1, r2, #4 │ │ │ │ orrs r1, r1, r3 │ │ │ │ mov r1, r0 │ │ │ │ beq 3b65b8 │ │ │ │ sub r0, r2, #8 │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 3b65a4 │ │ │ │ @@ -375259,49 +375259,49 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3b6608 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r5, r1, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3b6670 │ │ │ │ ldr r2, [pc, #76] @ 3b6674 │ │ │ │ ldr r1, [pc, #76] @ 3b6678 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, r7, ip, asr #24 │ │ │ │ - rsbeq r4, r4, r8, lsl #11 │ │ │ │ - @ instruction: 0x0064459c │ │ │ │ + rsbseq sl, r7, ip, lsr #24 │ │ │ │ + rsbeq r4, r4, r8, ror #10 │ │ │ │ + rsbeq r4, r4, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ subs r8, r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ blt 3b67c4 │ │ │ │ @@ -375322,15 +375322,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3b66dc │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 98c7e4 │ │ │ │ + bl 98c7bc │ │ │ │ cmp r6, r4 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ bne 3b66d8 │ │ │ │ add r2, r3, r7 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ bl 248ae0 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -375340,15 +375340,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7074e8 │ │ │ │ + bl 7074c0 │ │ │ │ cmp r6, #0 │ │ │ │ ble 3b67b4 │ │ │ │ add r4, r5, #1792 @ 0x700 │ │ │ │ lsl fp, r8, #16 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #1 │ │ │ │ @@ -375365,37 +375365,37 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r9, r9, #1 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e404 │ │ │ │ + bl 70e3dc │ │ │ │ cmp r6, r9 │ │ │ │ bne 3b6754 │ │ │ │ - bl 70b890 │ │ │ │ + bl 70b868 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ add r3, r3, r7 │ │ │ │ b 3b66d0 │ │ │ │ - bl 70b890 │ │ │ │ + bl 70b868 │ │ │ │ ldr r2, [r5, #2144] @ 0x860 │ │ │ │ add r2, r2, r7 │ │ │ │ b 3b6700 │ │ │ │ ldr r3, [pc, #28] @ 3b67e8 │ │ │ │ ldr r1, [pc, #28] @ 3b67ec │ │ │ │ ldr r0, [pc, #28] @ 3b67f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b67f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r8, lsr #21 │ │ │ │ - rsbeq r4, r4, r0, ror #7 │ │ │ │ - rsbeq r4, r4, r8, lsl #8 │ │ │ │ + rsbseq sl, r7, r8, lsl #21 │ │ │ │ + rsbeq r4, r4, r0, asr #7 │ │ │ │ + rsbeq r4, r4, r8, ror #7 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ and r2, r2, #252 @ 0xfc │ │ │ │ cmp r2, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ beq 3b688c │ │ │ │ cmp r2, #12 │ │ │ │ beq 3b6840 │ │ │ │ @@ -375425,15 +375425,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ ldr r0, [r2, #4] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ - b 98c868 │ │ │ │ + b 98c840 │ │ │ │ str r3, [r0, #1788] @ 0x6fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -375475,17 +375475,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b6958 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b695c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r0, asr #18 │ │ │ │ - rsbeq r4, r4, r8, ror r2 │ │ │ │ - rsbeq r4, r4, r0, asr #5 │ │ │ │ + rsbseq sl, r7, r0, lsr #18 │ │ │ │ + rsbeq r4, r4, r8, asr r2 │ │ │ │ + rsbeq r4, r4, r0, lsr #5 │ │ │ │ muleq r0, fp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #256] @ 3b6a7c │ │ │ │ @@ -375504,15 +375504,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8abfd8 │ │ │ │ + bl 8abfb0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b69e4 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3b6a28 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 3b69b8 │ │ │ │ @@ -375525,20 +375525,20 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 3b6a8c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #120] @ 3b6a90 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3b6a3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ac3a4 │ │ │ │ + bl 8ac37c │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r3, [r9] │ │ │ │ ldr r2, [pc, #80] @ 3b6a94 │ │ │ │ ldr r3, [pc, #56] @ 3b6a80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -375552,17 +375552,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r4, pc, r0, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r4, r4, r8, lsr #4 │ │ │ │ - rsbseq sl, r7, r4, ror r8 │ │ │ │ - rsbeq r4, r4, ip, lsr #3 │ │ │ │ + rsbeq r4, r4, r8, lsl #4 │ │ │ │ + rsbseq sl, r7, r4, asr r8 │ │ │ │ + rsbeq r4, r4, ip, lsl #3 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ ldrdeq r4, [pc], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 3b6b84 │ │ │ │ @@ -375572,25 +375572,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3b6b88 │ │ │ │ ldr r1, [pc, #196] @ 3b6b8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #176] @ 3b6b90 │ │ │ │ ldr r1, [pc, #176] @ 3b6b94 │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #144] @ 3b6b98 │ │ │ │ ldr r2, [pc, #144] @ 3b6b9c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #140] @ 3b6ba0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -375601,40 +375601,40 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ 3b6bac │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r7, r8, asr #15 │ │ │ │ - rsbeq r0, r2, r4, ror #23 │ │ │ │ - rsbeq lr, fp, ip, lsr #1 │ │ │ │ - ldrdeq sp, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - strdeq r6, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sl, r7, r8, lsr #15 │ │ │ │ + rsbeq r0, r2, r4, asr #23 │ │ │ │ + rsbeq lr, fp, ip, lsl #1 │ │ │ │ + strheq sp, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq r6, [r2], #-124 @ 0xffffff84 @ │ │ │ │ andeq r1, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ @ instruction: 0x11101af4 │ │ │ │ muleq r0, r8, ip │ │ │ │ - ldrdeq r4, [r4], #-12 @ │ │ │ │ + strheq r4, [r4], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #2172] @ 0x87c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6c04 │ │ │ │ @@ -375642,22 +375642,22 @@ │ │ │ │ bne 3b6be4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ 3b6c08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 24b708 │ │ │ │ - rsbeq r4, r4, r4, lsl #1 │ │ │ │ + rsbeq r4, r4, r4, rrx │ │ │ │ ldr r0, [r0, #2168] @ 0x878 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 3b6c30 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -375672,17 +375672,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b6c6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #580 @ 0x244 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, ip, lsr #12 │ │ │ │ - rsbeq r3, r4, r8, ror #30 │ │ │ │ - rsbeq r4, r4, ip, lsr r0 │ │ │ │ + rsbseq sl, r7, ip, lsl #12 │ │ │ │ + rsbeq r3, r4, r8, asr #30 │ │ │ │ + rsbeq r4, r4, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 3b6d28 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -375690,50 +375690,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 3b6d2c │ │ │ │ ldr r1, [pc, #144] @ 3b6d30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #124] @ 3b6d34 │ │ │ │ ldr r1, [pc, #124] @ 3b6d38 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #92] @ 3b6d3c │ │ │ │ ldr r1, [pc, #92] @ 3b6d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #68] @ 3b6d44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq sl, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r0, r2, ip, lsl #20 │ │ │ │ - ldrdeq sp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ - strdeq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r6, r2, r4, lsr #12 │ │ │ │ + ldrsbeq sl, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r0, r2, ip, ror #19 │ │ │ │ + strheq sp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r6, r2, r4, lsl #12 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ addeq r7, sp, r4, lsr #14 │ │ │ │ addeq r4, r1, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375744,51 +375744,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3b6e08 │ │ │ │ ldr r1, [pc, #148] @ 3b6e0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #128] @ 3b6e10 │ │ │ │ ldr r1, [pc, #128] @ 3b6e14 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #96] @ 3b6e18 │ │ │ │ ldr r3, [pc, #96] @ 3b6e1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #68] @ 3b6e20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r7, r8, lsl r5 │ │ │ │ - rsbeq r0, r2, r4, lsr r9 │ │ │ │ - strdeq sp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sp, r2, r4, lsr #2 │ │ │ │ - rsbeq r6, r2, ip, asr #10 │ │ │ │ + ldrsheq sl, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r0, r2, r4, lsl r9 │ │ │ │ + ldrdeq sp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sp, r2, r4, lsl #2 │ │ │ │ + rsbeq r6, r2, ip, lsr #10 │ │ │ │ addeq r7, sp, r0, asr r6 │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ addeq r4, r1, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -375808,15 +375808,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r9, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r5, r4, r4, lsl #1 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ lsl r5, r5, #2 │ │ │ │ ldr r3, [r3, r5] │ │ │ │ @@ -375829,15 +375829,15 @@ │ │ │ │ ldr r2, [sl, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 745bb0 │ │ │ │ + bl 745b88 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 3b6f54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b6f48 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ add r3, r3, r5 │ │ │ │ @@ -375858,46 +375858,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 745be4 │ │ │ │ + bl 745bbc │ │ │ │ b 3b6ef0 │ │ │ │ ldr ip, [pc, #96] @ 3b6fbc │ │ │ │ ldr r1, [pc, #96] @ 3b6fc0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #192 @ 0xc0 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3b6f04 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #60] @ 3b6fc4 │ │ │ │ ldr r0, [pc, #60] @ 3b6fc8 │ │ │ │ ldr r2, [pc, #60] @ 3b6fcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #164 @ 0xa4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ ldrdeq r3, [pc], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq sl, r7, r4, lsr #8 │ │ │ │ - rsbeq r6, r2, r8, ror #8 │ │ │ │ - rsbeq sp, r2, r4, asr #32 │ │ │ │ + rsbseq sl, r7, r4, lsl #8 │ │ │ │ + rsbeq r6, r2, r8, asr #8 │ │ │ │ + rsbeq sp, r2, r4, lsr #32 │ │ │ │ addeq r3, pc, r0, ror ip @ │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ addeq r3, pc, r0, lsl ip @ │ │ │ │ - rsbeq r3, r4, r0, lsl #27 │ │ │ │ - rsbeq r3, r4, r8, asr ip │ │ │ │ - rsbeq r3, r4, ip, lsr #24 │ │ │ │ - rsbeq r3, r4, ip, lsr #26 │ │ │ │ + rsbeq r3, r4, r0, ror #26 │ │ │ │ + rsbeq r3, r4, r8, lsr ip │ │ │ │ + rsbeq r3, r4, ip, lsl #24 │ │ │ │ + rsbeq r3, r4, ip, lsl #26 │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ 3b70b0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -375908,15 +375908,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r0, #2152] @ 0x868 │ │ │ │ cmp r6, r3 │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls 3b7090 │ │ │ │ mov r5, r0 │ │ │ │ b 3b7040 │ │ │ │ @@ -375930,15 +375930,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ bl 439e40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7034 │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r8, r0, lsl #2 │ │ │ │ - bl 98ca84 │ │ │ │ + bl 98ca5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7034 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 439dc8 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -375947,17 +375947,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sl, r7, r4, lsl #5 │ │ │ │ - strheq r3, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - strdeq r3, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq sl, r7, r4, ror #4 │ │ │ │ + @ instruction: 0x00643b94 │ │ │ │ + ldrdeq r3, [r4], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #204] @ 3b71a0 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r2, [pc, #200] @ 3b71a4 │ │ │ │ @@ -375967,24 +375967,24 @@ │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r5, r2 │ │ │ │ add r0, r0, r5 │ │ │ │ - bl 98ca84 │ │ │ │ + bl 98ca5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7144 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r4, #1788] @ 0x6fc │ │ │ │ bne 3b7164 │ │ │ │ @@ -376007,17 +376007,17 @@ │ │ │ │ add r1, r1, r1, lsl #16 │ │ │ │ lsl r1, r1, #1 │ │ │ │ add r1, r1, r5, asr #2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43a0fc │ │ │ │ - @ instruction: 0x0077a19c │ │ │ │ - rsbeq r3, r4, ip, asr #21 │ │ │ │ - rsbeq r3, r4, r0, lsl ip │ │ │ │ + rsbseq sl, r7, ip, ror r1 │ │ │ │ + rsbeq r3, r4, ip, lsr #21 │ │ │ │ + strdeq r3, [r4], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #244] @ 3b72b8 │ │ │ │ ldr r7, [pc, #244] @ 3b72bc │ │ │ │ mov r5, r1 │ │ │ │ @@ -376026,15 +376026,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #204] @ 3b72c4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r4, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -376047,15 +376047,15 @@ │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b72a0 │ │ │ │ ldr r3, [pc, #144] @ 3b72c8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 745bfc │ │ │ │ + bl 745bd4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b7274 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376064,35 +376064,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #80] @ 3b72cc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9985e8 │ │ │ │ + b 9985c0 │ │ │ │ ldr r0, [pc, #64] @ 3b72d0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9985e8 │ │ │ │ + b 9985c0 │ │ │ │ ldr r0, [pc, #44] @ 3b72d4 │ │ │ │ ldr r2, [pc, #44] @ 3b72d8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #236 @ 0xec │ │ │ │ mov r1, r7 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r7], #-0 @ │ │ │ │ - rsbeq r3, r4, r0, ror #19 │ │ │ │ - rsbeq r3, r4, r4, lsr #22 │ │ │ │ + @ instruction: 0x0077a090 │ │ │ │ + rsbeq r3, r4, r0, asr #19 │ │ │ │ + rsbeq r3, r4, r4, lsl #22 │ │ │ │ addeq r3, pc, r8, lsr #18 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ - rsbeq r3, r4, ip, asr #21 │ │ │ │ - rsbeq r3, r4, r0, lsl #21 │ │ │ │ - @ instruction: 0x00643a90 │ │ │ │ + rsbeq r3, r4, ip, lsr #21 │ │ │ │ + rsbeq r3, r4, r0, ror #20 │ │ │ │ + rsbeq r3, r4, r0, ror sl │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #248] @ 3b73ec │ │ │ │ ldr r2, [pc, #248] @ 3b73f0 │ │ │ │ @@ -376101,15 +376101,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #212] @ 3b73f8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #1664] @ 0x680 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b73cc │ │ │ │ mov r7, r0 │ │ │ │ bl 43b438 │ │ │ │ @@ -376125,15 +376125,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #148] @ 3b73fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b7384 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2] │ │ │ │ - bl 745bbc │ │ │ │ + bl 745b94 │ │ │ │ ldr r3, [r4, #2156] @ 0x86c │ │ │ │ str r8, [r3, r5] │ │ │ │ ldr r2, [r4, #1792] @ 0x700 │ │ │ │ ldr r3, [r4, #2144] @ 0x860 │ │ │ │ add r9, r9, #1 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -376154,17 +376154,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r9, r7, r0, lsl #31 │ │ │ │ - strheq ip, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - ldrdeq r5, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r9, r7, r0, ror #30 │ │ │ │ + @ instruction: 0x0062cb90 │ │ │ │ + strheq r5, [r2], #-248 @ 0xffffff08 @ │ │ │ │ strdeq r3, [pc], ip │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -376179,15 +376179,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r5, r5, lsl #1 │ │ │ │ lsl r9, r4, #2 │ │ │ │ ldr r8, [pc, #244] @ 3b7558 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ @@ -376207,25 +376207,25 @@ │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r8] │ │ │ │ ldm r6, {r2, r3} │ │ │ │ - bl 745bc0 │ │ │ │ + bl 745b98 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b74fc │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 745be4 │ │ │ │ + bl 745bbc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r8] │ │ │ │ add r1, r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - bl 745bf4 │ │ │ │ + bl 745bcc │ │ │ │ cmp r0, #0 │ │ │ │ movge r3, #1 │ │ │ │ movge r0, r5 │ │ │ │ strbge r3, [r4, #8] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -376233,30 +376233,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 3b7560 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ mvn r0, #21 │ │ │ │ b 3b74fc │ │ │ │ ldr r0, [pc, #40] @ 3b7564 │ │ │ │ add r3, fp, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, sl │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r4, asr lr │ │ │ │ - rsbeq r3, r4, r4, lsl #15 │ │ │ │ - rsbeq r3, r4, r4, asr #17 │ │ │ │ + rsbseq r9, r7, r4, lsr lr │ │ │ │ + rsbeq r3, r4, r4, ror #14 │ │ │ │ + rsbeq r3, r4, r4, lsr #17 │ │ │ │ @ instruction: 0x008f36bc │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ - rsbeq r3, r4, ip, ror #15 │ │ │ │ - rsbeq r3, r4, ip, lsr #16 │ │ │ │ + rsbeq r3, r4, ip, asr #15 │ │ │ │ + rsbeq r3, r4, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #376] @ 3b76f8 │ │ │ │ ldr r2, [pc, #376] @ 3b76fc │ │ │ │ ldr r1, [pc, #376] @ 3b7700 │ │ │ │ @@ -376264,20 +376264,20 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #2176 @ 0x880 │ │ │ │ bl 5732e4 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70eba4 │ │ │ │ + bl 70eb7c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b760c │ │ │ │ ldr r3, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7694 │ │ │ │ ldr r1, [pc, #300] @ 3b7704 │ │ │ │ ldr r4, [r5, #1968] @ 0x7b0 │ │ │ │ @@ -376286,15 +376286,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #284] @ 3b7708 │ │ │ │ ldr r1, [pc, #284] @ 3b770c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e37c │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7620 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376325,45 +376325,45 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 43a040 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248ae0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70da88 │ │ │ │ + bl 70da60 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 708144 │ │ │ │ + bl 70811c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a304 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b76d8 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70d96c │ │ │ │ + bl 70d944 │ │ │ │ bl 249554 │ │ │ │ b 3b75d0 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 248e7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3b7710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 3b76c8 │ │ │ │ - ldrsheq r9, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r3, r4, r8, lsr #12 │ │ │ │ - rsbeq r3, r4, ip, ror #14 │ │ │ │ - rsbseq r9, r7, r0, lsr #25 │ │ │ │ - strheq r0, [r2], #-12 @ │ │ │ │ - rsbeq sp, fp, r8, lsl #11 │ │ │ │ - rsbeq r3, r4, ip, lsl #13 │ │ │ │ + ldrsbeq r9, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r3, r4, r8, lsl #12 │ │ │ │ + rsbeq r3, r4, ip, asr #14 │ │ │ │ + rsbseq r9, r7, r0, lsl #25 │ │ │ │ + @ instruction: 0x0062009c │ │ │ │ + rsbeq sp, fp, r8, ror #10 │ │ │ │ + rsbeq r3, r4, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #1392] @ 3b7c9c │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r3 │ │ │ │ @@ -376403,15 +376403,15 @@ │ │ │ │ bcs 3b79b4 │ │ │ │ add r2, r7, #1 │ │ │ │ str r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ add r9, r7, r7, lsl #1 │ │ │ │ add r0, r0, r9, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ - bl 98c7c4 │ │ │ │ + bl 98c79c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 248bdc │ │ │ │ ldr r3, [r5, #1792] @ 0x700 │ │ │ │ lsl r9, r9, #2 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -376468,15 +376468,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #1004] @ 3b7cbc │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #992] @ 3b7cc0 │ │ │ │ ldr r3, [pc, #956] @ 3b7ca0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -376499,15 +376499,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e1d4 │ │ │ │ + bl 70e1ac │ │ │ │ b 3b7800 │ │ │ │ ldr r2, [pc, #868] @ 3b7cc4 │ │ │ │ ldr r3, [pc, #828] @ 3b7ca0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -376523,26 +376523,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #196] @ 0xc4 │ │ │ │ str ip, [sp, #192] @ 0xc0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 997980 │ │ │ │ + b 997958 │ │ │ │ ldr r1, [pc, #792] @ 3b7cd4 │ │ │ │ ldr r3, [pc, #792] @ 3b7cd8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #784] @ 3b7cdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #780] @ 3b7ce0 │ │ │ │ add r3, r3, #320 @ 0x140 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #764] @ 3b7ce4 │ │ │ │ ldr r3, [pc, #692] @ 3b7ca0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -376563,15 +376563,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #688] @ 3b7cf0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #680] @ 3b7cf4 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r0, fp │ │ │ │ bl 249554 │ │ │ │ b 3b7800 │ │ │ │ ldr r3, [pc, #656] @ 3b7cf8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb fp, [r3] │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -376589,15 +376589,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 3b7d04 │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ and fp, r3, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ cmp fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 3b7b34 │ │ │ │ bl 43a0d0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -376606,30 +376606,30 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 3b6e24 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b7c40 │ │ │ │ mov r0, r8 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 3b77f4 │ │ │ │ ldr r3, [pc, #508] @ 3b7d08 │ │ │ │ ldr r2, [pc, #508] @ 3b7d0c │ │ │ │ ldr r1, [pc, #508] @ 3b7d10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 98c858 │ │ │ │ + bl 98c830 │ │ │ │ ldr fp, [r5, #2156] @ 0x86c │ │ │ │ ldr r8, [fp, r9] │ │ │ │ cmp r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3b7c78 │ │ │ │ ldr r3, [pc, #444] @ 3b7d14 │ │ │ │ ldr r2, [pc, #444] @ 3b7d18 │ │ │ │ @@ -376637,23 +376637,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [pc, #412] @ 3b7d20 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [fp, r9] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, r9 │ │ │ │ - bl 9ad280 │ │ │ │ + bl 9ad258 │ │ │ │ b 3b77f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a784 <__fstat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b7bfc │ │ │ │ mov r2, #2 │ │ │ │ @@ -376666,15 +376666,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 707a48 │ │ │ │ + bl 707a20 │ │ │ │ cmp r0, #0 │ │ │ │ strne r6, [r5, #1968] @ 0x7b0 │ │ │ │ b 3b7800 │ │ │ │ bl 249128 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #288] @ 3b7d28 │ │ │ │ ldr r3, [pc, #288] @ 3b7d2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -376683,15 +376683,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #276] @ 3b7d34 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 997a24 │ │ │ │ + bl 9979fc │ │ │ │ mov r0, fp │ │ │ │ bl 249554 │ │ │ │ b 3b7800 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ bl 439e40 │ │ │ │ subs r2, r0, #0 │ │ │ │ @@ -376699,15 +376699,15 @@ │ │ │ │ ldr r3, [pc, #220] @ 3b7d38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r3, r3, r9 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 745bf4 │ │ │ │ + bl 745bcc │ │ │ │ b 3b77f4 │ │ │ │ ldr r3, [pc, #188] @ 3b7d3c │ │ │ │ ldr r1, [pc, #188] @ 3b7d40 │ │ │ │ ldr r0, [pc, #188] @ 3b7d44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -376715,52 +376715,52 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addeq r3, pc, r8, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008f33bc │ │ │ │ addeq r3, pc, r4, lsl r3 @ │ │ │ │ @ instruction: 0x008f32b8 │ │ │ │ - strdeq r3, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r9, r7, r0, asr #19 │ │ │ │ - rsbeq r3, r4, ip, ror #5 │ │ │ │ + ldrdeq r3, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r9, r7, r0, lsr #19 │ │ │ │ + rsbeq r3, r4, ip, asr #5 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ addeq r3, pc, ip, lsr r2 @ │ │ │ │ @ instruction: 0x008f31bc │ │ │ │ - ldrsheq r9, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r3, r4, r0, ror #9 │ │ │ │ - rsbeq r3, r4, r8, lsr #4 │ │ │ │ - rsbeq r3, r4, ip, ror r4 │ │ │ │ - ldrheq r9, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r3, r4, r0, ror #3 │ │ │ │ + ldrsbeq r9, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r3, r4, r0, asr #9 │ │ │ │ + rsbeq r3, r4, r8, lsl #4 │ │ │ │ + rsbeq r3, r4, ip, asr r4 │ │ │ │ + @ instruction: 0x00779890 │ │ │ │ + rsbeq r3, r4, r0, asr #3 │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ addeq r3, pc, r4, lsr r1 @ │ │ │ │ - @ instruction: 0x00643390 │ │ │ │ - rsbseq r9, r7, ip, lsr r8 │ │ │ │ - rsbeq r3, r4, ip, ror #2 │ │ │ │ + rsbeq r3, r4, r0, ror r3 │ │ │ │ + rsbseq r9, r7, ip, lsl r8 │ │ │ │ + rsbeq r3, r4, ip, asr #2 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ - rsbseq r9, r7, r8, ror #15 │ │ │ │ - rsbeq ip, r2, r4, lsl r4 │ │ │ │ - rsbeq r5, r2, r8, lsr r8 │ │ │ │ - rsbseq r9, r7, r8, ror #14 │ │ │ │ - @ instruction: 0x0062c39c │ │ │ │ - rsbeq r5, r2, r4, asr #15 │ │ │ │ - rsbseq r9, r7, ip, lsl r7 │ │ │ │ - rsbeq ip, r2, r0, asr r3 │ │ │ │ - rsbeq r5, r2, r8, ror r7 │ │ │ │ + rsbseq r9, r7, r8, asr #15 │ │ │ │ + strdeq ip, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r5, r2, r8, lsl r8 │ │ │ │ + rsbseq r9, r7, r8, asr #14 │ │ │ │ + rsbeq ip, r2, ip, ror r3 │ │ │ │ + rsbeq r5, r2, r4, lsr #15 │ │ │ │ + ldrsheq r9, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq ip, r2, r0, lsr r3 │ │ │ │ + rsbeq r5, r2, r8, asr r7 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - rsbeq r3, r4, ip, asr r2 │ │ │ │ - rsbeq r3, r4, r8, ror #3 │ │ │ │ - rsbseq r9, r7, r4, ror #12 │ │ │ │ - @ instruction: 0x00642f98 │ │ │ │ + rsbeq r3, r4, ip, lsr r2 │ │ │ │ + rsbeq r3, r4, r8, asr #3 │ │ │ │ + rsbseq r9, r7, r4, asr #12 │ │ │ │ + rsbeq r2, r4, r8, ror pc │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ - ldrsheq r9, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r2, r4, r0, lsr pc │ │ │ │ - rsbeq r3, r4, r0, lsr r0 │ │ │ │ + ldrsbeq r9, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r2, r4, r0, lsl pc │ │ │ │ + rsbeq r3, r4, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ 3b7e70 │ │ │ │ ldr r3, [pc, #268] @ 3b7e74 │ │ │ │ @@ -376803,44 +376803,44 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ ldrd r8, [r7] │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #2168] @ 0x878 │ │ │ │ - bl 8ac3a4 │ │ │ │ + bl 8ac37c │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 3b7714 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7dbc │ │ │ │ - bl 9975a8 │ │ │ │ + bl 997580 │ │ │ │ b 3b7dbc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 3b7e7c │ │ │ │ ldr r1, [pc, #40] @ 3b7e80 │ │ │ │ ldr r0, [pc, #40] @ 3b7e84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3b7e88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x008f2db8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r2, pc, r8, asr sp @ │ │ │ │ - rsbseq r9, r7, r0, lsr #8 │ │ │ │ - rsbeq r2, r4, r8, asr sp │ │ │ │ - rsbeq r3, r4, r8, lsl r0 │ │ │ │ + rsbseq r9, r7, r0, lsl #8 │ │ │ │ + rsbeq r2, r4, r8, lsr sp │ │ │ │ + strdeq r2, [r4], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ bne 3b7eb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -376858,15 +376858,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3b7f20 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -376879,17 +376879,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r7, ip, lsr #7 │ │ │ │ - ldrdeq fp, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r5, r2, r4, lsl #8 │ │ │ │ + rsbseq r9, r7, ip, lsl #7 │ │ │ │ + strheq fp, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r5, r2, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #1500] @ 3b8540 │ │ │ │ ldr ip, [pc, #1500] @ 3b8544 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376916,15 +376916,15 @@ │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ beq 3b7ff8 │ │ │ │ tst r3, #2 │ │ │ │ @@ -376942,15 +376942,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r6, [r4, #1748] @ 0x6d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -376974,15 +376974,15 @@ │ │ │ │ add r6, r4, #2176 @ 0x880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1200] @ 3b8570 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 57325c │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b81d4 │ │ │ │ ldr r5, [pc, #1176] @ 3b8574 │ │ │ │ ldr r6, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -376991,34 +376991,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1160] @ 3b8578 │ │ │ │ ldr r1, [pc, #1160] @ 3b857c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e310 │ │ │ │ ldr r2, [pc, #1124] @ 3b8580 │ │ │ │ ldr r1, [pc, #1124] @ 3b8584 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, #12 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #1072] @ 3b8588 │ │ │ │ ldr r3, [pc, #1000] @ 3b8544 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -377043,23 +377043,23 @@ │ │ │ │ ldr ip, [pc, #976] @ 3b858c │ │ │ │ ldr r2, [pc, #976] @ 3b8590 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #404 @ 0x194 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 3b8150 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ac71c │ │ │ │ + bl 8ac6f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b851c │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b68a8 │ │ │ │ add r8, sp, #28 │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -377083,15 +377083,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #648 @ 0x288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3b83a8 │ │ │ │ ldr r3, [r4, #2172] @ 0x87c │ │ │ │ cmp r3, #1 │ │ │ │ bne 3b8298 │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ @@ -377103,15 +377103,15 @@ │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r4} │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, #12 │ │ │ │ bl 248984 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ str r0, [r4, #2156] @ 0x86c │ │ │ │ beq 3b807c │ │ │ │ @@ -377123,29 +377123,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r4, #2152] @ 0x868 │ │ │ │ mov r2, r6 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r3, r5 │ │ │ │ bl 43ad38 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3b84d4 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r4, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ beq 3b807c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 43b084 │ │ │ │ @@ -377159,18 +377159,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3b6960 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b83b4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 3b8274 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 3b81d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 3b8474 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ strcc r0, [r4, #1792] @ 0x700 │ │ │ │ @@ -377195,59 +377195,59 @@ │ │ │ │ bl 3b6960 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b83d4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ b 3b8274 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #368] @ 3b85b4 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #356] @ 3b85b8 │ │ │ │ ldr r1, [pc, #356] @ 3b85bc │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r2, [pc, #348] @ 3b85c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3b8274 │ │ │ │ ldr r3, [pc, #328] @ 3b85c4 │ │ │ │ ldr r2, [pc, #328] @ 3b85c8 │ │ │ │ ldr r1, [pc, #328] @ 3b85cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ ldr r2, [pc, #312] @ 3b85d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3b8274 │ │ │ │ ldr r3, [pc, #296] @ 3b85d4 │ │ │ │ ldr ip, [pc, #296] @ 3b85d8 │ │ │ │ ldr r1, [pc, #296] @ 3b85dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ mov r2, #884 @ 0x374 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3b81d4 │ │ │ │ ldr r1, [pc, #260] @ 3b85e0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 997340 │ │ │ │ + bl 997318 │ │ │ │ b 3b81d4 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b8274 │ │ │ │ ldr r3, [pc, #232] @ 3b85e4 │ │ │ │ ldr r1, [pc, #232] @ 3b85e8 │ │ │ │ ldr r0, [pc, #232] @ 3b85ec │ │ │ │ @@ -377267,58 +377267,58 @@ │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x008f2bb8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r2, pc, r4, fp @ │ │ │ │ andeq r3, r0, ip, ror #20 │ │ │ │ - rsbseq r9, r7, ip, asr #5 │ │ │ │ - rsbeq r2, r4, r4, lsl #24 │ │ │ │ - rsbeq r2, r4, ip, lsr sp │ │ │ │ + rsbseq r9, r7, ip, lsr #5 │ │ │ │ + rsbeq r2, r4, r4, ror #23 │ │ │ │ + rsbeq r2, r4, ip, lsl sp │ │ │ │ strdeq r3, [r1], r4 │ │ │ │ - rsbeq r2, r4, r8, asr #29 │ │ │ │ - ldrsbeq r9, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r2, r4, r8, lsr #30 │ │ │ │ - rsbeq r2, r4, ip, lsl #22 │ │ │ │ + rsbeq r2, r4, r8, lsr #29 │ │ │ │ + ldrheq r9, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r2, r4, r8, lsl #30 │ │ │ │ + rsbeq r2, r4, ip, ror #21 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ - @ instruction: 0x0077919c │ │ │ │ - strheq pc, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq ip, fp, r0, lsl #21 │ │ │ │ - @ instruction: 0x0062bd9c │ │ │ │ - rsbeq r5, r2, r4, asr #3 │ │ │ │ + rsbseq r9, r7, ip, ror r1 │ │ │ │ + @ instruction: 0x0061f598 │ │ │ │ + rsbeq ip, fp, r0, ror #20 │ │ │ │ + rsbeq fp, r2, ip, ror sp │ │ │ │ + rsbeq r5, r2, r4, lsr #3 │ │ │ │ addeq r2, pc, r4, asr #19 │ │ │ │ - rsbeq r2, r4, r0, lsl #26 │ │ │ │ + rsbeq r2, r4, r0, ror #25 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ - rsbseq r9, r7, r0, lsr #32 │ │ │ │ - rsbeq r2, r4, r4, asr #25 │ │ │ │ - rsbeq r2, r4, r0, asr r9 │ │ │ │ + rsbseq r9, r7, r0 │ │ │ │ + rsbeq r2, r4, r4, lsr #25 │ │ │ │ + rsbeq r2, r4, r0, lsr r9 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - rsbseq r8, r7, ip, lsl #31 │ │ │ │ - rsbeq fp, r2, r8, asr #23 │ │ │ │ - strdeq r4, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r2, r4, ip, lsr #21 │ │ │ │ - rsbseq r8, r7, r4, lsr #28 │ │ │ │ - rsbeq r2, r4, r8, asr r7 │ │ │ │ + rsbseq r8, r7, ip, ror #30 │ │ │ │ + rsbeq fp, r2, r8, lsr #23 │ │ │ │ + ldrdeq r4, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r2, r4, ip, lsl #21 │ │ │ │ + rsbseq r8, r7, r4, lsl #28 │ │ │ │ + rsbeq r2, r4, r8, lsr r7 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ - ldrsheq r8, [r7], #-212 @ 0xffffff2c @ │ │ │ │ - strheq r2, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r2, r4, r4, lsr #14 │ │ │ │ + ldrsbeq r8, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00642a9c │ │ │ │ + rsbeq r2, r4, r4, lsl #14 │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ - rsbseq r8, r7, r4, asr #27 │ │ │ │ - strheq r2, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r2, r4, r0, lsl #14 │ │ │ │ - rsbeq r2, r4, r4, asr #21 │ │ │ │ - rsbseq r8, r7, r8, ror sp │ │ │ │ - strheq r2, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r2, r4, r0, asr sl │ │ │ │ + rsbseq r8, r7, r4, lsr #27 │ │ │ │ + @ instruction: 0x00642a9c │ │ │ │ + rsbeq r2, r4, r0, ror #13 │ │ │ │ + rsbeq r2, r4, r4, lsr #21 │ │ │ │ + rsbseq r8, r7, r8, asr sp │ │ │ │ + @ instruction: 0x00642690 │ │ │ │ + rsbeq r2, r4, r0, lsr sl │ │ │ │ @ instruction: 0x000002ba │ │ │ │ - rsbseq r8, r7, r0, asr sp │ │ │ │ - rsbeq r2, r4, ip, lsl #13 │ │ │ │ - strheq r2, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r8, r7, r0, lsr sp │ │ │ │ + rsbeq r2, r4, ip, ror #12 │ │ │ │ + @ instruction: 0x0064299c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 3b86b0 │ │ │ │ ldr r6, [pc, #152] @ 3b86b4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -377328,45 +377328,45 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8ac780 │ │ │ │ + bl 8ac758 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8670 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b7f4c │ │ │ │ ldr ip, [pc, #68] @ 3b86bc │ │ │ │ ldr r2, [pc, #68] @ 3b86c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #492 @ 0x1ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r7, r0, ror #24 │ │ │ │ - rsbeq r2, r4, ip, lsl #11 │ │ │ │ - ldrdeq r2, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ - @ instruction: 0x00642998 │ │ │ │ + rsbseq r8, r7, r0, asr #24 │ │ │ │ + rsbeq r2, r4, ip, ror #10 │ │ │ │ + strheq r2, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r4, r8, ror r9 │ │ │ │ andeq r0, r0, fp, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #232] @ 3b87c4 │ │ │ │ ldr r6, [pc, #232] @ 3b87c8 │ │ │ │ @@ -377377,67 +377377,67 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8784 │ │ │ │ bl 557b60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b873c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3b7f4c │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 75826c │ │ │ │ + bl 758244 │ │ │ │ ldr ip, [pc, #132] @ 3b87d0 │ │ │ │ ldr r2, [pc, #132] @ 3b87d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr ip, [pc, #76] @ 3b87d8 │ │ │ │ ldr r2, [pc, #76] @ 3b87dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x00778b9c │ │ │ │ - rsbeq r2, r4, r8, asr #9 │ │ │ │ - rsbeq r2, r4, r8, lsl #12 │ │ │ │ - rsbeq fp, r2, r8, lsl #12 │ │ │ │ + rsbseq r8, r7, ip, ror fp │ │ │ │ + rsbeq r2, r4, r8, lsr #9 │ │ │ │ + rsbeq r2, r4, r8, ror #11 │ │ │ │ + rsbeq fp, r2, r8, ror #11 │ │ │ │ andeq r0, r0, pc, lsl #8 │ │ │ │ - rsbeq r2, r4, r4, lsr #17 │ │ │ │ + rsbeq r2, r4, r4, lsl #17 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 3b88d4 │ │ │ │ ldr r2, [pc, #220] @ 3b88d8 │ │ │ │ @@ -377445,15 +377445,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, r0 │ │ │ │ bl 3b72dc │ │ │ │ add r3, r5, #1792 @ 0x700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -377471,15 +377471,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3b88e4 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3b8840 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -377492,19 +377492,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r7, ip, ror sl │ │ │ │ - rsbeq r2, r4, r8, lsr #7 │ │ │ │ - strdeq r2, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq fp, r2, r8, asr #12 │ │ │ │ - rsbeq r4, r2, r0, ror sl │ │ │ │ + rsbseq r8, r7, ip, asr sl │ │ │ │ + rsbeq r2, r4, r8, lsl #7 │ │ │ │ + ldrdeq r2, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq fp, r2, r8, lsr #12 │ │ │ │ + rsbeq r4, r2, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #588] @ 3b8b50 │ │ │ │ mov sl, r3 │ │ │ │ @@ -377522,15 +377522,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r9, [pc, #524] @ 3b8b64 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43a0d0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ @@ -377578,15 +377578,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 3b8b74 │ │ │ │ add fp, fp, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [r5, #1792] @ 0x700 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ ble 3b8b14 │ │ │ │ @@ -377603,29 +377603,29 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ bl 3b6e24 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8a58 │ │ │ │ - bl 9975a8 │ │ │ │ + bl 997580 │ │ │ │ subs r4, r4, #1 │ │ │ │ bmi 3b89c8 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r6, r4, r4, lsl #1 │ │ │ │ ldr r2, [r3, r6, lsl #2] │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8ad4 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [pc, #180] @ 3b8b78 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 745bbc │ │ │ │ + bl 745b94 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ subs r4, r4, #1 │ │ │ │ bcs 3b8aa0 │ │ │ │ b 3b89c8 │ │ │ │ ldr r2, [pc, #148] @ 3b8b7c │ │ │ │ ldr r3, [pc, #104] @ 3b8b54 │ │ │ │ @@ -377648,37 +377648,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 43b258 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b89c8 │ │ │ │ ldr r0, [pc, #72] @ 3b8b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9985e8 │ │ │ │ + bl 9985c0 │ │ │ │ b 3b8a94 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r2, pc, r4, lsl r2 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r8, r7, ip, asr r9 │ │ │ │ - rsbeq r2, r4, r4, asr #7 │ │ │ │ - rsbeq r2, r4, r0, lsl #5 │ │ │ │ + rsbseq r8, r7, ip, lsr r9 │ │ │ │ + rsbeq r2, r4, r4, lsr #7 │ │ │ │ + rsbeq r2, r4, r0, ror #4 │ │ │ │ addeq r2, pc, r8, asr #3 │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ addeq r2, pc, ip, asr #2 │ │ │ │ - rsbeq fp, r2, r0, lsr #9 │ │ │ │ - rsbeq r4, r2, r4, asr #17 │ │ │ │ + rsbeq fp, r2, r0, lsl #9 │ │ │ │ + rsbeq r4, r2, r4, lsr #17 │ │ │ │ andeq r1, r0, r0, asr #26 │ │ │ │ addeq r2, pc, r4, lsr r0 @ │ │ │ │ @ instruction: 0xffffe4a8 │ │ │ │ @ instruction: 0xffffe67c │ │ │ │ @ instruction: 0xffffe8cc │ │ │ │ - rsbeq r2, r4, ip, lsl #10 │ │ │ │ + rsbeq r2, r4, ip, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 3b8ba0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f30 │ │ │ │ + b 753f08 │ │ │ │ addeq r2, r1, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 3b90dc │ │ │ │ @@ -377723,15 +377723,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 8ac3a4 │ │ │ │ + bl 8ac37c │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 3b8dd8 │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -377763,15 +377763,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 248bdc │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98c7c4 │ │ │ │ + bl 98c79c │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 3b8ec0 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8c18 │ │ │ │ @@ -377793,15 +377793,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 3b8da4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98c858 │ │ │ │ + bl 98c830 │ │ │ │ bl 249554 │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 3b8d84 │ │ │ │ ldr r2, [pc, #836] @ 3b90f0 │ │ │ │ @@ -377876,15 +377876,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 3b8d4c │ │ │ │ ldr r1, [pc, #572] @ 3b9104 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ad280 │ │ │ │ + bl 9ad258 │ │ │ │ b 3b8d20 │ │ │ │ ldr r2, [pc, #548] @ 3b9108 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8ce8 │ │ │ │ ldr r2, [pc, #532] @ 3b910c │ │ │ │ @@ -377902,23 +377902,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 3b9114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8ce8 │ │ │ │ ldr r2, [pc, #424] @ 3b9118 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8df8 │ │ │ │ @@ -377937,23 +377937,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b911c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b8df8 │ │ │ │ ldr r3, [pc, #296] @ 3b9120 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3b8e70 │ │ │ │ ldr r3, [pc, #256] @ 3b910c │ │ │ │ @@ -377968,42 +377968,42 @@ │ │ │ │ beq 3b90a4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3b9124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b8e70 │ │ │ │ ldr r0, [pc, #184] @ 3b9128 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8ce8 │ │ │ │ ldr r0, [pc, #156] @ 3b912c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b8df8 │ │ │ │ ldr r0, [pc, #132] @ 3b9130 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b8e70 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 3b9134 │ │ │ │ ldr r1, [pc, #112] @ 3b9138 │ │ │ │ ldr r0, [pc, #112] @ 3b913c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378013,32 +378013,32 @@ │ │ │ │ addeq r1, pc, ip, asr pc @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r1, pc, r8, asr #30 │ │ │ │ strdeq r1, [pc], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r1, pc, r0, ror sp @ │ │ │ │ addeq r1, pc, ip, lsl sp @ │ │ │ │ - rsbseq r8, r7, r0, ror r6 │ │ │ │ - strdeq r2, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r7, sp, ip, asr #10 │ │ │ │ + rsbseq r8, r7, r0, asr r6 │ │ │ │ + ldrdeq r2, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r7, sp, ip, lsr #10 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ muleq r0, r8, r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r2, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00642294 │ │ │ │ andeq r5, r0, r4, ror #8 │ │ │ │ - rsbeq r2, r4, r0, lsr r1 │ │ │ │ + rsbeq r2, r4, r0, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbeq r2, r4, ip, asr r0 │ │ │ │ - rsbeq r2, r4, r0, lsl #4 │ │ │ │ - rsbeq r2, r4, r8, lsl #2 │ │ │ │ - rsbeq r2, r4, r0, asr #32 │ │ │ │ - rsbseq r8, r7, r8, asr #8 │ │ │ │ - ldrdeq r1, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r1, r4, ip, lsr #27 │ │ │ │ + rsbeq r2, r4, ip, lsr r0 │ │ │ │ + rsbeq r2, r4, r0, ror #3 │ │ │ │ + rsbeq r2, r4, r8, ror #1 │ │ │ │ + rsbeq r2, r4, r0, lsr #32 │ │ │ │ + rsbseq r8, r7, r8, lsr #8 │ │ │ │ + strheq r1, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r1, r4, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 3b9228 │ │ │ │ mov r8, r1 │ │ │ │ @@ -378055,30 +378055,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8abfd8 │ │ │ │ + bl 8abfb0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b91c0 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3b91d0 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 3b9194 │ │ │ │ cmn r0, #4 │ │ │ │ beq 3b9194 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ac10 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b91e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ac3a4 │ │ │ │ + bl 8ac37c │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 3b9230 │ │ │ │ ldr r3, [pc, #60] @ 3b922c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -378106,41 +378106,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr ip, [pc, #96] @ 3b92d8 │ │ │ │ ldr r1, [pc, #96] @ 3b92dc │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, r7, r0, asr #5 │ │ │ │ - rsbeq lr, r1, r8, asr #8 │ │ │ │ - rsbeq fp, fp, r4, lsl r9 │ │ │ │ + rsbseq r8, r7, r0, lsr #5 │ │ │ │ + rsbeq lr, r1, r8, lsr #8 │ │ │ │ + strdeq fp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ addeq r5, sp, r0, lsr #9 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 3b9304 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -378157,17 +378157,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b9340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsheq r8, [r7], #-16 @ │ │ │ │ - rsbeq r1, r4, ip, ror sp │ │ │ │ - rsbeq r1, r4, r8, ror #18 │ │ │ │ + ldrsbeq r8, [r7], #-16 @ │ │ │ │ + rsbeq r1, r4, ip, asr sp │ │ │ │ + rsbeq r1, r4, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 3b94f8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378179,15 +378179,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 3b94d4 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 98ca84 │ │ │ │ + bl 98ca5c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b93e0 │ │ │ │ ldr r2, [pc, #352] @ 3b9504 │ │ │ │ ldr r3, [pc, #340] @ 3b94fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -378208,29 +378208,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b9440 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r2, [pc, #252] @ 3b950c │ │ │ │ ldr r3, [pc, #232] @ 3b94fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b94d0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldr r3, [pc, #200] @ 3b9510 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b93f4 │ │ │ │ ldr r3, [pc, #184] @ 3b9514 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -378245,27 +378245,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3b951c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b93f4 │ │ │ │ ldr r0, [pc, #92] @ 3b9520 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b93f4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 3b9524 │ │ │ │ ldr r1, [pc, #72] @ 3b9528 │ │ │ │ ldr r0, [pc, #72] @ 3b952c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378278,19 +378278,19 @@ │ │ │ │ addeq r1, pc, r8, lsr #15 │ │ │ │ addeq r1, pc, r8, ror r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r1, pc, ip, lsl #14 │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r4, r0, lsr lr │ │ │ │ - rsbeq r1, r4, r8, ror #28 │ │ │ │ - rsbseq r8, r7, r0, lsr r0 │ │ │ │ - strheq r1, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r1, r4, r8, ror #27 │ │ │ │ + rsbeq r1, r4, r0, lsl lr │ │ │ │ + rsbeq r1, r4, r8, asr #28 │ │ │ │ + rsbseq r8, r7, r0, lsl r0 │ │ │ │ + @ instruction: 0x00641b9c │ │ │ │ + rsbeq r1, r4, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 3b996c │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 3b9970 │ │ │ │ @@ -378306,39 +378306,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 3b997c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #1000] @ 3b9980 │ │ │ │ ldr r1, [pc, #1000] @ 3b9984 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 3b9988 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 24a658 │ │ │ │ mov r0, fp │ │ │ │ - bl 8ac780 │ │ │ │ + bl 8ac758 │ │ │ │ cmp r0, r5 │ │ │ │ beq 3b973c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b9140 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -378384,27 +378384,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 3b999c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3b96f8 │ │ │ │ ldr r3, [pc, #716] @ 3b99a0 │ │ │ │ ldr ip, [pc, #716] @ 3b99a4 │ │ │ │ ldr r1, [pc, #716] @ 3b99a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 3b99ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ ldr r2, [pc, #688] @ 3b99b0 │ │ │ │ ldr r3, [pc, #624] @ 3b9974 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -378422,53 +378422,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 3b99b8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 3b99bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3b96f8 │ │ │ │ ldr r3, [pc, #596] @ 3b99c0 │ │ │ │ ldr ip, [pc, #596] @ 3b99c4 │ │ │ │ ldr r1, [pc, #596] @ 3b99c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 3b99cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 997980 │ │ │ │ + bl 997958 │ │ │ │ b 3b96f8 │ │ │ │ ldr r2, [pc, #564] @ 3b99d0 │ │ │ │ ldr r1, [pc, #564] @ 3b99d4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 8acccc │ │ │ │ + bl 8acca4 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 3b99d8 │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 707a48 │ │ │ │ + bl 707a20 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 338e68 │ │ │ │ b 3b96f8 │ │ │ │ ldr r2, [pc, #460] @ 3b99dc │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -378488,27 +378488,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3b99e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b963c │ │ │ │ ldr r3, [pc, #328] @ 3b99ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9688 │ │ │ │ ldr r3, [pc, #296] @ 3b99e0 │ │ │ │ @@ -378524,80 +378524,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3b99f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 3b9688 │ │ │ │ ldr r0, [pc, #196] @ 3b99f4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b963c │ │ │ │ ldr r0, [pc, #172] @ 3b99f8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 3b9688 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r7, r4, asr #31 │ │ │ │ + rsbseq r7, r7, r4, lsr #31 │ │ │ │ addeq r1, pc, r4, asr #11 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r1, r4, ip, lsl #28 │ │ │ │ rsbeq r1, r4, ip, ror #27 │ │ │ │ - rsbeq lr, r2, r8, ror #24 │ │ │ │ - rsbeq lr, r2, ip, ror ip │ │ │ │ + rsbeq r1, r4, ip, asr #27 │ │ │ │ + rsbeq lr, r2, r8, asr #24 │ │ │ │ + rsbeq lr, r2, ip, asr ip │ │ │ │ addeq r1, pc, r8, ror #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r7, r7, r4, ror #28 │ │ │ │ - rsbeq r1, r4, r8, ror #29 │ │ │ │ - rsbeq r1, r4, ip, ror #19 │ │ │ │ + rsbseq r7, r7, r4, asr #28 │ │ │ │ + rsbeq r1, r4, r8, asr #29 │ │ │ │ + rsbeq r1, r4, ip, asr #19 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - rsbseq r7, r7, r8, lsr lr │ │ │ │ - strheq r1, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - strheq r1, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r7, r7, r8, lsl lr │ │ │ │ + @ instruction: 0x00641d90 │ │ │ │ + @ instruction: 0x0064199c │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ addeq r1, pc, ip, lsl r4 @ │ │ │ │ - rsbeq r1, r4, ip, asr ip │ │ │ │ - rsbeq r1, r4, r4, asr r9 │ │ │ │ + rsbeq r1, r4, ip, lsr ip │ │ │ │ + rsbeq r1, r4, r4, lsr r9 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - @ instruction: 0x00777d9c │ │ │ │ - rsbeq r1, r4, r4, asr sp │ │ │ │ - rsbeq r1, r4, r4, lsr #18 │ │ │ │ + rsbseq r7, r7, ip, ror sp │ │ │ │ + rsbeq r1, r4, r4, lsr sp │ │ │ │ + rsbeq r1, r4, r4, lsl #18 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - rsbeq r1, r4, r8, ror #27 │ │ │ │ + rsbeq r1, r4, r8, asr #27 │ │ │ │ andeq r3, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r4, r8, asr fp │ │ │ │ + rsbeq r1, r4, r8, lsr fp │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r1, r4, r8, ror #23 │ │ │ │ - rsbeq r1, r4, r8, lsl #22 │ │ │ │ - strdeq r1, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r1, r4, r8, asr #23 │ │ │ │ + rsbeq r1, r4, r8, ror #21 │ │ │ │ + ldrdeq r1, [r4], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 3b9e5c │ │ │ │ ldr r1, [pc, #1096] @ 3b9e60 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -378667,22 +378667,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3b9e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 3b9b90 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -378704,15 +378704,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b9e1c │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98c868 │ │ │ │ + b 98c840 │ │ │ │ ldr r1, [pc, #696] @ 3b9e88 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b9c60 │ │ │ │ ldr r1, [pc, #660] @ 3b9e78 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -378727,23 +378727,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 3b9e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 3b9da4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9a70 │ │ │ │ b 3b9c6c │ │ │ │ @@ -378768,23 +378768,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3b9e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b9a70 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9a70 │ │ │ │ ldr r3, [pc, #408] @ 3b9e98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -378803,48 +378803,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3b9e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b9a70 │ │ │ │ ldr r3, [pc, #292] @ 3b9ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 3b9c6c │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 3b9ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b9c44 │ │ │ │ ldr r3, [pc, #252] @ 3b9ea8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 3b9c50 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 3b9eac │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3b9b50 │ │ │ │ ldr r2, [pc, #204] @ 3b9eb0 │ │ │ │ ldr r3, [pc, #120] @ 3b9e60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -378853,15 +378853,15 @@ │ │ │ │ bne 3b9e1c │ │ │ │ ldr r0, [pc, #172] @ 3b9eb4 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 3b9eb8 │ │ │ │ ldr r3, [pc, #52] @ 3b9e60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -378869,40 +378869,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b9e1c │ │ │ │ ldr r0, [pc, #112] @ 3b9ebc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ addeq r1, pc, r8, lsl #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r1, pc, r8, ror #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r1, pc, r4, lsr #1 │ │ │ │ - rsbseq r7, r7, r4, ror #19 │ │ │ │ + rsbseq r7, r7, r4, asr #19 │ │ │ │ andeq r3, r0, r0, ror #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r4, ip, lsl #22 │ │ │ │ + rsbeq r1, r4, ip, ror #21 │ │ │ │ addeq r0, pc, r4, lsl #31 │ │ │ │ andeq r4, r0, r4, lsl #12 │ │ │ │ - rsbeq r1, r4, r0, lsr #19 │ │ │ │ + rsbeq r1, r4, r0, lsl #19 │ │ │ │ andeq r4, r0, ip, asr r0 │ │ │ │ - rsbeq r1, r4, ip, lsr #21 │ │ │ │ + rsbeq r1, r4, ip, lsl #21 │ │ │ │ strheq r1, [r0], -r4 │ │ │ │ - rsbeq r1, r4, r0, lsl #19 │ │ │ │ - rsbseq r7, r7, lr, lsr #14 │ │ │ │ - rsbeq r1, r4, r8, lsl #17 │ │ │ │ - rsbseq r7, r7, r8, lsl r7 │ │ │ │ - ldrdeq r1, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r1, r4, r0, ror #18 │ │ │ │ + rsbseq r7, r7, lr, lsl #14 │ │ │ │ + rsbeq r1, r4, r8, ror #16 │ │ │ │ + ldrsheq r7, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + strheq r1, [r4], #-136 @ 0xffffff78 @ │ │ │ │ addeq r0, pc, r8, lsr sp @ │ │ │ │ - rsbeq r1, r4, r0, ror #19 │ │ │ │ + rsbeq r1, r4, r0, asr #19 │ │ │ │ strdeq r0, [pc], r4 │ │ │ │ - strdeq r1, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq r1, [r4], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 3b9fb0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -378910,41 +378910,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 3b9fb4 │ │ │ │ ldr r1, [pc, #200] @ 3b9fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #180] @ 3b9fbc │ │ │ │ ldr r1, [pc, #180] @ 3b9fc0 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #140] @ 3b9fc4 │ │ │ │ ldr r3, [pc, #140] @ 3b9fc8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 338e68 │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 338d68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -378955,21 +378955,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r7, r7, r8, lsr r6 │ │ │ │ - rsbeq lr, r2, r0, lsr #6 │ │ │ │ - rsbeq lr, r2, r0, lsr r3 │ │ │ │ + rsbseq r7, r7, r8, lsl r6 │ │ │ │ + rsbeq lr, r2, r0, lsl #6 │ │ │ │ + rsbeq lr, r2, r0, lsl r3 │ │ │ │ + rsbeq r1, r4, ip, lsr r4 │ │ │ │ rsbeq r1, r4, ip, asr r4 │ │ │ │ - rsbeq r1, r4, ip, ror r4 │ │ │ │ addeq r1, r1, r8, lsl #20 │ │ │ │ - rsbeq r0, r4, r0, lsr #31 │ │ │ │ + rsbeq r0, r4, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 3ba2b8 │ │ │ │ ldr r1, [pc, #724] @ 3ba2bc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -379035,23 +379035,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 3ba2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 3ba26c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba030 │ │ │ │ b 3ba13c │ │ │ │ @@ -379076,23 +379076,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3ba2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ba030 │ │ │ │ ldr r3, [pc, #292] @ 3ba2e8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 3ba13c │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -379118,67 +379118,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ba2f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ba030 │ │ │ │ ldr r0, [pc, #144] @ 3ba2f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ba114 │ │ │ │ ldr r3, [pc, #132] @ 3ba2f8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 3ba120 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 3ba2fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ba030 │ │ │ │ ldr r0, [pc, #92] @ 3ba300 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ba030 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r0, pc, r8, lsr fp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, pc, r8, lsl fp @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, pc, r0, ror #21 │ │ │ │ - rsbseq r7, r7, r6, ror #8 │ │ │ │ + rsbseq r7, r7, r6, asr #8 │ │ │ │ @ instruction: 0x000045bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r4, ip, lsr #14 │ │ │ │ + rsbeq r1, r4, ip, lsl #14 │ │ │ │ andeq r4, r0, ip, asr r0 │ │ │ │ - ldrdeq r1, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r7, r7, r7, lsr #6 │ │ │ │ + strheq r1, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r7, r7, r7, lsl #6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq r1, r4, ip, asr r6 │ │ │ │ - rsbeq r1, r4, r8, lsl r6 │ │ │ │ - rsbseq r7, r7, r4, lsl #5 │ │ │ │ - rsbeq r1, r4, ip, ror #12 │ │ │ │ - rsbeq r1, r4, r4, asr #10 │ │ │ │ + rsbeq r1, r4, ip, lsr r6 │ │ │ │ + strdeq r1, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r7, r7, r4, ror #4 │ │ │ │ + rsbeq r1, r4, ip, asr #12 │ │ │ │ + rsbeq r1, r4, r4, lsr #10 │ │ │ │ ldr r0, [pc, #4] @ 3ba310 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ umulleq r1, r1, ip, r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3ba3a0 │ │ │ │ ldr r2, [pc, #116] @ 3ba3a4 │ │ │ │ @@ -379186,40 +379186,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #84] @ 3ba3ac │ │ │ │ ldr r1, [pc, #84] @ 3ba3b0 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3ac898 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43e2b0 │ │ │ │ - @ instruction: 0x00777298 │ │ │ │ - rsbeq r1, r4, r0, lsl r6 │ │ │ │ - rsbeq r1, r4, r4, lsr #12 │ │ │ │ - rsbeq sp, r1, r8, asr #6 │ │ │ │ - rsbeq sl, fp, r4, lsl r8 │ │ │ │ + rsbseq r7, r7, r8, ror r2 │ │ │ │ + strdeq r1, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r1, r4, r4, lsl #12 │ │ │ │ + rsbeq sp, r1, r8, lsr #6 │ │ │ │ + strdeq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 3ba494 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -379227,31 +379227,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3ba498 │ │ │ │ ldr r1, [pc, #184] @ 3ba49c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #164] @ 3ba4a0 │ │ │ │ ldr r1, [pc, #164] @ 3ba4a4 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #132] @ 3ba4a8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [pc, #112] @ 3ba4ac │ │ │ │ ldr r1, [pc, #112] @ 3ba4b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 3ba4b4 │ │ │ │ @@ -379268,26 +379268,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r7, r0, lsl #4 │ │ │ │ - rsbeq sp, r1, r8, asr #5 │ │ │ │ - @ instruction: 0x006ba790 │ │ │ │ - strheq r9, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq r2, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r7, r7, r0, ror #3 │ │ │ │ + rsbeq sp, r1, r8, lsr #5 │ │ │ │ + rsbeq sl, fp, r0, ror r7 │ │ │ │ + @ instruction: 0x00629a90 │ │ │ │ + strheq r2, [r2], #-232 @ 0xffffff18 @ │ │ │ │ addeq r4, sp, ip, asr r3 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ addeq r1, r1, r4, asr #10 │ │ │ │ ldr r0, [pc, #4] @ 3ba4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq r1, r1, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -379360,25 +379360,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #124] @ 3ba68c │ │ │ │ ldr r1, [pc, #124] @ 3ba690 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #92] @ 3ba694 │ │ │ │ ldr r1, [pc, #92] @ 3ba698 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 3ba69c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -379391,19 +379391,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r7, r8, lsr #32 │ │ │ │ - rsbeq r4, r3, r4, asr #13 │ │ │ │ - ldrdeq r4, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x0061d094 │ │ │ │ - rsbeq sl, fp, r0, ror #10 │ │ │ │ + rsbseq r7, r7, r8 │ │ │ │ + rsbeq r4, r3, r4, lsr #13 │ │ │ │ + strheq r4, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq sp, r1, r4, ror r0 │ │ │ │ + rsbeq sl, fp, r0, asr #10 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -379415,50 +379415,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3ba75c │ │ │ │ ldr r1, [pc, #140] @ 3ba760 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74da24 │ │ │ │ + bl 74d9fc │ │ │ │ ldr r2, [pc, #104] @ 3ba764 │ │ │ │ ldr r1, [pc, #104] @ 3ba768 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #84] @ 3ba76c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ba770 │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9ad138 │ │ │ │ + bl 9ad110 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r7, r8, asr pc │ │ │ │ - rsbeq r1, r4, r0, lsr #5 │ │ │ │ - rsbeq r1, r4, ip, lsr #5 │ │ │ │ - strheq r4, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r6, r3, r8, asr #14 │ │ │ │ - rsbeq r1, r4, r8, ror r2 │ │ │ │ + rsbseq r6, r7, r8, lsr pc │ │ │ │ + rsbeq r1, r4, r0, lsl #5 │ │ │ │ + rsbeq r1, r4, ip, lsl #5 │ │ │ │ + @ instruction: 0x0063459c │ │ │ │ + rsbeq r6, r3, r8, lsr #14 │ │ │ │ + rsbeq r1, r4, r8, asr r2 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 3ba914 │ │ │ │ mov r6, r1 │ │ │ │ @@ -379475,27 +379475,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 3ba924 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #332] @ 3ba928 │ │ │ │ ldr r1, [pc, #332] @ 3ba92c │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 3ba930 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #296] @ 3ba934 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ba878 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -379540,45 +379540,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ba948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ba818 │ │ │ │ ldr r0, [pc, #76] @ 3ba94c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ba818 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, r7, r4, lsl #29 │ │ │ │ + rsbseq r6, r7, r4, ror #28 │ │ │ │ addeq r0, pc, ip, ror r3 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r1, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r1, r4, ip, lsr #3 │ │ │ │ - rsbeq ip, r1, r0, asr #29 │ │ │ │ - rsbeq sl, fp, ip, lsl #7 │ │ │ │ + @ instruction: 0x0064119c │ │ │ │ + rsbeq r1, r4, ip, lsl #3 │ │ │ │ + rsbeq ip, r1, r0, lsr #29 │ │ │ │ + rsbeq sl, fp, ip, ror #6 │ │ │ │ addeq r0, pc, r8, lsr #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, pc, r4, ror #5 │ │ │ │ andeq r4, r0, r4, asr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r1, [r4], #-0 @ │ │ │ │ - rsbeq r1, r4, r8, asr #1 │ │ │ │ + @ instruction: 0x00641090 │ │ │ │ + rsbeq r1, r4, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 3bab10 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -379593,15 +379593,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 3bab20 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #368] @ 3bab24 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 3baa14 │ │ │ │ ldr r2, [pc, #348] @ 3bab28 │ │ │ │ @@ -379609,15 +379609,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #316] @ 3bab30 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -379660,52 +379660,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3bab44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 3baa0c │ │ │ │ ldr r0, [pc, #88] @ 3bab48 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 3baa0c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, r7, ip, lsr #25 │ │ │ │ + rsbseq r6, r7, ip, lsl #25 │ │ │ │ addeq r0, pc, r0, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrdeq r0, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r0, r4, r4, ror #31 │ │ │ │ + strheq r0, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r0, r4, r4, asr #31 │ │ │ │ addeq r0, pc, ip, ror #2 │ │ │ │ - ldrdeq ip, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x006ba194 │ │ │ │ + strheq ip, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, fp, r4, ror r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, pc, r0, lsl #2 │ │ │ │ andeq r2, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r4, r8, lsl pc │ │ │ │ - rsbeq r0, r4, r4, lsr #30 │ │ │ │ + strdeq r0, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r0, r4, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 3bb0ac │ │ │ │ ldr lr, [pc, #1352] @ 3bb0b0 │ │ │ │ ldr ip, [pc, #1352] @ 3bb0b4 │ │ │ │ @@ -379721,15 +379721,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #1292] @ 3bb0c0 │ │ │ │ ldr r6, [pc, #1292] @ 3bb0c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3baebc │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -379741,15 +379741,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #1232] @ 3bb0d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3baf90 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 3bb0d8 │ │ │ │ @@ -379781,15 +379781,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #1072] @ 3bb0d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bac10 │ │ │ │ ldr r3, [pc, #1072] @ 3bb0e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379810,15 +379810,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #988] @ 3bb0f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 3bb0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bade4 │ │ │ │ ldr r3, [pc, #972] @ 3bb0fc │ │ │ │ @@ -379829,15 +379829,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #880] @ 3bb0d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bac10 │ │ │ │ ldr r3, [pc, #880] @ 3bb0e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379858,39 +379858,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #816] @ 3bb108 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 3bb10c │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bac10 │ │ │ │ ldr r3, [pc, #780] @ 3bb110 │ │ │ │ ldr r2, [pc, #780] @ 3bb114 │ │ │ │ ldr r1, [pc, #780] @ 3bb118 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #668] @ 3bb0d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bac10 │ │ │ │ ldr r3, [pc, #668] @ 3bb0e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379911,15 +379911,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #624] @ 3bb11c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3bb120 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bade4 │ │ │ │ ldr ip, [pc, #608] @ 3bb124 │ │ │ │ @@ -379928,15 +379928,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #484] @ 3bb0d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3baf04 │ │ │ │ mvn r0, #0 │ │ │ │ b 3bac14 │ │ │ │ @@ -379959,25 +379959,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #452] @ 3bb130 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 3bb134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3baefc │ │ │ │ ldr r3, [pc, #336] @ 3bb0e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bac10 │ │ │ │ ldr r3, [pc, #320] @ 3bb0ec │ │ │ │ @@ -379994,109 +379994,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [pc, #320] @ 3bb138 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3bb13c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bac10 │ │ │ │ ldr r2, [pc, #284] @ 3bb140 │ │ │ │ ldr r0, [pc, #284] @ 3bb144 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3baefc │ │ │ │ ldr r2, [pc, #264] @ 3bb148 │ │ │ │ ldr r0, [pc, #264] @ 3bb14c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bac10 │ │ │ │ ldr r2, [pc, #244] @ 3bb150 │ │ │ │ ldr r0, [pc, #244] @ 3bb154 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bac10 │ │ │ │ ldr r2, [pc, #224] @ 3bb158 │ │ │ │ ldr r0, [pc, #224] @ 3bb15c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bac10 │ │ │ │ ldr r2, [pc, #204] @ 3bb160 │ │ │ │ ldr r0, [pc, #204] @ 3bb164 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bac10 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, r7, ip, lsr #21 │ │ │ │ + rsbseq r6, r7, ip, lsl #21 │ │ │ │ addeq pc, lr, ip, lsr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r4, r0, ror #27 │ │ │ │ - strdeq r0, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r6, r7, r8, asr sl │ │ │ │ - addeq pc, lr, r4, ror #30 │ │ │ │ + rsbeq r0, r4, r0, asr #27 │ │ │ │ + ldrdeq r0, [r4], #-208 @ 0xffffff30 @ │ │ │ │ rsbseq r6, r7, r8, lsr sl │ │ │ │ - rsbeq ip, r1, r0, asr #21 │ │ │ │ - rsbeq r9, fp, ip, lsl #31 │ │ │ │ + addeq pc, lr, r4, ror #30 │ │ │ │ + rsbseq r6, r7, r8, lsl sl │ │ │ │ + rsbeq ip, r1, r0, lsr #21 │ │ │ │ + rsbeq r9, fp, ip, ror #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, lr, r0, lsl #30 │ │ │ │ - @ instruction: 0x00776998 │ │ │ │ - rsbeq ip, r1, r0, lsr #20 │ │ │ │ - rsbeq r9, fp, ip, ror #29 │ │ │ │ + rsbseq r6, r7, r8, ror r9 │ │ │ │ + rsbeq ip, r1, r0, lsl #20 │ │ │ │ + rsbeq r9, fp, ip, asr #29 │ │ │ │ andeq r2, r0, r4, lsr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r4, ip, ror sp │ │ │ │ - rsbeq r0, r4, r4, lsl sp │ │ │ │ - rsbseq r6, r7, r0, ror #17 │ │ │ │ - rsbeq ip, r1, r4, ror #18 │ │ │ │ - rsbeq r9, fp, r4, lsr #28 │ │ │ │ - rsbeq r0, r4, r4, lsl #25 │ │ │ │ - rsbeq r0, r4, r4, asr ip │ │ │ │ - rsbseq r6, r7, ip, lsl #16 │ │ │ │ - @ instruction: 0x0061c890 │ │ │ │ - rsbeq r9, fp, r0, asr sp │ │ │ │ - ldrdeq r0, [r4], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r0, r4, r0, lsl #23 │ │ │ │ - rsbseq r6, r7, ip, asr #14 │ │ │ │ - ldrdeq ip, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r9, fp, r0, lsr #25 │ │ │ │ - rsbeq r0, r4, ip, lsr fp │ │ │ │ - strheq r0, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r0, r4, r4, lsr #21 │ │ │ │ - rsbeq r0, r4, r4, lsr #20 │ │ │ │ + rsbeq r0, r4, ip, asr sp │ │ │ │ + strdeq r0, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r6, r7, r0, asr #17 │ │ │ │ + rsbeq ip, r1, r4, asr #18 │ │ │ │ + rsbeq r9, fp, r4, lsl #28 │ │ │ │ + rsbeq r0, r4, r4, ror #24 │ │ │ │ + rsbeq r0, r4, r4, lsr ip │ │ │ │ + rsbseq r6, r7, ip, ror #15 │ │ │ │ + rsbeq ip, r1, r0, ror r8 │ │ │ │ + rsbeq r9, fp, r0, lsr sp │ │ │ │ + strheq r0, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r0, r4, r0, ror #22 │ │ │ │ + rsbseq r6, r7, ip, lsr #14 │ │ │ │ + strheq ip, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r9, fp, r0, lsl #25 │ │ │ │ + rsbeq r0, r4, ip, lsl fp │ │ │ │ + @ instruction: 0x00640a90 │ │ │ │ rsbeq r0, r4, r4, lsl #21 │ │ │ │ - rsbeq r0, r4, r0, asr #20 │ │ │ │ - rsbeq r0, r4, ip, asr sl │ │ │ │ - rsbeq r0, r4, r4, lsr #20 │ │ │ │ - rsbeq r0, r4, r4, lsr sl │ │ │ │ - rsbeq r0, r4, r8, lsl #20 │ │ │ │ - rsbeq r0, r4, r0, ror #19 │ │ │ │ - rsbeq r0, r4, ip, ror #19 │ │ │ │ - rsbeq r0, r4, ip, ror #19 │ │ │ │ - ldrdeq r0, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r0, r4, r4, lsl #20 │ │ │ │ + rsbeq r0, r4, r4, ror #20 │ │ │ │ + rsbeq r0, r4, r0, lsr #20 │ │ │ │ + rsbeq r0, r4, ip, lsr sl │ │ │ │ + rsbeq r0, r4, r4, lsl #20 │ │ │ │ + rsbeq r0, r4, r4, lsl sl │ │ │ │ + rsbeq r0, r4, r8, ror #19 │ │ │ │ + rsbeq r0, r4, r0, asr #19 │ │ │ │ + rsbeq r0, r4, ip, asr #19 │ │ │ │ + rsbeq r0, r4, ip, asr #19 │ │ │ │ + strheq r0, [r4], #-144 @ 0xffffff70 @ │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -380223,24 +380223,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 3bb6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bb24c │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 3bb458 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 3bb6d0 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -380265,24 +380265,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 3bb6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [r8] │ │ │ │ b 3bb244 │ │ │ │ ldr r3, [pc, #656] @ 3bb6f0 │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -380322,15 +380322,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ b 3bb314 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -380420,42 +380420,42 @@ │ │ │ │ b 3bb3bc │ │ │ │ ldr r0, [pc, #120] @ 3bb6fc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bb24c │ │ │ │ ldr r0, [pc, #92] @ 3bb700 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [r8] │ │ │ │ b 3bb244 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r8, ror r9 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, lr, r8, lsr r9 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, lr, r8, asr #17 │ │ │ │ andeq r1, r0, ip, lsl r9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00640790 │ │ │ │ + rsbeq r0, r4, r0, ror r7 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rsbeq r0, r4, ip, ror #12 │ │ │ │ - rsbseq r6, r7, ip, ror #3 │ │ │ │ + rsbeq r0, r4, ip, asr #12 │ │ │ │ + rsbseq r6, r7, ip, asr #3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - rsbeq r0, r4, r4, ror #9 │ │ │ │ - rsbeq r0, r4, r4, asr r4 │ │ │ │ + rsbeq r0, r4, r4, asr #9 │ │ │ │ + rsbeq r0, r4, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 3bbd84 │ │ │ │ ldr r1, [pc, #1640] @ 3bbd88 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -380563,23 +380563,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3bbda8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3bb78c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bb98c │ │ │ │ @@ -380601,23 +380601,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3bbdb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3bba6c │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 3bb798 │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -380630,15 +380630,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ tst sl, #4 │ │ │ │ beq 3bb798 │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -380665,15 +380665,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 750380 │ │ │ │ + b 750358 │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 3bbdb8 │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -380854,44 +380854,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 5ae2c4 │ │ │ │ b 3bba08 │ │ │ │ ldr r0, [pc, #116] @ 3bbdcc │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bb8f4 │ │ │ │ ldr r0, [pc, #100] @ 3bbdd0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bb98c │ │ │ │ addeq pc, lr, r0, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq pc, [lr], r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, lr, ip, ror r3 @ │ │ │ │ addeq pc, lr, ip, asr #5 │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r4, r8, lsr #5 │ │ │ │ + rsbeq r0, r4, r8, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r4, r4, ror r2 │ │ │ │ + rsbeq r0, r4, r4, asr r2 │ │ │ │ strdeq pc, [lr], r4 │ │ │ │ - rsbseq r5, r7, r8, lsl #24 │ │ │ │ + rsbseq r5, r7, r8, ror #23 │ │ │ │ addeq lr, lr, r8, ror #31 │ │ │ │ addeq lr, lr, r4, asr #30 │ │ │ │ addeq lr, lr, r8, lsr #29 │ │ │ │ addeq lr, lr, r4, lsl lr │ │ │ │ - rsbeq pc, r3, r4, ror lr @ │ │ │ │ - ldrdeq pc, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq pc, r3, r4, asr lr @ │ │ │ │ + strheq pc, [r3], #-224 @ 0xffffff20 @ │ │ │ │ │ │ │ │ 003bbdd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -381009,15 +381009,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -381080,15 +381080,15 @@ │ │ │ │ bne 3bbfbc │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 3bbfbc │ │ │ │ b 3bbed0 │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - rsbseq r5, r7, r4, asr #13 │ │ │ │ + rsbseq r5, r7, r4, lsr #13 │ │ │ │ │ │ │ │ 003bc0d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -381097,39 +381097,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3bc138 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq pc, r3, r4, lsl #23 │ │ │ │ + rsbeq pc, r3, r4, ror #22 │ │ │ │ addeq pc, r0, r8, lsr r9 @ │ │ │ │ ldr r0, [pc, #4] @ 3bc148 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq pc, r0, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 5adb64 │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750688 │ │ │ │ + b 750660 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 3bc248 │ │ │ │ @@ -381140,15 +381140,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3bc0d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -381160,32 +381160,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 5ad290 │ │ │ │ mov r0, r5 │ │ │ │ bl 3bbdd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 3bc254 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 5ad920 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 5ada98 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5ad220 │ │ │ │ - rsbseq r5, r7, ip, lsr #10 │ │ │ │ - rsbeq r8, fp, r8, asr #19 │ │ │ │ - rsbeq fp, r1, r0, lsl #10 │ │ │ │ + rsbseq r5, r7, ip, lsl #10 │ │ │ │ + rsbeq r8, fp, r8, lsr #19 │ │ │ │ + rsbeq fp, r1, r0, ror #9 │ │ │ │ addeq pc, pc, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 3bc344 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -381194,25 +381194,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3bc348 │ │ │ │ ldr r1, [pc, #196] @ 3bc34c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #176] @ 3bc350 │ │ │ │ ldr r1, [pc, #176] @ 3bc354 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #144] @ 3bc358 │ │ │ │ ldr r1, [pc, #144] @ 3bc35c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 3bc360 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -381226,35 +381226,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r7, ip, asr r4 │ │ │ │ - rsbeq fp, r1, r4, lsr #8 │ │ │ │ - rsbeq r8, fp, ip, ror #17 │ │ │ │ - rsbeq r7, r2, r4, lsl ip │ │ │ │ - rsbeq r1, r2, ip, lsr r0 │ │ │ │ + rsbseq r5, r7, ip, lsr r4 │ │ │ │ + rsbeq fp, r1, r4, lsl #8 │ │ │ │ + rsbeq r8, fp, ip, asr #17 │ │ │ │ + strdeq r7, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r1, r2, ip, lsl r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ ldrdeq pc, [r0], r0 │ │ │ │ - rsbeq pc, r3, r4, ror #19 │ │ │ │ + rsbeq pc, r3, r4, asr #19 │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ addeq r2, sp, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3bc3f8 │ │ │ │ @@ -381264,15 +381264,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #76] @ 3bc404 │ │ │ │ ldr r2, [pc, #76] @ 3bc408 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -381283,19 +381283,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, r7, r0, asr #6 │ │ │ │ - rsbeq r7, r2, ip, lsl fp │ │ │ │ - rsbeq r0, r2, r4, asr #30 │ │ │ │ - rsbeq pc, r3, r0, lsr r9 @ │ │ │ │ - rsbeq r9, r3, r8, lsl #8 │ │ │ │ + rsbseq r5, r7, r0, lsr #6 │ │ │ │ + strdeq r7, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, r2, r4, lsr #30 │ │ │ │ + rsbeq pc, r3, r0, lsl r9 @ │ │ │ │ + rsbeq r9, r3, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 3bc508 │ │ │ │ ldr r3, [pc, #228] @ 3bc50c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -381331,15 +381331,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 3bc460 │ │ │ │ ldr r2, [pc, #92] @ 3bc528 │ │ │ │ ldr r3, [pc, #60] @ 3bc50c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -381354,18 +381354,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [lr], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq pc, pc, r8, sl @ │ │ │ │ - rsbeq r0, r2, r8, lsl #29 │ │ │ │ + rsbeq r0, r2, r8, ror #28 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq r7, r2, r8, lsr #25 │ │ │ │ + rsbeq r7, r2, r8, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq lr, lr, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3bc5d4 │ │ │ │ @@ -381374,24 +381374,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #112] @ 3bc5e0 │ │ │ │ ldr r1, [pc, #112] @ 3bc5e4 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #84] @ 3bc5e8 │ │ │ │ ldr r2, [pc, #84] @ 3bc5ec │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -381402,21 +381402,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r7, r4, asr r2 │ │ │ │ - rsbeq r7, r2, r4, ror #18 │ │ │ │ - rsbeq r0, r2, ip, lsl #27 │ │ │ │ - rsbeq fp, r1, r4, lsr r1 │ │ │ │ - strdeq r8, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq pc, r3, r0, asr r7 @ │ │ │ │ - rsbeq r9, r3, r8, lsr #4 │ │ │ │ + rsbseq r5, r7, r4, lsr r2 │ │ │ │ + rsbeq r7, r2, r4, asr #18 │ │ │ │ + rsbeq r0, r2, ip, ror #26 │ │ │ │ + rsbeq fp, r1, r4, lsl r1 │ │ │ │ + ldrdeq r8, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq pc, r3, r0, lsr r7 @ │ │ │ │ + rsbeq r9, r3, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 3bc668 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -381425,31 +381425,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 3bc66c │ │ │ │ ldr r1, [pc, #80] @ 3bc670 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 3bc674 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 587828 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 248ae0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 436710 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5adb64 │ │ │ │ - @ instruction: 0x00775198 │ │ │ │ - ldrdeq pc, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x00639294 │ │ │ │ + rsbseq r5, r7, r8, ror r1 │ │ │ │ + strheq pc, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r9, r3, r4, ror r2 │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -381580,15 +381580,15 @@ │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24b78c │ │ │ │ @ instruction: 0x008ee3b4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ ldrdeq lr, [lr], ip │ │ │ │ - rsbseq r4, r7, r4, asr pc │ │ │ │ + rsbseq r4, r7, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -381608,30 +381608,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 3bca28 │ │ │ │ ldr r1, [pc, #300] @ 3bca2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #280] @ 3bca30 │ │ │ │ ldr r1, [pc, #280] @ 3bca34 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 3bca38 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754ad0 │ │ │ │ + bl 754aa8 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 3bc96c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -381644,15 +381644,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 3bca3c │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 3bca40 │ │ │ │ ldr r2, [pc, #148] @ 3bca44 │ │ │ │ ldr r3, [pc, #148] @ 3bca48 │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 3bca4c │ │ │ │ @@ -381678,22 +381678,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 24b810 │ │ │ │ - ldrheq r4, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq sl, r1, ip, lsr #27 │ │ │ │ - rsbeq r8, fp, r4, ror r2 │ │ │ │ - @ instruction: 0x0062759c │ │ │ │ - rsbeq r0, r2, r4, asr #19 │ │ │ │ + @ instruction: 0x00774e98 │ │ │ │ + rsbeq sl, r1, ip, lsl #27 │ │ │ │ + rsbeq r8, fp, r4, asr r2 │ │ │ │ + rsbeq r7, r2, ip, ror r5 │ │ │ │ + rsbeq r0, r2, r4, lsr #19 │ │ │ │ addeq pc, pc, r0, asr #11 │ │ │ │ strdeq r2, [sp], r0 │ │ │ │ - rsbeq pc, r3, ip, lsr #7 │ │ │ │ + rsbeq pc, r3, ip, lsl #7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -381703,15 +381703,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r9, [pc, #932] @ 3bce38 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 3bcab4 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -381726,15 +381726,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r7, [pc, #844] @ 3bce3c │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 3bcb0c │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -381786,15 +381786,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bcdf4 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 3bcc18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 997eec │ │ │ │ + bl 997ec4 │ │ │ │ ldr r2, [pc, #612] @ 3bce44 │ │ │ │ ldr r3, [pc, #592] @ 3bce34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -381821,15 +381821,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r3, [pc, #464] @ 3bce50 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -381838,15 +381838,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r3, [pc, #400] @ 3bce54 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -381857,15 +381857,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43e2b0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -381873,15 +381873,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 24a658 │ │ │ │ mov r0, r4 │ │ │ │ bl 3bc750 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 3bce58 │ │ │ │ @@ -381911,15 +381911,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 3bce68 │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 58753c │ │ │ │ b 3bcbd8 │ │ │ │ @@ -381943,23 +381943,23 @@ │ │ │ │ bl 24b810 │ │ │ │ strheq lr, [lr], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, pc, r8, asr r4 @ │ │ │ │ addeq pc, pc, r0, lsl #8 │ │ │ │ addeq pc, pc, r4, asr #6 │ │ │ │ addeq sp, lr, ip, lsr pc │ │ │ │ - rsbeq pc, r3, ip, asr #2 │ │ │ │ + rsbeq pc, r3, ip, lsr #2 │ │ │ │ ldrdeq lr, [r0], r8 │ │ │ │ - rsbeq pc, r3, ip, lsl #2 │ │ │ │ - ldrdeq pc, [r3], #-0 @ │ │ │ │ + rsbeq pc, r3, ip, ror #1 │ │ │ │ + strheq pc, [r3], #-0 @ │ │ │ │ addeq pc, pc, r0, lsr #3 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq lr, r3, r4, ror #30 │ │ │ │ - rsbeq r8, r3, ip, lsl fp │ │ │ │ - rsbseq r4, r7, r8, ror #19 │ │ │ │ + rsbeq lr, r3, r4, asr #30 │ │ │ │ + strdeq r8, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r4, r7, r8, asr #19 │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381988,44 +381988,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -382033,92 +382033,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r2, [pc, #72] @ 3bd138 │ │ │ │ ldr r3, [pc, #64] @ 3bd134 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -382187,29 +382187,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3bd4c8 │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382251,76 +382251,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -382332,30 +382332,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -382412,76 +382412,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -382493,30 +382493,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -382712,23 +382712,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 3bd978 │ │ │ │ bl 24b748 │ │ │ │ addeq sp, lr, r0, ror #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, lr, ip, asr #6 │ │ │ │ ldrdeq sp, [lr], r8 │ │ │ │ - rsbseq r3, r7, r4, asr lr │ │ │ │ - rsbseq r3, r7, fp, lsr lr │ │ │ │ + rsbseq r3, r7, r4, lsr lr │ │ │ │ + rsbseq r3, r7, fp, lsl lr │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq lr, r3, r8, ror r4 │ │ │ │ - rsbseq r3, r7, ip, lsl #28 │ │ │ │ - ldrdeq lr, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq lr, r3, r8, asr r4 │ │ │ │ + rsbseq r3, r7, ip, ror #27 │ │ │ │ strheq lr, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x0063e39c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -382776,29 +382776,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -382823,15 +382823,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -382839,44 +382839,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bdf10 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3bdf28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -382946,29 +382946,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 5b0438 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -382990,15 +382990,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -383063,19 +383063,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addeq sp, lr, r8, lsl #1 │ │ │ │ addeq sp, lr, r0, ror r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r3, r7, sp, lsr ip │ │ │ │ - rsbeq lr, r3, r8, lsl #7 │ │ │ │ + rsbseq r3, r7, sp, lsl ip │ │ │ │ + rsbeq lr, r3, r8, ror #6 │ │ │ │ addeq ip, lr, r0, lsr #28 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - ldrdeq lr, [r3], #-0 @ │ │ │ │ + strheq lr, [r3], #-0 @ │ │ │ │ addeq ip, lr, r0, ror #23 │ │ │ │ umulleq ip, lr, ip, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 3be510 │ │ │ │ @@ -383152,15 +383152,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -383168,15 +383168,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -383191,57 +383191,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 3be4e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -383250,29 +383250,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3bc678 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -383406,20 +383406,20 @@ │ │ │ │ b 3be3f0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r0, lsr #22 │ │ │ │ addeq ip, lr, ip, lsl #22 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ ldrdeq ip, [lr], ip @ │ │ │ │ - rsbseq r3, r7, r0, lsr #8 │ │ │ │ + rsbseq r3, r7, r0, lsl #8 │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - strheq sp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0063d990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 3be78c │ │ │ │ ldr r3, [pc, #568] @ 3be790 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383483,15 +383483,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -383499,38 +383499,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r2, [pc, #160] @ 3be7a0 │ │ │ │ ldr r3, [pc, #140] @ 3be790 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383568,15 +383568,15 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008ec5b4 │ │ │ │ addeq ip, lr, r0, asr r5 │ │ │ │ addeq ip, lr, ip, lsl r5 │ │ │ │ addeq ip, lr, ip, lsl r4 │ │ │ │ ldrdeq ip, [lr], r8 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq sp, r3, ip, lsl #15 │ │ │ │ + rsbeq sp, r3, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3bec68 │ │ │ │ mov r4, r1 │ │ │ │ @@ -383773,29 +383773,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 24a658 │ │ │ │ b 3be904 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -383835,29 +383835,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ b 3be904 │ │ │ │ ldr r3, [pc, #92] @ 3bec7c │ │ │ │ ldr r0, [pc, #108] @ 3bec90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -383873,23 +383873,23 @@ │ │ │ │ bl 3bc678 │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 3be824 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24b748 │ │ │ │ addeq ip, lr, r8, asr #6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r2, r7, r1, lsr pc │ │ │ │ + rsbseq r2, r7, r1, lsl pc │ │ │ │ addeq ip, lr, r0, lsr r3 │ │ │ │ addeq ip, lr, r8, lsl #4 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - rsbeq sp, r3, r4, asr #11 │ │ │ │ + rsbeq sp, r3, r4, lsr #11 │ │ │ │ andeq sl, r0, r7 │ │ │ │ - rsbeq sp, r3, r8, ror #8 │ │ │ │ + rsbeq sp, r3, r8, asr #8 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - rsbeq sp, r3, r8, asr r3 │ │ │ │ + rsbeq sp, r3, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 3bf150 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -384189,37 +384189,37 @@ │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bl 24b78c │ │ │ │ bl 24aa60 │ │ │ │ addeq fp, lr, r8, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq fp, lr, r4, asr lr │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrsheq r2, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsbeq r2, [r7], #-156 @ 0xffffff64 @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq r2, r7, r9, asr #19 │ │ │ │ + rsbseq r2, r7, r9, lsr #19 │ │ │ │ addeq fp, lr, r8, ror sp │ │ │ │ addeq fp, lr, r8, lsr sp │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x0063d290 │ │ │ │ + rsbeq sp, r3, r0, ror r2 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - rsbseq r2, r7, r5, lsl #18 │ │ │ │ + rsbseq r2, r7, r5, ror #17 │ │ │ │ @ instruction: 0x008ebcb8 │ │ │ │ addeq fp, lr, r4, lsl #25 │ │ │ │ addeq fp, lr, r8, lsr #24 │ │ │ │ - rsbeq sp, r3, ip, lsr r1 │ │ │ │ + rsbeq sp, r3, ip, lsl r1 │ │ │ │ addeq fp, lr, ip, ror #23 │ │ │ │ - strheq sp, [r3], #-12 @ │ │ │ │ + @ instruction: 0x0063d09c │ │ │ │ umulleq fp, lr, r0, fp │ │ │ │ addeq fp, lr, r8, asr fp │ │ │ │ addeq fp, lr, r8, asr #21 │ │ │ │ addeq fp, lr, r0, lsl #21 │ │ │ │ addeq fp, lr, r4, lsr #20 │ │ │ │ - rsbseq r2, r7, r0, ror r6 │ │ │ │ - rsbeq ip, r3, ip, asr #23 │ │ │ │ - strdeq ip, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r2, r7, r0, asr r6 │ │ │ │ + rsbeq ip, r3, ip, lsr #23 │ │ │ │ + ldrdeq ip, [r3], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 3bf4ec │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -384420,26 +384420,26 @@ │ │ │ │ bl 24aa60 │ │ │ │ bl 24b7d0 │ │ │ │ bl 24b748 │ │ │ │ addeq fp, lr, ip, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq fp, lr, r8, lsr #18 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq r2, r7, r4, lsl r5 │ │ │ │ - rsbseq r2, r7, sp, ror #9 │ │ │ │ + ldrsheq r2, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r2, r7, sp, asr #9 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq ip, r3, r0, ror lr │ │ │ │ + rsbeq ip, r3, r0, asr lr │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ addeq fp, lr, r4, asr #16 │ │ │ │ - rsbseq r2, r7, r3, asr r4 │ │ │ │ - strdeq ip, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq ip, r3, r8, lsl sp │ │ │ │ + rsbseq r2, r7, r3, lsr r4 │ │ │ │ + ldrdeq ip, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq ip, [r3], #-200 @ 0xffffff38 @ │ │ │ │ ldr r0, [pc, #4] @ 3bf52c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq ip, r0, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3bf680 │ │ │ │ ldr lr, [pc, #312] @ 3bf684 │ │ │ │ @@ -384499,42 +384499,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3bf6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bf588 │ │ │ │ ldr r0, [pc, #60] @ 3bf6a4 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bf588 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [lr], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008eb5b4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq fp, lr, ip, ror r5 │ │ │ │ andeq r4, r0, r8, asr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq ip, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sp, r3, r0 │ │ │ │ + strheq ip, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, r3, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 3bf9b0 │ │ │ │ ldr r1, [pc, #752] @ 3bf9b4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -384686,26 +384686,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3bf9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bf708 │ │ │ │ ldr r2, [pc, #132] @ 3bf9e4 │ │ │ │ ldr r3, [pc, #80] @ 3bf9b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -384719,56 +384719,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3c379c │ │ │ │ ldr r0, [pc, #76] @ 3bf9e8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3bf708 │ │ │ │ addeq fp, lr, ip, asr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq fp, lr, r8, lsr r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq fp, lr, r0, asr #7 │ │ │ │ addeq fp, lr, ip, ror r3 │ │ │ │ strdeq fp, [lr], r4 │ │ │ │ addeq fp, lr, r0, asr #5 │ │ │ │ addeq fp, lr, r4, lsl #5 │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r3, r4, asr sp │ │ │ │ + rsbeq ip, r3, r4, lsr sp │ │ │ │ @ instruction: 0x008eb1bc │ │ │ │ - rsbeq ip, r3, r0, asr sp │ │ │ │ + rsbeq ip, r3, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 3bfaec │ │ │ │ ldr r2, [pc, #232] @ 3bfaf0 │ │ │ │ ldr r1, [pc, #232] @ 3bfaf4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #200] @ 3bfaf8 │ │ │ │ ldr r1, [pc, #200] @ 3bfafc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r1, [pc, #168] @ 3bfb00 │ │ │ │ ldr r2, [pc, #168] @ 3bfb04 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3bfb08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -384779,43 +384779,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df00 │ │ │ │ + bl 74ded8 │ │ │ │ ldr r3, [pc, #112] @ 3bfb14 │ │ │ │ ldr r1, [pc, #112] @ 3bfb18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r1, [r7], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x00617c94 │ │ │ │ - rsbeq r5, fp, r0, ror #2 │ │ │ │ - rsbeq r4, r2, r4, lsl #9 │ │ │ │ - rsbeq sp, r1, ip, lsr #17 │ │ │ │ + ldrheq r1, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r7, r1, r4, ror ip │ │ │ │ + rsbeq r5, fp, r0, asr #2 │ │ │ │ + rsbeq r4, r2, r4, ror #8 │ │ │ │ + rsbeq sp, r1, ip, lsl #17 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - rsbeq ip, r3, r8, asr #25 │ │ │ │ + rsbeq ip, r3, r8, lsr #25 │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ addeq ip, r0, ip, asr #1 │ │ │ │ addeq pc, ip, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -384832,30 +384832,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384876,30 +384876,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384922,15 +384922,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 3bfe9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -384967,26 +384967,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ ldr r3, [pc, #276] @ 3bfea8 │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 43e2b0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -385008,22 +385008,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #104] @ 3bfebc │ │ │ │ ldr r3, [pc, #60] @ 3bfe94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -385032,24 +385032,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 3bfec0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3c3964 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, r7, ip, asr #24 │ │ │ │ + rsbseq r1, r7, ip, lsr #24 │ │ │ │ addeq sl, lr, r4, ror lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq ip, r3, r8, ror sl │ │ │ │ - rsbeq ip, r3, r4, lsl #21 │ │ │ │ - rsbeq ip, r3, ip, lsl #20 │ │ │ │ + rsbeq ip, r3, r8, asr sl │ │ │ │ + rsbeq ip, r3, r4, ror #20 │ │ │ │ + rsbeq ip, r3, ip, ror #19 │ │ │ │ addeq fp, r0, r0, lsl lr │ │ │ │ - rsbeq ip, r3, r8, asr #19 │ │ │ │ - rsbeq r7, r1, r4, lsr #17 │ │ │ │ - rsbeq r4, fp, r0, ror sp │ │ │ │ + rsbeq ip, r3, r8, lsr #19 │ │ │ │ + rsbeq r7, r1, r4, lsl #17 │ │ │ │ + rsbeq r4, fp, r0, asr sp │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ addeq sl, lr, r8, asr #25 │ │ │ │ addeq ip, pc, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -385060,22 +385060,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3c355c │ │ │ │ - rsbseq r1, r7, r0, lsl #20 │ │ │ │ - rsbeq ip, r3, r0, asr r8 │ │ │ │ - rsbeq ip, r3, r0, ror #16 │ │ │ │ + rsbseq r1, r7, r0, ror #19 │ │ │ │ + rsbeq ip, r3, r0, lsr r8 │ │ │ │ + rsbeq ip, r3, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3bffcc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385083,25 +385083,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3bffd0 │ │ │ │ ldr r1, [pc, #136] @ 3bffd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #116] @ 3bffd8 │ │ │ │ ldr r1, [pc, #116] @ 3bffdc │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #84] @ 3bffe0 │ │ │ │ ldr r2, [pc, #84] @ 3bffe4 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -385112,55 +385112,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r7, ip, lsr #19 │ │ │ │ - strdeq ip, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq ip, r3, r0, lsl #16 │ │ │ │ - rsbeq r7, r1, r0, asr #14 │ │ │ │ - rsbeq r4, fp, ip, lsl #24 │ │ │ │ - rsbeq fp, r3, r8, asr sp │ │ │ │ - rsbeq r5, r3, r0, lsr r8 │ │ │ │ + rsbseq r1, r7, ip, lsl #19 │ │ │ │ + ldrdeq ip, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq ip, r3, r0, ror #15 │ │ │ │ + rsbeq r7, r1, r0, lsr #14 │ │ │ │ + rsbeq r4, fp, ip, ror #23 │ │ │ │ + rsbeq fp, r3, r8, lsr sp │ │ │ │ + rsbeq r5, r3, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 3c0064 │ │ │ │ ldr r2, [pc, #100] @ 3c0068 │ │ │ │ ldr r1, [pc, #100] @ 3c006c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 750688 │ │ │ │ + bl 750660 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3c0054 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5adb64 │ │ │ │ - ldrsbeq r1, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq ip, r3, ip, lsr #14 │ │ │ │ - rsbeq ip, r3, ip, lsr r7 │ │ │ │ + ldrheq r1, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq ip, r3, ip, lsl #14 │ │ │ │ + rsbeq ip, r3, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 3c07d0 │ │ │ │ ldr r1, [pc, #1864] @ 3c07d4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -385280,25 +385280,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 3c07f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c00cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3c3858 │ │ │ │ mov r1, #0 │ │ │ │ b 3c016c │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -385310,15 +385310,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 3c016c │ │ │ │ ldr r0, [pc, #1304] @ 3c07f4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c00cc │ │ │ │ ldr r3, [pc, #1284] @ 3c07f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c02c8 │ │ │ │ ldr r3, [pc, #1248] @ 3c07e8 │ │ │ │ @@ -385334,24 +385334,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3c07fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c02c8 │ │ │ │ ldr r3, [pc, #1152] @ 3c07f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c0120 │ │ │ │ @@ -385368,24 +385368,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 3c0800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 3c012c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -385401,23 +385401,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3c0804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c012c │ │ │ │ ldr r3, [pc, #888] @ 3c07f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c06c8 │ │ │ │ @@ -385435,23 +385435,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3c0808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 3c01dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -385471,24 +385471,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3c080c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -385510,24 +385510,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 3c0810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -385549,23 +385549,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3c0814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c01f4 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 3c0514 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -385580,84 +385580,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 3c05b0 │ │ │ │ ldr r0, [pc, #264] @ 3c0818 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c02c8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 3c081c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c012c │ │ │ │ ldr r0, [pc, #212] @ 3c0820 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c03f4 │ │ │ │ ldr r0, [pc, #188] @ 3c0824 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c0590 │ │ │ │ ldr r0, [pc, #164] @ 3c0828 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c04fc │ │ │ │ ldr r0, [pc, #140] @ 3c082c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c01f4 │ │ │ │ ldr r0, [pc, #116] @ 3c0830 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c062c │ │ │ │ umulleq sl, lr, r4, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, lr, r4, ror sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, lr, r8, lsr #19 │ │ │ │ andeq r4, r0, ip, asr #30 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r3, r0, ror #9 │ │ │ │ - ldrdeq ip, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq ip, r3, r0, asr #9 │ │ │ │ + strheq ip, [r3], #-68 @ 0xffffffbc @ │ │ │ │ andeq r1, r0, r8, lsl r5 │ │ │ │ - rsbeq ip, r3, r0, lsl #9 │ │ │ │ - strdeq ip, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq ip, r3, r8, ror r3 │ │ │ │ - strdeq ip, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq ip, r3, ip, asr r2 │ │ │ │ - rsbeq ip, r3, r0, asr #3 │ │ │ │ - rsbeq ip, r3, r8, lsr #2 │ │ │ │ - rsbeq ip, r3, r8, lsl r1 │ │ │ │ - strdeq ip, [r3], #-0 @ │ │ │ │ - ldrdeq ip, [r3], #-12 @ │ │ │ │ - rsbeq ip, r3, r0, asr #1 │ │ │ │ - rsbeq ip, r3, r4, lsr #1 │ │ │ │ - rsbeq ip, r3, r0, lsl #1 │ │ │ │ - rsbeq ip, r3, ip, rrx │ │ │ │ + rsbeq ip, r3, r0, ror #8 │ │ │ │ + ldrdeq ip, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq ip, r3, r8, asr r3 │ │ │ │ + ldrdeq ip, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq ip, r3, ip, lsr r2 │ │ │ │ + rsbeq ip, r3, r0, lsr #3 │ │ │ │ + rsbeq ip, r3, r8, lsl #2 │ │ │ │ + strdeq ip, [r3], #-8 @ │ │ │ │ + ldrdeq ip, [r3], #-0 @ │ │ │ │ + strheq ip, [r3], #-12 @ │ │ │ │ + rsbeq ip, r3, r0, lsr #1 │ │ │ │ + rsbeq ip, r3, r4, lsl #1 │ │ │ │ + rsbeq ip, r3, r0, rrx │ │ │ │ + rsbeq ip, r3, ip, asr #32 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -385706,15 +385706,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 3c0974 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 750380 │ │ │ │ + bl 750358 │ │ │ │ ldr r2, [pc, #472] @ 3c0af8 │ │ │ │ ldr r3, [pc, #456] @ 3c0aec │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -385757,23 +385757,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3c0b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c0908 │ │ │ │ ldr r2, [pc, #236] @ 3c0afc │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -385801,50 +385801,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c0b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c0a30 │ │ │ │ ldr r0, [pc, #92] @ 3c0b18 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c0908 │ │ │ │ ldr r0, [pc, #68] @ 3c0b1c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c0a30 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umulleq sl, lr, ip, r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ addeq sl, lr, r8, ror #4 │ │ │ │ strdeq sl, [lr], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r4, lsl #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0063be9c │ │ │ │ + rsbeq fp, r3, ip, ror lr │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - strheq fp, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq fp, r3, r8, lsl #28 │ │ │ │ - rsbeq fp, r3, r8, lsr #27 │ │ │ │ + @ instruction: 0x0063bd94 │ │ │ │ + rsbeq fp, r3, r8, ror #27 │ │ │ │ + rsbeq fp, r3, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 3c0d10 │ │ │ │ ldr r1, [pc, #472] @ 3c0d14 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -385946,43 +385946,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3c0d40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c0b70 │ │ │ │ ldr r0, [pc, #68] @ 3c0d44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c0b70 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r4, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, lr, r4, asr #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ ldrdeq r9, [lr], r8 │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r3, r0, lsl #24 │ │ │ │ - rsbeq fp, r3, r0, lsl ip │ │ │ │ + rsbeq fp, r3, r0, ror #23 │ │ │ │ + strdeq fp, [r3], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 3c0e6c │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -386046,20 +386046,20 @@ │ │ │ │ b 3c0de4 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3c0de4 │ │ │ │ ldr r0, [pc, #20] @ 3c0e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c0e44 │ │ │ │ @ instruction: 0x008e9db8 │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq fp, r3, r4, asr #21 │ │ │ │ + rsbeq fp, r3, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -387050,15 +387050,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 3c1f3c │ │ │ │ mov r0, r4 │ │ │ │ bl 3c0848 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -387084,15 +387084,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -387104,15 +387104,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c1f48 │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -387123,15 +387123,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 3c1f30 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c1154 │ │ │ │ b 3c1e24 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -387464,25 +387464,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3c26b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3c21f0 │ │ │ │ ldr r2, [pc, #484] @ 3c26b4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -387503,27 +387503,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3c26b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c2334 │ │ │ │ ldr r3, [pc, #340] @ 3c26bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c2294 │ │ │ │ ldr r3, [pc, #300] @ 3c26a8 │ │ │ │ @@ -387539,24 +387539,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3c26c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [fp] │ │ │ │ b 3c2294 │ │ │ │ ldr r3, [pc, #204] @ 3c26bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c2404 │ │ │ │ @@ -387566,57 +387566,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 3c2588 │ │ │ │ b 3c2404 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 3c26c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3c21f0 │ │ │ │ ldr r0, [pc, #136] @ 3c26c8 │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c2334 │ │ │ │ ldr r0, [pc, #108] @ 3c26cc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [fp] │ │ │ │ b 3c2294 │ │ │ │ addeq r8, lr, r0, lsl #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq pc, r6, r8, asr r9 @ │ │ │ │ + rsbseq pc, r6, r8, lsr r9 @ │ │ │ │ addeq r8, lr, r8, asr fp │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ strdeq r8, [lr], ip │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ strdeq r8, [lr], r4 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, asr #22 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0063a490 │ │ │ │ + rsbeq sl, r3, r0, ror r4 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x0063a49c │ │ │ │ + rsbeq sl, r3, ip, ror r4 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - strheq sl, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq sl, r3, r0, asr r3 │ │ │ │ - strdeq sl, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sl, r3, r8, ror #6 │ │ │ │ + @ instruction: 0x0063a39c │ │ │ │ + rsbeq sl, r3, r0, lsr r3 │ │ │ │ + ldrdeq sl, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sl, r3, r8, asr #6 │ │ │ │ │ │ │ │ 003c26d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -388487,19 +388487,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 3c2c70 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, ip, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq pc, [r6], #-20 @ 0xffffffec @ │ │ │ │ + ldrsbeq pc, [r6], #-20 @ 0xffffffec @ │ │ │ │ addeq r8, lr, r4, lsl #6 │ │ │ │ - rsbseq lr, r6, r0, lsr pc │ │ │ │ + rsbseq lr, r6, r0, lsl pc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq lr, r6, r8, lsl r9 │ │ │ │ + ldrsheq lr, [r6], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 003c3494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -388694,15 +388694,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3c3770 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3c36e0 │ │ │ │ - rsbseq lr, r6, r5, asr #5 │ │ │ │ + rsbseq lr, r6, r5, lsr #5 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003c379c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -388812,15 +388812,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3c3938 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3c38a8 │ │ │ │ - rsbseq lr, r6, r4, lsl #2 │ │ │ │ + rsbseq lr, r6, r4, ror #1 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003c3964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -388836,21 +388836,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 5ad290 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -389038,15 +389038,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ addeq r8, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x0076e290 │ │ │ │ + rsbseq lr, r6, r0, ror r2 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 3c3d80 │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -389080,15 +389080,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ addeq r8, r2, r8, lsl r1 │ │ │ │ - rsbseq lr, r6, r0, lsr r2 │ │ │ │ + rsbseq lr, r6, r0, lsl r2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -389121,15 +389121,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ ldr r9, [pc, #160] @ 3c3ed4 │ │ │ │ ldr r8, [pc, #160] @ 3c3ed8 │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -389140,15 +389140,15 @@ │ │ │ │ bl 24a658 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753ee4 │ │ │ │ cmp r4, r5 │ │ │ │ bne 3c3e4c │ │ │ │ ldr r2, [pc, #84] @ 3c3edc │ │ │ │ ldr r3, [pc, #68] @ 3c3ed0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -389164,15 +389164,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r4, lsl sp │ │ │ │ addeq r7, r0, r0, ror #28 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r8, r3, ip, ror ip │ │ │ │ + rsbeq r8, r3, ip, asr ip │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ umulleq r6, lr, r4, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -389221,19 +389221,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -389265,22 +389265,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #24] @ 3c408c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ b 3c4000 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3c41e4 │ │ │ │ @@ -389290,45 +389290,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #280] @ 3c41f0 │ │ │ │ ldr r1, [pc, #280] @ 3c41f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #248] @ 3c41f8 │ │ │ │ ldr r1, [pc, #248] @ 3c41fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #216] @ 3c4200 │ │ │ │ ldr r1, [pc, #216] @ 3c4204 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #184] @ 3c4208 │ │ │ │ ldr r2, [pc, #184] @ 3c420c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 3c4210 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -389359,31 +389359,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74c15c │ │ │ │ - ldrsheq sp, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r3, r1, r8, ror #11 │ │ │ │ - strheq r0, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r3, r1, ip, ror #11 │ │ │ │ - rsbeq r3, r1, r4, lsl #12 │ │ │ │ - strheq pc, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r9, r1, r0, ror #3 │ │ │ │ - @ instruction: 0x00638994 │ │ │ │ - rsbeq r8, r3, r4, lsl #19 │ │ │ │ + b 74c134 │ │ │ │ + ldrsbeq sp, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r3, r1, r8, asr #11 │ │ │ │ + @ instruction: 0x006b0a94 │ │ │ │ + rsbeq r3, r1, ip, asr #11 │ │ │ │ + rsbeq r3, r1, r4, ror #11 │ │ │ │ + @ instruction: 0x0061fd98 │ │ │ │ + rsbeq r9, r1, r0, asr #3 │ │ │ │ + rsbeq r8, r3, r4, ror r9 │ │ │ │ + rsbeq r8, r3, r4, ror #18 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - rsbeq r8, r3, r0, ror #18 │ │ │ │ + rsbeq r8, r3, r0, asr #18 │ │ │ │ addeq fp, ip, ip, lsr #18 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - rsbeq r8, r3, ip, lsr #18 │ │ │ │ + rsbeq r8, r3, ip, lsl #18 │ │ │ │ @ instruction: 0x00807ab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -389550,15 +389550,15 @@ │ │ │ │ b 3c444c │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 3c449c │ │ │ │ - rsbseq sp, r6, r4, lsl #18 │ │ │ │ + rsbseq sp, r6, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -389571,23 +389571,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #24] @ 3c4554 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -389691,28 +389691,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 3c49f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #728] @ 3c49f4 │ │ │ │ ldr r1, [pc, #728] @ 3c49f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 3c49fc │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #688] @ 3c4a00 │ │ │ │ ldr r3, [pc, #688] @ 3c4a04 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -389733,32 +389733,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e0dc │ │ │ │ + bl 70e0b4 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e0dc │ │ │ │ + bl 70e0b4 │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 3c47dc │ │ │ │ ldr r2, [pc, #504] @ 3c4a08 │ │ │ │ ldr r3, [pc, #504] @ 3c4a0c │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -389767,15 +389767,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 43e2b0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -389784,34 +389784,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 43e2b0 │ │ │ │ ldr r6, [pc, #404] @ 3c4a10 │ │ │ │ mov r0, r4 │ │ │ │ bl 5ad290 │ │ │ │ mov r0, sl │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 3c4a14 │ │ │ │ ldr r1, [pc, #384] @ 3c4a18 │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3c7dbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c4a1c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -389827,39 +389827,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ ldr r3, [pc, #224] @ 3c4a28 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ ldr r3, [pc, #180] @ 3c4a2c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 3c4a24 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ ldr r2, [pc, #148] @ 3c4a30 │ │ │ │ ldr r3, [pc, #72] @ 3c49e8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -389871,29 +389871,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq sp, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + ldrheq sp, [r6], #-108 @ 0xffffff94 @ │ │ │ │ addeq r6, lr, r8, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r2, r1, r8, lsr #31 │ │ │ │ - rsbeq r0, fp, r0, ror r4 │ │ │ │ - rsbeq r8, r3, r4, lsr #7 │ │ │ │ - @ instruction: 0x00638394 │ │ │ │ + rsbeq r2, r1, r8, lsl #31 │ │ │ │ + rsbeq r0, fp, r0, asr r4 │ │ │ │ + rsbeq r8, r3, r4, lsl #7 │ │ │ │ + rsbeq r8, r3, r4, ror r3 │ │ │ │ addeq r7, r0, ip, lsr r5 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - @ instruction: 0x0063839c │ │ │ │ + rsbeq r8, r3, ip, ror r3 │ │ │ │ addeq r7, r0, r0, asr r4 │ │ │ │ - rsbeq r8, r3, ip, ror #5 │ │ │ │ - rsbseq sp, r6, r0, lsr #10 │ │ │ │ - rsbeq pc, r1, r0, lsr #12 │ │ │ │ - rsbeq r8, r1, r8, asr #20 │ │ │ │ + rsbeq r8, r3, ip, asr #5 │ │ │ │ + rsbseq sp, r6, r0, lsl #10 │ │ │ │ + rsbeq pc, r1, r0, lsl #12 │ │ │ │ + rsbeq r8, r1, r8, lsr #20 │ │ │ │ strdeq r7, [pc], ip │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ addeq r6, lr, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -390225,24 +390225,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3c4fdc │ │ │ │ ldr r1, [pc, #132] @ 3c4fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #112] @ 3c4fe4 │ │ │ │ ldr r1, [pc, #112] @ 3c4fe8 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #84] @ 3c4fec │ │ │ │ ldr r2, [pc, #84] @ 3c4ff0 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -390253,21 +390253,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r6, r4, ror #28 │ │ │ │ - rsbeq r7, r3, r8, ror #22 │ │ │ │ - rsbeq r7, r3, r4, asr fp │ │ │ │ - rsbeq r2, r1, r0, lsr r7 │ │ │ │ - strdeq pc, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r6, r3, ip, asr #26 │ │ │ │ - rsbeq r0, r3, r4, lsr #16 │ │ │ │ + rsbseq ip, r6, r4, asr #28 │ │ │ │ + rsbeq r7, r3, r8, asr #22 │ │ │ │ + rsbeq r7, r3, r4, lsr fp │ │ │ │ + rsbeq r2, r1, r0, lsl r7 │ │ │ │ + ldrdeq pc, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r6, r3, ip, lsr #26 │ │ │ │ + rsbeq r0, r3, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3c50c4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -390278,15 +390278,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f9fc │ │ │ │ cmp r5, #4 │ │ │ │ @@ -390312,62 +390312,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 5ada98 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5ae1e4 │ │ │ │ - rsbseq ip, r6, ip, lsl #27 │ │ │ │ - rsbeq r7, r3, r8, lsl #21 │ │ │ │ - @ instruction: 0x00637a98 │ │ │ │ + rsbseq ip, r6, ip, ror #26 │ │ │ │ + rsbeq r7, r3, r8, ror #20 │ │ │ │ + rsbeq r7, r3, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3c5178 │ │ │ │ ldr r2, [pc, #144] @ 3c517c │ │ │ │ ldr r1, [pc, #144] @ 3c5180 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c5130 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ae0 │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c514c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ae0 │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3c5168 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5adb64 │ │ │ │ - ldrheq ip, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r7, r3, r8, asr #19 │ │ │ │ - strheq r7, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x0076cc9c │ │ │ │ + rsbeq r7, r3, r8, lsr #19 │ │ │ │ + @ instruction: 0x00637998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 3c530c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 3c5310 │ │ │ │ @@ -390376,15 +390376,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -390439,36 +390439,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3c52b4 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 3c5204 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq ip, r6, r4, lsl #24 │ │ │ │ - rsbeq lr, r1, r8, lsl #26 │ │ │ │ - rsbeq r8, r1, ip, lsr #2 │ │ │ │ + rsbseq ip, r6, r4, ror #23 │ │ │ │ + rsbeq lr, r1, r8, ror #25 │ │ │ │ + rsbeq r8, r1, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 3c5478 │ │ │ │ ldr ip, [pc, #328] @ 3c547c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -390532,41 +390532,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c5498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c5368 │ │ │ │ ldr r0, [pc, #56] @ 3c549c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c5368 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r5, lr, ip, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, lr, ip, asr #15 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, lr, r8, lsl #15 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r3, r0, asr #13 │ │ │ │ - rsbeq r7, r3, r0, lsl r7 │ │ │ │ + rsbeq r7, r3, r0, lsr #13 │ │ │ │ + strdeq r7, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 5adac8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -390753,16 +390753,16 @@ │ │ │ │ b 3c56c4 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 3c56c4 │ │ │ │ - @ instruction: 0x0076c698 │ │ │ │ - rsbseq ip, r6, r4, asr r6 │ │ │ │ + rsbseq ip, r6, r8, ror r6 │ │ │ │ + rsbseq ip, r6, r4, lsr r6 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 3c5184 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -390793,35 +390793,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 24a658 │ │ │ │ @@ -390879,18 +390879,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq ip, r6, r4, lsl #11 │ │ │ │ - @ instruction: 0x00637294 │ │ │ │ - rsbeq r7, r3, r4, lsl #5 │ │ │ │ - rsbseq r4, r7, ip, lsr r6 │ │ │ │ + rsbseq ip, r6, r4, ror #10 │ │ │ │ + rsbeq r7, r3, r4, ror r2 │ │ │ │ + rsbeq r7, r3, r4, ror #4 │ │ │ │ + rsbseq r4, r7, ip, lsl r6 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 3c6114 │ │ │ │ @@ -390915,15 +390915,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -390977,15 +390977,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -390994,23 +390994,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r1, [pc, #1468] @ 3c6134 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 3c6138 │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -391111,15 +391111,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -391129,15 +391129,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3c5dac │ │ │ │ cmp r3, r2 │ │ │ │ @@ -391175,15 +391175,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -391194,15 +391194,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c5efc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -391232,15 +391232,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3c5fc0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -391251,15 +391251,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -391268,15 +391268,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -391356,27 +391356,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 3c8144 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 3c5efc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq ip, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + ldrheq ip, [r6], #-52 @ 0xffffffcc @ │ │ │ │ addeq r5, lr, r8, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x0061e49c │ │ │ │ - rsbeq r7, r1, r0, asr #17 │ │ │ │ - rsbseq ip, r6, ip, lsr #6 │ │ │ │ + rsbeq lr, r1, ip, ror r4 │ │ │ │ + rsbeq r7, r1, r0, lsr #17 │ │ │ │ + rsbseq ip, r6, ip, lsl #6 │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - rsbeq lr, r1, r0, lsl r4 │ │ │ │ - rsbeq r7, r1, ip, ror #14 │ │ │ │ + strdeq lr, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, r1, ip, asr #14 │ │ │ │ andscs r0, r0, r0 │ │ │ │ - rsbseq fp, r6, r0, lsr #29 │ │ │ │ - @ instruction: 0x0061df9c │ │ │ │ - rsbeq r7, r1, r4, asr #7 │ │ │ │ + rsbseq fp, r6, r0, lsl #29 │ │ │ │ + rsbeq sp, r1, ip, ror pc │ │ │ │ + rsbeq r7, r1, r4, lsr #7 │ │ │ │ addeq r4, lr, r0, lsl #22 │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -391432,15 +391432,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3c6268 │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 9b1530 │ │ │ │ + bl 9b1508 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -391476,15 +391476,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -391493,23 +391493,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 24a658 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 9bac24 │ │ │ │ + bl 9babfc │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 3c7508 │ │ │ │ cmp r0, fp │ │ │ │ beq 3c6928 │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 9b1530 │ │ │ │ + bl 9b1508 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 3c6390 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 3c6820 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -391637,15 +391637,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -391653,42 +391653,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -391714,30 +391714,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -391771,30 +391771,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -391812,15 +391812,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 3c6528 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ mov r7, r8 │ │ │ │ b 3c6374 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3c6dc4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c63f4 │ │ │ │ @@ -391908,29 +391908,29 @@ │ │ │ │ b 3c6470 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ b 3c68d4 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 249638 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c68fc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, ip, ror r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsbeq fp, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq sp, r1, r0, ror #23 │ │ │ │ - rsbeq r7, r1, r8 │ │ │ │ + ldrheq fp, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, r1, r0, asr #23 │ │ │ │ + rsbeq r6, r1, r8, ror #31 │ │ │ │ addeq r4, lr, r4, lsl #15 │ │ │ │ bge ff2b9a04 <__bss_end__@@Base+0xfe5070cc> │ │ │ │ bge ff2b9a00 <__bss_end__@@Base+0xfe5070c8> │ │ │ │ bge ff2b9a08 <__bss_end__@@Base+0xfe5070d0> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -392042,42 +392042,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c6c2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c6b64 │ │ │ │ ldr r0, [pc, #60] @ 3c6c30 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c6b64 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, r0, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r4, lr, r0, lsr #32 │ │ │ │ addeq r4, lr, r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r3, ip, asr r5 │ │ │ │ - @ instruction: 0x0063659c │ │ │ │ + rsbeq r6, r3, ip, lsr r5 │ │ │ │ + rsbeq r6, r3, ip, ror r5 │ │ │ │ │ │ │ │ 003c6c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3c6d9c │ │ │ │ @@ -392144,42 +392144,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c6dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c6cb8 │ │ │ │ ldr r0, [pc, #60] @ 3c6dc0 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c6cb8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, ip, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r3, lr, r4, lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r3, lr, ip, asr lr │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r3, r8, ror #8 │ │ │ │ - rsbeq r6, r3, ip, lsr #9 │ │ │ │ + rsbeq r6, r3, r8, asr #8 │ │ │ │ + rsbeq r6, r3, ip, lsl #9 │ │ │ │ │ │ │ │ 003c6dc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -392256,22 +392256,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3c7004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c6e08 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c6f40 │ │ │ │ mov r0, #0 │ │ │ │ b 3c6e0c │ │ │ │ ldr r3, [pc, #192] @ 3c7008 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -392290,47 +392290,47 @@ │ │ │ │ beq 3c6fcc │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c700c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c6f38 │ │ │ │ ldr r0, [pc, #80] @ 3c7010 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c6e08 │ │ │ │ ldr r0, [pc, #64] @ 3c7014 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c6f38 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, r8, lsr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r8, lsr #26 │ │ │ │ addeq r3, lr, r8, lsl #26 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, lsr lr │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r3, r4, asr #7 │ │ │ │ + rsbeq r6, r3, r4, lsr #7 │ │ │ │ andeq r5, r0, ip, ror #8 │ │ │ │ - rsbeq r6, r3, ip, asr #5 │ │ │ │ - rsbeq r6, r3, r0, ror #6 │ │ │ │ - rsbeq r6, r3, r4, ror #5 │ │ │ │ + rsbeq r6, r3, ip, lsr #5 │ │ │ │ + rsbeq r6, r3, r0, asr #6 │ │ │ │ + rsbeq r6, r3, r4, asr #5 │ │ │ │ │ │ │ │ 003c7018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -392470,15 +392470,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -392488,15 +392488,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 3c74e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c71bc │ │ │ │ ldr r3, [pc, #568] @ 3c74ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7174 │ │ │ │ ldr r3, [pc, #536] @ 3c74e0 │ │ │ │ @@ -392516,15 +392516,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -392533,15 +392533,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3c74f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c7174 │ │ │ │ ldr r3, [pc, #396] @ 3c74f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c712c │ │ │ │ ldr r3, [pc, #356] @ 3c74e0 │ │ │ │ @@ -392558,15 +392558,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -392575,30 +392575,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3c74f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c712c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 3c74fc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c712c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 3c7500 │ │ │ │ @@ -392607,48 +392607,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c71bc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 3c7504 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c7174 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [lr], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r4, lsl #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r8, r7, r4, lsr #12 │ │ │ │ + rsbseq r8, r7, r4, lsl #12 │ │ │ │ umulleq r3, lr, ip, r9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r6, r3, ip, lsr #1 │ │ │ │ + rsbeq r6, r3, ip, lsl #1 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - rsbeq r6, r3, ip, asr #2 │ │ │ │ + rsbeq r6, r3, ip, lsr #2 │ │ │ │ andeq r4, r0, ip, lsr sl │ │ │ │ - strdeq r5, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r6, r3, ip, lsl r0 │ │ │ │ - rsbeq r5, r3, r0, lsr pc │ │ │ │ - rsbeq r6, r3, ip, rrx │ │ │ │ + ldrdeq r5, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + strdeq r5, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r5, r3, r0, lsl pc │ │ │ │ + rsbeq r6, r3, ip, asr #32 │ │ │ │ │ │ │ │ 003c7508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 3c76e4 │ │ │ │ @@ -392712,22 +392712,22 @@ │ │ │ │ beq 3c76cc │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3c7704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c75ac │ │ │ │ ldr r2, [pc, #192] @ 3c7708 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c75ac │ │ │ │ ldr r2, [pc, #160] @ 3c76fc │ │ │ │ @@ -392742,47 +392742,47 @@ │ │ │ │ beq 3c76b8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c770c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c75ac │ │ │ │ ldr r0, [pc, #80] @ 3c7710 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c75ac │ │ │ │ ldr r0, [pc, #64] @ 3c7714 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c75ac │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [lr], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r4, ror #11 │ │ │ │ @ instruction: 0x008e35b8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r4, ror #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r5, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq r5, [r3], #-244 @ 0xffffff0c @ │ │ │ │ andeq r3, r0, ip, lsr #30 │ │ │ │ - rsbeq r5, r3, r8, asr #29 │ │ │ │ - rsbeq r5, r3, r4, lsl pc │ │ │ │ - strheq r5, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r5, r3, r8, lsr #29 │ │ │ │ + strdeq r5, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00635f94 │ │ │ │ │ │ │ │ 003c7718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 3c7890 │ │ │ │ @@ -392856,41 +392856,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c78b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c77f4 │ │ │ │ ldr r0, [pc, #60] @ 3c78bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c77f4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ addeq r3, lr, r0, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r3, [lr], r0 │ │ │ │ addeq r3, lr, r4, lsr #7 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r4, lsr #9 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, r0, ror lr │ │ │ │ - strheq r5, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, r3, r0, asr lr │ │ │ │ + @ instruction: 0x00635e9c │ │ │ │ │ │ │ │ 003c78c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -392915,33 +392915,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c7984 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #220] @ 3c7a20 │ │ │ │ ldr r3, [pc, #204] @ 3c7a14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c7a0c │ │ │ │ ldr r2, [pc, #188] @ 3c7a24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b14e0 │ │ │ │ + b 9b14b8 │ │ │ │ ldr r3, [pc, #156] @ 3c7a28 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7934 │ │ │ │ ldr r3, [pc, #140] @ 3c7a2c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -392956,38 +392956,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c7a34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c7934 │ │ │ │ ldr r0, [pc, #52] @ 3c7a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c7934 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, r0, lsr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, lr, r8, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq r3, [lr], r8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r5, r0, ip, ror #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, r0, lsr #27 │ │ │ │ - ldrdeq r5, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r5, r3, r0, lsl #27 │ │ │ │ + strheq r5, [r3], #-216 @ 0xffffff28 @ │ │ │ │ │ │ │ │ 003c7a3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 3c7c04 │ │ │ │ @@ -393072,48 +393072,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c7c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c7af0 │ │ │ │ ldr r0, [pc, #72] @ 3c7c28 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c7af0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, r4, asr #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r3, lr, r4, r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r3, lr, r4, lsr #32 │ │ │ │ @ instruction: 0x000014bc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, r8, asr #24 │ │ │ │ - rsbeq r5, r3, r8, lsl #25 │ │ │ │ + rsbeq r5, r3, r8, lsr #24 │ │ │ │ + rsbeq r5, r3, r8, ror #24 │ │ │ │ │ │ │ │ 003c7c2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -393174,48 +393174,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3c7db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c7c9c │ │ │ │ ldr r2, [pc, #88] @ 3c7db4 │ │ │ │ ldr r3, [pc, #52] @ 3c7d94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c7d8c │ │ │ │ ldr r0, [pc, #56] @ 3c7db8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r2, lr, ip, asr #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r2, lr, ip, lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r2, lr, r8, ror lr │ │ │ │ andeq r4, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r3, r4, ror fp │ │ │ │ + rsbeq r5, r3, r4, asr fp │ │ │ │ addeq r2, lr, r0, asr #27 │ │ │ │ - rsbeq r5, r3, ip, lsl #23 │ │ │ │ + rsbeq r5, r3, ip, ror #22 │ │ │ │ │ │ │ │ 003c7dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -393439,15 +393439,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r7, r0, lsr r7 │ │ │ │ + rsbseq r7, r7, r0, lsl r7 │ │ │ │ bge ff2bb148 <__bss_end__@@Base+0xfe508810> │ │ │ │ bge ff2bb150 <__bss_end__@@Base+0xfe508818> │ │ │ │ │ │ │ │ 003c8144 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -393489,15 +393489,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -393505,21 +393505,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -393534,15 +393534,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -393550,38 +393550,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 9d6260 │ │ │ │ + bl 9d6238 │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -393656,15 +393656,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 3c8564 │ │ │ │ ldr r3, [pc, #332] @ 3c85ec │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -393694,15 +393694,15 @@ │ │ │ │ bhi 3c85a0 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ ldr r2, [pc, #204] @ 3c85f4 │ │ │ │ ldr r3, [pc, #188] @ 3c85e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394089,20 +394089,20 @@ │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ bl 24aa60 │ │ │ │ strdeq r2, [lr], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r2, lr, r4, lsr r4 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - @ instruction: 0x00776c94 │ │ │ │ - rsbeq r4, r3, ip, asr #28 │ │ │ │ - rsbeq r4, r3, r8, lsl #29 │ │ │ │ - rsbseq r6, r7, r0, ror ip │ │ │ │ - rsbeq r4, r3, r4, lsr #28 │ │ │ │ - rsbeq r4, r3, r4, lsr lr │ │ │ │ + rsbseq r6, r7, r4, ror ip │ │ │ │ + rsbeq r4, r3, ip, lsr #28 │ │ │ │ + rsbeq r4, r3, r8, ror #28 │ │ │ │ + rsbseq r6, r7, r0, asr ip │ │ │ │ + rsbeq r4, r3, r4, lsl #28 │ │ │ │ + rsbeq r4, r3, r4, lsl lr │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 003c8b64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -394197,17 +394197,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c8ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r7, r0, asr #21 │ │ │ │ - rsbeq r4, r3, r8, ror ip │ │ │ │ - ldrsheq fp, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r6, r7, r0, lsr #21 │ │ │ │ + rsbeq r4, r3, r8, asr ip │ │ │ │ + ldrsbeq fp, [r0], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 003c8cec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 3c8e84 │ │ │ │ @@ -394285,15 +394285,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 249608 │ │ │ │ b 3c8d6c │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ b 3c8d6c │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 5a73e8 │ │ │ │ @@ -394307,17 +394307,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addeq r1, lr, r8, lsl lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r1, lr, r8, lsr #27 │ │ │ │ - rsbseq r6, r7, ip, lsl r9 │ │ │ │ - ldrdeq r4, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq fp, r0, r4, asr r8 │ │ │ │ + ldrsheq r6, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + strheq r4, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq fp, r0, r4, lsr r8 │ │ │ │ │ │ │ │ 003c8e9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -394344,15 +394344,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 249608 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 99e324 │ │ │ │ + bl 99e2fc │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 3c8fc0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 3c8fc0 │ │ │ │ @@ -394365,15 +394365,15 @@ │ │ │ │ b 3c8f80 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 3c8f10 │ │ │ │ ldr r2, [pc, #108] @ 3c8ff4 │ │ │ │ ldr r3, [pc, #100] @ 3c8ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394390,15 +394390,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 3c8f80 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, r0, ror #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @@ -394427,15 +394427,15 @@ │ │ │ │ beq 3c9054 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 3c90fc │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 3c90b8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -394521,26 +394521,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bac24 │ │ │ │ + bl 9babfc │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 9bad18 │ │ │ │ + bl 9bacf0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 3c90bc │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -394584,15 +394584,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 249608 │ │ │ │ b 3c92e0 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3c925c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -394609,28 +394609,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3c91bc │ │ │ │ b 3c925c │ │ │ │ ldr r3, [pc, #108] @ 3c93c4 │ │ │ │ b 3c9188 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 3c91bc │ │ │ │ b 3c925c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 3c93c8 │ │ │ │ ldr r1, [pc, #60] @ 3c93cc │ │ │ │ @@ -394645,17 +394645,17 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff2bc3bc <__bss_end__@@Base+0xfe509a84> │ │ │ │ addeq r1, lr, r8, asr sl │ │ │ │ bge ff2bc3cc <__bss_end__@@Base+0xfe509a94> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff2bc3d0 <__bss_end__@@Base+0xfe509a98> │ │ │ │ - ldrsheq r6, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq r4, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq fp, r0, r0, lsr r3 │ │ │ │ + ldrsbeq r6, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x00634590 │ │ │ │ + rsbseq fp, r0, r0, lsl r3 │ │ │ │ │ │ │ │ 003c93d4 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -394669,17 +394669,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9428 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r7, r0, lsl #7 │ │ │ │ - rsbeq r4, r3, r8, lsr r5 │ │ │ │ - ldrheq fp, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r6, r7, r0, ror #6 │ │ │ │ + rsbeq r4, r3, r8, lsl r5 │ │ │ │ + @ instruction: 0x0070b298 │ │ │ │ │ │ │ │ 003c942c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -394763,15 +394763,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 3c9618 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3c95cc │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 3c95cc │ │ │ │ @@ -394843,24 +394843,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ ldrdeq r1, [lr], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r1, lr, r0, lsr r6 │ │ │ │ - rsbseq r6, r7, r0, asr #4 │ │ │ │ - rsbseq r6, r7, ip, lsr #2 │ │ │ │ - ldrdeq r4, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r6, r7, r0, lsr #4 │ │ │ │ + rsbseq r6, r7, ip, lsl #2 │ │ │ │ + strheq r4, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rsbseq r6, r7, r0, lsl #2 │ │ │ │ - strheq r4, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r4, r3, r8, lsl r3 │ │ │ │ - ldrsbeq r6, [r7], #-12 @ │ │ │ │ - @ instruction: 0x00634290 │ │ │ │ - rsbseq fp, r0, r0, lsl r0 │ │ │ │ + rsbseq r6, r7, r0, ror #1 │ │ │ │ + @ instruction: 0x00634298 │ │ │ │ + strdeq r4, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrheq r6, [r7], #-12 @ │ │ │ │ + rsbeq r4, r3, r0, ror r2 │ │ │ │ + ldrsheq sl, [r0], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 003c96fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -394888,17 +394888,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9784 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c9788 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r7, r4, lsr #32 │ │ │ │ - ldrdeq r4, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq sl, r0, r8, asr pc │ │ │ │ + rsbseq r6, r7, r4 │ │ │ │ + strheq r4, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sl, r0, r8, lsr pc │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 003c978c : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3c97d8 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -394948,17 +394948,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c985c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c9860 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, ip, asr #30 │ │ │ │ - rsbeq r4, r3, r0, lsl #2 │ │ │ │ - rsbseq sl, r0, r0, lsl #29 │ │ │ │ + rsbseq r5, r7, ip, lsr #30 │ │ │ │ + rsbeq r4, r3, r0, ror #1 │ │ │ │ + rsbseq sl, r0, r0, ror #28 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003c9864 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c9890 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -394978,17 +394978,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c98cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c98d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsbeq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ - @ instruction: 0x00634090 │ │ │ │ - rsbseq sl, r0, r0, lsl lr │ │ │ │ + ldrheq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, r3, r0, ror r0 │ │ │ │ + ldrsheq sl, [r0], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 003c98d4 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003c98d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -395067,39 +395067,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3c9a3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3c9a40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsbeq r5, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r3, r3, r8, lsl #31 │ │ │ │ - rsbeq r4, r3, r0, lsl r0 │ │ │ │ - rsbseq r5, r7, ip, lsr #27 │ │ │ │ - rsbeq r3, r3, r0, ror #30 │ │ │ │ - strdeq r3, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + ldrheq r5, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r3, r3, r8, ror #30 │ │ │ │ + strdeq r3, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r5, r7, ip, lsl #27 │ │ │ │ + rsbeq r3, r3, r0, asr #30 │ │ │ │ + ldrdeq r3, [r3], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq r5, r7, r8, lsl #27 │ │ │ │ - rsbeq r3, r3, ip, lsr pc │ │ │ │ - strheq r3, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r5, r7, r8, ror #26 │ │ │ │ + rsbeq r3, r3, ip, lsl pc │ │ │ │ + @ instruction: 0x00633f98 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003c9a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71b3c0 │ │ │ │ + bl 71b398 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -395134,15 +395134,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71ade0 │ │ │ │ + bl 71adb8 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3c9bc4 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 3c9ba8 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -395177,15 +395177,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71b3c0 │ │ │ │ + bl 71b398 │ │ │ │ mov r0, #0 │ │ │ │ b 3c9b68 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bl 24b854 │ │ │ │ addeq r1, lr, r8, rrx │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, ip, lsr #31 │ │ │ │ @@ -395280,17 +395280,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3c9d60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - rsbseq r5, r7, r0, asr sl │ │ │ │ - rsbeq r3, r3, r4, lsl #24 │ │ │ │ - rsbseq sl, r0, r4, lsl #19 │ │ │ │ + rsbseq r5, r7, r0, lsr sl │ │ │ │ + rsbeq r3, r3, r4, ror #23 │ │ │ │ + rsbseq sl, r0, r4, ror #18 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003c9d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -395366,15 +395366,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9bac24 │ │ │ │ + bl 9babfc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 3ca0f8 │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -395393,15 +395393,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bad18 │ │ │ │ + bl 9bacf0 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -395445,15 +395445,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 3c9fe8 │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9bad18 │ │ │ │ + bl 9bacf0 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 3c9f18 │ │ │ │ bl 248ae0 │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 24b00c │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -395491,48 +395491,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3ca110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c9f78 │ │ │ │ ldr r0, [pc, #72] @ 3ca114 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3c9f78 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r8, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r0, ror ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq r0, lr, ip, fp │ │ │ │ andeq r5, r0, ip, ror r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r3, ip, lsr r9 │ │ │ │ - rsbeq r3, r3, r4, lsr #19 │ │ │ │ + rsbeq r3, r3, ip, lsl r9 │ │ │ │ + rsbeq r3, r3, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -395607,26 +395607,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ca384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ca18c │ │ │ │ ldr r3, [pc, #216] @ 3ca378 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca1b8 │ │ │ │ @@ -395643,55 +395643,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3ca388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ca1b8 │ │ │ │ ldr r0, [pc, #96] @ 3ca38c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ca1b8 │ │ │ │ ldr r0, [pc, #68] @ 3ca390 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ca18c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r0, ror #19 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r8, lsr #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, lr, ip, asr r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r3, r8, ror #16 │ │ │ │ - ldrdeq r3, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r3, r3, r4, lsr #16 │ │ │ │ - rsbeq r3, r3, r0, lsl #16 │ │ │ │ + rsbeq r3, r3, r8, asr #16 │ │ │ │ + strheq r3, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r3, r3, r4, lsl #16 │ │ │ │ + rsbeq r3, r3, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3ca658 │ │ │ │ mov r5, r3 │ │ │ │ @@ -395786,26 +395786,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ca678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 3ca460 │ │ │ │ b 3ca41c │ │ │ │ ldr r3, [pc, #240] @ 3ca66c │ │ │ │ @@ -395826,61 +395826,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3ca67c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ca484 │ │ │ │ ldr r2, [pc, #100] @ 3ca66c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ca4e4 │ │ │ │ b 3ca414 │ │ │ │ ldr r0, [pc, #96] @ 3ca680 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ca484 │ │ │ │ ldr r0, [pc, #68] @ 3ca684 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 3ca560 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r8, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r4, asr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq r0, lr, r0, r6 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0063359c │ │ │ │ - rsbeq r3, r3, r0, lsl #10 │ │ │ │ - rsbeq r3, r3, r0, lsr r5 │ │ │ │ + rsbeq r3, r3, ip, ror r5 │ │ │ │ + rsbeq r3, r3, r0, ror #9 │ │ │ │ rsbeq r3, r3, r0, lsl r5 │ │ │ │ + strdeq r3, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3cacc4 │ │ │ │ ldr r2, [pc, #1572] @ 3cacc8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -395942,15 +395942,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 3cace0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3cab18 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3ca890 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -396031,21 +396031,21 @@ │ │ │ │ beq 3caca0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3cacf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca7e8 │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -396068,21 +396068,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 3cacf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca724 │ │ │ │ ldr r2, [pc, #832] @ 3cacfc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3ca6e0 │ │ │ │ ldr r2, [pc, #776] @ 3cacd8 │ │ │ │ @@ -396097,21 +396097,21 @@ │ │ │ │ beq 3cac3c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 3cad00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ca6e0 │ │ │ │ ldr r3, [pc, #720] @ 3cad04 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca84c │ │ │ │ @@ -396129,23 +396129,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3cad08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca84c │ │ │ │ ldr r3, [pc, #540] @ 3cacd4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca80c │ │ │ │ ldr r3, [pc, #524] @ 3cacd8 │ │ │ │ @@ -396161,23 +396161,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 3cad0c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca80c │ │ │ │ ldr r3, [pc, #472] @ 3cad10 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca724 │ │ │ │ ldr r3, [pc, #396] @ 3cacd8 │ │ │ │ @@ -396193,21 +396193,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3cad14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca724 │ │ │ │ ldr r3, [pc, #360] @ 3cad18 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca7e8 │ │ │ │ ldr r3, [pc, #276] @ 3cacd8 │ │ │ │ @@ -396222,95 +396222,95 @@ │ │ │ │ beq 3cac90 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3cad1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca7e8 │ │ │ │ ldr r0, [pc, #252] @ 3cad20 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca84c │ │ │ │ ldr r0, [pc, #224] @ 3cad24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ca6e0 │ │ │ │ ldr r0, [pc, #208] @ 3cad28 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca80c │ │ │ │ ldr r0, [pc, #188] @ 3cad2c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca80c │ │ │ │ ldr r0, [pc, #168] @ 3cad30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca724 │ │ │ │ ldr r0, [pc, #156] @ 3cad34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca7e8 │ │ │ │ ldr r0, [pc, #144] @ 3cad38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca7e8 │ │ │ │ ldr r0, [pc, #132] @ 3cad3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ca724 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, ip, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, lr, r8, asr r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r0, lsr #24 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r3, ip, ror #10 │ │ │ │ + rsbeq r3, r3, ip, asr #10 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r0, lr, r8, asr #5 │ │ │ │ andeq r1, r0, ip, lsr ip │ │ │ │ - rsbeq r3, r3, ip, lsr #9 │ │ │ │ + rsbeq r3, r3, ip, lsl #9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, r3, ip, lsl #5 │ │ │ │ + rsbeq r3, r3, ip, ror #4 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbeq r3, r3, r8, lsl #3 │ │ │ │ + rsbeq r3, r3, r8, ror #2 │ │ │ │ andeq r2, r0, r0, asr #29 │ │ │ │ - strdeq r3, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r3, r3, r0, lsl #4 │ │ │ │ + ldrdeq r3, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r3, r3, r0, ror #3 │ │ │ │ andeq r3, r0, r0, ror #14 │ │ │ │ - rsbeq r3, r3, r8, lsl #2 │ │ │ │ + rsbeq r3, r3, r8, ror #1 │ │ │ │ andeq r4, r0, r0, asr #3 │ │ │ │ - rsbeq r3, r3, r0, lsr #4 │ │ │ │ - strdeq r3, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - strheq r2, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r3, r3, r8, lsl r1 │ │ │ │ - rsbeq r3, r3, r0, lsl #2 │ │ │ │ - rsbeq r3, r3, r0, rrx │ │ │ │ - ldrdeq r3, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r3, r3, ip, asr r1 │ │ │ │ - rsbeq r2, r3, r0, asr #31 │ │ │ │ + rsbeq r3, r3, r0, lsl #4 │ │ │ │ + ldrdeq r3, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x00632f94 │ │ │ │ + strdeq r3, [r3], #-8 @ │ │ │ │ + rsbeq r3, r3, r0, ror #1 │ │ │ │ + rsbeq r3, r3, r0, asr #32 │ │ │ │ + strheq r3, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r3, r3, ip, lsr r1 │ │ │ │ + rsbeq r2, r3, r0, lsr #31 │ │ │ │ │ │ │ │ 003cad40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396359,17 +396359,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3cae0c │ │ │ │ ldr r0, [pc, #24] @ 3cae10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r8, lsl #22 │ │ │ │ - @ instruction: 0x0063319c │ │ │ │ - rsbseq r9, r0, ip, asr #17 │ │ │ │ + rsbseq r4, r7, r8, ror #21 │ │ │ │ + rsbeq r3, r3, ip, ror r1 │ │ │ │ + rsbseq r9, r0, ip, lsr #17 │ │ │ │ │ │ │ │ 003cae14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -396438,17 +396438,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addeq pc, sp, r8, ror #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, sp, r4, lsl #25 │ │ │ │ - rsbseq r4, r7, r4, ror #19 │ │ │ │ - rsbeq r3, r3, r8, ror r0 │ │ │ │ - rsbseq r9, r0, r8, lsr #15 │ │ │ │ + rsbseq r4, r7, r4, asr #19 │ │ │ │ + rsbeq r3, r3, r8, asr r0 │ │ │ │ + rsbseq r9, r0, r8, lsl #15 │ │ │ │ │ │ │ │ 003caf48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -396515,17 +396515,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ @ instruction: 0x008dfbb4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, sp, r4, lsr #22 │ │ │ │ - ldrheq r4, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r2, r3, ip, asr #30 │ │ │ │ - rsbseq r9, r0, ip, ror r6 │ │ │ │ + @ instruction: 0x00774898 │ │ │ │ + rsbeq r2, r3, ip, lsr #30 │ │ │ │ + rsbseq r9, r0, ip, asr r6 │ │ │ │ │ │ │ │ 003cb074 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003cb078 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb09c │ │ │ │ @@ -396545,17 +396545,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb0d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r4, asr #16 │ │ │ │ - ldrdeq r2, [r3], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r9, r0, r8, lsl #12 │ │ │ │ + rsbseq r4, r7, r4, lsr #16 │ │ │ │ + strheq r2, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r9, r0, r8, ror #11 │ │ │ │ │ │ │ │ 003cb0dc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb0fc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396571,17 +396571,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb138 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r4, ror #15 │ │ │ │ - rsbeq r2, r3, r8, ror lr │ │ │ │ - rsbseq r9, r0, r8, lsr #11 │ │ │ │ + rsbseq r4, r7, r4, asr #15 │ │ │ │ + rsbeq r2, r3, r8, asr lr │ │ │ │ + rsbseq r9, r0, r8, lsl #11 │ │ │ │ │ │ │ │ 003cb13c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb15c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396597,17 +396597,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb198 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r4, lsl #15 │ │ │ │ - rsbeq r2, r3, r8, lsl lr │ │ │ │ - rsbseq r9, r0, r8, asr #10 │ │ │ │ + rsbseq r4, r7, r4, ror #14 │ │ │ │ + strdeq r2, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, r0, r8, lsr #10 │ │ │ │ │ │ │ │ 003cb19c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -396644,17 +396644,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb24c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsbeq r4, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r2, r3, r4, ror #26 │ │ │ │ - @ instruction: 0x00709494 │ │ │ │ + ldrheq r4, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r3, r4, asr #26 │ │ │ │ + rsbseq r9, r0, r4, ror r4 │ │ │ │ │ │ │ │ 003cb250 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb288 │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -396676,17 +396676,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb2c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r8, asr r6 │ │ │ │ - rsbeq r2, r3, ip, ror #25 │ │ │ │ - rsbseq r9, r0, ip, lsl r4 │ │ │ │ + rsbseq r4, r7, r8, lsr r6 │ │ │ │ + rsbeq r2, r3, ip, asr #25 │ │ │ │ + ldrsheq r9, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 003cb2c8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb2e8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396702,17 +396702,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb324 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsheq r4, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r2, r3, ip, lsl #25 │ │ │ │ - ldrheq r9, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsbeq r4, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r2, r3, ip, ror #24 │ │ │ │ + @ instruction: 0x0070939c │ │ │ │ │ │ │ │ 003cb328 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb348 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396728,17 +396728,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb384 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00774598 │ │ │ │ - rsbeq r2, r3, ip, lsr #24 │ │ │ │ - rsbseq r9, r0, ip, asr r3 │ │ │ │ + rsbseq r4, r7, r8, ror r5 │ │ │ │ + rsbeq r2, r3, ip, lsl #24 │ │ │ │ + rsbseq r9, r0, ip, lsr r3 │ │ │ │ │ │ │ │ 003cb388 : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003cb390 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -397032,23 +397032,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 3cc3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb4e4 │ │ │ │ ldr r3, [pc, #2916] @ 3cc3b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb7b4 │ │ │ │ ldr r3, [pc, #2884] @ 3cc3ac │ │ │ │ @@ -397064,27 +397064,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 3cc3bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb7b4 │ │ │ │ ldr r0, [pc, #2804] @ 3cc3c0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb4e4 │ │ │ │ ldr r3, [pc, #2784] @ 3cc3c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb778 │ │ │ │ ldr r3, [pc, #2740] @ 3cc3ac │ │ │ │ @@ -397100,21 +397100,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 3cc3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb778 │ │ │ │ ldr r3, [pc, #2672] @ 3cc3cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cbfc4 │ │ │ │ ldr r3, [pc, #2620] @ 3cc3ac │ │ │ │ @@ -397130,21 +397130,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 3cc3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 249608 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -397176,25 +397176,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 3cc3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb728 │ │ │ │ ldr r3, [pc, #2368] @ 3cc3dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cc10c │ │ │ │ ldr r3, [pc, #2300] @ 3cc3ac │ │ │ │ @@ -397210,21 +397210,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 3cc3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 249608 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -397256,25 +397256,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 3cc3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb6b8 │ │ │ │ ldr r3, [pc, #2060] @ 3cc3e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb64c │ │ │ │ ldr r3, [pc, #1980] @ 3cc3ac │ │ │ │ @@ -397290,21 +397290,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 3cc3ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb64c │ │ │ │ ldr r3, [pc, #1948] @ 3cc3f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cc078 │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -397339,25 +397339,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 3cc3f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cb568 │ │ │ │ ldr r3, [pc, #1740] @ 3cc3f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb5f8 │ │ │ │ @@ -397374,21 +397374,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 3cc3fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb5f8 │ │ │ │ ldr r3, [pc, #1628] @ 3cc400 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb5ac │ │ │ │ ldr r3, [pc, #1524] @ 3cc3ac │ │ │ │ @@ -397404,21 +397404,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3cc404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb5ac │ │ │ │ ldr r3, [pc, #1516] @ 3cc408 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb440 │ │ │ │ ldr r3, [pc, #1404] @ 3cc3ac │ │ │ │ @@ -397434,21 +397434,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 3cc40c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb440 │ │ │ │ ldr r3, [pc, #1304] @ 3cc3ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3cb9fc │ │ │ │ ldr r3, [pc, #1288] @ 3cc3b0 │ │ │ │ @@ -397460,25 +397460,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3cc410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249608 │ │ │ │ @@ -397499,25 +397499,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3cc414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249608 │ │ │ │ @@ -397544,25 +397544,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 3cc418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249608 │ │ │ │ @@ -397582,21 +397582,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3cc41c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 249608 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -397610,93 +397610,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 249608 │ │ │ │ b 3cbb28 │ │ │ │ ldr r0, [pc, #756] @ 3cc420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb778 │ │ │ │ ldr r0, [pc, #744] @ 3cc424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb5f8 │ │ │ │ ldr r0, [pc, #732] @ 3cc428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb7b4 │ │ │ │ ldr r0, [pc, #720] @ 3cc42c │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb728 │ │ │ │ ldr r0, [pc, #696] @ 3cc430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb440 │ │ │ │ ldr r0, [pc, #684] @ 3cc434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [sl] │ │ │ │ b 3cb9cc │ │ │ │ ldr r0, [pc, #668] @ 3cc438 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr fp, [sl] │ │ │ │ b 3cbfa0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 3cc43c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb64c │ │ │ │ ldr r0, [pc, #628] @ 3cc440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb5ac │ │ │ │ ldr r0, [pc, #616] @ 3cc444 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cb568 │ │ │ │ ldr r0, [pc, #588] @ 3cc448 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cc054 │ │ │ │ ldr r0, [pc, #564] @ 3cc44c │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cb6b8 │ │ │ │ ldr r0, [pc, #540] @ 3cc450 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr fp, [sl] │ │ │ │ b 3cbf04 │ │ │ │ ldr r0, [pc, #516] @ 3cc454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [sl] │ │ │ │ b 3cbb0c │ │ │ │ ldr r0, [pc, #500] @ 3cc458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cc0dc │ │ │ │ ldr r3, [pc, #484] @ 3cc45c │ │ │ │ ldr r1, [pc, #484] @ 3cc460 │ │ │ │ ldr r0, [pc, #484] @ 3cc464 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3cc468 │ │ │ │ @@ -397765,120 +397765,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 3cc4cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addeq pc, sp, r4, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq r4, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsbeq r4, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ addeq pc, sp, r4, lsr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, sp, r0, lsr r6 @ │ │ │ │ andeq r2, r0, r0, asr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r3, ip, lsr ip │ │ │ │ + rsbeq r2, r3, ip, lsl ip │ │ │ │ andeq r1, r0, ip, ror #5 │ │ │ │ - rsbeq r2, r3, r4, lsl #19 │ │ │ │ - strdeq r2, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, r3, r4, ror #18 │ │ │ │ + ldrdeq r2, [r3], #-176 @ 0xffffff50 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r2, r3, ip, lsr #20 │ │ │ │ + rsbeq r2, r3, ip, lsl #20 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq r2, r3, r8, lsr r9 │ │ │ │ + rsbeq r2, r3, r8, lsl r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsbeq r2, r3, r8, rrx │ │ │ │ + rsbeq r2, r3, r8, asr #32 │ │ │ │ andeq r1, r0, r4, ror #11 │ │ │ │ - rsbeq r2, r3, r0, asr r5 │ │ │ │ - rsbeq r1, r3, r8, lsr #30 │ │ │ │ + rsbeq r2, r3, r0, lsr r5 │ │ │ │ + rsbeq r1, r3, r8, lsl #30 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - rsbeq r2, r3, r4, lsl r5 │ │ │ │ + strdeq r2, [r3], #-68 @ 0xffffffbc @ │ │ │ │ andeq r3, r0, r0, lsr #29 │ │ │ │ - ldrdeq r1, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r1, [r3], #-220 @ 0xffffff24 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r3, r8, asr #6 │ │ │ │ + rsbeq r2, r3, r8, lsr #6 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - strheq r2, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x00632398 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r3, r0, ror r5 │ │ │ │ - strdeq r1, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r1, r3, ip, asr fp │ │ │ │ - rsbeq r1, r3, r8, lsr #21 │ │ │ │ - rsbeq r1, r3, r4, ror #29 │ │ │ │ - @ instruction: 0x00632290 │ │ │ │ - rsbeq r1, r3, r4, ror #31 │ │ │ │ - rsbeq r2, r3, r0, asr #2 │ │ │ │ - strdeq r1, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r2, r3, r8, asr #5 │ │ │ │ - strheq r2, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - strheq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq r1, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r2, r3, ip, lsr r0 │ │ │ │ - rsbeq r1, r3, r0, ror r9 │ │ │ │ - rsbeq r1, r3, r4, asr r9 │ │ │ │ + rsbeq r2, r3, r0, asr r5 │ │ │ │ + ldrdeq r1, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r1, r3, ip, lsr fp │ │ │ │ + rsbeq r1, r3, r8, lsl #21 │ │ │ │ + rsbeq r1, r3, r4, asr #29 │ │ │ │ + rsbeq r2, r3, r0, ror r2 │ │ │ │ + rsbeq r1, r3, r4, asr #31 │ │ │ │ + rsbeq r2, r3, r0, lsr #2 │ │ │ │ + ldrdeq r1, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r2, r3, r8, lsr #5 │ │ │ │ + @ instruction: 0x00632198 │ │ │ │ + @ instruction: 0x00631994 │ │ │ │ + strheq r1, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r2, r3, ip, lsl r0 │ │ │ │ + rsbeq r1, r3, r0, asr r9 │ │ │ │ rsbeq r1, r3, r4, lsr r9 │ │ │ │ - rsbeq r1, r3, ip, lsl r9 │ │ │ │ - rsbeq r1, r3, r8, asr #28 │ │ │ │ - @ instruction: 0x00631d90 │ │ │ │ - rsbseq r3, r7, r0, lsl #13 │ │ │ │ - rsbeq r1, r3, r0, lsl sp │ │ │ │ - rsbeq r1, r3, r4, asr #28 │ │ │ │ + rsbeq r1, r3, r4, lsl r9 │ │ │ │ + strdeq r1, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r1, r3, r8, lsr #28 │ │ │ │ + rsbeq r1, r3, r0, ror sp │ │ │ │ + rsbseq r3, r7, r0, ror #12 │ │ │ │ + strdeq r1, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r1, r3, r4, lsr #28 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r3, r7, ip, asr r6 │ │ │ │ - rsbeq r1, r3, ip, ror #25 │ │ │ │ - rsbeq r2, r3, ip, lsl r0 │ │ │ │ + rsbseq r3, r7, ip, lsr r6 │ │ │ │ + rsbeq r1, r3, ip, asr #25 │ │ │ │ + strdeq r1, [r3], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - rsbseq r3, r7, r8, lsr r6 │ │ │ │ - rsbeq r1, r3, r8, asr #25 │ │ │ │ - strdeq r1, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - andeq r0, r0, sp, ror #2 │ │ │ │ rsbseq r3, r7, r8, lsl r6 │ │ │ │ rsbeq r1, r3, r8, lsr #25 │ │ │ │ - ldrsheq r3, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r1, r3, r4, lsl #25 │ │ │ │ - rsbeq r1, r3, ip, lsl #26 │ │ │ │ - rsbseq r3, r7, ip, asr #11 │ │ │ │ - rsbeq r1, r3, ip, asr ip │ │ │ │ - @ instruction: 0x00631d90 │ │ │ │ + ldrdeq r1, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + andeq r0, r0, sp, ror #2 │ │ │ │ + ldrsheq r3, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r1, r3, r8, lsl #25 │ │ │ │ + ldrsbeq r3, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r1, r3, r4, ror #24 │ │ │ │ + rsbeq r1, r3, ip, ror #25 │ │ │ │ + rsbseq r3, r7, ip, lsr #11 │ │ │ │ + rsbeq r1, r3, ip, lsr ip │ │ │ │ + rsbeq r1, r3, r0, ror sp │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - rsbseq r3, r7, r8, lsr #11 │ │ │ │ - rsbeq r1, r3, r8, lsr ip │ │ │ │ - rsbeq r1, r3, r0, asr #25 │ │ │ │ + rsbseq r3, r7, r8, lsl #11 │ │ │ │ + rsbeq r1, r3, r8, lsl ip │ │ │ │ + rsbeq r1, r3, r0, lsr #25 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq r3, r7, r4, lsl #11 │ │ │ │ - rsbeq r1, r3, r4, lsl ip │ │ │ │ - rsbeq r1, r3, r4, lsr #24 │ │ │ │ + rsbseq r3, r7, r4, ror #10 │ │ │ │ + strdeq r1, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r1, r3, r4, lsl #24 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - rsbseq r3, r7, ip, lsr #7 │ │ │ │ - rsbeq r1, r3, r0, asr #20 │ │ │ │ - rsbeq r1, r3, r0, ror sp │ │ │ │ - rsbseq r3, r7, r8, lsl #7 │ │ │ │ - rsbeq r1, r3, r8, lsl sl │ │ │ │ - rsbeq r1, r3, ip, asr #22 │ │ │ │ + rsbseq r3, r7, ip, lsl #7 │ │ │ │ + rsbeq r1, r3, r0, lsr #20 │ │ │ │ + rsbeq r1, r3, r0, asr sp │ │ │ │ + rsbseq r3, r7, r8, ror #6 │ │ │ │ + strdeq r1, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r1, r3, ip, lsr #22 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r3, r7, r4, ror #6 │ │ │ │ - strdeq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r1, r3, ip, ror sl │ │ │ │ - andeq r0, r0, r1, asr #2 │ │ │ │ - rsbseq r3, r7, r0, asr #6 │ │ │ │ + rsbseq r3, r7, r4, asr #6 │ │ │ │ ldrdeq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r1, r3, r4, ror #19 │ │ │ │ - rsbseq r3, r7, ip, lsl r3 │ │ │ │ - strheq r1, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r1, r3, r4, ror #21 │ │ │ │ - ldrsheq r3, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r1, r3, r8, lsl #19 │ │ │ │ - @ instruction: 0x00631998 │ │ │ │ + rsbeq r1, r3, ip, asr sl │ │ │ │ + andeq r0, r0, r1, asr #2 │ │ │ │ + rsbseq r3, r7, r0, lsr #6 │ │ │ │ + strheq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r1, r3, r4, asr #19 │ │ │ │ + ldrsheq r3, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x00631990 │ │ │ │ + rsbeq r1, r3, r4, asr #21 │ │ │ │ + ldrsbeq r3, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r1, r3, r8, ror #18 │ │ │ │ + rsbeq r1, r3, r8, ror r9 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - ldrsbeq r3, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r1, r3, r4, ror #18 │ │ │ │ - @ instruction: 0x00631c94 │ │ │ │ + ldrheq r3, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r1, r3, r4, asr #18 │ │ │ │ + rsbeq r1, r3, r4, ror ip │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - ldrheq r3, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r1, r3, r0, asr #18 │ │ │ │ - rsbeq r1, r3, r4, ror sl │ │ │ │ + @ instruction: 0x00773290 │ │ │ │ + rsbeq r1, r3, r0, lsr #18 │ │ │ │ + rsbeq r1, r3, r4, asr sl │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 3cc4d0 │ │ │ │ ldr r1, [pc, #-124] @ 3cc4d4 │ │ │ │ ldr r0, [pc, #-124] @ 3cc4d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -397973,17 +397973,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc6d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc6dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r4, asr #4 │ │ │ │ - ldrdeq r1, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r8, r0, r4 │ │ │ │ + rsbseq r3, r7, r4, lsr #4 │ │ │ │ + strheq r1, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r7, r0, r4, ror #31 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 003cc6e0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc714 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -398005,17 +398005,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc750 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, ip, asr #3 │ │ │ │ - rsbeq r1, r3, r0, ror #16 │ │ │ │ - @ instruction: 0x00707f90 │ │ │ │ + rsbseq r3, r7, ip, lsr #3 │ │ │ │ + rsbeq r1, r3, r0, asr #16 │ │ │ │ + rsbseq r7, r0, r0, ror pc │ │ │ │ │ │ │ │ 003cc754 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc780 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -398034,17 +398034,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc7bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r0, ror #2 │ │ │ │ - strdeq r1, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r7, r0, r0, lsr #30 │ │ │ │ + rsbseq r3, r7, r0, asr #2 │ │ │ │ + ldrdeq r1, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r7, r0, r0, lsl #30 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 003cc7c4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc7e4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -398061,17 +398061,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc820 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsheq r3, [r7], #-12 @ │ │ │ │ - rsbeq r1, r3, ip, lsl #15 │ │ │ │ - ldrheq r7, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsbeq r3, [r7], #-12 @ │ │ │ │ + rsbeq r1, r3, ip, ror #14 │ │ │ │ + @ instruction: 0x00707e9c │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003cc828 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc838 │ │ │ │ mov r2, #10 │ │ │ │ b 249608 │ │ │ │ @@ -398084,17 +398084,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc874 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc878 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r8, lsr #1 │ │ │ │ - rsbeq r1, r3, r8, lsr r7 │ │ │ │ - rsbseq r7, r0, r8, ror #28 │ │ │ │ + rsbseq r3, r7, r8, lsl #1 │ │ │ │ + rsbeq r1, r3, r8, lsl r7 │ │ │ │ + rsbseq r7, r0, r8, asr #28 │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003cc87c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -398108,15 +398108,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3cc8e4 │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -398130,17 +398130,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc924 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc928 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsheq r2, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r1, r3, r8, lsl #13 │ │ │ │ - ldrheq r7, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsbeq r2, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r1, r3, r8, ror #12 │ │ │ │ + @ instruction: 0x00707d98 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003cc92c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc940 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -398154,17 +398154,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc97c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc980 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r7, r0, lsr #31 │ │ │ │ - rsbeq r1, r3, r0, lsr r6 │ │ │ │ - rsbseq r7, r0, r0, ror #26 │ │ │ │ + rsbseq r2, r7, r0, lsl #31 │ │ │ │ + rsbeq r1, r3, r0, lsl r6 │ │ │ │ + rsbseq r7, r0, r0, asr #26 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 003cc984 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc9ac │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -398183,17 +398183,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc9e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r7, r4, lsr pc │ │ │ │ - rsbeq r1, r3, r8, asr #11 │ │ │ │ - ldrsheq r7, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r2, r7, r4, lsl pc │ │ │ │ + rsbeq r1, r3, r8, lsr #11 │ │ │ │ + ldrsbeq r7, [r0], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 003cc9ec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cca0c │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -398209,17 +398209,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cca48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cca4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrsbeq r2, [r7], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r1, r3, r4, ror #10 │ │ │ │ - @ instruction: 0x00707c94 │ │ │ │ + ldrheq r2, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r1, r3, r4, asr #10 │ │ │ │ + rsbseq r7, r0, r4, ror ip │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003cca50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -398308,21 +398308,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3ccd50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r0, #0 │ │ │ │ b 3ccafc │ │ │ │ ldr r3, [pc, #356] @ 3ccd54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 3ccaf8 │ │ │ │ @@ -398340,88 +398340,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3ccd58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ccaf8 │ │ │ │ ldr r3, [pc, #200] @ 3ccd4c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ccce4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3ccd5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ccab0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ccb6c │ │ │ │ b 3ccbe0 │ │ │ │ ldr r0, [pc, #116] @ 3ccd60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cccc8 │ │ │ │ ldr r0, [pc, #104] @ 3ccd64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ccaf8 │ │ │ │ ldr r0, [pc, #72] @ 3ccd68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ccbe0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strheq lr, [sp], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq lr, sp, r4, r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq lr, sp, r8, lsl r0 │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, r0, lsl #9 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r3, ip, lsr #19 │ │ │ │ - andeq r3, r0, ip, lsl #31 │ │ │ │ - @ instruction: 0x00631990 │ │ │ │ - rsbeq r1, r3, r0, lsr r8 │ │ │ │ - rsbeq r1, r3, r8, asr r8 │ │ │ │ rsbeq r1, r3, ip, lsl #19 │ │ │ │ - rsbeq r1, r3, ip, lsr #17 │ │ │ │ + andeq r3, r0, ip, lsl #31 │ │ │ │ + rsbeq r1, r3, r0, ror r9 │ │ │ │ + rsbeq r1, r3, r0, lsl r8 │ │ │ │ + rsbeq r1, r3, r8, lsr r8 │ │ │ │ + rsbeq r1, r3, ip, ror #18 │ │ │ │ + rsbeq r1, r3, ip, lsl #17 │ │ │ │ │ │ │ │ 003ccd6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 3cd3e8 │ │ │ │ @@ -398498,15 +398498,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3cd1e4 │ │ │ │ mov r5, #0 │ │ │ │ b 3cceec │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3cd264 │ │ │ │ @@ -398543,33 +398543,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 3cd40c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cce00 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3cd2e4 │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccec0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 3cd070 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -398582,22 +398582,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99e2d8 │ │ │ │ + bl 99e2b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 99e324 │ │ │ │ + bl 99e2fc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -398607,40 +398607,40 @@ │ │ │ │ bhi 3cd39c │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ b 3cceec │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccec0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99e2d8 │ │ │ │ + bl 99e2b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 99e324 │ │ │ │ + bl 99e2fc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 3cd038 │ │ │ │ @@ -398663,21 +398663,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3cd414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ccdc0 │ │ │ │ ldr r3, [pc, #680] @ 3cd418 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ccefc │ │ │ │ ldr r3, [pc, #640] @ 3cd404 │ │ │ │ @@ -398693,49 +398693,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3cd41c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ccefc │ │ │ │ cmp r6, #0 │ │ │ │ bne 3ccfbc │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccec0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99e2d8 │ │ │ │ + bl 99e2b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 99e324 │ │ │ │ + bl 99e2fc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 3cd050 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -398758,21 +398758,21 @@ │ │ │ │ beq 3cd3d4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3cd424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cce00 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 249608 │ │ │ │ @@ -398795,73 +398795,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3cd42c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cce00 │ │ │ │ ldr r0, [pc, #176] @ 3cd430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ccdc0 │ │ │ │ ldr r0, [pc, #164] @ 3cd434 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ccefc │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 249608 │ │ │ │ b 3cceec │ │ │ │ ldr r0, [pc, #124] @ 3cd438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cce00 │ │ │ │ ldr r0, [pc, #112] @ 3cd43c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cce00 │ │ │ │ ldr r0, [pc, #100] @ 3cd440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cce00 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umulleq sp, sp, r8, sp @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, sp, r8, ror sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, sp, r0, lsl sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r3, ip, lsr #16 │ │ │ │ + rsbeq r1, r3, ip, lsl #16 │ │ │ │ @ instruction: 0x000041bc │ │ │ │ - strheq r1, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x00631598 │ │ │ │ andeq r1, r0, r0, asr #27 │ │ │ │ - rsbeq r1, r3, ip, ror r7 │ │ │ │ + rsbeq r1, r3, ip, asr r7 │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ - rsbeq r1, r3, ip, asr #10 │ │ │ │ + rsbeq r1, r3, ip, lsr #10 │ │ │ │ andeq r2, r0, r4, lsr #10 │ │ │ │ - rsbeq r1, r3, r4, ror #10 │ │ │ │ - rsbeq r1, r3, r8, ror #7 │ │ │ │ - rsbeq r1, r3, r8, lsl #12 │ │ │ │ - rsbeq r1, r3, r0, ror #10 │ │ │ │ - rsbeq r1, r3, r4, lsr #8 │ │ │ │ - rsbeq r1, r3, r8, lsr #9 │ │ │ │ + rsbeq r1, r3, r4, asr #10 │ │ │ │ + rsbeq r1, r3, r8, asr #7 │ │ │ │ + rsbeq r1, r3, r8, ror #11 │ │ │ │ + rsbeq r1, r3, r0, asr #10 │ │ │ │ + rsbeq r1, r3, r4, lsl #8 │ │ │ │ + rsbeq r1, r3, r8, lsl #9 │ │ │ │ │ │ │ │ 003cd444 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3cda58 │ │ │ │ @@ -398909,15 +398909,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3cd5d4 │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ca688 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -398930,15 +398930,15 @@ │ │ │ │ bhi 3cd560 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3cd5bc │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9ba9a8 │ │ │ │ + bl 9ba980 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cd7ac │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3cda68 │ │ │ │ ldr r3, [pc, #1232] @ 3cda5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -398984,21 +398984,21 @@ │ │ │ │ beq 3cd8c4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3cda78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3cd838 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3cd954 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399021,21 +399021,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 3cda80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd7a4 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3cd840 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3cd680 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -399059,23 +399059,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 3cda88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd4bc │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cd96c │ │ │ │ mov r0, #0 │ │ │ │ b 3cd580 │ │ │ │ ldr r3, [pc, #728] @ 3cda8c │ │ │ │ @@ -399099,23 +399099,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3cda90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd57c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cd8bc │ │ │ │ ldr r3, [pc, #588] @ 3cda94 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399133,28 +399133,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3cda98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r7, #16 │ │ │ │ b 3cd4c0 │ │ │ │ ldr r0, [pc, #464] @ 3cda9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd660 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cd7a4 │ │ │ │ ldr r3, [pc, #444] @ 3cdaa0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399172,21 +399172,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3cdaa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd7a4 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cd8d4 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cd718 │ │ │ │ b 3cd4bc │ │ │ │ @@ -399208,85 +399208,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3cdaac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd7a4 │ │ │ │ ldr r0, [pc, #196] @ 3cdab0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd57c │ │ │ │ ldr r0, [pc, #176] @ 3cdab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd7a4 │ │ │ │ ldr r0, [pc, #164] @ 3cdab8 │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd8bc │ │ │ │ ldr r0, [pc, #148] @ 3cdabc │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd4bc │ │ │ │ ldr r0, [pc, #132] @ 3cdac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd7a4 │ │ │ │ ldr r0, [pc, #120] @ 3cdac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cd7a4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sp, sp, r0, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq sp, sp, ip, r6 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq sp, sp, r4, r5 @ │ │ │ │ andeq r3, r0, r8, asr #15 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r3, r8, ror r3 │ │ │ │ + rsbeq r1, r3, r8, asr r3 │ │ │ │ andeq r1, r0, r8, asr r9 │ │ │ │ - strdeq r1, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r1, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, ip, lsr ip │ │ │ │ - rsbeq r1, r3, r8, ror #7 │ │ │ │ + rsbeq r1, r3, r8, asr #7 │ │ │ │ andeq r5, r0, r0, ror #5 │ │ │ │ - rsbeq r1, r3, r4, lsr #9 │ │ │ │ + rsbeq r1, r3, r4, lsl #9 │ │ │ │ andeq r4, r0, r8, ror sp │ │ │ │ - rsbeq r1, r3, r8, lsr #3 │ │ │ │ - rsbeq r1, r3, r4, asr r1 │ │ │ │ - andeq r2, r0, r4, lsr #11 │ │ │ │ rsbeq r1, r3, r8, lsl #3 │ │ │ │ + rsbeq r1, r3, r4, lsr r1 │ │ │ │ + andeq r2, r0, r4, lsr #11 │ │ │ │ + rsbeq r1, r3, r8, ror #2 │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ - rsbeq r1, r3, r4, lsl #5 │ │ │ │ - rsbeq r1, r3, r4, lsr r3 │ │ │ │ - rsbeq r1, r3, r8, lsr #4 │ │ │ │ - rsbeq r1, r3, r8, lsl #1 │ │ │ │ - rsbeq r1, r3, ip, lsl #3 │ │ │ │ - strdeq r1, [r3], #-0 @ │ │ │ │ - rsbeq r1, r3, r4, asr r2 │ │ │ │ + rsbeq r1, r3, r4, ror #4 │ │ │ │ + rsbeq r1, r3, r4, lsl r3 │ │ │ │ + rsbeq r1, r3, r8, lsl #4 │ │ │ │ + rsbeq r1, r3, r8, rrx │ │ │ │ + rsbeq r1, r3, ip, ror #2 │ │ │ │ + ldrdeq r1, [r3], #-0 @ │ │ │ │ + rsbeq r1, r3, r4, lsr r2 │ │ │ │ add r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb r0, [r0, #3409] @ 0xd51 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3cdae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ addeq lr, r3, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3cdc10 │ │ │ │ ldr r1, [pc, #276] @ 3cdc14 │ │ │ │ @@ -399342,37 +399342,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3cdc30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cdb34 │ │ │ │ ldr r0, [pc, #48] @ 3cdc34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cdb34 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sp, sp, r0, lsr #32 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, sp, r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ ldrdeq ip, [sp], r4 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r3, r4, ror r1 │ │ │ │ - @ instruction: 0x0063119c │ │ │ │ + rsbeq r1, r3, r4, asr r1 │ │ │ │ + rsbeq r1, r3, ip, ror r1 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3db374 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3db800 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399429,15 +399429,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #400] @ 3cded4 │ │ │ │ ldr r1, [pc, #400] @ 3cded8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r8, [pc, #388] @ 3cdedc │ │ │ │ ldr fp, [pc, #388] @ 3cdee0 │ │ │ │ @@ -399446,25 +399446,25 @@ │ │ │ │ add fp, pc, fp │ │ │ │ ldr r9, [pc, #380] @ 3cdee8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #356] @ 3cdeec │ │ │ │ ldr r1, [pc, #356] @ 3cdef0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #324] @ 3cdef4 │ │ │ │ ldr r1, [pc, #324] @ 3cdef8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #316] @ 3cdefc │ │ │ │ ldr r6, [pc, #316] @ 3cdf00 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -399518,46 +399518,46 @@ │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [pc, #144] @ 3cdf1c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r1, r7, r4, lsl #28 │ │ │ │ - rsbeq r9, r0, ip, ror r9 │ │ │ │ - rsbeq r6, sl, r8, asr #28 │ │ │ │ - rsbeq r9, r0, r0, lsl #19 │ │ │ │ - @ instruction: 0x00609998 │ │ │ │ + rsbseq r1, r7, r4, ror #27 │ │ │ │ + rsbeq r9, r0, ip, asr r9 │ │ │ │ + rsbeq r6, sl, r8, lsr #28 │ │ │ │ + rsbeq r9, r0, r0, ror #18 │ │ │ │ + rsbeq r9, r0, r8, ror r9 │ │ │ │ addeq ip, sp, r4, asr #27 │ │ │ │ - @ instruction: 0x00631094 │ │ │ │ + rsbeq r1, r3, r4, ror r0 │ │ │ │ andeq r3, r0, r0, lsr r0 │ │ │ │ - ldrdeq r1, [r3], #-0 @ │ │ │ │ - rsbeq r6, r1, r8, lsr #2 │ │ │ │ - rsbeq pc, r0, r0, asr r5 @ │ │ │ │ + strheq r1, [r3], #-0 @ │ │ │ │ + rsbeq r6, r1, r8, lsl #2 │ │ │ │ + rsbeq pc, r0, r0, lsr r5 @ │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #30 │ │ │ │ @ instruction: 0x009bf2f4 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ sbcsne r8, r3, r6, lsl #1 │ │ │ │ - ldrdeq r0, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + strheq r0, [r3], #-248 @ 0xffffff08 @ │ │ │ │ strdeq sp, [r3], r8 │ │ │ │ - rsbeq r0, r3, r8, asr #31 │ │ │ │ - ldrdeq r0, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r0, r3, r8, lsr #31 │ │ │ │ + strheq r0, [r3], #-240 @ 0xffffff10 @ │ │ │ │ umulleq r3, ip, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ 3ce0ac │ │ │ │ ldr r2, [pc, #372] @ 3ce0b0 │ │ │ │ @@ -399612,21 +399612,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3ce0cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cdf70 │ │ │ │ ldr r3, [pc, #148] @ 3ce0d0 │ │ │ │ ldr r0, [pc, #148] @ 3ce0d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -399647,30 +399647,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #60] @ 3ce0dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cdf70 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r4, ror #23 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, sp, r4, asr #23 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq ip, sp, r0, fp │ │ │ │ andeq r3, r0, r8, ror #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r3, r8, asr #28 │ │ │ │ + rsbeq r0, r3, r8, lsr #28 │ │ │ │ andeq r4, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x00630e90 │ │ │ │ + rsbeq r0, r3, r0, ror lr │ │ │ │ addeq ip, sp, r0, asr #21 │ │ │ │ - rsbeq r0, r3, r0, lsl lr │ │ │ │ + strdeq r0, [r3], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3ce354 │ │ │ │ @@ -399736,23 +399736,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3ce380 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce160 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ce160 │ │ │ │ ldr r2, [pc, #328] @ 3ce384 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399771,15 +399771,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3ce388 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce214 │ │ │ │ ldr r2, [pc, #224] @ 3ce38c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -399799,54 +399799,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ce390 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce214 │ │ │ │ ldr r0, [pc, #120] @ 3ce394 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce160 │ │ │ │ ldr r0, [pc, #104] @ 3ce398 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce160 │ │ │ │ ldr r0, [pc, #88] @ 3ce39c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce160 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r8, lsl sl │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, sp, r4, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ @ instruction: 0x008dc9b0 │ │ │ │ andeq r4, r0, r0, ror #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00630d98 │ │ │ │ + rsbeq r0, r3, r8, ror sp │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rsbeq r0, r3, r8, lsl #25 │ │ │ │ + rsbeq r0, r3, r8, ror #24 │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - rsbeq r0, r3, r0, lsr sp │ │ │ │ - rsbeq r0, r3, r4, ror #26 │ │ │ │ - rsbeq r0, r3, r8, asr #25 │ │ │ │ - rsbeq r0, r3, r8, lsr #24 │ │ │ │ + rsbeq r0, r3, r0, lsl sp │ │ │ │ + rsbeq r0, r3, r4, asr #26 │ │ │ │ + rsbeq r0, r3, r8, lsr #25 │ │ │ │ + rsbeq r0, r3, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3ce694 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3ce698 │ │ │ │ @@ -399912,23 +399912,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3ce6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce410 │ │ │ │ ldr r3, [pc, #432] @ 3ce6a4 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -399952,22 +399952,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3ce6bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3ce418 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #24 │ │ │ │ @@ -399999,59 +399999,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ce6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce418 │ │ │ │ ldr r0, [pc, #116] @ 3ce6c8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3ce418 │ │ │ │ ldr r0, [pc, #92] @ 3ce6cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce410 │ │ │ │ ldr r0, [pc, #80] @ 3ce6d0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce418 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r0, ror #14 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, sp, r8, lsr r7 │ │ │ │ strdeq ip, [sp], ip @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq r0, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00630c94 │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq r0, r3, ip, lsr fp │ │ │ │ + rsbeq r0, r3, ip, lsl fp │ │ │ │ andeq r3, r0, r4, lsl r8 │ │ │ │ - ldrdeq r0, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x00630a9c │ │ │ │ - rsbeq r0, r3, r0, ror fp │ │ │ │ - ldrdeq r0, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + strheq r0, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r0, r3, ip, ror sl │ │ │ │ + rsbeq r0, r3, r0, asr fp │ │ │ │ + strheq r0, [r3], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3cea0c │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3cea10 │ │ │ │ @@ -400117,23 +400117,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3cea2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce74c │ │ │ │ ldr r3, [pc, #500] @ 3cea1c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ce8a8 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -400183,22 +400183,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3cea38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce834 │ │ │ │ ldr r3, [pc, #272] @ 3cea3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ce858 │ │ │ │ ldr r3, [pc, #228] @ 3cea24 │ │ │ │ @@ -400214,68 +400214,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3cea40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce858 │ │ │ │ ldr r0, [pc, #156] @ 3cea44 │ │ │ │ ldr r1, [pc, #100] @ 3cea10 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3cea08 │ │ │ │ ldr r0, [pc, #124] @ 3cea48 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #108] @ 3cea4c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce834 │ │ │ │ ldr r0, [pc, #88] @ 3cea50 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ce858 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, ip, lsr #8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq ip, sp, ip, lsl #8 │ │ │ │ addeq ip, sp, r8, asr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, asr #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r3, ip, ror #21 │ │ │ │ + rsbeq r0, r3, ip, asr #21 │ │ │ │ @ instruction: 0x008dc2bc │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ - rsbeq r0, r3, r0, lsl #18 │ │ │ │ + rsbeq r0, r3, r0, ror #17 │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ - rsbeq r0, r3, r8, ror #17 │ │ │ │ + rsbeq r0, r3, r8, asr #17 │ │ │ │ addeq ip, sp, r4, ror r1 │ │ │ │ - rsbeq r0, r3, r4, lsl #19 │ │ │ │ - rsbeq r0, r3, r0, ror r8 │ │ │ │ - rsbeq r0, r3, ip, asr #17 │ │ │ │ + rsbeq r0, r3, r4, ror #18 │ │ │ │ + rsbeq r0, r3, r0, asr r8 │ │ │ │ + rsbeq r0, r3, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3ceb04 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -400283,25 +400283,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3ceb08 │ │ │ │ ldr r1, [pc, #136] @ 3ceb0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #116] @ 3ceb10 │ │ │ │ ldr r1, [pc, #116] @ 3ceb14 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #84] @ 3ceb18 │ │ │ │ ldr r2, [pc, #84] @ 3ceb1c │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -400312,21 +400312,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r1, [r7], #-8 @ │ │ │ │ - rsbeq r0, r3, ip, lsl #18 │ │ │ │ - rsbeq lr, r1, r0, lsr r4 │ │ │ │ - rsbeq r8, r0, r8, lsl #24 │ │ │ │ - ldrdeq r6, [sl], #-4 @ │ │ │ │ - rsbeq sp, r2, r0, lsr #4 │ │ │ │ - strdeq r6, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x00771098 │ │ │ │ + rsbeq r0, r3, ip, ror #17 │ │ │ │ + rsbeq lr, r1, r0, lsl r4 │ │ │ │ + rsbeq r8, r0, r8, ror #23 │ │ │ │ + strheq r6, [sl], #-4 @ │ │ │ │ + rsbeq sp, r2, r0, lsl #4 │ │ │ │ + ldrdeq r6, [r2], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3cebf0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -400337,15 +400337,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f9fc │ │ │ │ cmp r5, #4 │ │ │ │ @@ -400371,17 +400371,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r8, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3da4cc │ │ │ │ - ldrsbeq r0, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq lr, r1, r0, ror #6 │ │ │ │ - rsbeq r0, r3, r8, lsr r8 │ │ │ │ + ldrheq r0, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq lr, r1, r0, asr #6 │ │ │ │ + rsbeq r0, r3, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #340] @ 3ced68 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400395,15 +400395,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #288] @ 3ced7c │ │ │ │ ldr r3, [pc, #288] @ 3ced80 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -400452,40 +400452,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ced94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cec74 │ │ │ │ ldr r0, [pc, #60] @ 3ced98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cec74 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, r7, r0, lsl pc │ │ │ │ + ldrsheq r0, [r7], #-224 @ 0xffffff20 @ │ │ │ │ strdeq fp, [sp], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r3, r0, asr r7 │ │ │ │ - rsbeq lr, r1, r8, ror r2 │ │ │ │ + rsbeq r0, r3, r0, lsr r7 │ │ │ │ + rsbeq lr, r1, r8, asr r2 │ │ │ │ addeq fp, sp, r0, asr #29 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq fp, sp, ip, ror lr │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r3, r4, asr r6 │ │ │ │ - rsbeq r0, r3, r4, lsl #13 │ │ │ │ + rsbeq r0, r3, r4, lsr r6 │ │ │ │ + rsbeq r0, r3, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #484] @ 3cef98 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400500,15 +400500,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r4, [pc, #428] @ 3cefac │ │ │ │ ldr r3, [pc, #428] @ 3cefb0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -400530,15 +400530,15 @@ │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ bl 5adb64 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 43a0c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ceeb0 │ │ │ │ ldr r2, [pc, #316] @ 3cefc0 │ │ │ │ ldr r3, [pc, #280] @ 3cefa0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -400553,26 +400553,26 @@ │ │ │ │ b 438a4c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 43b0fc │ │ │ │ cmp r4, #5 │ │ │ │ bne 3ceeb4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r2, r5, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ bl 439f3c │ │ │ │ b 3cee7c │ │ │ │ ldr r3, [pc, #176] @ 3cefc4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -400592,43 +400592,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3cefd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cee18 │ │ │ │ ldr r0, [pc, #72] @ 3cefd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cee18 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, r7, r0, ror sp │ │ │ │ + rsbseq r0, r7, r0, asr sp │ │ │ │ addeq fp, sp, r4, asr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - strheq r0, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrdeq lr, [r1], #-8 @ │ │ │ │ + @ instruction: 0x00630590 │ │ │ │ + strheq lr, [r1], #-8 @ │ │ │ │ addeq fp, sp, ip, lsl sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - rsbseq r0, r7, ip, ror #25 │ │ │ │ - rsbeq r5, r1, r4, ror r0 │ │ │ │ - @ instruction: 0x0060e498 │ │ │ │ + rsbseq r0, r7, ip, asr #25 │ │ │ │ + rsbeq r5, r1, r4, asr r0 │ │ │ │ + rsbeq lr, r0, r8, ror r4 │ │ │ │ umulleq fp, sp, r8, ip │ │ │ │ andeq r2, r0, r4, lsl #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00630498 │ │ │ │ - rsbeq r0, r3, r4, asr #9 │ │ │ │ + rsbeq r0, r3, r8, ror r4 │ │ │ │ + rsbeq r0, r3, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2708] @ 3cfa84 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400646,15 +400646,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #2644] @ 3cfa9c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3cf7ec │ │ │ │ @@ -400699,28 +400699,28 @@ │ │ │ │ str r1, [r7, #2448] @ 0x990 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2b0 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2424] @ 3cfaac │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r3, [pc, #2380] @ 3cfab0 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ @@ -400730,15 +400730,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2b0 │ │ │ │ add r9, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2308] @ 3cfab4 │ │ │ │ @@ -400746,15 +400746,15 @@ │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r8, [pc, #2248] @ 3cfab8 │ │ │ │ @@ -400768,15 +400768,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r3 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ @@ -400790,15 +400790,15 @@ │ │ │ │ blt 3cf55c │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 43b084 │ │ │ │ cmp r5, #5 │ │ │ │ bne 3cf268 │ │ │ │ mov r1, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -400811,15 +400811,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ bl 4386f4 │ │ │ │ @@ -400831,15 +400831,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 4417c0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cf500 │ │ │ │ - bl 9975a8 │ │ │ │ + bl 997580 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3cfa5c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ mov r1, #2 │ │ │ │ @@ -400869,19 +400869,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r6, r4, #135168 @ 0x21000 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1776] @ 3cfadc │ │ │ │ @@ -401002,22 +401002,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3cfafc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cf294 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3cf2f8 │ │ │ │ ldr r3, [pc, #1272] @ 3cfb00 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -401039,22 +401039,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1160] @ 3cfb04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cf2f8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cf948 │ │ │ │ cmp r3, #0 │ │ │ │ ble 3cf4a8 │ │ │ │ @@ -401096,22 +401096,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3cfb0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cf4a8 │ │ │ │ ldr r3, [pc, #920] @ 3cfb08 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf4a8 │ │ │ │ @@ -401129,22 +401129,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 3cfb10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cf4a8 │ │ │ │ ldr r3, [pc, #800] @ 3cfb14 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf05c │ │ │ │ @@ -401165,21 +401165,21 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 3cfb18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cf064 │ │ │ │ ldr r3, [pc, #668] @ 3cfb1c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf414 │ │ │ │ @@ -401205,29 +401205,29 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3cfb20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cf414 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf4a8 │ │ │ │ ldr r3, [pc, #440] @ 3cfb08 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -401251,117 +401251,117 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3cfb24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3cf694 │ │ │ │ ldr r0, [pc, #324] @ 3cfb28 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3cf694 │ │ │ │ ldr r0, [pc, #304] @ 3cfb2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cf05c │ │ │ │ ldr r0, [pc, #292] @ 3cfb30 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cf414 │ │ │ │ ldr r0, [pc, #268] @ 3cfb34 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cf4a8 │ │ │ │ ldr r0, [pc, #252] @ 3cfb38 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cf294 │ │ │ │ ldr r0, [pc, #236] @ 3cfb3c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3cf2f8 │ │ │ │ ldr r0, [pc, #220] @ 3cfb40 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537094 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #208] @ 3cfb44 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537094 │ │ │ │ ldr r0, [pc, #200] @ 3cfb48 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537094 │ │ │ │ - rsbseq r0, r7, r4, lsr fp │ │ │ │ + rsbseq r0, r7, r4, lsl fp │ │ │ │ addeq fp, sp, r4, lsl fp │ │ │ │ addeq fp, sp, r0, lsl fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r0, r3, r8, ror #6 │ │ │ │ - @ instruction: 0x0061de90 │ │ │ │ + rsbeq r0, r3, r8, asr #6 │ │ │ │ + rsbeq sp, r1, r0, ror lr │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ addeq ip, r3, r4, lsr #26 │ │ │ │ - strdeq r0, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq r0, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq r0, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0x00630398 │ │ │ │ - rsbeq r0, r3, r4, asr r3 │ │ │ │ - rsbseq r0, r7, r8, lsr #18 │ │ │ │ - strheq r4, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq lr, r0, r4, ror #1 │ │ │ │ - rsbseq r0, r7, r0, ror r8 │ │ │ │ - strdeq r4, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq lr, r0, r4, lsr #32 │ │ │ │ - rsbseq r0, r7, r8, lsl #15 │ │ │ │ - rsbeq r8, r0, r4, lsl #6 │ │ │ │ - ldrdeq r5, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r0, r3, r8, ror r3 │ │ │ │ + rsbeq r0, r3, r4, lsr r3 │ │ │ │ + rsbseq r0, r7, r8, lsl #18 │ │ │ │ + @ instruction: 0x00614c90 │ │ │ │ + rsbeq lr, r0, r4, asr #1 │ │ │ │ + rsbseq r0, r7, r0, asr r8 │ │ │ │ + ldrdeq r4, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq lr, r0, r4 │ │ │ │ + rsbseq r0, r7, r8, ror #14 │ │ │ │ + rsbeq r8, r0, r4, ror #5 │ │ │ │ + strheq r5, [sl], #-112 @ 0xffffff90 @ │ │ │ │ addeq ip, lr, r4, ror #26 │ │ │ │ andeq r1, r2, r6, lsr sp │ │ │ │ addeq fp, sp, r0, ror #12 │ │ │ │ - rsbseq r0, r7, r4, asr #12 │ │ │ │ + rsbseq r0, r7, r4, lsr #12 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r8, lsr pc @ │ │ │ │ + rsbeq pc, r2, r8, lsl pc @ │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq pc, r2, r4, asr pc @ │ │ │ │ + rsbeq pc, r2, r4, lsr pc @ │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - rsbeq pc, r2, r0, ror #31 │ │ │ │ - rsbeq pc, r2, ip, asr pc @ │ │ │ │ + rsbeq pc, r2, r0, asr #31 │ │ │ │ + rsbeq pc, r2, ip, lsr pc @ │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ - rsbeq pc, r2, ip, lsl #24 │ │ │ │ + rsbeq pc, r2, ip, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ - rsbeq pc, r2, ip, ror #26 │ │ │ │ - rsbeq pc, r2, r0, ror sp @ │ │ │ │ - @ instruction: 0x0062fd9c │ │ │ │ - rsbeq pc, r2, r0, asr #21 │ │ │ │ - rsbeq pc, r2, r4, ror #25 │ │ │ │ - rsbeq pc, r2, r8, asr sp @ │ │ │ │ - rsbeq pc, r2, ip, lsr #22 │ │ │ │ - rsbeq pc, r2, r4, asr #23 │ │ │ │ - strdeq pc, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq pc, r2, r4, lsr fp @ │ │ │ │ - strdeq pc, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq pc, r2, ip, asr #26 │ │ │ │ + rsbeq pc, r2, r0, asr sp @ │ │ │ │ + rsbeq pc, r2, ip, ror sp @ │ │ │ │ + rsbeq pc, r2, r0, lsr #21 │ │ │ │ + rsbeq pc, r2, r4, asr #25 │ │ │ │ + rsbeq pc, r2, r8, lsr sp @ │ │ │ │ + rsbeq pc, r2, ip, lsl #22 │ │ │ │ + rsbeq pc, r2, r4, lsr #23 │ │ │ │ + ldrdeq pc, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq pc, r2, r4, lsl fp @ │ │ │ │ + ldrdeq pc, [r2], #-184 @ 0xffffff48 @ │ │ │ │ add r0, r0, #131072 @ 0x20000 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -401655,41 +401655,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d0064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3cff64 │ │ │ │ ldr r0, [pc, #56] @ 3d0068 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3cff64 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [sp], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq sl, [sp], r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008dabb0 │ │ │ │ andeq r1, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r0, ror #18 │ │ │ │ - rsbeq pc, r2, ip, ror r9 @ │ │ │ │ + rsbeq pc, r2, r0, asr #18 │ │ │ │ + rsbeq pc, r2, ip, asr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3d019c │ │ │ │ ldr r1, [pc, #280] @ 3d01a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -401741,41 +401741,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d01bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3d00bc │ │ │ │ ldr r0, [pc, #56] @ 3d01c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3d00bc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umulleq sl, sp, r8, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r8, ror sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r8, asr sl │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r4, ror #16 │ │ │ │ - rsbeq pc, r2, r0, lsl #17 │ │ │ │ + rsbeq pc, r2, r4, asr #16 │ │ │ │ + rsbeq pc, r2, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #392] @ 3d0364 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [pc, #388] @ 3d0368 │ │ │ │ @@ -401852,44 +401852,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3d0384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0258 │ │ │ │ ldr r0, [pc, #64] @ 3d0388 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0258 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r0, lsl #18 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008da8bc │ │ │ │ andeq r3, r0, r8, lsl #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq pc, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq pc, r2, r0, lsr r7 @ │ │ │ │ + ldrdeq pc, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, r2, r0, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3d0504 │ │ │ │ ldr r2, [pc, #352] @ 3d0508 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -401952,48 +401952,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3d0524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d03dc │ │ │ │ ldr r0, [pc, #72] @ 3d0528 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d03dc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, ror r7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r8, asr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r8, lsr r7 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq pc, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq pc, r2, r8, ror r6 @ │ │ │ │ + ldrdeq pc, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq pc, r2, r8, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3d0854 │ │ │ │ ldr r1, [pc, #784] @ 3d0858 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -402054,21 +402054,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3d0874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0590 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d0590 │ │ │ │ ldr r3, [pc, #520] @ 3d0878 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -402087,21 +402087,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3d087c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0588 │ │ │ │ ldr r3, [pc, #408] @ 3d0880 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d07e8 │ │ │ │ @@ -402118,22 +402118,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3d0884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3d0580 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d0580 │ │ │ │ ldr r3, [pc, #272] @ 3d0888 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -402153,68 +402153,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3d088c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0580 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3d0580 │ │ │ │ b 3d0770 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3d0588 │ │ │ │ b 3d0668 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3d0590 │ │ │ │ b 3d05e4 │ │ │ │ ldr r0, [pc, #124] @ 3d0890 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d075c │ │ │ │ ldr r0, [pc, #108] @ 3d0894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0588 │ │ │ │ ldr r0, [pc, #96] @ 3d0898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0590 │ │ │ │ ldr r0, [pc, #84] @ 3d089c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0580 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [sp], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008da5b8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r4, lsl #11 │ │ │ │ andeq r4, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq pc, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + strheq pc, [r2], #-116 @ 0xffffff8c @ │ │ │ │ andeq r3, r0, ip, lsl r9 │ │ │ │ - rsbeq pc, r2, r4, ror #12 │ │ │ │ + rsbeq pc, r2, r4, asr #12 │ │ │ │ andeq r2, r0, r8, asr ip │ │ │ │ - @ instruction: 0x0062f49c │ │ │ │ + rsbeq pc, r2, ip, ror r4 @ │ │ │ │ andeq r3, r0, r4, lsl r3 │ │ │ │ - rsbeq pc, r2, r8, ror r4 @ │ │ │ │ - rsbeq pc, r2, r4, lsl r4 @ │ │ │ │ - @ instruction: 0x0062f590 │ │ │ │ - rsbeq pc, r2, ip, ror #12 │ │ │ │ - rsbeq pc, r2, r8, lsl #9 │ │ │ │ + rsbeq pc, r2, r8, asr r4 @ │ │ │ │ + strdeq pc, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, r2, r0, ror r5 @ │ │ │ │ + rsbeq pc, r2, ip, asr #12 │ │ │ │ + rsbeq pc, r2, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #320] @ 3d09f8 │ │ │ │ ldr ip, [pc, #320] @ 3d09fc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402277,40 +402277,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d0a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d08fc │ │ │ │ ldr r0, [pc, #52] @ 3d0a1c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d08fc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r4, ror #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, ip, asr #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq sl, [sp], ip │ │ │ │ andeq r4, r0, ip, lsr #29 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, ip, lsr r5 @ │ │ │ │ - rsbeq pc, r2, r8, asr r5 @ │ │ │ │ + rsbeq pc, r2, ip, lsl r5 @ │ │ │ │ + rsbeq pc, r2, r8, lsr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #312] @ 3d0b70 │ │ │ │ ldr r3, [pc, #312] @ 3d0b74 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402371,40 +402371,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d0b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0a7c │ │ │ │ ldr r0, [pc, #52] @ 3d0b94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0a7c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r4, ror #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, sp, r4, asr #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, sp, r0, lsl #1 │ │ │ │ andeq r4, r0, r4, asr #18 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r8, lsl r4 @ │ │ │ │ - rsbeq pc, r2, r0, lsr r4 @ │ │ │ │ + strdeq pc, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq pc, r2, r0, lsl r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #316] @ 3d0cec │ │ │ │ lsl r4, r2, #16 │ │ │ │ ldr r2, [pc, #312] @ 3d0cf0 │ │ │ │ @@ -402457,22 +402457,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d0d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0bf0 │ │ │ │ ldr r2, [pc, #92] @ 3d0d10 │ │ │ │ ldr r3, [pc, #56] @ 3d0cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -402480,27 +402480,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d0ce8 │ │ │ │ ldr r0, [pc, #60] @ 3d0d14 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r8, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, r4, asr pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, r4, lsr #30 │ │ │ │ andeq r3, r0, r4, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r0, lsl r3 @ │ │ │ │ + strdeq pc, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ addeq r9, sp, r8, ror #28 │ │ │ │ - rsbeq pc, r2, r8, lsl r3 @ │ │ │ │ + strdeq pc, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #304] @ 3d0e60 │ │ │ │ ldr ip, [pc, #304] @ 3d0e64 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402558,41 +402558,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d0e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0d6c │ │ │ │ ldr r0, [pc, #56] @ 3d0e84 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d0d6c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, ip, ror #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, ip, asr #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, r8, lsr #27 │ │ │ │ andeq r2, r0, r8, asr #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, ip, ror #3 │ │ │ │ - rsbeq pc, r2, r4, asr #4 │ │ │ │ + rsbeq pc, r2, ip, asr #3 │ │ │ │ + rsbeq pc, r2, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr ip, [pc, #312] @ 3d0fdc │ │ │ │ ldr r3, [pc, #312] @ 3d0fe0 │ │ │ │ @@ -402653,41 +402653,41 @@ │ │ │ │ beq 3d0fc0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d0ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3d0f08 │ │ │ │ ldr r0, [pc, #56] @ 3d1000 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3d0f08 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r0, ror ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, r0, lsr ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, ip, lsl #24 │ │ │ │ andeq r5, r0, ip, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r2, r0, asr #2 │ │ │ │ - rsbeq pc, r2, r0, lsl #3 │ │ │ │ + rsbeq pc, r2, r0, lsr #2 │ │ │ │ + rsbeq pc, r2, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [pc, #60] @ 3d1060 │ │ │ │ @@ -402781,48 +402781,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3d1218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d10e8 │ │ │ │ ldr r0, [pc, #72] @ 3d121c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d10e8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umulleq r9, sp, r4, sl │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, r8, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, ip, lsr #20 │ │ │ │ andeq r3, r0, r0, lsl r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq lr, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq pc, r2, r4 │ │ │ │ + strheq lr, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq lr, r2, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3d1394 │ │ │ │ ldr r1, [pc, #344] @ 3d1398 │ │ │ │ @@ -402893,39 +402893,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d13b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d1280 │ │ │ │ ldr r0, [pc, #52] @ 3d13b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d1280 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r0, ror #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, r0, asr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, r4, lsl #17 │ │ │ │ andeq r1, r0, r4, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq lr, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - ldrdeq lr, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x0062ee90 │ │ │ │ + strheq lr, [r2], #-228 @ 0xffffff1c @ │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3d1220 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ tst r3, #3072 @ 0xc00 │ │ │ │ ldr r3, [pc, #144] @ 3d1468 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -402948,31 +402948,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3d1470 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r2, [pc, #44] @ 3d146c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #16] @ 3d1474 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ addeq r9, sp, r8, asr #14 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ - rsbeq lr, r2, r4, asr lr │ │ │ │ - rsbeq lr, r2, ip, asr #28 │ │ │ │ + rsbeq lr, r2, r4, lsr lr │ │ │ │ + rsbeq lr, r2, ip, lsr #28 │ │ │ │ bic r3, r2, #33280 @ 0x8200 │ │ │ │ and r2, r2, #4608 @ 0x1200 │ │ │ │ add r1, r0, #131072 @ 0x20000 │ │ │ │ bic r3, r3, #63 @ 0x3f │ │ │ │ cmp r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1] │ │ │ │ mov r2, #0 │ │ │ │ @@ -403064,15 +403064,15 @@ │ │ │ │ ldr r5, [r0, r3, lsl #2] │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ add r5, r8, r5, lsr #4 │ │ │ │ sub sl, r5, sl │ │ │ │ ldrb r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, sl │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ ldr r2, [pc, #588] @ 3d185c │ │ │ │ ldr r3, [pc, #572] @ 3d1850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, fp, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -403122,24 +403122,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3d1870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3d15f8 │ │ │ │ ldr r2, [pc, #324] @ 3d1868 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #32768 @ 0x8000 │ │ │ │ beq 3d17c0 │ │ │ │ @@ -403154,26 +403154,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3d1874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [r4, r2, lsl #2] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r4, r2, lsl #2] │ │ │ │ cmp sl, r8 │ │ │ │ @@ -403198,39 +403198,39 @@ │ │ │ │ sub sl, r5, sl │ │ │ │ b 3d1694 │ │ │ │ ldr r0, [pc, #104] @ 3d1878 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d179c │ │ │ │ ldr r0, [pc, #80] @ 3d187c │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3d15f8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umulleq r9, sp, r4, r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, ip, ror #10 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, ip, lsl #10 │ │ │ │ andeq r4, r0, r8, lsl #19 │ │ │ │ andeq r1, r0, r0, ror #3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0062ec9c │ │ │ │ - @ instruction: 0x0062eb90 │ │ │ │ - rsbeq lr, r2, r8, asr fp │ │ │ │ - ldrdeq lr, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq lr, r2, ip, ror ip │ │ │ │ + rsbeq lr, r2, r0, ror fp │ │ │ │ + rsbeq lr, r2, r8, lsr fp │ │ │ │ + strheq lr, [r2], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3d1a94 │ │ │ │ ldr ip, [pc, #508] @ 3d1a98 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -403295,22 +403295,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3d1ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d18ec │ │ │ │ ldr r3, [pc, #220] @ 3d1aa8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1934 │ │ │ │ ldr r3, [pc, #204] @ 3d1aac │ │ │ │ @@ -403326,66 +403326,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3d1ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d1934 │ │ │ │ ldr r2, [pc, #112] @ 3d1abc │ │ │ │ ldr r3, [pc, #72] @ 3d1a98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1a90 │ │ │ │ ldr r0, [pc, #80] @ 3d1ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #64] @ 3d1ac4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d1934 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, lsl #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, sp, ip, asr r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, sp, r8, lsr #4 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, ip, lsr #21 │ │ │ │ - rsbeq lr, r2, ip, lsr #20 │ │ │ │ + rsbeq lr, r2, ip, lsl #21 │ │ │ │ + rsbeq lr, r2, ip, lsl #20 │ │ │ │ ldrdeq r9, [sp], r0 │ │ │ │ - rsbeq lr, r2, ip, asr #20 │ │ │ │ - rsbeq lr, r2, r4, lsr sl │ │ │ │ + rsbeq lr, r2, ip, lsr #20 │ │ │ │ + rsbeq lr, r2, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #604] @ 0x25c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ ldrb r3, [r7, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ str r6, [r7, #676] @ 0x2a4 │ │ │ │ bne 3d1cf0 │ │ │ │ ldrb r3, [r7, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -403460,15 +403460,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3d1b90 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r9, [r6, #4] │ │ │ │ b 3d1b54 │ │ │ │ ldr r1, [pc, #248] @ 3d1d40 │ │ │ │ add r1, pc, r1 │ │ │ │ bic r2, r3, #2 │ │ │ │ cmp r3, #7 │ │ │ │ cmpne r2, #1024 @ 0x400 │ │ │ │ @@ -403483,59 +403483,59 @@ │ │ │ │ bne 3d1c48 │ │ │ │ b 3d1ba8 │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3d1c48 │ │ │ │ ldr r0, [r7, #780] @ 0x30c │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #784] @ 0x310 │ │ │ │ b 3d1b3c │ │ │ │ ldr r0, [r7, #740] @ 0x2e4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #744] @ 0x2e8 │ │ │ │ b 3d1b30 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #764] @ 0x2fc │ │ │ │ b 3d1b24 │ │ │ │ ldr r0, [r7, #720] @ 0x2d0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #724] @ 0x2d4 │ │ │ │ b 3d1b18 │ │ │ │ ldr r0, [r7, #700] @ 0x2bc │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #704] @ 0x2c0 │ │ │ │ b 3d1b0c │ │ │ │ ldr r0, [r7, #680] @ 0x2a8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r6, [r7, #684] @ 0x2ac │ │ │ │ b 3d1b00 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ bic r2, r2, #36 @ 0x24 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ strh r2, [r7, #2] │ │ │ │ strh r3, [r7, #10] │ │ │ │ bl 3d1880 │ │ │ │ b 3d1bc4 │ │ │ │ - @ instruction: 0x0076e090 │ │ │ │ - rsbseq lr, r6, ip, lsr #9 │ │ │ │ + rsbseq lr, r6, r0, ror r0 │ │ │ │ + rsbseq lr, r6, ip, lsl #9 │ │ │ │ andeq r2, r0, lr, lsl #27 │ │ │ │ muleq r2, lr, r3 │ │ │ │ - ldrsheq lr, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsbeq lr, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3d2104 │ │ │ │ ldr ip, [pc, #936] @ 3d2108 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -403613,30 +403613,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3d2124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3d1dbc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1f60 │ │ │ │ ldr r3, [pc, #564] @ 3d2128 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -403656,21 +403656,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3d212c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d1ac8 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3d1dc4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -403702,23 +403702,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d2134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d1d98 │ │ │ │ ldr r3, [pc, #268] @ 3d2138 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1f80 │ │ │ │ ldr r3, [pc, #220] @ 3d211c │ │ │ │ @@ -403734,67 +403734,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3d213c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d1f80 │ │ │ │ ldr r0, [pc, #156] @ 3d2140 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d1d98 │ │ │ │ ldr r0, [pc, #132] @ 3d2144 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d1ed8 │ │ │ │ ldr r0, [pc, #96] @ 3d2148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d1f60 │ │ │ │ ldr r0, [pc, #84] @ 3d214c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d1f80 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r8, sp, r0, asr #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, sp, ip, lsr #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, sp, r0, asr sp │ │ │ │ andeq r4, r0, r0, lsl #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, r0, asr #13 │ │ │ │ + rsbeq lr, r2, r0, lsr #13 │ │ │ │ andeq r3, r0, r0, ror #3 │ │ │ │ - rsbeq lr, r2, r4, ror #14 │ │ │ │ + rsbeq lr, r2, r4, asr #14 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq lr, r2, r8, ror #9 │ │ │ │ + rsbeq lr, r2, r8, asr #9 │ │ │ │ andeq r1, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x0062e690 │ │ │ │ - rsbeq lr, r2, r8, lsr #9 │ │ │ │ - rsbeq lr, r2, ip, asr r5 │ │ │ │ - rsbeq lr, r2, r0, lsl r6 │ │ │ │ - rsbeq lr, r2, r8, ror #12 │ │ │ │ + rsbeq lr, r2, r0, ror r6 │ │ │ │ + rsbeq lr, r2, r8, lsl #9 │ │ │ │ + rsbeq lr, r2, ip, lsr r5 │ │ │ │ + strdeq lr, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq lr, r2, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #764] @ 3d2468 │ │ │ │ mov fp, r3 │ │ │ │ @@ -403855,15 +403855,15 @@ │ │ │ │ ldr r3, [r3, #936] @ 0x3a8 │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r2, r5, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ strb r3, [sp, #92] @ 0x5c │ │ │ │ @@ -403873,15 +403873,15 @@ │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add fp, fp, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldrb r2, [r9, #8] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsl r1, r2, #1 │ │ │ │ ldrh r3, [r9, r1] │ │ │ │ subs r7, r7, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -403933,15 +403933,15 @@ │ │ │ │ ldr r0, [pc, #260] @ 3d2488 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r1, r3, #1 │ │ │ │ add r2, r0, r3, lsl #3 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -403958,29 +403958,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3d248c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ b 3d23a8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3d2490 │ │ │ │ ldr r1, [pc, #68] @ 3d2494 │ │ │ │ ldr r0, [pc, #68] @ 3d2498 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -403993,19 +403993,19 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, sp, r4, lsl #19 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, sp, r0, lsr #16 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, r4, ror #8 │ │ │ │ - rsbeq lr, r2, r8, asr r3 │ │ │ │ - rsbseq sp, r6, r8, lsr #15 │ │ │ │ - rsbeq sp, r2, ip, ror lr │ │ │ │ - rsbeq lr, r2, r8, ror #7 │ │ │ │ + rsbeq lr, r2, r4, asr #8 │ │ │ │ + rsbeq lr, r2, r8, lsr r3 │ │ │ │ + rsbseq sp, r6, r8, lsl #15 │ │ │ │ + rsbeq sp, r2, ip, asr lr │ │ │ │ + rsbeq lr, r2, r8, asr #7 │ │ │ │ andeq r0, r0, pc, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #716] @ 3d2784 │ │ │ │ ldr ip, [pc, #716] @ 3d2788 │ │ │ │ @@ -404083,23 +404083,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ mov r1, lr │ │ │ │ str lr, [r0, #4] │ │ │ │ str lr, [r0, #8] │ │ │ │ str lr, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3d27a8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2550 │ │ │ │ ldr r0, [pc, #396] @ 3d27ac │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d2550 │ │ │ │ ldr r0, [pc, #364] @ 3d27a0 │ │ │ │ @@ -404115,15 +404115,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3d27b0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d2600 │ │ │ │ ldr r0, [pc, #296] @ 3d27b4 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -404142,42 +404142,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3d27b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d250c │ │ │ │ ldr r0, [pc, #176] @ 3d27bc │ │ │ │ ldr r3, [pc, #120] @ 3d2788 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r0, r3, r0 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d2780 │ │ │ │ ldr r0, [pc, #144] @ 3d27c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #128] @ 3d27c4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d250c │ │ │ │ ldr r0, [pc, #112] @ 3d27c8 │ │ │ │ ldr r3, [pc, #44] @ 3d2788 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -404193,24 +404193,24 @@ │ │ │ │ addeq r8, sp, r4, asr #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, sp, r8, lsl #12 │ │ │ │ addeq r8, sp, r4, asr #11 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, ip, ror #7 │ │ │ │ + rsbeq lr, r2, ip, asr #7 │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ - ldrdeq lr, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + strheq lr, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r1, r0, r4, ror r6 │ │ │ │ - rsbeq lr, r2, r0, ror r1 │ │ │ │ + rsbeq lr, r2, r0, asr r1 │ │ │ │ addeq r8, sp, r0, lsl r4 │ │ │ │ - rsbeq lr, r2, r4, ror r2 │ │ │ │ - @ instruction: 0x0062e19c │ │ │ │ + rsbeq lr, r2, r4, asr r2 │ │ │ │ + rsbeq lr, r2, ip, ror r1 │ │ │ │ addeq r8, sp, r4, asr #7 │ │ │ │ - strheq lr, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x0062e29c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -404313,21 +404313,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3d2b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d28dc │ │ │ │ ldr r3, [pc, #348] @ 3d2b18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404346,23 +404346,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3d2b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d28dc │ │ │ │ ldr r3, [pc, #228] @ 3d2b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3d2890 │ │ │ │ ldr r3, [pc, #188] @ 3d2b0c │ │ │ │ @@ -404378,56 +404378,56 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3d2b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2890 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ b 3d29b4 │ │ │ │ ldr r0, [pc, #108] @ 3d2b28 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d28dc │ │ │ │ ldr r0, [pc, #92] @ 3d2b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d29a4 │ │ │ │ ldr r0, [pc, #80] @ 3d2b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2890 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r8, sp, ip, lsl #6 │ │ │ │ addeq r8, sp, r4, lsl r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ strdeq r8, [sp], r0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, sp, r4, lsl #5 │ │ │ │ addeq r8, sp, r4, lsr #4 │ │ │ │ andeq r2, r0, r4, lsr #16 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r2, r0, ror #2 │ │ │ │ + rsbeq lr, r2, r0, asr #2 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - rsbeq lr, r2, r4, ror r1 │ │ │ │ + rsbeq lr, r2, r4, asr r1 │ │ │ │ andeq r1, r0, r0, asr r5 │ │ │ │ - ldrdeq sp, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq lr, r2, ip, lsl r1 │ │ │ │ - rsbeq lr, r2, r8, lsl #1 │ │ │ │ - rsbeq sp, r2, r0, ror #31 │ │ │ │ + strheq sp, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + strdeq lr, [r2], #-12 @ │ │ │ │ + rsbeq lr, r2, r8, rrx │ │ │ │ + rsbeq sp, r2, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3432] @ 3d38b4 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [pc, #3428] @ 3d38b8 │ │ │ │ @@ -404588,22 +404588,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2788] @ 3d38d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2c6c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbhi r7, [sp, #41] @ 0x29 │ │ │ │ lslhi r2, r7, #16 │ │ │ │ bhi 3d2cb8 │ │ │ │ @@ -404650,23 +404650,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2544] @ 3d38dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2c6c │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r6 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r5] │ │ │ │ bl 3cc9ec │ │ │ │ strh r0, [fp] │ │ │ │ @@ -404692,22 +404692,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3d38e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2c50 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d33f8 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d2d24 │ │ │ │ b 3d2bcc │ │ │ │ @@ -404730,22 +404730,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 3d38ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2bcc │ │ │ │ mov r0, r6 │ │ │ │ bl 3cc6e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d2c78 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -404774,21 +404774,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2080] @ 3d38f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2c78 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2bcc │ │ │ │ ldr r3, [pc, #2056] @ 3d38f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404807,21 +404807,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1964] @ 3d38fc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2bc4 │ │ │ │ orr r4, r4, #48 @ 0x30 │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2bc4 │ │ │ │ @@ -404850,15 +404850,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1800] @ 3d3904 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d3150 │ │ │ │ ldr r3, [pc, #1792] @ 3d3908 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404877,22 +404877,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1688] @ 3d390c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2cd0 │ │ │ │ ldr r3, [pc, #1676] @ 3d3910 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2c40 │ │ │ │ ldr r3, [pc, #1588] @ 3d38cc │ │ │ │ @@ -404914,27 +404914,27 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3d3914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2c40 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d35b4 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -405002,27 +405002,27 @@ │ │ │ │ beq 3d37d0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3d391c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3d2d1c │ │ │ │ ldr r0, [pc, #1192] @ 3d3920 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2bcc │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d2d24 │ │ │ │ b 3d30e8 │ │ │ │ ldr r3, [pc, #1164] @ 3d3924 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405041,21 +405041,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3d3928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2e38 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4] │ │ │ │ beq 3d33a4 │ │ │ │ ldr r3, [pc, #1036] @ 3d392c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -405074,31 +405074,31 @@ │ │ │ │ beq 3d3880 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3d3930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3374 │ │ │ │ ldr r0, [pc, #928] @ 3d3934 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2cd0 │ │ │ │ ldr r0, [pc, #912] @ 3d3938 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2c40 │ │ │ │ ldr r2, [pc, #896] @ 3d393c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d3330 │ │ │ │ ldr r2, [pc, #764] @ 3d38cc │ │ │ │ @@ -405114,21 +405114,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3d3940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3330 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d3740 │ │ │ │ mov r3, #0 │ │ │ │ b 3d3390 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -405151,21 +405151,21 @@ │ │ │ │ beq 3d38a0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3d3948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d338c │ │ │ │ ldr r2, [pc, #592] @ 3d3918 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d3738 │ │ │ │ ldr r2, [pc, #496] @ 3d38cc │ │ │ │ @@ -405180,21 +405180,21 @@ │ │ │ │ beq 3d3870 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3d394c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3374 │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d3380 │ │ │ │ ldr r3, [pc, #432] @ 3d38f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405213,138 +405213,138 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3d3950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d3390 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3d3954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2c50 │ │ │ │ ldr r0, [pc, #384] @ 3d3958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3d2d1c │ │ │ │ ldr r0, [pc, #368] @ 3d395c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [r5] │ │ │ │ b 3d2d3c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3d3960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2c6c │ │ │ │ ldr r0, [pc, #336] @ 3d3964 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2c6c │ │ │ │ ldr r0, [pc, #316] @ 3d3968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2e38 │ │ │ │ ldr r0, [pc, #304] @ 3d396c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2bc4 │ │ │ │ ldr r0, [pc, #284] @ 3d3970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3330 │ │ │ │ ldr r0, [pc, #272] @ 3d3974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d2c78 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #256] @ 3d3978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3374 │ │ │ │ ldr r0, [pc, #244] @ 3d397c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3374 │ │ │ │ ldr r0, [pc, #232] @ 3d3980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d338c │ │ │ │ ldr r0, [pc, #220] @ 3d3984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d3390 │ │ │ │ addeq r7, sp, ip, asr #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, sp, ip, lsl #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, sp, r8, asr #30 │ │ │ │ andeq r3, r0, r4, lsr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0062df98 │ │ │ │ + rsbeq sp, r2, r8, ror pc │ │ │ │ andeq r1, r0, r8, ror #11 │ │ │ │ - rsbeq sp, r2, r0, lsr #28 │ │ │ │ + rsbeq sp, r2, r0, lsl #28 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq sp, r2, r8, lsl sp │ │ │ │ + strdeq sp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ andeq r1, r0, r0, ror #7 │ │ │ │ - rsbeq lr, r2, r0, lsl r3 │ │ │ │ + strdeq lr, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r5, r0, ip, lsl #8 │ │ │ │ - rsbeq sp, r2, r0, lsr #26 │ │ │ │ + rsbeq sp, r2, r0, lsl #26 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - strheq lr, [r2], #-12 @ │ │ │ │ + @ instruction: 0x0062e09c │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ - rsbeq sp, r2, r8, lsl #27 │ │ │ │ + rsbeq sp, r2, r8, ror #26 │ │ │ │ andeq r4, r0, ip, lsr #14 │ │ │ │ - @ instruction: 0x0062dc9c │ │ │ │ + rsbeq sp, r2, ip, ror ip │ │ │ │ andeq r2, r0, r8, ror #26 │ │ │ │ - strdeq sp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq sp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ andeq r3, r0, r4, lsl r7 │ │ │ │ - rsbeq sp, r2, r8, lsr #26 │ │ │ │ - rsbeq sp, r2, r0, lsl #30 │ │ │ │ + rsbeq sp, r2, r8, lsl #26 │ │ │ │ + rsbeq sp, r2, r0, ror #29 │ │ │ │ andeq r1, r0, r4, asr r7 │ │ │ │ - rsbeq sp, r2, r0, ror #18 │ │ │ │ + rsbeq sp, r2, r0, asr #18 │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ - rsbeq sp, r2, r4, ror #22 │ │ │ │ - strheq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - strheq sp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sp, r2, r4, asr #22 │ │ │ │ + @ instruction: 0x0062d998 │ │ │ │ + @ instruction: 0x0062d694 │ │ │ │ @ instruction: 0x000053bc │ │ │ │ - rsbeq sp, r2, ip, lsl #20 │ │ │ │ + rsbeq sp, r2, ip, ror #19 │ │ │ │ andeq r5, r0, ip, lsr r0 │ │ │ │ - ldrdeq sp, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq sp, r2, r0, ror #20 │ │ │ │ - rsbeq sp, r2, ip, asr sl │ │ │ │ - rsbeq sp, r2, r8, lsl r5 │ │ │ │ - strdeq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sp, r2, ip, ror #20 │ │ │ │ - rsbeq sp, r2, r0, asr #11 │ │ │ │ - rsbeq sp, r2, r4, lsr r5 │ │ │ │ - @ instruction: 0x0062d694 │ │ │ │ - rsbeq sp, r2, r4, lsr #15 │ │ │ │ - rsbeq sp, r2, r0, asr #16 │ │ │ │ - rsbeq sp, r2, ip, asr #11 │ │ │ │ - rsbeq sp, r2, ip, asr r9 │ │ │ │ - strheq sp, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sp, r2, r0, asr #19 │ │ │ │ - rsbeq sp, r2, r4, asr #20 │ │ │ │ + strheq sp, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sp, r2, r0, asr #20 │ │ │ │ + rsbeq sp, r2, ip, lsr sl │ │ │ │ + strdeq sp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sp, r2, ip, asr #20 │ │ │ │ + rsbeq sp, r2, r0, lsr #11 │ │ │ │ + rsbeq sp, r2, r4, lsl r5 │ │ │ │ + rsbeq sp, r2, r4, ror r6 │ │ │ │ + rsbeq sp, r2, r4, lsl #15 │ │ │ │ + rsbeq sp, r2, r0, lsr #16 │ │ │ │ + rsbeq sp, r2, ip, lsr #11 │ │ │ │ + rsbeq sp, r2, ip, lsr r9 │ │ │ │ + @ instruction: 0x0062d898 │ │ │ │ + rsbeq sp, r2, r0, lsr #19 │ │ │ │ + rsbeq sp, r2, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #836] @ 3d3ce4 │ │ │ │ ldr r3, [pc, #836] @ 3d3ce8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -405434,25 +405434,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3d3d08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r9, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405483,42 +405483,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3d3d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3d39fc │ │ │ │ ldr r0, [pc, #268] @ 3d3d14 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3d39fc │ │ │ │ ldr r0, [pc, #232] @ 3d3d18 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3d3b44 │ │ │ │ ldr r3, [pc, #196] @ 3d3d1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405537,46 +405537,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3d3d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3a74 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3d3d24 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3a74 │ │ │ │ addeq r7, sp, ip, ror r1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, sp, ip, asr r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, sp, r0, lsl r1 │ │ │ │ addeq r7, sp, r0, lsr #1 │ │ │ │ andeq r3, r0, r0, ror #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r0, lsl #17 │ │ │ │ + rsbeq sp, r2, r0, ror #16 │ │ │ │ andeq r4, r0, r0, lsr #21 │ │ │ │ - rsbeq sp, r2, ip, asr r8 │ │ │ │ - rsbeq sp, r2, ip, lsl #17 │ │ │ │ - rsbeq sp, r2, r8, asr #15 │ │ │ │ + rsbeq sp, r2, ip, lsr r8 │ │ │ │ + rsbeq sp, r2, ip, ror #16 │ │ │ │ + rsbeq sp, r2, r8, lsr #15 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - ldrdeq ip, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq ip, r2, r0, lsl #30 │ │ │ │ + strheq ip, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq ip, r2, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #1072] @ 3d4170 │ │ │ │ ldr r3, [pc, #1072] @ 3d4174 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -405688,21 +405688,21 @@ │ │ │ │ beq 3d4128 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3d4190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3e54 │ │ │ │ ldr r3, [pc, #616] @ 3d4194 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3e2c │ │ │ │ ldr r3, [pc, #584] @ 3d4188 │ │ │ │ @@ -405719,21 +405719,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3d4198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3e2c │ │ │ │ ldr r3, [pc, #500] @ 3d419c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3e98 │ │ │ │ ldr r3, [pc, #460] @ 3d4188 │ │ │ │ @@ -405749,21 +405749,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3d41a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3e98 │ │ │ │ ldr r3, [pc, #388] @ 3d41a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3e7c │ │ │ │ ldr r3, [pc, #340] @ 3d4188 │ │ │ │ @@ -405779,21 +405779,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3d41a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3e7c │ │ │ │ ldr r3, [pc, #276] @ 3d41ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3e04 │ │ │ │ ldr r3, [pc, #220] @ 3d4188 │ │ │ │ @@ -405810,69 +405810,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3d41b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3e04 │ │ │ │ ldr r0, [pc, #148] @ 3d41b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3e2c │ │ │ │ ldr r0, [pc, #136] @ 3d41b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3e54 │ │ │ │ ldr r0, [pc, #124] @ 3d41bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3e04 │ │ │ │ ldr r0, [pc, #108] @ 3d41c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3e98 │ │ │ │ ldr r0, [pc, #96] @ 3d41c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d3e7c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [sp], ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, sp, r4, asr #27 │ │ │ │ addeq r6, sp, r0, lsl #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x000013b8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, ip, asr #11 │ │ │ │ + rsbeq sp, r2, ip, lsr #11 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq sp, r2, r8, ror #11 │ │ │ │ + rsbeq sp, r2, r8, asr #11 │ │ │ │ andeq r2, r0, r8, ror #10 │ │ │ │ - rsbeq sp, r2, ip, lsr #13 │ │ │ │ + rsbeq sp, r2, ip, lsl #13 │ │ │ │ andeq r3, r0, r4, ror #1 │ │ │ │ - rsbeq sp, r2, ip, lsr #11 │ │ │ │ + rsbeq sp, r2, ip, lsl #11 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - rsbeq sp, r2, r0, lsr r6 │ │ │ │ - rsbeq sp, r2, r0, asr #9 │ │ │ │ - rsbeq sp, r2, ip, lsl #8 │ │ │ │ - rsbeq sp, r2, r8, ror #12 │ │ │ │ - strheq sp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq sp, r2, ip, lsl r5 │ │ │ │ + rsbeq sp, r2, r0, lsl r6 │ │ │ │ + rsbeq sp, r2, r0, lsr #9 │ │ │ │ + rsbeq sp, r2, ip, ror #7 │ │ │ │ + rsbeq sp, r2, r8, asr #12 │ │ │ │ + @ instruction: 0x0062d590 │ │ │ │ + strdeq sp, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #268] @ 3d42ec │ │ │ │ ldr ip, [pc, #268] @ 3d42f0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -405923,39 +405923,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d430c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d421c │ │ │ │ ldr r0, [pc, #52] @ 3d4310 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d421c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, ip, lsr r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, sp, ip, lsl r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r6, [sp], r8 │ │ │ │ andeq r5, r0, r4, lsr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r0, asr #10 │ │ │ │ - rsbeq sp, r2, r0, lsl #11 │ │ │ │ + rsbeq sp, r2, r0, lsr #10 │ │ │ │ + rsbeq sp, r2, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #316] @ 3d4468 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -406020,37 +406020,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3d4488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d43c8 │ │ │ │ ldr r0, [pc, #48] @ 3d448c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d43c8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, r8, ror #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r6, [sp], r4 │ │ │ │ @ instruction: 0x008d67b4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r8, ror #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r0, ror r2 │ │ │ │ - rsbeq sp, r2, r8, lsr #5 │ │ │ │ + rsbeq sp, r2, r0, asr r2 │ │ │ │ + rsbeq sp, r2, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1668] @ 3d4b2c │ │ │ │ ldr r3, [pc, #1668] @ 3d4b30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -406156,19 +406156,19 @@ │ │ │ │ bne 3d49b4 │ │ │ │ add r9, r9, r7 │ │ │ │ add r9, r4, r9, lsl #2 │ │ │ │ add r9, r9, #131072 @ 0x20000 │ │ │ │ ldr r3, [r9, #800] @ 0x320 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, fp, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9, #804] @ 0x324 │ │ │ │ b 3d45a4 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, r7 │ │ │ │ bne 3d4864 │ │ │ │ @@ -406200,23 +406200,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3d4b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3d4514 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ @@ -406247,22 +406247,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3d4b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d45c0 │ │ │ │ ldr r0, [pc, #876] @ 3d4b58 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d4698 │ │ │ │ ldr r0, [pc, #836] @ 3d4b44 │ │ │ │ @@ -406278,22 +406278,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3d4b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d45c0 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #756] @ 3d4b60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d490c │ │ │ │ @@ -406310,41 +406310,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3d4b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ bic r7, r7, r5 │ │ │ │ str r7, [r4, #224] @ 0xe0 │ │ │ │ b 3d45d0 │ │ │ │ ldr r0, [pc, #620] @ 3d4b68 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3d48e8 │ │ │ │ ldr r0, [pc, #592] @ 3d4b6c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3d4514 │ │ │ │ ldr r3, [pc, #560] @ 3d4b70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -406363,22 +406363,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3d4b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d45b0 │ │ │ │ ldr r3, [pc, #444] @ 3d4b78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d463c │ │ │ │ ldr r3, [pc, #372] @ 3d4b44 │ │ │ │ @@ -406395,25 +406395,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3d4b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d463c │ │ │ │ ldr r2, [pc, #312] @ 3d4b80 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d4698 │ │ │ │ ldr r2, [pc, #232] @ 3d4b44 │ │ │ │ @@ -406431,77 +406431,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3d4b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d45c0 │ │ │ │ ldr r0, [pc, #188] @ 3d4b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d45c0 │ │ │ │ ldr r0, [pc, #176] @ 3d4b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d45c0 │ │ │ │ ldr r0, [pc, #164] @ 3d4b90 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d45b0 │ │ │ │ ldr r0, [pc, #148] @ 3d4b94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d463c │ │ │ │ ldr r0, [pc, #124] @ 3d4b98 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d45c0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, r4, ror r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, sp, r4, asr r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r6, sp, r0, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r2, r0, lsl #8 │ │ │ │ + rsbeq sp, r2, r0, ror #7 │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ - rsbeq ip, r2, r4, ror r1 │ │ │ │ + rsbeq ip, r2, r4, asr r1 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0062c194 │ │ │ │ + rsbeq ip, r2, r4, ror r1 │ │ │ │ andeq r2, r0, r0, ror #28 │ │ │ │ - @ instruction: 0x0062d19c │ │ │ │ - ldrdeq sp, [r2], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq sp, r2, r4, ror #4 │ │ │ │ + rsbeq sp, r2, ip, ror r1 │ │ │ │ + strheq sp, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sp, r2, r4, asr #4 │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ - rsbeq sp, r2, r0, asr r0 │ │ │ │ + rsbeq sp, r2, r0, lsr r0 │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq ip, r2, r4, lsl pc │ │ │ │ + strdeq ip, [r2], #-228 @ 0xffffff1c @ │ │ │ │ andeq r4, r0, r4, asr r5 │ │ │ │ - rsbeq ip, r2, ip, ror #27 │ │ │ │ - ldrdeq fp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq fp, r2, ip, asr pc │ │ │ │ - rsbeq ip, r2, r0, asr pc │ │ │ │ - rsbeq ip, r2, r8, lsr #29 │ │ │ │ - rsbeq ip, r2, r0, ror #27 │ │ │ │ + rsbeq ip, r2, ip, asr #27 │ │ │ │ + strheq fp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq fp, r2, ip, lsr pc │ │ │ │ + rsbeq ip, r2, r0, lsr pc │ │ │ │ + rsbeq ip, r2, r8, lsl #29 │ │ │ │ + rsbeq ip, r2, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #2184] @ 3d5440 │ │ │ │ ldr r3, [pc, #2184] @ 3d5444 │ │ │ │ @@ -406638,19 +406638,19 @@ │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sl, #792] @ 0x318 │ │ │ │ umull r7, r8, r3, r1 │ │ │ │ bne 3d5310 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [sl, #780] @ 0x30c │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #784] @ 0x310 │ │ │ │ b 3d4cdc │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ mov r1, #4194304 @ 0x400000 │ │ │ │ lsr r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -406694,22 +406694,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1428] @ 3d546c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ str r8, [r4, #200] @ 0xc8 │ │ │ │ and r5, r3, r8 │ │ │ │ bne 3d4f08 │ │ │ │ @@ -406736,24 +406736,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1260] @ 3d5474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3d4cac │ │ │ │ ldr r0, [pc, #1236] @ 3d5478 │ │ │ │ ldr r0, [r9, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -406776,27 +406776,27 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1096] @ 3d547c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3d4c18 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4c4c │ │ │ │ @@ -406820,22 +406820,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3d5484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d4c4c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d51a8 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #920] @ 3d5488 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -406872,22 +406872,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3d5490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d4cf8 │ │ │ │ ldr r3, [pc, #740] @ 3d5494 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d50e0 │ │ │ │ ldr r3, [pc, #672] @ 3d5464 │ │ │ │ @@ -406904,23 +406904,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3d5498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d50e0 │ │ │ │ ldr r2, [pc, #616] @ 3d549c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d4e5c │ │ │ │ ldr r2, [pc, #540] @ 3d5464 │ │ │ │ @@ -406936,45 +406936,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3d54a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3d4c34 │ │ │ │ ldr r0, [pc, #492] @ 3d54a4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3d4ee4 │ │ │ │ ldr r0, [pc, #468] @ 3d54a8 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3d4c18 │ │ │ │ ldr r0, [pc, #440] @ 3d54ac │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3d4cac │ │ │ │ ldr r3, [pc, #408] @ 3d54b0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -406995,39 +406995,39 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3d54b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d4dd4 │ │ │ │ ldr r0, [pc, #272] @ 3d54b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3d4c34 │ │ │ │ ldr r0, [pc, #248] @ 3d54bc │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d4dd4 │ │ │ │ ldr r2, [pc, #224] @ 3d54c0 │ │ │ │ ldr r3, [pc, #96] @ 3d5444 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -407035,62 +407035,62 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d543c │ │ │ │ ldr r0, [pc, #192] @ 3d54c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #172] @ 3d54c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d50e0 │ │ │ │ ldr r0, [pc, #156] @ 3d54cc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d4cf8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r5, sp, r4, ror #30 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, sp, r0, lsr pc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r0, r7, r4, asr #4 │ │ │ │ addeq r5, sp, r8, asr #29 │ │ │ │ addeq r5, sp, ip, lsl lr │ │ │ │ umulleq r5, sp, r0, sp │ │ │ │ andeq r3, r0, r4, asr #28 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r2, r0, lsl #28 │ │ │ │ + rsbeq ip, r2, r0, ror #27 │ │ │ │ andeq r4, r0, r0, lsr #21 │ │ │ │ - rsbeq ip, r2, r0, asr #9 │ │ │ │ + rsbeq ip, r2, r0, lsr #9 │ │ │ │ andeq r2, r0, r8, asr r3 │ │ │ │ - rsbeq ip, r2, r0, lsr #23 │ │ │ │ + rsbeq ip, r2, r0, lsl #23 │ │ │ │ andeq r4, r0, r4, asr r5 │ │ │ │ - ldrdeq ip, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + strheq ip, [r2], #-120 @ 0xffffff88 @ │ │ │ │ addeq r5, sp, r0, lsr #20 │ │ │ │ andeq r2, r0, r8, ror lr │ │ │ │ - strheq ip, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x0062cb9c │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - rsbeq fp, r2, ip, ror r9 │ │ │ │ + rsbeq fp, r2, ip, asr r9 │ │ │ │ andeq r3, r0, ip, ror #15 │ │ │ │ - rsbeq ip, r2, r0, asr #19 │ │ │ │ - rsbeq ip, r2, r4, ror #20 │ │ │ │ - rsbeq ip, r2, r8, asr #18 │ │ │ │ - rsbeq ip, r2, r4, lsr #3 │ │ │ │ + rsbeq ip, r2, r0, lsr #19 │ │ │ │ + rsbeq ip, r2, r4, asr #20 │ │ │ │ + rsbeq ip, r2, r8, lsr #18 │ │ │ │ + rsbeq ip, r2, r4, lsl #3 │ │ │ │ muleq r0, r8, fp │ │ │ │ - strheq ip, [r2], #-84 @ 0xffffffac @ │ │ │ │ - strdeq ip, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq ip, r2, r4, ror #11 │ │ │ │ + @ instruction: 0x0062c594 │ │ │ │ + ldrdeq ip, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq ip, r2, r4, asr #11 │ │ │ │ addeq r5, sp, ip, lsr r7 │ │ │ │ - strdeq ip, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - strheq fp, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq ip, r2, ip, asr r9 │ │ │ │ + ldrdeq ip, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x0062b79c │ │ │ │ + rsbeq ip, r2, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #596] @ 3d573c │ │ │ │ mov r4, r2 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ @@ -407148,15 +407148,15 @@ │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, r5 │ │ │ │ beq 3d5538 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d55b8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d0e88 │ │ │ │ b 3d55b8 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #936] @ 0x3a8 │ │ │ │ bl 43a0d0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -407174,15 +407174,15 @@ │ │ │ │ ldrh r2, [r6, #230] @ 0xe6 │ │ │ │ mov r1, #16777216 @ 0x1000000 │ │ │ │ mov r0, r6 │ │ │ │ bl 3d24a0 │ │ │ │ b 3d552c │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #780]! @ 0x30c │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d27d0 │ │ │ │ b 3d55a4 │ │ │ │ ldr r2, [r6, #228] @ 0xe4 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ lsr r2, r2, #12 │ │ │ │ mov r0, r6 │ │ │ │ @@ -407223,40 +407223,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d5760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d5594 │ │ │ │ ldr r0, [pc, #56] @ 3d5764 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d5594 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7, #39]! @ 0x27 │ │ │ │ addeq r5, sp, r4, lsr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, sp, r4, lsl r6 │ │ │ │ ldrdeq r5, [sp], ip │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r0, ror #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0062c69c │ │ │ │ - rsbeq ip, r2, r4, lsl #14 │ │ │ │ + rsbeq ip, r2, ip, ror r6 │ │ │ │ + rsbeq ip, r2, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #500] @ 3d5974 │ │ │ │ ldr ip, [pc, #500] @ 3d5978 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -407311,35 +407311,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d5870 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r6, r6, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d57dc │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d57dc │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3d584c │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3d5840 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3d5834 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r7, [r4, #684] @ 0x2ac │ │ │ │ b 3d5828 │ │ │ │ ldr r3, [pc, #196] @ 3d5988 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d57bc │ │ │ │ @@ -407356,27 +407356,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3d5994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d57bc │ │ │ │ ldr r0, [pc, #88] @ 3d5998 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d57bc │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3d599c │ │ │ │ ldr r1, [pc, #68] @ 3d59a0 │ │ │ │ ldr r0, [pc, #68] @ 3d59a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3d59a8 │ │ │ │ @@ -407388,19 +407388,19 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, sp, ip, ror r3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r5, sp, r8, lsr r3 │ │ │ │ andeq r4, r0, ip, lsr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r2, r4, ror r5 │ │ │ │ - @ instruction: 0x0062c598 │ │ │ │ - @ instruction: 0x0076a29c │ │ │ │ - rsbeq sl, r2, r0, ror r9 │ │ │ │ - @ instruction: 0x0062c59c │ │ │ │ + rsbeq ip, r2, r4, asr r5 │ │ │ │ + rsbeq ip, r2, r8, ror r5 │ │ │ │ + rsbseq sl, r6, ip, ror r2 │ │ │ │ + rsbeq sl, r2, r0, asr r9 │ │ │ │ + rsbeq ip, r2, ip, ror r5 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #680] @ 3d5c6c │ │ │ │ ldr r2, [pc, #680] @ 3d5c70 │ │ │ │ @@ -407456,35 +407456,35 @@ │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d5ab4 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a24 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d5a24 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3d5a94 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3d5a88 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3d5a7c │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r5, [r4, #684] @ 0x2ac │ │ │ │ b 3d5a70 │ │ │ │ ldr r3, [pc, #376] @ 3d5c80 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5b9c │ │ │ │ @@ -407503,22 +407503,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3d5c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r6] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ strb r3, [r4, #4] │ │ │ │ bne 3d5ba4 │ │ │ │ b 3d5a04 │ │ │ │ @@ -407542,30 +407542,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3d5c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d5a04 │ │ │ │ ldr r0, [pc, #116] @ 3d5c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d5a04 │ │ │ │ ldr r0, [pc, #104] @ 3d5c9c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r6] │ │ │ │ b 3d5b84 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3d5ca0 │ │ │ │ ldr r1, [pc, #80] @ 3d5ca4 │ │ │ │ ldr r0, [pc, #80] @ 3d5ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -407578,22 +407578,22 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r5, sp, r8, lsr r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r5, [sp], r0 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r2, r8, lsr #7 │ │ │ │ + rsbeq ip, r2, r8, lsl #7 │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - rsbeq ip, r2, ip, lsr #7 │ │ │ │ - rsbeq ip, r2, r8, ror #7 │ │ │ │ - rsbeq ip, r2, r0, asr #6 │ │ │ │ - rsbseq r9, r6, r4, lsr #31 │ │ │ │ - rsbeq sl, r2, r8, ror r6 │ │ │ │ - rsbeq ip, r2, r4, lsr #5 │ │ │ │ + rsbeq ip, r2, ip, lsl #7 │ │ │ │ + rsbeq ip, r2, r8, asr #7 │ │ │ │ + rsbeq ip, r2, r0, lsr #6 │ │ │ │ + rsbseq r9, r6, r4, lsl #31 │ │ │ │ + rsbeq sl, r2, r8, asr r6 │ │ │ │ + rsbeq ip, r2, r4, lsl #5 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #908] @ 3d6054 │ │ │ │ mov r4, r0 │ │ │ │ @@ -407673,15 +407673,15 @@ │ │ │ │ ldrb r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d5ec8 │ │ │ │ ldrb r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5d88 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d5d88 │ │ │ │ ldr r3, [pc, #588] @ 3d606c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407699,38 +407699,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3d6078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d5d24 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3d5dd4 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3d5dec │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3d5de0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3d5df8 │ │ │ │ ldr r3, [pc, #408] @ 3d607c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407748,21 +407748,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3d6080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5d6c │ │ │ │ ldr r3, [pc, #288] @ 3d6084 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407780,43 +407780,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3d6088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d5d6c │ │ │ │ ldr r2, [pc, #176] @ 3d608c │ │ │ │ ldr r3, [pc, #120] @ 3d6058 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d602c │ │ │ │ ldr r0, [pc, #144] @ 3d6090 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #128] @ 3d6094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d5f50 │ │ │ │ ldr r0, [pc, #116] @ 3d6098 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d5d6c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3d609c │ │ │ │ ldr r1, [pc, #100] @ 3d60a0 │ │ │ │ ldr r0, [pc, #100] @ 3d60a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 3d60a8 │ │ │ │ @@ -407829,26 +407829,26 @@ │ │ │ │ addeq r4, sp, r4, lsr #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r4, [sp], r0 │ │ │ │ addeq r4, sp, ip, lsl #27 │ │ │ │ andeq r3, r0, ip, lsr #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, r2, r4, asr r2 │ │ │ │ + rsbeq ip, r2, r4, lsr r2 │ │ │ │ andeq r3, r0, ip, ror #21 │ │ │ │ - rsbeq ip, r2, r0, lsl #2 │ │ │ │ + rsbeq ip, r2, r0, ror #1 │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - strdeq fp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq fp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ addeq r4, sp, r0, asr #22 │ │ │ │ - rsbeq ip, r2, r4, lsr r1 │ │ │ │ - rsbeq ip, r2, r8, lsl #1 │ │ │ │ - rsbeq fp, r2, r8, ror #31 │ │ │ │ - ldrheq r9, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - @ instruction: 0x0062a290 │ │ │ │ - strheq fp, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq ip, r2, r4, lsl r1 │ │ │ │ + rsbeq ip, r2, r8, rrx │ │ │ │ + rsbeq fp, r2, r8, asr #31 │ │ │ │ + @ instruction: 0x00769b9c │ │ │ │ + rsbeq sl, r2, r0, ror r2 │ │ │ │ + @ instruction: 0x0062be9c │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #908] @ 3d6450 │ │ │ │ mov r4, r0 │ │ │ │ @@ -407928,15 +407928,15 @@ │ │ │ │ ldrb r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d62c4 │ │ │ │ ldrb r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6184 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d6184 │ │ │ │ ldr r3, [pc, #588] @ 3d6468 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407954,38 +407954,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3d6474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6120 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3d61d0 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3d61e8 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3d61dc │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3d61f4 │ │ │ │ ldr r3, [pc, #408] @ 3d6478 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408003,21 +408003,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3d647c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6168 │ │ │ │ ldr r3, [pc, #288] @ 3d6480 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408035,43 +408035,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3d6484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6168 │ │ │ │ ldr r2, [pc, #176] @ 3d6488 │ │ │ │ ldr r3, [pc, #120] @ 3d6454 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d6428 │ │ │ │ ldr r0, [pc, #144] @ 3d648c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #128] @ 3d6490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d634c │ │ │ │ ldr r0, [pc, #116] @ 3d6494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6168 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3d6498 │ │ │ │ ldr r1, [pc, #100] @ 3d649c │ │ │ │ ldr r0, [pc, #100] @ 3d64a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 3d64a4 │ │ │ │ @@ -408084,26 +408084,26 @@ │ │ │ │ addeq r4, sp, r8, lsr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r4, [sp], r4 @ │ │ │ │ umulleq r4, sp, r0, r9 │ │ │ │ andeq r3, r0, r4, ror #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r2, r8, lsl #31 │ │ │ │ + rsbeq fp, r2, r8, ror #30 │ │ │ │ andeq r3, r0, r4, asr #23 │ │ │ │ - rsbeq fp, r2, r4, lsr lr │ │ │ │ + rsbeq fp, r2, r4, lsl lr │ │ │ │ @ instruction: 0x000029b4 │ │ │ │ - strdeq fp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq fp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ addeq r4, sp, r4, asr #14 │ │ │ │ - rsbeq fp, r2, r8, ror #28 │ │ │ │ - strheq fp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq fp, r2, ip, ror #23 │ │ │ │ - rsbseq r9, r6, r0, asr #15 │ │ │ │ - @ instruction: 0x00629e94 │ │ │ │ - rsbeq fp, r2, r0, asr #21 │ │ │ │ + rsbeq fp, r2, r8, asr #28 │ │ │ │ + @ instruction: 0x0062bd9c │ │ │ │ + rsbeq fp, r2, ip, asr #23 │ │ │ │ + rsbseq r9, r6, r0, lsr #15 │ │ │ │ + rsbeq r9, r2, r4, ror lr │ │ │ │ + rsbeq fp, r2, r0, lsr #21 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1420] @ 3d6a4c │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ @@ -408181,23 +408181,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1128] @ 3d6a70 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6718 │ │ │ │ add r4, r6, #131072 @ 0x20000 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ bl 43a0d0 │ │ │ │ ldr r7, [r4, #676] @ 0x2a4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3d667c │ │ │ │ @@ -408233,15 +408233,15 @@ │ │ │ │ bne 3d67e4 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6644 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d6644 │ │ │ │ ldr r1, [pc, #916] @ 3d6a78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r1, r5 │ │ │ │ @@ -408293,42 +408293,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 3d6a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d64fc │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3d66b0 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3d66a4 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3d6698 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r5, [r4, #684] @ 0x2ac │ │ │ │ b 3d668c │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ tst r1, #2 │ │ │ │ beq 3d658c │ │ │ │ ldr r2, [pc, #536] @ 3d6a60 │ │ │ │ @@ -408381,15 +408381,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 3d6a8c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d6608 │ │ │ │ ldr r2, [pc, #348] @ 3d6a90 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -408411,50 +408411,50 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3d6a94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d685c │ │ │ │ ldr r0, [pc, #208] @ 3d6a98 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d64fc │ │ │ │ ldr r0, [pc, #184] @ 3d6a9c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6718 │ │ │ │ ldr r0, [pc, #164] @ 3d6aa0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6718 │ │ │ │ ldr r0, [pc, #144] @ 3d6aa4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d685c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #120] @ 3d6aa8 │ │ │ │ ldr r1, [pc, #120] @ 3d6aac │ │ │ │ ldr r0, [pc, #120] @ 3d6ab0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3d6ab4 │ │ │ │ @@ -408462,36 +408462,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addeq r4, sp, r4, asr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r4, sp, r0, asr #12 │ │ │ │ addeq r4, sp, r8, lsl #12 │ │ │ │ - @ instruction: 0x00769690 │ │ │ │ + rsbseq r9, r6, r0, ror r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, ip, lsl r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq fp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x0062bd94 │ │ │ │ ldrdeq r4, [sp], r0 │ │ │ │ - rsbseq r9, r6, r8, lsl r5 │ │ │ │ + ldrsheq r9, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r4, r0, r4, ror #23 │ │ │ │ - rsbeq fp, r2, r4, ror #22 │ │ │ │ + rsbeq fp, r2, r4, asr #22 │ │ │ │ ldrdeq r5, [r3], r0 │ │ │ │ andeq r5, r0, r0, lsl #8 │ │ │ │ - rsbeq fp, r2, r4, lsl #19 │ │ │ │ + rsbeq fp, r2, r4, ror #18 │ │ │ │ andeq r4, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x0062ba9c │ │ │ │ - strheq fp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, r2, r4, lsl r9 │ │ │ │ - rsbeq fp, r2, r0, lsl sl │ │ │ │ - rsbeq fp, r2, r0, lsl #21 │ │ │ │ - rsbseq r9, r6, r4, asr #3 │ │ │ │ - @ instruction: 0x00629898 │ │ │ │ - rsbeq fp, r2, r4, asr #9 │ │ │ │ + rsbeq fp, r2, ip, ror sl │ │ │ │ + @ instruction: 0x0062b990 │ │ │ │ + strdeq fp, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq fp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, r2, r0, ror #20 │ │ │ │ + rsbseq r9, r6, r4, lsr #3 │ │ │ │ + rsbeq r9, r2, r8, ror r8 │ │ │ │ + rsbeq fp, r2, r4, lsr #9 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3264] @ 3d7790 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -408553,19 +408553,19 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #772] @ 0x304 │ │ │ │ umull r7, r5, r2, r3 │ │ │ │ bne 3d75b8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ ldrb r1, [fp, #744] @ 0x2e8 │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ bne 3d6c80 │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldr r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -408577,19 +408577,19 @@ │ │ │ │ ldr r3, [fp, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, r0, lsl #2] │ │ │ │ ldr r3, [fp, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r2, r3 │ │ │ │ bne 3d7664 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d6c80 │ │ │ │ mov r3, #2 │ │ │ │ add fp, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [fp, #936] @ 0x3a8 │ │ │ │ @@ -408646,30 +408646,30 @@ │ │ │ │ strb r4, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ add sl, sp, #96 @ 0x60 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [pc, #2584] @ 3d779c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -408717,15 +408717,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ orr r3, r3, r9 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r7, [r6, #20] │ │ │ │ ldr r5, [fp, #936] @ 0x3a8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #100] @ 0x64 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r4, {r0, r1} │ │ │ │ @@ -408733,15 +408733,15 @@ │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r0, [fp, #936] @ 0x3a8 │ │ │ │ bl 43a0d0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ orreq r3, r3, r9 │ │ │ │ streq r3, [sp, #48] @ 0x30 │ │ │ │ beq 3d6ec8 │ │ │ │ @@ -408831,21 +408831,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 3d77b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6de8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6de0 │ │ │ │ ldr r3, [pc, #1876] @ 3d77ac │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -408866,21 +408866,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1784] @ 3d77bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6de0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ bl 3c8144 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3d6e04 │ │ │ │ @@ -408907,21 +408907,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1628] @ 3d77c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3d6e04 │ │ │ │ ldr r3, [pc, #1612] @ 3d77c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408943,26 +408943,26 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #4] │ │ │ │ str r7, [r4, #8] │ │ │ │ str r7, [r4, #12] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1472] @ 3d77cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ b 3d6d9c │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3d722c │ │ │ │ tst r9, #1073741824 @ 0x40000000 │ │ │ │ bne 3d7524 │ │ │ │ @@ -409104,44 +409104,44 @@ │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #868] @ 3d77e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6ca8 │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d73e4 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ b 3d73d8 │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ b 3d73cc │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ b 3d73c0 │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r4, [fp, #684] @ 0x2ac │ │ │ │ b 3d73b4 │ │ │ │ mov r2, #1 │ │ │ │ ldrh r3, [r7, #14] │ │ │ │ mov r1, r2 │ │ │ │ bl 3c942c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409173,15 +409173,15 @@ │ │ │ │ bl 3c8c40 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ b 3d7278 │ │ │ │ ldr r0, [pc, #628] @ 3d77e4 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ b 3d6d9c │ │ │ │ mov r1, r9 │ │ │ │ bl 3c9d64 │ │ │ │ b 3d72ac │ │ │ │ ldr r3, [r9, #240] @ 0xf0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -409213,32 +409213,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3d77ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6bc0 │ │ │ │ ldr r0, [pc, #420] @ 3d77f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6de0 │ │ │ │ ldr r0, [pc, #408] @ 3d77f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6de8 │ │ │ │ ldr r3, [pc, #380] @ 3d77e8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6c20 │ │ │ │ @@ -409255,46 +409255,46 @@ │ │ │ │ beq 3d7728 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d77f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6c20 │ │ │ │ ldr r0, [pc, #268] @ 3d77fc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6bc0 │ │ │ │ ldr r0, [pc, #244] @ 3d7800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3d6e04 │ │ │ │ ldr r0, [pc, #228] @ 3d7804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6ca8 │ │ │ │ ldr r0, [pc, #216] @ 3d7808 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d6c20 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #188] @ 3d780c │ │ │ │ ldr r1, [pc, #188] @ 3d7810 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -409317,40 +409317,40 @@ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r4, lsr #24 │ │ │ │ addeq r3, sp, ip, ror #28 │ │ │ │ andscs r0, r0, r0 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, r2, r4, lsl #12 │ │ │ │ - rsbeq fp, r2, r8, ror r5 │ │ │ │ + rsbeq fp, r2, r4, ror #11 │ │ │ │ + rsbeq fp, r2, r8, asr r5 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - rsbeq fp, r2, r0, lsl #8 │ │ │ │ + rsbeq fp, r2, r0, ror #7 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rsbeq fp, r2, r4, lsl r3 │ │ │ │ + strdeq fp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ andeq r3, r0, r4, lsl r2 │ │ │ │ - rsbseq r8, r6, ip, lsr #18 │ │ │ │ + rsbseq r8, r6, ip, lsl #18 │ │ │ │ bge ff2ca7e4 <__bss_end__@@Base+0xfe517eac> │ │ │ │ andeq r2, r0, r0, ror fp │ │ │ │ - rsbeq fp, r2, r4, asr r0 │ │ │ │ - ldrdeq sl, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq fp, r2, r4, lsr r0 │ │ │ │ + strheq sl, [r2], #-244 @ 0xffffff0c @ │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq sl, r2, r0, lsl r3 │ │ │ │ - rsbeq fp, r2, r8, asr r0 │ │ │ │ - rsbeq fp, r2, r8, asr #32 │ │ │ │ - rsbeq sl, r2, ip, ror #4 │ │ │ │ - strheq sl, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq sl, r2, ip, asr #29 │ │ │ │ - rsbeq sl, r2, r0, ror #27 │ │ │ │ - rsbeq sl, r2, r8, ror r2 │ │ │ │ - rsbseq r8, r6, r8, lsr #9 │ │ │ │ - rsbeq r8, r2, ip, ror fp │ │ │ │ - rsbseq r8, r6, r0, lsl #9 │ │ │ │ - rsbeq r8, r2, r4, asr fp │ │ │ │ - rsbeq sl, r2, r0, lsl #15 │ │ │ │ + strdeq sl, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq fp, r2, r8, lsr r0 │ │ │ │ + rsbeq fp, r2, r8, lsr #32 │ │ │ │ + rsbeq sl, r2, ip, asr #4 │ │ │ │ + @ instruction: 0x0062a298 │ │ │ │ + rsbeq sl, r2, ip, lsr #29 │ │ │ │ + rsbeq sl, r2, r0, asr #27 │ │ │ │ + rsbeq sl, r2, r8, asr r2 │ │ │ │ + rsbseq r8, r6, r8, lsl #9 │ │ │ │ + rsbeq r8, r2, ip, asr fp │ │ │ │ + rsbseq r8, r6, r0, ror #8 │ │ │ │ + rsbeq r8, r2, r4, lsr fp │ │ │ │ + rsbeq sl, r2, r0, ror #14 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #268] @ 3d7948 │ │ │ │ ldr r4, [pc, #268] @ 3d794c │ │ │ │ @@ -409420,18 +409420,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ mov r2, #876 @ 0x36c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ addeq r3, sp, r0, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, sp, ip, ror r2 │ │ │ │ - ldrsheq r8, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r8, r6, r8, asr #5 │ │ │ │ - rsbeq r8, r2, r0, lsr #19 │ │ │ │ - rsbeq sl, r2, r4, asr #27 │ │ │ │ + ldrsbeq r8, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r8, r6, r8, lsr #5 │ │ │ │ + rsbeq r8, r2, r0, lsl #19 │ │ │ │ + rsbeq sl, r2, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 3d7a68 │ │ │ │ ldr r3, [pc, #236] @ 3d7a6c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -409492,16 +409492,16 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 3d6ab8 │ │ │ │ b 3d79c8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r3, sp, r0, lsr #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r3, sp, ip, asr #2 │ │ │ │ - rsbseq r8, r6, r8, ror #3 │ │ │ │ - ldrheq r8, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r8, r6, r8, asr #3 │ │ │ │ + @ instruction: 0x00768198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3648] @ 0xe40 │ │ │ │ ldr ip, [pc, #3924] @ 3d89e8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3920] @ 3d89ec │ │ │ │ @@ -409547,25 +409547,25 @@ │ │ │ │ add fp, r7, #131072 @ 0x20000 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r0, [fp, #664] @ 0x298 │ │ │ │ bne 3d7ca8 │ │ │ │ bl 3cc92c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bac24 │ │ │ │ + bl 9babfc │ │ │ │ sub r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ mov sl, r0 │ │ │ │ bhi 3d80c8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ add r2, r4, #60 @ 0x3c │ │ │ │ sub r2, r2, sl │ │ │ │ add r0, r8, r7 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a658 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ @@ -409911,15 +409911,15 @@ │ │ │ │ bhi 3d8108 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9baa7c │ │ │ │ + bl 9baa54 │ │ │ │ b 3d7bc0 │ │ │ │ ldr r1, [r9] │ │ │ │ mov r2, #18 │ │ │ │ add r1, r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 249608 │ │ │ │ b 3d7bc0 │ │ │ │ @@ -409942,15 +409942,15 @@ │ │ │ │ add ip, sp, #208 @ 0xd0 │ │ │ │ add r7, sp, #224 @ 0xe0 │ │ │ │ ldrb r6, [r8, #600] @ 0x258 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r4, [sp, #228] @ 0xe4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ @@ -409958,15 +409958,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3d8c38 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -410058,30 +410058,30 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ bne 3d8c24 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldrb r2, [r8, #600] @ 0x258 │ │ │ │ ldr r3, [r1, #924] @ 0x39c │ │ │ │ ldr r4, [fp, r3, lsl #2] │ │ │ │ @@ -410217,45 +410217,45 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3d8398 │ │ │ │ str r3, [sp, #288] @ 0x120 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -410264,15 +410264,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ b 3d8398 │ │ │ │ ldrb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r4, [r2, #4] │ │ │ │ @@ -410281,44 +410281,44 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r5, r5, #424 @ 0x1a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldrb r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3d8398 │ │ │ │ strb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #216] @ 0xd8 │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -410327,15 +410327,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ b 3d8398 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8228 │ │ │ │ ldr r3, [pc, #660] @ 3d8a34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -410358,21 +410358,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 3d8a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and r3, r3, #32768 @ 0x8000 │ │ │ │ b 3d8234 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8, #592] @ 0x250 │ │ │ │ @@ -410394,15 +410394,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r8, #936] @ 0x3a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ @@ -410413,15 +410413,15 @@ │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #272] @ 0x110 │ │ │ │ cmp r4, #0 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [sp, #156] @ 0x9c │ │ │ │ beq 3d8510 │ │ │ │ mov r7, #0 │ │ │ │ @@ -410488,65 +410488,65 @@ │ │ │ │ addeq r3, sp, r8, ror r0 │ │ │ │ addeq r3, sp, r4, ror r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ bge ff2cba08 <__bss_end__@@Base+0xfe5190d0> │ │ │ │ bge ff2cba04 <__bss_end__@@Base+0xfe5190cc> │ │ │ │ @ instruction: 0x008d2eb0 │ │ │ │ - rsbseq r7, r6, ip, lsl #29 │ │ │ │ - rsbseq r7, r6, r4, lsr #27 │ │ │ │ - rsbseq r7, r6, r0, lsl #27 │ │ │ │ - rsbseq r7, r6, r4, ror #24 │ │ │ │ + rsbseq r7, r6, ip, ror #28 │ │ │ │ + rsbseq r7, r6, r4, lsl #27 │ │ │ │ + rsbseq r7, r6, r0, ror #26 │ │ │ │ + rsbseq r7, r6, r4, asr #24 │ │ │ │ eorseq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffcdff7f │ │ │ │ @ instruction: 0xffcfff7f │ │ │ │ eorseq r0, r2, r0, lsl #1 │ │ │ │ - rsbseq r7, r6, r4, lsl #13 │ │ │ │ - rsbeq r7, r2, r8, asr sp │ │ │ │ - rsbeq sl, r2, r4, lsr #16 │ │ │ │ + rsbseq r7, r6, r4, ror #12 │ │ │ │ + rsbeq r7, r2, r8, lsr sp │ │ │ │ + rsbeq sl, r2, r4, lsl #16 │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ andeq r5, r0, r0, lsr r4 │ │ │ │ - rsbeq sl, r2, r4, lsr #10 │ │ │ │ + rsbeq sl, r2, r4, lsl #10 │ │ │ │ muleq r0, r0, sp │ │ │ │ - ldrdeq sl, [r2], #-20 @ 0xffffffec @ │ │ │ │ + strheq sl, [r2], #-20 @ 0xffffffec @ │ │ │ │ andeq r3, r0, r8, ror #27 │ │ │ │ - rsbeq r9, r2, r4, lsr pc │ │ │ │ - rsbseq r6, r6, r4, asr #29 │ │ │ │ + rsbeq r9, r2, r4, lsl pc │ │ │ │ + rsbseq r6, r6, r4, lsr #29 │ │ │ │ andeq r1, r0, ip, lsr sl │ │ │ │ - rsbeq sl, r2, r8, ror r0 │ │ │ │ + rsbeq sl, r2, r8, asr r0 │ │ │ │ bge ff2cba64 <__bss_end__@@Base+0xfe51912c> │ │ │ │ andeq r3, r0, r4, lsr #23 │ │ │ │ - ldrdeq r9, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r6, r6, ip, lsl fp │ │ │ │ - strdeq r7, [r2], #-16 @ │ │ │ │ - rsbeq r9, r2, r0, lsl #22 │ │ │ │ + strheq r9, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsheq r6, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq r7, [r2], #-16 @ │ │ │ │ + rsbeq r9, r2, r0, ror #21 │ │ │ │ andeq r0, r0, r1, lsr #4 │ │ │ │ - rsbeq r9, r2, r8, asr #26 │ │ │ │ + rsbeq r9, r2, r8, lsr #26 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - strheq r9, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrsheq r6, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x00629398 │ │ │ │ + ldrsbeq r6, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r1, r0, r4, lsl #27 │ │ │ │ - rsbeq r9, r2, ip, asr #4 │ │ │ │ + rsbeq r9, r2, ip, lsr #4 │ │ │ │ muleq r0, r8, r3 │ │ │ │ - strheq r9, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r9, r2, r0, asr r5 │ │ │ │ + @ instruction: 0x00629594 │ │ │ │ + rsbeq r9, r2, r0, lsr r5 │ │ │ │ andeq r4, r0, r4, asr #29 │ │ │ │ - rsbseq r6, r6, r8, ror #8 │ │ │ │ - rsbeq r9, r2, r4, lsl r7 │ │ │ │ + rsbseq r6, r6, r8, asr #8 │ │ │ │ + strdeq r9, [r2], #-100 @ 0xffffff9c @ │ │ │ │ andeq r3, r0, r8, lsl #9 │ │ │ │ - rsbeq r9, r2, r4, asr #14 │ │ │ │ + rsbeq r9, r2, r4, lsr #14 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r9, r2, r4, ror r5 │ │ │ │ + rsbeq r9, r2, r4, asr r5 │ │ │ │ andeq r4, r0, r8, lsl #19 │ │ │ │ - rsbeq r6, r2, ip, lsr #19 │ │ │ │ - rsbeq r8, r2, r4, asr sp │ │ │ │ + rsbeq r6, r2, ip, lsl #19 │ │ │ │ + rsbeq r8, r2, r4, lsr sp │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r9, r2, ip, asr #2 │ │ │ │ + rsbeq r9, r2, ip, lsr #2 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 24a658 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #292 @ 0x124 │ │ │ │ @@ -410603,25 +410603,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-440] @ 3d8a40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d82e4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d9748 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ @@ -410656,27 +410656,27 @@ │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-652] @ 3d8a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d81d0 │ │ │ │ mov r7, r4 │ │ │ │ mov r6, r4 │ │ │ │ str r4, [sp, #156] @ 0x9c │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ strh r5, [r3] │ │ │ │ @@ -410779,19 +410779,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #712] @ 0x2c8 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3d9bac │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ eor r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -410810,19 +410810,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #732] @ 0x2dc │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3da218 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7c64 │ │ │ │ ldr r3, [pc, #-1264] @ 3d8a50 │ │ │ │ @@ -410845,22 +410845,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1376] @ 3d8a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d7c64 │ │ │ │ ldr r1, [pc, #-1388] @ 3d8a58 │ │ │ │ b 3d7c1c │ │ │ │ ldr r3, [pc, #-1392] @ 3d8a5c │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -410878,22 +410878,22 @@ │ │ │ │ beq 3d99f8 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1496] @ 3d8a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d7b20 │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ str r5, [fp, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d9624 │ │ │ │ ldrb r3, [fp, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -410967,15 +410967,15 @@ │ │ │ │ str r2, [sp, #160] @ 0xa0 │ │ │ │ strb r3, [sp, #220] @ 0xdc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #1 │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -410987,15 +410987,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r5, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r9, r9, r4 │ │ │ │ sub r3, r3, r4 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #272] @ 0x110 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -411088,22 +411088,22 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2316] @ 3d8a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8e44 │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cb250 │ │ │ │ ldrb r3, [sp, #216] @ 0xd8 │ │ │ │ @@ -411172,21 +411172,21 @@ │ │ │ │ beq 3da17c │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2640] @ 3d8a7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d7d64 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d90ac │ │ │ │ b 3d90c4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -411236,44 +411236,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2884] @ 3d8a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d7d24 │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d9080 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ b 3d9074 │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ b 3d9068 │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ b 3d905c │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r5, [fp, #684] @ 0x2ac │ │ │ │ b 3d9050 │ │ │ │ ldr r3, [pc, #-2992] @ 3d8a8c │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -411301,37 +411301,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldrd r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #168] @ 0xa8 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3168] @ 3d8a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8210 │ │ │ │ ldr r0, [pc, #-3180] @ 3d8a94 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d81d0 │ │ │ │ orrs r3, r7, r5 │ │ │ │ bne 3d8218 │ │ │ │ b 3d8798 │ │ │ │ mov r5, r6 │ │ │ │ mov r7, r6 │ │ │ │ mov r4, r6 │ │ │ │ @@ -411367,22 +411367,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3388] @ 3d8aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8c10 │ │ │ │ ldr r3, [pc, #-3400] @ 3d8aa4 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8098 │ │ │ │ @@ -411399,22 +411399,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3508] @ 3d8aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8098 │ │ │ │ ldr r3, [pc, #-3520] @ 3d8aac │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8018 │ │ │ │ @@ -411431,22 +411431,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3628] @ 3d8ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8018 │ │ │ │ ldr r1, [pc, #-3640] @ 3d8ab4 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3d7fd0 │ │ │ │ @@ -411465,28 +411465,28 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3780] @ 3d8ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r8, lsl #2] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2, r9, lsl #2] │ │ │ │ ldr r3, [r3, r7, lsl #2] │ │ │ │ b 3d7fd0 │ │ │ │ @@ -411501,26 +411501,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #692] @ 0x2b4 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3da18c │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #684] @ 0x2ac │ │ │ │ b 3d8ec8 │ │ │ │ ldr r0, [pc, #-3908] @ 3d8abc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d7b20 │ │ │ │ bl 3cb328 │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ b 3d93f4 │ │ │ │ mov r4, #5 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ @@ -411542,15 +411542,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da304 │ │ │ │ ldr r0, [pc, #-4012] @ 3d8acc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ b 3d90c4 │ │ │ │ mvn r4, #0 │ │ │ │ b 3d7c64 │ │ │ │ ldr r3, [pc, #2392] @ 3da3f4 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -411571,21 +411571,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2296] @ 3da400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d7c60 │ │ │ │ tst r8, #262144 @ 0x40000 │ │ │ │ beq 3d92e0 │ │ │ │ mov r4, #3 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d90c4 │ │ │ │ @@ -411606,15 +411606,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da304 │ │ │ │ ldr r0, [pc, #2192] @ 3da408 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d9a80 │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r7 │ │ │ │ b 3d8cec │ │ │ │ mov r0, r7 │ │ │ │ @@ -411642,24 +411642,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2016] @ 3da410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8e88 │ │ │ │ ldr r2, [pc, #2004] @ 3da414 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d9de4 │ │ │ │ @@ -411682,24 +411682,24 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp, #236] @ 0xec │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 3da418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ beq 3d9d68 │ │ │ │ @@ -411726,15 +411726,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da300 │ │ │ │ ldr r0, [pc, #1732] @ 3da41c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r4, #2 │ │ │ │ b 3d9a80 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ beq 3d9cf0 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #260] @ 0x104 │ │ │ │ beq 3d90c4 │ │ │ │ @@ -411754,19 +411754,19 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da304 │ │ │ │ ldr r0, [pc, #1624] @ 3da420 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d9a80 │ │ │ │ ldr r0, [pc, #1608] @ 3da424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8228 │ │ │ │ cmp r7, #1 │ │ │ │ beq 3da16c │ │ │ │ ands r3, r8, #131072 @ 0x20000 │ │ │ │ streq r3, [sp, #260] @ 0x104 │ │ │ │ beq 3d92fc │ │ │ │ mov r3, #2 │ │ │ │ @@ -411791,22 +411791,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r8, [sp, #232] @ 0xe8 │ │ │ │ str r8, [sp, #236] @ 0xec │ │ │ │ str r8, [sp, #240] @ 0xf0 │ │ │ │ str r8, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1456] @ 3da42c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #66] @ 0x42 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [r3] │ │ │ │ lsr r9, r8, #18 │ │ │ │ @@ -411846,15 +411846,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -411869,15 +411869,15 @@ │ │ │ │ str r9, [sp, #28] │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r7, #17 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #1180] @ 3da434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3d92a4 │ │ │ │ mov r4, #4 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d90c4 │ │ │ │ @@ -411898,36 +411898,36 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da304 │ │ │ │ ldr r0, [pc, #1072] @ 3da438 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d9a80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #1048] @ 3da43c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, r5, #16 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsr r2, r7, #17 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3d92a4 │ │ │ │ ldr r0, [pc, #992] @ 3da440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d7d24 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #66] @ 0x42 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ lsr r3, r8, #19 │ │ │ │ @@ -411943,64 +411943,64 @@ │ │ │ │ b 3d9ecc │ │ │ │ ldr r0, [pc, #916] @ 3da444 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d82e4 │ │ │ │ ldrd r0, [sp, #160] @ 0xa0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [pc, #872] @ 3da448 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8210 │ │ │ │ ldr r0, [pc, #848] @ 3da44c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8e44 │ │ │ │ ldr r0, [pc, #836] @ 3da450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d7c64 │ │ │ │ ldr r0, [pc, #824] @ 3da454 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d9980 │ │ │ │ ldr r0, [pc, #800] @ 3da458 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8c10 │ │ │ │ ldr r0, [pc, #784] @ 3da45c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8098 │ │ │ │ ldr r0, [pc, #768] @ 3da460 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8018 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3d9cf0 │ │ │ │ b 3d9d7c │ │ │ │ ldr r0, [pc, #736] @ 3da464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d7d64 │ │ │ │ ldr r3, [pc, #632] @ 3da40c │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d99d0 │ │ │ │ @@ -412018,24 +412018,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 3da468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d99d0 │ │ │ │ ldr r3, [pc, #492] @ 3da40c │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8f04 │ │ │ │ @@ -412052,80 +412052,80 @@ │ │ │ │ beq 3da348 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3da46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8f04 │ │ │ │ ldr r0, [pc, #456] @ 3da470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d7c60 │ │ │ │ ldr r0, [pc, #444] @ 3da474 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8e88 │ │ │ │ ldr r0, [pc, #420] @ 3da478 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d9cd4 │ │ │ │ ldr r0, [pc, #392] @ 3da47c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d9e80 │ │ │ │ mov r4, #2 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3da480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d9a80 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #308] @ 3da484 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d8f04 │ │ │ │ ldr r0, [pc, #284] @ 3da488 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3d99d0 │ │ │ │ ldr r3, [pc, #260] @ 3da48c │ │ │ │ ldr r1, [pc, #260] @ 3da490 │ │ │ │ ldr r0, [pc, #260] @ 3da494 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #256] @ 3da498 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -412151,60 +412151,60 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1008 @ 0x3f0 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ andeq r3, r0, ip, lsr r7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, r8, lsl #25 │ │ │ │ + rsbeq r8, r2, r8, ror #24 │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ - rsbeq r9, r2, ip, asr #32 │ │ │ │ + rsbeq r9, r2, ip, lsr #32 │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq r7, r2, ip, lsl sp │ │ │ │ + strdeq r7, [r2], #-204 @ 0xffffff34 @ │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ - rsbeq r8, r2, r4, lsl ip │ │ │ │ - rsbeq r8, r2, ip, ror #28 │ │ │ │ - strdeq r8, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x00628f9c │ │ │ │ + strdeq r8, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r8, r2, ip, asr #28 │ │ │ │ + ldrdeq r8, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r8, r2, ip, ror pc │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ - rsbeq r8, r2, ip, lsr fp │ │ │ │ + rsbeq r8, r2, ip, lsl fp │ │ │ │ andeq r2, r0, r4, asr r6 │ │ │ │ - rsbeq r8, r2, ip, lsl #21 │ │ │ │ - strheq r8, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r8, r2, r8, asr #21 │ │ │ │ - strdeq r8, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r8, r2, r8, asr sp │ │ │ │ - rsbeq r8, r2, r0, lsl ip │ │ │ │ - rsbeq r8, r2, ip, asr #21 │ │ │ │ - rsbeq r8, r2, r4, ror pc │ │ │ │ - rsbeq r6, r2, r0, asr r2 │ │ │ │ - rsbeq r8, r2, r4, lsl lr │ │ │ │ - @ instruction: 0x00628e9c │ │ │ │ - rsbeq r8, r2, r4, asr #26 │ │ │ │ - rsbeq r8, r2, r8, lsr r7 │ │ │ │ - rsbeq r7, r2, ip, lsr r7 │ │ │ │ - strheq r7, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r8, r2, r4, lsr r5 │ │ │ │ - strdeq r7, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, r2, r4, ror r6 │ │ │ │ - strdeq r8, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r8, r2, ip, lsl #27 │ │ │ │ - rsbeq r7, r2, r8, asr r6 │ │ │ │ - rsbeq r7, r2, ip, lsr r6 │ │ │ │ - rsbseq r5, r6, ip, ror #16 │ │ │ │ - rsbeq r5, r2, r0, asr #30 │ │ │ │ - rsbeq r7, r2, ip, ror #22 │ │ │ │ + rsbeq r8, r2, ip, ror #20 │ │ │ │ + @ instruction: 0x00628b9c │ │ │ │ + rsbeq r8, r2, r8, lsr #21 │ │ │ │ + ldrdeq r8, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r8, r2, r8, lsr sp │ │ │ │ + strdeq r8, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r8, r2, ip, lsr #21 │ │ │ │ + rsbeq r8, r2, r4, asr pc │ │ │ │ + rsbeq r6, r2, r0, lsr r2 │ │ │ │ + strdeq r8, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r8, r2, ip, ror lr │ │ │ │ + rsbeq r8, r2, r4, lsr #26 │ │ │ │ + rsbeq r8, r2, r8, lsl r7 │ │ │ │ + rsbeq r7, r2, ip, lsl r7 │ │ │ │ + @ instruction: 0x00627694 │ │ │ │ + rsbeq r8, r2, r4, lsl r5 │ │ │ │ + ldrdeq r7, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r2, r4, asr r6 │ │ │ │ + ldrdeq r8, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r8, r2, ip, ror #26 │ │ │ │ + rsbeq r7, r2, r8, lsr r6 │ │ │ │ + rsbeq r7, r2, ip, lsl r6 │ │ │ │ + rsbseq r5, r6, ip, asr #16 │ │ │ │ + rsbeq r5, r2, r0, lsr #30 │ │ │ │ + rsbeq r7, r2, ip, asr #22 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq r5, r6, r8, asr #16 │ │ │ │ - rsbeq r5, r2, r8, lsl pc │ │ │ │ - strdeq r8, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r5, r6, r8, lsr #16 │ │ │ │ + strdeq r5, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + ldrdeq r8, [r2], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rsbseq r5, r6, ip, lsl r8 │ │ │ │ - strdeq r5, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - strheq r8, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsheq r5, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq r5, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x0062899c │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r3, #1 │ │ │ │ b 3d7a7c │ │ │ │ │ │ │ │ 003da4cc : │ │ │ │ @@ -412275,37 +412275,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3da63c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3da51c │ │ │ │ ldr r0, [pc, #48] @ 3da640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3da51c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r0, sp, r8, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, sp, r8, lsl r6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, sp, r4, asr #11 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r8, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r8, r2, ip, lsl #22 │ │ │ │ + ldrdeq r8, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r8, r2, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3da780 │ │ │ │ ldr r3, [pc, #288] @ 3da784 │ │ │ │ @@ -412361,40 +412361,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3da7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3da6a0 │ │ │ │ ldr r0, [pc, #52] @ 3da7a4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3da6a0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008d04bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ umulleq r0, sp, r8, r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, sp, r4, ror r4 │ │ │ │ andeq r4, r0, ip, asr sl │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r8, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - strdeq r8, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + strheq r8, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq r8, [r2], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #916] @ 3dab54 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #912] @ 3dab58 │ │ │ │ @@ -412519,22 +412519,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3dab78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3da800 │ │ │ │ mov r0, r8 │ │ │ │ bl 3c7e54 │ │ │ │ ldr sl, [r6, #580] @ 0x244 │ │ │ │ ldr r3, [r6, #584] @ 0x248 │ │ │ │ ldr fp, [r6, #588] @ 0x24c │ │ │ │ mov r8, r0 │ │ │ │ @@ -412558,22 +412558,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3dab80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3da8e0 │ │ │ │ ldr r1, [pc, #260] @ 3dab84 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3da890 │ │ │ │ ldr r1, [pc, #220] @ 3dab70 │ │ │ │ @@ -412590,63 +412590,63 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3dab88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r9] │ │ │ │ b 3da890 │ │ │ │ ldr r0, [pc, #124] @ 3dab8c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3da800 │ │ │ │ ldr r0, [pc, #108] @ 3dab90 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r9] │ │ │ │ b 3da890 │ │ │ │ ldr r0, [pc, #80] @ 3dab94 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3da8e0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r0, sp, r8, asr r3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r0, sp, r4, asr #6 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r0, sp, ip, lsl #6 │ │ │ │ addeq r0, sp, ip, lsr #4 │ │ │ │ andeq r4, r0, r4, lsr ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, r0, asr #15 │ │ │ │ + rsbeq r8, r2, r0, lsr #15 │ │ │ │ andeq r2, r0, ip │ │ │ │ - strdeq r8, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq r8, [r2], #-120 @ 0xffffff88 @ │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbeq r8, r2, r8, ror #13 │ │ │ │ - strheq r8, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, r2, r0, lsl #14 │ │ │ │ - rsbeq r8, r2, ip, asr r7 │ │ │ │ + rsbeq r8, r2, r8, asr #13 │ │ │ │ + @ instruction: 0x00628690 │ │ │ │ + rsbeq r8, r2, r0, ror #13 │ │ │ │ + rsbeq r8, r2, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r5, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412698,50 +412698,50 @@ │ │ │ │ bne 3daca8 │ │ │ │ ldrb r3, [r5, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dac24 │ │ │ │ ldr r0, [r5, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3dac24 │ │ │ │ ldr r0, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r6, [r5, #684] @ 0x2ac │ │ │ │ b 3dac48 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3dac6c │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3dac60 │ │ │ │ ldr r0, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3dac54 │ │ │ │ ldr r3, [pc, #28] @ 3dad08 │ │ │ │ ldr r1, [pc, #28] @ 3dad0c │ │ │ │ ldr r0, [pc, #28] @ 3dad10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3dad14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, r8, lsl #30 │ │ │ │ - ldrdeq r5, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r7, r2, r8, lsl #4 │ │ │ │ + rsbseq r4, r6, r8, ror #29 │ │ │ │ + strheq r5, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r7, r2, r8, ror #3 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ │ │ │ │ 003dad18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -412823,21 +412823,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3daf74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dada0 │ │ │ │ ldr r1, [pc, #224] @ 3daf78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #936 @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d1570 │ │ │ │ @@ -412862,46 +412862,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3daf80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dad9c │ │ │ │ ldr r0, [pc, #80] @ 3daf84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dad9c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3daf88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dada0 │ │ │ │ addeq pc, ip, r0, ror #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008cfdbc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, ip, r4, ror sp @ │ │ │ │ - rsbseq r4, r6, ip, lsl #28 │ │ │ │ + rsbseq r4, r6, ip, ror #27 │ │ │ │ @ instruction: 0x00001fbc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, ip, asr #8 │ │ │ │ - rsbseq r4, r6, r0, ror #26 │ │ │ │ + rsbeq r8, r2, ip, lsr #8 │ │ │ │ + rsbseq r4, r6, r0, asr #26 │ │ │ │ andeq r1, r0, ip, lsr #29 │ │ │ │ - rsbeq r8, r2, r0, lsl #8 │ │ │ │ - rsbeq r8, r2, r0, asr #8 │ │ │ │ - strheq r8, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r8, r2, r0, ror #7 │ │ │ │ + rsbeq r8, r2, r0, lsr #8 │ │ │ │ + @ instruction: 0x0062839c │ │ │ │ │ │ │ │ 003daf8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3db018 │ │ │ │ @@ -413054,36 +413054,36 @@ │ │ │ │ bne 3db208 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3db170 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3db170 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3db1dc │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3db1d0 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3db1c4 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ b 3db1b8 │ │ │ │ ldr r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3c78c0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -413109,28 +413109,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3db35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3db094 │ │ │ │ ldr r0, [pc, #96] @ 3db360 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3db094 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 3db364 │ │ │ │ ldr r1, [pc, #72] @ 3db368 │ │ │ │ ldr r0, [pc, #72] @ 3db36c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -413144,19 +413144,19 @@ │ │ │ │ addeq pc, ip, r4, lsr #21 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq pc, ip, ip, asr #20 │ │ │ │ addeq pc, ip, r4, lsr #19 │ │ │ │ andeq r3, r0, r8, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, r2, ip, asr #1 │ │ │ │ - strdeq r8, [r2], #-4 @ │ │ │ │ - ldrsbeq r4, [r6], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r4, r2, ip, lsr #31 │ │ │ │ - ldrdeq r6, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r8, r2, ip, lsr #1 │ │ │ │ + ldrdeq r8, [r2], #-4 @ │ │ │ │ + ldrheq r4, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r4, r2, ip, lsl #31 │ │ │ │ + strheq r6, [r2], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ │ │ │ │ 003db374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -413246,26 +413246,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 3db7d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db528 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3db690 │ │ │ │ ldr r2, [pc, #676] @ 3db7d4 │ │ │ │ ldr r3, [pc, #628] @ 3db7a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -413303,23 +413303,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3db7dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db424 │ │ │ │ ldr r3, [pc, #480] @ 3db7e0 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -413338,26 +413338,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3db7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db430 │ │ │ │ ldr r2, [pc, #336] @ 3db7e8 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db528 │ │ │ │ ldr r2, [pc, #284] @ 3db7c8 │ │ │ │ @@ -413374,83 +413374,83 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3db7ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db528 │ │ │ │ ldr r0, [pc, #196] @ 3db7f0 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db430 │ │ │ │ ldr r0, [pc, #168] @ 3db7f4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db528 │ │ │ │ ldr r0, [pc, #136] @ 3db7f8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db424 │ │ │ │ ldr r0, [pc, #120] @ 3db7fc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db528 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umulleq pc, ip, r0, r7 @ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbseq r0, r7, r0, asr #5 │ │ │ │ + rsbseq r0, r7, r0, lsr #5 │ │ │ │ addeq pc, ip, r0, asr r7 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x00830eb0 │ │ │ │ addeq pc, ip, r4, ror #13 │ │ │ │ addeq sl, r4, r0, asr #28 │ │ │ │ andeq r4, r0, r0, ror #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x00628094 │ │ │ │ + rsbeq r8, r2, r4, ror r0 │ │ │ │ addeq pc, ip, ip, ror #11 │ │ │ │ andeq r4, r0, ip, lsl #4 │ │ │ │ - rsbeq r7, r2, r8, lsr lr │ │ │ │ + rsbeq r7, r2, r8, lsl lr │ │ │ │ @ instruction: 0x000053b8 │ │ │ │ - rsbeq r7, r2, r8, lsl #29 │ │ │ │ + rsbeq r7, r2, r8, ror #28 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbeq r7, r2, r4, asr pc │ │ │ │ - rsbeq r7, r2, r4, lsr lr │ │ │ │ - @ instruction: 0x00627f90 │ │ │ │ - rsbeq r7, r2, r0, lsr sp │ │ │ │ - rsbeq r7, r2, r8, lsl #29 │ │ │ │ + rsbeq r7, r2, r4, lsr pc │ │ │ │ + rsbeq r7, r2, r4, lsl lr │ │ │ │ + rsbeq r7, r2, r0, ror pc │ │ │ │ + rsbeq r7, r2, r0, lsl sp │ │ │ │ + rsbeq r7, r2, r8, ror #28 │ │ │ │ │ │ │ │ 003db800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #788] @ 3dbb2c │ │ │ │ @@ -413517,27 +413517,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3dbb50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db970 │ │ │ │ ldr r2, [pc, #480] @ 3dbb40 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3dba3c │ │ │ │ mov r5, #0 │ │ │ │ @@ -413579,22 +413579,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3dbb5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db8a0 │ │ │ │ ldr r2, [pc, #284] @ 3dbb60 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db96c │ │ │ │ ldr r2, [pc, #240] @ 3dbb48 │ │ │ │ @@ -413611,69 +413611,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3dbb64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db96c │ │ │ │ ldr r0, [pc, #148] @ 3dbb68 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db96c │ │ │ │ ldr r0, [pc, #120] @ 3dbb6c │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db970 │ │ │ │ ldr r0, [pc, #84] @ 3dbb70 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3db8a0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r6, r0, asr lr @ │ │ │ │ + rsbseq pc, r6, r0, lsr lr @ │ │ │ │ addeq pc, ip, r0, ror #5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq pc, ip, r4, asr #5 │ │ │ │ addeq sl, r4, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strheq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r7, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + strheq r7, [r2], #-232 @ 0xffffff18 @ │ │ │ │ addeq pc, ip, r4, lsr #3 │ │ │ │ andeq r4, r0, r0, ror sp │ │ │ │ - rsbeq r7, r2, r4, lsl sp │ │ │ │ + strdeq r7, [r2], #-196 @ 0xffffff3c @ │ │ │ │ andeq r3, r0, r8, lsl r4 │ │ │ │ - rsbeq r7, r2, r0, lsl #28 │ │ │ │ - rsbeq r7, r2, r0, asr lr │ │ │ │ - rsbeq r7, r2, r0, lsl #27 │ │ │ │ - rsbeq r7, r2, r0, lsr #25 │ │ │ │ + rsbeq r7, r2, r0, ror #27 │ │ │ │ + rsbeq r7, r2, r0, lsr lr │ │ │ │ + rsbeq r7, r2, r0, ror #26 │ │ │ │ + rsbeq r7, r2, r0, lsl #25 │ │ │ │ │ │ │ │ 003dbb74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -413689,15 +413689,15 @@ │ │ │ │ add r4, r8, #131072 @ 0x20000 │ │ │ │ stm sp, {r1, r3, r8} │ │ │ │ ldr r6, [pc, #664] @ 3dbe54 │ │ │ │ ldr r3, [pc, #664] @ 3dbe58 │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #660] @ 3dbe5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r6, [r4, #748] @ 0x2ec │ │ │ │ ldr r6, [pc, #648] @ 3dbe60 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ add r5, r4, #688 @ 0x2b0 │ │ │ │ mov r7, #1024 @ 0x400 │ │ │ │ strd r6, [r5] │ │ │ │ @@ -413743,112 +413743,112 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [pc, #472] @ 3dbe70 │ │ │ │ add r9, r4, #900 @ 0x384 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r6, [r4, #680] @ 0x2a8 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #700 @ 0x2bc │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r6, [r4, #700] @ 0x2bc │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r6, [r4, #720] @ 0x2d0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #740 @ 0x2e4 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r6, [r4, #740] @ 0x2e4 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ mov r0, #32 │ │ │ │ str r6, [r4, #760] @ 0x2f8 │ │ │ │ bl 2487d4 │ │ │ │ ldr r3, [pc, #252] @ 3dbe74 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #780 @ 0x30c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r5, [r4, #780] @ 0x30c │ │ │ │ add r5, r4, #800 @ 0x320 │ │ │ │ mov r0, #32 │ │ │ │ bl 2487d4 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r7, sl} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b0fec │ │ │ │ + bl 9b0fc4 │ │ │ │ str r6, [r5], #20 │ │ │ │ cmp r9, r5 │ │ │ │ bne 3dbda4 │ │ │ │ add r0, r4, #632 @ 0x278 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3c8b64 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r0, r4, #660 @ 0x294 │ │ │ │ bl 3c8b64 │ │ │ │ add r0, r4, #664 @ 0x298 │ │ │ │ bl 3cad40 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ - bl 754ab8 │ │ │ │ + bl 754a90 │ │ │ │ ldr r3, [pc, #116] @ 3dbe78 │ │ │ │ ldr r2, [pc, #116] @ 3dbe7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 3dbe80 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ add r3, r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r4, #448 @ 0x1c0 │ │ │ │ str fp, [sp] │ │ │ │ bl 3c7dbc │ │ │ │ mov r0, r8 │ │ │ │ @@ -413861,81 +413861,81 @@ │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #20 │ │ │ │ andeq r0, r0, r2, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ @ instruction: 0xffff9d30 │ │ │ │ @ instruction: 0xffff51e8 │ │ │ │ @ instruction: 0xffff6a50 │ │ │ │ - ldrsheq r3, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r8, r0, r0, lsr #1 │ │ │ │ - rsbeq r1, r0, r8, asr #9 │ │ │ │ + ldrsbeq r3, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r8, r0, r0, lsl #1 │ │ │ │ + rsbeq r1, r0, r8, lsr #9 │ │ │ │ │ │ │ │ 003dbe84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r7, #604] @ 0x25c │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbeb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r4, [r7, #680] @ 0x2a8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbed4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r4, [r7, #700] @ 0x2bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r4, [r7, #720] @ 0x2d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbf0c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r4, [r7, #740] @ 0x2e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbf28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r4, [r7, #760] @ 0x2f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbf44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ ldr r4, [r7, #780] @ 0x30c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ae0 │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #800 @ 0x320 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3dbf84 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ae0 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3dbf6c │ │ │ │ ldr r0, [r7, #632] @ 0x278 │ │ │ │ bl 3c8c04 │ │ │ │ @@ -414068,38 +414068,38 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r6, r9, r2, r3 │ │ │ │ bne 3dc3cc │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r9, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ strb sl, [r4, #4] │ │ │ │ b 3dc0fc │ │ │ │ ldr r1, [r5, #788] @ 0x314 │ │ │ │ ldr r2, [r5, #796] @ 0x31c │ │ │ │ ldr r3, [r5, #792] @ 0x318 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ umull r4, r6, r2, r3 │ │ │ │ ldr r3, [pc, #1680] @ 3dc85c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc454 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #780] @ 0x30c │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #784] @ 0x310 │ │ │ │ b 3dc0e4 │ │ │ │ ldr r1, [r5, #748] @ 0x2ec │ │ │ │ ldr r2, [r5, #756] @ 0x2f4 │ │ │ │ ldr r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414107,19 +414107,19 @@ │ │ │ │ ldr r3, [pc, #1600] @ 3dc85c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc4dc │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #740] @ 0x2e4 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3dc0d8 │ │ │ │ ldr r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [r5, #776] @ 0x308 │ │ │ │ ldr r3, [r5, #772] @ 0x304 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414127,19 +414127,19 @@ │ │ │ │ ldr r3, [pc, #1520] @ 3dc85c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc564 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3dc0cc │ │ │ │ ldr r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr r2, [r5, #736] @ 0x2e0 │ │ │ │ ldr r3, [r5, #732] @ 0x2dc │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414147,19 +414147,19 @@ │ │ │ │ ldr r3, [pc, #1440] @ 3dc85c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc674 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3dc0c0 │ │ │ │ ldr r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr r2, [r5, #716] @ 0x2cc │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414167,19 +414167,19 @@ │ │ │ │ ldr r3, [pc, #1360] @ 3dc85c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc5ec │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3dc0b4 │ │ │ │ ldr r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ ldr r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -414187,36 +414187,36 @@ │ │ │ │ ldr r3, [pc, #1280] @ 3dc85c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc6fc │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #684] @ 0x2ac │ │ │ │ b 3dc0a8 │ │ │ │ ldr r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 5ada98 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #604] @ 0x25c │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ ldr r2, [pc, #1196] @ 3dc860 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d618c │ │ │ │ + bl 9d6164 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ b 3dc120 │ │ │ │ ldr r3, [pc, #1168] @ 3dc864 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc18c │ │ │ │ ldr r3, [pc, #1152] @ 3dc868 │ │ │ │ @@ -414233,24 +414233,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3dc870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc18c │ │ │ │ ldr r3, [pc, #1032] @ 3dc864 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc1d8 │ │ │ │ ldr r3, [pc, #1016] @ 3dc868 │ │ │ │ @@ -414267,24 +414267,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3dc874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc1d8 │ │ │ │ ldr r3, [pc, #896] @ 3dc864 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc228 │ │ │ │ ldr r3, [pc, #880] @ 3dc868 │ │ │ │ @@ -414301,24 +414301,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3dc878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc228 │ │ │ │ ldr r3, [pc, #760] @ 3dc864 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc278 │ │ │ │ ldr r3, [pc, #744] @ 3dc868 │ │ │ │ @@ -414335,24 +414335,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #664] @ 3dc87c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc278 │ │ │ │ ldr r3, [pc, #624] @ 3dc864 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc318 │ │ │ │ ldr r3, [pc, #608] @ 3dc868 │ │ │ │ @@ -414369,24 +414369,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3dc880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc318 │ │ │ │ ldr r3, [pc, #488] @ 3dc864 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc2c8 │ │ │ │ ldr r3, [pc, #472] @ 3dc868 │ │ │ │ @@ -414403,24 +414403,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3dc884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc2c8 │ │ │ │ ldr r3, [pc, #352] @ 3dc864 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc368 │ │ │ │ ldr r3, [pc, #336] @ 3dc868 │ │ │ │ @@ -414437,111 +414437,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3dc888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc368 │ │ │ │ ldr r0, [pc, #256] @ 3dc88c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc18c │ │ │ │ ldr r0, [pc, #232] @ 3dc890 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc1d8 │ │ │ │ ldr r0, [pc, #208] @ 3dc894 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc368 │ │ │ │ ldr r0, [pc, #184] @ 3dc898 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc228 │ │ │ │ ldr r0, [pc, #160] @ 3dc89c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc318 │ │ │ │ ldr r0, [pc, #136] @ 3dc8a0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc278 │ │ │ │ ldr r0, [pc, #112] @ 3dc8a4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc2c8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq lr, ip, r4, asr #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq lr, ip, r8, lsl #21 │ │ │ │ strdeq lr, [ip], r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ muleq r0, r8, fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r2, r0, lsl #10 │ │ │ │ - rsbeq r5, r2, r8, ror r4 │ │ │ │ - strdeq r5, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r5, r2, r8, ror #6 │ │ │ │ - rsbeq r5, r2, r0, ror #5 │ │ │ │ - rsbeq r5, r2, r8, asr r2 │ │ │ │ - ldrdeq r5, [r2], #-16 @ │ │ │ │ - rsbeq r5, r2, ip, lsl r2 │ │ │ │ - rsbeq r5, r2, r0, lsl #4 │ │ │ │ - rsbeq r5, r2, r4, ror #3 │ │ │ │ - rsbeq r5, r2, r8, asr #3 │ │ │ │ - rsbeq r5, r2, ip, lsr #3 │ │ │ │ - @ instruction: 0x00625190 │ │ │ │ - rsbeq r5, r2, r4, ror r1 │ │ │ │ + rsbeq r5, r2, r0, ror #9 │ │ │ │ + rsbeq r5, r2, r8, asr r4 │ │ │ │ + ldrdeq r5, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r5, r2, r8, asr #6 │ │ │ │ + rsbeq r5, r2, r0, asr #5 │ │ │ │ + rsbeq r5, r2, r8, lsr r2 │ │ │ │ + strheq r5, [r2], #-16 @ │ │ │ │ + strdeq r5, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r5, r2, r0, ror #3 │ │ │ │ + rsbeq r5, r2, r4, asr #3 │ │ │ │ + rsbeq r5, r2, r8, lsr #3 │ │ │ │ + rsbeq r5, r2, ip, lsl #3 │ │ │ │ + rsbeq r5, r2, r0, ror r1 │ │ │ │ + rsbeq r5, r2, r4, asr r1 │ │ │ │ │ │ │ │ 003dc8a8 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e9eec │ │ │ │ │ │ │ │ 003dc8b4 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e9a58 │ │ │ │ ldr r0, [pc, #4] @ 3dc8cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ strdeq r3, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3dc9fc │ │ │ │ ldr r1, [pc, #276] @ 3dca00 │ │ │ │ @@ -414597,37 +414597,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3dca1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc920 │ │ │ │ ldr r0, [pc, #48] @ 3dca20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dc920 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq lr, ip, r4, lsr r2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq lr, ip, r4, lsl r2 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq lr, ip, r8, ror #3 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r8, lsl #7 │ │ │ │ - strheq r2, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r2, r2, r8, ror #6 │ │ │ │ + @ instruction: 0x00622390 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 3dcb38 │ │ │ │ ldr r1, [pc, #252] @ 3dcb3c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -414676,37 +414676,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3dcb58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dca74 │ │ │ │ ldr r0, [pc, #48] @ 3dcb5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dca74 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq lr, ip, r0, ror #1 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq lr, ip, r0, asr #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq lr, ip, r0, lsr #1 │ │ │ │ andeq r3, r0, r8, ror #17 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r8, asr r3 │ │ │ │ - rsbeq r2, r2, r4, lsl #7 │ │ │ │ + rsbeq r2, r2, r8, lsr r3 │ │ │ │ + rsbeq r2, r2, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5adac8 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ @@ -414757,35 +414757,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #236] @ 3dcd40 │ │ │ │ ldr r1, [pc, #236] @ 3dcd44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #204] @ 3dcd48 │ │ │ │ ldr r1, [pc, #204] @ 3dcd4c │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #172] @ 3dcd50 │ │ │ │ ldr r3, [pc, #172] @ 3dcd54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #168] @ 3dcd58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -414804,40 +414804,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c15c │ │ │ │ + bl 74c134 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq lr, r7, r0, asr #20 │ │ │ │ - subseq sl, pc, r0, ror sl @ │ │ │ │ - rsbeq r7, r9, ip, lsr pc │ │ │ │ - subseq sl, pc, r0, ror sl @ │ │ │ │ - subseq sl, pc, r8, lsl #21 │ │ │ │ - rsbeq r7, r0, r8, lsr r2 │ │ │ │ - rsbeq r0, r0, ip, asr r6 │ │ │ │ + rsbseq lr, r7, r0, lsr #20 │ │ │ │ + subseq sl, pc, r0, asr sl @ │ │ │ │ + rsbeq r7, r9, ip, lsl pc │ │ │ │ + subseq sl, pc, r0, asr sl @ │ │ │ │ + subseq sl, pc, r8, ror #20 │ │ │ │ + rsbeq r7, r0, r8, lsl r2 │ │ │ │ + rsbeq r0, r0, ip, lsr r6 │ │ │ │ andeq r1, r0, r4, ror #1 │ │ │ │ addeq r3, r6, r8, lsl #12 │ │ │ │ addeq r4, fp, r4, asr #28 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ sbcne r8, r9, r6, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ - @ instruction: 0x00626c90 │ │ │ │ + rsbeq r6, r2, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3dcfe0 │ │ │ │ @@ -414903,23 +414903,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3dd00c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dcdec │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dcdec │ │ │ │ ldr r2, [pc, #328] @ 3dd010 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -414938,15 +414938,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3dd014 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3dcea0 │ │ │ │ ldr r2, [pc, #224] @ 3dd018 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -414966,54 +414966,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3dd01c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3dcea0 │ │ │ │ ldr r0, [pc, #120] @ 3dd020 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dcdec │ │ │ │ ldr r0, [pc, #104] @ 3dd024 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dcdec │ │ │ │ ldr r0, [pc, #88] @ 3dd028 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dcdec │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, ip, lsl #27 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, ip, r8, ror sp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq sp, ip, r4, lsr #26 │ │ │ │ andeq r4, r0, r0, ror #20 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, ip, lsl #2 │ │ │ │ + rsbeq r2, r2, ip, ror #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - strdeq r1, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r1, [r2], #-252 @ 0xffffff04 @ │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - rsbeq r2, r2, r4, lsr #1 │ │ │ │ - ldrdeq r2, [r2], #-8 @ │ │ │ │ - rsbeq r2, r2, ip, lsr r0 │ │ │ │ - @ instruction: 0x00621f9c │ │ │ │ + rsbeq r2, r2, r4, lsl #1 │ │ │ │ + strheq r2, [r2], #-8 @ │ │ │ │ + rsbeq r2, r2, ip, lsl r0 │ │ │ │ + rsbeq r1, r2, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3dd320 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3dd324 │ │ │ │ @@ -415079,23 +415079,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3dd340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dd09c │ │ │ │ ldr r3, [pc, #432] @ 3dd330 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -415119,22 +415119,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3dd348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3dd0a4 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -415166,59 +415166,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3dd350 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dd0a4 │ │ │ │ ldr r0, [pc, #116] @ 3dd354 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3dd0a4 │ │ │ │ ldr r0, [pc, #92] @ 3dd358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dd09c │ │ │ │ ldr r0, [pc, #80] @ 3dd35c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dd0a4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [ip], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, ip, ip, lsr #21 │ │ │ │ addeq sp, ip, r0, ror sl │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, r8, lsr #32 │ │ │ │ + rsbeq r2, r2, r8 │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - strheq r1, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x00621e90 │ │ │ │ andeq r3, r0, r4, lsl r8 │ │ │ │ - rsbeq r1, r2, ip, asr #28 │ │ │ │ - rsbeq r1, r2, r0, lsl lr │ │ │ │ - rsbeq r1, r2, r4, ror #29 │ │ │ │ - rsbeq r1, r2, r0, asr lr │ │ │ │ + rsbeq r1, r2, ip, lsr #28 │ │ │ │ + strdeq r1, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r1, r2, r4, asr #29 │ │ │ │ + rsbeq r1, r2, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3dd698 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3dd69c │ │ │ │ @@ -415284,23 +415284,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3dd6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dd3d8 │ │ │ │ ldr r3, [pc, #500] @ 3dd6a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd534 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -415350,22 +415350,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3dd6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dd4c0 │ │ │ │ ldr r3, [pc, #272] @ 3dd6c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dd4e4 │ │ │ │ ldr r3, [pc, #228] @ 3dd6b0 │ │ │ │ @@ -415381,68 +415381,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3dd6cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dd4e4 │ │ │ │ ldr r0, [pc, #156] @ 3dd6d0 │ │ │ │ ldr r1, [pc, #100] @ 3dd69c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3dd694 │ │ │ │ ldr r0, [pc, #124] @ 3dd6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #108] @ 3dd6d8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dd4c0 │ │ │ │ ldr r0, [pc, #88] @ 3dd6dc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dd4e4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r0, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sp, ip, r0, lsl #15 │ │ │ │ addeq sp, ip, ip, lsr r7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, r4, asr #12 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r0, ror #28 │ │ │ │ + rsbeq r1, r2, r0, asr #28 │ │ │ │ addeq sp, ip, r0, lsr r6 │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ - rsbeq r1, r2, r4, ror ip │ │ │ │ + rsbeq r1, r2, r4, asr ip │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ - rsbeq r1, r2, ip, asr ip │ │ │ │ + rsbeq r1, r2, ip, lsr ip │ │ │ │ addeq sp, ip, r8, ror #9 │ │ │ │ - strdeq r1, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r1, r2, r4, ror #23 │ │ │ │ - rsbeq r1, r2, r0, asr #24 │ │ │ │ + ldrdeq r1, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r1, r2, r4, asr #23 │ │ │ │ + rsbeq r1, r2, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #100] @ 3dd75c │ │ │ │ ldr r7, [pc, #100] @ 3dd760 │ │ │ │ ldr r6, [pc, #100] @ 3dd764 │ │ │ │ @@ -415452,31 +415452,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ bl 43b1b8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ add r2, r4, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 439f3c │ │ │ │ - rsbseq sp, r7, r4, ror pc │ │ │ │ - strheq r6, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsbeq pc, [pc], #-188 @ │ │ │ │ + rsbseq sp, r7, r4, asr pc │ │ │ │ + @ instruction: 0x00606794 │ │ │ │ + ldrheq pc, [pc], #-188 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3dd818 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -415484,25 +415484,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3dd81c │ │ │ │ ldr r1, [pc, #136] @ 3dd820 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r2, [pc, #116] @ 3dd824 │ │ │ │ ldr r1, [pc, #116] @ 3dd828 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #84] @ 3dd82c │ │ │ │ ldr r2, [pc, #84] @ 3dd830 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -415513,21 +415513,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq sp, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r6, r2, r0, lsl r2 │ │ │ │ - rsbeq pc, r0, r4, ror #17 │ │ │ │ - ldrsheq r9, [pc], #-228 @ │ │ │ │ - rsbeq r7, r9, r0, asr #7 │ │ │ │ - rsbeq lr, r1, ip, lsl #10 │ │ │ │ - rsbeq r7, r1, r4, ror #31 │ │ │ │ + ldrsbeq sp, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq r6, [r2], #-16 @ │ │ │ │ + rsbeq pc, r0, r4, asr #17 │ │ │ │ + ldrsbeq r9, [pc], #-228 @ │ │ │ │ + rsbeq r7, r9, r0, lsr #7 │ │ │ │ + rsbeq lr, r1, ip, ror #9 │ │ │ │ + rsbeq r7, r1, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #292] @ 3dd970 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415541,15 +415541,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r5, [pc, #240] @ 3dd984 │ │ │ │ ldr r3, [pc, #240] @ 3dd988 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415586,40 +415586,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dd99c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dd8ac │ │ │ │ ldr r0, [pc, #60] @ 3dd9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dd8ac │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r7, r4, lsr #28 │ │ │ │ + rsbseq sp, r7, r4, lsl #28 │ │ │ │ @ instruction: 0x008cd2bc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r6, r2, r0, lsr r1 │ │ │ │ - rsbeq pc, r0, r8, lsl #16 │ │ │ │ + rsbeq r6, r2, r0, lsl r1 │ │ │ │ + rsbeq pc, r0, r8, ror #15 │ │ │ │ addeq sp, ip, r8, lsl #5 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, ip, r8, ror #4 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, ip, asr #20 │ │ │ │ - rsbeq r1, r2, ip, ror sl │ │ │ │ + rsbeq r1, r2, ip, lsr #20 │ │ │ │ + rsbeq r1, r2, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 3ddb0c │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415634,15 +415634,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r6, [pc, #280] @ 3ddb20 │ │ │ │ ldr r3, [pc, #280] @ 3ddb24 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415689,40 +415689,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ddb38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dda20 │ │ │ │ ldr r0, [pc, #60] @ 3ddb3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dda20 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ - ldrheq sp, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x0077dc94 │ │ │ │ addeq sp, ip, ip, asr #2 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, r2, r0, asr #31 │ │ │ │ - @ instruction: 0x0060f698 │ │ │ │ + rsbeq r5, r2, r0, lsr #31 │ │ │ │ + rsbeq pc, r0, r8, ror r6 @ │ │ │ │ addeq sp, ip, r4, lsl r1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sp, ip, r8, asr #1 │ │ │ │ andeq r2, r0, r4, lsl #7 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r4, lsr #18 │ │ │ │ - rsbeq r1, r2, r0, asr r9 │ │ │ │ + rsbeq r1, r2, r4, lsl #18 │ │ │ │ + rsbeq r1, r2, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #508] @ 3ddd58 │ │ │ │ mov r4, r3 │ │ │ │ @@ -415740,15 +415740,15 @@ │ │ │ │ ldr r2, [pc, #472] @ 3ddd68 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r9, [pc, #444] @ 3ddd6c │ │ │ │ ldr r3, [pc, #444] @ 3ddd70 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -415831,46 +415831,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ddd88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ddbc8 │ │ │ │ ldr r0, [pc, #76] @ 3ddd8c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3ddbc8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008ccfbc │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - ldrsheq sp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq pc, r0, r4, ror #9 │ │ │ │ - rsbeq r5, r2, r0, lsl lr │ │ │ │ + ldrsbeq sp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, r0, r4, asr #9 │ │ │ │ + strdeq r5, [r2], #-208 @ 0xffffff30 @ │ │ │ │ addeq ip, ip, ip, ror #30 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq ip, ip, r0, lsl #30 │ │ │ │ addeq ip, ip, ip, lsr #29 │ │ │ │ andeq r2, r0, r4, lsl ip │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r5, r2, r8, lsl #25 │ │ │ │ - strheq r5, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, r2, r8, ror #24 │ │ │ │ + @ instruction: 0x00625c9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #2536] @ 3de790 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov ip, r1 │ │ │ │ @@ -415890,15 +415890,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #2464] @ 3de7a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3de48c │ │ │ │ @@ -415921,28 +415921,28 @@ │ │ │ │ strb r5, [r2, #61] @ 0x3d │ │ │ │ mov r0, sl │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2b0 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2332] @ 3de7b8 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2b0 │ │ │ │ ldr r3, [pc, #2288] @ 3de7bc │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ @@ -415952,15 +415952,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2b0 │ │ │ │ add sl, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2216] @ 3de7c0 │ │ │ │ @@ -415968,15 +415968,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sl, sl, #32 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 43e2b0 │ │ │ │ mov r0, fp │ │ │ │ @@ -415994,15 +415994,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ @@ -416015,15 +416015,15 @@ │ │ │ │ subs sl, r0, #0 │ │ │ │ blt 3de39c │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 43b084 │ │ │ │ cmp r5, #10 │ │ │ │ bne 3ddfdc │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ @@ -416041,15 +416041,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 4417c0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de270 │ │ │ │ - bl 9975a8 │ │ │ │ + bl 997580 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3de750 │ │ │ │ add r5, r4, #139264 @ 0x22000 │ │ │ │ ldrb r3, [r5, #1880] @ 0x758 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de390 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -416099,18 +416099,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754aa4 │ │ │ │ + bl 754a7c │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ mov r2, r0 │ │ │ │ @@ -416238,22 +416238,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r7, #4] │ │ │ │ str r5, [r7, #8] │ │ │ │ str r5, [r7, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3de804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3de030 │ │ │ │ mov r0, r6 │ │ │ │ bl 44d834 │ │ │ │ b 3de074 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -416280,22 +416280,22 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 3de80c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3de00c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de654 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #1244] @ 0x4dc │ │ │ │ @@ -416334,21 +416334,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3de814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dde1c │ │ │ │ ldr r3, [pc, #772] @ 3de818 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de19c │ │ │ │ @@ -416374,30 +416374,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3de81c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3de19c │ │ │ │ ldr r3, [pc, #584] @ 3de820 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de218 │ │ │ │ @@ -416415,22 +416415,22 @@ │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [r7, #4] │ │ │ │ str r6, [r7, #8] │ │ │ │ str r6, [r7, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3de824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3de218 │ │ │ │ ldr r3, [pc, #452] @ 3de820 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de448 │ │ │ │ @@ -416447,53 +416447,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3de828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3de448 │ │ │ │ ldr r0, [pc, #332] @ 3de82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3dde1c │ │ │ │ ldr r0, [pc, #320] @ 3de830 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3de19c │ │ │ │ ldr r0, [pc, #300] @ 3de834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3de218 │ │ │ │ ldr r0, [pc, #288] @ 3de838 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3de030 │ │ │ │ ldr r0, [pc, #272] @ 3de83c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ b 3de00c │ │ │ │ ldr r0, [pc, #252] @ 3de840 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3de448 │ │ │ │ ldr r0, [pc, #236] @ 3de844 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537094 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #224] @ 3de848 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -416503,72 +416503,72 @@ │ │ │ │ ldr r0, [pc, #216] @ 3de854 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ bl 248d38 <__assert_fail@plt> │ │ │ │ - ldrheq sp, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x0077d898 │ │ │ │ addeq ip, ip, ip, asr sp │ │ │ │ addeq ip, ip, r8, asr sp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r5, r2, r0, asr #23 │ │ │ │ - @ instruction: 0x0060f298 │ │ │ │ + rsbeq r5, r2, r0, lsr #23 │ │ │ │ + rsbeq pc, r0, r8, ror r2 @ │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq r2, r6, r0, ror r4 │ │ │ │ - rsbeq r5, r2, r0, ror #23 │ │ │ │ - rsbeq r5, r2, r0, lsr #23 │ │ │ │ + rsbeq r5, r2, r0, asr #23 │ │ │ │ rsbeq r5, r2, r0, lsl #23 │ │ │ │ - rsbeq r5, r2, r4, lsr fp │ │ │ │ - ldrsheq sp, [r7], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r5, r0, r8, lsr pc │ │ │ │ - subseq pc, pc, r0, ror #6 │ │ │ │ - rsbeq r5, r2, r4, asr #19 │ │ │ │ + rsbeq r5, r2, r0, ror #22 │ │ │ │ + rsbeq r5, r2, r4, lsl fp │ │ │ │ + ldrsbeq sp, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r5, r0, r8, lsl pc │ │ │ │ + subseq pc, pc, r0, asr #6 │ │ │ │ + rsbeq r5, r2, r4, lsr #19 │ │ │ │ andeq r1, r0, sl, asr #1 │ │ │ │ - rsbseq sp, r7, ip, asr #10 │ │ │ │ - subseq r9, pc, ip, ror r5 @ │ │ │ │ - rsbeq r6, r9, r8, asr #20 │ │ │ │ + rsbseq sp, r7, ip, lsr #10 │ │ │ │ + subseq r9, pc, ip, asr r5 @ │ │ │ │ + rsbeq r6, r9, r8, lsr #20 │ │ │ │ addeq lr, sp, r0, asr #32 │ │ │ │ strdeq ip, [ip], r0 │ │ │ │ - rsbseq sp, r7, r0, lsr #8 │ │ │ │ + rsbseq sp, r7, r0, lsl #8 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ addeq ip, ip, r8, asr #16 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r8, asr #4 │ │ │ │ + rsbeq r1, r2, r8, lsr #4 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ - strdeq r1, [r2], #-0 @ │ │ │ │ + ldrdeq r1, [r2], #-0 @ │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ - rsbeq r0, r2, r8, ror pc │ │ │ │ + rsbeq r0, r2, r8, asr pc │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ - ldrdeq r1, [r2], #-4 @ │ │ │ │ + strheq r1, [r2], #-4 @ │ │ │ │ andeq r1, r0, r8, asr #25 │ │ │ │ - strdeq r1, [r2], #-4 @ │ │ │ │ - rsbeq r1, r2, r0, ror r0 │ │ │ │ - ldrdeq r0, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r1, r2, r0 │ │ │ │ - rsbeq r1, r2, ip, ror r0 │ │ │ │ - strdeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r0, r2, ip, lsr lr │ │ │ │ - rsbeq r1, r2, ip, lsr r0 │ │ │ │ - strdeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r0, r2, r0, lsl pc │ │ │ │ - ldrsheq ip, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r5, r2, r8, lsr #4 │ │ │ │ - rsbeq r5, r2, r4, ror #5 │ │ │ │ + ldrdeq r1, [r2], #-4 @ │ │ │ │ + rsbeq r1, r2, r0, asr r0 │ │ │ │ + strheq r0, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r0, r2, r0, ror #31 │ │ │ │ + rsbeq r1, r2, ip, asr r0 │ │ │ │ + ldrdeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r0, r2, ip, lsl lr │ │ │ │ + rsbeq r1, r2, ip, lsl r0 │ │ │ │ + ldrdeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsbeq ip, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, r2, r8, lsl #4 │ │ │ │ + rsbeq r5, r2, r4, asr #5 │ │ │ │ │ │ │ │ 003de858 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e985c │ │ │ │ ldr r0, [pc, #4] @ 3de870 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753f0c │ │ │ │ + b 753ee4 │ │ │ │ @ instruction: 0x00861bb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #464] @ 3dea5c │ │ │ │ mov r6, r1 │ │ │ │ @@ -416577,15 +416577,15 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ ldr r3, [pc, #428] @ 3dea68 │ │ │ │ ldr r2, [pc, #428] @ 3dea6c │ │ │ │ ldr r1, [pc, #428] @ 3dea70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ @@ -416597,27 +416597,27 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #388] @ 3dea74 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707574 │ │ │ │ + bl 70754c │ │ │ │ mov r2, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 447d4c │ │ │ │ add r5, r5, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #344] @ 3dea78 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707528 │ │ │ │ + bl 707500 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 447d4c │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ @@ -416651,15 +416651,15 @@ │ │ │ │ bl 448410 │ │ │ │ ldr r3, [pc, #180] @ 3dea7c │ │ │ │ ldr r1, [pc, #180] @ 3dea80 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 756dac │ │ │ │ + bl 756d84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3dea18 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ @@ -416684,26 +416684,26 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #56] @ 3dea84 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537094 │ │ │ │ ldr r0, [pc, #48] @ 3dea88 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537094 │ │ │ │ - rsbseq sp, r7, r0, lsr #2 │ │ │ │ - rsbeq r5, r2, r4, lsl #5 │ │ │ │ - strdeq r5, [r2], #-16 @ │ │ │ │ + rsbseq sp, r7, r0, lsl #2 │ │ │ │ + rsbeq r5, r2, r4, ror #4 │ │ │ │ + ldrdeq r5, [r2], #-16 @ │ │ │ │ andeq r0, r0, r4, ror fp │ │ │ │ addeq r1, r6, r8, asr #22 │ │ │ │ - rsbeq r5, r2, ip, ror #4 │ │ │ │ + rsbeq r5, r2, ip, asr #4 │ │ │ │ addeq ip, ip, r0, lsr r2 │ │ │ │ - rsbeq r5, r2, ip, lsl r2 │ │ │ │ + strdeq r5, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq lr, r0, r8, lsl #4 │ │ │ │ - rsbeq r0, r2, ip, asr fp │ │ │ │ - rsbeq r0, r2, r0, lsr #24 │ │ │ │ + rsbeq lr, r0, r8, ror #3 │ │ │ │ + rsbeq r0, r2, ip, lsr fp │ │ │ │ + rsbeq r0, r2, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #2144] @ 3df304 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #2140] @ 3df308 │ │ │ │ @@ -416951,23 +416951,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1204] @ 3df35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3deb34 │ │ │ │ lsl r2, r2, #6 │ │ │ │ add r0, r2, #49152 @ 0xc000 │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ b 3dec58 │ │ │ │ lsl r2, r2, #6 │ │ │ │ @@ -417236,45 +417236,45 @@ │ │ │ │ beq 3df2b4 │ │ │ │ b 3deb20 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3df374 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3deb34 │ │ │ │ addeq ip, ip, r4, ror r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ addeq ip, ip, r4, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #30 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r2, r0, r0, lsr r9 │ │ │ │ - rsbseq ip, r7, r4, asr #23 │ │ │ │ - ldrsheq ip, [r7], #-178 @ 0xffffff4e @ │ │ │ │ - rsbseq ip, r7, r8, lsr ip │ │ │ │ + rsbseq ip, r7, r4, lsr #23 │ │ │ │ + ldrsbeq ip, [r7], #-178 @ 0xffffff4e @ │ │ │ │ + rsbseq ip, r7, r8, lsl ip │ │ │ │ @ instruction: 0x008cbebc │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r1, r0, pc, lsl r5 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - rsbseq ip, r7, r6, asr #23 │ │ │ │ - @ instruction: 0x0077cb94 │ │ │ │ + rsbseq ip, r7, r6, lsr #23 │ │ │ │ + rsbseq ip, r7, r4, ror fp │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r1, r0, r0, asr fp │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r2, r4, lsr #25 │ │ │ │ - rsbseq ip, r7, sl, lsr #15 │ │ │ │ + rsbeq r4, r2, r4, lsl #25 │ │ │ │ + rsbseq ip, r7, sl, lsl #15 │ │ │ │ andeq r5, r0, r8, ror #22 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r2, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x00624898 │ │ │ │ + rsbeq r4, r2, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3df430 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #156] @ 3df434 │ │ │ │ @@ -417284,15 +417284,15 @@ │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r3 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r8, r0 │ │ │ │ bl 448410 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4483a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -417313,17 +417313,17 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3dc8a8 │ │ │ │ - rsbseq ip, r7, r0, lsr #12 │ │ │ │ - subseq sp, pc, ip, lsr pc @ │ │ │ │ - rsbeq r4, r0, r4, lsl fp │ │ │ │ + rsbseq ip, r7, r0, lsl #12 │ │ │ │ + subseq sp, pc, ip, lsl pc @ │ │ │ │ + strdeq r4, [r0], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #408] @ 3df5ec │ │ │ │ ldr ip, [pc, #408] @ 3df5f0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -417352,15 +417352,15 @@ │ │ │ │ bl 448410 │ │ │ │ ldr r3, [pc, #320] @ 3df5fc │ │ │ │ ldr r1, [pc, #320] @ 3df600 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 756dac │ │ │ │ + bl 756d84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3df51c │ │ │ │ ldr r2, [pc, #292] @ 3df604 │ │ │ │ ldr r3, [pc, #268] @ 3df5f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -417410,41 +417410,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3df618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3df498 │ │ │ │ ldr r0, [pc, #60] @ 3df61c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3df498 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq fp, ip, r8, asr #13 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ @ instruction: 0x008cb6b0 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ - rsbeq sp, r0, r4, lsl r7 │ │ │ │ + strdeq sp, [r0], #-100 @ 0xffffff9c @ │ │ │ │ addeq fp, ip, ip, lsr r6 │ │ │ │ strdeq fp, [ip], r8 │ │ │ │ andeq r1, r0, ip, asr #10 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq r4, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r4, r2, r4, lsr r6 │ │ │ │ + ldrdeq r4, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r4, r2, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3df72c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -417452,35 +417452,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3df730 │ │ │ │ ldr r1, [pc, #228] @ 3df734 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #208] @ 3df738 │ │ │ │ ldr r1, [pc, #208] @ 3df73c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r2, [pc, #176] @ 3df740 │ │ │ │ ldr r1, [pc, #176] @ 3df744 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754810 │ │ │ │ + bl 7547e8 │ │ │ │ ldr r3, [pc, #144] @ 3df748 │ │ │ │ ldr r2, [pc, #144] @ 3df74c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #132] @ 3df750 │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ @@ -417504,86 +417504,86 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r7, r0, lsl #7 │ │ │ │ - subseq r8, pc, ip, asr r0 @ │ │ │ │ - rsbeq r5, r9, r4, lsr #10 │ │ │ │ - rsbeq r4, r0, r0, asr r8 │ │ │ │ - subseq sp, pc, r8, ror ip @ │ │ │ │ - subseq r8, pc, r0, lsr r0 @ │ │ │ │ - subseq r8, pc, r4, asr #32 │ │ │ │ + rsbseq ip, r7, r0, ror #6 │ │ │ │ + subseq r8, pc, ip, lsr r0 @ │ │ │ │ + rsbeq r5, r9, r4, lsl #10 │ │ │ │ + rsbeq r4, r0, r0, lsr r8 │ │ │ │ + subseq sp, pc, r8, asr ip @ │ │ │ │ + subseq r8, pc, r0, lsl r0 @ │ │ │ │ + subseq r8, pc, r4, lsr #32 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff1ac │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ sbcne r8, sl, r6, lsl #1 │ │ │ │ - rsbeq r4, r2, ip, asr r5 │ │ │ │ + rsbeq r4, r2, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3df7d0 │ │ │ │ ldr r2, [pc, #92] @ 3df7d4 │ │ │ │ ldr r1, [pc, #92] @ 3df7d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 44f278 │ │ │ │ mov r0, r5 │ │ │ │ bl 44b70c │ │ │ │ mov r0, r5 │ │ │ │ bl 43b1b8 │ │ │ │ add r2, r4, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 439f3c │ │ │ │ - rsbseq ip, r7, ip, lsr r2 │ │ │ │ - rsbeq r4, r2, r0, lsr #7 │ │ │ │ - rsbeq r4, r2, ip, lsl #6 │ │ │ │ + rsbseq ip, r7, ip, lsl r2 │ │ │ │ + rsbeq r4, r2, r0, lsl #7 │ │ │ │ + rsbeq r4, r2, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3df840 │ │ │ │ ldr r2, [pc, #76] @ 3df844 │ │ │ │ ldr r1, [pc, #76] @ 3df848 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov r5, r0 │ │ │ │ bl 448410 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4483a4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3de858 │ │ │ │ - rsbseq ip, r7, r0, asr #3 │ │ │ │ - strheq r4, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - ldrsbeq sp, [pc], #-172 @ │ │ │ │ + rsbseq ip, r7, r0, lsr #3 │ │ │ │ + @ instruction: 0x00604694 │ │ │ │ + ldrheq sp, [pc], #-172 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #164] @ 3df90c │ │ │ │ mov r9, r2 │ │ │ │ @@ -417594,15 +417594,15 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 7545b4 │ │ │ │ + bl 75458c │ │ │ │ mov sl, r0 │ │ │ │ bl 448410 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 4483a4 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r8 │ │ │ │ @@ -417624,17 +417624,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3dc8b4 │ │ │ │ - rsbseq ip, r7, r8, asr #2 │ │ │ │ - subseq sp, pc, r4, ror #20 │ │ │ │ - rsbeq r4, r0, ip, lsr r6 │ │ │ │ + rsbseq ip, r7, r8, lsr #2 │ │ │ │ + subseq sp, pc, r4, asr #20 │ │ │ │ + rsbeq r4, r0, ip, lsl r6 │ │ │ │ ldr r3, [r0, r1, lsl #2] │ │ │ │ bic r3, r3, r2 │ │ │ │ str r3, [r0, r1, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417944,41 +417944,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dfe70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3dfd70 │ │ │ │ ldr r0, [pc, #56] @ 3dfe74 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3dfd70 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r4, ror #27 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r4, asr #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, r4, lsr #27 │ │ │ │ andeq r1, r0, ip, asr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r1, r4, asr fp @ │ │ │ │ - rsbeq pc, r1, r0, ror fp @ │ │ │ │ + rsbeq pc, r1, r4, lsr fp @ │ │ │ │ + rsbeq pc, r1, r0, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3dffa8 │ │ │ │ ldr r1, [pc, #280] @ 3dffac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -418030,41 +418030,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dffc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3dfec8 │ │ │ │ ldr r0, [pc, #56] @ 3dffcc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3dfec8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, ip, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, ip, ror #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, ip, asr #24 │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r1, r8, asr sl @ │ │ │ │ - rsbeq pc, r1, r4, ror sl @ │ │ │ │ + rsbeq pc, r1, r8, lsr sl @ │ │ │ │ + rsbeq pc, r1, r4, asr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3e0148 │ │ │ │ ldr r2, [pc, #352] @ 3e014c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -418127,48 +418127,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e0168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e0020 │ │ │ │ ldr r0, [pc, #72] @ 3e016c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e0020 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r4, lsr fp │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r4, lsl fp │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq sl, [ip], r4 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq pc, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq pc, r1, r4, lsr sl @ │ │ │ │ + @ instruction: 0x0061f994 │ │ │ │ + rsbeq pc, r1, r4, lsl sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3e0498 │ │ │ │ ldr r1, [pc, #784] @ 3e049c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -418229,21 +418229,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3e04b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e01d4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e01d4 │ │ │ │ ldr r3, [pc, #520] @ 3e04bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -418262,21 +418262,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3e04c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e01cc │ │ │ │ ldr r3, [pc, #408] @ 3e04c4 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e042c │ │ │ │ @@ -418293,22 +418293,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3e04c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3e01c4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e01c4 │ │ │ │ ldr r3, [pc, #272] @ 3e04cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -418328,68 +418328,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3e04d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e01c4 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3e01c4 │ │ │ │ b 3e03b4 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3e01cc │ │ │ │ b 3e02ac │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3e01d4 │ │ │ │ b 3e0228 │ │ │ │ ldr r0, [pc, #124] @ 3e04d4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e03a0 │ │ │ │ ldr r0, [pc, #108] @ 3e04d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e01cc │ │ │ │ ldr r0, [pc, #96] @ 3e04dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e01d4 │ │ │ │ ldr r0, [pc, #84] @ 3e04e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e01c4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umulleq sl, ip, r4, r9 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r4, ror r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, r0, asr #18 │ │ │ │ andeq r4, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0061fb90 │ │ │ │ + rsbeq pc, r1, r0, ror fp @ │ │ │ │ andeq r3, r0, ip, lsl r9 │ │ │ │ - rsbeq pc, r1, r0, lsr #20 │ │ │ │ + rsbeq pc, r1, r0, lsl #20 │ │ │ │ andeq r2, r0, r8, asr ip │ │ │ │ - rsbeq pc, r1, r8, asr r8 @ │ │ │ │ + rsbeq pc, r1, r8, lsr r8 @ │ │ │ │ andeq r3, r0, r4, lsl r3 │ │ │ │ - rsbeq pc, r1, r4, lsr r8 @ │ │ │ │ - ldrdeq pc, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq pc, r1, ip, asr #18 │ │ │ │ - rsbeq pc, r1, r8, lsr #20 │ │ │ │ - rsbeq pc, r1, r4, asr #16 │ │ │ │ + rsbeq pc, r1, r4, lsl r8 @ │ │ │ │ + strheq pc, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, r1, ip, lsr #18 │ │ │ │ + rsbeq pc, r1, r8, lsl #20 │ │ │ │ + rsbeq pc, r1, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3e0634 │ │ │ │ ldr lr, [pc, #312] @ 3e0638 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -418450,41 +418450,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3e0658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e053c │ │ │ │ ldr r0, [pc, #56] @ 3e065c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e053c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r0, lsr #12 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r0, lsl #12 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ @ instruction: 0x008ca5bc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r2, ip, asr r6 │ │ │ │ - rsbeq r3, r2, r8, ror r6 │ │ │ │ + rsbeq r3, r2, ip, lsr r6 │ │ │ │ + rsbeq r3, r2, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r0, #1300] @ 0x514 │ │ │ │ ldr r3, [pc, #352] @ 3e07e0 │ │ │ │ @@ -418546,23 +418546,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3e0804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e06d8 │ │ │ │ ldr r2, [pc, #100] @ 3e0808 │ │ │ │ ldr r3, [pc, #64] @ 3e07e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -418571,28 +418571,28 @@ │ │ │ │ bne 3e07dc │ │ │ │ ldr r0, [pc, #68] @ 3e080c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq sl, ip, ip, ror r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, r8, asr r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq sl, ip, ip, lsr r4 │ │ │ │ andeq r4, r0, r0, lsr #6 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r3, r2, r0, lsr r5 │ │ │ │ + rsbeq r3, r2, r0, lsl r5 │ │ │ │ addeq sl, ip, r8, ror r3 │ │ │ │ - rsbeq r3, r2, r8, lsr r5 │ │ │ │ + rsbeq r3, r2, r8, lsl r5 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #12 │ │ │ │ addmi ip, r3, #51 @ 0x33 │ │ │ │ ldr r3, [pc, #28] @ 3e0840 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -418704,15 +418704,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e0ad0 │ │ │ │ ldr r0, [pc, #272] @ 3e0af4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [fp, #3512] @ 0xdb8 │ │ │ │ bl 448418 │ │ │ │ subs sl, r0, #0 │ │ │ │ addne r5, r5, r5, lsl #1 │ │ │ │ subne r1, r8, r5 │ │ │ │ bne 3e0928 │ │ │ │ @@ -418742,50 +418742,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3e0b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3e0950 │ │ │ │ ldr r0, [pc, #88] @ 3e0b10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3e0950 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ bge fee8b588 <__bss_end__@@Base+0xfe0d8c50> │ │ │ │ addeq sl, ip, ip, asr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq sl, ip, ip, lsl #4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008ca1b4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ addeq sl, ip, ip, asr r1 │ │ │ │ - rsbeq r3, r2, r4, ror #6 │ │ │ │ - ldrsheq sl, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r3, r2, r4, lsl r3 │ │ │ │ - strdeq r1, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r3, r2, r4, asr #6 │ │ │ │ + ldrsbeq sl, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq r3, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + ldrdeq r1, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r4, lsl #1 │ │ │ │ - rsbeq r1, r2, r4, asr #1 │ │ │ │ + rsbeq r1, r2, r4, rrx │ │ │ │ + rsbeq r1, r2, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr ip, [pc, #300] @ 3e0c60 │ │ │ │ @@ -418844,41 +418844,41 @@ │ │ │ │ beq 3e0c44 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e0c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3e0b94 │ │ │ │ ldr r0, [pc, #56] @ 3e0c84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3e0b94 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r4, ror #31 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r4, lsr #31 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, r0, lsl #31 │ │ │ │ andeq r5, r0, ip, lsl #2 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strheq pc, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - strdeq pc, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x0061f49c │ │ │ │ + ldrdeq pc, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #3512] @ 0xdb8 │ │ │ │ @@ -418986,48 +418986,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e0ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e0da4 │ │ │ │ ldr r0, [pc, #72] @ 3e0ed8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e0da4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [ip], r8 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, ip, lsl #27 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, r0, ror sp │ │ │ │ andeq r3, r0, r0, lsl r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq pc, r1, r8, lsl r3 @ │ │ │ │ - rsbeq pc, r1, r8, asr #6 │ │ │ │ + strdeq pc, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq pc, r1, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3e1050 │ │ │ │ ldr r1, [pc, #344] @ 3e1054 │ │ │ │ @@ -419098,39 +419098,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e1070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e0f3c │ │ │ │ ldr r0, [pc, #52] @ 3e1074 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e0f3c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r4, lsr #24 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r4, lsl #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, r8, asr #23 │ │ │ │ andeq r1, r0, r4, asr #31 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - strdeq pc, [r1], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq pc, r1, r8, lsl r2 @ │ │ │ │ + ldrdeq pc, [r1], #-20 @ 0xffffffec @ │ │ │ │ + strdeq pc, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3e0edc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -419201,40 +419201,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3e1210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e1148 │ │ │ │ ldr r0, [pc, #56] @ 3e1214 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e1148 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r0, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r4, asr sl │ │ │ │ addeq r9, ip, r4, asr #20 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r2, r2, r8, lsl #23 │ │ │ │ rsbeq r2, r2, r8, lsr #23 │ │ │ │ - rsbeq r2, r2, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #364] @ 3e139c │ │ │ │ ldr ip, [pc, #364] @ 3e13a0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -419307,41 +419307,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e13bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e1270 │ │ │ │ ldr r0, [pc, #60] @ 3e13c0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e1270 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, ip, ror #17 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, ip, asr #17 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r9, ip, r8, ror #16 │ │ │ │ andeq r4, r0, r0, lsr r1 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r2, r2, ip, asr sl │ │ │ │ - strheq r2, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r2, r2, ip, lsr sl │ │ │ │ + @ instruction: 0x00622a9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr lr, [pc, #2464] @ 3e1d7c │ │ │ │ ldr ip, [pc, #2464] @ 3e1d80 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -419444,21 +419444,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2056] @ 3e1d9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e1420 │ │ │ │ ldr r3, [pc, #2044] @ 3e1da0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3e145c │ │ │ │ ldr r3, [pc, #2012] @ 3e1d94 │ │ │ │ @@ -419473,21 +419473,21 @@ │ │ │ │ beq 3e1860 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3e1da4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e145c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ bne 3e18f0 │ │ │ │ cmp fp, #1 │ │ │ │ @@ -419604,32 +419604,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1440] @ 3e1db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3e1640 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ strne fp, [r4, #12] │ │ │ │ beq 3e1634 │ │ │ │ mov r8, #1 │ │ │ │ b 3e1648 │ │ │ │ ldr r0, [pc, #1404] @ 3e1dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e1420 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3e1634 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r8, #7 │ │ │ │ b 3e1648 │ │ │ │ @@ -419642,15 +419642,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e1d30 │ │ │ │ ldr r0, [pc, #1336] @ 3e1dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ mov r8, #5 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3e1648 │ │ │ │ ldr r3, [pc, #1284] @ 3e1db4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -419693,27 +419693,27 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1084] @ 3e1dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ cmp fp, #1 │ │ │ │ beq 3e1d04 │ │ │ │ cmp fp, #2 │ │ │ │ beq 3e1c98 │ │ │ │ @@ -419765,23 +419765,23 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3e1dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [r8] │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ lsr r1, r3, #20 │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -419821,15 +419821,15 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -419847,15 +419847,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #532] @ 3e1ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r1, [r8] │ │ │ │ b 3e172c │ │ │ │ mov r8, #4 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3e1648 │ │ │ │ b 3e18a8 │ │ │ │ @@ -419872,15 +419872,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, fp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r1, [r8] │ │ │ │ b 3e172c │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -419896,15 +419896,15 @@ │ │ │ │ ldrb r1, [sl, #49] @ 0x31 │ │ │ │ and r2, r2, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ b 3e1af4 │ │ │ │ ldr r0, [pc, #348] @ 3e1de4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3e1640 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3e19b0 │ │ │ │ mov r8, #7 │ │ │ │ cmp r3, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ @@ -419921,29 +419921,29 @@ │ │ │ │ beq 3e1648 │ │ │ │ b 3e18a8 │ │ │ │ ldr r0, [pc, #260] @ 3e1de8 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ b 3e19a0 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ beq 3e19b0 │ │ │ │ cmp r3, #0 │ │ │ │ str fp, [r4, #12] │ │ │ │ beq 3e1830 │ │ │ │ b 3e1a08 │ │ │ │ ldr r0, [pc, #200] @ 3e1dec │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e1aa4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ 3e1df0 │ │ │ │ ldr r1, [pc, #180] @ 3e1df4 │ │ │ │ ldr r0, [pc, #180] @ 3e1df8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 3e1dfc │ │ │ │ @@ -419964,42 +419964,42 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r9, ip, r8, lsr #14 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008c96b8 │ │ │ │ andeq r1, r0, r4, lsl #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r4, lsl #5 │ │ │ │ + rsbeq r1, r2, r4, ror #4 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r1, r2, ip, ror r2 │ │ │ │ - @ instruction: 0x0077a398 │ │ │ │ - rsbseq sl, r7, r8, lsr #6 │ │ │ │ - rsbeq r2, r2, r4, asr #12 │ │ │ │ + rsbeq r1, r2, ip, asr r2 │ │ │ │ + rsbseq sl, r7, r8, ror r3 │ │ │ │ + rsbseq sl, r7, r8, lsl #6 │ │ │ │ + rsbeq r2, r2, r4, lsr #12 │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ - strheq r1, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r1, r2, r4, lsl r0 │ │ │ │ + @ instruction: 0x00621890 │ │ │ │ + strdeq r0, [r2], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0x008c92b4 │ │ │ │ - rsbeq r1, r2, r0, lsr r0 │ │ │ │ + rsbeq r1, r2, r0, lsl r0 │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ - rsbeq r0, r2, r4, asr pc │ │ │ │ + rsbeq r0, r2, r4, lsr pc │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ - rsbeq r0, r2, r8, lsl pc │ │ │ │ + strdeq r0, [r2], #-232 @ 0xffffff18 @ │ │ │ │ andeq r2, r0, r4, asr r6 │ │ │ │ - rsbeq r0, r2, ip, asr lr │ │ │ │ - ldrdeq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r0, r2, ip, lsr pc │ │ │ │ - rsbeq r0, r2, r8, ror #24 │ │ │ │ - rsbeq r0, r2, ip, asr #25 │ │ │ │ - rsbseq r9, r7, ip, asr #25 │ │ │ │ - rsbeq r1, r2, r8, ror #31 │ │ │ │ - rsbeq r2, r2, ip, ror #2 │ │ │ │ - andeq r0, r0, r7, ror r1 │ │ │ │ - rsbseq r9, r7, r8, lsr #25 │ │ │ │ + rsbeq r0, r2, ip, lsr lr │ │ │ │ + strheq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r0, r2, ip, lsl pc │ │ │ │ + rsbeq r0, r2, r8, asr #24 │ │ │ │ + rsbeq r0, r2, ip, lsr #25 │ │ │ │ + rsbseq r9, r7, ip, lsr #25 │ │ │ │ rsbeq r1, r2, r8, asr #31 │ │ │ │ rsbeq r2, r2, ip, asr #2 │ │ │ │ + andeq r0, r0, r7, ror r1 │ │ │ │ + rsbseq r9, r7, r8, lsl #25 │ │ │ │ + rsbeq r1, r2, r8, lsr #31 │ │ │ │ + rsbeq r2, r2, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #20480 @ 0x5000 │ │ │ │ and r2, r2, #31 │ │ │ │ add r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -420096,39 +420096,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e2008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e1f40 │ │ │ │ ldr r0, [pc, #52] @ 3e200c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e1f40 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, r8, asr ip │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, ip, r4, asr #24 │ │ │ │ addeq r8, ip, r8, lsr #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r1, r2, ip, lsl #27 │ │ │ │ rsbeq r1, r2, ip, lsr #27 │ │ │ │ - rsbeq r1, r2, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #628] @ 3e229c │ │ │ │ ldr r3, [pc, #628] @ 3e22a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -420171,15 +420171,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e21d8 │ │ │ │ add r4, r4, #131072 @ 0x20000 │ │ │ │ ldrb r1, [r4, #2112] @ 0x840 │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d4b84 │ │ │ │ + bl 9d4b5c │ │ │ │ ldr r2, [pc, #456] @ 3e22ac │ │ │ │ ldr r3, [pc, #440] @ 3e22a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -420217,26 +420217,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3e22bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr fp, [r6, #20] │ │ │ │ ldr r7, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r5, [r4, r3, lsl #2] │ │ │ │ b 3e207c │ │ │ │ ldr r3, [pc, #224] @ 3e22c0 │ │ │ │ @@ -420257,54 +420257,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3e22c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e20c8 │ │ │ │ ldr r0, [pc, #100] @ 3e22c8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e20c8 │ │ │ │ ldr r0, [pc, #72] @ 3e22cc │ │ │ │ mov r3, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e21c0 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [ip], r4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ ldrdeq r8, [ip], r4 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, ip, r8, lsr sl │ │ │ │ andeq r4, r0, r8, lsl #19 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r1, ip, ror #2 │ │ │ │ + rsbeq lr, r1, ip, asr #2 │ │ │ │ andeq r1, r0, r0, ror #3 │ │ │ │ - rsbeq lr, r1, r8, asr r1 │ │ │ │ - rsbeq lr, r1, r8, lsr #3 │ │ │ │ - rsbeq lr, r1, r4, ror #1 │ │ │ │ + rsbeq lr, r1, r8, lsr r1 │ │ │ │ + rsbeq lr, r1, r8, lsl #3 │ │ │ │ + rsbeq lr, r1, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ ldr sl, [sp, #156] @ 0x9c │ │ │ │ @@ -420359,15 +420359,15 @@ │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d73ac │ │ │ │ + bl 9d7384 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r2, r2, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -420377,15 +420377,15 @@ │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d60 │ │ │ │ + bl 719d38 │ │ │ │ ldrb r2, [r5, #42] @ 0x2a │ │ │ │ subs r1, r7, r4 │ │ │ │ add r0, r5, r2, lsl #1 │ │ │ │ ldrh r3, [r0, #38] @ 0x26 │ │ │ │ sbc r6, sl, r6 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -420438,15 +420438,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, r3, #6 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add r3, r5, r1, lsl #3 │ │ │ │ @@ -420464,30 +420464,30 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3e2600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ b 3e2514 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3e2604 │ │ │ │ ldr r1, [pc, #68] @ 3e2608 │ │ │ │ ldr r0, [pc, #68] @ 3e260c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -420500,19 +420500,19 @@ │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, ip, r8, lsl #16 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ @ instruction: 0x008c86b8 │ │ │ │ andeq r3, r0, r8, ror #23 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r1, r2, r8, ror #20 │ │ │ │ - rsbeq r1, r2, ip, asr r9 │ │ │ │ - rsbseq r9, r7, r8, asr #8 │ │ │ │ - rsbeq r1, r2, r4, ror #14 │ │ │ │ - rsbeq r1, r2, r0, lsl #18 │ │ │ │ + rsbeq r1, r2, r8, asr #20 │ │ │ │ + rsbeq r1, r2, ip, lsr r9 │ │ │ │ + rsbseq r9, r7, r8, lsr #8 │ │ │ │ + rsbeq r1, r2, r4, asr #14 │ │ │ │ + rsbeq r1, r2, r0, ror #17 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3e2828 │ │ │ │ ldr ip, [pc, #508] @ 3e282c │ │ │ │ @@ -420578,22 +420578,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3e2848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e2680 │ │ │ │ ldr r3, [pc, #220] @ 3e283c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e26c8 │ │ │ │ ldr r3, [pc, #204] @ 3e2840 │ │ │ │ @@ -420609,79 +420609,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3e284c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e26c8 │ │ │ │ ldr r2, [pc, #112] @ 3e2850 │ │ │ │ ldr r3, [pc, #72] @ 3e282c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e2824 │ │ │ │ ldr r0, [pc, #80] @ 3e2854 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a01fc │ │ │ │ + b 9a01d4 │ │ │ │ ldr r0, [pc, #64] @ 3e2858 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e26c8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [ip], r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, ip, r8, asr #9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ umulleq r8, ip, r4, r4 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq sp, r1, r8, lsl sp │ │ │ │ - @ instruction: 0x0061dc98 │ │ │ │ + strdeq sp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq sp, r1, r8, ror ip │ │ │ │ addeq r8, ip, ip, lsr r3 │ │ │ │ - strheq sp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sp, r1, r0, lsr #25 │ │ │ │ + @ instruction: 0x0061dc98 │ │ │ │ + rsbeq sp, r1, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r7, #2116] @ 0x844 │ │ │ │ add r6, r5, #133120 @ 0x20800 │ │ │ │ add r8, r5, #134144 @ 0x20c00 │ │ │ │ mov r9, r1 │ │ │ │ add r4, r6, #852 @ 0x354 │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ add sl, r8, #328 @ 0x148 │ │ │ │ b 3e28a0 │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, sl │ │ │ │ beq 3e28c8 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2894 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b10c8 │ │ │ │ + bl 9b10a0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #20 │ │ │ │ bl 3e0b14 │ │ │ │ cmp r4, sl │ │ │ │ bne 3e28a0 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -420779,18 +420779,18 @@ │ │ │ │ bne 3e2a10 │ │ │ │ add r3, r3, #1 │ │ │ │ b 3e2a00 │ │ │ │ ldr r2, [r4, r3, lsl #2] │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3e2a00 │ │ │ │ - rsbseq r9, r7, ip, lsr #2 │ │ │ │ - rsbseq r9, r7, r0, ror r5 │ │ │ │ + rsbseq r9, r7, ip, lsl #2 │ │ │ │ + rsbseq r9, r7, r0, asr r5 │ │ │ │ strdeq r3, [r0], -r5 │ │ │ │ - rsbseq r9, r7, r8, ror r4 │ │ │ │ + rsbseq r9, r7, r8, asr r4 │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3e2e2c │ │ │ │ ldr ip, [pc, #936] @ 3e2e30 │ │ │ │ @@ -420869,30 +420869,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3e2e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e2ae4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2c88 │ │ │ │ ldr r3, [pc, #564] @ 3e2e50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -420912,21 +420912,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3e2e54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e285c │ │ │ │ cmp r4, #0 │ │ │ │ bge 3e2aec │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420958,23 +420958,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3e2e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e2ac0 │ │ │ │ ldr r3, [pc, #268] @ 3e2e60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2ca8 │ │ │ │ ldr r3, [pc, #220] @ 3e2e44 │ │ │ │ @@ -420990,67 +420990,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3e2e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e2ca8 │ │ │ │ ldr r0, [pc, #156] @ 3e2e68 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e2ac0 │ │ │ │ ldr r0, [pc, #132] @ 3e2e6c │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e2c00 │ │ │ │ ldr r0, [pc, #96] @ 3e2e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e2c88 │ │ │ │ ldr r0, [pc, #84] @ 3e2e74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e2ca8 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ umulleq r8, ip, r8, r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r8, ip, r4, lsl #1 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r8, ip, r8, lsr #32 │ │ │ │ andeq r4, r0, r0, lsl #8 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x0061d998 │ │ │ │ + rsbeq sp, r1, r8, ror r9 │ │ │ │ andeq r3, r0, r0, ror #3 │ │ │ │ - rsbeq sp, r1, ip, lsr sl │ │ │ │ + rsbeq sp, r1, ip, lsl sl │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq sp, r1, r0, asr #15 │ │ │ │ + rsbeq sp, r1, r0, lsr #15 │ │ │ │ andeq r1, r0, r8, lsr r9 │ │ │ │ - rsbeq sp, r1, r8, ror #18 │ │ │ │ - rsbeq sp, r1, r0, lsl #15 │ │ │ │ - rsbeq sp, r1, r4, lsr r8 │ │ │ │ - rsbeq sp, r1, r8, ror #17 │ │ │ │ - rsbeq sp, r1, r0, asr #18 │ │ │ │ + rsbeq sp, r1, r8, asr #18 │ │ │ │ + rsbeq sp, r1, r0, ror #14 │ │ │ │ + rsbeq sp, r1, r4, lsl r8 │ │ │ │ + rsbeq sp, r1, r8, asr #17 │ │ │ │ + rsbeq sp, r1, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #2052] @ 3e3694 │ │ │ │ ldr r3, [pc, #2052] @ 3e3698 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -421156,19 +421156,19 @@ │ │ │ │ b 3e2fc8 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ umull r9, sl, r3, r0 │ │ │ │ bne 3e338c │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r5] │ │ │ │ - bl 9b1614 │ │ │ │ + bl 9b15ec │ │ │ │ adds r2, r9, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b14e0 │ │ │ │ + bl 9b14b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #4] │ │ │ │ b 3e3008 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e2fc8 │ │ │ │ ldr r3, [pc, #1596] @ 3e36a8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -421190,22 +421190,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3e36b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e2fc8 │ │ │ │ bic r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r8] │ │ │ │ str r5, [r7, #192] @ 0xc0 │ │ │ │ beq 3e3188 │ │ │ │ orr r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -421263,22 +421263,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3e36c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3e310c │ │ │ │ ldr r1, [pc, #1196] @ 3e36c4 │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3e2ef4 │ │ │ │ @@ -421299,27 +421299,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 3e36c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3e2ef4 │ │ │ │ ldr r3, [pc, #1036] @ 3e36cc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -421338,22 +421338,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3e36d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3014 │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ bl 43863c │ │ │ │ ldr r3, [r8] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3e3414 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421391,24 +421391,24 @@ │ │ │ │ beq 3e34b0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 3e36dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3034 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e35dc │ │ │ │ add r7, r7, #16384 @ 0x4000 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #692] @ 3e36e0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -421426,35 +421426,35 @@ │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 440404 │ │ │ │ ldr r0, [pc, #628] @ 3e36e4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3e310c │ │ │ │ ldr r0, [pc, #608] @ 3e36e8 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3e2ef4 │ │ │ │ ldr r0, [pc, #584] @ 3e36ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3014 │ │ │ │ ldr r0, [pc, #568] @ 3e36f0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3034 │ │ │ │ ldr r3, [pc, #504] @ 3e36cc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e3150 │ │ │ │ ldr r3, [pc, #452] @ 3e36ac │ │ │ │ @@ -421471,27 +421471,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3e36f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3150 │ │ │ │ ldr r0, [pc, #420] @ 3e36f8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e2fc8 │ │ │ │ ldr r3, [pc, #404] @ 3e36fc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e3354 │ │ │ │ ldr r3, [pc, #304] @ 3e36ac │ │ │ │ @@ -421507,22 +421507,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3e3700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3354 │ │ │ │ ldr r3, [pc, #288] @ 3e3704 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e341c │ │ │ │ ldr r3, [pc, #180] @ 3e36ac │ │ │ │ @@ -421537,72 +421537,72 @@ │ │ │ │ beq 3e367c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3e3708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e341c │ │ │ │ ldr r0, [pc, #172] @ 3e370c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3150 │ │ │ │ ldr r0, [pc, #160] @ 3e3710 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3354 │ │ │ │ ldr r0, [pc, #144] @ 3e3714 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e341c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, ip, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, ip, ip, ror #24 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, ip, r0, lsr #23 │ │ │ │ andeq r4, r0, r4, asr r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r1, r8, asr #15 │ │ │ │ + rsbeq lr, r1, r8, lsr #15 │ │ │ │ addeq r7, ip, r4, asr #19 │ │ │ │ andeq r3, r0, r4, asr #28 │ │ │ │ - ldrdeq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + strheq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ andeq r2, r0, r8, asr r3 │ │ │ │ - rsbeq lr, r1, ip, lsr #18 │ │ │ │ + rsbeq lr, r1, ip, lsl #18 │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ - rsbeq lr, r1, ip, asr #13 │ │ │ │ + rsbeq lr, r1, ip, lsr #13 │ │ │ │ addeq r7, ip, r0, asr #15 │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq lr, r1, r0, asr #10 │ │ │ │ + rsbeq lr, r1, r0, lsr #10 │ │ │ │ addeq r7, ip, r4, ror #13 │ │ │ │ - rsbeq lr, r1, ip, lsr #17 │ │ │ │ - @ instruction: 0x0061e794 │ │ │ │ - @ instruction: 0x0061e598 │ │ │ │ - strdeq lr, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - strheq lr, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq lr, r1, r8, lsr #7 │ │ │ │ + rsbeq lr, r1, ip, lsl #17 │ │ │ │ + rsbeq lr, r1, r4, ror r7 │ │ │ │ + rsbeq lr, r1, r8, ror r5 │ │ │ │ + ldrdeq lr, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x0061e498 │ │ │ │ + rsbeq lr, r1, r8, lsl #7 │ │ │ │ andeq r2, r0, r8, ror lr │ │ │ │ - rsbeq lr, r1, r8, lsl #15 │ │ │ │ + rsbeq lr, r1, r8, ror #14 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - rsbeq sp, r1, r0, asr r5 │ │ │ │ - rsbeq lr, r1, r0, ror #7 │ │ │ │ - rsbeq lr, r1, ip, lsl r7 │ │ │ │ - rsbeq sp, r1, r4, asr r5 │ │ │ │ + rsbeq sp, r1, r0, lsr r5 │ │ │ │ + rsbeq lr, r1, r0, asr #7 │ │ │ │ + strdeq lr, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sp, r1, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #452] @ 3e38f4 │ │ │ │ ldr r3, [pc, #452] @ 3e38f8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -421699,39 +421699,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e3914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e377c │ │ │ │ ldr r0, [pc, #52] @ 3e3918 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e377c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, ip, ror #7 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, ip, ip, asr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r7, ip, r4, ror r3 │ │ │ │ andeq r4, r0, ip, asr pc │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ + rsbeq r0, r2, r4, asr #13 │ │ │ │ rsbeq r0, r2, r4, ror #13 │ │ │ │ - rsbeq r0, r2, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3e3a5c │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -421788,42 +421788,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3e3a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3984 │ │ │ │ ldr r0, [pc, #64] @ 3e3a88 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3984 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, r0, ror #3 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, ip, r8, asr #3 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ umulleq r7, ip, r0, r1 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - ldrdeq r0, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r0, r2, r4, lsl #12 │ │ │ │ + strheq r0, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r0, r2, r4, ror #11 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #9 │ │ │ │ addmi ip, r3, #54 @ 0x36 │ │ │ │ ldr r3, [pc, #28] @ 3e3abc │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -421894,41 +421894,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e3c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3b2c │ │ │ │ ldr r0, [pc, #60] @ 3e3c2c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3b2c │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, r8, lsr r0 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r7, ip, r0, lsr #32 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r6, ip, r8, ror #31 │ │ │ │ andeq r4, r0, r4, lsl r5 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq r0, r2, r4, lsr #9 │ │ │ │ - rsbeq r0, r2, ip, asr #9 │ │ │ │ + rsbeq r0, r2, r4, lsl #9 │ │ │ │ + rsbeq r0, r2, ip, lsr #9 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #8 │ │ │ │ addmi ip, r3, #55 @ 0x37 │ │ │ │ ldr r3, [pc, #28] @ 3e3c60 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -421999,39 +421999,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e3dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3cd4 │ │ │ │ ldr r0, [pc, #52] @ 3e3dc8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3cd4 │ │ │ │ bl 248d68 <__stack_chk_fail@plt> │ │ │ │ addeq r6, ip, r4, lsl #29 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ addeq r6, ip, r4, ror #28 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ addeq r6, ip, r0, asr #28 │ │ │ │ andeq r4, r0, ip, lsr r4 │ │ │ │ andeq r4, r0, r8, lsl #4 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq lr, r1, r0, lsr #2 │ │ │ │ - rsbeq lr, r1, r4, asr #2 │ │ │ │ + rsbeq lr, r1, r0, lsl #2 │ │ │ │ + rsbeq lr, r1, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1048] @ 3e41fc │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -422135,22 +422135,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ 3e4228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3eac │ │ │ │ add r2, r6, #65536 @ 0x10000 │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ lsr r4, r4, #16 │ │ │ │ lsl r4, r4, #16 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -422174,23 +422174,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3e4230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3e20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e4118 │ │ │ │ cmp r6, #0 │ │ │ │ addne r6, r6, #65536 @ 0x10000 │ │ │ │ lsl r3, r4, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -422226,22 +422226,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3e4238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3eac │ │ │ │ ldr r2, [pc, #284] @ 3e423c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e4054 │ │ │ │ ldr r2, [pc, #236] @ 3e4220 │ │ │ │ @@ -422259,69 +422259,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249d34 <__gettimeofday64@plt> │ │ │ │ - bl 98d5e4 │ │ │ │ + bl 98d5bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3e4240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e4054 │ │ │ │ ldr r0, [pc, #152] @ 3e4244 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3e20 │ │ │ │ ldr r0, [pc, #132] @ 3e4248 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3eac │ │ │ │ ldr r0, [pc, #116] @ 3e424c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a01fc │ │ │ │ + bl 9a01d4 │ │ │ │ b 3e3eac │ │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes